WO2017010203A1 - 電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラム - Google Patents

電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラム Download PDF

Info

Publication number
WO2017010203A1
WO2017010203A1 PCT/JP2016/067358 JP2016067358W WO2017010203A1 WO 2017010203 A1 WO2017010203 A1 WO 2017010203A1 JP 2016067358 W JP2016067358 W JP 2016067358W WO 2017010203 A1 WO2017010203 A1 WO 2017010203A1
Authority
WO
WIPO (PCT)
Prior art keywords
simulation
electronic component
design apparatus
generated
accuracy
Prior art date
Application number
PCT/JP2016/067358
Other languages
English (en)
French (fr)
Inventor
健 天竺桂
井田 裕
泰祥 伴野
邦弘 三嶋
雄彦 飯塚
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Publication of WO2017010203A1 publication Critical patent/WO2017010203A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]

Definitions

  • the present invention relates to an electronic component design apparatus for designing an electronic component while executing a simulation with a three-dimensional model, a simulation method used in the design apparatus, and a computer program.
  • Patent Document 1 discloses an electronic component design support system that creates a model in which wiring or the like is applied to a printed circuit board, and performs component mounting while executing thermal simulation, stress simulation, vibration simulation, etc. on the created model. It is disclosed. This eliminates the need to create prototypes and perform verification experiments for each, thus greatly reducing development costs.
  • each simulation is executed sequentially.
  • a plurality of computers are prepared, a model corresponding to the simulation is created for each computer, and the simulation is executed.
  • the present invention has been made in view of the above circumstances, and an electronic component design apparatus capable of shortening the simulation time as a whole without complicated operations by the user, a simulation method used in the design apparatus, and An object is to provide a computer program.
  • an electronic component design apparatus generates CAD data composed of graphic information in an electronic component design apparatus that designs an electronic component by executing a plurality of simulations.
  • a data generation unit a model generation unit that generates an individual three-dimensional model for each simulation based on the generated CAD data, a simulation execution unit that executes a corresponding simulation for each generated three-dimensional model, And a result display unit for displaying a simulation execution result, wherein the model generation unit generates a plurality of the three-dimensional models in parallel.
  • CAD data composed of graphic information is generated, and an individual three-dimensional model is generated for each simulation based on the generated CAD data. For each generated three-dimensional model, a corresponding simulation is executed and the execution result is displayed. Since a plurality of three-dimensional models corresponding to each simulation are generated in parallel, CAD data can be shared by all simulations without generating individual CAD data for each simulation. Therefore, it is not necessary to generate a three-dimensional model from one for each simulation from CAD data, and the overall simulation execution time can be greatly reduced.
  • the simulation execution unit executes a simulation corresponding to each of the plurality of three-dimensional models in parallel.
  • the electronic component design apparatus further includes a selection receiving unit that receives selection of the generation accuracy of the three-dimensional model in which the accuracy of the generated three-dimensional model changes stepwise according to the accuracy of the simulation, It is preferable that the model generation unit generates a three-dimensional model with generation accuracy that accepts the selection.
  • the result display unit includes a result storage unit that stores a simulation execution result, and an evaluation value calculation unit that calculates an evaluation value from the execution result based on a predetermined criterion. And a list display unit for displaying a list of the calculated evaluation values.
  • simulation execution results can be stored, evaluation values can be calculated from the execution results based on a predetermined criterion, and the calculated evaluation values can be displayed in a list, so that a plurality of simulations can be easily compared. Can be visually judged immediately.
  • the electronic device design apparatus it is configured by a multi-core system having a plurality of cores in one processor, a priority is assigned for each simulation, and the simulation execution unit is assigned. It is preferable to assign and execute many cores in order from the simulation having the highest priority.
  • a simulation method is a simulation method used in an electronic component design apparatus that designs an electronic component by executing a plurality of simulations.
  • a step of generating CAD data composed of graphic information, a step of generating an individual three-dimensional model for each simulation based on the generated CAD data, and a corresponding simulation for each generated three-dimensional model And a step of displaying a simulation execution result, and generating a plurality of the three-dimensional models in parallel.
  • CAD data composed of graphic information is generated, and an individual three-dimensional model is generated for each simulation based on the generated CAD data. For each generated three-dimensional model, a corresponding simulation is executed and the execution result is displayed. Since a plurality of three-dimensional models corresponding to each simulation are generated in parallel, CAD data can be shared by all simulations without generating individual CAD data for each simulation. Therefore, it is not necessary to generate a three-dimensional model from one for each simulation from CAD data, and the overall simulation execution time can be greatly reduced.
  • the electronic component design apparatus execute a simulation corresponding to each of the plurality of three-dimensional models in parallel.
  • the electronic component design apparatus includes a step of accepting selection of the generation accuracy of the three-dimensional model in which the accuracy of the generated three-dimensional model changes stepwise according to the accuracy of the simulation. It is preferable to generate a three-dimensional model including generation and receiving selection.
  • the electronic component design apparatus stores a simulation execution result, calculates an evaluation value from the execution result based on a predetermined criterion, and the calculated evaluation Preferably including a step of listing values.
  • simulation execution results can be stored, evaluation values can be calculated from the execution results based on a predetermined criterion, and the calculated evaluation values can be displayed in a list, so that a plurality of simulations can be easily compared. Can be visually judged immediately.
  • the electronic component design apparatus is configured by a multi-core system having a plurality of cores in one processor, and a priority is assigned to each simulation. It is preferable that the design apparatus allocates and executes a large number of cores in order from the assigned simulation with the highest priority.
  • a computer program is a computer program that can be executed by an electronic component design apparatus that designs electronic components by executing a plurality of simulations.
  • a data generation unit that generates CAD data composed of graphic information
  • a model generation unit that generates an individual three-dimensional model for each simulation based on the generated CAD data
  • Each model functions as a simulation execution unit that executes a corresponding simulation and a result display unit that displays a simulation execution result
  • the model generation unit functions as a unit that generates a plurality of the three-dimensional models in parallel. It is characterized by making it.
  • CAD data composed of graphic information is generated, and an individual three-dimensional model is generated for each simulation based on the generated CAD data. For each generated three-dimensional model, a corresponding simulation is executed and the execution result is displayed. Since a plurality of three-dimensional models corresponding to each simulation are generated in parallel, CAD data can be shared by all simulations without generating individual CAD data for each simulation. Therefore, it is not necessary to generate a three-dimensional model from one for each simulation from CAD data, and the overall simulation execution time can be greatly reduced.
  • the computer program according to the present invention causes the simulation execution means to function as means for executing a simulation corresponding to each of the plurality of three-dimensional models in parallel.
  • the computer program according to the present invention is a selection reception that accepts selection of the generation accuracy of the three-dimensional model in which the accuracy of the generated three-dimensional model changes step by step according to the accuracy of the simulation. It is preferable to function as a means, and to cause the model generation means to function as a means for generating a three-dimensional model with generation accuracy that has received a selection.
  • the result display means includes a result storage means for storing a simulation execution result, an evaluation value calculation means for calculating an evaluation value from the execution result based on a predetermined criterion, and a calculation result. It is preferable to function as list display means for displaying a list of evaluation values.
  • simulation execution results can be stored, evaluation values can be calculated from the execution results based on a predetermined criterion, and the calculated evaluation values can be displayed in a list, so that a plurality of simulations can be easily compared. Can be visually judged immediately.
  • the electronic component design apparatus is configured by a multi-core system having a plurality of cores in one processor, and a priority is assigned to each simulation.
  • a priority is assigned to each simulation.
  • the simulation method and the computer program used in the design apparatus according to the present invention a plurality of three-dimensional models corresponding to each simulation are generated in parallel, so individual CAD data is generated for each simulation. Without having to, CAD data can be shared by all simulations. Therefore, it is not necessary to generate a three-dimensional model from one for each simulation from CAD data, and the overall simulation execution time can be greatly reduced.
  • an electronic component design apparatus in which a computer program is introduced into a computer system will be described.
  • the present invention can be partially executed by a computer. It can be implemented as a computer program. Therefore, the present invention can take an embodiment of hardware as an electronic component design apparatus, an embodiment of software, or an embodiment of a combination of software and hardware.
  • the computer program can be recorded on any computer-readable recording medium such as a hard disk, DVD, CD, optical storage device, magnetic storage device or the like.
  • CAD data is shared by all simulations without generating individual CAD data for each simulation. can do. Therefore, it is not necessary to generate a three-dimensional model from one for each simulation from CAD data, and the overall simulation execution time can be greatly reduced.
  • FIG. 1 is a block diagram illustrating a configuration example of an electronic component design apparatus (hereinafter referred to as a design apparatus) according to Embodiment 1 of the present invention.
  • the design apparatus 1 according to the first embodiment of the present invention includes at least a CPU (central processing unit) 11, a memory 12, a storage device 13, an I / O interface 14, a video interface 15, a portable disk drive 16, a communication interface 17, and
  • the internal bus 18 connects the hardware described above.
  • the CPU 11 is connected to the above-described hardware units of the design apparatus 1 via the internal bus 18, controls the operation of the above-described hardware units, and follows the computer program 100 stored in the storage device 13. Perform various software functions.
  • the CPU 11 is a multi-core processor having a plurality of cores.
  • the memory 12 is composed of a volatile memory such as SRAM or SDRAM, and a load module is expanded when the computer program 100 is executed, and stores temporary data generated when the computer program 100 is executed.
  • the storage device 13 includes a built-in fixed storage device (hard disk), a ROM, and the like.
  • the computer program 100 stored in the storage device 13 is downloaded by the portable disk drive 16 from a portable recording medium 90 such as a DVD or CD-ROM storing information such as programs and data, and when executed, the storage device 13 To the memory 12 and executed.
  • a computer program downloaded from an external computer connected to the network via the communication interface 17 may be used.
  • the storage device 13 includes a CAD data storage unit 131, a model-specific setting condition storage unit 132, and an execution result storage unit 133.
  • the CAD data storage unit 131 stores CAD data composed of graphic information, which is a basis for generating a three-dimensional model necessary for executing a simulation.
  • the model-specific setting condition storage unit 132 stores setting conditions necessary for generating from CAD data for each three-dimensional model used in the simulation.
  • the execution result storage unit 133 stores the execution result of each simulation.
  • the communication interface 17 is connected to an internal bus 18 and can be connected to an external network such as the Internet, a LAN, or a WAN to perform data communication with an external computer or the like.
  • an external network such as the Internet, a LAN, or a WAN to perform data communication with an external computer or the like.
  • the I / O interface 14 is connected to a data input medium such as a keyboard 21 and a mouse 22 and receives data input.
  • the video interface 15 is connected to a display device 23 such as a CRT monitor or LCD, and displays a predetermined image.
  • FIG. 2 is a functional block diagram of the design apparatus 1 according to Embodiment 1 of the present invention.
  • the data generation unit 201 of the design apparatus 1 generates CAD data composed of graphic information. Specifically, 2.5-dimensional CAD data is generated using various manufacturing CAD software and stored in the CAD data storage unit 131 of the storage device 13.
  • the model generation unit 202 generates an individual three-dimensional model for each simulation based on the generated CAD data. Specifically, 2.5-dimensional CAD data stored in the CAD data storage unit 131 is read and converted into contour data in a data format such as an extended gerber or dxf. And the three-dimensional model for simulation applied to the solver for every simulation is produced
  • a three-dimensional model is generated for each simulation.
  • one 2.5-dimensional CAD data is converted into contour data, and then the three-dimensional model for each simulation is concurrently generated. Is generated.
  • a different three-dimensional model for simulation is generated for each core of the multi-core system.
  • FIG. 3 is an exemplary view of a condition setting screen of the design apparatus 1 according to the first embodiment of the present invention.
  • an example of an electric simulation setting screen is shown.
  • the maximum value and minimum value of the frequency are set, and the dielectric constant and relative dielectric constant of the material used in the three-dimensional model are set.
  • the connection state of the components by the port number, it is possible to simulate the insertion loss (S parameter) and the attenuation amount of the high frequency component.
  • S parameter insertion loss
  • the attenuation amount of the high frequency component thereby, the imbalance of the coupling between shields, the impedance mismatching of the connector portion, and the like can be detected.
  • the simulation execution unit 203 executes a corresponding simulation for each generated three-dimensional model. Specifically, a corresponding simulation, for example, an electric simulation, a thermal simulation, a stress simulation, or the like is executed on a three-dimensional model automatically generated based on the stored model-specific setting conditions.
  • the result display unit 204 displays the simulation execution result.
  • the simulation execution result may be displayed side by side so that windows for displaying the calculation result for each simulation by color change can be compared with each other.
  • an evaluation value may be calculated from the execution result stored in the execution result storage unit 133 based on a predetermined criterion, and the calculated evaluation value may be displayed as a list.
  • the result display unit 204 lists the result storage unit 205 that stores the execution result of the simulation, the evaluation value calculation unit 206 that calculates the evaluation value from the execution result based on a predetermined criterion, and the calculated evaluation value.
  • a list display unit 207 for displaying for displaying.
  • FIG. 4 is an exemplary view of a list display screen of the design apparatus 1 according to Embodiment 1 of the present invention.
  • the results of electrical simulation, thermal simulation, stress simulation, and determination results are displayed in order from the left.
  • the determination display area 42 a determination criterion is provided for each simulation, and the determination result is displayed as “ ⁇ ” or “ ⁇ ”.
  • the determination result is obtained according to the magnitude of the simulation value with respect to the boundary condition, but the evaluation value may be calculated by a certain arithmetic expression and the determination result may be obtained according to the evaluation value.
  • a message for the determination result is displayed in the message display area 44 in order to call attention to the simulation in which the determination result is displayed as “ ⁇ ”. Messages are automatically generated.
  • the message for electrical simulation contains the word “First of all”, but not for the thermal simulation. This is because the message is generated according to the priority displayed in the priority display area 43.
  • FIG. 5 is a flowchart showing a processing procedure of the CPU 11 of the design apparatus 1 according to Embodiment 1 of the present invention.
  • the CPU 11 of the design apparatus 1 according to the first embodiment generates CAD data composed of graphic information (step S501) and stores it in the CAD data storage unit 131 of the storage device 13 ( Step S502).
  • the CPU 11 reads the stored CAD data (step S503) and generates an individual three-dimensional model for each simulation (steps S504a to S504c). Specifically, the read 2.5-dimensional CAD data is converted into contour data in a data format such as an extended Gerber or dxf, and a three-dimensional model for simulation applied to a solver for each simulation is generated.
  • a data format such as an extended Gerber or dxf
  • the CPU 11 executes a corresponding simulation for each generated three-dimensional model (steps S505a to S505c). Specifically, a corresponding simulation, for example, an electric simulation, a thermal simulation, a stress simulation, or the like is executed on a three-dimensional model automatically generated based on the stored model-specific setting conditions.
  • CPU 11 displays the execution result of the simulation (step S506).
  • the display method of the simulation execution result is not limited to the display method described above.
  • the simulation is executed by the design apparatus 1 configured by a multi-core system is described as an example.
  • the simulation is performed in parallel using a plurality of CPUs via a network.
  • a configuration in which a dimensional model is generated and simulation is executed may be employed.
  • FIG. 6 is a functional block diagram of the design apparatus 1 according to Embodiment 2 of the present invention. 6 is different from the first embodiment in that a selection receiving unit 601 that receives selection of generation accuracy of a three-dimensional model in which the accuracy of a generated three-dimensional model changes stepwise according to the accuracy of simulation. is doing.
  • the model-specific setting condition storage unit 132 stores stepwise setting conditions such as for high-precision analysis, medium-precision analysis, and low-precision analysis, for the same type of simulation setting conditions. deep. Then, the model generation unit 202 generates a three-dimensional model with different accuracy according to the accuracy of the simulation that has received the selection.
  • FIG. 7 is an exemplary view of a three-dimensional model for thermal simulation with different accuracy generated by the design apparatus 1 according to Embodiment 2 of the present invention.
  • FIG. 7A is an illustration of a high-accuracy model that requires a simulation execution time of, for example, several hours when the simulation may take time. As shown in FIG. 7A, not only the resin cover 71 and the IC 72 but also each mounted component 73 is generated as a three-dimensional model.
  • FIG. 7B is an exemplary diagram of a medium accuracy model that requires a simulation execution time of several tens of minutes, for example, when a little time may be required for the simulation.
  • FIG. 7B not only the resin cover 71 and the IC 72 but also the module substrate 75 are generated as a three-dimensional model.
  • FIG. 7C is an exemplary diagram of a low-accuracy model that requires a simulation execution time of several minutes, for example, when it is not desired to spend time for the simulation.
  • FIG. 7C in addition to the resin cover 71 and the IC 72, only the position of the LGA solder 76 is generated as a three-dimensional model.
  • the selection of the generation accuracy of the three-dimensional model in which the accuracy of the generated three-dimensional model changes stepwise according to the accuracy of the simulation can be accepted.
  • a simulation that requires high accuracy and a simulation that requires only low accuracy can be executed in parallel, and the simulation execution time and the simulation accuracy can be optimized according to the application.
  • the design apparatus 1 is configured by a multi-core system having a plurality of cores in one processor, as in the first embodiment.
  • a priority is given to each simulation.
  • the simulation execution unit 203 assigns many cores according to the assigned priority, that is, in order from the simulation with the highest priority, and executes the simulation.
  • FIG. 8 is an exemplary view of a priority order setting screen of the design apparatus 1 according to the third embodiment of the present invention.
  • FIG. 8 not only the priority order but also the selection of the generation accuracy of the three-dimensional model in the second embodiment can be accepted.
  • setting areas 81a to 81d are displayed for each simulation.
  • Each simulation includes a model generation accuracy selection area 82 and a priority order setting area 83.
  • Three-dimensional model generated by accepting selection of “high accuracy”, “standard (medium accuracy)”, and “simple (low accuracy)” in the model generation accuracy selection region 82 of the setting regions 81a to 81d for each simulation Generation accuracy and simulation accuracy of the generated three-dimensional model can be specified.
  • the priority order setting area 83 the priority order is received as a number. In the example of FIG. 8, the priority is higher as the number is smaller.
  • 9 and 10 are examples of time charts for model generation and simulation execution based on the priority order of the design apparatus 1 according to the third embodiment of the present invention.
  • FIG. 9 shows a time chart when there is no difference in priority between simulations or when priority is not set.
  • the CPU 11 has a sufficient processing load (the CPU 11 has enough space)
  • a three-dimensional model is generated from CAD data in parallel for all of electric simulation, stress simulation, and thermal simulation, Each is running a simulation.
  • FIG. 10 shows a time chart in the case where the number of cores “4” is assigned to the CPU 11 and the electrical simulation is set to the priority “1” and the thermal simulation and the stress simulation are set to the priority “2”.
  • the three-dimensional model is generated in parallel regardless of the priority order.
  • the electric simulation with the highest priority is executed, and after the execution of the electric simulation is completed, the stress simulation and the thermal simulation with the second highest priority are executed in parallel.
  • the third embodiment it is possible to control the simulation execution order in accordance with the priority order by receiving the priority order setting, and sequentially execute the simulation from the highly necessary simulation. Is possible.
  • the generation of the three-dimensional model is generated in parallel without depending on the priority order.
  • the present invention is not particularly limited to this, and priority is given to the generation of the three-dimensional model. Needless to say, they may be generated in descending order.
  • or 3 mentioned above can be changed in the range which does not deviate from the meaning of this invention.
  • a parallel processing system including a computer equipped with a plurality of single-core processors may be used, or a system in which only arithmetic processing is processed by an execution server.
  • the selection of the generation accuracy of the three-dimensional model is not limited to three steps, and a plurality of four or more steps may be selectable, or the selection is dynamically performed by a slider or the like. It may be a thing.
  • the generation timing of the three-dimensional model based on the priority order and the execution timing of the simulation are adjusted so that the simulation can be executed in the shortest time as a whole by dynamically changing according to the number of assigned cores. May be.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

ユーザが煩雑な操作をすることなく、全体としてシミュレーション時間を短縮することが可能な電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラムを提供する。 電子部品の設計装置は、図形情報で構成されるCADデータを生成し、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成する。生成された3次元モデルごとに、対応するシミュレーションを実行し、シミュレーションの実行結果を表示する。各シミュレーションに対応する、複数の3次元モデルを並行して生成する。

Description

電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラム
 本発明は、電子部品を3次元モデルでのシミュレーションを実行しながら設計する電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラムに関する。
 高信頼度モジュールを短期間で製造するためには、試作品の作製工程をいかに減らすことができるかが大きな要素となってくる。そして、実際に試作品を作製するのではなく、例えばCRT上において電子部品をプリント配線基板上に仮想的に配置し、所望の信頼度を得ることができるまで各種のシミュレーションを繰り返し実行することが良く行われている。
 例えば特許文献1では、プリント基板に配線等を施したモデルを作成し、作成されたモデルに対して熱シミュレーション、応力シミュレーション、振動シミュレーション等を実行しつつ部品実装を行う電子部品の設計支援システムが開示されている。これにより、試作品を作製して、それぞれについて実証実験を行う必要がなくなり、開発コストを大きく低減することができる。
特開平04-036872号公報
 特許文献1に開示されている設計支援システムでは、各シミュレーションを逐次的に実行する。あるいは、複数のコンピュータを準備しておき、コンピュータごとにシミュレーションに対応したモデルを作成して、シミュレーションを実行する。
 シミュレーションを逐次的に実行する場合、一のシミュレーションの実行が完了した時点で実行結果を取得し、他のシミュレーションの実行へと移る。したがって、一のシミュレーションの実行が完了する都度、斯かる操作を繰り返し行う必要があり、手間がかかるという問題点があった。
 また、複数のコンピュータを準備してシミュレーションを実行する場合、並列にシミュレーションを実行することで時間を短縮できる可能性はあるものの、コンピュータごとにシミュレーションの実行の開始及び終了を確認する必要があり、準備するコンピュータの数が多くなればなるほど、操作が煩雑になることは否めない。
 さらに、いずれの方法においても、シミュレーションごとに、個別の製造用のCADデータ(2.5次元データ)から異なる解析用の3次元モデルを生成する必要があり、全体としてシミュレーションの実行に相当の時間を要するという問題点もあった。
 本発明は、上記事情に鑑みてなされたものであり、ユーザが煩雑な操作をすることなく、全体としてシミュレーション時間を短縮することが可能な電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラムを提供することを目的とする。
 上記目的を達成するために本発明に係る電子部品の設計装置は、複数のシミュレーションを実行することにより電子部品の設計を行う電子部品の設計装置において、図形情報で構成されるCADデータを生成するデータ生成部と、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成するモデル生成部と、生成された3次元モデルごとに、対応するシミュレーションを実行するシミュレーション実行部と、シミュレーションの実行結果を表示する結果表示部とを備え、前記モデル生成部は、複数の前記3次元モデルを並行して生成することを特徴とする。
 上記構成では、図形情報で構成されるCADデータを生成し、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成する。生成された3次元モデルごとに、対応するシミュレーションを実行して、実行結果を表示する。各シミュレーションに対応する、複数の3次元モデルを並行して生成するので、シミュレーションごとに個別のCADデータを生成することなく、CADデータをすべてのシミュレーションで共用することができる。したがって、CADデータからシミュレーションごとに一から3次元モデルを生成する必要がなく、全体としてシミュレーションの実行時間を大きく短縮することが可能となる。
 また、本発明に係る電子部品の設計装置において、前記シミュレーション実行部は、複数の前記3次元モデルごとに対応するシミュレーションを並行して実行することが好ましい。
 上記構成では、複数の3次元モデルごとに対応するシミュレーションを並行して実行するので、逐次的にシミュレーションを実行する必要がなく、全体としてシミュレーションの実行時間をさらに短縮することが可能となる。
 また、本発明に係る電子部品の設計装置において、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付ける選択受付部を備え、前記モデル生成部は、選択を受け付けた生成精度の3次元モデルを生成することが好ましい。
 上記構成では、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付けることができるので、例えば高い精度が要求されるシミュレーションと、低い精度しか要求されないシミュレーションとを並行して実行することができ、用途に応じてシミュレーションの実行時間とシミュレーションの精度との最適化を図ることが可能となる。
 また、本発明に係る電子部品の設計装置において、前記結果表示部は、シミュレーションの実行結果を記憶する結果記憶部と、所定の基準に基づいて前記実行結果から評価値を算出する評価値算出部と、算出された評価値を一覧表示する一覧表示部とを備えることが好ましい。
 上記構成では、シミュレーションの実行結果を記憶し、所定の基準に基づいて実行結果から評価値を算出して、算出された評価値を一覧表示することができるので、複数のシミュレーションを容易に比較することができ、視覚的に即座に判断することが可能となる。
 また、本発明に係る電子部品の設計装置において、一のプロセッサに複数のコアを有するマルチコアシステムで構成されており、シミュレーションごとに優先順位が付与されており、前記シミュレーション実行部は、付与されている優先順位が高いシミュレーションから順に、多くのコアを割り当てて実行することが好ましい。
 上記構成では、一のプロセッサに複数のコアを有するマルチコアシステムで構成されているので、付与されている優先順位が高いシミュレーションには多くのコアを、優先順位が低いシミュレーションには単一のコアを、それぞれ割り当ててシミュレーションを実行することにより、早期に実行結果を取得したいシミュレーションについて確実に早く実行結果を得ることができ、状況に応じて柔軟にシミュレーションの実行順序を変動させることが可能となる。
 次に、上記目的を達成するために本発明に係るシミュレーション方法は、複数のシミュレーションを実行することにより電子部品の設計を行う電子部品の設計装置で用いるシミュレーション方法において、前記電子部品の設計装置は、図形情報で構成されるCADデータを生成するステップと、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成するステップと、生成された3次元モデルごとに、対応するシミュレーションを実行するステップと、シミュレーションの実行結果を表示するステップとを含み、複数の前記3次元モデルを並行して生成することを特徴とする。
 上記構成では、図形情報で構成されるCADデータを生成し、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成する。生成された3次元モデルごとに、対応するシミュレーションを実行して、実行結果を表示する。各シミュレーションに対応する、複数の3次元モデルを並行して生成するので、シミュレーションごとに個別のCADデータを生成することなく、CADデータをすべてのシミュレーションで共用することができる。したがって、CADデータからシミュレーションごとに一から3次元モデルを生成する必要がなく、全体としてシミュレーションの実行時間を大きく短縮することが可能となる。
 また、本発明に係るシミュレーション方法において、前記電子部品の設計装置は、複数の前記3次元モデルごとに対応するシミュレーションを並行して実行することが好ましい。
 上記構成では、複数の3次元モデルごとに対応するシミュレーションを並行して実行するので、逐次的にシミュレーションを実行する必要がなく、全体としてシミュレーションの実行時間をさらに短縮することが可能となる。
 また、本発明に係るシミュレーション方法において、前記電子部品の設計装置は、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付けるステップを含み、選択を受け付けた生成精度の3次元モデルを生成することが好ましい。
 上記構成では、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付けることができるので、例えば高い精度が要求されるシミュレーションと、低い精度しか要求されないシミュレーションとを並行して実行することができ、用途に応じてシミュレーションの実行時間とシミュレーションの精度との最適化を図ることが可能となる。
 また、本発明に係るシミュレーション方法において、前記電子部品の設計装置は、シミュレーションの実行結果を記憶するステップと、所定の基準に基づいて前記実行結果から評価値を算出するステップと、算出された評価値を一覧表示するステップとを含むことが好ましい。
 上記構成では、シミュレーションの実行結果を記憶し、所定の基準に基づいて実行結果から評価値を算出して、算出された評価値を一覧表示することができるので、複数のシミュレーションを容易に比較することができ、視覚的に即座に判断することが可能となる。
 また、本発明に係るシミュレーション方法において、前記電子部品の設計装置は、一のプロセッサに複数のコアを有するマルチコアシステムで構成されており、シミュレーションごとに優先順位が付与されており、前記電子部品の設計装置は、付与されている優先順位が高いシミュレーションから順に、多くのコアを割り当てて実行することが好ましい。
 上記構成では、一のプロセッサに複数のコアを有するマルチコアシステムで構成されているので、付与されている優先順位が高いシミュレーションには多くのコアを、優先順位が低いシミュレーションには単一のコアを、それぞれ割り当ててシミュレーションを実行することにより、早期に実行結果を取得したいシミュレーションについて確実に早く実行結果を得ることができ、状況に応じて柔軟にシミュレーションの実行順序を変動させることが可能となる。
 次に、上記目的を達成するために本発明に係るコンピュータプログラムは、複数のシミュレーションを実行することにより電子部品の設計を行う電子部品の設計装置で実行することが可能なコンピュータプログラムにおいて、前記電子部品の設計装置を、図形情報で構成されるCADデータを生成するデータ生成手段、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成するモデル生成手段、生成された3次元モデルごとに、対応するシミュレーションを実行するシミュレーション実行手段、及びシミュレーションの実行結果を表示する結果表示手段として機能させ、前記モデル生成手段を、複数の前記3次元モデルを並行して生成する手段として機能させることを特徴とする。
 上記構成では、図形情報で構成されるCADデータを生成し、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成する。生成された3次元モデルごとに、対応するシミュレーションを実行して、実行結果を表示する。各シミュレーションに対応する、複数の3次元モデルを並行して生成するので、シミュレーションごとに個別のCADデータを生成することなく、CADデータをすべてのシミュレーションで共用することができる。したがって、CADデータからシミュレーションごとに一から3次元モデルを生成する必要がなく、全体としてシミュレーションの実行時間を大きく短縮することが可能となる。
 また、本発明に係るコンピュータプログラムは、前記シミュレーション実行手段を、複数の前記3次元モデルごとに対応するシミュレーションを並行して実行する手段として機能させることが好ましい。
 上記構成では、複数の3次元モデルごとに対応するシミュレーションを並行して実行するので、逐次的にシミュレーションを実行する必要がなく、全体としてシミュレーションの実行時間をさらに短縮することが可能となる。
 また、本発明に係るコンピュータプログラムは、前記電子部品の設計装置を、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付ける選択受付手段として機能させ、前記モデル生成手段を、選択を受け付けた生成精度の3次元モデルを生成する手段として機能させることが好ましい。
 上記構成では、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付けることができるので、例えば高い精度が要求されるシミュレーションと、低い精度しか要求されないシミュレーションとを並行して実行することができ、用途に応じてシミュレーションの実行時間とシミュレーションの精度との最適化を図ることが可能となる。
 また、本発明に係るコンピュータプログラムは、前記結果表示手段を、シミュレーションの実行結果を記憶する結果記憶手段、所定の基準に基づいて前記実行結果から評価値を算出する評価値算出手段、及び算出された評価値を一覧表示する一覧表示手段として機能させることが好ましい。
 上記構成では、シミュレーションの実行結果を記憶し、所定の基準に基づいて実行結果から評価値を算出して、算出された評価値を一覧表示することができるので、複数のシミュレーションを容易に比較することができ、視覚的に即座に判断することが可能となる。
 また、本発明に係るコンピュータプログラムは、前記電子部品の設計装置が、一のプロセッサに複数のコアを有するマルチコアシステムで構成されており、シミュレーションごとに優先順位が付与されており、前記シミュレーション実行手段を、付与されている優先順位が高いシミュレーションから順に、多くのコアを割り当てて実行する手段として機能させることが好ましい。
 上記構成では、一のプロセッサに複数のコアを有するマルチコアシステムで構成されているので、付与されている優先順位が高いシミュレーションには多くのコアを、優先順位が低いシミュレーションには単一のコアを、それぞれ割り当ててシミュレーションを実行することにより、早期に実行結果を取得したいシミュレーションについて確実に早く実行結果を得ることができ、状況に応じて柔軟にシミュレーションの実行順序を変動させることが可能となる。
 本発明に係る電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラムでは、各シミュレーションに対応する、複数の3次元モデルを並行して生成するので、シミュレーションごとに個別のCADデータを生成することなく、CADデータをすべてのシミュレーションで共用することができる。したがって、CADデータからシミュレーションごとに一から3次元モデルを生成する必要がなく、全体としてシミュレーションの実行時間を大きく短縮することが可能となる。
本発明の実施の形態1に係る電子部品の設計装置の構成例を示すブロック図である。 本発明の実施の形態1に係る設計装置の機能ブロック図である。 本発明の実施の形態1に係る設計装置の条件設定画面の例示図である。 本発明の実施の形態1に係る設計装置の一覧表示画面の例示図である。 本発明の実施の形態1に係る設計装置のCPUの処理手順を示すフローチャートである。 本発明の実施の形態2に係る設計装置の機能ブロック図である。 本発明の実施の形態2に係る設計装置で生成された、精度の異なる熱シミュレーション用の3次元モデルの例示図である。 本発明の実施の形態3に係る設計装置の優先順位の設定画面の例示図である。 本発明の実施の形態3に係る設計装置の優先順位に基づくモデル生成及びシミュレーション実行のタイムチャートの例示図である。 本発明の実施の形態3に係る設計装置の優先順位に基づくモデル生成及びシミュレーション実行のタイムチャートの例示図である。
 以下、本発明の実施の形態における電子部品の設計装置について、図面を用いて具体的に説明する。以下の実施の形態は、特許請求の範囲に記載された発明を限定するものではなく、実施の形態の中で説明されている特徴的事項の組み合わせの全てが解決手段の必須事項であるとは限らないことは言うまでもない。
 以下の実施の形態では、コンピュータシステムにコンピュータプログラムを導入した、電子部品の設計装置について説明するが、当業者であれば明らかな通り、本発明はその一部をコンピュータで実行することが可能なコンピュータプログラムとして実施することができる。したがって、本発明は、電子部品の設計装置というハードウェアとしての実施の形態、ソフトウェアとしての実施の形態、又はソフトウェアとハードウェアとの組み合わせの実施の形態をとることができる。コンピュータプログラムは、ハードディスク、DVD、CD、光記憶装置、磁気記憶装置等の任意のコンピュータで読み取ることが可能な記録媒体に記録することができる。
 本発明の実施の形態によれば、各シミュレーションに対応する、複数の3次元モデルを並行して生成するので、シミュレーションごとに個別のCADデータを生成することなく、CADデータをすべてのシミュレーションで共用することができる。したがって、CADデータからシミュレーションごとに一から3次元モデルを生成する必要がなく、全体としてシミュレーションの実行時間を大きく短縮することが可能となる。
 (実施の形態1)
 図1は、本発明の実施の形態1に係る電子部品の設計装置(以下、設計装置)の構成例を示すブロック図である。本発明の実施の形態1に係る設計装置1は、少なくともCPU(中央演算装置)11、メモリ12、記憶装置13、I/Oインタフェース14、ビデオインタフェース15、可搬型ディスクドライブ16、通信インタフェース17及び上述したハードウェアを接続する内部バス18で構成されている。
 CPU11は、内部バス18を介して設計装置1の上述したようなハードウェア各部と接続されており、上述したハードウェア各部の動作を制御するとともに、記憶装置13に記憶しているコンピュータプログラム100に従って、種々のソフトウェア的機能を実行する。本実施の形態1では、CPU11は、複数のコアを有するマルチコアプロセッサである。メモリ12は、SRAM、SDRAM等の揮発性メモリで構成され、コンピュータプログラム100の実行時にロードモジュールが展開され、コンピュータプログラム100の実行時に発生する一時的なデータ等を記憶する。
 記憶装置13は、内蔵される固定型記憶装置(ハードディスク)、ROM等で構成されている。記憶装置13に記憶しているコンピュータプログラム100は、プログラム及びデータ等の情報を記憶したDVD、CD-ROM等の可搬型記録媒体90から、可搬型ディスクドライブ16によりダウンロードされ、実行時には記憶装置13からメモリ12へ展開して実行される。もちろん、通信インタフェース17を介してネットワークに接続されている外部のコンピュータからダウンロードされたコンピュータプログラムであっても良い。
 また記憶装置13は、CADデータ記憶部131、モデル別設定条件記憶部132、実行結果記憶部133を備えている。CADデータ記憶部131は、シミュレーションを実行するために必要な3次元モデルを生成する基礎となる、図形情報で構成されているCADデータを記憶する。
 モデル別設定条件記憶部132は、シミュレーションに用いる3次元モデルごとに、CADデータから生成するために必要となる設定条件を記憶する。実行結果記憶部133は、各シミュレーションの実行結果を記憶する。
 通信インタフェース17は内部バス18に接続されており、インターネット、LAN、WAN等の外部のネットワークに接続されることにより、外部のコンピュータ等とデータ通信を行うことが可能となっている。
 I/Oインタフェース14は、キーボード21、マウス22等のデータ入力媒体と接続され、データの入力を受け付ける。また、ビデオインタフェース15は、CRTモニタ、LCD等の表示装置23と接続され、所定の画像を表示する。
 以下、上述した構成の設計装置1の動作について説明する。図2は、本発明の実施の形態1に係る設計装置1の機能ブロック図である。
 設計装置1のデータ生成部201は、図形情報で構成されるCADデータを生成する。具体的には、各種の製造用CADソフトを用いて、2.5次元のCADデータを生成し、記憶装置13のCADデータ記憶部131に記憶する。
 モデル生成部202は、生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成する。具体的には、CADデータ記憶部131に記憶されている2.5次元のCADデータを読み出し、拡張ガーバあるいはdxf等のデータ形式で輪郭データに変換する。そして、シミュレーションごとのソルバに適用するシミュレーション用の3次元モデルを生成する。例えば電磁場解析のシミュレーション用の3次元モデル、熱解析のシミュレーション用の3次元モデル、応力解析のシミュレーション用の3次元モデル等の複数の3次元モデルを並行して生成する。
 従来は、シミュレーションごとに3次元モデルを生成しているが、本実施の形態1では、一の2.5次元のCADデータを輪郭データに変換してから、並行してシミュレーションごとの3次元モデルを生成する。具体的には、マルチコアシステムのコアごとに、異なるシミュレーション用の3次元モデルを生成する。
 3次元モデルを生成する場合、シミュレーションを実行するソルバごとに、設定条件を事前に入力して、記憶装置13のモデル別設定条件記憶部132に記憶しておく必要がある。図3は、本発明の実施の形態1に係る設計装置1の条件設定画面の例示図である。
 図3の例では、電気シミュレーションの設定画面の一例を示している。図3に示すように、周波数の最大値・最小値等を設定するとともに、3次元モデルに用いられている材料の誘電率及び比誘電率を設定する。そして、部品の接続状態をポート番号で設定することにより、挿入損失(Sパラメータ)や高周波成分の減衰量をシミュレーションすることができる。これにより、シールド間結合のバランスの悪さやコネクタ部分のインピーダンス不適合等を検知することができる。
 シミュレーション実行部203は、生成された3次元モデルごとに、対応するシミュレーションを実行する。具体的には、記憶されているモデル別設定条件に基づいて自動生成された3次元モデルに対して、それぞれ対応するシミュレーション、例えば電気シミュレーション、熱シミュレーション、応力シミュレーション等を実行する。
 もちろん、3次元モデルの生成だけでなく、生成された3次元モデルに対するシミュレーションについても、並行して実行しても良い。この場合も、マルチコアシステムのコアごとにシミュレーションを割り当てて、それぞれシミュレーションを実行すれば良い。
 結果表示部204は、シミュレーションの実行結果を表示する。シミュレーションの実行結果は、例えば3次元モデル上において、シミュレーションごとの演算結果を色の変化等で表示するウインドウを、互いに比較できるように並べて表示しても良い。
 ただし、結果を表示する方法は、特にこれに限定されるものではない。例えば所定の基準に基づいて、実行結果記憶部133に記憶されている実行結果から評価値を算出して、算出された評価値を一覧表示しても良い。この場合、結果表示部204は、シミュレーションの実行結果を記憶する結果記憶部205と、所定の基準に基づいて実行結果から評価値を算出する評価値算出部206と、算出された評価値を一覧表示する一覧表示部207とを備えている。
 図4は、本発明の実施の形態1に係る設計装置1の一覧表示画面の例示図である。図4の例では、左から順に、電気シミュレーション、熱シミュレーション、応力シミュレーションの結果及び判定結果について表示されている。
 例えば結果表示領域41には、電気シミュレーションについては周波数に対するSパラメータの変動を示すグラフが、熱シミュレーションについては温度分布を示すコンター図が、応力シミュレーションについては最大主応力の分布を示すコンター図が、それぞれ表示されている。
 そして、判定表示領域42には、シミュレーションごとに判定基準を設けておき、判定された結果を「○」又は「×」で表示している。図4の例では、境界条件に対するシミュレーション値の大小に応じて判定結果を求めているが、一定の演算式により評価値を算出して、評価値に応じて判定結果を求めても良い。
 また、判定結果が「×」で表示されているシミュレーションに対する注意を喚起するために、メッセージ表示領域44に、判定結果に対するメッセージを表示する。メッセージは自動生成される。図4の例では、電気シミュレーション及び熱シミュレーションの判定結果が「×」であるので、それぞれ対策の検討を示唆するメッセージを表示している。 ここで、電気シミュレーションに対するメッセージには「まず第一に」という文言が入っているのに対して、熱シミュレーションに対するメッセージには入っていない。これは、優先度表示領域43に表示されている優先度に応じてメッセージを生成しているからである。
 図5は、本発明の実施の形態1に係る設計装置1のCPU11の処理手順を示すフローチャートである。図5に示すように、本実施の形態1に係る設計装置1のCPU11は、図形情報で構成されるCADデータを生成し(ステップS501)、記憶装置13のCADデータ記憶部131に記憶する(ステップS502)。
 CPU11は、記憶されているCADデータを読み出し(ステップS503)、シミュレーションごとに個別の3次元モデルを生成する(ステップS504a~S504c)。具体的には、読み出された2.5次元のCADデータを拡張ガーバあるいはdxf等のデータ形式で輪郭データに変換し、シミュレーションごとのソルバに適用するシミュレーション用の3次元モデルを生成する。
 CPU11は、生成された3次元モデルごとに、対応するシミュレーションを実行する(ステップS505a~S505c)。具体的には、記憶されているモデル別設定条件に基づいて自動生成された3次元モデルに対して、それぞれ対応するシミュレーション、例えば電気シミュレーション、熱シミュレーション、応力シミュレーション等を実行する。
 もちろん、3次元モデルの生成だけでなく、生成された複数の3次元モデルごとに対応するシミュレーションについても、並行して実行しても良い。この場合も、マルチコアシステムのコアごとにシミュレーションを割り当てて、それぞれシミュレーションを実行すれば良い。
 CPU11は、シミュレーションの実行結果を表示する(ステップS506)。シミュレーションの実行結果の表示方法は、上述した表示方法に限定されるものではないことは言うまでもない。
 以上のように本実施の形態1によれば、各シミュレーションに対応する、複数の3次元モデルを並行して生成するので、シミュレーションごとに個別のCADデータを生成することなく、CADデータをすべてのシミュレーションで共用することができる。したがって、CADデータからシミュレーションごとに一から3次元モデルを生成する必要がなく、全体としてシミュレーションの実行時間を大きく短縮することが可能となる。
 なお、上述した実施の形態1では、マルチコアシステムで構成された設計装置1でシミュレーションを実行する場合を例に挙げて説明しているが、例えばネットワークを介して複数のCPUを用いて並行に3次元モデルを生成してシミュレーションを実行する構成であっても良い。
 (実施の形態2)
 本発明の実施の形態2に係る設計装置1の構成は実施の形態1と同様であることから、同一の機能を有する部分については同一の符号を付することにより詳細な説明は省略する。本実施の形態2では、3次元モデルの生成精度の選択を受け付ける点で実施の形態1とは相違する。
 図6は、本発明の実施の形態2に係る設計装置1の機能ブロック図である。図6において、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付ける選択受付部601を備えている点で実施の形態1と相違している。
 この場合、モデル別設定条件記憶部132には、同一種類のシミュレーション用の設定条件について、例えば高精度解析用、中精度解析用、低精度解析用というように段階的な設定条件を記憶しておく。そして、モデル生成部202では、選択を受け付けたシミュレーションの精度に応じて、それぞれ精度の相違する3次元モデルを生成する。
 図7は、本発明の実施の形態2に係る設計装置1で生成された、精度の異なる熱シミュレーション用の3次元モデルの例示図である。図7(a)は、シミュレーションに時間がかかっても良い場合、例えば数時間レベルのシミュレーション実行時間が必要となる高精度モデルの例示図である。図7(a)に示すように樹脂カバー71、IC72だけでなく、実装されている各部品73まで3次元モデルとして生成されている。
 図7(b)は、シミュレーションに少々の時間がかかっても良い場合、例えば数十分レベルのシミュレーション実行時間が必要となる中精度モデルの例示図である。図7(b)に示すように樹脂カバー71、IC72だけでなく、モジュール基板75まで3次元モデルとして生成されている。図7(c)は、シミュレーションに時間をかけたくない場合、例えば数分レベルのシミュレーション実行時間で足りる低精度モデルの例示図である。図7(c)に示すように樹脂カバー71、IC72の他、LGAはんだ76の位置のみが3次元モデルとして生成されている。
 以上のように、本実施の形態2によれば、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付けることができるので、例えば高い精度が要求されるシミュレーションと、低い精度しか要求されないシミュレーションとを並行して実行することができ、用途に応じてシミュレーションの実行時間とシミュレーションの精度との最適化を図ることが可能となる。
 一般に、高精度でシミュレーションを実行する場合、実際の構造を精緻に再現した3次元モデルが必要となる。しかもメッシュを細かく設定してシミュレーションを実行するため、実行時間が長期化する。
 一方、シミュレーション精度よりも、シミュレーションを短時間で終了させたい場合もある。したがって、本実施の形態2のようにシミュレーションの精度を選択できるようにすることで、例えば設計の初期段階では短時間でシミュレーションを実行して頻繁に設計変更を行い、設計の最終段階では高精度なシミュレーションを実行する等、設計段階に応じて必要なシミュレーションを選択することが可能となる。
 (実施の形態3)
 本発明の実施の形態3に係る設計装置1の構成は実施の形態1と同様であることから、同一の機能を有する部分については同一の符号を付することにより詳細な説明は省略する。本実施の形態3では、シミュレーションごとに設定された優先度(優先順位)に応じて割り当てるコア数を変更できる点で実施の形態1及び2とは相違する。
 本実施の形態3に係る設計装置1は、実施の形態1と同様、一のプロセッサに複数のコアを有するマルチコアシステムで構成されている。そして、シミュレーションごとに優先順位が付与されている。シミュレーション実行部203は、付与されている優先順位に応じて、すなわち優先順位が高いシミュレーションから順に、多くのコアを割り当ててシミュレーションを実行する。
 図8は、本発明の実施の形態3に係る設計装置1の優先順位の設定画面の例示図である。図8には、優先順位だけでなく、実施の形態2における3次元モデルの生成精度の選択を受け付けることができるようになっている。
 図8では、シミュレーションごとに設定領域81a~81dが表示されている。そして、シミュレーションごとにモデル生成精度選択領域82及び優先順位設定領域83を備えている。
 シミュレーションごとの設定領域81a~81dのモデル生成精度選択領域82において、「高精度」、「標準(中精度)」、「簡易(低精度)」の選択を受け付けることにより、生成される3次元モデルの生成精度及び生成された3次元モデルのシミュレーションの精度を指定することができる。また、優先順位設定領域83において、優先順位を数字で入力を受け付ける。図8の例では、数字が小さいほど優先順位が高い。
 そして、設定された優先順位に基づいて、シミュレーションごとに個別の3次元モデルを生成して、シミュレーションを実行する。図9及び図10は、本発明の実施の形態3に係る設計装置1の優先順位に基づくモデル生成及びシミュレーション実行のタイムチャートの例示図である。
 まず図9には、シミュレーション間に優先順位の差がない、あるいは優先順位が設定されていない場合のタイムチャートを示している。この場合、CPU11に演算処理負荷の余裕がある(CPU11に空きが十分ある)と仮定して、電気シミュレーション、応力シミュレーション、熱シミュレーションのすべてについて、並行してCADデータから3次元モデルを生成し、それぞれシミュレーションを実行している。
 一方、図10では、CPU11にコア数‘4’を割り当てて、電気シミュレーションを優先順位‘1’、熱シミュレーション及び応力シミュレーションを優先順位‘2’と設定した場合のタイムチャートを示している。図10の場合、3次元モデルの生成は優先順位に関係なく並行して生成している。しかし、シミュレーションの実行は、まず優先順位が一番高い電気シミュレーションを実行し、電気シミュレーションの実行が完了してから、次に優先順位の高い応力シミュレーション及び熱シミュレーションを並行して実行している。
 以上のように本実施の形態3によれば、優先順位の設定を受け付けることにより、優先順位に応じてシミュレーションの実行順序を制御することができ、必要性の高いシミュレーションから順次実行していくことが可能となる。
 なお、本実施の形態3では、3次元モデルの生成は優先順位に依存することなく並行して生成しているが、特にこれに限定されるものではなく、3次元モデルの生成についても、優先順位の高い順に生成しても良いことは言うまでもない。
 なお、上述した実施の形態1乃至3は、本発明の趣旨を逸脱しない範囲で変更することができる。例えば実施の形態1において、マルチコアシステムではなく、複数のシングルコアのプロセッサを搭載したコンピュータからなる並行処理システムであっても良いし、演算処理のみ実行サーバで処理するシステムであっても良い。
 また、実施の形態2において、3次元モデルの生成精度の選択は3段階に限定されるものではなく、4以上の複数段階を選択可能にしても良いし、選択をスライダ等により動的に行うものであっても良い。
 さらに実施の形態3において、優先順位に基づく3次元モデルの生成タイミング、シミュレーションの実行タイミングは、割り当てるコア数に応じて動的に変動させることで、全体として最短時間でシミュレーションを実行できるよう調整しても良い。
 1 設計装置
 11 CPU
 12 メモリ
 13 記憶装置
 14 I/Oインタフェース
 15 ビデオインタフェース
 16 可搬型ディスクドライブ
 17 通信インタフェース
 18 内部バス
 90 可搬型記録媒体
 100 コンピュータプログラム

Claims (15)

  1.  複数のシミュレーションを実行することにより電子部品の設計を行う電子部品の設計装置において、
     図形情報で構成されるCADデータを生成するデータ生成部と、
     生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成するモデル生成部と、
     生成された3次元モデルごとに、対応するシミュレーションを実行するシミュレーション実行部と、
     シミュレーションの実行結果を表示する結果表示部と
     を備え、前記モデル生成部は、複数の前記3次元モデルを並行して生成することを特徴とする電子部品の設計装置。
  2.  前記シミュレーション実行部は、複数の前記3次元モデルごとに対応するシミュレーションを並行して実行することを特徴とする請求項1に記載の電子部品の設計装置。
  3.  シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付ける選択受付部を備え、
     前記モデル生成部は、選択を受け付けた生成精度の3次元モデルを生成することを特徴とする請求項1又は2に記載の電子部品の設計装置。
  4.  前記結果表示部は、
     シミュレーションの実行結果を記憶する結果記憶部と、
     所定の基準に基づいて前記実行結果から評価値を算出する評価値算出部と、
     算出された評価値を一覧表示する一覧表示部と
     を備えることを特徴とする請求項1乃至3のいずれか一項に記載の電子部品の設計装置。
  5.  一のプロセッサに複数のコアを有するマルチコアシステムで構成されており、
     シミュレーションごとに優先順位が付与されており、
     前記シミュレーション実行部は、付与されている優先順位が高いシミュレーションから順に、多くのコアを割り当てて実行することを特徴とする請求項1乃至4のいずれか一項に記載の電子部品の設計装置。
  6.  複数のシミュレーションを実行することにより電子部品の設計を行う電子部品の設計装置で用いるシミュレーション方法において、
     前記電子部品の設計装置は、
     図形情報で構成されるCADデータを生成するステップと、
     生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成するステップと、
     生成された3次元モデルごとに、対応するシミュレーションを実行するステップと、
     シミュレーションの実行結果を表示するステップと
     を含み、複数の前記3次元モデルを並行して生成することを特徴とするシミュレーション方法。
  7.  前記電子部品の設計装置は、複数の前記3次元モデルごとに対応するシミュレーションを並行して実行することを特徴とする請求項6に記載のシミュレーション方法。
  8.  前記電子部品の設計装置は、
     シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付けるステップを含み、
     選択を受け付けた生成精度の3次元モデルを生成することを特徴とする請求項6又は7に記載のシミュレーション方法。
  9.  前記電子部品の設計装置は、
     シミュレーションの実行結果を記憶するステップと、
     所定の基準に基づいて前記実行結果から評価値を算出するステップと、
     算出された評価値を一覧表示するステップと
     を含むことを特徴とする請求項6乃至8のいずれか一項に記載のシミュレーション方法。
  10.  前記電子部品の設計装置は、一のプロセッサに複数のコアを有するマルチコアシステムで構成されており、
     シミュレーションごとに優先順位が付与されており、
     前記電子部品の設計装置は、付与されている優先順位が高いシミュレーションから順に、多くのコアを割り当てて実行することを特徴とする請求項6乃至9のいずれか一項に記載のシミュレーション方法。
  11.  複数のシミュレーションを実行することにより電子部品の設計を行う電子部品の設計装置で実行することが可能なコンピュータプログラムにおいて、
     前記電子部品の設計装置を、
     図形情報で構成されるCADデータを生成するデータ生成手段、
     生成されたCADデータに基づいて、シミュレーションごとに個別の3次元モデルを生成するモデル生成手段、
     生成された3次元モデルごとに、対応するシミュレーションを実行するシミュレーション実行手段、及び
     シミュレーションの実行結果を表示する結果表示手段
     として機能させ、
     前記モデル生成手段を、複数の前記3次元モデルを並行して生成する手段として機能させることを特徴とするコンピュータプログラム。
  12.  前記シミュレーション実行手段を、複数の前記3次元モデルごとに対応するシミュレーションを並行して実行する手段として機能させることを特徴とする請求項11に記載のコンピュータプログラム。
  13.  前記電子部品の設計装置を、シミュレーションの精度に応じて、生成する3次元モデルの精度が段階的に変化する3次元モデルの生成精度の選択を受け付ける選択受付手段として機能させ、
     前記モデル生成手段を、選択を受け付けた生成精度の3次元モデルを生成する手段として機能させることを特徴とする請求項11又は12に記載のコンピュータプログラム。
  14.  前記結果表示手段を、
     シミュレーションの実行結果を記憶する結果記憶手段、
     所定の基準に基づいて前記実行結果から評価値を算出する評価値算出手段、及び
     算出された評価値を一覧表示する一覧表示手段
     として機能させることを特徴とする請求項11乃至13のいずれか一項に記載のコンピュータプログラム。
  15.  前記電子部品の設計装置は、一のプロセッサに複数のコアを有するマルチコアシステムで構成されており、
     シミュレーションごとに優先順位が付与されており、
     前記シミュレーション実行手段を、付与されている優先順位が高いシミュレーションから順に、多くのコアを割り当てて実行する手段として機能させることを特徴とする請求項11乃至14のいずれか一項に記載のコンピュータプログラム。
PCT/JP2016/067358 2015-07-14 2016-06-10 電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラム WO2017010203A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015140615 2015-07-14
JP2015-140615 2015-07-14

Publications (1)

Publication Number Publication Date
WO2017010203A1 true WO2017010203A1 (ja) 2017-01-19

Family

ID=57756903

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/067358 WO2017010203A1 (ja) 2015-07-14 2016-06-10 電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラム

Country Status (1)

Country Link
WO (1) WO2017010203A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04340158A (ja) * 1990-01-23 1992-11-26 American Teleph & Telegr Co <Att> 事象のシミュレーション方法
JP2013178599A (ja) * 2012-02-28 2013-09-09 Hitachi Ltd メッシュ生成装置
JP2014078227A (ja) * 2012-10-09 2014-05-01 Ge Aviation Systems Llc 航空機電力システムの高忠実度モデリングのための方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04340158A (ja) * 1990-01-23 1992-11-26 American Teleph & Telegr Co <Att> 事象のシミュレーション方法
JP2013178599A (ja) * 2012-02-28 2013-09-09 Hitachi Ltd メッシュ生成装置
JP2014078227A (ja) * 2012-10-09 2014-05-01 Ge Aviation Systems Llc 航空機電力システムの高忠実度モデリングのための方法

Similar Documents

Publication Publication Date Title
JP4681527B2 (ja) 高さ制限領域情報作成装置、高さ制限領域情報作成方法および高さ制限領域情報作成プログラム
US8024158B2 (en) Management system and management method of CAD data used for a structural analysis
US20240086591A1 (en) Systems and methods for simulating printed circuit board components
US20140058708A1 (en) Computer-implemented method of simplifying a complex part in a geometric model
WO2017010203A1 (ja) 電子部品の設計装置、該設計装置で用いるシミュレーション方法及びコンピュータプログラム
JP2009129196A (ja) 熱解析モデル生成装置、熱解析モデル生成方法、熱解析装置および熱解析方法
US9721051B2 (en) Reducing clock skew in synthesized modules
US20070198957A1 (en) Circuit simulator and circuit simulation program storage medium
JP2010134775A (ja) 回路シミュレーション方法、回路シミュレーションプログラムおよび回路シミュレーション装置
CN113627107A (zh) 确定电源电压数据的方法、装置、电子设备和介质
CN106560819A (zh) 通过集成电路器件中的ip迁移来减小控制块尺寸
JP2005173963A (ja) 電子部品解析方法、電子部品解析装置、およびこれを用いた電子部品
JP6089853B2 (ja) 配線検査装置、配線検査プログラム及び配線検査方法
CN111737784A (zh) 基于数字化三维的zxmp s385子架的板卡选型配置方法及设备
US20060015311A1 (en) Circuit design support method and system
JP2009020625A (ja) 解析モデル作成方法、プログラム、記録媒体および解析モデル作成装置
JP4355930B2 (ja) 半導体集積回路電源モデル作成方法、プログラムおよび情報処理装置
JP2009064096A (ja) 電子回路解析プログラム、電子回路解析装置および電子回路解析方法
JP6445242B2 (ja) 設計支援装置および設計支援方法
WO2023181307A1 (ja) 材料選択支援装置、方法、及びプログラム
JP2022118644A (ja) 情報処理装置、情報処理方法、及び、プログラム
US11301612B1 (en) Method and apparatus for predicting electrical values in electronic circuits
US20200042654A1 (en) Information processing apparatus and method for securing flow path
US8612924B2 (en) Support program, support apparatus, and support method to change a display attribute of a component in a displayed circuit
JP2021060902A (ja) 解析方法、製造方法、解析装置、及びプログラム

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16824183

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 16824183

Country of ref document: EP

Kind code of ref document: A1