【명세서】
【발명의 명칭】
방송 신호 송신 장치, 방송 신호 수산 장치, 방송 신호 송신 방법, 및 방 송 산호 수신 방법
【기슬분야】
본 발명은 방송 신호 송신 장치, 방송 신호 수신 장치, 및 방송 신호 송 수신 방법에 관한 것이다.
【배경기술】
아날로그 방송 신호 송신이 종료됨에 따라, 디지털 방송 신호를 송수신하 기 위한 다양한 기술이 개발되고 있다. 디지털 방송 신호는 아날로그 방송 신호 에 비해 더 많은 양와 비디오 /오디오 데이터를 포함할 수 있고, 비디오八 디오 데이터뿐만 아니라 다양한 종류의 부가 데이터를 더 포함할 수 있다.
【발명의 내용】
【기술적 과제】
즉, 디지털 방송 시스템은 HD(High Definition) 이미지, 멀티채널 (multi channel, 다채널) 오디오, 및 다양한 부가 서비스를 제공할 수 있다. 그러나, 디지털 방송을 위해서는, 많은 양의 데이터 전송에 대한 데이터 전송 효율, 송수신 네트워크의 견고성 (robustness) , 및 모바일 수신 장치를 고려한 네트워크 유연성 (flexibility)이 향상되어야 한다.
또한, 본 발명은 BBF 내에 Stuffing field의 존재 유무를 시그널링하 기 위한 방법을 제공함^ 목적이 있다.
또한, 본 발명은 BBF 내어 1 존재하는 Stuffing field 즉, Stuffing 데이터의 사용 Type을 지정하기 위한 방법을 제공함에 목적이 있다.
또한, 본 발명은 Stuffing Type 필드를 2 종류의 서로 다른 필드로 분 할하여 이용함으로써 Stuffing Type 필드의 효율적인 이용을 제공함에 목적아 있다.
본 명세서에서 이루고자 하는 기슬적 과제들은 이상에서 먼급한 기술적 과 제들로 제한되지 않으며, 언급하지 않은 또 다른 기술적 과제들은 아래의 기재로 부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해 될 수 있을 것이다.
【기술적 해결방안】
본 명세서는 방송 신호를 수신하기 위한 방법에 있어서, 적어도 하나의 신 호 프래임을 포함하는 방송 신호를 수신하는 단계; 상기 수신된 방송 신호를 OFDM (Orthogonal Frequency Division Multiplexing) ¾ "식어) 의한 데이 터 복조를 수행하는 단계; 서비스 데이터 (service data) 또는 서비스 컴포년 트 데이터 (service component data)를 추출하기 위하여 상기 수신된 방송 신호에 포함된 상기 적:어도 하나의 신호 프래임을 파싱 (Parsing)하는 단계; .상 기 서비스 데이터 (service data) 또는 서.비스 컴포년트 데이터 (service component data)를 비트들로 변환하는 단계; 상기 변환된 비트들을 디코딩 (decoding)하는 단계; 및 상가 디코딩된 비트들을 포함하는 데이터 스트림올 출력하는 단계를 포함하되, 상기 출력하는 단계는 베이스밴드 프래임 (Baseband Frame)의 헤더에 포함된 정보를 디텍팅 (detecting) 또는 획득 (obtaining)
하는 단계를 포함하며, 상기 BBF은 스터핑 (Stuffing) 필드가 상기 해더에 존 재하는지 여부를 나타내는 제어 정보를 포함하는 것을 특징으로 한다.
또한, 본 명세서에서 상기 제어 정보는 상기 헤더에 포함되는 것을 특징으 로 한다.
또한, 본 명세서에서 상기 해더는 스터핑 길이의 MSB (Most Significant Bit) part가 상기 스터핑 (Stuffing) 필드에 존재하는지 여부 를 나타내는 지시 정보 또는 스터핑 데이터의 타입을 나타내는 스터핑 타입 (STUFFᅳ TYPE) 필드 중 적어도 하나를 포함하는 것을 특징으로 한다.
또한, 본 명세서에서 상기 스터핑 필드는 스터핑 헤더 (Stuffing Header) 및 스터핑 데이터 (Stuffing Data)를 포함하며, 상기 지시 정보 및 상기 스터핑 타입 필드는 상기 스터핑 헤더에 포함와는 것을 특징으로 한다. 또한, 본 명세서에서 상기 지시 정보의 크기는 1 bit이며, 상기 스터핑 타입 (STUFF— TYPE) 필드는 2 bits인 것을 특징으로 한다.
또한, 본 명세서에서 상기 스터핑 헤더는 상기 스터핑 필드의 길이를 나타 내는 스터핑 길이 (STUFF— LEN) 필드를 더 포함하며 , 상기 스터핑 길이 (STUFF— LEN) 필드는 스터핑 길이의 MSB (STUFF一 LEN— MSB) part 및' 스터핑 길이의 LSB(STUFF_LEN_LSB) part로 구분되는 것을 특징으로 한다.
또한, 본 명서 1서에서 入 기 제어. 정보는 EXT_I (Extension Indicator) 필드이며, 상기 지시 정보는 MSBᅳ I (Indicator) 필드인 것을 특징으로 한다. 또한, 본 명세서에서 상기 스터핑 필드는 상기 페이로드에 데이터 패킷이 채워지지 않거나 또는 in-band signaling이 사용되는 경우 상기 베이스밴드
프래임에 포함되는 것을 특징으로 한다.
또한, 본 명세서에서 상기 스터핑 데이터는 스터핑 또는 in-band signaling 중 적어도 하나를 나타내는 것을 특징으로 한다.
또한, 본 명세서는 상기 스터핑 필드의 길이가 32 bytes 이하인 경우, 상기 스터핑 길이의 MSB (Least Significant Bit) part는 상기 스터핑 필드 에 포함되지 않는 것을 특징으로 한다.
또한, 본 명세서는 방송 신호를 수신하기 위한 수신 장치에 있어서, 적어 도 하나의 신호 프래임을 포함하는 방송 신호를 수신하기 위한 수신기 (receiver); 상기 수신된 방송 신호를 OFDM ( Orthogonal Frequency Division Multiplexing) 방식에 의해 데이.터를 조하기 위한 복조기 (demodulator) ; 서비스 데이터 (service data) 또는 서비스 컴포넌트 데이 터 (service component data)를 추출하기 위하여 상기 수신된 방송 신호에 포함된 상기 적어도 하나의 신호 프래임을 파싱 (Parsing)하기 위한 프레임 파 서 (frame parser) ; 기 서비스 데이터 (service data) 또는 서비스 컴포년 트 데이터 (service component data)를 비토들로 변환하기 위한 변환기 (converter) ; 상기 변환된 비트들을 디코딩 (decoding)하기 위한 디코더 (decoder); 및 상기 디코딩된 비트들을 포함하는 데이터 스트림을 출력하기 위 한 아웃픗 프로세서 (output processor)를 포함하되 , 상기 아옷풋 프로세서는 베이스밴드 프래임 (Baseband Frame)의 해더에 포함된 정보를 디텍팅 (detecting) 또는 획득 (obtaining)하기 위한 베이스밴드 프래임 프로세서 (baseband frame processor)를 포함하며, 상기 BBF은 스터핑 (Stuffing)
필드가 상기 헤더에 존재하는지 여부를 나타내는 제어 정보를 포함하는 것을 특 징으로 한다.
【유리한 효과】
본 발명은 서비스 특성에 따라 데이터를 처리하여 각 서비스 또는 서비스 컴포넌트에 대한 QoS (Quality of Service)를 제어함으로써 다양한 방송 서 비스를 제공할 수 있다.
또한, 본 발명은 동일한 RF (radio frequency) 신호 대역폭을 통해 다 양한 방송 서비스를 전송함으로써 전송 유연성 (flexibility)을 달성할 수 있 다.
또한, 본 발명은 MIMO (Multiple-Input Multiple-Output) 시스템 을 이용하여 데이터 전송 효을 및 방송 신호의 송수신 견고성 (Robustness)을 향상시킬 수 있다.
또한, 본 발명에 따르면, 모바일 수신 장치를 사용하거나 실내 환경에 있 더라도, 에러 없이 디지털 방송 신호를 수신.할 수 있는 방송 신호 송신 및 수신 방법 및 장치를 제공할 수 있다.
또한, 본 발명은 BBF 내에 Stuffing field의 존재 유무를 나타내는 새 로운 필 H를 정의함으로써, BBF 내 Stuffing field가 존재하는지 여부를 빠 르고 정확하게 알 수 있는 효과가 있다 .
또한, 본 발명은 BBF 내에 존재하는 Stuffing field 즉, Stuffing 데이터의 /용 Type을 정의함으로써, Stuffing field에 Stuffing 외에 다 른 정보를 사용하도톡 할 수 있는 효과가 있다.
또한, 본 발명은 Stuf f ing Type 필드를 2 종류의 서로 다른 필드로 분 할하여 이용함으로써 Stuf f ing Type 필드를 효율적으로 운영할 수 있는 효과 가 있다.
본 명세서에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다. 【도면의 간단한 설명】
본 발명에 대해 더욱 이해하기 위해 포함되며 본 출원에 포함되고 그 일부 를 구성하는 첨부된 도면은 본 발명의 원리를 설명하는 상세한 설명과 함께 본 발명의 실시예를 나타낸다.
도 1은 본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 송신 장치의 구조를 나타낸다.
도 2는 본 발명의 일 실시예에 따른 인풋 포 팅 ( Input formatting , 입력 포맷) 블록을 나타낸다.
도 3은 본 발명의 다른 일 실시예에 따른 인풋 포맷팅 ( Input formatting , 입력 포맷) 블록을 나타낸다.
도 4는 본 발명의 다른 일 실시예에 따른 인풋 포맷팅 ( Input f ormatt ing , 입력 포맷) 블록올 나타낸다.
도 5는 본 발명의 일 실시예에 따른 BICM (bit interleaved coding & modulation.) 블록을 나타낸다.
도 6은 본 발명의 다른 일 실시예에 따른 BICM 블록을 나타낸다.
도 7은 본 발명의 일 실시예에 따른 프레임 빌딩 (Frame Building, 프 레임 생성) 블록을 나타낸다.
도' 8은 본 발명의 일 실시예에 따른 OFDM (orthogonal frequency division multiplexing) 제너國레이션 (generation, 생성 ) 블톡올 나타낸다 - 도 9는 본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 수신 장치의 구조를 나타낸다.
도 10은 본 발명의 일 실시.예에 따른 프레임 구조를 나타낸다.
도 11은 본 발명의 일 실시예에 따른 프레임의 시그널링 계층 구조를 나 타낸다.
도 12는 본 발명의 일 실시예에 따른 프리앰블 시그널링 데이터를 나타낸 다.
도 13은 본 발명의 일 실시예에 따른 PLS1 데이터를 나타낸다.
도 14는 본 발명의 일 실시예에 따른 PL.S2 데이터를 나타낸다.
도 15는 본 발명의 다른 일 실시예에 따른 PLS2 데이터를 나타낸다.
도 16은 본 발명의 일 실시예에 따른 프레임의 로지컬 (logical, 논리) 구조를 나타낸다. '
도 17은 본 발명의 일 실시예에 따른 PLS (physical layer signalling) 매핑을 나타낸다.
도 18은 본 발명의 일 실시예어) 따른 EAC (emergency alert channel ) 매핑을 나타낸다.
도 19는 본 발명의 일 실시예에 따른 FIC (fast information
channel ) 매핑을 나타낸다.
도 20은 본 발명의 일 실시예에 따른 DP ( data pipe , 데이터 파이프)의 타입을 나타낸다.
도 21은 본 발명의 일 실시예에 따른 DP ( data pipe , 데이터 파이프) 매 핑을 나타낸다.
도 22는 본 발명의 일 실시예에 따른 FEC ( forward error correction ) 구조를 나타낸다.
도 23은 본 발명의 일 실시예에 따른 비트 인터리빙을 나타낸다.
도 24는 본 발명의 일 실시예에 따른 셀 -워드 디멀.티플렉싱을 나타낸다. 도 25는 본 발명의 일 실시예에 따른 타암 인터리빙을 나타낸다..
도 26은 본 발명의 일 실시예에 따른 트위스트된 행-열 블록 인터리버의 기본 동작을 나타낸다.
도 27은 본 발명의 다른 일 실시예에 따른 트위스트된 행-열 블톡. 인터리 버의 동작을 나타낸다.
도 28은 본 발명의 일 실시예에 따른 트위스트된 행-열 블록 인터리버의 대각선 방향 읽기 패턴올 나타낸다.
도 2 9는 본 발명의 일 실시예에 따른 각 인터리빙 어레이 ( array)로부터 인터리빙된 XFECBLOCK을 나타낸다.
도 30은 도 9의 synchroni zation 및 demodulation 모들와 일 예를 나타낸 도면이다.
도 31은 도 9의 프래임 파싱 모들의 일 예를 나타낸 도면이다.
도 32는 도 9의 demapping 및 decoding 모들의 일 예를 나타낸 도면이 다.
도 33은 도 9의 output proces sor의 일 예를 나타낸 도면이다.
도 34는 도 9의 output proces sor의 또 다른 일 예를 나타낸 도면이다. 도 35는 본 발명의 다른 실시예에 따른 코딩 앤 모들레이션 모들을 나타 낸 도면이다.
도 36은 본 발명의 다른 실시예에 따른 demapping 및 decoding 모들을 나타낸 도면이다.
도 37은 본 명세서에서 제안하는 모드 어댑테이션 모들의 일 예를 나타낸 도이다.
도 38은 본 명세서에서 제안하는 아웃풋 프로세서의 일 예를 나타낸 도이 다.
도 39는 종래 BB 프래임 구조의 일 예를 나타낸 도이다.
도 40은 종래 BB 프래임 구조의 또 다른 일 예를 나타낸 도이다.
도 41은 종래 BB 프래임 구조의 또 다른 일 예를 나타낸 도이다.
도 42는 본 명세서에서 제안하는 BB 프래임 구조의 일 예를 나타낸다. 도 43은 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 44는 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 45는 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타
낸 도이다.
도 4 6은 다양한 BB 프래임 구조에서 BB 프래임 전송에 대한 오버헤드를 계산한 결과를 비교하여 도시한 도면이다.
도 47은 종패 BB 프래임 구조와 일 예 ¾ 나타낸다.
도 48은 본 명세서에서 제안하는 BB 프래임 구조의 일 예를 나타낸 도이 다.
도 4 9는 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 50은 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이^
도 51은 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 52는 본 명세서에서 제안하는 방송 신호의 송신 방법의 일 예를 나타 낸 순서도이다.
도 53은 본 명세서에서 제안하는 방송 신호의 수신 방법의 일 예를 나타 낸 순서도이다.
【발명의 실시를 위한 형태】
본 발명의 바람직한 실시예에 대해 구체적으로 설명하며 , 그 예는 첨부된 도면에 나타낸다. 첨부된 도면을 참조한 아래와 상세한 설명은 본 발명의 실시예 에 따라 구현될 수 있는 실시예만을 나타내기보다는 본 발명의 바람직한 실시예 를 설명하기 위한 것이다. 다음의 상세한 설명은 본 발명에 대한 철저한 이해를
제공하기 위해 세부 사항을 포함한다. 그러나 본 발명이 이러한 세부 사항 없이 실행될 수 있다는 것은 당업자에게 자명하다.
본 발명에서 사용되는 대부분의 용어는 해당 분야에서 널리 사용되는 일반 적인 것들에서 선택되.지만, 일부 용어는 출원인에 의해 임의로 선택되며 그 의미 는 필요에 따라 다음 설명에서 자세히 서술한다. 따라서 본 발명은 용어의 단순 한 명칭이나 의미가 아닌 용어의 의도된 의미에 근거하여 이해되어야 한다.
본 발명은 차세대 방송 서비스에 대한 방송 신호 송신 및 수신 장치 및 방 법을 제공한다 . 본 발명의 일 실시예에 따른 차세대 방송 서비스는 '지상파 방송 서비스, 모바일 방송 서비스, UHDTV 서비스 등을 포함한다. 본 발명은 일 실시 예.에 따라 비— MIMO (non-Multiple Input Multiple Output) 또는 MIMO 방식을 통해 차세대 방송 서비스에 대한 방송 신호를 처리할 수 있다. 본 발명의 일 실시예 .에 따른 비一 MIMO 식은 ISO (Multiple Input Single Output) 방식, SISO (Single Input Single Output) 방식 등을 포함할 수 있다. 이하에서는 설명의 편의를 위해 MISO 또는 MIMO 방식은 두 개의 안테나 를 사용하지만, 본 발명은 두 개 이상의 안테.나를 사용하는 시스템에 적용될 수 있다. 본 발명은 특정 용도에 요구되는 성능을 달성하면서 수신기 복잡도를 최소 화하기 위해 최적화된 세 개의 피지컬 프로파일 (PHY profile) (베이스 (base) , 핸드 ¾드 (handheld) , 어드벤스 (advanced) 프로파일)을 정의할 수 있다. 피 지컬 프로파일은 해당하는 수신기가 구현해야 하는 모든 구조의 서브셋이다.
세 개의 피지컬 프로파일은 대부분의 기능 블록을 Ϋ유하지만, 특정 블록 및 /또는 파라미터에서는 약간 다르다. 추후에 추가로 피자컬 프로파일이 정의될
수 있다. 시스템 발전을 위해, 퓨처 프로파일은 FEF (future extension frame)을 통해 단일 RF (radio frequency) 채널에 존재하는 프로파일과 멀 티플렉싱 될 수도 있다. 각 피지컬 프로파일에 대한 자세한 내용은 후술한다.
1. 베이스 프로파일
베이스 프로파일은 주로 루프 톱 (roof-top) 안테나와 연결되는 고정된 수신 장치의 주된 용도를 나타낸다. 베이스 프로파일은 어떤 장소로 이동될 수 있지만 비교적 정지된 수신 범주에 속하는 휴대용 장치도 포함할 수 있다. 베이 스 프로파일의 용도는 약간의 개선된 실행에 의해 핸드헬드 장치 또는 차량용으 로 확장될 수 있지만, 이러한 사용 용도는 베이스 프로파일 수신기 동작에서는 기대되지 않는다 .
수신의 타겟 신호 대 잡음비 범위는 대략 10 내지 20 dB인데, 이는 기존 방송 시스템 (예를 들면, ATSC A/53)의 15 dB 신호 대 잡음비 수신 능력을 포 함한다. 수신기 복잡도 및 소비 전력은 핸드헬드 프로파일을 사용할 배터리로 구 동되는 핸드헬드 장치에서만큼 중요하지 않다. 베이스 프로파일에 대한 중요 시 스템 파라미터가 아래 표 1에 기재되어 있다.
[표 1]
2. 핸드헬드 프로파일
핸드헬드 프로파일은 배터리 전원으로 구동되는 핸드헬드 및 차량용 장치 에서의 사용을 위해 설계된다. 해당 장치는 보행자 또는 차량 속도로 이동할 수 있다. 수신기 복잡도뿐만 아니라 소비 전력은 핸드헬드 프로파일의 장치의 구현 을 위해 매우 증요하다. 핸드헬드 프로파일의 타겟 신호 대 잡음비 범위는 대략 0 내지 10 dB이지만, 더 낮은 실내 수신을 위해 의도된 경우 0 dB 아래에 달하 도톡 설정될 수 있다.
저 신호 대 잡음비 능력뿐만 아니라, 수신기 이동성에 의해 나타난 도플러 효과에 대한 복원력은 핸드 ¾드 프로파일의 가장 증요한 성능 속성이다. 핸드헬 드 프로파일에 대한 중요 시스템 파라미터가 아래 표 2에 기재되어 있다.
[표 2 ]
프로파일
어드벤스 프로파일은 더 큰 실행 복잡도에 대한 대가로 더 높은 채널 능력 을 제공한다. 해당 프로파일은 MIMO 송신 및 수신을 사용할 것을 요구하며, UHDTV 서비스는 타겟 용도이고, 이를 위해 해당 프로파일이 특별히 설계된다. 향상된 능력은 주어진 대역폭에서 서버스 수의 증가, 예를 들면, 다수의 S DTV 또는 HDTV 서비스를 허용하는 데도사용될 수 있다 .
어드벤스 프로파일의 타겟 신호 대 잡음비 범위는 대략 20 내지 30 이
다. MIMO 전송은 초기에는 기존의 타원 분극 전송 장비를 사용하고, 추후에 전 출력 교차 분극 전송으로 확장될 수 있다. 어드벤스 프로파일에 대한 중요 시스 템 파라미터가 아래 표 3에 기재되어 있다.
[표 3 ]
이 경우, 베이스 프로파일은 지상파 방송 서비스 및 모바일 방송 서비스 모두에 대한 프로파일로 사용될 수 있다. 즉, 베이스 프로파일은 모바일 프로파 일을 포함하는 프로파일의 개념을 정의하기 위해 사용될 수 있다. 또한, 어드벤 스 프로파일은 M.IMO을 갖는 베이스 프로파일에 대한 어드벤스 프로파일 및 MIMO을 갖는 핸드헬드 프로파일에 대한 어드벤스 프로파일로 구분될 수 있다. 그리고 해당 세 프로파일은 설계자의 의도에 따라 변경될 수 있다.
다음의 용어 및 정의는 본 발명에 적용될 수 있다. 다음의 용어 및 정의는 설계에 따라 변경될 수 밌다.
보조 스트림 : ^처. 익스텐션 ( future extens i on , 추후 확장) 또는 방송 사나 네트워크 운영자에 의해 요구됨에 따라 사용될 수 있는 아직 정의되지 않은 변조 및 코딩의 떼이터를 전달하는 셀의 시 ¾스
베이스 데이터 파이프 ( ba s e dat a pipe ) ': 서비스 시그널링 데이터를 전 달하는 데이터 파이프
베이스밴드 프레임 (또는 BBFRAME): 하나의 FEC 인코딩 과정 (BCH 및 LDPC 인코딩 )에 대한 입력을 형성하는 Kbch 비트의 집합
샐 (cell) : OFDM 전송의 하나의 캐리어에 의해 전달되는 변조값
코딩 블록 (coded block) : PLS1 데이터와 LDPC 인코딩된 블록 또는 PLS2 데이터의 LDPC 인코딩된 블록들 중 하나
데이터 파이프 (data pipe): 하나 또는 다수의 서비스 또는 서비스 컴포 넌트를 전달할 수 있는 서비스 데이터 또는 관련된 메타데이터를 전달하는 물리 계층 (physical layer)에서의 로지컬 채널
또한, 데이터 파이프는 데이터 전송 채널로 표현될 수 있다.
데이터 파이프 유닛 (DPU, data pipe unit): 데이터 셀을 프레임에서 의 데이터: 파이프에 할당할 수 있는 기본 유닛
데이터 심볼 (data symbol): 프리앰블 심볼이 아닌 프레임에서의 OFDM 심볼 (프레임 시그널링 심볼 및 프레임 엣지 (edge) 심블은 데이터 심볼에 포함 된다.)
DP— ID: 해당 8비트 필드는 SYSTEM—ID에 의해 식별된 시스템. 내에서 데 이터 파이프를 유일하게 식별한다.
더미 셀 (dummy cell ): PLS (physical layer signalling) 시그널 링, 데이터 파이프, 또는 보조 스트림을 위해 사용되지 않은 남아 .있는 용량을 채우는 데 사용되는 의사 랜덤값을 전달하는 셀
FAC (emergency alert channel, 비상 경보 채널): EAS 정보 데이터. 를 전달하는 프레임 중 일부
프레임 (frame) : 프리앰블로 시작해서 프레임 엣지 심볼로 종료되는 물리 계증 (physical layer) 타임 슬롯
프레임 리피티션 유닛 (frame repetition unit, 프레임 반복 단위) : 슈퍼 프레임 (super-frame)에서 8회 반복되는 FEF를 포함하는 동일한 또는 다 른 피지컬 프로파일에 속하는 프레임의 집합
FIC (fast information channel, 고속 정보 채널 ): 서비스와 해당 베이스 데이터 파이프 사이에서의 매핑 정보를 전달하는 프레임에서 로지컬 채널
FECBLOCK: 데이터 파이프 데이터의 LDPC 인코딩된 비트의 집합
FFT 사이즈: 기본 주기 T의 사아클로 표현된 액티브 심볼 주기 Ts와 동 일한 특정 모드에 사용되는 명목상의 FFT 사이즈
프레임 人)그널링 심볼 (frame signaling symbol): PLS 데이터의 일부 를 전달하는, FFT 사이즈, 가드 인터벌 (guard interval) , 및 스캐터 (scattered) 파일럿 패턴의 특정 조합에서 프레임의 시작에서 사용되는 더 높 은 파일럿 밀도를 갖는 OFDM 심볼
프레임 엣지 심볼 (frame edge symbol): FFT 사이즈, 가드 인터벌, 및 스캐터 파일럿 패턴의 특정 조합에서 프레임의 끝에서 사용되는 더 높은 파일 ¾ 밀도를 갖는 OFDM 심볼
프레임. 그룹 (frame-group): 슈퍼 프레임에서 동일한 피지컬 프로파일 타입을 갖는 모든 프레임의 집합
퓨쳐 익스텐션 프레임 (future extention frame, 추후 확장 프레임) : 프리앰블로 시작하는, 추후 확장에 사용될 수 있는 슈퍼 프레임 내에서 물리 계
증 (physical layer ) 타임 슬롯 퓨처캐스트 (futurecast) UTB 시스템: 입력이 하나 이상의 MPEG2-TS 또는 IP (Internet protocol) 또는 일반 스트림이고 출력이 RF 시그널인 제 안된 물리 계층 (physical layer) 방송 시스템
인풋 스트림 (input stream, 입력 스트림) : 시스템에 의해 최종 사용자 에게 전달되는 서비스의, 조화 (ensemble)를 위한 데이터의 스트림
노멀 (normal) 데이터 심볼: 프레임 시그널링 심볼 및 프레임 엣지 심볼 을 제외한 데이터 심볼
피지컬 프로파일 (PHY profile): 해당하는 수신기가 구현해야 하는 모든 구조의 서브셋
PLS: PLS1 및 PLS2로 구성된 물리 계층 (physical layer) 시그널링 데이터 .
PLS1: PLS2를 디코딩하는 데 펠요한 파라미터뿐만 아니라 시스템에 관한 기본 정보를 전달하는 고정된 사이즈, 코딩, 변조를 갖는 FSS (frame signalling symbol)≤- 전달되는 PLS 데이터의 첫 번째 집합
NOTE: PLS1 데이터는 프레임 그룹의 듀레이션 (duration) 동안 일정하 다.
PLS2.: 데이터 파이프 및 시스템에 관한 더욱 상세한 PLS 데이터를 전달 하는 FSS로 전송되는 PLS 데이터의 두 번째 집합
PLS2 다이나믹 (dynamic, 동적) 데이터 : 프레임마다 다이나믹 (dynamic, 동적 )으로 변화하는 PLS2 데이터
PLS2 스태틱 (static, 정적) 데이터: 프레임 그룹의 듀레이션 동안 스태 틱 (static, 정적)인 PLS2 데이터
프리앰블 시그널링 데이터 (preamble signaling data): 프라앰블 심볼 에 의해 전달되고 시스템의 기본 모드를 확인하는 데 사용되는 시그널링 데이터 프리앰블 심볼 (preamble symbol): 기본 PLS 데이터를 전달하고 프레임 와 시작에 위치하는 고정된 길이의 파일럿 심볼
NOTE: 프리앰블 심볼은 시스템 신호, 그 타이밍, 주파수 오프셋, 및 FFT 사이즈를 검출하기 위해 고속 초기 밴드 스캔에 주로 사용된다 .
추후 사용 (future use)을 위해 리저브드 ( reserved): 현재 문서에서 정의되지 않지만 추후에 정의될 수 있음
슈퍼 프레임 (superframe) : 8개의 프레임 반복 단위의 집합
타임 인터리빙 블록 (time interleaving block, TI block) : 타임 인 터리버 메모리의 하나의 용도에 해당하는, 타임 인터리빙이 실행되는 셀의 집합 타임 인터리 '빙' 그룹 (t.ime interleaving group, TI group): 정수, 다이나믹 (dynamic, 동적)으로 변화하는 XFECBLOCK의 수로 이루어진, 특정 데 이터 파이프에 대한 다이나믹 (dynamic, 동적) 용량 할당이 실행되는 단위
NOTE: 타임 인터리빙 그룹은 하나의 프레임에 직접 매핑되거나 다수의 프 레임에 매핑될 수 있다. 타임 인터리빙 그룹은 하나 이상의 타임 인터리빙 블록' 을 포함할 수 있다.
타입, 1 데이터 파이프 (Type 1 DP): 모든 데이터 파이프가 프레임에 DM (time division multiplexing) 방식으로 매핑되는 프레임의 데이터 파이프
타입 2 데이터 파이프 (Type 2 DP): 모든 데이터 파이프가 프레임에 FDM 방식으로 매핑되는 프레임의 데이뛰 파이프
XFECBLOCK: 하나의 LDPC FECBLOCK의 모든 비트를 전달하는 Ncells 셀들의 집합
도 1은 본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 송신 장치의 구조를 나타낸다.
본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 송신 장치는 인 " 포맷 블록 (Input Format block) (1000) , BIC (bit interleaved coding & modulation) 블록 (1010) , 프레임 빌딩 블록 ( Frame building block) (1020) , OFDM (orthogonal frequency division multiplexing) 제너레이션 블톡 (OFDM generation block) (1Q.30) , 및 시그널링 생성 블특 (1040)을 포함할 수 있다. 방송 신호 송신 장치의 각 블톡의 동작에 대해 설명한다.
IP 스트림 /패킷 및 MPEG2-TS은 주요 입력 포맷이고, 다른 스트림 타입 은 일반 스트림으로 다루어진다. 이들 .데이터 입력에 추가로, 관리 정보가 입력 되어 각 입력 스트림에 대한 해당 대역폭의 스케줄링 및 할당을 제어한다. 하나 또는 다수의 TS 스트림, IP 스트림 및 /또는 일반 스트림 입력이 동시에 허용된 다.
인풋 포맷 블특 (1000)은 각각의 입력. 스트림을 독립적인 코딩 및 변조가 적용되는 하나 또는 다수의 데이터 파이프로 디멀티플렉싱 할 수 있다. 데이터 파이프는 견고성 (robustness) 제어를 위한 기본 단위이며, 이는 QoS
(Quality of Service)에 영향을 미친다. 하나 또는 다수의 서비스 또는 서비 스 컴포년트가 하나의 데이터 파이프에 의해 전달될 수 있다. 인풋 포맷 블톡 (1000)의 자세한 동작은 후술한다.
데이터 파이프는 하나 또는 다수의 서비스 또는 서비스 컴포넌트를 전달할 수 있는 서비스 데이터 또는 관련 메타데이터를 전달하는 물리 계층 (physical layer)에서의 로지컬 채널이다.
또한, 데이터 파이프 유닛은 하나의 프레임에서 데이터 셀을 데이터 파이 프에 할당하기 위한 기본 유닛이다.
인풋 포맷 블록 (1000)에서, 패리티 (parity) 데이터는 에러 정정을 위해 추가되고., 인.코딩된 비트 스'트림은 복소수값 컨스텔레이션 심볼에 매핑된다. 해 당 심볼은 해당 데이터 파이프에 사용되는 특정 인터리빙 깊이에 걸쳐 인터리빙 된다. 어드벤스 프로파일에 있어서, BICM 블록 (1010)에서 MIMO 인코딩이 실 행돠고 추가 데이터 경로가 MIMO 전송을 위해 출력에 추가된다. BICM 블록 (1010)의 자세한 동작은 후술한다.
도 1의 인풋 포맷 블록은 (Input formatting)는 후술할 도 50, 도 51 및 도 52에서 제안된 기능, 과정 및 /또는 방법을 구현한다.
프레임 빌딩 블록 (1020)은 하나의 프레임 내에서 입력 데이터 파이프의 데이터 셀을 OFDM 실볼로 매핑할 수 있다. 매핑 후, 주파수 영역 다이버시티를 위해, 특히 주파수 선택적 페이딩 채널을 방지하기 위해 주파수 인터리빙이 이용 된다. 프레임 빌딩 블록 (1020)의 자세한 동작은 후술한다.
프리앰블을 각 프레임의 시작에 삽입한 후, OFDM 제너레이션 블톡, (1030)
은 사이클릭 프리픽스 (cyclic prefix)을 가드 인터벌로 갖는 기존의 OFDM 변 조를 적용할 수 있다. 안테나 스페이스 다이버시티를 위해, 분산된 (distributed) MISO 식이 송신기에 걸쳐 적용된다. 또한, PAPR (peak- to-average power ratio) 방식이 시간 영역에서 실행된다. 유연한 네트워크 방식을 위해, 해당 제안은 다양한 FFT 사이즈, 가드 인터벌 길이, 해당 파일럿 패턴의 집합을 제공한다. OFDM 제너레이션 블록 (1030)의 자세한 동작은 후술 한다.
시그널링 생성 블록 (1040)은 각 기능 블특의 동작에 사용되는 물리 계층 (physical layer) 시그널링 정보를 생성할 수 있다. 해당 시그널링 정보는 또한 관심 있는 서비스가 수신기 측에서 적절히 복구되도특 전송된다. 시그널링 생성 블톡 (ΙΟΑΟ)의 자세한 동작은 후술한다.
도 2, 3, 4는 본 발명의 실시예에 따른 인풋 포맷 블록 (1000)을 나타낸 다 . 각 도면에 대해 설명한다.
도 2 내지 도 4의 인풋 포맷 블록은 (Input formatting)는 후술할 도 50, 도 51 및 도 52에서 제안된 기능, 과정 및, /또는 방법을 구현한다.
도 2는 본 발명의 일 실시예에 따른 인풋 포맷 블록을 나타낸다. 도 2는 입력 신호가 단일 입력 스트림 (single input stream)일 때의 인풋 포맷 블록 을 나타낸다.
도 2에 도시된 인풋 포맷 블록은 도 1을 참조하여 설명한 인풋 포맷 블톡 (1000)의 일 실시예에 해당한다.
' 물리 계충 (physical layer)으로의 입력은 하나 또는 다수의 데이터 스
트림으로 구성돨 수 있다. 각각의 데이터 스트림은 하나의 데이터 파이프에 의해 전달된다. 모드 어댑테이션 (mode adaptaion, 모드 적응) 모들은 입력되는 데 이터 스트림을 BBF (baseband frame)의 데이터 필드로 슬라이스한다. 해당 시스템은 세 가지 종류의 입력 데이터 스트림, 즉 MPEG2-TS, IP, GS (generic stream)을 지원한다. MPEG2-TS는 첫 번째 바이트가 동기 바이트 (0x47)인 고정된 길이 (188 바이트)의 패킷을 특징으로 한다. IP 스트림은 IP 패킷 헤더 내에서 시그널링 되는 가변 길이 IP 데이터그램 패¾으로 구성된다. 해당 시스템은 IP 스트림에 대해 IPv4와 工 Pv6을 모두 지원한다, GS는 캡슬화 패¾ 헤더 내쎄서 시그널링되는 가변 길이 패킷 또는 일정 길이 패¾으로 구성될 수 있다.
(a)는 신호 데이터 파이프에 대한 모드 어댑테이션 (mode adaptaion, 모드 적응) 블록 (2000) 및 스트림 어댑테이션 (stream adaptation, 스트림 적웅) (2010)을 나타내고, (b)는 PLS 데이터를 생성 및 처리하기 위한 PLS 생 성 블톡 (2020) 및 PLS 스크램블러 (2030)를 나타낸다. 각 블록의 동작에 대해 설명한다 .
입력 스트림 스플리터는 입력된 TS., IP, GS 스트림을 다수의 서비스 또 는 서비스 컴포년트 (오디오, 비디오 등) 스트림으로 분할한다. 모드 어댑테이션 (mode adaptaion, 모드 적웅) 모들 ( 2010 )은 . CRC 인코더 , BB (baseband) 프레임 슬라이서, 및 BB 프레임 헤더 삽입 블록으로 구성된다.
CRC 인코더는 유저 패¾ (user packet, UP)레벨에서의 에러 검출을 위 한 세 종류의 CRC 인코딩, 즉 CRC-8, CRC-16, CRC-32를 제공한다. 산출돤
CRC 바이트는 UP 뒤에 첨부된다. CRC-8은 TS 스트림에 사용되고, CRC— 32는 IP 스트림에 사용된다. GS 스트림이 CRC 인코딩을 제공하지 않으면, 제안된 CRC 인코딩이 적용되어야 한다.
BB 프레임 슬라이서는 입력을 내부 로지컬 비트 포맷에 매핑한다. 첫 번 째 수신 비트는 MSB라고 정의한다. BB 프레임 슬라이서는 가용 데이터 필드 용 량과 동일한 수의 입력 비트를 할당한다 . BBF 페이로드와 동일한 수의 입력 비 트를 할당하기 위해, UP 스트림이 BBF의 데이터 필드에 '맞게 슬라이스된다.
BB 프레임 헤더 삽입 블록은 2바이트의 고정된 길이의 BBF 헤더를 BB 프 레임의 앞에 삽입할 수 있다. BBF 해더는 STUFFI (1비트) , SYNCD (13비트) , 및 RFU (2비트)로 구성된다. 고정된 2바이트 BBF 헤더뿐만 아니라, BBF는 2 바이트 BBF 헤더 끝에 확장 필드 (1 또는 3바이트)를 가질 수 있다.
스트림 어댑테이션 (stream adaptation, 스트림 적웅) (2010)은 스터핑 (stuffing) 삽입 블록 및 BB 스크램블러로 구성된다. 스터핑 삽입 블록은 스 터핑 필드를 BB 프레임의 페이로드에 삽입할 수 있다. 스트림 어맵테이션 (stream adaptation, 스트림 적응)에 대한 입력 데이터가 BB 프레임을 채우 기에 층분하면, STUFFI는 0으로 설정되고, BBF는 스터핑 필드를 갖지 않는다. 그렇지 않으면 , STUFF工는 1로 설정되고, 스터핑 필드는 BBF 헤더 직후에 삽입 된다. 스터핑 필드는 2바이트의 스터핑 필드 해더 및 가변 사이즈의 스터핑 데 이터를 포함한다.
B.B 스크램불러는 에너지 분산을 위해 완전한 BBF를 스크램블링한다. 스크 램블링 시퀀스는 BBF와 동기화된다. 스크램블링 시퀀스는 피드백 시프트 레지스
터에 의해 생성된다.
PLS 생성 블록 (2020)은 PLS 데이터를 생성할 수 있다. PLS는 수신기에 서 피지컬 레이어 (physical layer) 데이터 파이프에 접속할 수 있는 수단을 제공한다. PLS 데이터는 PLS1 데이터 및 PLS2 데이터로 구성된다.
PLS1 데이터는 PLS2 데이터 '를 디코딩하는 데 필요한 파라미터뿐만 아니 라 시스템에 관한 기본 정보를 전달하는 고정된 사이즈, 코딩, 변조를 갖는 프 레임에서 FSS로 전달되는 PLS 데이터의 첫 번째 집합이다. PLS1 데이터는 PLS2 데이터의 수신 및 디코딩을 가능하게 하는 데 요구되는 파라미터를 포함하 는 기본 송산 파라미터를 제공한다. 또한, PLS1 데이터는 프레임 그룹의 듀레. 이션 동안 일정하다.
PLS2 데이터는 데이터 파이프 및 시스템에 관한 더욱 상세한 PLS 데이터 를 전달하는 FSS로 전송되는 PLS 데이터의 두 번째 집합이다. PLS2는 수신기 가 원하는 데이터 파이프를 디코딩하는 데 층분한 정보를 제공하는 파라미터를 포함한다. PLS2 시그널링은 PLS2 스태틱 (static, 정적) 데이터 ( PLS2 -STAT 데이터) 및 PLS2 다이나믹 (dynamic, 동적) 데이터 (PLS2-DYN 데이터)의 두 종류의 파라미터로 더 구성된다. PLS2 스태틱 (static, 정적) 데이터는 프레임 그룹의 듀레이션 동안 스태틱 (static, 정적)인 PLS2 데이터이고, PLS2 다이 나믹 (dynamic, 동적 ) 데이터는 프레임마다 다이나믹 (dynamic, 동적 )으로 변 화하는 PLS2 데이터이다'.
PLS 데이터쎄 대한 자세한 내용은 후술한다 .
PLS 스크램블러 (2030)는 에너지 분산을 위해 생성된 PLS 데이터를 스크
램블링 할 수 있다.
전술한 블록은 생략될 수도 있고 유사 또는 동일 기능을 갖는 블특에 의해 대체될 수도 있다.
도 3은 본 발명의 다른 일 실시예에 따른 인풋 포맷 블톡을 나타낸다. 도 3에 도시된 인풋 포맷 블록은 도 1을 참조하여 설명한 인풋 포맷 블록 (1000)의 일 실시예에 해당한다 .
도 3은 입력 신호가 멀타 인풋 스트림 (multi input stream, 다수의 입 력 스트림)에 해당하는 경우 인풋 포맷 블록의 모드 어댑테이션 (mode adaptaion, 모드 적응) 블톡을 나타낸다.
멀티 인풋 스트림 (multi input stream, 다수의 입력 스트림 )올 처리하 기 위한 인풋 포맷 블톡의 모드 어댑테이션 (mode adaptaion, 모드 적웅) 블 록은 다수 입력 스트림을 독립적으로 처리할 수 있다.
도 3을 참 :하면, 멀티 인풋 스트림 (multi input stream, 다수의 입 력 스트림 )을 각각 처리하기 위한 모드 어댑테이션 (mode adaptaion, 모드 적 응) 블톡은 인풋 스트림 스플리터 (input stream splitter) (3000) , 인풋 스트림 싱크로나어저 (input stream synchronizer) (3010) , 컴 세이팅 딜레이 (compensatin delay, 보상 지연) 블록 (3020) , 널 패킷 딜리션 블톡 (null packet deletion block) (3030) , 헤더 컴프레션 블톡 (header compression, block) (3040) , CRC 인코더 (CRC encoder) (3050) , BB 프레임 술라이서 (BB frame slicer) (3060) , 및 Β& 헤더 삽입 블톡 (ΒΒ header insertion block) (3070)을 포함할 수 있다. 모드 어댑테이션
(mode adaptaion, 모드 적웅) 블록와 각 블록에 대해 설명한다 .
CRC 인코더 (3050) , BB 프레임 슬라이서 (3060) , 및 BB 헤더 삽입 붙록 (3070)의 동작은 도 2를 참조하여 설명한 CRC 인코더 , BB 프레임 슬라이서 , 및 BB 헤더 삽입 블록의 동작에 해당하므로, 그 설명은 생략한다.
인풋 스트림 스플리터 (3000)는 입력된 TS, IP, GS 스트림을 다수의 서 비스 또는 서비스 컴포넌트 (오디오, 비디오 등) 스트림으로 분할한다.
인풋 스트림 싱크로나이저 (3010)는 ISSY라 불릴 수 있다. ISSY는 어떠 한 입력 데이터 포맷쎄 대해서도 CBR (constant bit rate) 및 일정한 종단 간 전송 (end-to-end transmission) 지연을 보장하는 적합한 수단을 제공할 수 있다. ISSY는 TS를 전달하는 다수의 데이터 파이프의 경우에 항상 이용되고, GS 스트림을 전달하는 다수의 데이터 파이프에 선택적으로 이용된다.
컴펜세이팅 딜레이 (compensatin delay, 보상'지연) 블록 (3020)은 수 신기에서 추가로 메모리를 필요로 하지 않고 TS 패킷 재결합 메커니즘을 허용하 기 위해 ISSY 정보의 삽입에 뒤따르는 분할된 TS 패킷 스트림을 자연시킬 수 있 다.
널 패¾ 딜리션 블록 (3030)은 TS. 입력 스트림 우에만 사용된다. 일부 TS 입력 스트림 또는 분할된 TS 스트림은 VBR (variable bit-rate) 서비스 를 CBR TS 스트림에 수용하기 위해 존재하는 많은 수의 널 패킷을 가질 수 있다. 이 경우, 불필요한 전송 오버헤드를 피하기 위해, 널 패킷은 확인되어 전송되지 않을 수 있다. 수신기에서 , 제거된 널 패킷은 전송에 삽입된 DNP (deleted null-packet, 삭제된 널 패킷) 카운터를 참조하여 원래 존재.했던 정확한 장소
에 재삽입될 수 있어, CBR이 보장되고 타임 스템프 (PCR) 갱신의 필요가 없어진 다.
해더 컴프레션 블록 (3040)은 TS 또는 IP 입력 스트림에 대한 전송 효율 을 증가시키기 위해 패킷 헤더 압축을 제공할 수 있다. 수신기는 헤더의 특정 부 분에 대한 선험적인 (a priori) 정보를 가질 수 있기 때문에 , 이 알려진 정보 (known information)는 송신기에서 삭제될 수 있다,
TS에 대해, 수신기는 동기 바이트 구성 (0x47) 및 패¾ 길이 (18.8 바이트) 에 관한 선험적인 정보를 가질 수 있다. 입력된 TS가 하나의 PID만을 갖는 콘텐 트를 전달하면, 즉, 하나의 서비스 컴포넌트 (비디오, 오디오 등) 또는 서비스 서브 컴포넌트 (SVC 베이스 레이어 , SVC 인헨스먼트 레이어 , MVC 베이스 뷰, 또는 MVC 의존 뷰.)에 대해서만, TS 패킷 헤더 압축이 TS에 (선택적으로) 적용 될 수 있다. TS 패킷 헤더 압축은 입력 스트림이 IP 스트림인 경우 ,선택적으로 사용된다. 상기 블록은 생략되거나 유사 또는 동일 기능을 갖는 블톡으로 대체될 수 있다.
도 4는 본 발명의 다른 실시예에 따른 인풋 포맷 블록을 나타낸다.
도 4에 도시된 인풋 포맷 블록은 도 1을 참조하여 설명한 인풋 포맷 블록 (100.0)의 일 실시예에 해당한다.
도 4는 입력 신호가 멀티 인풋 스트림 (multi input stream, 다수의 입 력 스트림 )에 해당하는 경우 인풋 포맷 블톡의 스트림 어댑테이션 (stream adaptation, 스트림 적응) 블록을 나타낸다.
도 4를 참조하면, 멀티 인풋 스트림 (multi input stream, 다수의 입
력 스트림 )을 각각 처리하기 위한 모드 어댑테이션 (mode adaptaion, 모드 적 웅) 블톡은 스케줄러 (4Q00) , 1-프레임 딜레이 (delay) 블록 (4010) , 스터핑 삽입 블록 (4020) , 인 밴드 (In-band) 시그널 ¾ 블록 (4030) , BB 프레임 스크 램블러 (4040) , PLS 생성 블록 (4050) , PLS 스크램블러 (4060)를 포함할 수 있다. 스트림 어댑테이션 (stream adaptation, 스트림 적응) 블록의 각 블록 에 대해 설명한다.
스터핑 삽입 블록 (4020) , BB 프레임 스크램블러 (4040) , PLS 생성 블록 (4050) , PLS 스크램블러 (4060)의 동작은 도 2를 참조하여 설명한 스터핑 삽 입 블록, BB 스크램블러, PLS 생성 블록, PLS 스크램불러 (4060)의 동작에 해 당하므로 그 설명은 생략한다.
스케줄러 (4000)는 각 데이터 파이프의 FECBLOCK의 양으로부터 전체 프 레임에 걸쳐 전체의 셀 할당을 결정할 수 있다. PLS, EAC 및 FIC에 대한 할당 올 포함해서 , 스케줄러는 프레임의 FSS의 PLS 셀 또는 인 밴드 (In-band) 시그 널링으로 전송되는 PLS2-DYN 데이터의 값을 생성한다. FECBLOCK, EAC, FIC 에 대한 상세한 내용은 후술한다.
1-프레임 딜레이 (delay) 블록 (4010)은 다음 프레임에 관한 스케줄링 정 보가 데이터 파이프에 삽입될 인 밴드 (in-band) 시그널링 정보에 관한 현 프레 임을 통해 전송될 수 있도록 입력 데이터를 하나의 전송 프레임만큼 지연시킬 수 있다.
인 밴드 (In-band) 시그널링 블록 (4030)은 PLS2 데이터와 지연되지 않 은 부분을 프레임의 데이터 파이프에 삽입할 수 있다.
전슬한 블록은 생략되거나 유사 또는 동일 기능을 갖는 블록으로 대체될 수 있다.
도 5는 본 발명의 일 실시예에 따른 BICM 블톡을 나타낸다.
도 5에 도시된 BICM 블록은 도 1올 참조하여 설명한 BICM 블록 (1010)의 일 실시예에 해당한다. ᅳ
전술한 바와 같이 , 본 발명의 일 실시예에 따른 차세대 방송 서비스에 대 한 방송 신호 송신 장치는 지상파 방송 서비스, 모바일 방송 서비스, UHDTV 서 비스 등을 제공할 수 있다.
QoS가 본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 송신 장치에 의해 제공되는.서비스의 특성에 와존하므로, 각각의 서비스에 해당 하는 데이터는 서로 다른 방식을 통해 처리되어야 한다. 따라서, 본 발명의 일 실시예에 따른 BICM 블록은 SISO, ISO, MIMO 방식을 각각의 데이터 경로에 해당하는 데이터 파이프에 독립적으로 적용함으로써 각데이터 파.이프를 독립적으 로 처리할 수 있다. 결과적으로, 본 발명의 일 실시예에 따른 차세대 방송 서비 스에 대한 방송 신호 송신 장치는 각각의 데이터 파이프를 통해 전송되는 각 서 비스 또는 서비스 컴포넌트에 대한 QoS를 조절할 수 있다.
(a)는 베이스 프로파일 및 핸드헬드 프로파일에 의해 공유되는 BICM 블 록을 나타내고, (b)는 어드벤스 프로파일의 BICM 블록을 나타낸다.
베이스 프로파일 및 핸드헬드 프로파일에 의해 공유되는 BICM 블록 및 어 드벤스 프로파일의 BICM 블록은 각각의 데이터 파이프를 처리하기 위한 복수의 처리 블톡을 포함할 수 있다.
베이스 프로파일 및 핸드헬드 프로파일에 대한 BICM 블록 및 어드벤스 프 로파일에 대한 BICM 블록의 각각의 처리 블록에 대해 설명한다 .
베이스 프로파일 및 핸드헬드 프로파일에 대한 BICM 블록의 처리 블록 (5000)은 데이터 FEC 인코더 (5010) , 비트 인터리버 (5020) , 컨스텔레이션 매 퍼 (mapper) ('503:0') , SSD (signal space diversity) 인코딩 블록 (5040) , 타임 인터리버 (5050)를 포함할 수 있다.
데이터 FEC 인코더 (5010)는 외부 코딩 (BCH) 및 내부 코딩 (LDPC)을 이 용하여 FECBLOCK 절차를 생성하기 위해 입력 BBF에 FEC 인코딩을 실행한다 . 외부 코딩 (BCH)은 선택적인 코딩 방법이다. 데이터 FEC 인코더 (5.010)의 구체 적인 동작에 대해서는 후술한다.
비트 인터리버 (5020)는 효율적으로 실현 가능한 구조를 제공하면서 데이 터 FEC 인코더 (5010)의 출력을 인터리빙하여 LDPC 코드 및 변조 방식의 조합 으로 최적화된 성능을 달성할 수 있다. 비트 인터리버 (5020)의 구체적인 동작 에 대해서는 후술한다.
컨스텔레이션 매퍼 (5030)는 QPSK, QAM- 16 , 불균일 QAM (NUQ-64, NUQ-256, NUQ-1024) 또는 불균일 컨스텔레이션 (NUC-16, NUC-64, NUC- 256, NUC— 1024)을 이용해서 베이스 및 핸드헬드 프로파일에서 비트 인터리버 (502.0)로부터의 각각의 씰 워드를 변조하거나 어드벤스 프로파일에서 셀 워드 디멀티플렉서 (501으 1)로부터의 셀 워드를 변조하여 파워가 정규화된 컨스텔레 이션 포인트 el을 제공할 수 있다. 해당 컨스텔레이션 매핑은 데이터 파이프에 대해서만 적용된다. NUQ가 임의의 형태를 갖는 반면, QAM-16 및 NUQ는 정사각
형 모양을 갖는 것이 관찰된다. 각각의 컨스텔레이션이 90도의 배수만큼 회전되 면, 회전된 컨스텔레이션은 원래의 것과 정확히 겹쳐진다. 회전 대칭 특성으로 인해 실수 및 허수 컴포넌트의 용량 및 평균 파워가 서로 동일해진다. NUQ 및 NUC는 모두 각 코드 레이트 (code rate)에 대해 특별히 정의되고, 사용되는 특 정 하나는 PLS2 데이터에 보관된 파라미터 DP— MOD에 의해 시그널링 된다.
SSD 인코딩 블록 (5040)은 2차원, 3차원, 4.차원에서 셀을 프리코딩하여 어려운 페이딩 조건에서 수신 견고성 (robustness)을 증가시킬 수 있다.
타임 인터리버 (5050)는 데이터 파이프 레벨에서 동작할 수 있다. 타임 인터리빙의 파라미터는 각각의 데이터 파이프에 대해 다르게 설정될 수 있다. 타 임 인터리버 (5050)의 구체적인 동작에 관해서는 후술한다.
어드벤스 프로파일에 대한 BICM 블록의 처라 블록 (5000-1)은 데이터 FEC 인코더, 비트 인터리버, 컨스텔레이션 매퍼, 및 타임 인터리버를 포함할 수 있다.
단, 처리 블록 (5000-1)은 셀 워드 디멀티풀렉서 (5010-1) 및 MIMO 인코 딩 블톡 (502Ό-1)을 더 포함한다는 점에서 처리 블톡 (5000)과 구1 된다.
또한, 처리 블록 (5000-1)에서의 데이터. FEC 인코더, 비트 인터리버, 컨 스텔레이션 매퍼, 타임 인터리버의 동작은 전술한 데이터 FEC 인코더 (5010) , 비트 인터리버 (5020) , 컨스텔레이션 매퍼 (5030) , 타임 인터리버 (5050)의 동 작에 해당하므로, 그 설명은 생략한다.
셀 워드 디멀티폴렉서 (5010— 1)는 어드벤스 프로파일의 데이터 파이프가 MIMO 처리를 위해 단일 셀 워드 스트림을 이중 셀 워드 스트림으로 분리하는 데
사용된다. 셀 워드 디멀티플렉서 (5010-1)의 구체적인 동작에 관해서는 후술한 다.
MIMO 인코딩 블록 (5020-1)은 MIMO 인코딩 방식을 이용해서. 셀 워드 디 멀티플렉서 (5010-1.)의 출력을 처리할 수 있다. MIMO 인코딩 방식은 방송 신호 송신을 위해 최적화되었다. MIMO 기술은 용량 증가를 얻기 위한 유망한 방식이 지만, 채널 특성에 의존한다. 특별히 방송에 대해서, 서로 다른 신호 전파 특성 으로 인한 두 안테나 사이의 수신 신호 파워 차이 또는 채널의 강한 LOS 컴포넌 트는 MIMO로부터 용량 이득을 얻는 것을 어렵게 한다. 제안된 MIMO 인코딩 방 식은 MIMO 출력 신호 증 하나의 위상 랜덤화 및 회전 기반 프리코딩을 이용하여 이 문제를 극복한다.
MIMO 인코딩은 송신기 및 수신기 모두에서 적어도 두 개의 안테나를 필요 로 하는 2x2 MIMO 시스템올 위해 의도된다. 두 개의 MIMO 인코딩 모드는 본 제안인 FR-S (full-rate spatial mult-iplexing) 및 FRFD-SM (ίμΐΐ- rate full-diversity spatial 匪 ltiplexing)에서 정의된다. FR-SM 인 코딩은 수신기 측에서의 비교적 작은 복잡도 증가로 용량 증가를 제공하는 반면, FRFD-SM 인코딩은 수신기 측에서의 큰 복잡도 증가로 용량 증가 및 추가적인 다이버시티 이득을 제공한다. 제안된 MIMO 인코딩 방식은 안테나 극성 배치를 제한하지 않는다 .
MIMO 처리는 어드벤스 프로파일 프레임에 요구되는데, 이는 어드벤스 프 로파일 프레엄에서의 모든 데이터 파이프가 MIMO 인코더에 의해 처리된다는 것 을 의미한다. MIMO 처리는 데이터 파이프 레벨에서 적용된다. 컨스텔레이션 매
퍼 출력의 페어 (pair, 쌍)인 NUQ (el,i 및 e2, i)는 MIMO 인코더의 입력으로 공급된다. MIMO 인코더 출력 페어 (pair, 쌍) . (gl, i 및 g2, i)은 각각의 송신 안테나의 동일한 캐리어 k 및 OFDM 심볼 1에 의해 전송된다.
전술한 블록은 생략되거나 유사 또는 동일 기능을 갖는 블톡으로 대체될 수 있다.
도 6은 본 발명의 다른 실시예에 따른 BICM 블록을 나타낸다.
도 6에 도시된 BICM 블록은 도 1을 참조하여 설명한 BICM 블록 (1010)의 일 실시예에 해당한다.
도 6은 PLS, EAC, 및 FIC의 보호를 위한 BICM 블록을 나타낸다. EAC 는 EAS 정보 데이터를 전달하는 프레밈의 일부이고, FIC는 서비스와 해당하는 베어스 데이터 파이프 사이에서 매핑 정보를 전달하는 프레임에서의 로지컬 채널 이다. EAC 및 FIC에 대한 상세한 설명은 후술한다.
도 6을 참조하면, PLS, EAC, 및 FIC의 보호를 위한 BICM 블록은 PLS FEC 인코더 (6000) , 비트 인터리버 (6010) , 및 컨스텔레이션 매퍼 (6020.)를 포 함할 수 있다.
또한, PLS FEC 인코더 (6000)는 스크램블러, BCH 인코딩 /제로 삽입 블 록, LDPC 인코딩 블록, 및 LDPC 패리티 펑처링 (puncturing) 블록을 포함할 수 있다 . BICM 블록의 각 블록에 대해 설명한다 .
PLS FEC 인코더 (6000)는 스크램블링된 PLS 1/2 데이터, EAC 및 FIC 섹션을 인코딩할 수 았다.
스크램블러는 BCH 인코딩 및 쇼트닝 (shortening) 및 펑처링된 LDPC 인
코딩 전에 PLS1 데이터 및 PLS2 데이터를 스크램블링 할 수 있다.
BCH 인코딩 /제로 삽입 블톡은 PLS 보호를 위한 쇼트닝된 BCH 코드를 이 용하여 스크램블링된 PLS 1/2 데이터에 외부 인코딩을 수행하고, BCH 인코딩 후에 제로 비트를 삽입할 수 있다. PLS1 데이터에 대해서만, 제로 삽입의 출력 비트가 LDPC 인코딩 전에 퍼뮤테이션 (permutation) 될 수 있다.
LDPC 인코딩 블록은 LDPC 코드를 이용하여 BCH 인코딩 /제로 삽입 블록 의 출력을 인코딩할 수 밌다. 완전한 코딩 블록을 생성하기 위해, Cldpc 및 패 리티 비트 Pldpc는 각각의 제로가 삽압된 PLS 정보 블록 Ildpc로부터 조직적 으로 인코딩되고, 그 뒤에 첨부된다.
[수학식 1]
PLS1 및 PLS 2에 대한 LDPC 코드 파라미터는 다음의 표 4와 같다.
[표 4]
LDPC 패리티 펑처링 블톡은 PLS1 데이터 및 PLS 2 데이터에 대해 펑처링 을 수행할 수 있다.
쇼트닝이 PLS1 데이터 보호에 적용되면, 일부 LDPC 패리티 비트는 LDPC
인코딩 후에 펑처링된다. 또한, PLS2. 데이터 보호를 위해, PLS2의 LDPC 패리 티 비트가 L:DPC 인코딩 후에 펑처링된다. 이들 평처링된 비트는 전송되지 않는 다.
비트 인터리버 (6010)는 각각의 쇼트닝 및 평처링된 PLS1 데.이터 및 PLS2 데어터를 인터리빙할 수 있다.
컨스텔레이션 매퍼 (.6020)는 비트 인터리빙된 PLS1 데이터 및 PLS2 데이 터를 컨스텔레이션에 매핑할 수 있다.
전술한 블록은 생략되거나 유사 또는 동일 기능을 갖는 블록으로 대체될 수 있다.
도 7은 본 발명와 일 실시예에 따른 프레임 빌딩 블록 (frame building block)을 나타낸다.
도 7에 도시한 프레임 빌딩 블록은 도 1을 참조하여 설명한 프레임 빌딩 블록 (1020)와 일 실시예에 해당한다. ■
도 7을 참조하면, 프레임 빌딩 블록은 딜레이 컴펜세이션 (delay compensation, 지연보 0 블록 (7000) , 셀 매퍼 (cell mapper) (7010) , 및 프리원시 인터리버 (frequency interleaved (7020)를 포함할 수 있다. 프레임 빌딩 블록의 각 블록에 관해 설명한다.
딜레이 컴펜세이션 (delay compensation, 지연보상) 블톡 (7000)은 데 이터 파이프와 해당하는 PLS 데이터 사이의 타이밍을 조절하여 송신기 측에서 데이터 파이프와 해당하는 PLS 데이터 간의 동시성 (co-time.)을 보장할 수 있 다. 인풋 포맷 블톡 및 BICM 블록으로 인한 데이터 파이프의 지연을 다룸으로써
PLS 데아터는 데이터 파이프만큼 지연된다. BICM 블록의 지연은 주로 타임 인 터리버 (5050)로 인한 것이다. 인 밴드 (In— band) 시그널링 데이터는 다음 타임 인터리빙 그룹의 정보를 시그널링될 데이터 파이프보다 하나의 프레임 앞서 전달 되도톡 할 수 있다. 딜레이 컴펜세이션 (delay compensation, 지연보상) 블 록은 그에 맞추어 인 밴드 (In-band) 시그널링 데이터를 지연시킨다.
셀 매퍼 (7010)는 PLS, EAC, FIC, 데이터 파이프, 보조 스트림 , 및 더 미 셀을 프레밈 내에서 OFDM 심볼의 액티브 (active) 캐리어에 매핑할 수 있다. 셀 매퍼 (7010)의 기본 기능은 각각의 데이터 파이프, PLS 셀, 및 EAC/FIC 셀 에 대한 타임 인터리빙에 의해 생성된 데이터 Λ 을, 존재한다면, 하나의 프레임 내에서 각각의 OFDM 심볼에 해당하는 액티브 (active) OFDM 셀의 어레이에 매 핑하는 것이다. (PSI (program specific information) /SI와 같은) 서비스 시그널링 데이터는 개별적으로 수집되어 데이터 파이프에 의해 보내질 수 있다. 셀 매퍼는 프레임 구조의 구성 및 스케줄러에 의해 생성된 다이나믹 인포메이션 (dynamic information, 동적 정보)에 따라 동작한다. 프레임에 관한 자세한 내용은 후술한다.
주파수 인터리버 (7020)는 셀 매퍼 (7010)로부터 의해 수신된 데이터 셀 을 랜덤하게 인터리빙하여 주파수 다이버시티를 제공할 수 있다. 또한, 주파수 인터리버 (7020)는 단일 프레임에서 최대의 인터리빙 이득을 얻기 위해 다른 인 터리빙 시드 (seed) 순서를 이용하여 두 개의 순차적인 OFDM 심볼로 구성된 OFDM 심볼 페어 (pair, 쌍)에서 동작할 수 있다.
전술한 블록은 생략되거나 유사 또는 동일 기능을 갖는 블톡으로 대체될
수 있다,
도 8은 본 발명의 일 실시예에 따른 OFDM 제너레이션 블록을 나타낸다. 도 8에 도시된 OFDM 제너레이션 블록은 도 1을 참조하여 설명한 OFDM 제 너레이션 블록 ( 1030)의 일 실시예에 해당한다.
OFDM 제너레이션 블록은 프레임 빌딩 블록에 의해 생성된 셀에 의해 OFDM 캐리어를 변조하고, 파일럿을 삽입하고, 전송을 위한 시간 영역 신호를 생 성한다 . 또한, 해당 블록은 순차적으로 가드 인터벌을 삽입하고, PAPR 감소 처 리를 적용하여 최종 RF 신호를 생성.한다 .
도 8을 참조하면, OFDM 제너레이션 블톡은 파일럿 및 리저브드 톤 삽입 블톡 (pilot and revserved tone insertion block) (8000) , 2D-eSFN
(single frequency network) 인코딩 블록 (8010) , IFFT ( inverse fast Fourier transform) 블록 (802Q) , PAPR 감소 블록 (8030) , 가드 인터벌 삽 입 블톡 (guard interval insertion block) (8040) , 프리앰블 삽입 블톡
(preamble insertion block) (8050) , 기타 入)스템 삽입 블록 (8060) , 및 DAC 블록 (8070)을 포함할 수 있다. OFDM 제너레이션 블록의 각 블록에 대해 설명한다 .
파일럿 및 리저브드 톤 삽입 블록 (8000)은 파일럿 및 리저브드 톤을 삽입 할 수 있다.
OFDM 심볼 내의 다양한 샐은 수신기에서 선험적으로 알려진 전송된 값을 갖는 파일럿으로 알려진 참조 정보로 변조된다 . 파일럿 샐의 정보는 분산 파일럿, 연속 파일럿, 엣지 파일럿, FSS (frame signalling symbol) 파일럿, 및
FES (frame edge symbol) 파일럿으로 구성된다. 각 파일럿은 파일럿 타입 및, 파일럿 패턴에 따라 특정 증가 파워 레벨에서 전송된다. 파일럿 정보의 값은 주어진 심볼에서 하나가 각각의 전송 캐리어에 대한 것인 일련의 값들에 해당하 는 참조 시퀀스에사 유도된다. 파일럿은 프레임 동기화, 주파수 동기화, 시간 동기화, 채널 추정, 전송 모드 식별을 위해 사용될 수 있고, 또한 위상 잡음을 추적하기 위해 사용될 수 있다.
참조 시뭔스로부터 취한 참조 정보는 프레임의 프리앰블, FS.S 및 FES를 제외한 모든 삼볼에서 분산 파일럿 셀에서 전송된다. 연속 파일럿은 프레임의 모 든 심볼에 삽빕된다. 연속 파일럿의 수 및 위치는 FFT 사이즈 및 분산 파일럿 패턴에 모두 와존한다. 엣지 캐리어들은 프리앰블 심볼을 제외한 모든 심볼 내의 엣지 파일럿들과 동일하다. 엣지 캐리어들은 스펙트럼의 엣지까지 주파수 인터폴 레이션 (interpolation, 보간)을 허용하기 위해 삽입된다. FSS 파일 ¾들은 FSS에 삽입되고, FES 파일럿들은 FES에 삽입된다. FSS 파일랏들 및 FES 파일 ¾들은 프레임의 엣지까지 시간 인터폴레이션 (interpolation, 보간)을 허용하 기 위해 삽입된다 .
본 발명의 일 실시예에 따른 시스템은 매우 견고한 전송 모드를 지원하기 위해 분산 MISO 방식이 선택적으로 사용되는 SFN을 지원한다. 2D-eSFN은 다수 의 송산 안테나를 사용하는 분산 MISO 방식으로서 , 각 안테나는 SFN 네트워크 에서 각각 다른 송신기쎄 위치할 수 있다.
2D-eSFN 인코딩 블록 (8010)은 SFN 구성에서 시간 및 주파수 다이버시티 를 생성하기 위해 2D-eSFN 처리를 하여 다수의 송신기로부터 전송된 신호의 위
상을 왜곡시킬 수 있다. 따라서, 장시간동안의 낮은 평면 페이딩 또는 깊은 페 이딩으로 인한 버스트 오류가 경감될 수 있다 .
IFFT 블록 (8020)은 OFDM 변조 방식을 이용하여 2D-eSFN 인코딩 불록 (8010)으로부터의 출력을 변조할 수 있다. 파일럿 (또는 리저브드 톤)으로 지 정되지 않은 데이터 심볼에서의 모든 셀은 주파수 인터리버로부터의 데이터 셀 증 하나를 전달한다. 샐들은 OFDM캐리어에 매핑된다.
PAPR 감소 블톡 ( 8030)은 시간 영역에서 다양한 PAPR 감소 알고리즘을 이용하여 입력 신호에 PAPR 감소를 실행한다 .
가드 인터벌 삽입블록 (8040)은 가드 인터벌을 삽입할 수 있고, 프리앰블 삽입 블록 (8050)은 신호 앞에 프리앰블을 삽입할 수 있다. 프리앰블의 구조에 대한 자세한 내용은 후술한다.
기.타 시스템 삽입 블록 (8060)은 방송 서비스를 제공하는 둘 이상의 서로 다른 방송 송신 /수신 시스템와 데이터가 동일한 RF 신호 대역에서 동시에 전송 될 수 있도록 시간 영역에서 복수의 방송 송신 /수신 시스템의 신호를 멀티풀렉싱 할 수 있다. 이 경우, 둘 이상의 서로 다른 방송 송신 /수신 시스템은 서로 다른 방송 서비스를 제공하는 시스템을 말한다 . 서로 다른 방송 서비스는 지상파 방송 서버스, 모바일 방송 서비스 등을 의미할 수 있다. 각각의 방송 서비스에 관련 된 데이터는 서로 다른 프레임올 통해 전송될 수 있다.
DAC 블록 (8070)은 입력된 디지털 신호를 아날로그 신호로 변환하여 출력 할 수 있다. DAC 블록 (8070)으로부터 출력된 신호는 물리 계층 프로파일에 따 라 다수의 출력 안테나를 통해 전송돨 수 있다. 본 발명의 일 실시예에 따른 송
신 안테나는 수직 또는 수평 극성을 가질 수 있다.
전술한 블록은 설계에 따라 생략되거나 유사 또는 동일한 기능을 갖는 블 록으로 대체될 수 있다.
도 9는 본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 수신 장치의 구조를 나타낸다.
본 발명의 일 실.시예에 따른 차세대 방송 서비스에 대한 방송 신¾ 수신 장차는 도 1올 참조하여 설명한 차세대 방송 서비스에 대한 방송 신호 송신 장치 에 대응할 수 있다.
본 발명의 일 실시예에 따른 차세대 방송 서비스에 대한 방송 신호 수신 장치는 동기 및 복조 모들 (synchronization & demodulation module ) (9000) , 프레임 파싱 모들 (frame parsing module) (9010) , 디매핑 및 디코딩. 모들 (demapping & deciding module) (9020) , 출력 프로세서 (output processor) (9030) , 및 시그널링 디코딩 모들 (signaling decoding module) (9040)을 포함할 수 있다. 방송 신호 수신 장치의 각 모 들의 동작에 대해 설명한다.
동기 및 복조 모들 (9000)은 m개의 수신 안테나를 통해 입력 신호를 수신 하고, 방송 신호 수신 장치에 해당하는 시스템에 대해 신호 검출 및 동기.화를 실 행하고, 방송 신호 송산 장치에 의해 실행되는 절차의 역과정에 해당하는 복조를 실행할 수 있다.
프레임 파싱 모들 (9010)은 입력 신호 프레임을 파싱하고, 사용자에 의해 선택된 서비스가 전송되는 데이터를 추출할 수 있다. 방송 신호 송신 장치가 인
터리빙을 실행하면, 프레임 파싱 모들 (9010)은 인터리빙의 역과정에 해당하는 디인터리빙을 실행할 수 있다. 이 경우, 추출되어야 하는 신호 및 데이:터의 위 치가 시그널링 디코딩 모들 (9040)로부터 출력된 데이터를 디코딩함으로써 획득 되어, 방송 신호 송산 장치에 의해 생성된 스케줄링 정보가 복원될 수 있다. 디매핑 및 디코딩 모들 (9020)은 입력 신호를 버트 영역 데이터로 변환한 후, 필요에 따라 비트 영역 데이터들을 디인터리빙할 수 있다. 디매핑 및 디코 딩 모들 (9020)은 전송 효율을 위해 적용된 매핑에 대한 디매핑을 실행하고, 디 코딩을 통해 전송 채널에서 발생한 에러를 정정할 수 있다. 이 경우, 디매핑 및 디코딩 모들 (9020)은 시그널링 디코딩 모들 (9040)로부터 출력된 데이터를 디 코딩함으로써 디매핑 및 다코딩을 위해 필요한 전송 파라미터를 획득할 수 있다. 출력 프로세서 (9030)는 전송 효율을 향상시키기 위해 방송 신호 송신 장 치에 의해 적용되는 다양한 압축 /신호 처리 절차의 역과정을 실행할 수 있다 . 이 경우, 출력 프로세서 (9030)는 시그널링 디코딩 모들 (9040)로부터 출력된 데이터에서 필요한 제어 정보를 획득할 수 있다. 출력 프로세서 (8300)의 출력 은 방송 신호 송신 장치에 입력되는 신호에 해당하고, MPEG-TS, IP 스트림 (v4 또는 v6) 및 GS일 수 있다.
시그널링 디코딩 모들 (9040)은 동기 및 복조 모들 (9000)에 의해 복조된 신호로부터 PLS 정보를 획득할 수 있다. 전술한 바와 같이, 프레임 파싱 모들 (9010) , 다매핑 및 디코딩 모들 (9200) , 출력 프로세서 (9300)는 시그널링 디 코딩 모들 (9040)로부터 출력된 데이터를 이용하여 그 기능을 실행할 수 있다. 도 9의 출력 프로세서 (Output Processor)는 후술할 도 50, 도 51 및
도 53에서 제안된 기능, 과정 및 /또는 방법을 구현한다.
도 10은 본 발명의 일 실시예에 따른 프레임 구조를 나타낸다.
도 10은 프레임 타임의 구성예 및 슈퍼 프레임에서의 FRU (frame repetition unit, 프레임 반복 단위 )를 나타낸다. (a)는 본 발명의 일 실시 예에 따른 슈퍼 프레임을 나타내고, (b)는 본 발명의 일 실시예에 따른 FRU를 나타내고, (c)는 FRU에서의 다양한 피지컬 프로파일 (PHY profile).의 프레임 을 나타내고, (d)는 프레임의 구조를 나타낸다.
슈퍼 프레임은 8개의 FRU로 구성될 수 있다. FRU는 프레임의 TDM에 대 한 기본 멀티폴렉싱 단위이고, 슈퍼 프레임에서 8회 반복된다.
FRU에서 각 프레임은 피지컬 프로파일 (베이스, 핸드헬드, 어드벤스 프로 파일) 중 하나 또는 FEF에 속한다. FRU에서 프레임의 최대 허용수는 4이고, 주 어진 피지컬 프로파일은 FRU에서 0회 내지 4회 증 어느 §수만큼 나타날 수 있 다 (예를 들면, 베이스, 베이스, 핸드헬드, 어드벤스) . 피지컬 프로파일 정의는 필요시 프리앰블에서의 PHYᅳ PROFILE와 리저브드 값을 이용하여 확장될 수 있다.
FEF 부분은 포함된다면 FRU의 끝에 삽입된다 . FEF가 FRU에 포함되는 경 우, FEF의 최대수는 슈퍼 프레임에서 8이다. FEF 부분들이 서로 인접할 것이 권장되지 않는다.
하나와 프레임은 다수의 OFDM 심볼 및 프리앰블로 더 분리된다. (d)에 도시한 바와 같이 , 프레임은 프리앰블, 하나 이상의 FSS, 노멀 데이터 심볼, FES를 포함한다.
프리앰블은 고속 퓨처캐스트 UTB 시스템 신호 검출을 가능하게 하고, 신
호의 효율적인 송신 및 수신을 위한 기본 전송 파라미터의 집합을 제공하는 특별 한 심볼이다. 프리앰블에 대한 자세한 내용은 후술한다.
FSS의 주된 목적은 PLS 데이터를 전달하는 것이다. 고속 동기화 및 채널 추정을 위해, 이에 따른 PLS 데이터의 고속 디코딩을 위해, FSS는 노멀 데이터 심볼보다 고밀도의 파일럿 패턴을 갖는다. FES는 FSS와 완전히 동일한 파일럿 을 갖는데 , 이는 FES에 바로 앞서는 심볼에 대해 외삽 (extrapolation) 없이 FES 내에서의 주파수만의 인터폴레이션 (interpolation, 보간) 및 시간적 보 간 (temporal interpolation)을 가능하게 한다.
도 11은 본 발명의 일 실시예에 따른 프레임의 시그널링 계층 구조 (signaling hierarchy structure ) 를 나타낸다.
도 11은 시그널링 계층 구조를 나타내는데 , 이는 세 개의 주요 부분인 프 리앰블 시그널링 데이터 (11000) , PLS1 데이터 (11010) , 및 PLS2 데이터 (11020)로 분할된다. 매 프레임마다 프리앰블 신호에 의해 전달되는 프리앰블 의 목적은 프레임의 기본 전송 파라미터 및 전송 타입을 나타내는 것이다. PLS1 은 수신기가 관심 있는 데이터 파이프에 접속하기 위한 파라미터를 포함하는 PLS2 데이터에 접속하여 디코당할 수 있게 한다. PLS2는 매 프레임마다 전달되 고, 두 개의 주요 부분인 PLS.2-STAT 데이터와 PLS2-DYN 데이터로 분할된다. PLS2 데이터의 스태틱 (static, .정적) 및 다이나먹 (dynamic, 동적) 부분에는 필요시 패딩이 뒤따른다.
도 12는 본 발명의 일 실시예에 따른 프리앰블 시그널링 데이터를 나타낸 다.
프라앰블 시그널링 데.이터는 수신기가 프레임 구조 내에서 PLS 데이터에 접속하고 데이터 파이프를 추적할 수 있게 하기 위해 필요한 21비트의 정보를 전달한다. 프리앰블 시그널링 데이터에 대한 자세한 내용은 다음과 같다.
PHYᅳ PROFILE: 해당 3비트 필드는 현 프레임의 피지컬 프로파일 타입을 나타낸다. 서로 다른 피지컬 프로파일 타입의 매핑은 아래 표 5에 주어진다.
[표 5]
FFTᅳ SIZE: 해당 2비트 필드는 아래 표 6에서 설명한 바와 같이 프레임 그룹 내에서 현 프레임의 FFT 사이즈를 나타낸다.
[표 6]
GI_ FRAC ION: 해당 3비트 필드는 아래 표 7에서 설명한 바와 같이 현 슈퍼 프레임쎄서의 가드 인터벌 일부 (fraction) 값을 나타낸다.
011 1/40
100 1/80
101 1/160
110-111 리저브드
EAC_FLAG:' 해당 1비트 필드는 EAC가 현 프레임에 제공되는지 여부를 나 타낸다. 해당 필드가 1로 설정되면, EAS가 현 프레임에 제공된다. 해당 필드가 0으로 설정되면, EAS가 현 프레임에서 전달되지 않는다. 해당 필드는 슈퍼 프 레임 내에서 다이나믹 (dynamic, 동적 )으로 전환될 수 있다.
PILOT— MODE: 해당 1비트 필드는 현 프레임 그룹에서 현 프레임에 대해 파일럿 모드가 모바일 모드인지 또는 고정 모드인지 여부를 나타낸다. 해당 필드 가 0으로 설정되면, 모바일 파일럿 모드가 사용된다. 해당 필드가 1로 설정되면, 고정 파일럿 모드가사용된다.
PAPR_FLAG: 해당 1비트 필드는 현 프레임 그룹에서 "현 프레임에 대해 PAPR 감소가 사용되는자 여부를 나타낸다. 해당 필드가 1로 설정되면, 톤 예약 (tone reservation)이 PAPR 감소를 위해 사용된다. 해당 필드가 0으로 설정 되면, PAPR 감소가 사용되지 않는다.
FRUᅳ CONFIGURE: 해당 3비트 필드는 현 슈퍼 프레임에서 존재하는 FRU 의 피지컬 프로파일 타입 구성을 나타낸다. 현 슈퍼 프레임에서 모든 프리앰블에 서의 해당 필드에서, 현 슈퍼 프레임에서 전달되는 모든 프로파일 타입이 식별된 다. 해당 3비트 필드는 아래 표 .8에 나타낸 바와 같이 각각의 프로파일에 대해 다르게 정의된다.
[표 8]
다. 도 13은 본 발명의 일 실시예에 따른 PLS1 데이터를 나타낸다.
PLS1 데이터는 PLS2의 수신 및 디코딩을 가 하게 하기 위해 필요한 파 라미터를 포함한 기본 전송 파라미터를 제공한다. 전술한 바와 같이, PLS1 데 이터는 하나의 프레임 그룹의 전체 듀레이션 동안 변화하지 않는다. PLS1 데이 터의 시그널링 필드의 구체적인 정의는 다음과 같다.
PREAMBLE_DATA: 해당 20비트 필드는 EAC_FLAG를 제외한 프리앰블 시 그널링 데이터의 카피이다.
NUM_FRAME_FRU: 해당 2비트 필드는 FRU당 프레임 수를 나타낸다 .
PAYLOAD_TYPE: 해당 3비트 필드는 프레임 그룹에서 전달되는 페아로드
데이터의 포맷을 나타낸다. PAYLOAD— TYPE은 표 9에 나타낸 링 된다.
[표 9]
NU _FSS: 해당 2비트 필드는 현 프레임에서 FSS의 수를 나타낸다. SYSTEM— VERSION: 해당 8비트 필드는 전송되는 신호 포맷의 버전을 나타 낸다. SYSTEM— VERSION은 주 버전 및 부 버전의 두 개의 4비트 필드로 분리된 다- 주 버전: SYSTEM_VERSION 필드의 MSB인 4비트는 주 버전 정보를 나타 낸다. 주 버전 필드에서의 변화는 호환이 불가능한 변화를 나타낸다. 디폴트 값 은 0000이다. 해당 표준에서 서술된 버전에 대해, 값이 0000으로 설정된다. 부 바전: SYSTEM— VERSION 필드의 LSB인 4비트는 부 버전 정보를 나타 낸다. 부 버전 필드에서의 변화는 호환이 가능하다.
CELL— ID: 이는 ATSC 네트워크에서 지리적 셀을 유일하게 식별하는 16비 트 필드이다. ATSC 셀 커버리지는 퓨처캐스트 UTB 시스템당 사용되는 주파수 수에 따라 하나 이상의 주파수로 구성될 수 있다. CELL_ID의 값이 알려지지 않 거나 특정되지 않으면, 해당 필드는 0으로 설정된다.
NETWORK— ID: 이는 현 ATSC 네트워크를 유일하게 식별하는 16비트 필드 이다.
SYSTEM— ID: 해당 16비트 필드는 ATSC 네트워크 내에서 퓨처캐스트 ϋΤΒ 시스템을 유일하게 식별한다. 퓨처캐스트 UTB 시스템은 입력이 하나 이상의 입 력 스트림 (TS, IP, GS)이고 출력이 RF 신호인 지상파 방송 시스템이다. 퓨처 캐스트 UTB 시스템은 존재한다면 FEF 및 하나 이상의 피지컬 프로파일을 전달한 다. 동일한 퓨처캐스트 UTB 시스템은 서로 다른 입력 스트림을 전달하고 서로 다른 지리적 영역에서 서로 다른 RF를 사용할 수 있어 , 로컬 서비스 삽입을 허 용한다. 프레임 구조 및 스케줄링은 하나의 장소에서 제어되고, 퓨처캐스트 UTB 시스템 내에서 모든 전송에 대해 동일하다 . 하나 이상의 퓨처캐스트 UT.B 시스템 은 모두 동일한 피지컬 구조 및 구성을 갖는다는 동일한 SYSTEM— ID 의미를 가 질 수 있다.
다음의 루프 (loop)는 각 프레임 타입의 길이 및 FRU 구성올 나타내는 FRU_PHY_PROFILE, FRU_FRAME_LENGTH , FRU_G I_FRACT I ON , RESERVED로 구성된다. 루프 (loop) 사이즈는 FRU 내에서 4개의 피지컬 프로파일 (FEF 포함) 이 시그널링되도톡 고정된다 . NUM— FRAME— FRU가 4보다 작으면 , 사용되지 않는 필드는 제로로 채워진다.
FRU_PHY— PROFILE: 해당 3비트 필드는 관련된 FRU의 (i + 1)번째 프레임 (i는 루프 (loop) 인덱스)의 피지컬 프로파일 타입을 나타낸다. 해당 필드는 표 8에 나타낸 것과 동일한 시그널링 포맷올 사용한다.
FRU— FRAME—LENGTH: 해당 2비트 필드는 관련된 의 (i + 1)번째 프러 1 임의 길이를 나타낸다 . FRU—GI— FRACTION와 함께 FRU_FRAME_LENGTH를 λ}- - 하면, 프레임 듀레이션의 정확한 값이 얻어질 수 있다.
FRU_GI— FRACTION: 해당 3비트 필드는 관련된 FRU의 (i + 1)번째 프레임 의 가드 인터벌 일부 값을 나타낸다. FRU_GI_FRACTION은 표 7에 따라 시그널 링 된다. .
RESERVED: 해당 4비트 필드는 추후 사용을 위해 리저브드 ( re se rved )된 다.
다음의 필드는 PLS2 데이터를 디코딩하기 위한 파라미터를 제공한다.
PLS2_FEC_TYPE: 해당 2비트 필드는 PLS2 보호에 의해 사용되는 FEC 타입을 나타낸다 . FEC 타입은 표 10에 따라 시그널링 된다 . LDPC 코드에 대한 자세한 내용은 후술한다.
PLS2— MOD: 해당 3비트 필드는 PLS2에 의해 사용되는 변조 타입을 나타 낸다. 변조 타입은 표 11에 따라 시그널링 된다.
[표 11]
PLS.2— SIZE— CELL: 해당 15비트 필드는 현 프레임 그룹에서 전달되는
PLS2에 대한 모든 코딩 블록의 사이즈 (QAM 셀의 수로 특정됨 )인
Ctotal— partialjDlock를 나타낸다. 해당 값은 현 프레임 그룹의 전체 듀레이
션 동안 일정하다 .
PLS2_STAT_SIZE_BIT: 해당 14비트 필드는 현 프레임 그룹에 대한 PLS2-STAT의 사이즈를 비트수로 나타낸다. 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하다.
PLS2_DYN— SIZE— BIT: 해당 14비트 필드는 현 프레임 그룹에 대한 PLS2-DYN의 사이즈를 비트수로 나타낸다. 해당 값은 현 프레임 그룹의 전체 듀 레이션 동안 일정하다.
PLS2_REP— FLAG: 해당 1비트 플래그는 PLS2 반복 모드가 현 프레임 그 룹에서 사용되는지 여부를 나타낸다. 해당 필드의 값이 1로 설정되면, PLS2 반 복 모드는 활성화된다. 해당 필드의 값이 0으로 설정되면, PLS2 반복 모드는 비활성화된다.
PLS2—REP— SIZE— CELL: 해당 15비트 필드는 PLS2 반복이 사.용되는 경우 현 프레임 그룹의 매 프레임마다 전달되는 PLS2에 대한 부분 코딩 블록의 사이 즈 (QAM 셀의 수로 특정됨 )인 Ctotal— partialjolock를 나타낸다. 반복이 사 용되지 않는 경우, 해당 필드의 값은 0과 동일하다. 해당 값은 현 프레임 그룹 의 전체 듀레이션 동안 일정하다.
PLS2_NEXT_FEC_TYPE: 해당 2비트 필드는 다음 프레임 그룹의 매 프레 임에서 전달되는 PLS2에 사용되는 FEC 타입올 나타낸다. FEC 타입은 표 10에 따라 시그널링 된다.
PLS2_NEXT_MOD: 해당 3비트 필드는 다음 프레임 그룹의 매 프레임에서 전달되는 PLS2에 사용되는 변조 타입을 나타낸다. 변조 타입은 표 11에 따라
시그널링 된다.
PLS2_NEXT REP— FLAG: 해당 1비트 플래그는 PLS2 반복 모드가 다음 프 레임 그룹에서 사용되는지 여부를 나타낸다. 해당 필드의 값이 1로 설정되면, PLS2 반복 모드는 활성화된다. 해당 필드의 값이 0으로 설정되면, PLS2 반복 모드는 비활성화된다 .
PLS2_NEXT—REP— SIZE— CELL: 해당 15비트 필드는 PLS2 반복이 사용되 는 경우 다음 프레임 그룹의 매 프레임마다 전달되는 PLS2에 대한 전체 코딩 블 록와 사이즈 (QAM 셀의 수로 특정됨 )인 Ctotal full_block흩 나타낸다. 다음 프레 oj 그룹에서 반복이 사용되지 않는 경우, 해당 필드의 값은 0과 동일하다 . 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하다.
PLS2— NEXT— REP— STAT— SIZE— BIT: 해당 14비트 필드는 다음 프레임 그 룹에 대한 PLS2-STAT의 사이즈를 비트수로 나타낸다. 해당 값은 현 프레임 그 룹에서 일정하다.
PLS2_NEXT_REP_DYN_SIZE_BIT: 해당 14비트 필드는 다음 프레임 그룹 에 대한 PLS2-DYN의 사이즈를 비트수로 나타낸다 . 해당 값은 현 프레임 그룹에 서 일정하다.
PLS2_AP_MODE: 해당 2비트 필드는 현 프레임 그룹에서 PLS2에 대해 추 가 패리티가 제공되는지 여부를 나타낸다. 해당 값은 현 프레임 그룹의 전체 듀 레이션 동안 일정하다. 아래의 표 12는 해당 필드의 값을 제공한다. 해당 필드 의 값이 00으로 설정되면, 현 프레임 그룹에서 추가 패리티가 PLS2에 대해 사 용되지 않는다.
[표 12]
PLS2—AP— SIZE— CELL: 해당 15비트 필드는 PLS2의 추가 패리티 비트의 사이즈 (QAM 셀와 수로 특정됨 )를 나타낸다. 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하다 .
PLS2_NEXT_AP_MQDE: 해당 2비트 필드는 다음 프레임 그룹의 매 프레임 마다 PLS2 시그널링에 대해 추가 패리티가 제공되는지 여부를 나타낸다. 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하다. 표 12는 해당 필드의 값 을 의한다.
PLS 2_NEXT_AP_S I ZE_CELL: 해당 15비트 필드는 다음 프레임 그룹의 매 프레임마다 PLS2의 추가 패리티 비트의 사이즈 (QAM 셀의 수로 특정됨 )를 나타 낸다. 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하다.
RESERVED: 해당 32비트 필드는 추후 사용을 위해 리저브드 ( reserved) 된다.
CRC_32: 전체 PLS1 시그널링에 적.용되는 .32비트 에러 검출 코드 도 14는 본 발명의 일 실시예에 따른 PLS2 데이터를 나타낸다.
도 14는 PLS2 데이터의 PLS2-STAT 데이터를 나타낸다. PLS2-STAT 데 이터는 프레임 그룹 내에서 동일한 반면, PLS2-DYN .데이.터는 현 프레임에 대해
특정한 정보를 제공한다.
PLS2-STAT 데이터의 필드에 대해 다음에 구체적으로 설명한다.
FIC_FLAG: 해당 1비트 필드는 FIC가 현 프레임 그룹에서 사용되는지 여 부를 나타낸다. 해당 필드의 값이 1로 설정되면, FIC는 현 프레임에서 제공된 다. 해당 필드의 값이 0으로 설정되면, FIC는 현 프레임에서 전달되지 않는다. 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하다.
AUX_FLAG: 해당 1비트 필드는 보조 스트.림이 현 프레임 그룹에서 사용되 는지 여부를 나타낸다. 해당 필드의 값이 1로 설정되면, 보조 스트림은 현 프레 임에서 제공된다. 해당 필드의 값이 0으로 설정되면, 보조 프레임은 현 프레임 에서 전달되지 않는다. 해당 값은 현 프레임 그룹의 전체 듀레이션 동안 일정하 다.
NU _DP: 해당 6비트 필드는 현 프레임 내에서 전달되는 데이터 파이프의 수를 나타낸다. 해당 필드의 값은 1에서. 64 사이이고, 데이터 파이프의 수는 NUM— DP.+ 1아다.
DP_ID: 해당 6비트 필드는 피지컬 프로파일 내에서 유일하게 식별한다. DP— TYPE: 해당 3비트 필드는 데이터 파이프의 타입을 나타낸다. 이는 아 래의 표 13에 따라 시그널링 된다.
[표 13]
DP— GROUP—工 D: 해당 8비트 필드는 현 데이터 파이프가 관련되어 있는 데 이터 파이프 그룹을 식별한다. 이는 수신기가 동일한 DP_GROUP— ID를 갖게 되 는 특정 서비스와 관련되어 있는 서비스 컴포넌트의 데이터 파이프에 접속하는 데 사용될 수 있다.
BASE_DP_ID: 해당 6비트 필드는 관리 계층에서 사용되는 (PSI/SI와 같 은) 서비스 시그널 데이터를 전달하는 데이터 파이프를 나타낸다. BASEᅳ DP— ID에 의해 나타내는 데이터 파이프는 서비스 데이터와 함께 서비스 시 그널링 데이터를 전달하는 노멀 데이터 파이프이거나, 서비스 시그널링 데이터만 을 전달하는 전용 데이터 파이프일 수 있다.
DP_FEC_TYPE: 해당 2비트 필드는 관련된 데이터 파이프에 의해 사용되 는 FEC 타압을 나타낸다. FEC 타입은 아래와 표 14에 따라 시그널링 된다.
[표 14]
DP— COD: 해당 4비트 필드는 관련된 데이터 파이프에 의해 사용되는 코드 레이트 (code rate)을 나타낸다. 코드 레이트 (code rate)은 아래의 표 15에 따라 시그널링. 된다.
[표 15] 값 코드 레이트 (code rate)
0000 5/15
0001 6/15
0010 7/15
0011 8/15
0100 9/15
0101 10/15
0110 11/15
0111 12/15
1000 13/15
1001 - 1111 리저브드 (reserved)
MOD: 해당 4비트 필드는 관련된 데이터 파이프에 의해 사" --}. 변조는 아래의 표 16에 따라 시그널링 된다 .
16] 값 변조
0000 QPSK
0001 QAM-16
0010 NUQ-64
0011 NUQ-256
0100 NUQ-1024
0101 NUC-16
0110 NUC-64
0111 NUC-256
1000 NUC-1024
1001-1111 리저브드 (reserved)
DP— SSD— FLAG: 해당 1비트 필드는 SSD 모드가 관련된 데이터 파이프에서 사용되는지 여부를 나타낸다. 해당 필드의 값이 1로 설정되면, SSD는 사용된다. 해당 필드의 값이 0으로 설정되면, SSD는 사용되지 않는다. 다음의 필드는 PHY— PROFILE가 어드벤스 프로파일올 나타내는 010과 동 일할 때에만 나타난다.
DP— MIMO: 해당 3비트 필드는 어떤 타입의 MIMO 인코딩 처리가 관련된 데이터 파이프에 적용되는지 나타낸다. MIMO 인코딩 처리의 타입은 아래의 표 17에 따라 시그널링 된다.
[표 17]
가 Ι Ο 인코 ¾
000 FR-SM
001 FRFD-SM
010-111 리저브드 (reserved)
DP_TI_TYPE: 해당 1비트 필드는 타임 인터리빙의 타입을 나타낸다. ◦의 값은 하나의 타임 인터리빙 그룹이 하나의 프레임에 해당하고 하나 이상의 타임 인터리방 블록을 포함하는 것을 나타낸다. 1의 값은 하나의 타임 인터리빙 그룹 이 하나보다 많은 프레임으로 전달되고 하나의 타임 인터리빙 블톡만을 포함하는 것을 나타낸다.
DP— TI— LENGTH: 해당 2.비트 필드 (허용된 값은 1, 2, 4, 8뿐이다)의 사 용은 다음과 같은 DPᅳ TIᅳ TYPE 필드 내에서 설정되는 값에 의해 결정된다 .
、 DP_TI_TYPE의 값아 1로 설정되면, 해당 필드는 각각와 타임 인터리빙. 그룹이 매핑되는 프레임의 수인 PI를 나타내고, 타임 인터리빙 그룹당 하나의 타임 인터리빙 블록이 존재한다 (NTI = 1) . 해당 2비트 필드로 허용되는 PI의 값 은 아래의 표 18에 정의된다.
DPᅳ TIᅳ TYPE의 값이 0으로 설정되면., 해당 필드는 타임' 인터리 ¾ 그룹당 타임 인터리빙 블록의 수 NTI를 나타내고, 프레임당 하나의 타임 인터리빙 그룹 이 존재한다 (PI = 1) . 해당 2비트 필드로 허용되는 PI의 값은 아래의 표 18에 정의된다.
[표 18] ―
2비트 필드 PI NTI
00 1 1
01 2 2
10 4 3
11 8 4
DP一 FRAME— INTERVAL: 해당 2비트 필드는 관련된 데이터 파이프에 대한 프레임 그룹 내에서 프레임 간격 (IJUMP)을 나타내고, 허용된 값은 1, 2, 4, 8 (해당하는 2비트 필드는 각각 00, 01, 10, 11)이다. 프레임 그룹의 모든 프레임에 나타나지 않는 데이터 파이프에 대해, 해당 필드의 값은 순차적인 프레 임 사이의 간격과 동일하다. 예를 들면, 데이터 파이프가 1, 5, 9, 13 등의 프레임에 나타나면, 해당 필드의 값은 4로 설정된다. 모든 프레임에 나타나는 데이터 파이프에 대해, 해당 필드의 값은 1로 설정된다.
DP_TI_BYPASS: 해당. 1비트 필드는 타임 인터리버 (5050)의 가용성을 결 정한다. 데이터 파이프에 대해 타임 인터리빙이 사용되지 않으면, 해당 필드 값 은 1로 설정된다. 반면, 타임 인터리빙이 .사용되면, 해당 필드 값은 0으로 설정 된다.
DP_FIRST— FRAME— IDX: 해당 5비트 필드는 현 데이터 파이프가 발생하는 슈퍼 프레임의 첫 번째 프레임의 인덱스를 나타낸다. DP_FIRST— FRAME— IDX의 값은 0에서 31 사이다.
DP— NUM— BLOCK— MAX: 해당 10비트 필드는 해당 데이터 파이프에 대한 DP— NUM_BLOCKS의 최대값을 나타낸다 . 해당 필드의 값은 . DPᅳ NUMᅳ BLOCKS와 동일한 범위를 갖는다. ■
DP_PAYLOAD_TYPE: 해당 2비트 필드는 주어진 데이터 파이프에 의해 전 달되는 페이로드 데이터의 타입을 나타낸다. DP— PAYLOA으 TYPE은 아래의 표 19에 따라 시그널링 된다.
[표 19]
페이로드 타입
00 TS.
01 IP
10 GS
11 리저브드 (reserved)
DP_INBAND_MODE: 해당 2비트 필드는 현 데이터 파이프가 인 밴드 (In- band) 시그널링 정보를 전달하는지 여부를 나타낸다 . 인 밴드 (In-band) 시그 널링 타입은 아래의 표 20에 따라 시그널링 된다.
[표 20]
DPᅳ PROTOCOL_TYPE: .해당 2비트 필드는 주어진 데이터 파0 에 의해 전달되는 페이로드의 프로토콜 타입을 나타낸다. 페이로드의 프로토콜 타입은 력 페이로드 타입이 선택되면 아래의 표 21에 따라 시그널링 된다.
[표 21]
용되는지 여부를 나타낸다. CRC 모드는 아래의 표 22에 따라 시그널링 된다,
[표 22]
CRC 모드
00
사용되지 않음
01 CRC-8
10 CRC-16
11 CRC-32
DNP_MODE: 해당 2비트 필드는 DP_PAYLOAD_TY PE °] TS (、00' )로 설정 경우에 관련된 데이터 파이프에 의해 사용되는 널 패킷 삭제 모드를 나타낸 DNP_MO.DE는 ΰ1"래의 표 23어) 따라 시그널링 된다. DP— PAYLOAD_TYPE이 00' )가 아니면, DNP_MODE는 00의 값으로 설정된다.
[표 23]
ISS.Y— MODE: 해당 2비트 필드는 DP— PAYLOAD_TYPE이 TS ( λ00'' )로 설 정되는 경우에 관련된 데이터 파이프에 의해 사용되는 ISSY 모드를 나타낸다. ISSYᅳ MODE는 ύ1·래의 표 24에 따라 시그널링 된다. DP_PAYLOAD— TYPE.이 TS ( 00' )가 아니면, ISSY— MODE는 00의 값으로 설정된다.
[표 24]
HC—MODE—TS: 해당 2비트 필드는 DP_PAYLOAD_TYPE°] TS (、00' )로 설 정되는 경우에 관련된 데이터 파이프에 의해 사용되는 TS 헤더 압축 모드를 나
타낸다. HCᅳ MODEᅳ TS는 아래의 표 25에 따라 시그널링 된다.
[표 25]
HC— MODE— IP: 해,당 2비트 필드는 DP— PAYLQAD— TYPE이 IP (、. 1' ).로 설.정되는 경우에 IP 헤더 압축 모드를 나타낸다. HCᅳ MODE_IP는 아래의 표 26에 따라 시 그널링 된다.
[표 26]
PID: 해당 13비트 필드는 DP_PAYLOAD_TYPE°l TS (.、00' )로 설정되고 HCᅳ MODE一 TS가 01 또는 1Q으로 설정되는 경우에 TS 헤더 압축을 위한 PID 수 를 나타낸다.
RESERVED: 해당 8비트 필드는 추후 사용을 위해 리저브드 (: reserved)된 다.
다음 필드는 FICᅳ FLAG가 1과 동일할 때만 나타난다.
FIC— VERSION: .해당 8비트 필드는 FIC의 버전 넘버를 나타낸다.
FIC— LENGTH— 'BYTE: 해당 13비트 필드는 FIC의 길이를 바이트 단위로 나 타낸다.
RESERVED: 해당 8비트 필드는 추후 사용을 위해 리저브드 ( reserved)된 다- 다음 필드는 AUXᅳ FLAG가 1과 동일할 때만 나타난다.
NUM_AUX: 해당 4비트 필드는 보조 스트림의 수를 나타낸다. 제로는 보조 스트림이 사용되지 않는 것을 나타낸다.
AUX_CONFIG_RFU: 해당 8비트 필드는 추후 사용을 위해 리저브드 ( reserved)된다..
AUX— STREAMᅳ TYPE: 해당 4비트는 현 보조 스트림의 타입을 나타내기 위 한 추후 사용을 위해 리저브드 (reserved)돤다.
AUX— PRIVATE— CONFIG: 해당 28비트 필드는 보조 스트림을 시그널링 하 기 위한 추후 사용을 위해 리저브드 (reserved)된다. 도 15는 본 발명의 다른 일 실시예에 따른 PLS2 데이터를 나타낸다. 도 15는 PLS2'데이터의 PLS2-DYN을 나타낸다. PLS2-DYN 데이터의 값 은 하나의 프레임 그룹의 듀레이션 동안 변화할 수 있는 반면, 필드의 사이즈는 일정하다 .
PLS2-DYN 데이터의 필드의 구체적인 내용은 다음과 같다 .
FRAME— INDEX: 해당 5비트 필드는 슈퍼 프레임 내에서 현 프레임의 프레 임 인덱스를 나타낸다. 슈퍼 프레임의 첫 번째 프레임의 인텍스는 0으로 설정된 다.
PLS_CHANGE_COUNTER: 해당 4비트 필드는 구성이 변화하기 전의 슈퍼
프레임의 수를 나타낸다. 구성이 변화하는 다음 슈퍼 프레임은 해당 필드 내에서 시그널링 되는 값에 의해 나타낸다. 해당 필드의 값이 0000으로 설정되면, 아는 어떠한 예정된 변화도 예측되지 않는 것을 의미한다. 예를 들면, 1의 값은 다음 슈퍼 프레임에 변화가 있다는 것을 나타낸다.
FIC— CHANGE— COUNTER: 해당 4비트 필드는 구성 (즉, FIC의 콘텐츠)이 변화하기 전의 슈퍼 프레임의 수를 .나타낸다. 구성이 변화하는 다음 슈퍼 프레임 은 해당 필드 내에서 시그널링 되는 값에 의해 나타낸다. 해당 필드의 값이 000Ό으로 설정되면, 이는 어떠한 예정된 변화도 예측되지 않는 것을 의미한다. 예를 들면, 0001의 값은 다음 슈퍼 프레임에 변화가 있다는 것을 나타낸다.
RESERVED: 해당 16비트 필드는 추후 사용을 위해 리저브드 ( reserved) 된다.
다음 필드는 현 프레임에서 전달되는 데이터 파이프와 관련된 파라미터를 설명하는 NUM— DP에서의 루프 (loop)에 나타난다.
DP_ID: 해당 &비트 필드는 피지컬 프로파일 내에서 데이터 파이프를 유 일하게 나타낸다.
DP— START: 해당 15비트 (또는 13비트) 필드는 DPU 어드레싱 (addressing) 기법을 사용하여 데이터 파이프의 첫 번째의 시작 위치를 나타 낸다. DP一 START 필드는 아래의 표 27에 나타낸 바와 같이 피지컬 프로파일 및 FFT 사이즈에 따라 다른 길이를 갖는다.
[표 27] 피지걸 DP_START 필드 人이즈
프로파일 64K 16K
베이스 13 비트 15 비트 핸드헬드 - 13 비트 어드벤스 13 비트 15 비트
DP_NUMᅳ BLOCK : 해당 10비트 필드는 현 데이터 파이프에 대한 현 타임 인터리빙 그룹에서 FEC 블록의 수를 나타낸다. DP_NUM_BLOCK의 값은 0에서 102 3 사이에 있다.
RESERVED : 해당 8비트 필드는 추후 사용을 위해 리저브드 ( re s e rved )된. 다. 다음의 필드는 EAC와 관련된 FIC 파라미터를 나타낸다.
EACᅳ FLAG : 해당 1비트 필드는 현 프레임에서 EAC의 존재를 나타낸다. 해당 비트는 프리앰블에서 EAC— FLAG와 같은 값이다.
EAS_WAKE_UP_VERS ION_NUM : 해당. 8비트 필드는 자동 활성화 지시의 버 전 넘바를 나타낸다.
EAC— FLAG 필드가 1과 동일하면, 다음의 12.비트가 EAC— LENGTH— BYTE 필드에 할당된다. EAC— FLAG 필드가 0과 동일하면 , 다음의 12비트가 EAC_COUNTER에 할당된다.
EAC— LENGTH— BYTE : 해당 12비트 필드는 EAC의 길이를 바이트로 나타낸 다.
EAC_COUNTER : 해당 12비트 필드는 EAC가 도달하는 프레임 전의 프레임 의 수를 나타낸다. 다음 필드는 AUX FLAG 필드가 1과 동일한 경우에만 나타난다 .
AUX— PRIVATE— DYN: 해당 48비트 필드는 보조 스트림을 시그널링 하기 위한 추후 사용을 위해 리저브드 (reserved)된다. 헤당 필드의 의미는 설정 가 능한 PLS.2— STAT에서 MJXᅳ STREAM— ΤΥΕΈ의 값에 의존한다.
CRC— 32: 전체 PLS2에 적용되는 32비트 에러 검출 코드.
도 16은 본 발명의 일 실시예에 따른 프레임의 로지컬 (logical) 구조를 나타낸다.
전술한 바와 같이, PLS, EAC, FIC, 데이터 파이프, 보조 스트림, 더미 셀은 프레임에서 OFDM 심볼의 액티브 (active) 캐리어에 매핑된다. PLS1 및 PLS2는 처음에 하나 이상의 FSS에 매핑된다. 그 후, EAC가 존재한다면 EAC 샐 은 바로 뒤따르는 PLS 필드에 매핑된다 . 다음에 FIC가 존재한다면 FIC 셀아 매 핑된다. 데이터 파이프는 PLS 다음에 매핑되거나, EAC 또는 FIC가 존재하는 경우, EAC 또는 FIC 이후에 매핑된다. 타입 1 데이터 파이프가 처음에 매핑되 고, 타입 2 데이터 파이프자 다음에 매핑된다. 데이터 파이프의 타입와 구체적 인 내용은 후술한다. 일부 경우, 데이터 파이프는 EAS에 대한 일부 특수 데이테 또는 서비스 시그널링 데이터를 전달할 수 있다. 보조 스트림 또.는 스트림은 존, 재한다면 데이터 파이프를 다음에 매핑되고 여기에는 차례로 더미 샐이 뒤따른다. 전술한 순서, 즉, PLS, EAC, FIG, 데이터 파이프, 보조 스트림, 및 더미 셀 의 순서로 모두 함께 매핑하면 프레임에서 셀 용량을 정확히 채운다.
도 17은 본 발명의 일 실시예에 따른 PLS 매핑을 나타낸다.
PL.S 샐은 FSS의 액티브 (active) 캐리어에 매핑된다. PLS가 차지하는 셀의 수에 따라, 하나 이상의 심볼이 FSS로 지정.되고, FSS의 수 NFSS는 PLS1
에서의 NUM_FSS에 의해 시그널링된다. FSS는 PLS 셀을 전달하는 특수한 심볼 이다. 경고성 및 지연 시간 (latency)은 PLS에서 중대한 사안이므로, FSS는 높은 파일럿 밀도를 쟈지고 있어 고속 동기화 및 FSS 내에서의 주파수만의 인터 폴레이션 (interpoloation, 보간)을 가능하게 한다.
PLS 셀은 도 17의 예에 나타낸 바와 같이 하향식으로 FSS의 액티브 (active) 캐리어에 매핑된다. PLS1 셀은 처음에 첫 FSS의 첫 샐부터 셀 인텍 스의 오름차순으로ᅵ매끰된다. PLS2 셀은 PLS1의 마지막 셀 직후에 뒤따르고, 매핑은 첫 FSS의 마지막 셀 인텍스까지 아래방향으로 계속된다..필요한 PLS 셀 의 총 수가 하나의 FSS의 액티브 (active) 캐리어의 수를 초과하면, 매핑은 다 음 FSS로 진행되고 첫 FSS와 완전히 동일한 방식으로 계속된다.
PLS 매핑이 완료된 후, 데이터 파이프가 다음에 전달된다. EAC, FIC 또 는 둘 다 현 프레임에 존재하면, EAC 및 FIC는 PLS와 노멀 데이터 파이프 사이 에 배치된다 .
도 18은 본 발명의 일 실시예에 따른 EAC 매핑을 나타낸다.
EAC는 EAS 메시지를 전달하는 전용 채널이고 EAS에 대한 데이터 파이프 에 연결된다. EAS 지원은 제공되지만, EAC 자체는 모든 프레임에 존재할 수도 있고 존재하지 않을 수도 있다. EAC가 존재하는 경우, EAC는 PLS2 셀의 직후 에 매핑된다. PLS 썰을 제외하고 FIC, 데이터 파이프, 보조 스트림 또는 더미 셀 중 어느 것도 EAC 앞에 위치하지 않는다 . EAC 셀의 매핑 절차는 PLS와 완전 히 동일하다.
EAC 셀은 도 18의 예에 나타낸 바와 같이 PLS2의 다음 셀부터 셀 인덱스
의 오름차순으로 매핑된다. EAS 메시지 크기에 따라, 도 18에 나타낸 바와 같 이 EAC 셀은 적은 심볼을 차지할 수 있다.
EAC 셀은 PLS2의 마지막 셀 직후에 뒤따르고, 매핑은 마지막 FSS의 마지 막 셀 인텍스까지 아래방향으로 계속된다. 필요한 EAC 셀의 총 수가 마지막 FSS의 남아 있는 액티브 (active) 캐리어의 수를 초과하면, EAC 매핑은 다음 심볼로 진행되며, FSS와 완전히 동일한 방식으로 계속된다. 이 경우 EAC의 매 핑이 이루어지는 다음 심볼은 노멀 데이터 심볼이고, 이는 FSS보다 더 많은 액 티브 (active) 캐리어를 갖는다.
EAC 매핑이 완료된 후, 존재한다면 FIC가 다음에 전달된다. FIC가 전송 되지 않으면 (PLS2 필드에서 시그널링으로) , 데이터 파이프가 EAC의 마지막 셀 직후쎄 뒤따른다.
도 1.9는 본 발명의 일 실시예에 따른 FIC 매핑을 나타낸다.
(a)는 EAC 없이 FIC 셀의 매핑의 예를 나타내고, (b)는 EAC와 함께 FIC 셀의 매핑의 예를 나타낸다.
FIC는 고속 서비스 획득 및 채널 스캔을 가능하게 하기 위해 계층간 정보 (cross-layer information) 전달하는 전용 채널이다. 해당 정보는 주로 데이터 파이프 사이의 채널 바인딩 (channel binding) 정보 및 각 방송사와 서비스를 포함한다. 고속 스캔을 위해, 수신기는 FIC를 디코딩하고 방송사 ID, 서비스 수, BASE— DP— ID와 같은 정보를 획득할 수 있다. 고속 서비스 획득을 위해, FIC뿐만 아니라 베이스 데이터 파이프도 BASE— DPᅳ ID를 이용해서 다코딩 될 수 있다. 베이스 데이터 파이프가 전송하는 콘텐트를 제외하고, 베이스 데이
터 파이프는 노멀 데이터 파이프와 정확히 동일한 방식으로 인코딩되어 프레임에 매핑된다. 따라서, 베이스 데이터 파이프에 대한 추가 설명이 필요하지 않다. FIC 데이터가 생성되어 관리 계층에서 소비된다. FIC 데이터의 콘텐트는 관리 계층 사양에 설명된 바와 같다.
FIC 데이터는 선택적이고, FIC의 사용은 PLS2의 스태틱 (static, 정적) 인 부분에서 FIC_FLAG 파라미터에 의해 시그널링 돤다 . FIC가 사용되면, FIC_FLAG는 1로 설정되고, FIC에 대한 시그널링 필드는 PLS2의 스태틱 (static, 정적)인 부분에서 정의된다. 해당 필드에서 시그널링되는 것은 FIC—VERSION이고, FIC_LENGTH_BYTE . FIC는 PLS2와 동일한 변조, 코딩 , 타임 인터리빙 파라미터를 사용한다. FIC는 PLS2_MOD 및 PLS2_FEC와 같은 동 일한 시그널링 파라미터를 공유한다. FIC 데이터는 존재한다면 PLS2 후에 매핑 되거나, EAC가 존재하는 경우 EAC 직후에 매핑된다. 노멀 데이터 파이프, 보조 스트림, 또는 더미 샐 증 어느 것도 FIC 앞에 위치하지 않는다. FIC 셀을 매핑 하는 방법은 EAC와 완전히 동일하고, 이는 다시 PLS와 동일하다.
PLS 후의 EAC가 존재하지 않는 경우, FIC 셀은 (a)의. 예에 나타낸 바와 같이 PLS2의 다음 셀부터 셀 인텍스의 오름차순으로 매핑,된다. FIC 데이터 사 이즈에 따라, (b)에 나타낸 바와 같이, FIC 셀은 수 개의 심볼에 대해서 매핑 된다.
FIC 셀은 PLS2의 마지막 셀 직후에 뒤따르고, 매핑은 마지막 FSS의 마지 막 셀 인텍스까지 아래방향으로 계속된다. 필요한 FIC 셀의 총 수가 마지막 FSS의 남아 있는 액티브 (active) 캐리어의 수를 초과하면, 나머지 FIC 셀와
매핑은 다음 심볼로 진행되며 이는 FSS와 완전히 동일한 방식으로 계속된다. 이 경우, FIC가 매핑되는 다음 심볼은 노멀 데이터 심볼이며, 이는 FSS보다 더 많 은 액티브 (active) 캐리어를 갖는다.
EAS 메시지가 현 프레임에서 전송되면, EAC는 FIC 보다 먼저 매핑되고 (b)에 나타낸 바와 같이 EAC의 다음 셀부터 FIC 셀은 셀 인덱스의 오름차순으 로 매핑돤다.
FIC 매¾이 완료된 후, 하나 이상의 데이터 파이프가 매핑되고, 이후 존 재한다면 보조 스트림 , 더미 샐이 뒤따른다 .
도 20은 본 발명의 일 실시예에 따른 데이터 파이프의 타빕을 나타낸다.
(a)는 타입 1 데이터 파이프를 나타내고, (b)는 타입 2 데이터 파이프를 나타낸다.
선행하는 채널, 즉 PLS, EAC, FIC가 매핑된 후, 데이터 파이프의 셀이 매핑된다. 데이터 파아프는 매핑 방법에 따라 두 타입 중 하나로 분류된다. 타입 1 데이터 파이프: 데이터 파이프가 TDM에 의해 매핑된다.
타입 2 데이터 파이프: 데이터 파이프가 FDM에 의해 매핑된다.
데이터 파이프의 타입은 PLS2의 스태틱 (static, 정적 )인 부분에서 DPᅳ TYPE 필드에 의해 나타낸다. 도 20은 타입 1 데이터 파이프 및 타입 2 데 이터 파이프의 매핑 순서를 나타낸다. 타입 1 데이터 파이프는 우선 셀 인텍스 의 오름차순으로 매핑된 후, 마지막 셀 인덱스에 도달한 후, 심볼 인덱스가 1씩 증가된다. 다음 심볼 내에서, 데이터 파이프는 p = 0을 시작으로 셀 인덱스의 오름차순으로 계속 매핑된다. 하나의 프레임에서 함께 매핑되는 다수의 데이터
파이프와 함께, 각각의 타입 1 데이터 파이프는 데이터 파이프의 TDM과 유사하 게 시간으로 그루핑된다 .
타입 2 데이터 파이프는 우선 심볼 인텍스의 오름차순으로 매핑되고, 프 레암의 마지막 0FDM 심볼에 도달한 후, 셀 인덱스는 1씩 증가하고 , 심볼 인텍 스는 첫 번째 가용 심볼로 되돌아 간 후, 그 심볼 인텍스부터 증가한다. 하나의 프레임에서 다수의 데이터 파이프를 매핑한 후, 각각의 타입 2 .데이터 파이프는 데이터 파이프의 FDM과 유사하게 주파수로 그루핑된다.
타입 1 데이터 파이프 및 타입 2 데이터 파이프는 필요시 프레임에서 공 존할 수 있는데, 타입 1 데이터 파이프가 항상 타입 2 데이터 파이프에 선행한 다는 제한이 있다. 타입 1 및 타입 2 데이터 파이프를 전달하는 QFDM 셀의 총 수는 데이터 파이프의 전송에 사용할 수 있는 OFDM 셀의 총 수를 초과할 수 없 다.
[수학식 2 ]
^ DP 1 + - ^ DP
이때, DDP 1는 타입 1 데이터 파이프가 차지하는 OFDM 셀의 수에 해당하 고, DDP2는 타입 2 데이터 파이프가 차지하는 셀의 수에 해당한다. PLS , EAC , FIC가 모두 타입 1 데이터 파이프와 마찬가지 방식으로 매핑되므로, PLS , EAC , FIC는 모두 、、타입 1 매핑 규칙"에 따른다. 따라서, 대체로 타입 1 매핑이 항상 타입 2 매핑에 선행한다.
도 2 1은 본 발명의 일 실시예에 따른 데이터 파이프 매핑을 나타낸다.
( a )는 타입 1 데이터 파이프를 매¾하기 위한, OFDM 셀의 어드레싱을 나
타내고, (b)는 타입 2 데이터 파이프를 매핑하기 위한 OFDM 셀의 어드레성을 나타낸다.
타입 1 데이터 파이프 (0, DDP1-1)를 매핑하기 위한 OFDM 셀의 어드 레싱은 타입 1 데이터 파이프의 액티브 (active) 데이터 셀에 대해 정의된다. 어드레싱 방식은 각각의 타입 1 데이터 파이프에 대한 타임 인터리빙으로부터의 셀이 액티브 (active) 데이터 셀에 할당되는 순서를 정의한다 . 어드레싱 방식은 또한 PLS2의 다이나믹 (dynamic, 동적) 부분에서 데이터 파이프의 위치를 시그 널링 하는 데 사용된다.
EAC 및 FIC 없이, 어드레스 0은 마지막 FSS에서 PLS를 전달하는 마지막 셀에 바로 뒤따르는 셀을 말한다. EAC가 전송되고, FIC가 해당하는 프레임에 없으면 , 어드레스 0은 EAC* 전달하는 마지막 셀에 바로 뒤따르는 셀을 말한다 . FIC가 해.당하는 프레임에서 전송되면, 어드레스 0은 FIC를 전달하는 마지막 썰 에 바로 뒤따르는 셀을 말한다. 타입 1 데이터 파,이프에 대한 어드레스 0은 (a) 에 나타낸 바와 같은 두 가지 서로 다른 경우를 고려해 '서 산출될 수 있다. (a) 의 예에서, PLS, EAC, FIC는 모두 전송된다고 가정한다. EAC와 FIC 중 하나 또는 모두가 생략되는 경우로의 확장은 자명하다 . (a)의 좌측에 나타낸 바와 같 이 FIC까지 모든 셀을 매핑한 후에 FSS에 남아 있는 샐이 있으면.
타입 2 데이터 파이프 (0, DDP2-1)를 매핑하기 위한 OFDM 셀의 어드 레싱은 타입 2 데이터 파이프의 액티브 (active) 데이터 셀에 대해 정의된다. 어드레싱 방식은 각각의 타밉 2 데이터 파이프에 대한 타임 인터라빙으로부터의 셀이 액티브 (active) 데이터 셀에 할당되는 순서를 정의한다. 어드레싱 .방식은
또한 PLS2의 다이나믹 (dynamic, 동적) 부분에서 데이터 파이프의 위치를 시그 널링 하는 데 사용된다.
(b)에 나타낸 바와 같이 , 세 가지 약간 다른 경우가 가능하다. (b)의 좌 측에 나타낸 첫 번째 경우에, 마지막 FSS에 있는 셀은 타입 2 데이터 파이프 매 핑에 사용될 수 있다. 중앙에 나타낸 두 번째 경우에, FIC는 노멀 심볼의 셀을 차지하지만, 해당 심볼에서의 FIC 셀의 수는 CFSS보다 크지 않다. (b)의 우측 에 나타낸 세 번째 경우는 해당 심볼에 매핑된 FIC 셀의 수가 CFSS를 초과한다 는 점올 제외하고 두 번째 경우와 동일하다.
PLS, EAC, FIC가 타입 1 데이터 파이프와 동일한 、、타입 1 매핑 규칙"
、
에 따르므로, 타입 1 데이터 파이프가 타입 2 데이터 파이프에 선행하는 경우로 의 확장은 자명하다 .
데이터 파이프 유닛 (DPU)은 프레임에서 데이터 셀을 데이터 파이프에 할 당하는 기본 단위이다.
DPU는 프레임에서 데이터 파이프의 위치를 찾아내기 위한 시그널링 단위 로 정와된다. 셀 매퍼 (7010)는 각각의 데이터 파이프쎄 대해 타임 인터리빙에 의해 생성된 샐을 매핑할 수 있다. 타임 인터리버 (5050)는 일련의 타임 인터리 빙 블록을 출력하고, 각각의 타임 인터리빙 블록은 XFECBLOCK의 가변 수를 포 함하고 , 이는 결국 셀의 집합으로 구성된다 . XFECBLOCK에서의 셀의 수 Ncells는 FECBLOCK 사이즈, Nldpc, 컨스텔레이션 심볼당 전송되는 비트 수 에 의존한다. DPU는 주어진 피지컬 프로파일에서 지원되는 XFECBLOCK에서의 셀의 수 Ncells의 모든 가능한 값의 최대 공약수로 정의된다 . 셀에서의 DPU의
길이는 LDPU로 정의된다. 각각의 피지컬 프로파알은 FECBLOCK 사이즈의 서로 다른 조합 및 컨스텔레이션 심볼당 다른 비트 수를 지원하므로, LDPU는 피지컬 프로파일을 기초로 정의된다 .
도 22는 본 발명의 일 실시예에 따른 FEC 구조를 나타낸다.
도 22 비트 인터리빙 전의 본 발명의 일 실시예에 따른 FEC 구조를 나 타낸다. 전술한 바와 같이, 데이터 FEC 인코더는 외부 코딩 (BCH) 및 내부 코딩 (LDPC)을 이용하여 FECBLOCK ¾차를 생성하기 위해 입력 BBF에 FEC 인코명을 실행할 수 있다. 도시된 FEC 구조는 FECBLOCK에 해당한다. 또한, FECBLQCK 및 FEC 구조는 LDPC 코드워드의 길이에 해당하는 동일한 값을 갖는다 .
도 22에 도시된 바와 같이 , BCH 인코딩이 각각의 BBF(Kbch 비트)에 적 용된 후, LDPC 인코딩이 BCH - 인코딩된 BBF(Kldpc 비트 = Nbch 비트)에 적용된다.
Nldpc의 값은 64800 비트 (통 FECBLOCK) 또는 16200 비트 (쇼트 FECBLOCK)이다.
아래의 표 28 및 표 29는 통 FECBLOCK 및 쇼트 FECBLOCK 각각에 대한 FEC 인코당 파라미터를 나타낸다.
[표 28]
12-에러 정정 BCH 코드가 BBF의 외부 인코딩에 사용된다. 쇼트 FECBLOCK 및 통 FECBLOCK에 대한 BBF 생성 다항식은 모든 다항식을 곱함으로 써 얻어진다 .
LDPC 코드는 외부 BCH 인코딩의 출력을 인코딩하는 데 사용된다. 완성된 Bldpc (FECBLOCK) 생성하기 위해, Pldpc (패리티 비트)가 각각의 Ildpc (BCH - 인코딩된 BBF)로부터 조직적으로 인코딩되고, Ilclpc에 첨부된다. 완 성된 Bldpc (FECBLOCK)는 다음의 수학식으로 표현된다.
[수학식 3].
B!dpc二 [ ^ldp ] = [ H - - Ί—l, Α), A '… ' Ανίφ'— 一 1 ]
통 FECBLOCK 및 쇼트 FECBLOCK에 대한 파라미터는 위의 표 28 및 29에 각각 주어진다. '
통 FECBLOCK에 대해 Nldpc ᅳ Kldpc 패리티 비트를 계산하는 구체적인 절차는 다음과 같다.
1) 패리티 비트 초기화
[수학식 4]
2) 패리티 체크 매트릭스의 어드레스와 첫 번째 행에서 특정된 패리티 비 트 어드레스에서 첫 번째 정보 비트 iO 누산 (accumulate) . 패리티 체크 매트 릭스의 어드레스의 상세한 내용은 후술한다. 예를 들면, 비율 13/15에 대해,
[수학식 5]
Pz^二 ¾)ί Φ'
④ /0
3) 다음 359개의 정보 비트 2, 359에 대해, 다음의 수학 식을 이용하여 패리티 비트 어드레스에서 is 누산. (accumulate) .
[수학식 6] + mod 360) X Q!d } mod (NMpc - KMpc ) 겨기서 첫 번째 비트 i.O에 해당하는 패리티 비트 누산기의 어드레: 를 나타내고, Qldpc는 패리티 체크 매트릭스의 어드레서에서 특정된 코
(code rate) 의존 상수이다. 상기 예인, 비율 13/15에 대한, 따라서 정보 비트 il에 대한 Qldpc = 24에 계속해서, 다음 동작이 실행된다..
[수학식 7]
예예ᅵ / 二 / ®
- © 'Ί /)«ws二 P ®
P-^ = « © =쒜 ® 'Ί
• 4) 361번째 정보 비토 i360에 대해, 패리티 비트 누산기의 어드레스는 패리티 체크 매트릭스의 어드레스의 두 번째 행에 주어진다. 마찬가지 방식으로 다음 359개의 정보 비트 is, s= 361, 362, ..., 719에 대한 패리티 비트 누산 기의 어드레스는 수학식 6을 이용하여 얻어진다. 여기서 , X는 정보 비트 i360 에 해당하는 패리티 비트 누산기의 어드레스, 즉 패리티 체크 매트릭스의 두 번 째 행의 엔트리를 나타낸다.
5) 마찬가지 방식으로, 360개의 새로운 정보 비트의 모든 그룹에 대해 , 패리타 체크 매트릭스의 어드레스로부터의 새로운 행은 패리티 비트 누산기의 어 드레스를 구하는 데 사용된다. ' 모든 정보 비트가 이용된 후, 최종 패리티 비트가 다음과 같이 얻어진다.
6) i=l로 시작해서 다음 동작을 순차적으로 실행 [수학식 8]
P, = P, © P , i = 1,2,..., ΝΙάρύ - Kldpc - 1
여기서 pi, i=0, 1, ...Nldpc - Kldpc - 1의 최종 콘텐트는 패리티 비
[표 30]
표 30을 표 31로 대체하고, 통 FECBLOCK에 대한 패리티 체크 매트릭. 의 어드레스를 쇼트 FECBLOCK에 대한 패리티 체크 매트릭스의 어드레스로 대체 하는 것을 제외하고, 쇼트 FECBLOCK에 대한 해당 LDPC 인코딩 절차는 통 FECBLOCK에 대한 t LDPC 인코딩. 절치"에 따른다.
[표 31]
도 23은 본 발명의 알 실시예에 따른 비트 인터리빙을 나타낸다.
LDPC 인코더의 출력은 비트 인터리빙되는데 , 이는 Q.CB (quasi-cyclic
block) 인터리빙 및 내부 그룹 인터리빙이 뒤따르는 패리티 인터리빙으로 구성 된다.
(a)는 Q.CB 인터리빙을 나타내고, (b)는 내부 그룹 인터리빙을 나타낸다.
FECBLOCK은 패리티 인터라빙될 수 있다. 패리티 인터리빙의 출력에서, LDPC 코드워드는 통 FECBLOCK에서 180개의 인접하는 QCB으로 구성되고, 쇼트 FECBLOCK에서 45개의 인접하는 QCB으로 구성된다. 통 또는 쇼트 FECBLOCK에 서의 각각의 QCB는 360비트로 구성된다. 패리티 인터리빙된 LDPC 코드워드는 QCB 인터라빙에 의해 인터리빙된다. QCB 인터리빙의 단위는 QCB이다. 패리티 인터리빙의 출력에서의 QCB는 도 23에 나타낸 바와 같이 QCB 인터리빙에 의해 퍼뮤테이션되는데, 여기서 FECBLOCK 길이에 따라 Ncells = 64800/ηΓηοά 또 는 16200/rimod이다. QCB 인터리빙 패턴은 변조 타입 및 LDPC 코드 레이트 (code rate)의 각 조합에 고유하다.
QCB 인터리빙 후에, 내부 그룹 인터리빙이 아래의 표 32에 정의된 변조 타입 및 차수 (T Qd)에 따라 실행된다. 하나의 내부 그룹에 대한 QCB의 수 NQCB— IG도 정의된다.
[표 32 ]
내부 그룹 인터리빙 과정은 QCB 인터리빙 출력의 NQCB— IG개의 QCB로 실 행된다. 내부 그룹 인터리빙은 360개의 열 및 NQCB— IG개의 행을 이용해서 내부 그룹의 비트를 기입하고 판독하는 과정올 포함한다. 기입 동작에서, QCB 인터리 빙 출력으로부터의 비트가 행 방향으로 기입된다, 판독 동작은 열 방향으로 실행 되어 각 행에서
m개의 비트를 판독한다. 여기서 !^은 NUC의 경우 1과 같고 NUQ 의 경우 2와 같다.
도 24는 본 발명의 일 실시예에 따른 셀 -워드 디멀티플렉싱을 나타낸다. 도 24에서, (a)는 8 및 12 bpcu MIMQ에 대한 셀 -워드 디멀티플렉성을 나타내고, (b)는 10 bpcu MIMO에 대한 썰 워드 디멀티플렉싱을 나타낸다. 비트 인터리빙 출력의 각각의 셀 워드 (cO, l, cl, l, cTimod-l, l)는 하나와 XFECBLOCK에 대한 셀 -워드 디멀티플렉싱 과정을 설명하는 (a)에 나타 낸 바와 같이 (dl, 0,m, dl, l,m..., άΐ,ηιΐιοά-ΐ,κι) 및 (d2, 0,m, d'2, l,n ., d2,rimod-l,m)로 디멀티풀렉싱된다.
MI MO 인코딩을 위해 다른 타입의 NUQ를 이용하는 10 bpcu IMO 경우에, NUQ-1024에 대한 비트 인터리버가 재사용된다. 비트 인터리버 출력의 각각의 셀 워드 (c0,l, cl, l, c9, l)는 (b)에 나타낸 바와 같이 (dl, 0,m, dl, l,m..., dl, 3,m) 및 (d2, 0,m, d2, l,m..., d2 , 5 , m)로 디멀티플렉싱된다. 도 25는 본 발명의 일 실시예에 따른 타임 인터리빙을 나타낸다.
(a) 내지 (c)는 타임 인터리빙 모드의 예를 나타낸다.
타임 :인터리버는 데이터 파이프 레벨에서 동작한다. 타임 인터리빙의 파라 미터는 각각의 데이터 파이프에 대해 다르게 설정될 수 있다.
PLS2-STAT 데이터의 일부에 나타나는 다음의 파라미터는 타임 인터리빙 을 구성한다.
DP_TI_TYPE (허용된 값: 0 또는 1) : 타임 인터리빙 모드를 나타낸다. 0은 타임 인터리빙 그룹당 다수의 타임 인터리빙 블록 (하나 이상의 타임 인터리 빙 블록)을 갖는 모드를 나타낸다. 이 경우, 하나의 타임 인터리빙 그룹은 하나 의 프레임에 (프레임간 인터리빙 없이) 직접 매핑된다. 1은 타임 인터리빙 그룹 당 하나의 타임 인터리빙 붙록만을 갖는 모드를 나타낸다. 이 경우, 타임 인터 리빙 블록은 하나 이상의 프레임에 걸쳐 확산된다 (프레임간 인터리빙) .
DP— TI— LENGTH: DPᅳ TI— TYPE = 、0 '이면, 해당 파라미터는 타임 인터리 빙 그룹당 타임 인터리빙 블특의 수 NTI이다. DP_TI— TYPE = 、1 '인 경우, 해 당 파라미터는 하나의 타임 인터리 ¾ 그룹으로부터 확산되는 프레임의 수 PI이 다.
DP— NUM— BLOCK— MAX (허용된 값: 0 내지 102.3) : 타임 인터리빙 그룹당 XFECBLOCK의 최대 수를 나타낸다.
DP— FR應―皿 ERVAL (허용된 값: 1, 2, 4, 8) : 주어진 피지컬 프로 파일의 동일한 데이터. 파이프를 전달하는 두 개의 순차적인 프레임 사이의 프레 임의 수 I JUMP를 나타낸다.
DP一 TI— BYPASS (허용된 값: 0 또는 1) : 타임 인터리빙이 데이터 프레임 에 이용돠자 않으면, 해당 파라미터는 1로 설정된다. 타임 인터리빙이 이용되면, 0으로 설정된다.
추가로, PLS2-DYN 데이터로부터의 파라미터 DP— NUM— BLOCK은 데이터
그룹의 하나와 타임 인터리빙 그룹에 의해 전달되는 XFECBLOCK의 수를 나타낸 다.
타임 인터리빙이 데이터 프레임쎄 이용되지 않으면, 다음의 타임 인터리빙 그룹, 타임 인터리빙 동작, 타임 인터리빙 모드는 고려되지 않는다. '그러나 스 케줄러부터의 다이나믹 (dynamic, 동적) 구성 정보를 위한 달레이 컴펜세이션 (delay compensation, 지연보상) 블록은 여전히 필요하다. 각각의 데이터 파이프에서, SSD/MIMO 인코딩으로부터 수신한 XFECBLOCK은 타임 인터리빙 그 룹으로 그루핑된다 . 즉, 각각의 타임 인터리빙 그룹은 정수 개의 XFECBLOCK의 집합이고, 다이나믹 (dynamic, 동적 )으로 변화하는 수의 XFECBLQCK을 포함할 것이다. 인덱스 n의 타임 인터리빙 그룹에 있는 XFECBLOCK의 수는 NxBLOCK— Group (n)로 ᅵ나타내.고, PLS2-DYN 데이터에서 DP— NUM— BLOCK으로 시그널링된다. 아때 , NxBLOCKᅳ Group, (n)은 최소값 α에서 가장 큰 값이 1.023 인 최'대값 NxBLOCK— Group— MAX ( DP— NUM— BLOCK一 MAX에 해당)까지 변화할 수. 었다.
각각의 타임 인터리빙 그룹은 하나의 프레임에 직접 매핑되거나 PI개의 프레임에 걸쳐 확산된다. 또한 각각의 타임 인터리빙 그룹은 하나 이상 (NTI개) 의 타임 인터리빙 블록으로 분리된다. 여기서 각각와 타임 인터리빙 블록은 타임 인터리버 메모리의 하나의 사용에 해당한다. 타임 인터리빙 그룹 내의 타임 인터 리빙 블록은 약간의 다른 수의 XFECBLOCK을 포함할 수 있다. 타임 인터리빙 그 룹이 다수의 타임 인터리빙 블록으로 분리되면, 타임 인터리빙 그룹은 하나의 프 레엄쎄만 직접 매핑된다. 아래의 표 33에 나타낸 바와 같이, 타임 인터리빙에는
세 가지 옵션이 있다 (타임 인터리빙을 생략하는 추가 옵션 제외
[표 33]
각각의 데이터 파이프에서, 타임 인터리빙 메모리는 입력된 XFECBLOCK (SSD/MIMO 인코딩 블록으로부터 출력된 XFECBLOCK)을 저장한다. 입력된 XFECBLOCK은
' · · ,, ", , · ' )' 로 정의된다고 가정한다. 여기서, 는 번째 타밈 인터리빙 그룹의 번째 타임 인터리빙 블록에서 r번째 XFECBLOCK의 q번째 셀이고, 다음과 같은 SSD 및
MIMO 인코딩의 출력을 나타낸다. ί ν ,. , the output of SSD · · ' encoding
"·"·' -q {gt S.r>q , the output of MIMO encoding 또한, 타임 인터리버 (5050)로부터 출력된 XFECBLOCK은
(^η K ' · · ·' K ' · · ·' ) ^_ 정의된다고 가정한다 . 여'기서 L "는 n 번째 타임 인터리빙 그룹의 s번째 타임 인터리빙 블록에서 i번째 ( ,· = 0, ..., Nx U)CK ir{n,s) Nc hᅳ 1 ): 출력 셀이다. 일반적으로, 타임 인터리버는 프레임 생성 과정 이전에 데이터 과이프 데 이터에 대한 버퍼로도 작용할 것이다. 이는 각각의 데이터 파이프에 대해 2개의 메모리 뱅크로 달성된다 . 첫 번째 타임 인터리빙 블톡은 첫 번째 뱅크에 기입된 다. 첫 번째 뱅크에서 판독되는 동안 두 번째 타 ¾ 인터리빙 블록이 두 번째 뱀 크에 기입된다 .
타임 인터리빙은 트위스트된 행-열 블록 인터리버이다. n번째 타임 인터 리빙 그룹의 s번째 타임 인터리빙 블특에 대해, 열의 수 찌 "("' 와 동일한 반면, 타임 인터리빙. 메모리의 행의 수 ^는 셀의 수 와 동일하다
(즉, 세 ) .
도 26은 본 발명의 일 실시예에 따른 트위스트된 행-열 블록 인터리버의 기본 동작을 나타낸다.
도 26 (a)는 타임 인터리버에서 기입 동작을 나타내고, 도 26 (b)는 타임 인터리버에서 판독 동작을 나타낸다. (a)에 나타낸 바와 같이 , 첫 번째
XFECBLOCK은 타임 인터리빙 메모리의 첫 번째 열에 열 방향으로 기입되고, 두 번째 XFECBLOCK은 다음 열에 기입되고, 이러한 동작이 이어진다. 그리고 인터 리빙 어레이에서 , 셀이 대각선 방향으로 판독된다. (b)에 나타낸 바와 같이 첫 번째 행으로부터 (가장 왼쪽 열을 시작으로 행을 따라 오른쪽으로 ) 마지막 행까 지 대각선 방향 판독이 진행되는 동안, 개의 셀이 판독된다. 구체적으로, 一7,,.,, = <누,^'\' )이 순차적으로 판독될 타임 인터리빙 메모리 셀 위치라고 가정 하면, 이러한 인터리빙 어레이에서의 판독 동작은 아래 식에서와 같이 행 인텍스 Λ "ᅳ. , , 열 인덱스 C".», 관련된 트위스트 과라미터 를 산출함으로써 실행된다 [수학식 9]
GENE 4TE(R„siX'„SJ)^
{
Rni, =mod(,',N,.),
C '„ ,二베 , + Nc)
N
여기서 , 는 "("' 에 상관없이 대각선 방향 판독 과정에 대한 공통 시프트 값이고, 시프트 값은 아래 식에서와 같이 PLS2-STAT에서 주어진 에 의해 결정된다 ·
[수학식 10] . 유
결과적으로, 판독될 셀 위치는 좌표 、. <
=Λ'Ά.
'.'
+ ". "에 의해 산출된다. 도 27은 본 발명의 다른 일 실시예에 따른 트위스트된 행-열 블록 인터리 버의 동작올 나타낸다.
더' 구체적으로, 도 27은
Λ^0 „(2,0)= 5일 때 가상 XFECBL0CK을 포함하는 각각의 타임 인터리빙. 그룹 에 대한 타임 인터리빙 메모리에서 인터리빙 어레이를 나타낸다.
변수 n,S、: 는 ' "¾;'人:/7— 보다 작거나 같을 것이다. 따라서 , 'V .0r시 ("'ᅳ 에 상관없이 수신기 측쎄서 단일 메모리 디인터리빙을 달성하기 위 해, 트위스트돤 행-열 블록 인터리버용 인터리빙 어레이는 가상 XFECBLOCK을 타임 인터리빙 메모리에 삽입함으로써 ΛΓ' Χ Α^ = A^/S.X^'^?C:A:" /.«의 크 7ᅵ로 설정 되고, 판독 과정은 다음 식과 같이 이루^진다.
[수학식 11] p =
f"r i - 0;; < N^hNx ' iiL0( JI—„AX i = i + ί
{GENERATE (:에
=NrC„ +R„
} 타임 인터리빙 그룹의 수는 3으로 설정된다. 타임 인터리버의 읍션은 DP_TI_TYPE= λ0' , DP_FRAME_INTERVAL= Ί' , DP_T Ι_ΙΕΝΟΤΗ=-Λ 1 ' , 즉
ΝΤΙ = 1, IJUMP=1, ΡΙ = 1에 의해 PLS2-STAT 데아터에서 시그널링된다. 각각
Ncells = 30인 XFECBLOCK의 타임 인터리빙 그룹당 수는 각각의 NxBLOCK_TI (0, 0.) = 3, NxBLOCK_TI (1,0) = 6, NxBLOCK_TI (2, 0) = 5에 의해 PLS2-DYN 데이터에서 시그널링된다. XFECBLOCK의 최대 수는 NxBLOCKᅳ Group_MAX에 의해 PLS2-STAT 데이터에서 시그널링 되고, 이는
도 28은 본 발명의 일 실시예에 따른 트위스트된 행-열 블록 인터리버의 대각선 방향 판독 패턴을 나타낸다.
더 구체적으로, 도 28은 파라미터 Ν ΧΚ " ΜΛΧ = ~Ι 및 Sshift= (7- 1) /2 = 3을 갖는 각각의 인터리빙 어레이로부터의 대각선 방향 판독 패턴을 나타 낸다. 이때 위쎄 유사 코드로 나타낸 판독 과정에서, '≥ ", "'_"(",'?)이면, Vi의 값이 생략되고, Vi의 다음 계산값이 사용된다.
도 29는 본 발명의 일 실시예에 따른 각각의 인터리빙 어레이로부터의 인 터리빙된 XFECBLOCK을 나타낸다.
도 29는 파라미터
및 sshift=3을 갖는 각각의 인터리빙 어레이로부터 인터리빙된 XFECBLOCK을 나타낸다. 도 30은 본 발명의 일 실시예에 따른 synchronization & demodulation 모들을 나타낸 도면이다.
도 30에 도시된 synchronization & demodulation 모들은 도 9에서 설명한 synchronization & demodulation 모들의 일 실시예에 해당한다. 또
한 도 30에 도入 1된 synchronization & demodulation 모!"은 도 9에서 설 명한 웨이브품 제너레이션 모들의 역동작을 수행할 수 있다.
도 30에 도시된 바와 같이 본 발명의 일 실시예에 따른 synchronization & demodulation 모들은 m 개의 Rx 안테나를 사용하는 수 신 장치의 synchronization & demodulation 모들의 실시예로서, m개의 path만큼 입력된 신호를 복조하여 출력하기 위한 m개의 처리 블록들을 포함할 수 있다. m개의 처리 블톡들은 모두 동일한 처리 과정을 수행 ¾ 수 있다. 이하 에서는 m개의 처리 블록 증 첫번째 처리 블록 (3.0000)의 동작을 증심으로 설명 한다.
첫번째 처라 블특 (30000)은 튜너 (30100) , ADC 블록 (30200) , preamble dectector (30300) , guard sequence detector (30400) , waveform transmf orm 블톡 (30500) , Time / f req sync 불톡 (306Ό0) , Reference signal detector (30700) , Channel equalizer (30800) 및 Inverse waveform transform 블록 (30900) ¾ 포함할 수 있다.
튜너 (30100)는 원하는 주파수 대역을 선택하고 수신한 신호의 크기를 보 상하여 AD C 블록 (30200)으로 출력할 수 있다.
A DC 블톡 (30200)은 류너 (30100)에서 출력된 신호를 디지털 산호로 변 환할 수 있다.
preamble dectector (3030Q )는 디지털 신호에 대해 수신 치에 대웅 하는 시스템 의 신호인지 여부를 확인하기 위하여 프리앰블 (또는 프리앰블 신호 또는 프리앰블 심볼)을 디텍팅 할 수 있다. 이 경우, preamble
dectector (30300)는 프리엠블을 통해 수신되는 기본적인 transmission parameter들을 복호.할 수 있다.
guard sequence detector ( 30400 )는 디지털 신호 '내의 guard sequence를 디텍팅할 수 있다. Time/freq sync 블록 (30600)은 디텍팅된 guard sequence를 이용하여 time/f requency synchronization을 수행할 수 있으며, Channel equalizer (30800)는 디텍 된 guard sequence를 이 용하여 수신 /복원된 sequence를 통해서 채널을 추정할 수 있다.
waveform transmform 블록 (30500)은 송신측어)서 inverse waveform transform이 수행되었을 경우 이에 대한 역변환 과정을 수행할 수 있다. 본 발명의 일 실시예에 따른 방송 송수신 시스템이 multi-carrier system'인 경우, waveform transmform 블록 (30500)은 FFT 변환과정을 수 행할 수 있다. 또한 본 발명의 일 실시예에 따론 방송 송수신 시스템이 single carrier system 같은 경우, 수신된 시간영역의 신호가 주파수 영띄에서 처리 하기 위해서 사용되거나, 시간영역에서 모두 처리되는 경우, waveform transmform 블톡 (30500)은 사용되지 않올 수 있다.
Time/freq sync 블록 (30600)은 preamble dectector (30300) , guard sequence detector (30400,) , Reference signal detector (30700)의 출력 데아터를 수신하고, 검출된 신호에 대해서 guard sequence detection, block window positioning을 포함하는 시간 동기 화 및 carrier 주파수 동기화를 수행할 수 있다. 이때, 주파수 동기화를 위해 서 Time/freq sync 블톡 (3060.0)은 waveform transmform 불톡 (30500)의
출력 신호를 feedback하여 사용할 수 있다.
Reference signal detector (30700) ττ 수신된 reference signal 을 검출할 수 있다. 따라서 본 발명의 일 실시예에 따른 수신 장치는 synchronization을 수행하거.나 channel estimation a" 수행.할 수 있다.
Channel equalizer (30800)는 guard sequence나 reference signal로부터 각 전송 안테나로부터 각 수신 안테나까자의 전송채널을 추정하고, 추정된 채널을 이용하여 각 수신 데이터에 대한 채널 보상 (equalization)을 수행할 수 있다.
Inverse waveform transform 블록 (30900)은 동기 및 채널추정 /보상 올 효율적으로 수행하기 위해서 waveform transmform 블특 (30500)이 waveform transform을 수행한 경우, 다시 원래의 수신 데아터 domain으로 복원해주는 역할을 수행할 수 있다. 본 발명의 일 실시예에 따른 방송 송수신 시 스템이 single carrier system인 경우, waveform transmform 블톡 (30500)은 동기 /채널추정 /보상을 주파수 영역에서 수행하기 위해서 FFT를 수 행할 수 있으며, Inverse waveform transform 블록 (30900)은 채널보상이 완료된 신호에 대해 IFFT를 수행함으로서 전송된 data symbol을 복원할 수 있 다. 본 발명의 일 실시예에 따른 방송 송수신 시스템이 Multi-carrier system인 경우, Inverse waveform transform 블록 (30900)은 사용되지 않 을 수도 있다.
또한 상술한 블톡들은 설계자와 의도에 따라 생략되가나, 비슷하거나 동일 한 기능을 가진 다른 블록에 의해서 대체될 수 있다.
도 31은 본 발명의 일 실시예에 따른 프래임 파싱 모들을 나타낸 도면이 다- 도 31에 도시된 프래임 파싱 모들은 도 9에서 설명한 프래임 파싱 모 의 일 실시예에 해당한다.
도 31에 도시된 바와 같이, 본 발명의 일 실시예에 따른 프래임 파싱 모 들은 적어도 하나 이상의 block deinterleaver (31000) 및 적어도 하나 이상 의 cell demapper (31100)을 포함할 수 있다.
block deinterleaver (31000) ^ m 개 수신안테나의 각 data path로 입력되어 synchronization & demodulation 모들에서 처리된 데이터에 대^" 여, 각 signal block 단위로 데이터어 1 대한 deinterleaving을 수행할 수 있다. 이 경우, 도 8에서 설명한 바와 같이, 송신측에서 pair-wise interleaving0] 수행'된 경우, block deinterleaver (31000.)는 각 입력 path에 대해서 연속된 두 개의 데이터를 하나의 pair로 처리할 수 있다. 따라 서 block deinterleaver ( 31000 )는 deineterleaving을. 수행한 경우에도 연속된 두개의 출력 데이터를 출력할 수 있다. 또한 block deinterleaver (31000)는 송신단에서 수행한 interleaving 과정의 역과정 을 수행하여 원래의 데이터 순서대로 출력할 수 있다.
cell demapper (31100)는 수신된 신호 프래임으로부터 common data어) 대웅하는 cell들고 ]· data pipe어 1 대웅하는 cell들 및 PLS data에 대웅하는 cell들을 추출할 수 있다. 팔요한 경우, cell demapper (31100)는 여러 개
의 부분으로 분산되어 전송된 data들을 merge하여 하나의 stream으로 출력할 수 있다. 또한 도 7에서 설명한 바와 같이 송신단에서 두 개의 연속된 cell 입 력 데이터가 하나의 pair로 처리되어 mapping된 경우, cell demapper (31100) 이에 해당하는 역과정으로 연속된 두개의 입력 cell들을 하 나의 단위로 처리하는 pair-wise cell demapping을 수행할 수 있다.
또한 cell demapper (31100)는 현재 프래임을 통해 수신한 PLS signaling data에 대해서 , 각각 PLS-pre & PLS_post data로서 모두 추출 하여 출력할 수 있다.
상술한 블록들은 설계자의 의도에 따라 생략되거나, 비슷하거나 동일한 기 능을 가진 다른 블록에 의해서 대체될 수 있다. 도 32는 본 발명의 일 실시예에 따른 demapping & decoding 모들을 나타낸 도면이다.
도 32에 도시된 demapping & decoding 모들은 도 9에서 설명한 demapping & decoding 모들의 일 실시예에 해당한다.
상술한 바와 같이 본 발명의 일 실시예에 따른 송신 장치의 코딩 앤 모들 레이션 모들은 입력된 data pipe들에 대하여 각각의 path별로 SISO, MISO와 MIMO 방식을 독립적으로 적용하여 처리할 수 있다. 따라서 도 32에 도시된 demapping & decoding 모들 역시 송신 장치에 대웅하여 프래임 파서에서 출 력된 데이터를 각각 SISO, MISO, MIMO 처리하기 위한 블록들을 포함할 수 잇 다.
도 32에 도시된 바와 같이, 본 발명의 일 실시예에 따른 demapping & decoding 모들은 SISO 방식을 위한 제 1 블록 (32000) , ISO 방식을 위한 제 2 블톡 (32100) , MIMO 방식을 위한 제 3 블록 (32200) 및 PLS pre/post 정 보를 처리하기 위한 제 4 블록 (32300)을 포함할 수 있다 . 도 3.2에 도시된 demapping & decoding 모들은 일 실시예에 불과하며 설계자의 의도에 따라 demapping & decoding 모들은 제 1 블록 (32000)및 제 4 블록. (32300)만을 포함할 수도 있고, 제 2 블록 (32100.) 및 제 4 블록 (32300)만을 포함할 수도 있고, 제 3 블록 (32200) 및 제 4 붙록 (32300)만을 포함할 수도 았다. 즉 설 계^ "의 의도에 따라 demapping & decoding 모들은 각 data pipe를 동일하 게 또는 다르게 처리하기 위한 블록들을 포함할 수 있다.
이하 각 블톡에 대해 설명한다 .
제 1 블록 (3.2000)은 입력된 data pipe를 SISO 처리하기 위한 블톡으로 time de-ineterleaver 블톡 (32010) , cell de-interleaver 블톡 (32020) , constellation demapper 블톡 (32030') , cell to bit mux 블 록 (32040) , bit de-interleaver 블록 (32050) 및 FEC decoder 블록. (32060.)을 포함할 수 있다.
time de-ineterleaver 블록 (32010)은 time interleaver 블톡의 역과정을 수행할 수 있다. 즉, time de-ineterleaver 블톡 (32010.)은 시간 영역에서 interleaving된 입력 심볼을 원래의 위치로 deinterleaving할 수 있다. .
cell de-interleaver 블록 (32020)은 cell interleaver 블록의 .역
과정을 수행할 수 았다. 즉, cell de-interleaver 불록 (32020)은 하나의 FEC 블톡내에서 spreading된 cell들의 위치를 원래의 위치로 de inter leaving 할 수 있다.
constellation demapper 블톡 (.32030)은 constellation mapper 불록의 역과정을 수행할 수 있다. 즉, constellation demapper 블록 (32030) 은 symbol domain^ 입력 신호를 bit domain의 data로 demapping할 수 있 다. 또한, constellation demapper 블톡 (32030)은 hard decision을 수 행.하여 decision된 bit data를 출력할 수도 있고, soft decision 값이나 혹은 확률적인 값에 해당하는 각 bit의 Log-likelihood ratio (LLR)을 출 력할 수 있다. 만약 송산단에서 추가적인 diversity gain을 얻기 위해 rotated constellation을 적용한 경우, constellation demapper 블톡 (32030)은 이에 상응하는 2-Dimensional LLR demapping을 수행할 수 있다. 이때 constellation demapper 블록 (32030)은 LLR을 계산할 때 송신 장치 에서 I 또는 Q component에 대해서 수행된 delay값올 보상할 수 있도록 계산 을 수행할 수 있다.
cell to bit mux 블록 (32040)은 bit to cell demux 블록의 역과정 을 수행할 수 있다. 즉, cell to bit mux 블록 (32040)은 bit to cell, demux 블톡에서 mapping된 bit dat.a들을 원래의 bit stream 형태로 복원할 수 있다.
bit de-interleaver 블록 (32050)은 bit interleaver 불록의 역과 정을 수행할 수 있다. 즉, bit de-interleaver 블록 (32050)은 cell to
bit mux 블록 (32040)에서 출력된 비트 스트림을 원래의 순서대로 deinterleaving할 수 있다.
FEC decoder 블록 (32060)은 FEC encoder 블록의 역과정을 수행할 수 있다. 즉, FEC decoder 블톡 (32060)은 LDPC ' decoding과 BCH decoding을 수행하여 전송채널상 발생된 에러를 정정할 수 있다.
제 2 블록 (32100)은 입력된 data pipe를 MISO 처리하기 위한 블록으로, 도 32에 도시된 바와 같이 제 1 블록 (32000)과 동일하게 time de- ineterleaver 불록, cell de- inter leaver 불톡, constella ion deraapper 블톡, cell to bit mux 블톡, bit de- inter lea er 블톡 및 FEC decoder 블록을 포함할 수 있으나, MISO decoding 블톡 (32110)을 더 포함한다는 점에서 차이가 있다. 제 2 블록 (32100)은 제 1 블록 (32000)과 마 찬가지로 time deinterleaver부터 출력까지 동일한 역할의 과정을 수행하므 로, 동일한 블록들에 대한 설명은 생략한다.
MISO decoding 블톡 (32110)은 MISO processing 블톡의 역과정올 수 행할 수 있다. 본 발명의 일 실시예에 따른 방송 송수신 시스템이 STBC를 사용 한 시스템인 경우, MISO decoding 블톡 ('32110)은 Alamouti decoding을 수행할 수 있다.
제 3 블록 (32200)은 입력된 data pipe를 MIMO 처리하기 위한 블록으로, 도 32에 도시된 바와 같이 쎄 2 블톡 (32100) 과 동일하게 time de- ineterleaver 블톡, cell de- inter leaver 블록, constellation demapper 블록, cell to bit mux 블톡, bit de- inter leaver 블톡 및
FEC decoder 블록을 포함할 수 있으나, MIMO. decoding 블록 (32210)을 포 함한다는 점에서 데이터 처리 과정의 차이가 있다. 제 3 블특 (32200)에 포함된 time de- inter lea er, cell de- inter leaver, constellation demapper , cell to bit mux, bit de-interleaver 블톡들의 동작은 제 1 내지 제 2 블록 (32000-32100)에 포함된 해당 블록들의 동작과 구체적인 기능 은 다를 수 있으나 기본적인 역할은 동일하다.
MIMO decoding 블록 (32210)은 m개의 수신 안테나 입력 신호에 대해서 cell deinterleaver의 출력 데이터를 입력으로 받고, MIMO processing 블 록의 역과정으로서 MIMO decoding을 수행할 수 있다. MIMO decoding 블톡 (32210)은 최고의 복호화 성능을 얻기 위해서 Maximum likelihood decoding을 수행하거나, 복잡도를 감소시킨 Sphere decoding을 수행할 수 있다. 또는 MIMO decoding 블록 (32210)은 M SE detection을 수행하거나 iterative decoding을 함께 결합 수행하여 향상된 디코딩 성능을 확보할 수 있다.
제 4 블록 (32300)은 PLS pre/post 정보를 처리ᅳ하기 위한 블톡으로, SIS0 또는 MISO decoding을 수행할 수 있다. 제 4 블록 (32300)은 제 4 블 록의 역과정을 수행할 수 있다.
제 4 블특 (3230(D)어 1 포함된 time de-interleaver, cell deinterleaver, constellation demapper, cell to bit mux , bit de- interleaver 블록들의 동작은 제 1 내지 제 3 블톡 (32000— 32200)에 포함된 해당 블록들의 동작과 구체적인 기능은 다를 수 있으나 기본적인 역할은 동일하
다.
제 4 블록 ( 32300 )에 포함된 Shortened/ Punctured FEC decoder ( 32310 ) Shortened/punctured FEC encoder 블톡의 역과정을 수행.할 수 있다. 즉, shortened/ Punctured FEC decoder ( 32310 )■& PLS data의 길이에 따라 shortening/puncturing되어 수신된 데이터에 대해서 de shortening과 de -puncturing^: 수행한 후에 FEC decoding을 수행할 수 있다. 이 경우, data pipe에 人! "용된 FEC decoder를 동일 "게 PLS에도 ^ 용할 수 있으므로, PLS만을 위한 별도의 FEC decode r hardware가 필요하지 않으므로 시스템 설계가 용이하고 효율적인 코딩이 가능하다는 장점이 있다. 상술한 블록들은 설계자의 의도에 따라 생략되거나, 비슷하거나 동일한 기 능을 가진 다른 블톡에 의해서 대체될 수 있다.
결과적으로 도 32에 도시된 바와 같이, 본 발명의 일 실시예에 따른 demapping & decoding 모들은 각 path 별로 처리된 data pipe 및 PLS 정 보를 output processor로 줄력할 수 있다.
도 33 내지 도 34는 본 발명의 일 실시예에 따른 output proces sor를 나타낸 도면이다.
도 33은 본 발명의 알 실시예에 따른 output proces s or를 나타낸 도면 이다.
도 33에 도시된 output proces or는 도 9에서 설명한 output porce ss or의 일 실시예에 해당한다. 또한 도 33에 도시된 output procesor 는 demapping & decoding 모들로부터. 줄력된 s ingle data pipe를 수신하
여 single output stream을 출력하기 위한 것으로, 인풋 포맷팅 모들의 역동 작을 .수행할 수 있다.
도 33의 output processor는 후술할 도 50, 도 51. 및 도 53에서 제안 된 기능, 과정 및 /또는 방법을 구현한다.
도 33에 도시ᅵ된 output procesor는 BB Descrambler 블록 (33000) , Padding removal 블록 (33100) ,' CRC-8 decoder 블록 (33200) 및 BB frame processor 블톡 (33300)을 포함할 수 있다.
BB Descrambler 블록 (33000)은 입력된 bit stream 에 대해서 송신단 에서 사용한 것과 동일한 PRBS를 발생시켜서 비트열과 XQR하여 descrambling 을 수행할 수 있다.
Padding removal 블톡 (33100)은 송신단에서 필요에 따라 삽입된 padding bit을 제거할 수 있다.
CRC-8 decoder 블록 (33200)은 Padding removal 블록 (33100)으로 부터 입력받은 bit stream에 대해서 CRC decoding을' 수행하여 block error을 check할 수 있다.
BB frame processor 블톡' ( 333.00)은 .BB frame header에 전송된 정 보를 decoding하고 디코딩된 정보를 이용하여 PEG-TS, IP stream (v4 or v6) 또는 Generic stream올 복원할 수.있다.
상술한 블톡들은 설계자의 의도에 따라 생략되거나, 비슷하거나 동일한 기 능을 가진 다른 블록에 의해서 대체될 수 있다.
도 34는 본 발명의 다른 실시예에 따른 output processor* 나타낸 도
9'6
면이다 .
도 34에 도시.된 output procesor는 도 9에서 설명한 output porcessor의 일 실시예에 해당한다. 또한 도 34에 도시된 output procesor 는 demapping & decoding 모들로부터 줄력된 multiple data pipes를 수 신하는 경우에 해당한다. multiple data pipes에 대한 decoding은 복수의 data pipes에 공통으로 적용될 수 있는 common data 및 이와 연관된 data pipe를 merge하여 decoding하는 경우 또는 수신 장치가 여러 개의 서비스 혹 은 service component (scalable video service를 포함)를 동시에 decoding하는 경우를 포함할 수 있다.
도 3·4에 도시된 output proce'sor는 output procesor.의 경우와 '마찬 가지로 BB descrambler 블톡, padding removal 블톡, CRC-8 decoder 블 록 및 BB frame processor 블록을 포함할 수 있다, 각 블록들은 도 33에서 설명한 블록들의 동작과 구체적인 동작은 다를 수 있으나 기본적인 역할은 동일 하다.
도 34의 output processor는 후술할 도 50, 도 51 및 도 53에서 제안 된 기능, 과정 및 /또는 방법을 구현한다 .
도 34에 ■도시된 output processor에 포함된 De-jitter buffer 블톡 (34000)은 multiple data pipe간의 sync를 위해서 송신단에서 임의로 삽입 된 delay를 복원된 TTO (time to output) parameter에 따라 보 할 수 있 다.
또한 Null packet insertion 블록 (3410.0)은 복원된 DNP (deleted
null packet) 정보를 참고하여 stream내 제거된 null packet을 복원할 수 있으며, co麵 on data를 출력할 수 있다.
TS clock regeneration 불록 (34200)은 ISCR - Input Stream Time Reference 정보를 기준으로 출력 packet의 상세한 시간동기를 복원할 수 있다.
TS re combining 블록 (34300)은 Null packet insertion 블톡 (34100)에서 출력된 co誦 on data 및 이와 관련된 data pipe들을 recombining하여 원래의 MPEG-TS, IP stream (v4 or v6) 혹은 Generic stream으로 복원하여 출력할 수 있다. TTO, DNP, ISCR 정보는 모두 BB frame header를 통해 획득될 수 있다.
In-band signaling decoder 블톡 (34400)은 data pipe의 각 FEC frame내 padding bit field를 통해서 전송되 τ in-band physical layer signaling 정보를 복원하여 출력할 수 있다.
도 34.에 도시된 output processor는 PLS-pre path와 PLS-post path에 따라 입력되는 PLS— pre 정보 및 PLS-post 정보를 각각 BB descrambling을 하고 descrambling된 데이터에 대해 디코딩을 수행하여 원 래의 PLS data를 복원할 수 있다. 복원된 PLS data는 수신 장치 내의 system controller에 전달되.며, system controller는 수신 장치의 synchronization & demodulation 모들, frame parsing 모듈, demapping & decoding 모들. 및 output processor 모들에 필요한 parameter^ 공급할 수 있다.
상술한 블록들은 설계자의 의도에 따라 생략되거나, 비슷하거나 동일한 기 능을 가진 다른 블톡에 의해서 대체될 수 있다.
도 35는 본 발명의 다른 실시예에 따른 코딩 앤 모들레이션 모들을 나타 낸 도면이다.
도 35에. 도시된 코딩 앤 모들레이션 모들은 각 data pipe를 통해 전송하 는 service나 service c nponent별로 QoS를 조껄하기 위하여 , 모들은 SISO 방식을 위한 제 1 블록 (35000) , MISO 방식을 위한 제 2 블록 (35100) , MIMO 방식을 위한 제 3 블톡 (35200) 및 PLS pre/post 정보를 처리하기 위한 제 4 블록 (35300)을 포함할 수 있다. 또한 본 발명의 일 실시예에 따른 코딩 앤 모들레이션 모들은 상술한 바와 같이 설계자의 의도에 따라 각 data pipe를 동일.하게 또는 다르게 처리하기 위한 블록들을 포함할 수 있다. 도 35에. 도시된 제 1 블록 내지 제 4 블록 (35000-35300)은 제 1 블록 내지 제 4 블록과 거의 동일한 블톡들을 포함하고 있다. .
하지만, 제 1 블특 내지 제 3 블톡 (35000-35200)에 포함된 constellation mapper 블톡 (35010)의 기능이 제 1 블'톡 내지 제 3 블록에 포함된 constellation mapper 블록의 기능과 다르다는 점, 제 1 블록 내지 제 4 블.록 (35000一 35300)의 cell interleaver 및 time interleaver λ\°] 에 rotation &I/Q interleaver 블록 (35020)이 포함되어 있다는 점 및 MIMO 방식을 위한 제 3 블록 (35200)의 구성이 방식을 위한 제 3 블록의 구성이 다르다는 점에 있어서 차이가 있다.
3'5에 도시된 constellation mapper 블록 ('35.010)은 입'력된 bit
word를 complex symbol로 mapping할 수 있다.
도 35에 도시된 constellation mapper 블록 (35010)은 상술한 « 와 같이 제 블록 내지 제 3 블록 (35000-35200)에 공통적으로 적용될 수 있다. rotation &I/Q interleaver 블록 (35020)은 cell interleaver에 서 출력된 cell interleaving이 된 터의 각 complex symb이의 In- phase와 Quadrature -phase component들을 독립적으로 interleaving하여 심볼 단위로 출력할 수 있다. rotation &I/Q interleaver 블록 (35020)의 입력 데이 터 및 출력 심볼의 개수는 2개 이상이며 이는 설계자의 의도에 따라 변경 가능하다. 또한 rotation &I7Q interleaver 블록 (35020)은 in— phase 성분에' 대해서는 inter leaving을 수행하지 않을 수도 있다.
rotation &I/'Q. interleaver 블록 (35020)은 상술한 바와 같이 제 1 블톡 내지 제 4 블록 (35000— 35300).에 공통적으로 적용될 수 있다. 이 경우, rotation &I/Q interleaver 블톡 (35020)이 PLS pre/post 정보를 처리하 기 위한 제 4 블록 (35300)에 작용되는지 여부는 상술한 프리앰블을 통해 시그 널링 될 수 있다.
MIMO 방식올 위한 제 3 블톡 (35200)은 도 35에 도시된 바와 같이 , Q- block interleaver '블록 '(3'5210) 및 complex s ymbo 1 generat
(35220)을 포함할 수 있다.
Q-block interleaver 블록 (35210)은 FEC encoder로부터 입력받은 FEC encoding0] 수행된 FEC black의 parity part어 1 대해 permutation을 수행할 '수 있다. 이를 통해 LDPC H matrix의 parity part를 information
part와 동일 게 cyclic structure로 만들수 있다, Q-block interleaver 붙록 (35210)은 LDPC H matrix^ Q size를 갖는 출력 bit block들의 순서 를 permutation한 뒤, row-column block interleaving을 수행하여 최종 비트열을 생성하여 출력할 수 있다.
complex symbol generator ■블톡 (3.5220)은 Q-block interleaver 블록 (35210)에서 출력된 비트 열들을 입력받고, complex symbol^ mapping 하여 출력할 수 있다. 이 경우, complex symbol generator 블록. (35220)은 적어도 두개의 경로를 통해 심볼들을 출력할 수 있다.. 이는 설계자의 의도에 따 라 변경 가능하다.
상술한 블특들은 설계자의 의도에 따라 생략되거나, 비숫하거나 동일한기 능올 가진 다른 블록에 의해서 대체될 수 있다.
결과적으로 도 35에 도시된 바와 같이 본 발명의 다른 실시예에 따른 코 딩 앤 모들레이션 모들은 각 path별로 처리된 data pipe, PLS-pre 정보, PLS-post 정보를 프래임 스트릭쳐 모들로 출력할 수 있다.
도 36은 본 발명의 다른 실시예에 따른 demapping & decoding 모들을 나타낸 도면이다.
도 36에 도시된 demapping & decoding .모 ¾은 도 9및 도 32에서 설명 한 demapping & decoding 모들의 다른 실시예에 해당한다. 또한 도 36에 도 시된 demapping & decoding 모들은 도 35에서 설명한 코딩 앤 모들레이션 모들의 역동작을 수행할 수 있다.
도 36에 도시된 바와 같이, 본 발명의 다른 실시예에 따른 demapping &
decoding 모들은 SISO 방식을 위한 제 1 블록 (36000) , MISO 방식을 위한 제 2 블록 (36100) , MI O 방식을 위한 제 3 블톡 (36200) 및 PLS pre/post 정 보를 처리하기 위한 제 4 블톡 (36300)을 포함할 수 있다 . 또한 본 발명의 일 실시예에 따른 demapping & decoding 모들은 상술한 바와 같이 설계자의 의 도에 따라 각 data pipe를 동일하게 또는 다르게 처리하기 위한 블톡들을 포함 할 수 있다. 도 32에 도시된 제 1 블록 내지 제 4 블록 (36000-36300)은 도 32에서 설명한 제 1 블록 내지 제 4 블록 (32000-32300)과 거의 동일한 블록 들을 포함하고 있다.
하지만 , 제 1 블톡 내지 제 4 블록 (36000-36300)의 time deinterleaver 및 cell deinterleaver }이에 工 /Q deinterleaver & derotation 블록 (36010.)이 포함되어 있다는 점, 제 1 블톡 내지 제 3 블록
(36000-36200〉어) 포함된 constellation demapper 블록 (36020)의 기능이 도 32의 제 1 블록 내지 제 3 블.록 (32000— 32200)에 포함된 constellation mapper 블톡 (32030)의 기능과 다르다는 점 및 MIMO 방식을 위한 제 3 블록
(32200)의 구성이 도 32에 도시된 MIMO 방식을 위한 제 3 블록 (32200)의 구 성이 다르다는 점에 있어서 차이가 있다. 이하에서는 도 32와 동일한 블록들에. 대한 설명은 생략하고 상술한 차이점을 중심으로설명한다 .
I/Q deinterleave derotation 불톡 (36010)은 도 35에서 설명한 rotation &I/Q interleaver 블록 (35020)의 역과정을 수행할 수 있다. 즉, I/Q deinterleaver& derotation 블록 (36010)은 송신단에서 工 /Q inter leaving되어 전송된 工 및 Q component들에 대해 각각
deinterleaving 수'행할 수 있으며, 복원된 I/Q component를 갖는 complex symbol을 다시 derotation하여 출력할 수 있다.
I/Q deinterleaver& derotation 블록 (36010)은 상술한 바와 같이 제 1 블록 내자 제 4 블록 (36000-36300)에 공통적으로 적용될 수 있다. 이 경 우, I/Q deinterleaver& . d.erotation 블록 (36010)이 PLS pre/post 정보 를 처리하기 위한 제 4 블톡 (36300)에 적용되는지. 여부는 상술한 프리앰블을 통해 시그널링 될 수 있다.
constellation demapper 블록: (36020)은 '도 3.5에서 설명한 constellation mapper 블톡 (35010)의 역과정을 수행할 수 있다. 즉, constellation demapper 블톡 (36020)은 derotation을 수행하지 않고, cell deinterleaving된 데이테:에 대 §1"여 demapping을 수행할 수 있다.
MIMO 방식을 위한 제 3 블록 (36200)은 도 36에 도시된 바와 같이 , complex symbol parsing 블톡 (36210) 및 Q-block deinter leaver 블록 (36220)을 포함할 수 있다.
complex symbol parsing 블록. (36210)ᅵ은 도 35에서 설명한 complex symbol generator 블록 (35220)의 역과정을 수행할 수 있다. 즉, complex data symbol을 파싱하고, bit data로 demapping하여 출력할 수 있다. 이 경우, complex symbol parsing 블톡 (36210)은 ,작어도 두개.의 경로를 통해 complex data symbol들을 입력받을 수 있다 .
Q-block deinterleaver 불록 (36220)은 도 35에서 설명한 Q-block interleaver 블록 (3521Q)의 역과정올 수행할 수 있다. 즉, Q-block
deinterleaver 블록 (3622.0.)은 row-column deinterleaving에 의해서 Q size block들을 복원한 뒤, permutation된 각 블럭들의 순서를 원래의 순서 대로 복원한 후, parity deinterleaving을 통해서 parity bit들의 위치를 원래대로 복원하여 출력할 수 있다.
상술한 블록들은 설계자의 의도에 따라 생략되거나, 비슷하거나 동일한 기 능을 가진 다른 블록에 의해서 대체될 수 있다.
결과적으로 도 36에 도시된 바와 같이, 본 발명의 다른 실시예에 따른 de.mapping & decoding 모들은 각 path 별로 처리된 data pipe 및 PLS 정 보를 output processor로 줄력할 수 있다. 이하에서, 본 명세서에서 제 하는 BBF 전송의 오버.헤드를 줄이고 패딩 (Padding) 필드를 이용하여 다양한 기능을 추가하기 위한 새로운 BBF 헤더 구 조에 대해 구체적으로 살펴보기로 한다 .
도 37.은 본 명세서에서 제안하는 모드 어댑테이션 모들의 일 예를 나타낸 도이다.
앞서 살핀 것처럼, 인풋 포맷팅 (Input Formatting) 모들은 모드 어댑 테이션 (Mode Adaptation) 모들을 포함한다.
도 37의 모드 어댑테이션 모들의 구성은 앞서 살핀 모드 어댑테이션 모들 의 구성과 일부 상이할 수 있다.
도 37에 도시된 바와 같이, 모드 어댑테이션 모들은 프리 프로세싱 (Pre Processing 또는 Spliting, 3710) 블록, 인듯 인터페이스 (Input
Interface, 3720) 블록, 인풋 스트림 동기화 (input stream synchronizer, 3730) 블록, 딜레이 보상 ( compensating delay, 3740) 블록, 헤더 컴프레션 (Header Compression, 3750) 블톡, 널 데이터 재사용 (Null data reuse, 3760) 블톡, 널 패킷 제거 (null packet deletion, 3770). 블 록 또는 BB 프래임 헤더 삽입 (BB frame Header Insertion, 3780) 블톡 중 적어도 하나를 포함하여 구성될 수 있다.
프리 프로세싱 (pre processing) 블톡은 복수개의 입력 스트림들을 복수 개의 Data Pipe로 스폴릿팅 ( spliting) 또는 디껄티플렉싱 할 수 있다. 여기 서, Data Pipe 는 PLP (Physical Layer Pipe) 로 불릴 수도 있다. 여기 서, 입력 스트림은 TS (MPEG2-TS) , IP (Internet protocol) 및 /또는 GS (Generic stream) 일 수 있다.
실시 예에 따라 다른 형태의 입력 스트림도 가능할 수 있다,
헤더 컴프레션 블록은 패킷 헤더를 압축할 수 있다. 이는 TS 또는 IP 입 력 스트림의 전송 효을올 증가시키기 위함일 수 있다. 수신기가 이미 헤더의 어 프라이어리 (a priori) 정보를 가지고 있기 때문에, 기지 데이터 (known data) 들이 송신단에서 제거될 수 있다. 예를 들어 PID 등의 정보가 압축될 수 있고, 다른 형태의 정보들은 제거되거나 대체될 수 있다. 실시 예에 따라, 헤더 컴프 레션 블록은 널 패깃 제거 블록 뒤에 위치할 수 있다.
널 데이터 재사용 (Null data reuse) 블록은 해더 컴프레션 이후에 널 데이터를 패킷에 삽입하는 동작을 수행할 수 있다. 이 블록은 실시예에 따라 생 략될 수 있다.
BB 프래임 헤더 삽입 블록은 앞서 살핀 BB 프래임 헤더 삽입 블록과 다른 방식으로 동작할 수도 있다.
본 명세서는 BB (Base Band) 프래임의 데이터 필드 길이의 시그널링을 감소시.키는 법을 제공한다 (Data Field Length signaling reduction method) .
. 또한, 본 명세서는 BB 프래임의 FEC 블록으로의 전송에. 대한 오버헤드를 줄이기 위한 방법을 제공한다.
즉, 본 명세서에서 제안하는 새로운 BB 프래임 구성 방법은 BB 프래임 헤 더 삽입 블.특에서 수행될 수 있다.
본 명세서에서 제안하는 방법에 의하여, BB 프래임 및 BB 프래임 헤더가 구성될 수 있다. 본 명세서는 인풋 스트림이 인풋 프로세싱을 거쳐 FEC 블록으 로 전달되기 위하여, BB 프래임이 생성되는 과정에 관한 것일 수 있다.
또한, 본 명세서는 BB 프래임 헤더의 크기를 줄여서 전송 효율을 높이는 방법일 수 있다. BB 프래임 헤더 삽입 블록과 관련한 구체작인 내용은 후술하기 로 한다..
종래기술에서, BB 프래임은 데.이터 필드의 길이를 수신 장치에 알려주기 위하여 , DFL(Data f ield length)를 매 BB 프래임 헤더에 할당하였다. 상기 DFL .은 16 bit 또는 11 bit 일 수 있다. 이로 인해, 종래기술은 BBF 전송에 대한 오버해드가 크다 .
항상 같은 사이즈의 BB 프래임에서 데이터 필드의 길이가 다른 경우는, 데이터가 BB 프래임을 다 채우지 못하거나, BB 프래임이 인 밴드 시그널링 (in
band signaling) 정보를 포함하고 있는 경우일 수 있다.
또 다른 종래기술쎄서, BB 프래임은 데이터 필드의 길이를 직접 알려주는 대신 인끠케이터 (indicator)만 송신하였다. 그리고, BB 프래임은 BB 프래임 의 패딩 (padding)의 길이를 패딩에서 시그널링 해주었다, 하지만 이 경우, 인 밴드 시그널링을 고려하지 않고 있어, 인 밴드 시그널링이 운용될 경우에 제한을 받을 수 있다.
본 명세서에서 제안하는 방법은 DFL 을 줄이고 추가 필드를 삽입할 수 있. 게 하는 BB 프래임 헤더를 구성하는 방법일 수 있다. 여기서 , 추가 필드는 인 밴드 시그널링의 타입 등을 지시할 수도 있고, 다른 용도로 사용될 수도 있다. 본 명세서에서 제안하는 방법을 통해 BBF 전송에 대한 오버헤드를 최소화 할 수 있으며, 패딩 (또는 스터핑 (stuffing) ) 필드에 다양한 기능이 추가될 수 있다. 도 38은 본 명세서에서 제안하는 아웃풋 프로세서의 일 예를 나타낸 도이 다.
앞서 살핀 것처럼, 아옷풋 프로세서 (output processor)는 BB 프래임 헤더 파서 블록올 포함할 수 있다. 도 38의 아웃풋 프로세서의 구성 요소는 앞 서 살핀 아웃풋 프로세서의 구성 요소와 일부 상이할 수 있다.
도 38의 output processor는 후술할 도 5.0, 도 51 및 도 53에서 제안 된 기능, 과정 및 /또는 방법을 구현한다.
아웃풋 프로세서는 BB 프래임 해더. 파서 블록 (3810) , 널 패킷 삽빕
(Null packet insertion) 블록 (3820) , 널 데이터 재생성 (Null data regenerator) 블록 (3830) , 헤더 디컴프레션 블록 (3840) , TS 클락 재생성
(TS clock regeneration) 블록 (3850) , 디—지터 버퍼 블록 (3860) 또는 TS 재결합 (TS recombining) 불록 (3870) 중 적어도 하나를 포함하여 구성될 수 있다.
여기서, 널 패킷 삽입 블톡, TS 클락 재생성 블록, 디 -지터 버퍼 블록 및 TS 재결합 블록은 전술한 아웃풋 프로세서의 블톡들과 동일한 동작을 수행할 수 있다.
본 명세서에서 제안하는 BB 프래임 헤더 구성 방법은 수신단 (또는 수신 장치 , 수신기, 리시버 )에서는 BB 프래임 헤더 파서 블록에 대옹될 수 있다. u BB 프래암 헤더 파서 블록 (3810)은 전술한 BB 프래임 해더 파서 블록과 상이하게 동작할 수 있다. BB 프래임 헤더 파서 블톡 (3810)은 본 명세서에서 제안하는 방식에 따른 BB 프래임 해더를 파싱하는 동작을 수행할 수 있다.
본 명세서에서 제안하는 BB 프래임 및 BB 프래임 헤더의 구성방법은 후술 하기로 한다.
널 데이터 재생성 블록은 수신단의 널 데이터 재사용 블톡에 대응되는 구 성일 수 있다. 널 데이터 재생성 블톡은 아웃풋을 해더 디컴프레션 블록으로 출 력할 수 있다. 이 블록은 실시예에 따라 생략될 수 있다.
해더 디컴프레션 블록은 수신단의 헤더 컴프레션 블록에 대웅되는 구성일 수 있다. 헤더 디컴프레션 블록은 압축된 패킷 헤더의 압축을 복원할 수 있다. 전술한 바와 같이, 패킷 헤더는 TS 또는 IP 입력 스트림의 전송 효율을 증가시
키기 위해 압축되어 있을 수 있다. 실시예에 따라, 해더 디컴프레션 블톡은 실 시예에 따라 널 패킷 삽압 블록의 앞에 위치할 수 있다. 도 39는 종래 BB 프래임 구조의 일 예를 나타낸 도이다.
인풋 포맷팅 모들 특히, 모드 어댑테이션 모들로 입력된 데이터 스트림은 BICM 모들에서 FEC을 수행할 수 있도록 적절한 길이로 슬라이싱될 수 있다. 이 를 통해 BB 프래임이 생성될 수 있다.
BB 프래임의 데이터 필드의 길이는 BB 프래임의 전체 길이에서 BB 프래임 헤더의 길아를 뻔 값에 해당한다.
상가 BBF의 데이터 필드 분에 실제 UP(User Packet)이 삽입될 수 있 다.
데이터 필드의 길이는 BB 프래임 헤더의 DFL(Data Field Length) 필 드에서. 알려줄 수 있다. DFL 필드는 DFL로 표현될 수 있다.
인풋 포맷팅을 통해 생.성되는 BB 프래임은 기 설정된 FEC 블록에서 인코 명될 수 있다.
여기서, BB 프래임의 전체 길이는 고정되어 있을 수 있다.
또한, BBF의 데이터 필드의 길이가 변하는 경우는 UP 가 층분하지 않아 서 BB 프래임을 모두 채을 수 없는 경우이거나 또는 의도적으로 인 밴드 시그널 링 (in-band signaling) 정보가 포함된 경우일 수 있다.
BB 프래임을 모두 채울 수 없는 경우에는 해당 공간에 스터핑 (stuffing) 이 채워질 수 있다. 상기 스터핑 (stuffing)은 패딩 (padding )으로 표현될 수
있다. 도 40은 종래 BB 프래임 구조의 또 다른 일 예를 나타낸 도이다.
도 40b에 도시된 바와 같이, BB 프래임의 데이터 필드 (또는 Payload)에 전송될 데이터를 다 채우지 못한 경우, 스터핑 (stuffing) 바이트가 삽입될 수 있다.
상기 스터핑 바이트를 시그널링 하기 위하여 STUFFI 필드가 BBF 헤더에 삽입될 수 있다. 상기 BBF 헤더는 TS 해더일 수 있다.
상기 STUFFI 필드는 BB 프래임에 stuffing byte의 존재 여부를 나타내 는 1 bit의 지시자를 나타낸다 .
BB 프래임의 페이로드에 UP 가 모두 채워지는 경우에는 상기 스터핑 바이 트가 존재하지 않게 된다. 이 때, 상기 STUFFI 는 、0 '으로 설정될 수 있다.
BB 프래임에 UP 가 모두 채워지지 못하는 경우에는 상기 스터핑 바이트가 존재할 수 있다. 이 경우 상기 STUFFI 는 、 1' 로 설정될 수 있다.
상기 스터핑 바이트가 BB 프래임에 포함되어 있는 경우, 상기 스터핑 바 이트의 길이는 BB 프래임 페이로드의 첫 바미트를 통해 확인할 수 있다.
일 예로, 상기 BB 프래임 페이로드의 첫 바이트 값이 OxFF 인 경우, BB 프래임 페이로드에 1개의 스터핑 바이트 (1 byte의 스터핑 바이트)를 포함할 수 있다.
상기 BB 프래임 페이로드의 첫 번째 바이트 및 두 번째 바이트 값이 각각 OxFE, OxFF 인 경우, 상기 BB 프래임 페이로드에 2 의 스터핑 바이트를 포
함할 수 있다.
여기서 , 스터핑 바이트가 2개 이상 (스터끰 바이트의 크기가 2 byte 이상) 인 경우에는 첫 번째 및 두 번째 바이트 값을 각각 MSB , LSB 로 하여 스터핑 바이트의 길이를 시그.널링할 수 있다.
도 4.0a의 표에서, '은 전체 스터핑 바이트의 길이를 나타낸다.
'값이 1 바이트인 경우, 스터핑 바이트의 전체 길이를 알려주는 필드의 길이는 1 바이트 일 수 있다. 이 때, 상기 필드 값은 OxFF로 설정될 수 있다. 여기서, 상기 스터핑 바이트의 전체 길이를 알려주는 필드는 스터핑 바이 트 길이 필드로 표현될 수 밌다.
'값이 2 바이트인 경우, 스타핑 바이트 길이 필드의 길이는 2 바이트일 수 있다.
이 때, 상기 스터핑 바이트 길이 필드 값은 0XFE 및 OxFF로 설정될 수 있다.
'값이 、3 이상'일 경우 일 예로, Ν 이 3에서 65278 사이의 값을 가질 경우에도 상기 스터핑 바이트 길이 필드의 길이는 2 바이트일 수 있다.
이 때, 상기 스터핑 바이트 길이 필드는 MSB 와 LSB로 구성될 수 있다. 즉, 상기 2 byte의 스터핑 바이트 길이 필드는 전체 스터핑 바이트의 길 이를 시그널링 해줄 수 있다.
도 40에 도시된 바와 같이, MSB. 와 LSB 뒤로 추가적인 스터핑 바이트가 존재할 수 있다. 즉, 총 스터프 바이트 길이가 N 이고, MSB 및 LSB 의 길이가 2 바이트이므로, 뒤따르는 스터핑 바이트 길어는 N-2 바이트이다.
도 41은 종래 BB 프래임 구조의 또 다른 일 예를 나타낸 도이다.
도 41에 도시된 바와 같이, 스터핑 바이트와 상태를 나타내기 위하여 2bit 의 indicator가 사용될 수 있다. 상기 indicator는 PADI (Padding Indicator).로 표현될 수 있다.
BBF 페이로드 (또는 데이터 필드 또는 FEC 프래임 )에 스터핑 바이트, 즉 패딩이 포함되지 않는 경우, 상기 PADI 는 、0.0'으로 설정될 수 있다.
도 41b에 도시된 첫 번째 BB 프래임에서 , PA이는 、00'으로 설정되고, BBF 페이로드에 패딩이 존재하지 않음을 확인할 수 있다.
PADI 가 、01'언 경우, BBF 페이로드에 포함되는 패딩의 길이는 1 바이 트 임을 나타낼 수 있다.
도 41b에, 도시된 두 번째 BB 프래임에서 , PM I 값이 、01'로 설정되고, 패딩의 길이는 1 바이트임을 알 수 있다. 、£> '로 표시된 것이 패딩 바이트를 나 타낸다.
PADI 가 、10'인 경우, 패딩 바이트는 2 개 이상임을 나타낼 수 있다. 이 경우에는 패딩 필드에서 MSB 및 LSB 등을 이용하여 패딩의 길이를 시 그널링 해줄 수 있다.
도 41b에 도시된 세 번째 BB 프래임에서., PADI 값이 、10'으로 설정되고, 패딩 필드의 첫 번째 및 두 번째 바이트가 각각 MSB, LSB 로 할당된 것을 볼 수 있다.
상기 MSB, LSB 다음에 ΛΡ '로 표기된 추가적인 패딩이 존재할수 있다.
도 42는 본 명세서에서 제안하는 BB 프래임 구조의 일 예를 나타낸다. 본 명세서는 BB 프래임 및 BB 프래임 헤더의 구성에 대하여 아래와 같은 방식을 제공한다.
BB 프래임은 BB 프래임 헤더, 스터핑 필드 (stuffing field) 또는 페이. 로드 (payload) 중 적어도 하나를 포함하여 구성될 수 있다.
도 42는 상기 스터핑 필드가 상기 페이로드 앞에 위치하는 BB 프래임 구 조의 일 예를 나타낸다.
상기 스터핑 필드는 실시 예에 따라 상기 페이로드 뒤에 위치할 수도 있으 며, 이에 대해서는 도 44 및 도 45에서 구체적으로 살펴보기로 한다.
상기 스터핑 팔드 및 페이로드를 포함하여 BB 프래임 페이로드 (또는 BB 프래임 데이터 필드 또는 FEC 프래임 )라 칭할 수도 있다.
상기 B.B 프래임 헤더는 페이로드, 즉 데이터 필드의 포맷을 기술할 수 있 다 (describing) .
또한, 상기 스터핑 필드 앞에 DNP (Deleted Null Packet) 또는 ISSY (Input Stream Synchronizer) 관련 정보 등이 추가로 삽입될 수도 있 다.
살핀 것처럼, 상기 페이로드는 데이터 필드를 의미할 수 있다.
상기 BB 프래임 헤더는 STUFFI 필드를 포함할 수 있다.
상기 STUFFI 필드는 BB 프래임에 스터핑 바이트가 존재하 지 여부를 나 타내는 indicator의 역할을 할 수 있다.
상기 STUFFI 필드는 1 bit 일 수 있다. 실시 예에 따라 STUFFI 의 위 치는 변경될 수 있다.
일 예로, 상기 STUFFI 값이 、0'일 경우 BB 프래임은 스터핑 필드를 포 함하지 않고, 인밴드 시그널링 필드 역시 포함하지 않을 수 있다 .
STUFFI 값이 、1 '일 경우, BB 프래임은 스터 ¾ 필드를 포함하거나 인밴 드 시그널링. 필드를 포함할 수 있다. 즉, 상기 페이로드에 UP 이외의 정보 즉, 패딩 또는 인밴드 필드가 추가로 존재할 수 있다.
본 발명의 실시 예에 따라, STUFFI 의 값이 가지는 、0' 과 、1'이 나타 내는 의미는 서로 뒤바뀔 수도 있다.
스터핑 필드는 스터핑 필드 해더 또는 스터핑 데이터 영역 중 적어도 하나 를 포함할 수 있다.
상기 스터핑 데이터 영역은 스터핑 데이터 또는 인밴드 시그널링 정보 중 적어도 하나를 포함할 수 있다.
상기 스터광 필드 헤더는 실시 예에 따라 2 바이트일 수 있다.
또한, 상기 ^터핑 필드 헤더는 STUFF— ONE (또는 PAD_ONE) , STUFF1— TYPE (PAD— TYPE.) 또는 STUFT— LEW'(iE는 PAD_LEN) 증 적어도 하나를 포함할 수 있다.
도 44에 도시된 1st Byte는 스터끰 필드와 첫 번째 바이트를 나타낸다. 2nd Byte역시 스터핑 필드에 속할 수 있다. 실시 예쎄 따라 처음 두 바 이트 (1st Byte 및 2nd Byte)가 스터핑 필드 헤더에 해당할 수 있다.
실시 예에 따라 세 번째 바이트 (3rd Byte)부터는 스터핑 데이터 영역에
포함되거나 페이로드에 포함될 수 있다 .
PAD_ONE 필드는 실시예에 따라, STUFF— ONE 필드로 표현될 수 있다.
STUFFI 가 、1 '인 경우, STUFF_ONE 이 확인될 수 있다. STUFF— ONE 은 스터핑 바이트의 길이가 1 바이트인지 아닌지 여부를 나타낼 수 있다. STUFF— ONE 은 1 비트 (bit) 의 MSB 일 수 있다. STUFF— ONE 이 1 이라면, 스 터핑 바이트의 길이가 1 바이트일 수 있다. 이 경우, 스터핑 바이트의 길이를 나타내 주는 STUFF_LEN— LSB 는 사용되자 않을 수 있다.
또한, STUFFᅳ LEN_MSB 는 모두 0으로 설정될 수 있다. 이 경우, 실시예 에 따라 STUFF_LEN_MSB 는 모두 1 로 설정될 수도 있다. 즉, '실시예에 따라 1 바이트의 스터핑 바이트가 00000000, 11111111, 10000000 또는 01111111 의 값을 가질 수 있다.
STUFF_ONE 이 0 이라면, 스터핑 바이트의 길이가 1 바이트 보다 클 수 있다.
이 경우, 2 바이트의 스터핑 필드 헤더가 스터핑 데이터 영역의 길이 및 타입을 나타내는테 사용될 수 있다.
STUFFᅳ ONE 의 값아 나타내는 바는, 설계자에 따라 서로 뒤바뀔 수도 있 다. 즉, 1 과 0 이 나타내는 의미가 서로 뒤바뀔수도 있다.
도시된 STUFF_ONE (PA으 ONE) 은 첫번째 바이트의 첫번째 비트에 위치 될 수 있다. 이 위치는 실시예에 따라 변경 가능한 사항이다. STUFF_ONE 은 실시예에 따라 BB 프래임 해더에 위치할 수도 있다.
실시예에 따라 STUFFI 와 STUFFᅳ ONE 의 역할을 하는 2 비트의 한 필드
가 설정될 수 있다. STUFFI 와 STUFF— ONE 은 각각 1 비트이므로 2비트의 한 필드를 설정함으로써 그 역할이 대신될 수 있다. 이 필드는 BB 프래임 헤더에 위치할 수도, 스터핑 필드에 위치할 수도 있다.
PAD_LEN 은 실사예에 따라, STUFF_LEN 으로 불릴 수 있다. STUFF— LEN 은 STUFF_LEN_MSB 또는 STU FF_LEN_LSB 증 적어도 하나를 포함 할 수 있다.
STUFF_LEN_MSB- '및 STUFF—LEN— LSB 는 각각 5 비트, 8 비트의 필드 일 수 있다.
상기 STUFF— LEN— MSB '및 STUFF— LEN— LSB 필드는 전체 스터핑 필드 길이 를 나타내는데 사용될 수 있다. 실시예에 따라, STUFFᅳ LEN— MSB 및 STUFF_LEN_LSB 의 길이는 서로 바뀌어 각각 8 비트 5비트 일 수도 있다. 또한 실시예쎄 따라, 양자의 위차 또한 서로 바¾ 수 있다. 실시예에 따라, 패딩의 길이를 나타내는 필드는 스터핑 데이터 영역에 위치할 수도 있다.
종래의 경우, 처음 2 바이트를 이용하여 패딩의 길이를 표현하였다. 그러 나, 64K LDPC 를 사용하는 경우, 패딩의 길이는 최대 6370 바이트 (64k, 5/6 코드레이트, BCH 코드) 의 값을 가지게 된다. 따라서 패딩의 길이는 13 비트 (2Λ13 = 8192 바이트)로 층분히 표현될 수 있다.
따라서 , 본 명세서에서 제안하는 PAD— LEN 은 13 비트 (5 + 8)를 가질 수 있다.
이처럼 패딩의 길이를 13, 비트로 표현할 경우, 처음 2 바이트 증 여분의 2. 비트가 남게될 수 있다.
본 명세서에서는 상기 여분의 두 비트를 PAD— TYPE 으로 할당하여 , 패딩 영역이 다른 용도 (예를 들어 인 밴드 시그널링 )로 사용될 경우, 그 타입을 시그 널링 해줄 수 있는 방법을 제공한다.
STU FF_TYPE 은 실시예에 따라 PAD TYPE으로 표현될 수 았다.
STU ETᅳ TYPE 은 전술한 바와 같이, 2 비트의 필드로서, 스터핑 데이터 (또는 스터핑 데이터 영역 )의 타입을 나타낼 수 있다.
도 42에 도시된 바와 같이, STUFF— TYPE 값이 、00 '인 경우, 스터핑 데 이터 영역은 스터핑 데이터만 포함할 수 있다.
STUFF— TYPE 값이 、01 '인 경우, 특정 종류의 인밴드 시그널링 정보가 스 터핑 데이터와 함께 스터핑 데이터 영역에 포함될 수 있다.
STUFF— TYPE 값이 、10 '인 경우, 다른 종류의 인벤드 시그널링 정보가 스 터핑 데이터와 함께 스터핑 데이터 영역에 포함될 수 있다.
STUFFᅳ TYPE 값이 、1 1 '인 경우, 특정 종류 및 다른 종류의 인밴드 시그 널링: 정보가 모두 스터핑 데이터와 함께 스터핑 데이터 영역에 포함될 수 있다. 여기서 특정 종류의 인밴드 시그널링 정보란 、인 밴드 A'를 의마할 수 있 고, 다른 종류의 인밴드 시그널링 정보란 、인 밴드 B '를 의미할 수 있다.
이는 일 실시 예에 불과하고, STUFF— TYPE 값이 지시하는 타입 종류는 다양한 방식으로 변경될 수 있다.
또한, STUFF_ TYPE 은 BB 프래임 페이로드 또는 페이로드의 구성을 지시 할 수도 있다 . 예를 들어 , 페이로드 증, 잘려지지 않은 은전한 첫 번째 패킷의 위치가 지시될 수도 있다.
본 명세서에서 제안하는 바와 같이, 스터핑 필드에서 시그널링하는 경우, 인밴드 시그널링을 다른 여러 프래임들에 삽입 가능해진다 . 또한, 인 밴드 시그 널링 없이 패딩만 들어있는 경우와 구별이 가능해진다는 장점이 있다.
STUFF— TYPE 의 위치는 실시예에 따라 BB 프래임 헤더에 위치할 수도 있 다. 또는 본 실시예와 같이 스터핑 필드에 위치할 수도 있다. 실시예에 따라, STUFF— TYPE 의 길이는 변경될 수도 있다.
STUFF_TYPE 의 값이 나타내는 바는 7 설계자에 따라 서로 뒤바뀔 수도 있 다.
예를 들어, 00 이 나타내는 바와, 11 이 나타내는 바가 서로 뒤바껄 수 도 있다. 또한, 10 이 나타내는 바와 01 이 나타내는 바가 서로 뒤바뀔수도 있 다.
스터핑 데이터들은 실시예에 따라 모두 0 또는 모두 1 의 값올 가질 수 있다.
이하에서, 도 42에 도시된 case #1 부터 case #6에 구체적으로 살펴보 기로 한다,
(1) Case #1 은 BB 프래임에 스터핑 데이터 및 인 밴드 시그널링이 포 함되지 않는 경우를 나타낸다. 이 경우, STUFFI 필드는 、 0'으로 설정될 수 있다. 따라서, BB 프래임의 구조는 BB 프래임 헤더 바로 다음 데이터 영역 즉, 페이로드가 위치할 수 있다.
(2) Case #2 는 BB 프래임에 1 바이트의 스터핑 필드가 존재하고, 인밴.
드 시그널링이 존재하지 않는 경우를 나타낸다.
이 경우, STUFFI 필드는 、1'로 설정될 수 있다. 즉, BB 프래.임은 스터 핑 필드를 포함하며, 상기 스터핑 필드는 1 바이트의 크기를 가질 수 있다. 여기서, 상기 스터핑 필드의 첫 번째 비트는 STUFF— ONE 필드를 나타내며 상기 스터핑 필드의 크기가 1 바이트이므로 、1 '의 값을 가진다.
상기 스터핑 필드의 나머지 7개의 비트들은 1111111의 값을 가질 수 있 다.
따라서, 1 byte의 스터핑 필드는 11111111로 표현될 수 있다.
(3) Case #3 은 BB 프래임에 1 바이트 보다 큰 스터핑 필드가 존재하고 인밴드 시그널링이 존재하지 않는 경우를 나타낸다.
즉, 상기 스터핑 필드는 2.바이트 또는 2바이트보다 클 수 있다.
스터핑 필드가 존재하기 때문에, STUFFI 필드는 、1 '로 설정될 수 있다. 상기 스터핑 필드는 2 바이트의 스터핑 필드 헤더를 가질 수 있다. 상기 스터핑 필드 헤더의 첫 번째 바이트의 첫 번째 비트는 STUFF一 ONE 필드에 해당 된다.
상기 STUFF__ONE 필드는 상기 스터핑 필드의 크기가 1 바이트 보다 크므 로 、0'값으로 설정될 수 있다.
상기 스터핑 필드 헤더의 첫 번째 바이트의 두 번째 및 세 번째 비트는 STUFF__TYPE 필드에 해당된다.
BB 프래임의 스터핑 데이터 영역에 스터핑 데이터만 았는 경우이므로 전 술한 바와 같이, STUFFJTYPE 은 00 의 값을 가질 수 있다.
본 도면에서는 다른 실시예로서, STUFF— TYPE 이 11 값을 가지는 경우가 도시되어 있다.
즉, 이 경우는 BB 프래임의 스터핑 데이터 영역에 스터핑 데이터만 있는 경우로 STUF— TYPE 필드가 1 1 값으로 지시될 수 있다.
이 후, 스터핑 필드 헤더의 STU FF— LEN— MSB 및 STUFF— LEN— LSB 가 스 터핑 필드의 길이. 정보를 가질 수 있다. 전술한 바와 같이 스터핑 필드의 길이는 총 13 비트를 이용하여 표현될 수 있다. STUFF_LEN_MSB 및 STUFFᅳ LENᅳ LSB 이후에는 스터핑 데이터 영역이 위치할 수 있다. 이 케이스에서 스터핑 데이터 영역에는 스터핑 데이터만이 올 수 있다..
( 4 ) Ca s e # 4 는 BB 프래임에 1 바이트 보다 큰 스터핑 필드가 존재하고, 인밴드 A 시그널링이 존재하는 경우를 나타낸다.
이 경우, BB 프래임와 스터핑 데이터 영역에는 스터핑 데이터 및 인밴드 A 시그널링이 존재할 수 있다.
상기 인밴드 A 시그널링이란 전술한 특정 종류의 인밴드 시그널링올 의미 할 수 있다. 이 경우, 스터핑 팔드가 존재하기 때문에 STUFFI 는 1 값올 가질 수 있다.
상기 스터핑 필드 헤더의 첫 번째 바이트와 첫 번째 버트는 STUFF— ONE 필드로서, 스터핑 필드의 크기가 1 바이트 보다 크므로 、0 '의. 값을 가질 수 있 다.
스터핑 필드 해더의 첫 번째 바이트의 두 번째, 세 번째 비트는 전술한 STU FF— TYPE 필드일 수 있다.
BB 프래임의 스터핑 데이터 영역에 인밴드 A 시그널링이 존재하는 경우이 므로 전술한 바와 같이, STU FT_TYPE 은 10 의 값을 가질 수 있다. 실시예에 따라 이 값은 01 일 수도 있다.
이 후, 스터핑 필드 헤더의 STUFF— LEN_MSB 및 STUFF— LEN—LSB 가 스 터핑 필도의 길이 정보를 가질 수 있다. 전술한 바와 같이 스터핑 필드의 길이는 총 13 비트를 이용하여 표현될 수 있다. STUFF— LEN— MSB 및 STUFF_LEN_LSB 이후에는 스터핑 데이터 영역이 위치할 수 있다. 이 케이스에서 스터핑 데이터 영역에는 스터명 데이터 외에도 인밴드 A 시그널링이 존재할 수 있다.
( 5 ) Ca s e # 5 는 BB 프래임에 1 바이트 보다 큰 스터핑 필드가 존재하고, 인밴드 B 시그널링이 존재하는 경우일 수 있다.
이 경우, BB 프래임의 스터핑 데이터 영역에는 스터핑 데이터 및 인밴드 B 시그널링이 존재할 수 있다.
상기 인밴드 B 시그널링이란 전술한 다른 종류의 인밴드 시그널링을 의미 할 수 있다. 이 경우, 스터핑 필드가 존재하기 때문에 STU ETI 는 1 값을 가질 수 있다.
스터핑 필드 헤더의 첫 번째 바이트의 첫 번째 비트는 STUFF_ONE 필드로 서, 스터핑 필드의 크기가 1 바이트 보다 크므로 ◦의 값을 가질 수 있다.
스터핑 필드 헤더의 첫 번째 바이트의 두 번째 및. 세 번째 비트는 전술한 STUFF— TYPE 팔드일 수 있다. BB 프래임의 스터핑 데이터 영역에 인밴드 B 시 그널링이 존재하는 경우이므로 전술한 바와 같이, STU FF_TYPE 은 01 의 값을 가질 수 었다. 실시예에 따라 이 값은 10 일 수도 있다.
이 후, 스터핑 필드 헤더의 STUFF_LEN— MSB 및 STUFF_LEN_LSB 가 스 터핑 필드의 길이 정보를 가질 수 있다. 전술한 바와 같이 스터핑 필드의 길이는 총 13 비트를 이용하여 표현될 수 있다. STUFT LEN MSB '및 . STUFF LEN LSB 이후에는 스터핑 데이터 영역이 위치할 수 있다. 이 케이스에서 스터핑 데이터 영역에는 스터핑 데이터 외에도 인밴드 B 시그널링이 존재할 수 있다.
( 6 ) Cas e # 6 은 BB 프래임에 1 바이트 보다 큰 스터핑 필드가 존재하고, 인밴드 A 및 B 시그널링이 존재하는 경우일 수 있다.
이 경우, BB 프래임의 스터핑 데이터 영역.에는, 스터핑 데어터 및 인벤드 A 및 B 시그널링이 모두 존재할 수 있다.
이 경우, STUFFI 는 1 값을 가질 수 있다. 스터핑 필드 해더의 첫 번째 바이트의 첫 번째 비트는 STUFF— ONE 필드로서, 스터굉 필드의 크기가 1 바이트 보다 크므로 0의 값을 가질 수 있다. 스터핑 필드 헤더의 첫 번째 바이트의 두 번째, 세 번째 비 ^는 전술한 STUFF TYPE 필드일 수 있다. BB 프래임의 스터 핑 데이터 영역에 인밴드 A 및 B 시그널링이 존재하는 경우이므로 전술한 바와 같이, STUFF— TYPE 은 1 1 의 값올 가질 수 있다.
본 도면에서는 다른 실시예로서, STUFFJTYPE 이 00 값을 가지는 경우가 도시되어 있다. 즉, 이 경우는 스터핑 데이터 영역에 인밴드 A 및 B 시그널링이 모두 존재하는 경우가 STU F TYPE 필드이 00 값으로 지시될 수 있다.
이 후 스터핑 필드 해더의 STUFF— LEN— MSB 및 STU'FF— LEN— LSB 가 스터.. 핑 필드의 길이 정보를 가질 수 있다. 전술한 바와 같이 스터핑 필드의 길이는 총 13 비트를 이용하여 표현될 수 있다.
STUFF— LENᅳ MSB 및 STUFFᅳ LEN— LSB 이후에는 스터핑 데이터 영역이 위 치할 수 있다. 이 케이스에서 스터핑 데이터 영역에는 스터핑 데이터 외에도 인 밴드 A 및 B 시그널링이 존재할 수 있다. 도 43은 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도아다.
도 43 (a)는 패딩 즉, 스터핑 데이터 없이 데이터만 있는 경우의 BB 프래 임일 수 았다.
BB 프래임 헤더의 STUFFI 가 0 값을 가지고 있올 수 있다. BB 프래임 해더 뒤로 스터핑 필드 없이 바로 페이로드가 위치함을 알 수 있다. 도 42의 Case #1 에 해당할 수 있다.
도 43 (b) 는 1 바이트의 패딩을 가지는 경우일 수 있다.
이 경우, BB 프래임 헤더의 STUFF工 가 1 의 값을 가질 수 있다. 첫 번 째 바아트와 첫 번째 비트는 STUFFᅳ ONE 으로서 1의 값을 가질 수 있다. 이는 패딩이 1 바이트 임을 의미할 수 있다. 도 43에서, 패딩의 각 비트는 11111111 의 값을 가질 수 았다 (OxFF) . 또는, 실시예에 따라 10000000 의 값을 가질 수도 있다. 도 42의 Case #2 에 해당할 수 있다.
도 43 (c)는 n 바이트의 패딩을 가지는 경우일 수 있다.
어 경우, BB 프래임 해더의 STUFFI 가 1의 값을 가질 수 있다. 또한, STUFF— ONE은 0 의 값을 가질 수 있다 . STUFFᅳ TYPE 은 인 밴드 시그널링 없 이 스터핑 데이터만 쓰이고 있다는 점을 지시할 수 있다.
즉, 실시예에 따라, STUFF— TYPE 은 00 의 값을 가질 수도 있다.
이후, 나머지 13 비트는 스터핑 필드의 길이가 n 바이토임을 지시할 수 있다. °1 13 비트는 STUFF_LEN_MSB 및 STUFF_LEN_LSB 일 수 있다. STUFF— LEN— MSB 및 STUFF— LEN—LSB 뒤로는 스터핑 데이터들이 을 수 있다.. 도 42의 Case #3 증 스터핑 필드가 3 바이트 이상인 경우에 해당할 수 있다. 도 43 (d)는 인 밴드 A 시그널링과 함께 n 바이트의 패딩을 가지는 경우 일 수 있다.
이 경우, BB 프래임 헤더의 STUFFI 가 1 의 값을 가질 수 있다. 또한, STUFF_ONE 은 0 의 값을 가질 수 있다 . STUFFᅳ TYPE 은 인 밴드 Ά 시그널링 이 사용되고 있음을 지사할 수 있다.
즉, 실시예에. 따라 STUFFᅳ TYPE 은 이 의 값을 가질 수도 있다. STUFF— TYPE 의 값 자체는 전술한 바와 같이 변경될 수 있다. 이후 나머지 13 비트는 스터핑 필드의 길이가 n 바이트임을 지시할 수 있다. 이 13 비트는 STUFF一 LEN— MSB 및 STUFFᅳ LEN_LSB 일 수 있다. STUFF_LEN_MSB 및 STUFFᅳ LE.N— LSB 뒤로는 인 밴드 A 시그널링 데이터들이 을 수 있다. 도 42의 Case #4 에 해당할 수 있다.
도 43 (e)는 인 밴드 B 시그널링과 함께 n 바이트의 패딩을 가지는 경우 일 수 있다.
이 경우, BB 프래임 헤더의 STUFFI 가 1 의 값올 가질 수 있다, 또한, STUFF_O E 은 ◦ 의 값을 가질 수 있다. STUFFᅳ TYPE은 인 밴드 B 사그널링이 사용되고 있음을 지시할 수 있다.
즉, 실시예에 따라 STUFF— TYPE 은 10 의 값을 가질 수도 있다. STUFF_TYPE 의 값 자체는 전술한 바와 같이 변경될 수 있다.
이후, 나머지 13 비트는 스터핑. 필드의 길이가 n 바이트임을 지시할 수 있다.
이 13 비트는 STUFFᅳ L.EN—MSB 및 STUFF— LEN—LSB. 일 수 있다. STUFF_LEN_MSB 및 STUFF_LEN_LSB 뒤로는 인 밴드 B 시그널링 데이터들이 올 수.있다. 도 42의 Case #5 에 해당할 수 있다.
도 43 (f)는 인 밴드 A 및 B 시그널링과 함께 n .바이트의 패딩을 가지는. 경우일 수 있다.
이 경우, BB 프래임 헤더의 STUFFI 가 1 의 값을 가질 수 있다. 또한, STUFF— ONE 은 0 의 값을 가질 수 있다. STUFF_TYPE 은 인 밴드 A 및 B 시그 널링이 모두 사용되고 있음을 지시할 수 있다.
즉, 실시예에 따라, STUFF— TYPE 은 11 의 값을 가질 수도 있다. STUFF— TYPE 의 값 자체는 전슬한 바와 같이 변경될 수 았다. 이후 나머지 13 비트는 스터핑 필드의 길이가 n 바이트임을 지시할 수 있다. 이 13 비트는 STUFF_LEN_MSB 및 STUFF_LEN_LSB 일 수 있다. STUFF_LEN_MSB 및 STUFF_LEN_LSB 뒤로는 인 밴드 A 및 B 시그널링 데이터들이 을 수 있다. 도 38의 Case #6 에 해당할 수 있다. 도 44는 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 .44는 스터핑 필드 (Stuffing field)가 BB 프래임의 끝 (페이로드 다 음)에 위치하는 경우의 BB 프래임 구조의 일 예를 .나타낸다.
BB 프래임은 BB.F 헤더 및 BB 프래임 페이로드를 포함한다 .
상기 BBF 헤더는 BBF 데이터 필드의 포맷을 나타내기 위해 BBF 프래임 페이로드 앞에 삽입된다 .
상기 BBF 해더는 2 bytes의 고정된 길이를 가질 수 있다.
상기 BBF 헤더는 BB 프래임에 스터핑 (Stuffing) 또는 패딩이 있는지 여 부를 나타내는 indicator에 해당하는 STUFFI 필드를 포함한다. 상기 STUFFI 필드는 1 bit로 표현될 수 있다.
상기 BB 프래임 페이로드는 스터핑 필드 및 페이로드를 포함할 수 있다 . 상기 스터핑 필드는 상기 B.B 프래임 페이로드에 UP가 모두 채워지지 않는 경우에 포함된다.
일 예로, 상기 STUFFI 필드가 、1'로 설정되는 경우, 상기 BB 프래임 페 이로드는 상기 스터핑 필드를 포함할 수 있다.
상기 페이로 H는 UP (User Packet)이 포함되는 영역을 말한다.
상기 스터핑 필드는 스터핑 헤더 필드 (또는 스터핑 필드 해더 ) 및 스터핑 데이터 (영역)으로 구성될 수 있다.
상기 스터핑 데이터 영역은 스터핑 데이터 필드 또는 스터핑 데이터로 표 현될 수 있다.
상기 스터핑 데이터 영역에는 스터핑 데이터, In-Band Signaling 정보 둥이 포함될 수 있다.
상기 스터핑 헤더 필드는 STUFF_ONE 필드, STUFFᅳ TYPE 필드 및 STUFF— LEN 필드를 포함할 수 있다.
상기 STUFF— LEN 필드는 상기 스터핑 해더 필드를 포함하는 전체 스터핑 필드의 길이를 나타내며, STUFF—LEN—MSB 필드 및 STUFF一 LEN— LSB 필드를 포 함할 수 있다. 상기 STUFF— LEN 필드는 13 bit로 표현된다.
상기 STUFF—. ONE 필드는 상기 스터핑 필드의 길이가 1 byte 인지 아닌지 를 나타내는 1 bit의 필드를 말한다.
일 예로, 상기 STUFF— ONE 필드가 、1 '로 설정된 경우, 상기 스터핑 필드 의 길이는 1 byte임을 나타낸다. 이 경우, 상기 STUFF_LEN— LSB 필드는 상기 스터핑 필드 즉, STUFFᅳ LEN 필드에 포함되지 않는다.
만약, 상기 STUFF_ONE 필드가 、0 '으로 설정된 경우, 상기 스터핑 필드 의 길이는 1 byte 보다 큼을 나타낸다. 이 경우, 상기 스터핑 헤더의 2 bytes 는 스터핑 데이터의 타입과 길이를 나타내기 위해 사용된다.
즉, 상기 STUFF— TYPE 필드는 스터핑 데이터의 타입을 나타내며, 2 bit 로 표현될 수 있다.
아래 표 34는 도 44의 STUFF TYPE 필드의 일 예를 나타낸다.
표 34 및 도 44를 참조하면, STUFF— TYPE 필드가 (1)、00'로 설정된 경 터핑 데이터 영역은 스터핑 데이터로만 사용되며, (2) 、01'로 설정된 경
우, 스터핑 데이터 영역은 In-Band A Signaling 정보와 스터핑 데이터로 사 용되며 , (.3) 、10'로 설정된 경우, 스터핑 데이터 영역은 In-Band B Signaling 정보와 스터핑 데이터로 사용되며 , (4) 、: 11'로 설정된 경우, 스터 핑 데이터 영역은 In-Band Λ Signaling 정보, In-Band B Signaling 정보 및 스터핑 데이터로 사용된다.
표 34에서 In-Band A는 In-Band一工 SS.Y일 수 있고, In-Band B는 In- Band一 PLS일 수 있다.
상기 STUFF_LENᅳ MSB 필드는 상기 스터핑 헤더 필드를 포함하는 전체 스 터핑 필드 길이의 MSB (Most Significant Bit) 값을 나타내며, 5 bit로 표 현된다.
일 예로, STUFF— ONE 필드가 、1'로 설정된 경우, 상기 STUFF— LEN— MSB 필드는 、11111'로 표현될 수 있다. 또는, 、00000'으로 설정될 수도 있다. 상기 STUFF— LENᅳ LSB 필드는 전체 스터핑 필드 길이의 LSB (Least Significant) 값을 나타내며, 8 bit로 표현된다.
상기 스터핑 더 H터 필드는 Stuffing 및 /또는 in—band signaling 필 드를 포함할 수 있다.
여기서,. 'Stuffing 및 /또는 inᅳ band signaling'는 Stuffing, inᅳ band signaling 또는 Stuffing 및 in-band signaling를 의미한다.
즉, 및 /또는 B'의 표현은 A 또는 B 중 적어도 어느 하나의 의미와 동 일할 수 있다.
도 44를 참조하면 , 스터핑 필드의 Nth Byte의 여 g 번째 비트는
STUFF— ONE 필드를 나타내며, Nth Byte의 여섯 번째 및 일곱 번째 비트는 STUFF_TYPE 필드를 나타내며, 스터핑 필드의 Nth Byte의 첫 번째 비트 내지 다섯 번째 비트는 STUFF_LENᅳ LSB 필드를 나타내며, 스터핑 필드의 (N-l) th Byte는 STUFF_LENᅳ MSB 필드를 나타냄을 볼 수 있다.
또한, 스터핑 필드의 (N-2) th Byte부터 데이터 (UP) 또는 스터핑 데이 터 또는 In— Band A 데이터 또는 工 n-Band B 데이터 ΪΕ는 In— Band A 및 B 데 이터를 나타내는 것을 볼 수 있다.
도 44의 Case #1 내지 Case # 6에 대한 좀 더 구체적인 설명은 각각 대응되는 도 42의 Case #1 내지 Case # 6의—설명을 참조하기로 한다.
도 44의 프래임 구조는 도 42의 프래임 구조와 동일한 기능을 수행할 수 있다.
도 44에 도시된 BB 프래임 구조와 같이, 스터핑 필드가 BB 프래임의 끝 에 위치하는 경우, 수신 장치에서 스터핑 확인 없이 UP (User Packet)를 바로 수신할 수 있어 U 에 대한 access 시간이 도 38에 도시된 BB 프래임 구조에 비해 짧아지는 효과가 있다.
도 45는 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 45는 스터핑 필드가 BB 프래임의 마지막에 위치 (또는 페이로드, FEC 프래임 다음쎄 위치)하는 경우의 다양한 BB 프래임 구조를 나타낸다.
도 45의 프래임 구조는 도 43의 프래임 구조와 스터핑 필드의 위치만 다 르고 다른 부분은 모두 동일하므로, 도 45에 대한 구체적인 설명은 도 43을 참
조하기로 한다. 도 46은 다양한 BB 프래임 구조에서 BB 프래임 전송에 대한 오버헤드를 계산한 결과를 비교하여 도시한 도면이다.
DVB-T2 로 표기된 그래프는, 전술한 종래 기술의 오버해드 그래프일 수 았다. DVB-T2 란, Digital Video Broadcasting (DVB) 의 지상파 TV 방 송 시스템 ( terrestrial television broadcasting system) 관련 표준을 의미할 수 있다. DVB-T2 란, 유럽의 차세대 지상파 방송에 관련한 표준을 의미 할 수 있다. DVB-T2 로 표기된 그래프는, 이 표준 기술에 따른 BB 프래임에 있 어서, 그 오버헤드를 계산한 그래프일 수 있다.
MH 로 표기된 그래프는, 전술한 다른 종래 기술의 오버해드 그래프일 수 있다 . H 란, CEA (Consumer Electronics Association) 의 모바일 /핸드 헬드 (Mobile/Handheld) DTV 시스템 관련 표준을 의미할 수 있다. MH 란, 북 미 모바일 핸드헬드 (mobile handheld) 관련 표준을 의미할 수 있다. MH 로 표기된 그래^는, 이 표준 기술에 따른 BB 프래임에 있어서, 그 오버헤드를 계 산한 그래프일 수 있다.
SS&SN 으로 표기된 그래프는, 전술한 또 다른 종래 기술.의 오버헤드 그래 프일 수 있다. S.S&SN 은 종래 기술 중 하나를 의미할 수 있다. 이 종래 기술에 서 제시하는 방법에 의하여 BB 프래임 및 BB 프래임 헤더를 구성했을 때의 오버 헤드를 계산한 그래프가, SS&SN 으로 표기된 그래프로 도시되어 있다.
아래 표 35는 각 BB 프래임 전송 시 , 오버헤드를 계산한 결과를 나타낸
표이다.
[표 35 ]
오버해드는 데 o 터 필드의 길이.를 나타내는 필드의 오버헤드를 의미할 수 종래기술은 매 BB 프래임에 2 바이트의 필드를 사용하므로, 오버헤드를 최대 0 . 22 % 를 가질 수 있다.
다른 종래기술은 1 비트의 필드만을 사용하므로, 오버헤드를 최대 0 . 0139 % 만올 가질 수 있다. 가장 낮은 경우일 수 있다.
또 다른 종래기술은 2 비토의 필드를 사용할 수 있다. 이 경우, 오버헤드 는 다른 종래기슬에 비하여 두배일 수 있다.
LG 로 표기된 그래프는, 본 발명에 의한 오버헤드 그래프일 수 있다. 본 발명의 경우, 스터핑필드의 시그널링을 위하여 1 비트의 필드만올 사용할 수 있 다 . 따라서 오버헤드가 최소가 될 수 있다 . 또한, 추가적으로 여분의 .2 비트 필 드를 마련함으로써, 인 밴드 시그널링의 타입등을 지시하는데 활용할 수 있다는 장점이 있다. 본 발명은 이 여분의 필드를 이용하여, BB 프래임의 구성을 나타
내는 등, 다른 용도로도 이용 가능한 구조를 지원할 수 있다.
도 47은 종래 BB 프래임 구조의 일 예를 나타낸다.
도 47에 도시된 ti와 같이, BB 프래임은 Header, Optional Header 및 Payload Data를 포함하여 구성된다 .
상기 Header는 PSPMI (Packet Start Pointer Mode Indicator) 필 드, PADI (Padding Indicator) 필ᅵ드, PKTSPTR_LSB( Packet Start Pointer Low Significant Bits) 필드를 포함한다.
-¾- ] PSPMI 필드는 PKTSPTR. (Packet Start Pointer) ¾H f short mode인지 또는 long mode인지를 나타내는 .1 bit 크기의 플래그 필드를 말한 다- 상기 PKTSPTR (Packet Start Pointer) 필드는 SYN.CD 필드와 동일.한 개념일 수 있다.
즉, 상기 PSPMI 필드는 PKTSPTR (Packet .Start Pointer) 필드의 길 이가 짧은지 또는 긴지를 표시해주는 풀래그를 말한다 .
상기 PKTSPTRᅳ LSB ('Packet Start Pointer Low Significant Bits) 필드는 13 bit와 . PKTSPTR (Packet Start Pointer) 필드의 5 LSB bits를 나타낸다.
상기 Optional Header는 PKTSPTR_MSB( Packet Start Pointer Most Significant Bits) 필드, 패딩 (PADDING) 필드를 포함할 수 있다. 상기 PKTSPTR MSB 필드는 13 bit의 PKTSPTR ( Packet Start
Pointer) 필드의 8 MSB .bits를 나타낸다.
또한, 상기 패딩 필드는 PADL (Padding Data Length) 필드 및 PADDING— DATA 필드를 포함할 수 있다.
상기 PADL 필드는 패딩 데이터 필드의 길이를 나타내며, 16 bit 크기를 가진다.
상기 PADDING_DATA 필드 가변적인 길이를 가지며, 패딩 정보를 나타낸 다.
도 47에 도시된 바와 같이, BB 프래임 구조는 최대 13 byte 의 (Payload) Data field의 길이를 표현하기 위해, 상기 Data field의 길이를 나타내는 정보 (예 : OFL)를 사용하지 않고 PADDING 필드의 길이를 전송하여: 수 신 장치에서 데이터 필드의 길이를 계산하도록 되어 있다.
여기서 , 상기 패딩 필드의 길이는 BB 프래임의 payload Data size - 데이터 필드 길이에 해당한다.
BB 프래임에 Padding 필드 7]· 존재하지 않는 경우에는 BB Frame size 를 이용하여 DFL (Data Field Length)을 계산한다.
상기 BB 프래임에 Padding 필드가 있는 경우에는 BB 프래임 header 에 2 bit의 PADI 를 포함함으로써 Padding 의 길이를 알려주게 된다,
더 효율적으로 FEC 블록으로 BBF(Ba.seBand Frame)을 전송하기 위해 즉, BB Frame header 전송에 대한 오버헤드를 줄이기 위해서, PKTSPRT 필드 를 PKTSPTR—LS'B 및 PKTSPTRᅳ MSB로 나누어 운용을 한다.
즉, PKTSPTR 필드는 2 byte의 3기까지 지원 가능하나, 상기 PKTSPTR
필드의 길아가 짧을 경우 (≤31 byte) , PKTSPTR_LSB 만 사용할 수 있어 상기 PKTSPTR 필드의 전송 크기를 1 byte 로 줄일 수 있다.
하지만, PKTSPTR— LSB의 길이 7 5 bit로 짧기 때문에 , PKTSPTR 필드 의 크기가 31 byte 이하일 경우에만 1 byte의 BBF 헤더 구성이 가능하다는 단 점이 있다.
도 39에서 살핀 바와 같이, 종래의 BB Frame 은 BB Frame 의 data 필 드의 길이를 수신 장치 (또는 수신단)에 알려주기 위해 n^data field length : 16bit, libit)를 매 BB frame header에 할당하여 사용하고 있 어 BB Frame을 FEC 불록으로 전송하는데 있어. overhead가 크게 발생한다. 따라서, BB 프래임 해더에 대한 전송 효율을 높이고, 에러 확인 (error check)의 새로운 기능을 추가하기 위한 새로운 BB 프래임 구조에 대해 구체적 으로 살펴보기로 한다.
즉, 본 명세서는 BB 프래임 헤더에 포함되는 SYNCD 필드의 크기를 조절 하여 전체적으로 BB 프래임 헤더의 크기를 줄이는 방법, BB 프래임 헤더 내 여 분의 1 bit를 활용하여 에러 확인을 수행하는 방법 등을 제공한다. 이하, 본 명세서에서 제안하는 방법 및 BB 프래임 구조는 송신 장차에서 는 BB frame Header Insertion 블톡에서, 수신 '장치에서는 BB frame Header Parser 블록에서 동작한다.
도 48은 본 명세서에서 제.안하는 BB 프래임 구조의 일 예를 나타낸 도이
다.
도 48a의 input stream은 인풋 포맷팅 모들의 mode adaptation 모들 을 통해 도 48b의 BB frame 구조를 형성한다.
도 48에 도시된 바와 같이, 다수의 packet들을 포함하는 input stream 은 mode adaptation 모들을 통해 페이로드 ( Payload)로 슬라이싱 ( slicing) 또는 매핑되고, 상기 페이로드 앞에 상기 페이로드와 관련된 정보를 포함하는 헤 더가 부가된다.
상기 페이로드는 BB 프래임 데이터 필드로 표현될 수 있다.
^"기 헤ᅵ더는 GPTIO I 필드, STUFFI 필드, SY CD_LSB 필드, SYNCD_MSB 필드, Checksum 필드 또는 Stuffing 필드 증 적ᅵ어도 하나를' 포 함하여 구성될 수 있다.
앞서 살핀 바와 같이, 상기 Stuffing 필드는 Stuffing Header 필드 및 Stuffing Byte 필드를 포함할 수 있다.
상기 Stuffing Byte 필드는 스터핑 데이터 필드 또는 스터핑 데이터 영 역으로 표현될 수도 었다.
상기 GPTIO I 필드, STUFFI 필드 및 SYNCD_LSB 필드를 포함하는 BB 프래임 헤더가 정의될 수 있고, SYNCD— MSB 필드 및 Checksum 필드를 포함하 는 Option Header가 정의될 수도 있다.
도 48의 경우, BB 프래임 헤더 및 Option 헤더가 정의된 것을 볼 수 있 다.
또한, 상기 스터핑 필드는 상기 헤더에 포함될 수도 있고, 상기 헤더에
포함되지 않을 수도 있다.
상기 스터핑 필드가 상기 헤더에 포함되지 않는 경우에는 상기 페이로드와 함께 BB 프래임 페이로드를 구성할 수 있다 .
상기 스터핑 필드는 페이로드 앞에 위치하거나 (도 48) 상기 페이로드 다 음 (뒤 )에 위치할 수도 있다.
SYNCD 필드는 데이터 필드의 시작에서 상기 데이터 필드에서 시작하는 첫 번째 전송되는 UP (User Packet)의 시작까지의 거리를 나타낼 수 있다.
여기서, 상기 SYNCD 필드는 SYNCD— LSB 필드 및 SYNCD— MSB 필드로 구 분될 수 있으며, 13 bit의 크기를 가진다.
상기 SYNCD— LSB' 필드는 SYNCD■ 2 LSB (Least Significant Bit)를 나타내는 값으로, 6 bits의 크기를 가지며, 최대 63 byte 의 SYNCD를 표현할 수 있다.
도 48에 도시된 바와 같이, 해더가 BB 프래임 헤더와 Option Header로 구분되는 경우, 상기 SYNCD— LSB 필드는 상기 BB 프래임 헤더에 포함될 수 있 다.
또한, 상기 SYNCD—MSB. 필드는 SYN.CD 의 MSB (Most Significant Bit) 를 나타내는 값으로, 7 bits의 크기를 가진다.
도 48에 도시된 바와 같이, 헤더가 BB 프래임 헤더와 Option Header로 구분되는 경우, 상기 SYNCD— MSB 필드는 상기 Option header 에 포함될 수 있다.
상기 SYNCD— MSB 필드는 OPTIONI 필드에 의해 사용 유무가 정해진다.
상기 ΟΡΤΊΟΝΙ 필드는 Payload 를 통해 전송되는 packet 증 새롭게 시 작되는 packet 의 위치가 SYNCD— LSB.( 6bit )로 표현할 수 있는지 여부를 나타 낸다.
일 예로, 상기 OPTIONI 필드가 、0 '으로 설정된 경우, Payload 를 통해 전송되는 packet 증 새롭게 시작되는 packet 의 위치 7 SYNCD— LSB (:6bit)로 표현할 수 있음을 나타낸다.
상기 OPTIONI 필드가 、1 '로 설정된 경우, Payload 를 통해 전송되는 packet 중 새롭게 시작되는 packet 의 위치가 SYNCD— LSB ( 6bit )로 표현할 수 없는 경우를 나타낸다.
따라서 , 상기 . OPTIONI 필드가 、: I'로 설정된 경우, SYNCD_LSB 필드 (6 bit.) 및 SYNCD— MSB 필드 (7 bit) # 이용하여 Payload 내 새롭게 시작되는 Packet의 위치를 나타내야 한다.
여기서, 상기 SYNCD_MSB 필드가 Option header에 포함되는 경우에는 상기 Option Header가 BB 프래임에 포함된다.
상기 STUFFI 필드는 1. bit의 크기를 7 지며, BB 프래임에 Stuffing 필드 (또는 stuffing byte) 또는 in-band signaling 필드가 존재하는지를 나타내는 indicator를 말한다.
상기 체크-섬 (Check-sum) 필드는 1 bit의 크기로, BB 프래임 헤더 또 는 OPTIONI 필드의 에러 확인을 위한 용도로 사용될 수 있다.
상기 체크-섬 (Check-sum) 필드는 헤더가 BB 프래밈 헤더 및 Option Header로 구분되는 경우, 상기 Option Header에 포함될 수 있다.
살핀 것처럼, 상기 Stuffing 필드는 STUFFING Header 및 STUFFING Byte를 포함한다.
도 48의 SYNCD—LSB 필드와 도 43의 PKTSPTR一 LSB 필드는 동일한 의미 로 사용될 수 있다.
여기서, 상기 PKTSPTRᅳ LSB 필드의 크기는 5 bits인 반면, 본 명세서에 서 제안하는 도 48의 SYNCDᅳ LSB 필드의 크기는 6 bits로 1 bit 증가하게 된 다.
뜩, 5 bits의 PKTSPTR^LSB 필드로 표현할 수 있는 PKTSPTR의 길이는 최대 31 (25-1) bytes임에 비해, 6 bits의 SYNCD_LSB 필드로 표현할 수 있 는 SYNCD의 길이는 63 (26-1) bytes로 약 2배가 증가하게 된다.
즉, 본 명세서에서 제안하는 SYNCD— LSB 필드의 크기 조절을 통해 SYNC으 MSB 필드가 해더 또는 BB 프래임 헤더 또는 Option 해더에 추가되는 경우가 줄어들게 되어, BB 프래임의 전송에 대한 오버헤드를 줄일 수 있게 된다. 예를 들어, 188 byte의 MPEG2-TS stream을 전송한다고 가정해 보자.
(1) 도 47의 BB 프래임 구조의 경우, 188 byte의 TS packet을 전송하 기 위해서 BB 프래임 해더에 PKTSPTR一 LSB 필드만이 포함되는 경우 (즉, P TSPTR 길이가 31 byte 이하의 값을 가지는 경우)는 약 16.49% (31 byte/188 byte)어) 해당된다.
즉, 16.49%에 해당하는 BB 프래임은 1 byte의 크기를 가지는 해더를 포 함하며, 나머지 83.51%.에 해당하는 BB 프래임은 2 byte의 크기를 가지는 해더 를 포함한다.
여기서, 상기 헤더는 페이로드와 관련된 포맷을 나타내며, BB 프래임 해 더를 의미하거나, 또는 BB 프래임 헤더 및 Option 헤더를 포함하는 의미일 수 있다.
따라서, 평균적으로 BB 프래임은 1.83 byte 의 크기를 가지는 해더를 포함하게 된다.
(2) 반면에, 도 48의 BB 프래임 구조의 경우, . 188 byte의 TS packet 을 전송하기 위해서 BB 프래임 헤더에 SYNCD—LSB 필드만이 포함되는 경우 (즉, SYNCD 길이가. 63 byte 이하의 값을 가지는 경우)는 약 33.51% (63 byte/ 188 byte)에 해당된다. - 즉, 33.51%에 해당하는 BB 프래임은 1 byte와 크기를 가지는 해더를 포 함하며 , 나머지 66.49%에 해당하는 BB 프래임은 2 byte의 크기를 가지는 헤더 를 포함한다.
따라서, 평균적으로 BB 프래임은 1.66 byte 의 크기를 가지는 BB 프래 임 헤더를 포함하게 됨으로 인해 도 47의 BB 프래임 구조를 가지는 경우보다 BB 프래임 전송에 대한 오버헤드를 크게 줄일 수 있는 것을 알 수 있다 .
또한, 도 48의 BB 프래임 구조는 Optional Header에 포함되는 1 bit 를 해더의 checksum 1 bit 로 사용하거나 또는 상기 헤더에 포함되는 OPTIONI 필드의 check-sum 1 bit로 사용함으로써, 헤더에 대한 에러를 검출 할 수 있는 추가 기능을 수행할 수 있게 된다. 도 49는 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타
낸 도이다.
도 49의 BB 프래임 구조는 도 48의 BB 프래임 구조와 SYNC으 LSB 필드 /SYNCD— MSB 필드의 크기와 STUFFI 필드의 위치에 있어 상이하고, 다른 부분 은 동일하다.
이하에서는 도 48의 BB 프래임 구조와 동일한 부분에 대한 설명은 생략하 고 차이가 나는 부분 위주로 살펴보기로 한다 .
OPTIONI 필드 및 SYNCD_LSB 필드가 합쳐져서 BB 프래임 헤더로 정의될 수 있으며, SYNCD_MSB 필드, STUFFI 필드 및 Checksum 필드가 합쳐져서 Option Header로 정의될 수 있다.
또한, OPT.IONI 필드, SYNCD— LSB 필드, SYNCDᅳ MSB 필드, STUFFI 필 드, Checksum 필드가 합쳐져서 하나의 헤더로 정의될 수 있다.
이 경우, 상기 해더를 BB 프래임 헤더로 표현할 수도 있다.
또 다른 일 예로서, 상기 STUFFI 필드 및 상기 Checksum 필드는 하나의 특정 필드로 합쳐질 수 있다. 이에 대해서는 후술할 도 50 및 도 51에서 구체적 으로 설명하기로 한다.도 49에 도시된 바와 같이 , 상기 SYNC으 LSB 필드의 크 기는 7 bit아고, 상기 SYNCD_MSB 필드의 크기는 6 bit이다.
도 49와 같이 , 상기 SYNC으 LSB 필드의 크기가 7 bit인 경우, 더 많은 수의 SYNCD의 길이를 표현할 수 있게 된다.
즉, 상기 SYNCD— LSB 필드의 크기가 7 bits인 경우, 표현할 수 있는 SYCND 의 길이는 127 (27-1) byte로서, 도 48의 경우 (31 byte) 보다 약 4 배 증가하게 된다.
마찬가지로, 188 byte의 MPEG2-TS stream을 전송한다고 가정하자. 도 49와 BB 프래임 구조의 경우, 188 byte의 TS packet을 전송하기 위해서 헤더에 SYNCD— LSB 필드만이 포함되는 경ᅳ우 (즉, SYNCD 길이가 127 byte 이하의 값을 가지는 경우)는 약 67.55% (127 byte/188 byte.)에 해당된 다- 즉, 67.^5%에 해당하는 BB 프래임은 1 byte의 크기를 가지는 헤더를 포 함하며, 나머지 32.45%에 해당하는 BB 프램은 2 byte의 크기를 가지는 헤더를 포함한다.
따라서, 평균적으로 BB 프래임은 1.32 byte 의 크기를 가지는 해더를 포함하게 되어, 도 47 .및 도 48의 BB 프래임 구조를 가지는 경우보다 BB 프래 임 전송에 대한 오버헤드를 크게 줄일 수 있게 된다 .
도 49의 BB 프래임 구조에서도 마찬가지로, 헤더에 존재하는 여분의 1 bit를 Checksum 으로 활용함으로써 (해더의 check-sum 1 bit 로 사용하거나 또는 OPTIONI 필드의 check-sum 으로 사용) . , 해더에 대한 에러. 확인을 추가 적으로 수행할 수 있게 된다.
도 50은 본 명세서에서 제안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 50에 도시된 바와 같이, 앞서 설명한 STUFFI 필드 및 Checksum 필 드는 하나의 특정 필드 (5010)로 합쳐질 수 있다.
상기 특정 필드 (5010)는 BB 프래임 내 Stuffing field의 존재 여부를
나타내는 값으로 사용될 수 있다.
상기 특정 필드 (5010)는 EXT_I (Extension Indicator ) 필드로 표현 될 수 있으며, 2 bit의 크기를 가질 수 있다.
또한,' 상기 특정 필드 (5010)는. OPTI (Optional Header Indicator) 필드로 표현될 수 있다.
상기 OPTI 필드는 Stuffing이 포함된 헤더의 존재 여부를 나.타내는 필 드를 의미할 수 있다.
BB frame은 Header 및 Pa.yload로 구성될. 수 있으며, 상기 Header는 하나 이상의 sub-header들로 구성될 수 있다.
즉, 상기 하나 이상의 sub-header들은 제 1 헤더, 제 2 헤더, 제 3 해 더 등으로 표현될 수 있다.
일. 예로, Λ 0 ] 제 1 혜더는 BBF Header, Base Header 등으로 표현될 수 있으며 , 상기' 제 2 헤더는 Option Header, Optional Header .등으로 표 현될 수 있다.
상기 특정 필드 (5010)는 BB frame의 Option (al) Header에 포함될 수 있다.
아래 표 36은 특정 필드 (EXT I 필드) 포맷의 일 예를 나타낸 표이다.
표 36에서, 상기 특정 필드 값이 (1) 、00'인 경우, BB 프래임
핑이 없는 경우를 나타내며, (2) 、01'인 경우, BB 프래임 내 1 byte의 스터 핑이 존재하는 경우를 나타내며, (3) 、10'인 경우, BB 프래임 내 2 byte의 스터핑이 존재하는 경우를 나타내며, (4) 、11'인 경우, BB 프래임 내 3 byte 이상의 스터핑이 존재하는 경우를 나타낼 수 있다.
앞서 살핀 바와 같이, stuffing 필드는 Stuffing Header 필드 및 Stuffing Byte 필드를 포함할 수 있다.
'또한, 상기 Stuffing Header 필드는 STUFF—TYPE 필드, S UFF_LEN_LSB 필드 및 STUFF_LEN_ SB 필드를 포함할 수 있다.
상'기 STUFF_TYPE 필드는 EXT—TYPE (Extension Type) 필드로 표현 '될 수 있다. 이 경우, 상기 EXT_TYPE 필드는 스터핑 필드의 타입을 나타낼 수 있 다.
또한, 상기 스터핑 필드는 Extension 필드로 표현될 수도 있다.
-¾-7] STUFF— TYPE 필드는 -¾-7] EXT— I ¾ .7 、'01'또는 10' 또는 값을 가지는 경우, BB frame 또는 상기 BB frame 해더에 포함될 수 있다. 이 에 대한 구체적인 내용은 아래 표 37을 참조하기로 한다.
상기 STUFFᅳ TYPE 필드는 3bits, 상기 STUFF_LEN_LSB 필드는 bits, 상기 STUFF— LEN_MSB 필드는 8bits일 수 있다.
상기 .STUFF—LEN— LSB 필드는 EXT_LEN LSB 필드로, 상기 STUFF— LEN— MSB 필드는 EXT_LEN_MSB 필드로 표현될 수도 있다.
이하에서는 상기 특정 필드 값에 따라 정의될 수 있는 STUFF_TYPE 필드, STUFF— LEN 필드 및 그 의미에 대해 표 37을 일 예로 들어 살펴보기로 한다.
[표 37]
표 37에서 , 특정 필드 (예 : EXT_I 필드) 값이 、00'인 경우, 스터핑이 없기 때문에 상기 STUFF_TYPE 필드 및 STUFF_LEN 필드는 스터핑 필드에 존재 하지 않는다.
상기 특정 필드 값이 、01'이고, 상기 STUFF— TYPE ¾드 값이 、000'이며 , 상기 STUFF— LEN 필드 값이 、00000 '인 경우, 1 byte 스터핑이 BB 프래임 (또 는 스터핑 필드)에 포함됨을 나타낼 수 있다.
상기 특정 필드 값이 、10'이고, 상기 STUFF_TYPE 필드 값이 、0.00/이며 ,
-、
상기 STUFF— LEN 필드 값이 、00000 '인 경우, 2 byte 스터핑이 BB 프래임 (또 는 스터핑 필드)에 포함됨을 나타낼 수 있다.상기 특정 팔드 값이 、11'이고., 상기 S'TUFT— TYPE 필드 값이 、000'이며 , 상기 STUET— LE.N 필드 값이 tuff len'인 경우, 3 byte 이상의 스터핑이 BB 프래임 (또는 스터핑 필드)
- r
에 포함됨올 나타낼 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFF— TYPE 필드 값이 、001'이며, 상기 STUFF— LEN 필드 값이 tuff_len'인 경우, 스터핑과 in— band A signaling 이 BB 프래임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다.
상기 in-band Ά는 INBANDᅳ ISSY일 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFFᅳ TYPE 필드 값이 、010'이며 상기 STUFF— LEN 필드 값이 'stuff— len'인 경우, 스터핑과 in— band B signaling 이 BB 프래임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다.
상기 in-band B는 INBAND_SIG¾ 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFFᅳ TYPE 필드 값이 、111'이며 상기 STUFF— LEN 필드 값이 'stuff— len'인 경우, 스터핑 및 다른 정보가 BB 프래임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다.
또한, 상기 STUFF LEN 필드 값은 STUFF LEN LSB 필드 (5 bit) 값과
STUFF— LEN— MSB 필드 (8 bit) 값으로 구분될 수 있다.
이에 대해서 , 쬬 38을 참고하여 살펴보기로 한다 .
[표 38]
이 、議'이며, 상기 STUFF_LEN_LSB 필드 값이 、00000'이며, 상기 STUFF— LEN— MSB 필드 값이 'Not exist'인 경우, 1 byte 스터핑이 BB 프래 임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다.
상기 특정 필드 값이 、10'이고, 상기 STUFF TYPE 필드 값이 、000'이며
상기 STUFF— LEN—LSB 필드 값이 、議 00'이며, 상기 STUFF—LEN— MSB 필드 값 이 、00000000'인 경우, 2 byte 스터핑이 BB 프래임 (또는 스터핑 필드)에 포 함됨을 나타낼 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFF— TYPE 필드 값이 、000'이며, 상기 STUFF— LEN—LSB 필드 값이 'stuf f— len— lsb'이며, 상기 STUFF_LEN_MSB 필드 값이 、 stuf f_len_msb'인 경우, 3 byte 이상의 스터핑 이 BB 프래임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFFᅳ TYPE 필드 값이 、001'이며 , 상기 STUFF1— LEN—LSB 필드 값이 uf f— len— lsb'이며, 상기 STUFF— LENᅳ MSB 필드 값이 xNot exist'인 경우, in-band A signaling만 BB 프래임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다. 상기 in-band Δ signaling만 스터핑 필드에 포함되는 경우는 상기 in-band A signaling이 32 byte로 표현 가능한 경우에만 사용하는 것이 바람직하다. 상기 in-band A 는 INBAND_ISSY일 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFF_TYPE 필드 값이 、010'이며, 상기 STUFFᅳ LEN— LSB 필드 값이 、 s tuf f_len— Isb'이며, 상기 STUFF— LEN— MSB 필드 값이 λ s tuf f— len— ms'b '인 경우, 스터핑과 in-band A signaling 이 BB 프래임 (또는 스터핑 필드)에 포함됨올 나타낼 수 있다.
상기 특정 필드 값이 、11'이고, 상기 STUFF— TYPE 필드 값이 、111'이며, 상기 STUFF_LEN_LSB 필드 값이 stuf f— lenᅳ; Lsb'이며, 상기 STUFF— LEN— MSB 필드 값이 ^tuff— lenᅳ msb'인 경우, 스터핑 및 다른 정보가
BB 프래임 (또는 스터핑 필드)에 포함됨을 나타낼 수 있다. 도 51은 본 명세서에서 제.안하는 BB 프래임 구조의 또 다른 일 예를 나타 낸 도이다.
도 51의 경우, STUFF_TYPE 필드의 이용 방법과 관련된 것으로서, 3bits의 STUFF— TYPE 필드를 효율적인 이용올 위해 lbit의 MSB— I (MSB Indicator) 필드 (5111)와 2bits의 STUFF— TYPE ¾드 (5112)로 분할하여 이 용하는 방법을 제공한다.
상기 MSBᅳ I 필드 (5111)는 STUFF— LEN— MSB 필드의. ^재 유무를 나타내 는 indicator를 말한다.
일 예로, 상기 MSB— I ¾H 값이 、0 '인 경우, Stuffing Header 내에 STUFF_LEN_LSB (5bit).만 사용됨을 나타낼 수 있으며 , 상기 MSBᅳ I 필드 값이 、.1'인 경우, Stuffing Header (5110) 내에 STUFF— LEN— LSB ( 5bits ) 필드 및 STUFF_LEN_MSB(8bits) 필드가 사용됨을 나타낼 수 있다.
일 예로, 상기 MSB— I 필드 값이 、0 '인 경우, STUFF_LEN_LSB ( 5bits ) 팔드만 STUFFING Header에 사용되며 (또는 포함되며) , 표현할 수 있는 Stuffing 필드의 크기 (size)는 32 byte 이다.
상기 MSB—工 필드 값이 、1' 인 경우, STUF.F_LEN_LSB ( 5bits ) 필드와 STUFF_LEN_ SB (8bits) 필드가 STUFFING Header에 사용되며 (또는 포함돠 며) , 표현 할 수 있는 STUFF— LEN는 13bit가 된다.
다음, STUFTᅳ TYPE 필드 (2bit;, 4712)는 Stuffing 필드의 사용 Type을
알려주는 필」 나타낸다.
상기 STUFF—TYPE 필드의 일 예로는, ISSY, in-band signaling 등이 있을 수 있다.
상기 STUFF— TYPE 필드는 Stuffing 필드 구간이 Stuffing 외에 다른 용도 (예 : inband 용 signaling, inband 용 ISSY)로 사용할 수 있도톡 지정 된. STUFF 'TYPE을 알려준다.
아래 표 39를 참조하여 MSB—I 필드 및 2bits의 크기로 새롭게 정의된 STUFF_TYPE 필드의 와미에 대해 좀 더 구체적으로 살펴보기로 한다 .
[표 39]
표 39에서, 상기 STUFF_TYPE 필드 값이、 00'인 경우, Stuffing 필드 stuffing byte로만 구성되어 있는 경우를 나타내며, 상가 STUFF_TYPE 필 값이 01, 10, 11인 경우, Stuffing 필드에서. 다른 용도로 사용되는 각각
의 모드를 표현한다.
도 51 및 표 39에서 살핀 바와 같이, Stuffing Header 내에 MSBᅳ I 필 드와 STUFF— TYPE 필드를 같이 사용하는 경우, Stuffing 필드 내 ISSY와 stuffing을 합한 값의 크기가 32 bytes 이하인 경우, Stuffing Header는 STUFF— LEN一 MSB 필드를 포함하지 않아도 되기 때문어 1 lbyte 의 overhead 를 줄일 수 있는 장점이 있다,
만약, Stuffing 필드 내 ISSY와 stuffing을 합한 값의 크기가 32 bytes 보다 큰 경우에는 MSIᅳ I 필드를 、1 '로 설정하고 (또는 마크하고) , STUFFᅳ LENᅳ MSB 필드를 Stuffing He.ader에 사용 할 수 있다. 도 52는 본 명세서에서 제안하는 방송 신호의 송신 방법의 일 예를 나타 낸 순서도이다.
도 52를 참고하면, 본 명세서에서 제안하는 방송 신호 송신 장치는 인풋 스트림 (Input Stream)들을 인풋 포맷팅 (Input Formatting) 모들을 통해 프로세성 (Processing)한다 (S5210) . 즉, 상기 방총 신호 송신 장치는 인풋 포 맷팅 (Input Formatting) 모들에서 상기 인풋 스트림들을 다수의 DP (Data Pipe)들로 포맷팅한다 .
구체적으로, 상기 방송 신호 송신 장치는 S 5210.의 인풋 포맷팅 (Input Formatting)을 위해, 데이터 패¾들을 베이스밴드 프래임 ( Baseband Frame:BBF)의 페이로드 ( Payload )에 할당하고, 상기 베이스밴드 프래임의 페 이로드에 대한 포맷올 나타내는 헤더를 부가한다.
여기서 , 상기 다수의 DP (Data Pipe)들은 다수의 데이터 ¾송 채널들 (data transmission channels)로 표현될 수 있다.
상기 헤더는 도 50 및 도 51에서 살핀 바와 같이 EXTᅳ I 필드 및 Stuffing 필드를 포함할 수 있다.
상기 EXT— I 필드는 BB 프래임 내 Stuffing field의 존재 여부를 나타 내는 필드를 의미하며, 2bits의 크기를 가질 수 있다.
상기 Stuffing 필드는 Stuffing Header를 포함하고, 상기 Stuffing Header는 MSB_I 팔드 및 STUFFᅳ TYPE 필드를 포함한다.
상기 MSB_I 필드는 STUFF— LEN— MSB 필드의 존재 유무를 나타내는 indicator를 말하며, lbit의 크기를 가질 수 있다.
또한, 상기 STUFF— TYPE 필드는 Stuffing 필드의 사용 Type을 알려주 는 필드를 의미하며 , 2bits의 크기를 가질 수 있다 .
상기 EXT_I 필드, 상기 MSB— I 필드 및 상기 SI F— TYPE 필드는 다른 실시 예들에 적용되기 위해 제어 정보의 표현으로 사용될 수도 있다 .
이후, 상기 방송 송신 장치는 (포맷팅된) 다수의 DP들의 데이.터를 BICM (Bit Interleaved Coding and Modulation) '모들을 통해 각 DP 별로 상기 BICM 모들은 인코더 (encoder)로 표현될 수도 있다.
따라서 , 상기 방송 송신 장치는 인코더 (encoder)를 통해 서비스 데이터 또는 서비스 컴포넌트 데이터를 전송하는 데이터 전송 채널 각각에 해당하는 데 이터를 인코딩한다.
이후, 상기 방송 송산 장치는 상기 인코딩된 DP의 데이터를 프래임 빌딩 ( Frame Building) 모들을 통해 매핑하여 적어도 하나의 신호 프래임들을 생성 한다 (S5230) .
상기 프래임 빌딩 (Frame Building) 모들은 프래임 빌더 (frame builder)로 표현될 수도 있다.
이후, 상기 ¾"송 송신 장치는 OFDM 제너레이션 (Orthogonal Frequency Division Multiplexing Generation).모들을 통해 OFDM 방식에 의해. 상기 생성된 신호 프래임의 데이터를 변조하고, 상기 변조된 신호 프래임의 데이터를 포함하는 방송 신호를 전송기 (transmitter)를 통해 전송한다 (S5240) . 도 53은 본 명세서에서 제안하는 방송 신호의 수신 방법와 얼 예를 나타 낸 순서도이다.
도 53를 참조하면, 본 명세서에서 제안하는 방송 신호 수신 장치는 Synchronization 및 Demodulation 모들을 통해 외부로부터 방송 신호를 수 신하고, 상기 수신된 방송 신호에 대해 OFDM 방식에 의해 데이터를 복조한다 (S5310) .
상기 Synchronization 및 Demodulation 모들은 수신기 (receiver) 및 복조기 (demodulator)로 표현될 수도 있다.
따라서 , 상기 방송 신호 수신 장치는 수신기 (receiver)를 통해 상기 적 어도 하나의 신호 프래임을 포함하는 방송 신호를 수신하고, 상기 복조기 (demodulator) 통해 상기 수신된 방송 신호를 OFDM (Orthogonal
Frequency Division Multiplexing) ¾ "식에 의해 더)이테" 복조한다.
이후, 상기 방송 신호 수신 장치는 상기 복조된 데이터를 프래임 파싱 (Frame Parsing) 모들을 통해 적어도 하나의 신호 프래임들로 파싱한다 (Parsing, S5320) .
상기 프래임 파싱 모들은 프레임 파서 (frame parser)로 표현될 수도 있 다- 따라서, 상기 방송 신호 수신 장치는 상기 프레임 파서 (frame parser) 를 통해 서비스 데이터 (service data) 또는 서비스 컴포년트 데이터 (service component data)를 추출하기 위하여 상기 수신된 방송 신호에 포 함된 상기 적어도 하나의 신호 프래임을 파싱 (Parsing)한다.
이후, 상기 방송 신호 수신 장치는 상기 파싱된 적어도 하나의 신호 프래 임들을 디매핑 및 디코딩 (demapping and decoding) 모들을 통해 다^의 DP 들로 디코딩한다 (S5330) .
상기 디매핑 및 디코딩 (demapping and decoding) 모들은 변환기. (converter) 및 디코더 (decoder)로 표현될 수도 있다.
따라서 , 상기 방송 신호 수신 장치는 변환기 (converter)를 통해 상기 서비스 데이터 (service data) -또는 서비스 컴포넌트 데이터 (service component data)를 비트들로 변환하고, 디코더 (decoder)를 통해 상기 변환 된 비트들을 디코딩 (decoding)한다.
아후, 상기 방송 신호 수신 장치는 상기 디매핑 및 디코딩 모들로부터 출 력되는 다수의 DP (Data Pipe)들을 아웃 프로세서 (output processor) 모
들을 통해 인풋 스트림 (Input Stream)들로 복원한다 (S5340) .
또는, 상기 방송 신호 수신 장치는 상기 아웃풋 프로세서 (output processor)를 통해 상기 디코딩된 비트들을 포함하는 데이터 스트림을 출력한 다.
상기 방송 신호 수신 장치는 S5340의 아웃풋 프로세싱을 위해, 베이스밴 드 프래임 프로세서 (Baseband Frame Processor) 블록을 통해 베이스밴드 프 래임 (Baseband Frame.)의 해더에 전송된 정보를 디텍딩 (detecting) 또는 획 득 (obtaining)하고, 상기 디코딩된 정보를 이용하여 인풋 스트림 (Input Stream)들을 복원한다.
상기 헤더는 도 50 내지 도 52에서 살핀 바와 같이 EXT— I 필드 및 Stuffing 필드를 포함할 수 았다.
상기 EXT_I 필드는 BB 프래임 내 Stuffing field의 존재 여부를 나타 내는 필드를 의미하며, 2bits의 크기를 가질 수 있다.
상기 Stuffing 필드는 Stuffing Header를 포함하고, 상기 Stuffing Header는 SB_I 필드 및 STUFF— TYPE 필드를 포함한다.
상기 MSB— I 필드는 STUFFᅳ LEN_MSB 필드의 존재 유무를 나타내는 indicator를 말하며, lbit의 크기를 가질 수 있다.
또한, 상기. STUFF_TYPE 필드는 Stuffing 필드의 사용 Type을 알려주 는 필드를 의미하며 , 2bits의 크기를 가질 수 있다 .
상기 EXTᅳ I 필드, 상기 MSB— I 필드 및 상기 STUFF— TYPE 필드는 다른 실시 예들에 적용되기 위해 제어 정보의 표현으로 사용될 수도 있다.
본 발명의 사상이나 범위를 벗어나지 않고 본 발명에서 다양한 변경 및 변 형이 자능함은 당업자에게 이해된다. 따라서, 본 발명은 첨부된 청구항 및 그 동둥 범위 내에서 제공되는 본 발명의 변경 및 변형을 포함하는 것으로 의도된다. 본 명세서에서 장치 및 방법 발명이 모두 언급되고, 장치 및 방법 발명 모 두의 설명은 서로 보완하여 적용될 수 있다.
【산업상 이용가능성】
본 명세서는 방송 신호를 수신 및 송신하기 위한 방법 및 장치를 이.용하는 것에 있다.