WO2014192160A1 - 機能制御装置、及び機能追加装置 - Google Patents

機能制御装置、及び機能追加装置 Download PDF

Info

Publication number
WO2014192160A1
WO2014192160A1 PCT/JP2013/065287 JP2013065287W WO2014192160A1 WO 2014192160 A1 WO2014192160 A1 WO 2014192160A1 JP 2013065287 W JP2013065287 W JP 2013065287W WO 2014192160 A1 WO2014192160 A1 WO 2014192160A1
Authority
WO
WIPO (PCT)
Prior art keywords
function
board
sub
unit
control
Prior art date
Application number
PCT/JP2013/065287
Other languages
English (en)
French (fr)
Inventor
山田 裕
将之 徳永
Original Assignee
株式会社東芝
東芝ライフスタイル株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社東芝, 東芝ライフスタイル株式会社 filed Critical 株式会社東芝
Priority to PCT/JP2013/065287 priority Critical patent/WO2014192160A1/ja
Priority to JP2014538025A priority patent/JPWO2014192160A1/ja
Priority to CN201380011112.0A priority patent/CN104380755A/zh
Priority to US14/467,667 priority patent/US20140364965A1/en
Publication of WO2014192160A1 publication Critical patent/WO2014192160A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/21Pc I-O input output
    • G05B2219/21029Address of module determined by function of module

Definitions

  • Embodiments described herein relate generally to a function control apparatus and a function addition apparatus.
  • the present invention has been made in view of the above, and an object thereof is to provide a function control device and a function addition device that reduce the software development burden.
  • the function control device of the embodiment includes an interface unit, an acquisition unit, and a control unit.
  • the interface unit can be connected to any one or more of a plurality of types of function adding devices.
  • the acquisition unit acquires function information representing a function executed by the function adding device from the function adding device connected via the interface unit.
  • the control unit controls the function represented by the function information acquired by the acquisition unit, the control unit is common to the function identified by the function information with respect to the storage unit included in the function adding device connected via the interface unit. Access the address specified in.
  • FIG. 1 is a diagram showing a concept of a video processing apparatus in the first embodiment.
  • FIG. 2 is a diagram illustrating a detailed configuration of the video processing apparatus according to the first embodiment.
  • FIG. 3 is a diagram illustrating a software configuration realized by the host processor according to the first embodiment.
  • FIG. 4 is a conceptual diagram showing a control method of the main board and the sub board according to the first embodiment.
  • FIG. 5 is a diagram illustrating an example of type-specific function information for each module type according to the first embodiment.
  • FIG. 6 is a diagram illustrating an example of an address map of a register of the tuner module stored in the address information storage unit according to the first embodiment.
  • FIG. 7 is a view showing the structure of the first sub-board according to the first embodiment.
  • FIG. 1 is a diagram showing a concept of a video processing apparatus in the first embodiment.
  • FIG. 2 is a diagram illustrating a detailed configuration of the video processing apparatus according to the first embodiment.
  • FIG. 3 is a diagram
  • FIG. 8 is a diagram illustrating a configuration of a register in the first peripheral device mounted on the sub-board according to the first embodiment.
  • FIG. 9 is a diagram illustrating a register configuration of the tuner board according to the first embodiment.
  • FIG. 10 is a diagram illustrating a register configuration of the moving image function according to the first embodiment.
  • FIG. 11 is a diagram illustrating a register configuration of the recording function according to the first embodiment.
  • FIG. 12 is a diagram illustrating a register configuration of the image quality enhancement function according to the first embodiment.
  • FIG. 13 is a flowchart illustrating a procedure of processing performed at startup in the video processing device according to the first embodiment.
  • FIG. 14 is a flowchart illustrating a procedure for setting a tuner module in the video processing apparatus according to the first embodiment.
  • FIG. 15 is a diagram illustrating an example of register address mapping in the tuner control unit of the tuner module according to the modification of the first embodiment.
  • FIG. 16 is a diagram illustrating the structure of
  • FIG. 1 is a diagram illustrating a concept of a video processing apparatus 100 according to the first embodiment.
  • any one or more of the first sub board 150 and the second sub board 160 can be connected to the main board 110.
  • the main board 110 is used as a function control apparatus that controls functions mounted on the first sub board 150 and the second sub board 160, and the first sub board is used as a function addition apparatus that adds functions to the main board 110.
  • 150 and the second sub-board 160 are provided.
  • the main board 110 includes a host processor 111, a video interface (I / O) unit 112, and a control interface (I / O) unit 113.
  • the first sub-board 150 includes a first peripheral device 151, a video interface (I / O) unit 152, and a control interface (I / O) unit 153.
  • the second sub-board 160 includes a second peripheral device 161, a video interface (I / O) unit 162, and a control interface (I / O) unit 163.
  • the host processor 111 transmits and receives the control signal via the control interface unit 113 and the control interface unit 153, so that the first peripheral device 151 is changed. Can be controlled.
  • the host processor 111 transmits and receives control signals via the control interface unit 113 and the control interface unit 163, so that the second peripheral device 161. Can be controlled.
  • a video signal and a control signal are transmitted will be described, but communication of signals other than these may be performed.
  • a data bus for transmitting and receiving signals for Internet connection may be provided.
  • the host processor of the main board that controls the sub board needs to be loaded with a program corresponding to the sub board to be connected. It was. In this case, it is necessary to develop a program corresponding to each sub-board.
  • the register configuration of the sub-board is shared for each module (function) type, and the program for accessing the register configuration is also shared, thereby reducing the development burden.
  • FIG. 2 is a diagram showing a detailed configuration of the video processing apparatus 100 according to the present embodiment.
  • the video processing apparatus 100 shown in FIG. 2 includes a main board 110, a tuner board 210, a USB video playback apparatus 220, a recording apparatus 230, and an image quality improvement apparatus 240.
  • each sub-board (tuner board 210, USB video playback device 220, recording device 230, and image quality improvement device 240) are connected to one main board 110.
  • This embodiment does not limit the sub-board to the tuner board 210, the USB moving image playback device 220, the recording device 230, and the image quality improvement device 240, but may be a device that provides functions to the main board 110. Any device may be used.
  • the peripheral circuit provided in the sub board may be connected to a device other than the main board 110.
  • the tuner 214 of the tuner board 210 is connected to an external antenna
  • the USB video playback device 220 is connected to the USB memory 281 from the USB controller 224
  • the recording device 230 is connected to the tuner 234, the antenna
  • the HDD controller 235 is connected to the HDD 280
  • the image quality improving device 240 is connected to the panel 260.
  • the tuner board 210 includes a tuner control unit 211, a video interface unit 212, and a control interface unit 213.
  • the tuner control unit 211 includes a tuner 214 and a decoder 215.
  • Each component mounted on the tuner control unit 211 performs control according to a control signal transmitted from the host processor 111 via the control interface unit 213. For example, after the tuner 214 receives a broadcast signal from an external antenna according to the control signal, the decoder 215 decodes the broadcast signal into a video signal, and then the video interface unit 212 transmits the video signal to the host processor 111.
  • the USB video playback device 220 includes a video playback function unit 221, a video interface unit 222, and a control interface unit 223.
  • the moving image playback function unit 221 includes a USB controller 224 and a decoder 225.
  • each component mounted on the moving image playback function unit 221 performs control according to a control signal transmitted from the host processor 111 via the control interface unit 223.
  • the decoder 225 decodes the moving image data into a video signal, and then the video interface unit 222 transmits the video signal to the host processor 111. .
  • the recording device 230 includes a recording function unit 231, a video interface unit 232, and a control interface unit 233.
  • the recording function unit 231 includes a tuner 234, an HDD controller 235, and a decoder 236.
  • the recording device 230 also performs the same processing as the tuner control unit 211 and the USB moving image playback device 220, and transmits a video signal to the host processor 111.
  • the high image quality improvement device 240 includes an image quality improvement function unit 241, a video interface unit 242, and a control interface unit 243.
  • the image quality enhancement function unit 241 includes an image quality enhancement circuit 244.
  • the image quality improvement circuit 244 mounted on the image quality improvement function unit 241 performs control according to a control signal transmitted from the host processor 111 via the control interface unit 243. For example, the image quality improvement circuit 244 performs the image quality improvement control according to the control signal on the input video signal, and then outputs the image signal after the image quality improvement control to the panel 260. As a result, the video signal on which the high image quality control has been performed is displayed.
  • control signal from the host processor 111 accesses the registers in the peripheral devices of the sub-board (tuner board 210, USB video playback device 220, recording device 230, and image quality improvement device 240). (Reading and writing) shall be performed. Then, the sub-board (the tuner board 210, the USB moving image playback device 220, the recording device 230, and the image quality improvement device 240) controls its own device according to the information written in the register.
  • the main board 110 includes a host processor 111, video interfaces 251, 253, 256, and 258, and control interfaces 252, 254, 257, and 259.
  • the video interfaces 251, 253, 256, and 258 are bus interfaces for transmitting and receiving video signals to and from the sub-board (the tuner board 210, the USB moving image playback device 220, the recording device 230, and the image quality improvement device 240). To do.
  • the control interfaces 252, 254, 257, and 259 are bus interfaces for transmitting / receiving control signals to / from the sub-boards (the tuner board 210, the USB video playback device 220, the recording device 230, and the image quality improvement device 240). To do.
  • control signals transmitted / received via the host processor 111 and the sub-board (the tuner board 210, the USB moving image playback device 220, the recording device 230, and the image quality improvement device 240) Via the interfaces (control interfaces 252, 254, 257, 259).
  • this embodiment does not limit the path of the control signal to the bus interface, and can communicate with the sub board (the tuner board 210, the USB moving image playback device 220, the recording device 230, and the image quality improvement device 240). Any interface is acceptable.
  • the host processor 111 implements a configuration for controlling each part of the video processing apparatus 100 by reading a control program stored in a ROM (not shown).
  • FIG. 3 is a diagram showing a software configuration realized by the host processor 111 according to the present embodiment.
  • the host processor 111 includes a reading unit 302, a determination unit 303, a tuner control program 304, a moving image playback control program 305, a recording control program 306, an image quality improvement control program 307, Is provided.
  • An address information storage unit 301 is provided in a memory provided in the host processor 111 according to the present embodiment.
  • the common information is information common to the sub-board including identification information for identifying the type of module of the sub-board (hereinafter also referred to as a module type).
  • the module according to the present embodiment has functions that can be realized by the sub-board.
  • a tuner, a moving image function, a recording function, and an image quality enhancement function exist as module types will be described.
  • other module types may be used.
  • the reading unit 302 Since all the sub-boards have the same address area in which common information is stored, the reading unit 302 is connected to the main board 110 via the control interface units 213, 223, 233, and 243 ( By accessing a predetermined address area of a register (not shown), common information can be acquired. In other words, the reading unit 302 can recognize the module type of the connected sub board by referring to the common information of the sub board.
  • the determination unit 303 determines a program for controlling each sub board according to the common information (module type) acquired by the reading unit 302.
  • a tuner control program 304, a moving image playback control program 305, a recording control program 306, and a high image quality are controlled as programs for controlling each sub board according to common information (module type) acquired from the connected sub boards.
  • the control program 307 is assigned.
  • the same program controls regardless of the product of the sub-board (provided area and performance). Further, even when functions are newly expanded on sub-boards of the same module type, functions that have been conventionally mounted can be controlled by conventional programs. For example, when the functions A, B, and C are mounted on the sub-board module, it is assumed that the function D is newly added. In this case, it is necessary to expand the register area provided on the sub-board and assign an address area for function D. In this case, in order to use the function D, it is necessary to modify the program. However, since the functions A, B, and C that are conventionally used are assigned the same address area as the conventional one, Compatible operation can be realized by the program.
  • FIG. 4 is a conceptual diagram showing a method for controlling the main board 110 and the sub board according to the present embodiment.
  • the register 401 mounted on the first peripheral device 151 of the first sub-board 150 common information 411, common setting 412, type-specific function information 413, and type-specific function setting are displayed. 414.
  • the common information 411 and the common setting 412 are assigned to addresses common to all the sub-board registers.
  • the common information 411 holds the module type of the sub board 150.
  • the common information 411 is stored in a predetermined address area in all the sub-board registers. That is, in the present embodiment, the reading unit 302 refers to a predetermined address area (for the common information 411) among the registers provided in each sub-board, so that the module of the sub-board The type (hereinafter referred to as module type) can be specified.
  • the common setting 412 holds a common setting for the sub-boards regardless of the module type.
  • the common setting 412 is stored in a predetermined address area for all the sub-board registers.
  • the determination unit 303 performs common control for the sub-boards by writing in an address area predetermined for the common setting 412 among the registers provided in each sub-board.
  • the module type according to the present embodiment indicates the type of sub-board that can be connected to the main board 110 of the video processing apparatus 100 according to the present embodiment.
  • a program created for each module type is installed in the host processor 111 of the main board 110 according to the present embodiment.
  • the program created for each module type can control the sub-board connected to the main board 110 if the module type is the same.
  • a control program is provided for each module type, and the control program obtains the attribute of the sub-board (for example, whether there is a supported function) from a predetermined first address area. Then, a setting (for example, a setting related to a supported function) is written to the predetermined second address area.
  • a common operation can be realized for a plurality of types of modules.
  • the main board 110 can control whatever sub-board is connected as long as it supports the module type.
  • the type-specific function information 413 and the type-specific function setting 414 shown in FIG. 4 are assigned to an address area common to each module type. That is, in the registry in the sub-board, if the module type is the same, the address areas of the type-specific function information 413 and the type-specific function setting 414 are the same.
  • the type-specific function information 413 is an address area common to each module type, and is an area where attribute information of the module type is stored.
  • the type-specific function setting 414 is an address area common to each module type, and is an area in which settings common to each module type are written.
  • the reading unit 302 of the host processor 111 of the main board 110 acquires the common information 411 and the like from the register 401 in the first peripheral device 151 of the connected sub board 150. Thereby, the module type of the sub-board is specified. Then, a program corresponding to each module type controls each sub-board. At this time, the program reads the attribute (sub-type function information 413) common to the module type from the attribute of the sub-board ( Function for each module type) is read, and setting is made for an address area (type-specific function setting 414) common to the module type. Thereby, as long as the module type is common, the program corresponding to each module type can control a sub board
  • FIG. 5 is a diagram showing an example of type-specific function information for each module type according to the present embodiment.
  • type-specific function information is determined in advance for each module type (tuner module, moving image playback module, recording module, high image quality module).
  • the program for each module type can specify the functions (attributes) supported by the sub-board by referring to the function-specific information of each sub-board.
  • the program for each module type controls the sub-board by writing it in the function settings for each type so that the functions supported by the sub-board can be used as needed.
  • the tuner control program 304 corresponding to the tuner module sets the function (attribute) determined to be usable by the type-specific function information in the address area of the type-specific function setting after referring to the type-specific function information. To do.
  • ISDB-T support frequency band: 470 MHz-770 MHz
  • ISDB-S support frequency band: 11.7 GHz-12.2 GHz
  • the tuner control program 304 of the host processor 111 determines whether the supported video codec is MPEG-2 VIDEO.
  • the function setting it is possible to set the RF modulation system setting, frequency band setting, video decoding function ON / OFF, video codec, and audio codec.
  • FIG. 5 does not limit controllable attributes (functions), and other attributes (functions) may be set.
  • the tuner control program 304 when controlling a sub board (for example, the tuner board 210) whose common information module type is a tuner, includes a register included in the sub board (for example, the tuner board 210). The address area defined in common for the tuner module is accessed.
  • FIG. 6 is a diagram illustrating an example of an address map of a register of the tuner module stored in the address information storage unit 301. In the example shown in FIG. 6, a name and content are associated with each address.
  • 0x0000 stores common information, more specifically, a sub-board type identifier (module type).
  • 0x0004 to “0x000C” store common settings, more specifically, power on / off, reset on / off, and sub-board operation enable.
  • “0x0010” to “0x0020” store type-specific function information, more specifically, a supported radio conversion system, a supported radio frequency band, presence / absence of a decoding function, a supported video format, and a supported audio format.
  • “0x0024” to “0x0034” store function settings for each type, more specifically, operating radio conversion system, operating radio frequency band, presence / absence of operating functions, operating video format, and operating audio format. .
  • the address information storage unit 301 stores not only an address area common to the tuner modules but also a common address associated with the module type for each module type that can be used by the main board 110.
  • the address information storage unit 301 includes, for each module type that can be used by the main board 110, common information, type-specific function information that is a readout destination of the attributes of the sub board, and the sub board. Stores the address of type-specific function setting, which is the setting destination of the function to be executed.
  • the tuner control program 304 follows the address map stored in the address information storage unit 301, according to the function information for each type of register on the sub-board, more specifically, the support radio conversion system, the support radio frequency band, and the decode function.
  • the address map stored in the address information storage unit 301, according to the function information for each type of register on the sub-board, more specifically, the support radio conversion system, the support radio frequency band, and the decode function.
  • the tuner control program 304 based on the reference result, out of the address map stored in the address information storage unit 301, the operating radio conversion method, the operating radio frequency band, the presence / absence of the operating function, the operating video format, the operating audio format Is written in the register address of the sub-board, and the sub-board is controlled.
  • the address information storage unit 301 holds the address map of the register of the tuner module.
  • the present embodiment is not limited to storing in the storage unit. It may be incorporated in advance in the tuner control program.
  • the moving image reproduction control program 305 controls the sub board whose module type is the moving image function.
  • the recording control program 306 controls a sub board whose module type is a recording function.
  • the image quality enhancement control program 307 controls the sub-board whose module type is an image quality enhancement function.
  • the moving image reproduction control program 305, the recording control program 306, and the image quality improvement control program 307 also refer to the type-specific function information common to the module type, and write it to the type-specific function setting common to the module type.
  • the sub-board is controlled. Detailed processing is the same as that performed by the tuner control program 304, and a description thereof will be omitted.
  • the supported functions can be switched by replacing the sub-board. Even when replacing the sub board in this way, as long as the newly connected sub board matches the module type supported by the main board 110, the program can be used without newly developing and installing a program. Can do.
  • FIG. 7 is a view showing the structure of the first sub-board according to the present embodiment.
  • the first peripheral device 151 mounted on the first sub-board 150 includes a register 701, a processing device 702, and an external interface unit (I / F) 703.
  • the first sub board 150 is connected to the external device 750 from the external interface unit (I / F) 703.
  • the first sub-board 150 shows a concept common to the above-described sub-boards (the tuner board 210, the USB video playback device 220, the recording device 230, and the image quality improvement device 240).
  • the first sub board 150 includes a video interface unit 152 that can be connected to the main board 110 using functions realized by the first sub board 150, and a control interface unit 153.
  • a control signal from the host processor 111 is input to the first peripheral device 151 via the control interface unit 153.
  • the control signal is input to the register 701 in the first peripheral device 151. If the control signal is a read command, the first peripheral device 151 reads the register information at the corresponding address and outputs it to the host processor 111. On the other hand, if the control signal is a write command, the first peripheral device 151 writes the corresponding data to the corresponding address.
  • the processing device 702 operates according to the data written in the register 701.
  • the register 701 is a storage unit that can be read and written from the host processor 111 via the control interface unit 153.
  • the register 701 realizes the same function as that of the first sub board 150 (the same module type), and the type-specific function information and type for using the function of the first sub board 150 in the same address area as the register of the sub board Stores other function settings.
  • FIG. 8 is a diagram showing a configuration of the register 701 in the first peripheral device 151 mounted on the sub-board 150 according to the present embodiment.
  • the platform common setting part is an address area common to sub-boards having the same module type.
  • the platform common setting part is further divided into common functions and type-specific functions.
  • the common function is an address area common to all sub-boards, and includes a common information holding unit 801 and a common setting unit 802.
  • the function by type is an address area common only to sub-boards having the same module type, and includes a function information holding unit by type 803 and a function setting unit by type 804.
  • the common information holding unit 801 holds a type identifier for identifying a module type.
  • the common setting unit 802 has a register for controlling functions for controlling the entire sub board, such as power on / off control, reset control, and sub board operation on / off, regardless of the module type.
  • the register configuration of the function by type is defined by the type identifier of the common information holding unit 801, in other words, the module type.
  • the type-specific function information holding unit 803 holds the presence / absence of a function supported by the first peripheral device 151 and the type of the supported function.
  • the type-specific function setting unit 804 is an address area for setting a function defined as supported by the type-specific function information holding unit 803.
  • the module unique setting portion 805 is an address area different from other sub-boards, and is an address area used when the sub-board 150 performs control different from other sub-boards.
  • the module unique setting portion 805 is an address area that is referred to and written only by the sub-board 150, and is not referenced or written from the main board 110.
  • FIG. 9 is a diagram showing a register configuration of the tuner board 210 according to the present embodiment.
  • “module type: tuner” is stored as common information.
  • an attribute corresponding to “module type: tuner” is assigned to the type-specific function information and the type-specific function setting.
  • the extended function setting an address area assigned for an attribute or the like that is uniquely extended for each sub-board is used.
  • FIG. 10 is a diagram showing a register configuration of the moving image function according to the present embodiment.
  • “module type: moving image function” is stored as common information.
  • an attribute corresponding to “module type: moving image function” is assigned to the type-specific function information and the type-specific function setting.
  • the extended function setting an address area assigned for an attribute or the like that is uniquely extended for each sub-board is used.
  • FIG. 11 is a diagram showing a register configuration of the recording function according to the present embodiment.
  • “module type: recording function” is stored as common information.
  • an attribute corresponding to “module type: recording function” is assigned to the type-specific function information and the type-specific function setting.
  • the extended function setting is an address area assigned for an attribute that is uniquely extended for each sub-board.
  • FIG. 12 is a diagram showing a register configuration of the image quality enhancement function according to the present embodiment.
  • “module type: high image quality function” is stored as common information.
  • an attribute corresponding to “module type: high image quality function” is assigned to the type-specific function information and the type-specific function setting.
  • the extended function setting is an address area assigned for an attribute that is uniquely extended for each sub-board.
  • the processing device 702 refers to the function setting (attribute) stored in the register 701 and executes the function according to the function setting. In other words, the processing device 702 performs processing according to the settings written by the program for each module type executed by the host processor 111 of the main board 110.
  • the processing device 702 may communicate video and other data with the main board 110 or another sub board via the data communication control interface unit 153 as necessary.
  • the processing device 702 may perform data communication with the external device 750 via the external interface unit 703.
  • the external I / F 703 is an interface for connecting to the external device 750.
  • FIG. 13 is a flowchart showing the above-described processing procedure in the video processing apparatus 100 according to the present embodiment.
  • the initialization is performed when the video processing apparatus 100 is powered on or hardware reset.
  • the host processor 111 is initialized (step S1301).
  • the control program is executed by the host processor 111, and the reading unit 302, the determination unit 303, the tuner control program 304, the moving image reproduction control program 305, the recording control program 306, and the image quality improvement control program 307 are realized as software configurations. .
  • each sub board is initialized in order. Specifically, whether or not there is an uninitialized sub-board among the sub-boards read by the determination unit 303 after reading the register of each sub-board to which the reading unit 302 is connected. Is determined (step S1302).
  • step S1302 If the determination unit 303 determines that there is an uninitialized sub-board (step S1302: Yes), the determination unit 303 determines that the common setting (power on / off) held in the register of the uninitialized sub-board is used. By setting “Power ON” to “OFF”, a setting is made to turn on the power of the sub-board (step S1303).
  • the determination unit 303 confirms the module type from the common information read by the reading unit 302 (step S1304).
  • step S1302 determines in step S1302 that there are no uninitialized sub-boards (step S1302: No), all the initial settings are completed.
  • this embodiment is not limited to the initialization of all the sub-boards, and the initialization may not be performed according to the settings made by the user or the like.
  • the power of the sub-board may be turned off to reduce power, or the power may be kept on to shorten the resetting time.
  • FIG. 14 is a flowchart showing a tuner module setting procedure in the video processing apparatus 100 according to the present embodiment.
  • the tuner control program 304 is called. More specifically, an example in which terrestrial digital broadcasting is set for a terrestrial digital broadcast and BS / CS digital broadcast compatible tuner module for Japan will be described.
  • the reading unit 302 of the host processor 111 reads common information of the sub-board (step S1401). Then, the determination unit 303 determines whether the read-out sub-board is a tuner according to the common information read by the reading unit 302 (step S1402). If the determination unit 303 determines that the sub-board is not a tuner (step S1402: No), the reading unit 302 is instructed to read common information of other sub-boards, and the process starts again from step S1401. Further, when it is possible to recognize in advance that the sub-board is a tuner module as in the initialization, the processing in steps S1401 to S1402 is not performed.
  • step S1402 If the determination unit 303 determines that the module type of the sub-board to be read is a tuner (step S1402: Yes), the function information for each type and the function setting for each type held in the register of the sub-board are used. Based on this, the sub-board is set.
  • the tuner control program 304 refers to the type-specific function information in the register of the sub-board and confirms the support modulation method (ISDB-T, ISDB-S) (step S1403). After that, the tuner control program 304 sets the demodulation method by writing, for example, the setting “ISDB-T” in the address area to which the demodulation method is assigned among the function settings for each type in the register of the sub-board. (Step S1404).
  • the tuner control program 304 confirms the support frequency band (for example, (470 MHz-770 MHz)) with reference to the type-specific function information in the register of the sub-board (step S1405). After that, the tuner control program 304 sets the frequency band by writing, for example, “470 MHz” in the address area to which the frequency band is allocated among the function settings for each type in the register of the sub-board (step S1406). .
  • the tuner control program 304 refers to the type-specific function information in the register of the sub-board and confirms the presence / absence of the video decoding function (step S1407). After that, the tuner control program 304 validates the video decoding by writing “valid” in the address area to which the validity / invalidity of the video decoding is assigned among the function settings by type in the register of the sub-board. (Step S1408).
  • the tuner control program 304 confirms the support video codec with reference to the type-specific function information in the register of the sub-board (step S1409). After that, the tuner control program 304 sets the video codec by writing, for example, “MPEG-2 VIDEO” in the address area to which the video codec is assigned among the function settings for each type in the register of the sub-board ( Step S1410).
  • the tuner control program 304 confirms the supported audio codec with reference to the type-specific function information in the register of the sub board (step S1411). After that, the tuner control program 304 sets the audio codec by writing “MPEG-2 AAC” in the address area to which the audio codec is assigned among the function settings for each type in the register of the sub-board (step S40). S1412).
  • the initialization of the tuner module is realized based on the type-specific function information and the type-specific function setting by the processing procedure described above.
  • the example in which the setting of the tuner module is performed based on the function information by type and the function setting by type of the tuner module has been described.
  • FIG. 15 is a diagram illustrating an example of register address mapping in the tuner control unit of the tuner module according to the modification of the first embodiment.
  • an address area for setting “offset value of register address of type function” is allocated.
  • Each tuner module can flexibly set the type-specific function information and the type-specific function setting address area by setting the “type function register address offset value”. Thereby, it is possible to flexibly deal with address expansion including future compatibility.
  • FIG. 16 is a view showing the structure of the sub-board according to the present embodiment.
  • the peripheral device 1601 mounted on the sub-board 150 includes a register 1611, a control device 1612, a storage device 1613, an internal register 1614, a processing device 1615, and an external interface unit (I / F) 1616.
  • the sub board 1600 is connected to the external device 750 from the external interface unit (I / F) 1616.
  • the sub-board 1600 includes a video interface unit 1602 that can be connected to the main board 110 that uses functions realized by the sub-board 1600, and a control interface unit 1603.
  • a control signal from the host processor 111 is input to the peripheral device 1601 via the control interface unit 1603.
  • the control signal is input to the register 1611 in the peripheral device 1601. If the control signal is a read command, the peripheral device 1601 reads the register information at the corresponding address and outputs it to the host processor 111. On the other hand, if the control signal is a write command, the peripheral device 1601 writes the corresponding data at the corresponding address.
  • the register 1611 is a storage unit that can be read and written from the host processor 111, as in the first embodiment.
  • the register 1611 stores type-specific function information and type-specific function settings at the same address as the register of the sub-board having the same module type.
  • the control device 1612 is connected to the internal register 1614, refers to the function setting (attribute) stored in the internal register 1614, and executes a function according to the function setting.
  • the configuration of the internal register 1614 need not be the same as that of other sub-boards, and may take an arbitrary configuration.
  • the host processor 111 performs control using the register 1611 to enable the same control as that of other sub-boards, while the processing device 1615 refers to the internal register 1614, Processing is to be performed.
  • control device 1612 converts the function setting written in the register 1611 into a format that can be directly referred to by the processing device 1615, and performs control to write it in the internal register 1614. Accordingly, the processing device 1615 can perform processing based on the converted setting. That is, the processing apparatus 1615 does not need to refer to an address area common to other sub-boards.
  • the storage device 1613 stores a program for controlling the control device 1612, parameters for converting the function settings written in the register 1611 into settings for the internal register 1614, and the like.
  • control device 1612 converts it into a format that can be referred to by the processing device 1615.
  • Control of the sub-board 1600 according to the present embodiment can be realized from the host processor 111.
  • the processing device 702 is designed so that the setting information written by the host processor 111 can be recognized.
  • the processing device 702 needs to be newly developed.
  • the control device 1612 converts the data into a format suitable for the processing device.
  • the connection between the main board 110 and the sub board 1600 can be realized without newly developing a device. That is, in the present embodiment, the control device 1612 is operated as a wrapper that covers the difference between the host processor 111 and the processing device 1615.
  • control device 1612 may write so as to set a different value for each region. Thereby, the optimal setting for each region can be easily realized.
  • control device 1612 can set different values for each product, thereby realizing variations unique to the product and differentiation for each lineup. For example, in the case of using a panel with different specifications for each lineup in an image quality improvement module, or when using a panel with the same specification in the same lineup model, even if there is a variation for each solid due to unevenness etc., the storage device 1613 A plurality of settings can be realized by changing the setting value.
  • a common control method is provided for each module type between the main board and the sub board. Accordingly, even when the sub board is changed, the sub board can be operated without changing the software on the host processor of the main board. As a result, the same program can be used regardless of the connected sub-boards, so that the development period, development burden, and development cost can be reduced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • General Engineering & Computer Science (AREA)
  • Stored Programmes (AREA)

Abstract

 実施形態の機能制御装置は、インターフェース部と、取得部と、制御部と、を備える。インターフェース部は、複数種類の機能追加装置のうちいずれか一つ以上と接続可能とする。取得部は、インターフェース部を介して接続された機能追加装置から、当該機能追加装置で実行される機能が表された機能情報を取得する。制御部は、取得部が取得した機能情報で表された機能を制御する際、インターフェース部を介して接続された機能追加装置が備える記憶部に対して、当該機能情報で識別される機能に共通で定められたアドレスにアクセスする。

Description

機能制御装置、及び機能追加装置
 本発明の実施形態は、機能制御装置、及び機能追加装置に関する。
 従来から、市場に流通している製品は、提供先の地域や価格帯に応じて、複数種類開発する必要があった。
 近年、開発コストを軽減するために、複数種類の製品を開発する場合に、モジュール化を図ることで、機能の拡張、変更を容易にする技術が提案されている。
特開平08-079641号公報
 しかしながら、従来技術においては、機能の拡張、変更をモジュール単位で実現したとしても、当該モジュール毎にサポートしている機能等が異なるため、モジュール毎に対応したプログラムを搭載する必要があった。
 本発明は、上記に鑑みてなされたものであって、ソフトウェアの開発負担を軽減する機能制御装置、及び機能追加装置を提供することを目的とする。
 実施形態の機能制御装置は、インターフェース部と、取得部と、制御部と、を備える。インターフェース部は、複数種類の機能追加装置のうちいずれか一つ以上と接続可能とする。取得部は、インターフェース部を介して接続された機能追加装置から、当該機能追加装置で実行される機能が表された機能情報を取得する。制御部は、取得部が取得した機能情報で表された機能を制御する際、インターフェース部を介して接続された機能追加装置が備える記憶部に対して、当該機能情報で識別される機能に共通で定められたアドレスにアクセスする。
図1は、第1の実施形態における映像処理装置の概念を示した図である。 図2は、第1の実施形態にかかる映像処理装置の詳細な構成を示した図である。 図3は、第1の実施形態にかかるホストプロセッサで実現されるソフトウェア構成を示した図である。 図4は、第1の実施形態のメイン基板とサブ基板の制御手法を示した概念図である。 図5は、第1の実施形態にかかるモジュールタイプ毎のタイプ別機能情報の例を示した図である。 図6は、第1の実施形態にかかるアドレス情報記憶部が記憶する、チューナーモジュールのレジスタのアドレスマップの例を示した図である。 図7は、第1の実施形態にかかる第1サブ基板の構造を示した図である。 図8は、第1の実施形態にかかるサブ基板に搭載されている第1周辺装置内のレジスタの構成を示した図である。 図9は、第1の実施形態にかかるチューナー基板のレジスタ構成を示した図である。 図10は、第1の実施形態にかかる動画機能のレジスタ構成を示した図である。 図11は、第1の実施形態にかかる録画機能のレジスタ構成を示した図である。 図12は、第1の実施形態にかかる高画質化機能のレジスタ構成を示した図である。 図13は、第1の実施形態にかかる映像処理装置における、起動時に行われる処理の手順を示すフローチャートである。 図14は、第1の実施形態にかかる映像処理装置における、チューナーモジュールの設定手順を示すフローチャートである。 図15は、第1の実施形態の変形例にかかるチューナーモジュールのチューナー制御部内のレジスタのアドレスマッピングの例を示した図である。 図16は、第2の実施形態にかかる第1サブ基板の構造を示した図である。
(第1の実施形態)
 図1は、第1の実施形態における映像処理装置100の概念を示した図である。図1に示す例では、メイン基板110に対して、第1サブ基板150及び第2サブ基板160のうちいずれか一つ以上が接続可能とする。
 本実施形態は、第1サブ基板150及び第2サブ基板160に搭載された機能を制御する機能制御装置としてメイン基板110を、当該メイン基板110に機能を追加する機能追加装置として第1サブ基板150及び第2サブ基板160を備えた例とする。
 メイン基板110は、ホストプロセッサ111と、映像インターフェース(I/O)部112と、制御インターフェース(I/O)部113と、を備える。
 一方、第1サブ基板150は、第1周辺装置151と、映像インターフェース(I/O)部152と、制御インターフェース(I/O)部153と、を備える。そして、第2サブ基板160は、第2周辺装置161と、映像インターフェース(I/O)部162と、制御インターフェース(I/O)部163と、を備える。
 図1に示されるように、第1サブ基板150と、第2サブ基板160と、は同じインターフェースを備えているため、どちらもメイン基板110と接続可能とする。つまり、第1サブ基板150がメイン基板110と接続された場合に、ホストプロセッサ111が、制御インターフェース部113と制御インターフェース部153とを介して制御信号を送受信することで、第1周辺装置151を制御できる。同様に、第2サブ基板160がメイン基板110と接続された場合に、ホストプロセッサ111が、制御インターフェース部113と制御インターフェース部163とを介して制御信号を送受信することで、第2周辺装置161を制御できる。なお、本実施形態では、映像信号及び制御信号を送信する例について説明するが、これら以外の信号の通信を行っても良い。例えば、インターネット接続のための信号等を送受信するためのデータバスを備えても良い。
 従来から、テレビジョン表示装置などの映像処理装置の開発においては、地域毎に、価格帯毎に開発を行っていた。この場合、機能が共通する部分が存在していたとしても、地域毎に、価格帯毎に開発する必要があったため、開発負担、及び開発コストが増加するという問題が生じていた。そこで、同一の機能(モジュール)を実現するものとして、地域毎、価格帯(性能)毎に開発したサブ基板を、メイン基板に着脱可能とすることで、開発負担を削減できる。
 しかしながら、単にサブ基板を着脱可能としても、接続するサブ基板の機能を引き出すために、当該サブ基板を制御するメイン基板のホストプロセッサは、接続されるサブ基板に応じたプログラムを搭載する必要があった。この場合、サブ基板毎に対応するプログラムを開発する必要が生じる。
 これに対して、本実施形態は、サブ基板のレジスタ構成をモジュール(機能)タイプ毎に共通化し、当該レジスタ構成にアクセスするプログラムも共通化することで、開発負担を軽減することとした。
 換言すれば、従来のPC等では、バス等のインターフェースは共通化されていたとしても、第1周辺装置151と、第2周辺装置161と、の間に搭載されている機能が異なる場合に、ホストプロセッサ111で実行されるプログラム(デバイスドライバ)等を搭載する必要があった。これに対して、本実施形態は、第1サブ基板150及び第2サブ基板160のうちどちらが接続されたとしても、ホストプロセッサ111で実行されるプログラムを変更する必要がない技術を実現する。
 図2は、本実施形態にかかる映像処理装置100の詳細な構成を示した図である。図2に示される映像処理装置100は、メイン基板110と、チューナー基板210と、USB動画再生装置220と、録画装置230と、高画質化装置240と、を備えている。
 このように、図2で示す例では、一つのメイン基板110に対して、4つのサブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)が接続されている例とする。しかしながら、本実施形態は、サブ基板をチューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240に制限するものではなく、メイン基板110に対して機能を提供する装置であればどのような装置でも良い。
 また、サブ基板に備える周辺回路は、メイン基板110以外の装置等と接続してもよい。図2の例では、チューナー基板210のチューナー214が、外部アンテナと接続され、USB動画再生装置220はUSBコントローラ224から、USBメモリ281と接続され、録画装置230は、チューナー234が、アンテナと、HDDコントローラ235がHDD280と接続され、高画質化装置240がパネル260と接続されている。
 チューナー基板210は、チューナー制御部211と、映像インターフェース部212と、制御インターフェース部213と、を備える。チューナー制御部211は、チューナー214と、デコーダ215と、を備える。
 そして、チューナー制御部211に搭載されている各構成は、制御インターフェース部213を介してホストプロセッサ111から送信される制御信号に従って制御を行う。例えば、チューナー214が、制御信号に従って、外部のアンテナから放送信号を受信した後、デコーダ215が放送信号から映像信号にデコードした後、映像インターフェース部212が、映像信号をホストプロセッサ111に送信する。
 USB動画再生装置220は、動画再生機能部221と、映像インターフェース部222と、制御インターフェース部223と、を備える。動画再生機能部221は、USBコントローラ224と、デコーダ225と、を備える。
 そして、動画再生機能部221に搭載されている各構成は、制御インターフェース部223を介してホストプロセッサ111から送信される制御信号に従って制御を行う。例えば、USBコントローラ224が、制御信号に従って、USBメモリ281から動画データを読み込んだ後、デコーダ225が動画データを映像信号にデコードした後、映像インターフェース部222が、映像信号をホストプロセッサ111に送信する。
 録画装置230は、録画機能部231と、映像インターフェース部232と、制御インターフェース部233と、を備える。録画機能部231は、チューナー234と、HDDコントローラ235と、デコーダ236と、を備える。録画装置230も、チューナー制御部211及びUSB動画再生装置220と同様の処理を行い、映像信号をホストプロセッサ111に送信する。
 高画質化装置240は、高画質化機能部241と、映像インターフェース部242と、制御インターフェース部243と、を備える。高画質化機能部241は、高画質化回路244を備える。
 そして、高画質化機能部241に搭載されている高画質化回路244は、制御インターフェース部243を介してホストプロセッサ111から送信される制御信号に従って制御を行う。例えば、高画質化回路244が、制御信号に従った高画質化制御を、入力された映像信号に対して行った後、高画質化制御を行った後の映像信号をパネル260に出力する。これにより、高画質化制御が行われた映像信号が表示される。
 なお、本実施形態にかかるホストプロセッサ111からの制御信号は、サブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)の周辺装置内のレジスタに対してアクセス(読み込み、書き込み)を行うものとする。そして、サブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)は、レジスタ内に書き込まれた情報に従って、自装置の制御を行う。
 メイン基板110は、ホストプロセッサ111と、映像インターフェース251、253、256、258と、制御インターフェース252、254、257、259と、を備える。
 映像インターフェース251、253、256、258は、サブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)との間で、映像信号を送受信するためのバスインターフェースとする。制御インターフェース252、254、257、259は、サブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)との間で、制御信号を送受信するためのバスインターフェースとする。
 図2に示される例では、ホストプロセッサ111と、サブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)と、を介して送受信される制御信号は、バスインターフェース(制御インターフェース252、254、257、259)を経由する。しかしながら、本実施形態は、制御信号の経路をバスインターフェースに制限するものではなく、当該サブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)と通信可能であれば、どのようなインターフェースでも良い。
 ホストプロセッサ111は、(図示しない)ROMに格納されている制御プログラムを読み込むことで、映像処理装置100の各部を制御する構成を実現する。
 図3は、本実施形態にかかるホストプロセッサ111で実現されるソフトウェア構成を示した図である。図3に示されるように、ホストプロセッサ111は、読出部302と、判定部303と、チューナー制御プログラム304と、動画再生制御プログラム305と、録画制御プログラム306と、高画質化制御プログラム307と、を備える。また、本実施形態にかかるホストプロセッサ111内に設けられたメモリ内に、アドレス情報記憶部301が設けられている。
 本実施形態にかかるサブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240等を含んだ、メイン基板110と接続可能な全て)内の周辺装置内のレジスタでは、共通情報が保存されるアドレス領域が全て同じとする。
 なお、共通情報とは、サブ基板のモジュールの種類(以下、モジュールタイプとも称す)を識別する識別情報を含んだ、サブ基板に共通の情報とする。そして、本実施形態にかかるモジュールは、サブ基板が実現可能な機能とする。本実施形態は、モジュールタイプとしてチューナー、動画機能、録画機能、高画質化機能が存在する例について説明するが、他のモジュールタイプがあってもよい。
 全てのサブ基板において共通情報が保存されたアドレス領域が同じであるため、読出部302が、メイン基板110と制御インターフェース部213、223、233、243を介して接続されているサブ基板内の(図示しない)レジスタの予め定められたアドレス領域にアクセスすることで、共通情報を取得できる。換言すれば、読出部302は、サブ基板の共通情報を参照することで、接続されているサブ基板のモジュールタイプを認識できる。
 判定部303は、読出部302が取得した共通情報(モジュールタイプ)に従って、各サブ基板を制御するプログラムを判定する。本実施形態では、接続されているサブ基板から取得した共通情報(モジュールタイプ)に従って、各サブ基板を制御するプログラムとして、チューナー制御プログラム304、動画再生制御プログラム305、録画制御プログラム306、及び高画質化制御プログラム307を割り当てる。
 本実施形態では、サブ基板のモジュールタイプが同じであれば、サブ基板の製品の違い(提供先の地域、性能の違い)によらず同じプログラムが制御を行う。また、モジュールタイプが同じサブ基板において、新たに機能を拡張した場合でも、従来から実装されている機能については、従来のプログラムで制御できる。例えば、サブ基板のモジュールに機能A、B、Cが搭載されている場合に、新たに機能Dを追加したものとする。この場合にサブ基板に設けられたレジスタの領域を拡張して、機能D用のアドレス領域を割り当てる必要がある。この場合、機能Dを利用するためには、プログラムの修正が必要となるが、従来から利用されている機能A、B、Cについては従来と同様のアドレス領域が割り当てられているため、従来のプログラムで、互換動作を実現できる。
 図4は、本実施形態のメイン基板110とサブ基板の制御手法を示した概念図である。図4に示される例では、第1サブ基板150の第1周辺装置151に搭載されているレジスタ401においては、共通情報411と、共通設定412と、タイプ別機能情報413と、タイプ別機能設定414とが割り当てられている。
 そして、共通情報411及び共通設定412が、全てのサブ基板のレジスタに共通するアドレスに割り当てられている。
 共通情報411は、当該サブ基板150のモジュールタイプを保持する。共通情報411は、全てのサブ基板のレジスタにおいて、予め定められたアドレス領域に格納されている。つまり、本実施形態では、読出部302が、各サブ基板内に設けられたレジスタのうち、(共通情報411のために)予め定められたアドレス領域を参照することで、当該サブ基板のモジュールの種類(以下、モジュールタイプと称す)を特定できる。
 共通設定412は、モジュールタイプによらない、サブ基板に共通の設定を保持する。共通設定412は、全てのサブ基板のレジスタについて、予め定められたアドレス領域に格納されている。つまり、本実施形態では、判定部303が、各サブ基板内に設けられたレジスタのうち、共通設定412用に予め定められたアドレス領域に書き込むことで、サブ基板に共通の制御を行う。
 ところで、本実施形態にかかるモジュールタイプは、本実施形態にかかる映像処理装置100のメイン基板110に接続可能なサブ基板の種類を示している。本実施形態にかかるメイン基板110のホストプロセッサ111では、モジュールタイプ毎に作成されたプログラムが搭載されている。
 換言すれば、モジュールタイプ毎に作成されたプログラムは、モジュールタイプが同一であれば、メイン基板110に接続されているサブ基板を制御可能とする。つまり、本実施形態においては、モジュールタイプ毎に制御プログラムを設け、当該制御プログラムが、予め定められた第1のアドレス領域から当該サブ基板の属性(例えば、サポートしている機能の有無)を取得し、当該予め定められた第2のアドレス領域に対して設定(例えばサポートしている機能に関する設定)を書き込むこととした。これにより、複数種類のモジュールに対して共通操作を実現できる。換言すれば、モジュールタイプ毎にレジスタのアドレス構造を統一したため、メイン基板110は、モジュールタイプさえ対応していれば、どのようなサブ基板が接続されたとしても、制御を行うことができる。
 図4に示されるタイプ別機能情報413、及びタイプ別機能設定414は、モジュールタイプ毎に共通するアドレス領域に割り当てられている。つまり、サブ基板内のレジストリは、モジュールタイプが同一であれば、タイプ別機能情報413、及びタイプ別機能設定414のアドレス領域は同一となる。
 タイプ別機能情報413は、モジュールタイプ毎に共通するアドレス領域であって、当該モジュールタイプの属性情報が保存された領域とする。そして、タイプ別機能設定414は、モジュールタイプ毎に共通するアドレス領域であって、モジュールタイプ毎に共通する設定が書き込まれる領域とする。
 つまり、本実施形態にかかるメイン基板110のホストプロセッサ111の読出部302が、接続されたサブ基板150の第1周辺装置151内のレジスタ401から、共通情報411等を取得する。これにより、サブ基板のモジュールタイプを特定する。そして、モジュールタイプ毎に対応したプログラムが、各サブ基板の制御を行うが、その際に、当該プログラムが、モジュールタイプに共通するアドレス領域(タイプ別機能情報413)から、当該サブ基板の属性(モジュールタイプ毎の機能等)を読み出し、モジュールタイプに共通するアドレス領域(タイプ別機能設定414)に対して設定を行う。これにより、各モジュールタイプに対応したプログラムは、当該モジュールタイプが共通している限り、提供先の地域、性能の違いに関わらずサブ基板を制御できる。
 図5は、本実施形態にかかるモジュールタイプ毎のタイプ別機能情報の例を示した図である。図5に示される例では、モジュールタイプ(チューナーモジュール、動画再生モジュール、録画モジュール、高画質化モジュール)毎にタイプ別機能情報を予め定めておく。そして、本実施形態では、モジュールタイプ毎のプログラムは、各サブ基板のタイプ別機能情報を参照することで、サブ基板がサポートしている機能(属性)を特定できる。そして、モジュールタイプ毎のプログラムは、サブ基板がサポートしている機能を必要に応じて利用できるように、タイプ別機能設定に書き込むことで、サブ基板を制御する。
 図5に示されるように、チューナーモジュールのサブ基板のレジスタでは、タイプ別機能情報として、サポートする“RF変調方式”、“周波数帯域”、“ビデオデコード機能の有無”、“デコード可能なビデオコーデック”、“デコード可能なオーディオコーデック”が、チューナーモジュールに共通するアドレス領域に保持されている。そして、チューナーモジュールに対応するチューナー制御プログラム304は、タイプ別機能情報を参照した後、当該タイプ別機能情報で利用可能と判断した機能(属性)について、タイプ別機能設定のアドレス領域に対して設定する。
 より具体的には、タイプ別機能情報を参照することで、RF変調方式としてISDB-T(サポート周波数帯域:470MHz-770MHz)、ISDB-S(サポート周波数帯域:11.7GHz-12.2GHz)をサポートし、ビデオデコード機能を備え、サポートするビデオコーデックはMPEG-2 VIDEO、サポートする音声コーデックはMPEG-2 AACであることが認識できた場合に、ホストプロセッサ111のチューナー制御プログラム304が、タイプ別機能設定に対して書き込むことで、RF変調方式の設定、周波数帯域の設定、ビデオデコード機能のON/OFF、ビデオコーデック、音声コーデックを設定できる。
 なお、他のモジュールタイプ(動画再生モジュール、録画モジュール、高画質化モジュール)も、対応するプログラムが同様の制御を行うものとして説明を省略する。なお、図5は、制御可能な属性(機能)を制限するものではなく、他の属性(機能)等が設定可能であっても良い。
 図3に戻り、チューナー制御プログラム304は、上述したように、共通情報のモジュールタイプがチューナーであるサブ基板(例えばチューナー基板210)を制御する際、当該サブ基板(例えばチューナー基板210)が備えるレジスタの、チューナーモジュールに共通で定められたアドレス領域にアクセスする。
 このチューナーモジュールに共通するアドレス領域は、アドレス情報記憶部301で記憶する。図6は、アドレス情報記憶部301が記憶する、チューナーモジュールのレジスタのアドレスマップの例を示した図である。図6に示される例では、アドレス毎に、名称と、内容と、を対応付けている。
 図6に示される例では、“0x0000”に、共通情報、より具体的にはサブ基板のタイプ識別子(モジュールタイプ)が格納されている。そして、“0x0004”~“0x000C”に、共通設定、より具体的には、電源オン・オフ、リセットオン・オフ、サブ基板動作イネーブルが格納されている。
 また、“0x0010”~“0x0020”に、タイプ別機能情報、より具体的には、サポート無線変換方式、サポート無線周波数帯域、デコード機能の有無、サポートビデオフォーマット、サポートオーディオフォーマットが格納されている。
 同様に、“0x0024”~“0x0034”に、タイプ別機能設定、より具体的には、動作無線変換方式、動作無線周波数帯域、動作機能の有無、動作ビデオフォーマット、動作オーディオフォーマットが格納されている。
 また、アドレス情報記憶部301は、チューナーモジュールに共通するアドレス領域のみではなく、メイン基板110が利用可能なモジュールタイプ毎に、当該モジュールタイプに共通のアドレスを対応付けて記憶する。本実施形態にかかるアドレス情報記憶部301は、メイン基板110が利用可能なモジュールタイプ毎に、共通情報、サブ基板が有している属性の読み出し先であるタイプ別機能情報、及び、サブ基板の実行される機能の設定先であるタイプ別機能設定のアドレスを記憶している。
 そして、チューナー制御プログラム304は、アドレス情報記憶部301に記憶されたアドレスマップに従って、サブ基板のレジスタのタイプ別機能情報、より具体的には、サポート無線変換方式、サポート無線周波数帯域、デコード機能の有無、サポートビデオフォーマット、サポートオーディオフォーマットと対応づけられたアドレスを参照することで、接続されているサブ基板がサポートしている属性(機能)を読み込む。
 さらに、チューナー制御プログラム304は、参照結果に基づいて、アドレス情報記憶部301に記憶されたアドレスマップのうち、動作無線変換方式、動作無線周波数帯域、動作機能の有無、動作ビデオフォーマット、動作オーディオフォーマットと対応づけられた、サブ基板のレジスタのアドレスに書き込むことで、当該サブ基板を制御する。
 なお、本実施形態は、説明を容易にするために、アドレス情報記憶部301がチューナーモジュールのレジスタのアドレスマップを保持する例について説明するが、記憶部で記憶することに制限するものではなく、チューナー制御プログラムの内部に予め組み込んでも良い。
 動画再生制御プログラム305は、モジュールタイプが動画機能のサブ基板を制御する。録画制御プログラム306は、モジュールタイプが録画機能のサブ基板を制御する。高画質化制御プログラム307は、モジュールタイプが高画質化機能のサブ基板を制御する。
 そして、動画再生制御プログラム305、録画制御プログラム306、及び高画質化制御プログラム307も、モジュールタイプに共通するタイプ別機能情報を参照し、モジュールタイプに共通するタイプ別機能設定に対して書き込むことで、サブ基板の制御を行う。なお、詳細な処理は、チューナー制御プログラム304と同様の処理を行うものとして、説明を省略する。
 本実施形態にかかる映像処理装置100においては、サブ基板を交換することで、サポートしている機能を切り替えることを可能とした。このようにサブ基板を交換する場合でも、新たに接続されたサブ基板が、メイン基板110がサポートしているモジュールタイプと一致している限り、新たにプログラム等を開発、インストールすることなく、利用ができる。
 次に、サブ基板の構成について説明する。図7は、本実施形態にかかる第1サブ基板の構造を示した図である。図7に示されるように、第1サブ基板150に搭載されている第1周辺装置151は、レジスタ701と、処理装置702と、外部インターフェース部(I/F)703と、を備えている。そして、第1サブ基板150は、外部インターフェース部(I/F)703から外部装置750に接続されている。なお、第1サブ基板150は、上述したサブ基板(チューナー基板210、USB動画再生装置220、録画装置230、及び高画質化装置240)に共通する概念を示したものとする。
 また、第1サブ基板150は、第1サブ基板150で実現される機能を利用するメイン基板110と接続可能な映像インターフェース部152と、制御インターフェース部153を備えている。
 そして、ホストプロセッサ111からの制御信号は、制御インターフェース部153を介して第1周辺装置151に入力される。制御信号は、第1周辺装置151内のレジスタ701に入力される。制御信号が、読出し命令であれば、第1周辺装置151は、該当アドレスのレジスタ情報を読み出して、ホストプロセッサ111に出力する。一方、制御信号が、書き込み命令であれば、第1周辺装置151は、該当アドレスに該当データを書き込む。そして、処理装置702は、レジスタ701に書き込まれたデータに従って、動作を行う。
 レジスタ701は、制御インターフェース部153を介して、ホストプロセッサ111から読み出し及び書き込み可能な記憶部とする。レジスタ701は、第1サブ基板150と同じ機能を実現する(モジュールタイプが同じ)サブ基板のレジスタと同じアドレス領域に、第1サブ基板150の機能を利用するためのタイプ別機能情報、及びタイプ別機能設定を記憶する。
 図8は、本実施形態にかかるサブ基板150に搭載されている第1周辺装置151内のレジスタ701の構成を示した図である。
 図8に示されるレジスタ701では、プラットフォーム共通設定部分と、モジュール独自設定部分805と、が割り当てられている。プラットフォーム共通設定部分は、モジュールタイプが同じサブ基板に共通するアドレス領域とする。
 プラットフォーム共通設定部分は、さらに、共通機能と、タイプ別機能とに分けられる。共通機能は、全てのサブ基板に共通するアドレス領域であり、共通情報保持部801と、共通設定部802と、を含む。タイプ別機能は、モジュールタイプが同じサブ基板のみに共通するアドレス領域であり、タイプ別機能情報保持部803と、タイプ別機能設定部804と、を含む。
 共通情報保持部801は、モジュールタイプを識別するためのタイプ識別子を保持する。共通設定部802は、電源オン・オフの制御や、リセット制御、サブ基板の動作オン・オフなど、モジュールタイプによらない、サブ基板全体の制御を司る機能を制御するためのレジスタを有する。
 タイプ別機能のレジスタ構成は、共通情報保持部801のタイプ識別子、換言すればモジュールタイプにより規定される。タイプ別機能情報保持部803は、第1周辺装置151がサポートしている機能の有無や、サポートしている機能のタイプを保持する。また、タイプ別機能設定部804は、タイプ別機能情報保持部803にてサポートされていると規定されている機能を設定するためのアドレス領域とする。
 モジュール独自設定部分805は、他のサブ基板とは異なるアドレス領域で有り、サブ基板150が、他のサブ基板と異なる制御を行う際に用いるアドレス領域とする。モジュール独自設定部分805は、当該サブ基板150のみで参照、書き込みが行われるアドレス領域であって、メイン基板110からは参照、書き込みは行われない。
 次に具体的なレジスタ構成についてモジュールタイプ毎に説明する。図9は、本実施形態にかかるチューナー基板210のレジスタ構成を示した図である。図9に示す例では、共通情報として、“モジュールタイプ:チューナー”が記憶されている。さらに、タイプ別機能情報、タイプ別機能設定には、“モジュールタイプ:チューナー”に対応する属性が割り当てられている。そして、拡張機能設定には、サブ基板毎に独自拡張された属性等のために割り当てられたアドレス領域とする。
 図10は、本実施形態にかかる動画機能のレジスタ構成を示した図である。図10に示す例では、共通情報として、“モジュールタイプ:動画機能”が記憶されている。さらに、タイプ別機能情報、タイプ別機能設定には、“モジュールタイプ:動画機能”に対応する属性が割り当てられている。そして、拡張機能設定には、サブ基板毎に独自拡張された属性等のために割り当てられたアドレス領域とする。
 図11は、本実施形態にかかる録画機能のレジスタ構成を示した図である。図11に示す例では、共通情報として、“モジュールタイプ:録画機能”が記憶されている。さらに、タイプ別機能情報、タイプ別機能設定には、“モジュールタイプ:録画機能”に対応する属性が割り当てられている。そして、拡張機能設定は、サブ基板毎に独自拡張された属性等のために割り当てられたアドレス領域とする。
 図12は、本実施形態にかかる高画質化機能のレジスタ構成を示した図である。図12に示す例では、共通情報として、“モジュールタイプ:高画質化機能”が記憶されている。さらに、タイプ別機能情報、タイプ別機能設定には、“モジュールタイプ:高画質化機能”に対応する属性が割り当てられている。そして、拡張機能設定は、サブ基板毎に独自拡張された属性等のために割り当てられたアドレス領域とする。
 図7に戻り、処理装置702は、レジスタ701に記憶された機能設定(属性)を参照して、当該機能設定に従った機能を実行する。つまり、処理装置702が、メイン基板110のホストプロセッサ111で実行されているモジュールタイプ毎のプログラムにより書き込まれた設定に従って、処理を行う。
 処理装置702は、必要に応じて、データ通信用の制御インターフェース部153を介して、メイン基板110や、別のサブ基板と映像やその他のデータの通信を行なっても良い。また、処理装置702は、外部インターフェース部703を介して外部装置750とデータの通信を行なっても良い。
 外部I/F703は、外部装置750と接続するためのインターフェースとする。
 次に、本実施形態にかかる映像処理装置100における、起動時に行われる処理について説明する。図13は、本実施形態にかかる映像処理装置100における上述した処理の手順を示すフローチャートである。図13に示される例では、映像処理装置100の電源投入時やハードウェアリセット時に行われる初期化とする。
 まずは、映像処理装置100が起動する際に、ホストプロセッサ111の初期化が行われる(ステップS1301)。これによりホストプロセッサ111で制御プログラムが実行され、ソフトウェア構成として、読出部302、判定部303、チューナー制御プログラム304、動画再生制御プログラム305、録画制御プログラム306、高画質化制御プログラム307が実現される。
 その後、各サブ基板を順番に初期化する。具体的には、読出部302が接続されている各サブ基板のレジスタに対して読み出しを行った後、判定部303が読み出しを行ったサブ基板のうち、未初期化のサブ基板があるか否かを判定する(ステップS1302)。
 そして、判定部303が、未初期化のサブ基板があると判定した場合(ステップS1302:Yes)、判定部303が、未初期化のサブ基板のレジスタに保持されている共通設定(電源オン・オフ)に電源ONと書き込むことで、当該サブ基板の電源をONにする設定を行う(ステップS1303)。
 その後、判定部303が、読出部302が読み出した共通情報から、モジュールタイプを確認する(ステップS1304)。
 判定部303が確認したモジュールタイプに基づいて、当該モジュールタイプに対応するプログラム(チューナー制御プログラム304、動画再生制御プログラム305、録画制御プログラム306、高画質化制御プログラム307)が、サブ基板を設定する(ステップS1305)。
 そして、判定部303が、ステップS1302で未初期化のサブ基板がないと判定した場合(ステップS1302:No)に、初期設定を全て終了する。
 なお、本実施形態は、サブ基板全ての初期化を行うことに制限するものではなく、ユーザ等により行われた設定に従って、初期化を行わなくても良い。その際に、電力削減のために、サブ基板の電源をオフしても良いし、再設定時間の短縮のために電源オンを維持しても良い。
 次に、周辺機器設定について具体的に説明する。図14は、本実施形態にかかる映像処理装置100における、チューナーモジュールの設定手順を示すフローチャートである。図14に示すフローチャートでは、チューナー制御プログラム304が呼び出される例とする。より具体的には、日本向け地上デジタル放送、BS/CSデジタル放送対応チューナーモジュールに対して地上デジタル放送の設定をする例とする。
 まずは、ホストプロセッサ111の読出部302が、当該サブ基板の共通情報を読み出す(ステップS1401)。そして、判定部303が、読出部302が読み出した共通情報に従って、読み出し先のサブ基板がチューナーであるか否かを判定する(ステップS1402)。そして、判定部303がサブ基板がチューナーではないと判定した場合(ステップS1402:No)、読出部302に他のサブ基板の共通情報を読み出すように指示し、ステップS1401から再び処理を開始する。また、初期化時のようにサブ基板が予めチューナーモジュールであることが認識できている場合、ステップS1401~S1402の処理は行われないものとする。
 そして、判定部303が、読み出し先のサブ基板のモジュールタイプがチューナーであると判定した場合(ステップS1402:Yes)、当該サブ基板のレジスタに保持されたタイプ別機能情報、及びタイプ別機能設定に基づいて、当該サブ基板を設定する。
 つまり、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能情報を参照して、サポート変調方式(ISDB-T、ISDB-S)を確認する(ステップS1403)。その後、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能設定のうち、復調方式が割り当てられたアドレス領域に、例えば“ISDB-T”とする設定を書き込むことで、復調方式を設定する(ステップS1404)。
 次に、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能情報を参照して、サポート周波数帯(例えば(470MHz-770MHz))を確認する(ステップS1405)。その後、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能設定のうち、周波数帯が割り当てられたアドレス領域に、例えば“470MHz”と書き込むことで、周波数帯を設定する(ステップS1406)。
 そして、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能情報を参照して、ビデオデコード機能の有無を確認する(ステップS1407)。その後、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能設定のうち、ビデオデコードの有効・無効が割り当てられたアドレス領域に“有効”の旨を書き込むことで、ビデオデコードを有効にする(ステップS1408)。
 次に、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能情報を参照して、サポートビデオコーデックを確認する(ステップS1409)。その後、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能設定のうち、ビデオコーデックが割り当てられたアドレス領域に、例えば“MPEG-2 VIDEO”と書き込むことで、ビデオコーデックを設定する(ステップS1410)。
 そして、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能情報を参照して、サポートオーディオコーデックを確認する(ステップS1411)。その後、チューナー制御プログラム304は、当該サブ基板のレジスタ内のタイプ別機能設定のうち、オーディオコーデックが割り当てられたアドレス領域に、“MPEG-2 AAC”と書き込むことで、オーディオコーデックを設定する(ステップS1412)。
 上述した処理手順により、タイプ別機能情報、及びタイプ別機能設定に基づいて、チューナーモジュールの初期化が実現される。図14に示すフローチャートでは、チューナーモジュールの設定が、チューナーモジュールのタイプ別機能情報及びタイプ別機能設定に基づいて行われる例について説明した。なお、他のモジュールタイプについても当該モジュールタイプのタイプ別機能情報及びタイプ別機能設定に基づいて行われるものとして説明を省略する。
(第1の実施形態の変形例)
 第1の実施形態では、サブ基板の周辺装置内のレジスタ構成が固定アドレスの場合について説明した。しかしながら、レジスタ構成を全て固定アドレスにする手法に制限するものではない。
 図15は、第1の実施形態の変形例にかかるチューナーモジュールのチューナー制御部内のレジスタのアドレスマッピングの例を示した図である。図15に示される例では、“タイプ機能のレジスタアドレスのオフセット値”を設定するためのアドレス領域が割り当てられている。各チューナーモジュールは、“タイプ機能のレジスタアドレスのオフセット値”を設定することで、タイプ別機能情報及びタイプ別機能設定のためのアドレス領域を柔軟に設定できる。これにより、将来の互換性を含めたアドレス拡張に柔軟に対応できる。
(第2の実施形態)
 第1の実施形態では、モジュールタイプに応じて、サブ基板内部のレジスタのアドレス領域の割り当てを共通化させる例について説明した。しかしながら、アドレス領域を共通化させるためには、モジュールタイプが同じサブ基板のレジスタ構成を全て同じになるように設計する必要がある。そこで、本実施形態では、サブ基板の開発負担を軽減する実施形態について説明する。なお、メイン基板は、第1の実施形態と同様として説明を省略する。
 次に、本実施形態にかかるサブ基板の構成について説明する。図16は、本実施形態にかかるサブ基板の構造を示した図である。図16に示されるように、サブ基板150に搭載されている周辺装置1601は、レジスタ1611と、制御装置1612と、記憶装置1613と、内部レジスタ1614と、処理装置1615と、外部インターフェース部(I/F)1616と、を備えている。そして、サブ基板1600は、外部インターフェース部(I/F)1616から外部装置750に接続されている。
 また、本実施形態にかかるサブ基板1600は、サブ基板1600で実現される機能を利用するメイン基板110と接続可能な映像インターフェース部1602と、制御インターフェース部1603と、を備えている。
 第1の実施形態と同様に、ホストプロセッサ111からの制御信号は、制御インターフェース部1603を介して周辺装置1601に入力される。制御信号は、周辺装置1601内のレジスタ1611に入力される。制御信号が、読出し命令であれば、周辺装置1601は、該当アドレスのレジスタ情報を読み出して、ホストプロセッサ111に出力する。一方、制御信号が、書き込み命令であれば、周辺装置1601は、該当アドレスに該当データを書き込む。
 レジスタ1611は、第1の実施形態と同様に、ホストプロセッサ111から読み出し及び書き込み可能な記憶部とする。レジスタ1611は、モジュールタイプが同じサブ基板のレジスタと同じアドレスに、タイプ別機能情報、及びタイプ別機能設定を記憶する。
 制御装置1612は、内部レジスタ1614に接続され、内部レジスタ1614に記憶された機能設定(属性)を参照して、当該機能設定に従った機能を実行する。
 内部レジスタ1614の構成は、他のサブ基板と同じ構成である必要は無く、任意の構成を取って良い。
 つまり、本実施形態では、ホストプロセッサ111が、レジスタ1611を用いて制御を行うことで、他のサブ基板と同様の制御を可能とする一方、処理装置1615は、内部レジスタ1614を参照して、処理を行うこととしている。
 そして、制御装置1612が、レジスタ1611に書き込まれた機能設定を、処理装置1615が直接参照可能な形式に変換して、内部レジスタ1614に書き込む制御を行うこととした。これにより処理装置1615は、変換された後の設定に基づいて、処理を行うことができる。つまり、処理装置1615は、他のサブ基板と共通のアドレス領域を参照する必要がなくなる。
 記憶装置1613は、制御装置1612を制御するプログラムや、レジスタ1611に書き込まれた機能設定を、内部レジスタ1614用の設定に変換するためのパラメータ等を記憶している。
 このように、処理装置1615自体が、メイン基板110のホストプロセッサ111により書き込まれた設定を認識できない場合、制御装置1612が、処理装置1615から参照可能な形式に変換することで、メイン基板110のホストプロセッサ111から、本実施形態にかかるサブ基板1600の制御を実現できる。
 つまり、第1の実施形態にかかる処理装置702では、ホストプロセッサ111により書き込まれた設定情報を認識可能に設計されているが、このためには処理装置702を新たに開発する必要がある。このため、従来から利用している処理装置を使用したい場合や、他の企業等から提供されている処理装置を適用したい場合、制御装置1612が処理装置に適した形式に変換することで、処理装置を新たに開発することなく、メイン基板110とサブ基板1600の接続を実現できる。つまり、本実施形態では、制御装置1612を、ホストプロセッサ111と処理装置1615との間の差異を覆うラッパーとして動作させることとした。
 さらには、制御装置1612は、処理装置1615が参照可能な設定として内部レジスタ1614に書き込む際に、地域毎に異なる値を設定するように書き込むことも考えられる。これにより、地域毎に最適な設定を容易に実現できる。
 また、本実施形態においては、制御装置1612が、製品毎に別の値を設定することで、製品固有のバラつきや、ラインナップ毎の差別化などを実現できる。例えば、高画質化モジュールにて、ラインナップ毎に異なる仕様のパネルを用いる場合や、同一ラインナップのモデルで同一仕様のパネルを使う場合でもムラ等で固体毎にバラつきがある場合に、記憶装置1613の設定値を変更することで複数の設定を実現することが可能となる。
 上述した実施形態においては、メイン基板とサブ基板との間で、モジュールタイプ毎に共通の制御方式を備えることとした。これにより、サブ基板を変更した際にも、メイン基板のホストプロセッサ上のソフトウェアを変更することなしに、サブ基板を動作させることができる。これにより、接続されているサブ基板にかかわらず、同一のプログラムを利用可能であるため、開発期間、開発負担、及び開発コストの削減を実現できる。
 本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、請求の範囲に記載された発明とその均等の範囲に含まれる。

Claims (7)

  1.  複数種類の機能追加装置のうちいずれか一つ以上と接続可能なインターフェース部と、
     前記インターフェース部を介して接続された前記機能追加装置から、当該機能追加装置で実行される機能が表された機能情報を取得する取得部と、
     前記取得部が取得した前記機能情報で表された機能を制御する際、前記インターフェース部を介して接続された機能追加装置が備える記憶部に対して、当該機能情報で識別される機能に共通で定められたアドレスにアクセスする制御部と、
     を備える機能制御装置。
  2.  機能毎に、当該機能を提供する複数種類の機能追加装置に共通するアドレスを記憶するアドレス情報記憶部を、さらに備え、
     前記制御部は、前記機能を利用する際に、前記アドレス情報記憶部に記憶された前記アドレスで示される、前記機能追加装置が備える前記記憶部にアクセスして、当該機能を制御する、
     請求項1に記載の機能制御装置。
  3.  前記アドレス情報記憶部は、さらに、前記機能毎に、前記インターフェース部で接続された前記機能追加装置で実行される機能の設定先として、当該機能を提供する複数種類の機能追加装置に共通する設定アドレスを記憶し、
     前記制御部は、前記機能を利用する際に、前記アドレス情報記憶部に記憶された前記設定アドレスで示された、前記機能追加装置が備える前記記憶部に書き込むことで、当該機能を制御する、
     請求項2に記載の機能制御装置。
  4.  前記アドレス情報記憶部は、さらに、前記機能毎に、前記インターフェース部で接続された前記機能追加装置が有している属性の読み出し先として、当該機能を提供する複数種類の機能追加装置に共通する属性アドレスを記憶し、
     前記制御部は、前記機能を利用する際に、前記アドレス情報記憶部に記憶された前記属性アドレスで示された、前記機能追加装置が備える前記記憶部から読み込んだ属性に基づいて、当該機能を制御する、
     請求項2に記載の機能制御装置。
  5.  前記制御部は、機能毎に、当該機能を提供する複数種類の機能追加装置を制御する制御プログラムを実行している、
     請求項1に記載の機能制御装置。
  6.  自装置で実現する機能を利用する機能制御装置と接続可能なインターフェース部と、
     前記インターフェース部を介して、前記機能制御装置から読み出し及び書き込み可能な記憶部であって、自装置と同じ機能を有する機能追加装置が備える記憶部と同じアドレスに、当該機能を利用するための設定情報を記憶する第1の記憶部と、
     前記第1の記憶部に記憶された前記設定情報に基づいて、前記機能を実行する制御部と、
     を備える機能追加装置。
  7.  前記制御部が直接参照可能な第2の記憶部と、
     前記第1の記憶部に記憶された前記設定情報を、前記制御部が直接参照可能な形式に変換して、前記第2の記憶部に書き込む変換部と、をさらに備え、
     前記制御部は、前記第2の記憶部に書き込まれた前記設定情報を参照して、前記機能を実行する、
     請求項6に記載の機能追加装置。
PCT/JP2013/065287 2013-05-31 2013-05-31 機能制御装置、及び機能追加装置 WO2014192160A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP2013/065287 WO2014192160A1 (ja) 2013-05-31 2013-05-31 機能制御装置、及び機能追加装置
JP2014538025A JPWO2014192160A1 (ja) 2013-05-31 2013-05-31 機能制御装置、及び機能追加装置
CN201380011112.0A CN104380755A (zh) 2013-05-31 2013-05-31 功能控制装置和功能添加装置
US14/467,667 US20140364965A1 (en) 2013-05-31 2014-08-25 Function control device and function adding device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/065287 WO2014192160A1 (ja) 2013-05-31 2013-05-31 機能制御装置、及び機能追加装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/467,667 Continuation US20140364965A1 (en) 2013-05-31 2014-08-25 Function control device and function adding device

Publications (1)

Publication Number Publication Date
WO2014192160A1 true WO2014192160A1 (ja) 2014-12-04

Family

ID=51988227

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/065287 WO2014192160A1 (ja) 2013-05-31 2013-05-31 機能制御装置、及び機能追加装置

Country Status (4)

Country Link
US (1) US20140364965A1 (ja)
JP (1) JPWO2014192160A1 (ja)
CN (1) CN104380755A (ja)
WO (1) WO2014192160A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020250681A1 (ja) * 2019-06-14 2020-12-17 株式会社デンソー 車両用装置用のモジュール

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116523057B (zh) * 2022-01-24 2024-06-14 本源量子计算科技(合肥)股份有限公司 量子控制系统以及量子计算机系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06332796A (ja) * 1993-05-21 1994-12-02 Fuji Xerox Co Ltd 回路基板制御装置
JPH0879641A (ja) 1994-08-31 1996-03-22 Toshiba Corp テレビジョン受信機
JPH09237242A (ja) * 1996-03-02 1997-09-09 Toshiba Corp ポート拡張方式及びポート拡張方法
JP2003283357A (ja) * 2002-03-20 2003-10-03 Sharp Corp 高周波受信装置における選局処理方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0700205A3 (en) * 1994-08-31 1997-04-02 Toshiba Kk Multimedia television receiver and initialization process therefor
JP4332079B2 (ja) * 2004-07-01 2009-09-16 株式会社日立製作所 モジュール型パケット通信ノード装置
CN1964452A (zh) * 2005-11-09 2007-05-16 南靖万利达科技有限公司 电视机自动识别扩展功能模块的方法
CN102622279B (zh) * 2012-03-16 2015-08-19 华为技术有限公司 冗余控制系统、方法及管理控制器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06332796A (ja) * 1993-05-21 1994-12-02 Fuji Xerox Co Ltd 回路基板制御装置
JPH0879641A (ja) 1994-08-31 1996-03-22 Toshiba Corp テレビジョン受信機
JPH09237242A (ja) * 1996-03-02 1997-09-09 Toshiba Corp ポート拡張方式及びポート拡張方法
JP2003283357A (ja) * 2002-03-20 2003-10-03 Sharp Corp 高周波受信装置における選局処理方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020250681A1 (ja) * 2019-06-14 2020-12-17 株式会社デンソー 車両用装置用のモジュール
JP2020205489A (ja) * 2019-06-14 2020-12-24 株式会社デンソー 車両用装置用のモジュール
JP7156180B2 (ja) 2019-06-14 2022-10-19 株式会社デンソー 車両用装置用のモジュール

Also Published As

Publication number Publication date
US20140364965A1 (en) 2014-12-11
JPWO2014192160A1 (ja) 2017-02-23
CN104380755A (zh) 2015-02-25

Similar Documents

Publication Publication Date Title
US9723351B2 (en) Web server TV dongle for electronic device
CN111611184A (zh) 对扩展模式(xm)总线上的装置的广播/多播事务
US20070180223A1 (en) Computer system and method of booting the system
US20220100490A1 (en) Firmware updating method, and electronic apparatus and storage media for same
US20100064036A1 (en) Peripheral device operation method, peripheral device and host
TW201914260A (zh) 擴展塢裝置、電子裝置及mac位址複製方法
WO2014192160A1 (ja) 機能制御装置、及び機能追加装置
WO2017000637A1 (zh) 一种闪存烧写方法、单板、上位机及系统
US9311017B2 (en) External device extension method for enabling an external device to be operated by a host without installing a driver
CN110377534B (zh) 数据处理方法及装置
US20060143319A1 (en) Method of establishing communication between a usb device and a host
JP2008252819A (ja) テレビジョン放送受信装置
KR20010076555A (ko) 수신기의 프로그램 업그레이드 장치 및 방법
CN201869296U (zh) 一种电视机
US20200021862A1 (en) Multimedia streaming and routing apparatus and operation method of the same
US20120059961A1 (en) System and method for sharing memory
CN103297728B (zh) 一种识别高频头的方法、装置以及电视机
CN101766027B (zh) 以电视为中心的系统
KR20040035438A (ko) 디지털 티브이 및 구동방법
US20070233960A1 (en) Command processing apparatus and command processing method
US9323516B2 (en) Electronic device system and electronic device
US8719498B2 (en) Data storage device and data providing method therein
KR100770563B1 (ko) 멀티미디어 기기에서 사운드/그래픽 카드 기능을 제공하는usb 복합장치 및 방법
KR100353683B1 (ko) 셋톱박스용 다기능 통합형 메인보드
JP3024597B2 (ja) Cpu装置及びその使用方法

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2014538025

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2013875321

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13875321

Country of ref document: EP

Kind code of ref document: A1

WD Withdrawal of designations after international publication
NENP Non-entry into the national phase

Ref country code: DE