WO2014056362A1 - 一种支持多路变长信元时隙复用的装置和方法 - Google Patents

一种支持多路变长信元时隙复用的装置和方法 Download PDF

Info

Publication number
WO2014056362A1
WO2014056362A1 PCT/CN2013/082493 CN2013082493W WO2014056362A1 WO 2014056362 A1 WO2014056362 A1 WO 2014056362A1 CN 2013082493 W CN2013082493 W CN 2013082493W WO 2014056362 A1 WO2014056362 A1 WO 2014056362A1
Authority
WO
WIPO (PCT)
Prior art keywords
module
variable length
output
input
length cell
Prior art date
Application number
PCT/CN2013/082493
Other languages
English (en)
French (fr)
Inventor
王馨
廖智勇
Original Assignee
中兴通讯股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 中兴通讯股份有限公司 filed Critical 中兴通讯股份有限公司
Publication of WO2014056362A1 publication Critical patent/WO2014056362A1/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/417Bus networks with decentralised control with deterministic access, e.g. token passing

Definitions

  • the present invention relates to the field of communications technologies, and in particular, to an apparatus and method for supporting multi-path variable length cell slot multiplexing, specifically It can be applied to the input interface part of a router or switch.
  • BACKGROUND OF THE INVENTION In modern communication networks, switching and processing methods based on cell (fixed-length packet data) are becoming more and more popular, because communication circuits using cells as basic data units have high transmission efficiency and simple processing.
  • the shared storage is a commonly used structure of the switch chip, and multiple internal input and output ports share a storage space, which has the advantage of high memory utilization.
  • the Chinese patent application with the patent application No. 200520078701.3 discloses a synchronous digital signal multiplexing decomposition circuit. In the patent scheme, the time slot multiplexing of the multi-channel cells is performed by serial-to-parallel conversion and then through the multiplexer.
  • the method of strobing has the following disadvantages:
  • the method requires that the cell arrival times on the respective input links are staggered from each other, and the cells on each link cannot arrive at the same time, limiting the input. Flexibility.
  • the Chinese Patent Application No. 200910209696.8 discloses an apparatus and method for multi-channel cell time slot multiplexing, the device comprising an input storage module, configured to buffer and output an input cell; a network module configured to strobe a cell from the input storage module; an output storage module configured to buffer cells from the strobe network module and output the cells in parallel; and a control logic module configured to determine When a cell is input to the input storage module, the read signal is sent to the input storage module, and is set to control the strobe output with a predetermined beat signal, and is set to control the output storage module to output the input data in parallel when determining that the strobe output has been completed.
  • an apparatus for supporting multiple variable length cell time slot multiplexing comprising: an input storage module, configured to buffer the input variable length variable cells separately, and send according to the control logic module
  • the first timing control command outputs the buffered variable length cell data to the strobe network module
  • the strobe network module includes a plurality of parallel multiplexers, configured to be according to the second timing control command sent by the control logic module,
  • the variable length cell data read out from the input storage module is gated and outputted
  • the output storage module is configured to buffer the variable length cell data from the gate network module, and according to the third timing control sent by the control logic module a command, outputting the variable length cell data completed by the time slot multiplexing
  • the control logic module is configured to control the input storage module to output the buffered variable length cell data to the strobe network module
  • the input storage module includes a plurality of storage submodules configured to buffer input multiple variable length cells; wherein, when there is a cell input, the storage submodule sets a non-empty indication signal.
  • the output storage module includes a plurality of parallel random access memories (RAMs) or registers, configured to buffer variable length cell data from the gating network module, and send the data according to the control logic module.
  • the three timing control commands output variable length cell data that is time slot multiplexed in the RAM or the register.
  • control logic module comprises: an internal control signal generating module configured to generate a beat control signal and send the same to an input storage module, a strobe network module, and an output storage module; and an output control signal generating module, configured to Under the beat control signal generated by the internal control signal generating module, the non-empty state in the input storage module is gated and output.
  • the multiplexer in the strobe network module performs strobe output and sends the received variable length cell data to the output storage module under the control of the tempo control signal sent by the control logic module.
  • a method for supporting multi-channel variable length cell time slot multiplexing comprising: input storage module separately buffers input multiple variable length cells, and changes cache according to first timing control command sent by control logic module
  • the long message metadata is output to the strobe network module;
  • the strobe network module including the plurality of parallel multiplexers performs the variable length cell data read from the input storage module according to the second timing control command sent by the control logic module
  • the strobe output is output;
  • the output storage module buffers the variable length cell data from the strobe network module, and outputs the variable length cell data that is multiplexed by the time slot according to the third timing control command sent by the control logic module.
  • the input storage module includes a plurality of storage sub-modules, and is configured to buffer the input variable length long cells; wherein, before performing the step of the input storage module respectively buffering the input multiple variable length cells, The method further includes: when there is a cell input, the storage sub-module sets a non-empty indication signal.
  • the output storage module comprises a plurality of parallel random RAMs or registers arranged to buffer variable length cell data from the gating network module, and a third timing control command sent according to the control logic module, to be in the RAM Or variable-length cell data in which the time slot multiplexing is completed in the register is output.
  • control logic module comprises: an internal control signal generating module configured to generate a beat control signal and send the same to an input storage module, a strobe network module, and an output storage module; and an output control signal generating module, configured to Under the beat control signal generated by the internal control signal generating module, the non-empty state in the input storage module is gated and output.
  • the strobe network module including the plurality of parallel multiplexers performs the step of strobing and outputting the variable length cell data read out from the input storage module according to the second timing control command sent by the control logic module.
  • the multiplexer in the strobe network module performs strobe output and sends the received variable length cell data to the output storage module under the control of the beat control signal sent by the control logic module.
  • the present invention utilizes an input storage module to perform multi-path variable length cell buffering, uses a strobe network module, and an output storage module to jointly perform time slot multiplexing of multiple variable length cells. Real-time processing of slot multiplexing of multiple variable length cells in any relative relationship ensures bandwidth utilization of each input port and improves processing flexibility.
  • FIG. 1 is a schematic structural diagram of an apparatus for supporting multipath variable length cell slot multiplexing in an embodiment of the present invention
  • 2 is a schematic diagram of the internal structure of the input storage in the embodiment of the present invention
  • FIG. 3 is a schematic diagram of the internal structure of the strobe network in the embodiment of the present invention
  • FIG. 4 is a schematic diagram of the internal structure of the output storage in the embodiment of the present invention
  • FIG. 6 is a schematic diagram of a data transmission method in an embodiment of the present invention
  • FIG. 7 is a flowchart of a data processing method in an embodiment of the present invention.
  • the realization, functional features and excellent effects of the object of the present invention will be further described below in conjunction with the specific embodiments and the accompanying drawings.
  • the technical solutions of the present invention are further described in detail below in conjunction with the accompanying drawings and specific embodiments, so that those skilled in the art can understand the invention and can be practiced, but the embodiments are not limited.
  • an apparatus for supporting multi-channel variable length cell slot multiplexing is provided in an embodiment of the present invention, including: an input storage module 101, configured to cache an input multiple variable length cell separately.
  • the buffered variable length cell data is output to the gating network module 102 according to the first timing control command sent by the control logic module 104.
  • it includes several first-in first-out sub-modules, one data storage per port. It is used to buffer the input data on each link and read the internal data to the strobe network module 102 under a certain port polling.
  • the input storage module 101 includes a plurality of storage submodules (for example, a first-in first-out FIFO submodule), and is configured as a buffered input variable length long cell; wherein, when a cell is input, the storage submodule Set the non-empty indication signal.
  • the strobe network module 102 includes a plurality of parallel multiplexers configured to perform strobe output from the variable length cell data read out from the input storage module 101 according to the second timing control command sent by the control logic module 104. In a specific implementation, it includes a plurality of multiplexers for transmitting the data in the read input storage to the corresponding output storage module 103 buffer space. In the preferred embodiment, the multiplexer in the strobe network module 102 strobes the received variable length cell data and sends it to the output storage module 103 under the control of the tempo control signal sent by the control logic module 104.
  • the output storage module 103 is configured to buffer the variable length cell data from the strobe network module 102, and perform variable length cell data that is time slot multiplexed according to the third timing control command sent by the control logic module 104. Output. In specific implementation, it includes several storage sub-modules, which may be composed of RAM or registers. It is configured to receive data input by the corresponding multiplexer in the strobe network module 102, and output the multiplexed data after a certain timing. In a preferred embodiment, the output storage module 103 includes a plurality of parallel random RAMs or registers arranged to buffer variable length cell data from the gating network module 102 and a third timing control command transmitted by the control logic module 104.
  • the variable length cell data in which the time slot multiplexing is completed in the RAM or the register is output.
  • the control logic module 104 is configured to control the input storage module 101 to output the buffered variable length cell data to the gating network module 102; further configured to control the variable length cell read by the gating network module 102 from the input storage module 101.
  • the data is strobed and output; and further configured to control the output storage module 103 to output the variable length cell data in which the slot multiplexing is completed.
  • the control information of the input storage module 101, the strobe network module 102, and the output storage module 103 is provided.
  • the control logic module 104 includes: an internal control signal generating module 501 configured to generate a beat control signal and send it to the input storage module 101, the strobe network module 102, and the output storage module 103, respectively;
  • the generating module 502 is configured to perform strobe outputting of the non-empty state in the input storage module 101 under the beat control signal generated by the internal control signal generating module 501.
  • the input storage module 101 is internally composed of a plurality of storage sub-modules, each of which has a depth of one maximum cell length, and the input end is connected to the input of the entire device.
  • the storage submodule sets a non-empty indication signal after receiving data for input.
  • the control logic module 104 sequentially queries the non-empty indication signal of the storage sub-module in the order of 0 to m through the beat control signal, and supplies the non-empty indication signal to the control logic module 104.
  • the strobe network module 102 is internally composed of a plurality of multiplexers (multiplexs, referred to as mux), and the number of input terminals of each mux is the same as the number of storage submodules in the input storage module 101, mux The number n is the same as the parallel output bus k bit or the storage submodule output bus j bit.
  • the control logic module 104 sequentially activates the mux in the order of 0 ⁇ n by the beat control signal.
  • Each mux sequentially strobes the input signal in the order of 0 ⁇ m after startup.
  • the output storage module 103 is composed of a plurality of RAMs or registers. In this embodiment, the input end of each RAM is connected to the strobe network module 102, and the outputs of all the RAMs are bound together to form a The output of the device multiplexed by the cell.
  • the number of output memory modules 103 RAM is the same as the output bus kbit/64bit, and the depth is the same as the number of input ports for input storage.
  • the 0# ⁇ (n-1)#RAM is output by the control logic module 104 together with the internal data after a certain time to complete the time slot multiplexing.
  • the control of the reading time may be determined according to the effective data writing time required to be outputted at this time, or may be outputted as a kbit data output delay output, and the specific design can be flexibly utilized.
  • the control logic module 104 is composed of an internal control signal generation module 501 and an output control signal generation module 502.
  • the internal control signal generating module 501 includes a counter and some control circuits configured to generate a beat control signal, which is output to the input storage module 101, the strobe network module 102, and the output storage module 103, thereby implementing control of the three modules.
  • the output control signal generation module 502 performs gate output of the input control unit in the input storage module 101 in a non-empty state under the control of the beat signal generated by the internal control signal generation module 501, and generates an output control signal.
  • the specific implementation steps of the variable length cell slot multiplexing using the foregoing apparatus for supporting multiple variable length cell slot multiplexing are as follows: Step A: The input storage module 101 receives multiple variable length cells from the input port.
  • Step B The buffer in the input storage module 101 buffers the variable length cell data, and gives a cache non-empty indication.
  • the control logic module 104 polls the variable length cell data in the buffer of the input memory module 1010 ⁇ m (where m is the number of channels buffered by the input memory module 101). If the buffer is non-empty, the reading is performed. Out of its internal data, the number of slices of the read data is determined according to the length information of the variable length cell. If the length information exceeds the number of parallel output buses k bit, only the k bit data is read, and the indication information of the first beat is given.
  • Step D the multiplexer inside the strobe network module 102 is sequentially opened in the order of 0 ⁇ n (where n is the number of multiplexers inside the strobe network module 102), and each multiplexer is cyclically
  • the data in the 0 ⁇ m buffer is sent to the corresponding output storage submodule.
  • Step E The output storage sub-module in the output storage module 103 temporarily stores the variable-length cell data, and under the control of the counter of the control logic module 104, cyclically stores all the data in the 0 ⁇ n address in the sub-module.
  • the embodiment of the present invention further provides a method for supporting multiple variable length cell slot multiplexing, including: the S10K input storage module 101 buffers the input multiple variable length cells separately, and according to the control The first timing control command sent by the logic module 104 outputs the buffered variable length cell data to the strobe network module 102;
  • the strobe network module 102 which includes a plurality of parallel multiplexers, performs strobe output on the variable length cell data read out from the input storage module 101 according to the second timing control command sent by the control logic module 104.
  • the output storage module 103 buffers the variable length cell data from the strobe network module 102, and outputs the variable length cell data that is time slot multiplexed according to the third timing control command sent by the control logic module 104.
  • the input storage module 101 includes a plurality of storage submodules, and is configured to buffer the input variable length cells; wherein, before performing the step of the input storage module 101 respectively buffering the input multiple variable length cells
  • the method further includes: S100. When there is a cell input, the storage submodule sets the non-empty indication signal.
  • the strobe network module 102 including the plurality of parallel multiplexers performs strobe output from the variable length cell data read out from the input storage module 101 according to the second timing control command sent by the control logic module 104.
  • the multiplexer in the strobe network module 102 performs strobe output and sends the received variable length cell data to the output storage module 103 under the control of the beat control signal sent by the control logic module 104.
  • the output storage module 103 includes a plurality of parallel random RAMs or registers arranged to buffer variable length cell data from the gating network module 102, and a third timing control command sent in accordance with the control logic module 104, to be in the RAM or register
  • the variable length cell data in which the time slot multiplexing is completed is output.
  • the control logic module 104 includes: an internal control signal generating module 501 configured to generate a beat control signal and send the same to the The input storage module 101, the strobe network module 102, and the output storage module 103; the output control signal generation module 502 is configured to perform the non-empty state in the input storage module 101 under the beat control signal generated by the internal control signal generation module 501. Gating output.
  • the data transmission method of the multi-path variable length cell time slot multiplexing device provided by the embodiment of the present invention is as shown in FIG. 6 , and the start time slot_0 (time slot_0) time after the power-on reset is input to the storage module 101#.
  • the data on the 0th address on 0 is read, it is stored in the 0th address on ram#0; at the time slot_l, the first address on the storage module 101#0 and the input storage module are drawn.
  • the two data at the 0th address on 1 are read out, stored in address 0 of ram#1 and address 1 on ram#0; each read data of each input memory module 101 No more than kbit; after tim e S lot_m, data will be read out in each input memory module 101 every clock cycle, wherein the data in the address h of the input memory module 101#m will be stored in ram#h (m ⁇ nl) in the mth address. As shown in FIG.
  • Step 7 for the variable length cell data of the device supporting the multipath variable length cell slot multiplexing provided by the embodiment of the present invention, the processing flow for the variable length cell data is as follows: Step 1, input into the storage module 101 The input storage unit receives the input variable length cell data. Step 2: The input storage unit of the input storage module 101 buffers the variable length cells and waits for the read signal. Step 3: The input storage unit of the input storage module 101 receives the readout signal, and outputs the data to the strobe network module 102, where the data read each time does not exceed kbit, and 0 is performed for each read kbit data. 1, 2... mark, reorganized by subsequent modules.
  • Step 4 The multiplexer in the strobe network module 102 performs strobe output on the received signal under the control of the beat signal of the control logic module 104, and sends it to the output storage module 103.
  • the output storage module 103 receives the data in the strobe network module 102 and performs caching.
  • the output time is judged, and if it has been reached, the data in the output storage module 103 is output.
  • Step 7. Output the variable length cell after the time slot multiplexing is completed.

Abstract

本发明公开了一种支持多路变长信元时隙复用的装置及方法,该方法包括:输入存储模块对输入的多路变长信元分别予以缓存,并依据控制逻辑模块发送的第一时序控制命令将缓存的变长信元数据输出给选通网络模块;包括多个并行的复用器的选通网络模块依据控制逻辑模块发送的第二时序控制命令,将从输入存储模块读出的变长信元数据进行选通输出;输出存储模块对来自选通网络模块的变长信元数据进行缓存,并依据控制逻辑模块发送的第三时序控制命令,将时隙复用完成的变长信元数据进行输出。本发明能够实时处理任意相对关系下多路变长信元的时隙复用,保证了每个输入端口的带宽利用,提高了处理灵活性。

Description

一种支持多路变长信元时隙复用的装置和方法 技术领域 本发明涉及通信技术领域, 具体而言, 涉及一种支持多路变长信元时隙复用的装 置和方法, 具体地, 其可应用于路由器或者交换机的输入接口部分。 背景技术 在现代通讯网络中, 基于信元 (定长分组数据) 的交换和处理方式变得越来越普 遍, 这是由于采用信元作为基本数据单元的通讯电路具有传输效率高、 处理简单的特 点, 其中, 基于共享存储是交换芯片常用的一种结构, 其内部的多个输入输出端口共 用一片存储空间, 具有存储器利用率高的优势。 专利申请号为 200520078701.3的中国专利申请公开了一种同步数字信号复用分解 电路, 在该专利方案中, 多路信元的时隙复用采用的是先进行串并转换, 再通过复用 器进行选通的方法, 该方法存在有如下缺点:
1、在输入输出时钟同步且输入链路上信号连续的情况下,该方法要求在各输入链 路上的信元达到时间彼此错开, 各条链路上的信元不能同时到达, 限制了输入的灵活 性。
2、在信元长度较大的情况下, 复用器的电路规模和延时会变得很大, 增加了设计 的复杂度。 另外, 专利申请号为 200910209696.8的中国专利申请公开了一种多路信元时隙复 用的装置和方法,所述装置包括输入存储模块,设置为对输入的信元进行缓存并输出; 选通网络模块, 设置为将来自输入存储模块的信元进行选通输出; 输出存储模块, 设 置为对来自选通网络模块的信元进行缓存并并行输出信元; 以及控制逻辑模块, 设置 为在确定有信元输入至输入存储模块时向输入存储模块发送读出信号, 并设置为以预 定节拍信号控制选通输出, 以及设置为在确定选通输出已完成时控制输出存储模块将 输入数据并行输出, 在该专利方案中, 虽然其能够接收同时或随机输入的信元并将其 并行输出, 并且采用多个复用器和存储器子模块来替代单个大复用器, 减小了复用器 的规模和电路设计难度。 但是该方法中, 其仍然只支持定长信元的处理, 对于变长信元则无法处理。 采用 定长信元的方式在有些数据传输时会极大地浪费带宽, 影响效率, 所以, 如何提供一 种支持变长信元时隙复用的方法就成为目前业界需要解决的关键技术点之一。 发明内容 为了克服相关技术不能处理变长信元输入的问题, 本发明提供了一种支持多路变 长信元时隙复用的装置及方法。 本发明采用以下技术方案- 一种支持多路变长信元时隙复用的装置, 包括: 输入存储模块, 设置为对输入的 多路变长信元分别予以缓存, 并依据控制逻辑模块发送的第一时序控制命令将缓存的 变长信元数据输出给选通网络模块; 选通网络模块, 其包括多个并行的复用器, 设置 为依据控制逻辑模块发送的第二时序控制命令, 将从输入存储模块读出的变长信元数 据进行选通输出; 输出存储模块, 设置为对来自选通网络模块的变长信元数据进行缓 存, 并依据控制逻辑模块发送的第三时序控制命令, 将时隙复用完成的变长信元数据 进行输出; 控制逻辑模块, 设置为控制输入存储模块将缓存的变长信元数据输出给选 通网络模块; 进一步设置为控制选通网络模块将从输入存储模块读出的变长信元数据 进行选通输出; 以及进一步设置为控制输出存储模块将时隙复用完成的变长信元数据 进行输出。 优选地, 所述输入存储模块包括多个存储子模块, 设置为缓存输入的多路变长信 元; 其中, 当有信元输入时, 所述存储子模块将非空指示信号置位。 优选地,所述输出存储模块包括多个并行的随机存储器(Random Access Memory, 简称为 RAM)或寄存器, 设置为缓存来自选通网络模块的变长信元数据, 以及依据控 制逻辑模块发送的第三时序控制命令, 将在 RAM或寄存器内完成时隙复用的变长信 元数据进行输出。 优选地, 所述控制逻辑模块包括: 内部控制信号生成模块, 设置为产生节拍控制 信号, 并将其分别发送至输入存储模块、 选通网络模块以及输出存储模块; 输出控制 信号生成模块, 设置为在内部控制信号生成模块生成的节拍控制信号下, 将输入存储 模块中的非空状态进行选通输出。 优选地,选通网络模块内的复用器在控制逻辑模块发送的节拍控制信号的控制下, 将接收到的变长信元数据进行选通输出并送往输出存储模块。 一种支持多路变长信元时隙复用的方法, 包括: 输入存储模块对输入的多路变长 信元分别予以缓存, 并依据控制逻辑模块发送的第一时序控制命令将缓存的变长信元 数据输出给选通网络模块; 包括多个并行的复用器的选通网络模块依据控制逻辑模块 发送的第二时序控制命令, 将从输入存储模块读出的变长信元数据进行选通输出; 输 出存储模块对来自选通网络模块的变长信元数据进行缓存, 并依据控制逻辑模块发送 的第三时序控制命令, 将时隙复用完成的变长信元数据进行输出。 优选地, 所述输入存储模块包括多个存储子模块, 设置为缓存输入的多路变长信 元; 其中, 在执行输入存储模块对输入的多路变长信元分别予以缓存的步骤之前, 所 述方法还包括: 当有信元输入时, 所述存储子模块将非空指示信号置位。 优选地, 所述输出存储模块包括多个并行的随即存储器 RAM或寄存器, 设置为 缓存来自选通网络模块的变长信元数据, 以及依据控制逻辑模块发送的第三时序控制 命令, 将在 RAM或寄存器内完成时隙复用的变长信元数据进行输出。 优选地, 所述控制逻辑模块包括: 内部控制信号生成模块, 设置为产生节拍控制 信号, 并将其分别发送至输入存储模块、 选通网络模块以及输出存储模块; 输出控制 信号生成模块, 设置为在内部控制信号生成模块生成的节拍控制信号下, 将输入存储 模块中的非空状态进行选通输出。 优选地, 所述包括多个并行的复用器的选通网络模块依据控制逻辑模块发送的第 二时序控制命令, 将从输入存储模块读出的变长信元数据进行选通输出的步骤中: 选 通网络模块内的复用器在控制逻辑模块发送的节拍控制信号的控制下, 将接收到的变 长信元数据进行选通输出并送往输出存储模块。 通过上述本发明的技术方案可以看出, 本发明利用输入存储模块进行多路变长信 元缓存、 采用选通网络模块及输出存储模块共同完成多路变长信元的时隙复用, 能够 实时处理任意相对关系下多路变长信元的时隙复用,保证了每个输入端口的带宽利用, 提高了处理灵活性。 另外, 本发明适用于各种长度的变长信元, 在电路上仅仅只需对存储的深度, 每 个端口信元的时隙复用次数、 以及复用器与存储子模块的数量进行更改设计, 从而提 高了设计的灵活性。 附图说明 图 1是本发明实施例中的支持多路变长信元时隙复用的装置结构示意图; 图 2是本发明实施例中的输入存储内部结构示意图; 图 3是本发明实施例中的选通网络内部结构示意图; 图 4是本发明实施例中的输出存储内部结构示意图; 图 5是本发明实施例中的控制逻辑内部结构示意图; 图 6是本发明实施例中的数据传输方法示意图; 图 7是本发明实施例中的数据处理方法流程图。 本发明目的的实现、 功能特点及优异效果, 下面将结合具体实施例以及附图做进 一步的说明。 具体实施方式 下面结合附图和具体实施例对本发明技术方案作进一步的详细描述, 以使本领域 的技术人员可以更好的理解本发明并能予以实施, 但所举实施例不作为对本发明的限 定。 如图 1所示,本发明实施例提供的一种支持多路变长信元时隙复用的装置,包括: 输入存储模块 101, 设置为对输入的多路变长信元分别予以缓存, 并依据控制逻 辑模块 104发送的第一时序控制命令将缓存的变长信元数据输出给选通网络模块 102。 具体实施时, 其包括若干个先入先出子模块, 每个端口一个数据存储。 用以对每 个链路上的输入数据进行缓存, 并在一定的端口轮询下, 将内部的数据读出至选通网 络模块 102。 优选实施方式下, 输入存储模块 101包括多个存储子模块(例如为先入先出 FIFO 子模块), 设置为缓存输入的多路变长信元; 其中, 当有信元输入时, 存储子模块将非 空指示信号置位。 选通网络模块 102, 其包括多个并行的复用器, 设置为依据控制逻辑模块 104发 送的第二时序控制命令, 将从输入存储模块 101读出的变长信元数据进行选通输出。 具体实施时, 其包括若干个复用器, 用以将读出的输入存储中的数据, 传输给对 应的输出存储模块 103缓存空间。 优选实施方式下, 选通网络模块 102内的复用器在控制逻辑模块 104发送的节拍 控制信号的控制下, 将接收到的变长信元数据进行选通输出并送往输出存储模块 103。 输出存储模块 103, 设置为对来自选通网络模块 102的变长信元数据进行缓存, 并依据控制逻辑模块 104发送的第三时序控制命令, 将时隙复用完成的变长信元数据 进行输出。 具体实施时, 其包括若干个存储子模块, 可以由 RAM或寄存器构成。 用以接收 选通网络模块 102中相应复用器输入的数据, 并在一定的时序后将复用完成的数据进 行输出。 优选实施方式下,输出存储模块 103包括多个并行的随即存储器 RAM或寄存器, 设置为缓存来自选通网络模块 102的变长信元数据, 以及依据控制逻辑模块 104发送 的第三时序控制命令,将在 RAM或寄存器内完成时隙复用的变长信元数据进行输出。 控制逻辑模块 104, 设置为控制输入存储模块 101将缓存的变长信元数据输出给 选通网络模块 102; 进一步设置为控制选通网络模块 102将从输入存储模块 101读出 的变长信元数据进行选通输出; 以及进一步设置为控制输出存储模块 103将时隙复用 完成的变长信元数据进行输出。 具体实施时, 用以提供输入存储模块 101、 选通网络模块 102、 输出存储模块 103 的控制信息。 优选实施方式下, 控制逻辑模块 104包括: 内部控制信号生成模块 501, 设置为 产生节拍控制信号, 并将其分别发送至输入存储模块 101、 选通网络模块 102以及输 出存储模块 103 ; 输出控制信号生成模块 502, 设置为在内部控制信号生成模块 501 生成的节拍控制信号下, 将输入存储模块 101中的非空状态进行选通输出。 如图 2所示, 输入存储模块 101内部由若干个存储子模块构成, 每个存储子模块 的深度为 1个最大信元的长度, 且输入端与整个装置的输入相连。 存储子模块在接收 到有数据进行输入后, 将非空指示信号置位。 在对存储子模块进行数据读出时, 控制 逻辑模块 104通过节拍控制信号按照 0~m的顺序依次对存储子模块的非空指示信号进 行查询, 将非空指示信号提供给控制逻辑模块 104。 如图 3所示, 选通网络模块 102内部由若干个复用器(Multiplexer, 简称为 mux) 构成, 每个 mux的输入端个数与输入存储模块 101中的存储子模块数量相同, mux的 数量 n和并行输出总线 k bit或存储子模块输出总线 j bit相同。 在对 mux进行控制时, 控制逻辑模块 104通过节拍控制信号按照 0~n的顺序依次启动 mux。每个 mux在启动 之后按 0~m的顺序依次对输入信号进行选通输出。 如图 4所示, 输出存储模块 103由若干个 RAM或寄存器组成, 本实施例中, 每 个 RAM的输入端与选通网络模块 102相连,而所有 RAM的输出端绑定在一起,构成 了信元复用的装置的输出。 输出存储模块 103RAM的个数与输出总线 kbit/64bit相同, 深度与输入存储的输入端口数相同。 在接收选通网络模块 102的数据后, 0#~ (n-1 ) #RAM由控制逻辑模块 104在一定的时间之后将其内部的数据一起进行输出, 完成时 隙复用。 其中, 读取时间的控制可以根据此次需要输出的有效数据写入时间确定, 也 可以当做需要输出 kbit数据输出延时输出, 具体设计可以灵活运用。 如图 5所示, 控制逻辑模块 104由内部控制信号生成模块 501和输出控制信号生 成模块 502组成。 内部控制信号生成模块 501包含计数器和一些控制电路, 设置为产 生节拍控制信号, 输出到输入存储模块 101、 选通网络模块 102和输出存储模块 103, 从而实现对这 3个模块进行控制。 输出控制信号生成模块 502在内部控制信号生成模 块 501所产生的节拍信号控制下, 将输入存储模块 101中的输入控制单元非空状态进 行选通输出, 并生成输出控制信号。 采用上述支持多路变长信元时隙复用的装置进行变长信元时隙复用的具体实施步 骤如下: 步骤 A, 输入存储模块 101从输入端口接收多路变长信元。 步骤 B, 输入存储模块 101 内的缓存对变长信元数据进行缓存, 并给出缓存非空 指示。 步骤 C, 控制逻辑模块 104对输入存储模块 1010~m (其中, m为输入存储模块 101 并行缓存的路数) 号缓存内的变长信元数据进行轮询, 若该缓存为非空, 就读出 其内部数据, 读出数据的切片数根据变长信元的长度信息确定, 如果长度信息超过并 行输出总线数量 k bit, 则只读取 k bit数据, 同时给出第一拍的指示信息, 其余的数据 在下个轮询周期读取, 最多读取 k bit数据, 依次轮询读取; 若为空, 则不进行数据读 出。 步骤 D, 选通网络模块 102内部的复用器按照 0~n (其中, n为选通网络模块 102 内部的复用器的数量)号的顺序依次打开, 每个复用器以循环的方式将 0~m号缓存内 的数据分别发往对应的输出存储子模块。 步骤 E, 输出存储模块 103内的输出存储子模块对变长信元数据进行暂存, 在控 制逻辑模块 104计数器的控制下, 循环地将所有输出存储子模块内 0~n号地址内的数 据输出, 完成多个通道信元的时隙复用。 相适应地,本发明实施例还提供了一种支持多路变长信元时隙复用的方法,包括: S10K 输入存储模块 101对输入的多路变长信元分别予以缓存, 并依据控制逻辑 模块 104发送的第一时序控制命令将缓存的变长信元数据输出给选通网络模块 102;
5102、 包括多个并行的复用器的选通网络模块 102依据控制逻辑模块 104发送的 第二时序控制命令, 将从输入存储模块 101读出的变长信元数据进行选通输出;
5103、 输出存储模块 103对来自选通网络模块 102的变长信元数据进行缓存, 并 依据控制逻辑模块 104发送的第三时序控制命令, 将时隙复用完成的变长信元数据进 行输出。 具体实施时, 输入存储模块 101包括多个存储子模块, 设置为缓存输入的多路变 长信元; 其中, 在执行输入存储模块 101对输入的多路变长信元分别予以缓存的步骤 之前, 该方法还包括: S100、 当有信元输入时, 存储子模块将非空指示信号置位。 具体实施时, 包括多个并行的复用器的选通网络模块 102依据控制逻辑模块 104 发送的第二时序控制命令, 将从输入存储模块 101读出的变长信元数据进行选通输出 的步骤中: 选通网络模块 102内的复用器在控制逻辑模块 104发送的节拍控制信号的 控制下, 将接收到的变长信元数据进行选通输出并送往输出存储模块 103。 输出存储模块 103包括多个并行的随即存储器 RAM或寄存器, 设置为缓存来自 选通网络模块 102的变长信元数据, 以及依据控制逻辑模块 104发送的第三时序控制 命令, 将在 RAM或寄存器内完成时隙复用的变长信元数据进行输出。 对于与该方法相对应的支持多路变长信元时隙复用的装置, 其包括的控制逻辑模 块 104包括: 内部控制信号生成模块 501, 设置为产生节拍控制信号, 并将其分别发 送至输入存储模块 101、选通网络模块 102以及输出存储模块 103 ;输出控制信号生成 模块 502, 设置为在内部控制信号生成模块 501生成的节拍控制信号下, 将输入存储 模块 101中的非空状态进行选通输出。 本发明实施例提供的多路变长信元时隙复用装置的数据传输方法如图 6所示, 上 电复位之后的起始 time slot_0 (时隙 _0) 时刻, 将输入存储模块 101#0上的第 0号地 址上的数据读出后, 存储到 ram#0上的第 0号地址中; 在 time slot_l时刻, 将输入存 储模块 101#0上的第 1号地址及输入存储模块画 1上的第 0个地址上的两个数据读 出,存储到 ram#l上的第 0号地址及 ram#0上的第 1号地址中;每个输入存储模块 101 的每次读出数据不超过 kbit; 在 time Slot_m之后, 每个时钟周期内每个输入存储模块 101中都将读出数据,其中输入存储模块 101#m中第 h号地址中的数据将存储到 ram#h (h<n-l ) 中第 m号地址中。 如图 7所示, 对于进入本发明实施例提供的支持多路变长信元时隙复用的装置的 变长信元数据, 对于其的处理流程如下: 步骤 1, 输入存储模块 101中的输入存储单元接收输入的变长信元数据。 步骤 2, 输入存储模块 101 的输入存储单元对变长信元进行缓存, 并等待读出信 号。 步骤 3, 输入存储模块 101 的输入存储单元接收到读出信号, 将数据输出给选通 网络模块 102, 其中, 每次读取的数据不超过 kbit, 对每次读取的 kbit数据进行 0, 1, 2......标记, 由后续模块进行重组。 步骤 4, 选通网络模块 102内的复用器在控制逻辑模块 104的节拍信号的控制下, 将接收到的信号进行选通输出, 送往输出存储模块 103。 步骤 5, 输出存储模块 103接收选通网络模块 102内的数据, 并进行缓存。 步骤 6, 对输出时间进行判断, 若已达到, 则将输出存储模块 103 内的数据进行 输出。 步骤 7, 对时隙复用完成后的变长信元进行输出。 以上所述仅为本发明的优选实施例, 并非因此限制本发明的专利范围, 凡是利用 本发明说明书及附图内容所作的等效结构或等效流程变换, 或直接或间接运用在其他 相关的技术领域, 均同理包括在本发明的专利保护范围内。

Claims

权 利 要 求 书 、 一种支持多路变长信元时隙复用的装置, 包括- 输入存储模块, 设置为对输入的多路变长信元分别予以缓存, 并依据控制 逻辑模块发送的第一时序控制命令将缓存的变长信元数据输出给选通网络模 块;
选通网络模块, 其包括多个并行的复用器, 设置为依据控制逻辑模块发送 的第二时序控制命令, 将从输入存储模块读出的变长信元数据进行选通输出; 输出存储模块, 设置为对来自选通网络模块的变长信元数据进行缓存, 并 依据控制逻辑模块发送的第三时序控制命令, 将时隙复用完成的变长信元数据 进行输出;
控制逻辑模块, 设置为控制输入存储模块将缓存的变长信元数据输出给选 通网络模块; 设置为控制选通网络模块将从输入存储模块读出的变长信元数据 进行选通输出; 以及设置为控制输出存储模块将时隙复用完成的变长信元数据 进行输出。 、 如权利要求 1所述的支持多路变长信元时隙复用的装置, 其中, 所述输入存储 模块包括多个存储子模块, 设置为缓存输入的多路变长信元; 其中,
当有信元输入时, 所述存储子模块将非空指示信号置位。 、 如权利要求 1所述的支持多路变长信元时隙复用的装置, 其中, 所述输出存储 模块包括多个并行的随即存储器 RAM或寄存器, 设置为缓存来自选通网络模 块的变长信元数据, 以及依据控制逻辑模块发送的第三时序控制命令, 将在 RAM或寄存器内完成时隙复用的变长信元数据进行输出。 、 如权利要求 2所述的支持多路变长信元时隙复用的装置, 其中, 所述控制逻辑 模块包括- 内部控制信号生成模块, 设置为产生节拍控制信号, 并将其分别发送至输 入存储模块、 选通网络模块以及输出存储模块;
输出控制信号生成模块, 设置为在内部控制信号生成模块生成的节拍控制 信号下, 将输入存储模块中的非空状态进行选通输出。 、 如权利要求 1所述的支持多路变长信元时隙复用的装置, 其中, 选通网络模块 内的复用器在控制逻辑模块发送的节拍控制信号的控制下, 将接收到的变长信 元数据进行选通输出并送往输出存储模块。 、 一种支持多路变长信元时隙复用的方法, 包括:
输入存储模块对输入的多路变长信元分别予以缓存, 并依据控制逻辑模块 发送的第一时序控制命令将缓存的变长信元数据输出给选通网络模块;
包括多个并行的复用器的选通网络模块依据控制逻辑模块发送的第二时序 控制命令, 将从输入存储模块读出的变长信元数据进行选通输出;
输出存储模块对来自选通网络模块的变长信元数据进行缓存, 并依据控制 逻辑模块发送的第三时序控制命令,将时隙复用完成的变长信元数据进行输出。 、 如权利要求 6所述的支持多路变长信元时隙复用的方法, 其中, 所述输入存储 模块包括多个存储子模块, 设置为缓存输入的多路变长信元; 其中, 在执行输 入存储模块对输入的多路变长信元分别予以缓存的步骤之前,所述方法还包括: 当有信元输入时, 所述存储子模块将非空指示信号置位。 、 如权利要求 6所述的支持多路变长信元时隙复用的方法, 其中, 所述输出存储 模块包括多个并行的随即存储器 RAM或寄存器, 设置为缓存来自选通网络模 块的变长信元数据, 以及依据控制逻辑模块发送的第三时序控制命令, 将在 RAM或寄存器内完成时隙复用的变长信元数据进行输出。 、 如权利要求 7所述的支持多路变长信元时隙复用的方法, 其中, 所述控制逻辑 模块包括- 内部控制信号生成模块, 设置为产生节拍控制信号, 并将其分别发送至输 入存储模块、 选通网络模块以及输出存储模块;
输出控制信号生成模块, 设置为在内部控制信号生成模块生成的节拍控制 信号下, 将输入存储模块中的非空状态进行选通输出。 、 如权利要求 6所述的支持多路变长信元时隙复用的方法, 其中, 所述包括多个 并行的复用器的选通网络模块依据控制逻辑模块发送的第二时序控制命令, 将 从输入存储模块读出的变长信元数据进行选通输出的步骤中:
选通网络模块内的复用器在控制逻辑模块发送的节拍控制信号的控制下, 将接收到的变长信元数据进行选通输出并送往输出存储模块。
PCT/CN2013/082493 2012-10-11 2013-08-28 一种支持多路变长信元时隙复用的装置和方法 WO2014056362A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210384420.5A CN103731224B (zh) 2012-10-11 2012-10-11 一种支持多路变长信元时隙复用的装置和方法
CN201210384420.5 2012-10-11

Publications (1)

Publication Number Publication Date
WO2014056362A1 true WO2014056362A1 (zh) 2014-04-17

Family

ID=50455167

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2013/082493 WO2014056362A1 (zh) 2012-10-11 2013-08-28 一种支持多路变长信元时隙复用的装置和方法

Country Status (2)

Country Link
CN (1) CN103731224B (zh)
WO (1) WO2014056362A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114640728B (zh) * 2022-02-25 2023-05-16 烽火通信科技股份有限公司 协议帧定时发帧控制方法、装置、设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1819523A (zh) * 2006-02-20 2006-08-16 中国人民解放军国防科学技术大学 并行交换开关设计方法
US7162034B1 (en) * 2000-12-29 2007-01-09 Cisco Technology, Inc. Method and apparatus for multi-session time-slot multiplexing
CN101741720A (zh) * 2009-11-06 2010-06-16 中兴通讯股份有限公司 多路信元时隙复用的装置和方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1137314A1 (en) * 2000-03-23 2001-09-26 Siemens Information and Communication Networks S.p.A. Telecommunication process and system handling data organized in cells of variable length

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7162034B1 (en) * 2000-12-29 2007-01-09 Cisco Technology, Inc. Method and apparatus for multi-session time-slot multiplexing
CN1819523A (zh) * 2006-02-20 2006-08-16 中国人民解放军国防科学技术大学 并行交换开关设计方法
CN101741720A (zh) * 2009-11-06 2010-06-16 中兴通讯股份有限公司 多路信元时隙复用的装置和方法

Also Published As

Publication number Publication date
CN103731224A (zh) 2014-04-16
CN103731224B (zh) 2017-02-08

Similar Documents

Publication Publication Date Title
US5291482A (en) High bandwidth packet switch
EP1305691A2 (en) Voice-over ip communication without echo cancellation
US7439763B1 (en) Scalable shared network memory switch for an FPGA
JPS6343447A (ja) 交換装置
KR20040040707A (ko) 프레임 다중화를 이용한 이더넷 스위칭 장치 및 방법
CN110557216B (zh) 一种基于片上网络的高速数据体系结构及数据传输方法
WO2014056405A1 (zh) 一种数据处理方法和装置
CN103530245A (zh) 一种基于fpga的srio互联交换装置
US7568074B1 (en) Time based data storage for shared network memory switch
WO2014056362A1 (zh) 一种支持多路变长信元时隙复用的装置和方法
US5796733A (en) Time division switching system
WO2011054273A1 (zh) 多路信元时隙复用的装置和方法
US8923315B2 (en) Packet router having a hierarchical buffer structure
WO2011009342A1 (zh) 实现多通道开销总线交叉的装置及方法
US7730276B1 (en) Striping of data into memory of a network data switch to prevent read and write collisions
US6914901B1 (en) System and method for communicating using multiple memory banks
US5420853A (en) Self controlling crossbar switch and method
US7512075B1 (en) Method and apparatus for collecting statistical information from a plurality of packet processing blocks
US8594111B2 (en) Method and device for buffering cell by crossbar switching matrix
US20050030982A1 (en) System and method for reformatting data
JP2923363B2 (ja) 信号処理ユニット
WO2009086778A1 (zh) 速率适配的方法和设备、交换板与线卡
US7996604B1 (en) Class queue for network data switch to identify data memory locations by arrival time
KR100311228B1 (ko) 복수개의 플레인으로 구성된 셀/패킷 스위칭 시스템
RU95939U1 (ru) Устройство синхронизации для систем параллельной пространственной коммутации

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13846064

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13846064

Country of ref document: EP

Kind code of ref document: A1