WO2013127221A1 - 并机线故障检测装置和系统 - Google Patents

并机线故障检测装置和系统 Download PDF

Info

Publication number
WO2013127221A1
WO2013127221A1 PCT/CN2012/086261 CN2012086261W WO2013127221A1 WO 2013127221 A1 WO2013127221 A1 WO 2013127221A1 CN 2012086261 W CN2012086261 W CN 2012086261W WO 2013127221 A1 WO2013127221 A1 WO 2013127221A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
voltage change
resistor
detecting
pin
Prior art date
Application number
PCT/CN2012/086261
Other languages
English (en)
French (fr)
Inventor
吕艺行
Original Assignee
华为技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 华为技术有限公司 filed Critical 华为技术有限公司
Priority to EP12854552.2A priority Critical patent/EP2669693B1/en
Publication of WO2013127221A1 publication Critical patent/WO2013127221A1/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/58Testing of lines, cables or conductors

Definitions

  • the present invention relates to the field of electronic device technologies, and in particular, to a parallel line fault detecting device and system. Background technique
  • Parallel operation of the rack means that the parallel line port (male) on one rack and the parallel line port (female) on the other rack are connected by parallel lines to realize the between the racks. Data exchange to ensure synchronization of rack operation status. While the racks are running in parallel, each rack needs to detect whether the connected parallel lines are faulty through the parallel line fault detection circuit to ensure the normal operation of the system.
  • the parallel line fault detecting circuit usually pulls one of the pins of the parallel line port of one rack to the power source, and the parallel line port of the other rack connected to the rack.
  • One of the pins is pulled down to ground, and a resistor is connected in series on the pin that is pulled up or pulled down, and the two pins are respectively connected to the fault detecting chip on the corresponding rack.
  • the parallel lines between the two racks are connected and the racks are running in parallel, the two racks respectively detect the corresponding pins as fault detection points. At this time, the two racks are detected at the same time. Level or low level; During operation, if the parallel line fails, the level status detected by one of the racks will change, and the rack will issue an alarm.
  • the resistors are connected in series on the pins of the power supply
  • the two racks when the two racks are normally operated in parallel, the two racks simultaneously detect a low level
  • the parallel line fails, The level detected by one of the racks changes from low level to high level. At this time, the rack issues an alarm.
  • the resistors are connected in series on the grounded pins, when the two racks are normal and When the machine is running, the two racks detect a high level at the same time.
  • the parallel line fails, the level detected by one of the racks changes from high level to low level. At this time, the rack issues an alarm. .
  • a plurality of parallel line ports are usually disposed on one rack, and can be operated in parallel with a plurality of racks through a plurality of parallel lines.
  • the rack can issue an alarm, and the staff cannot quickly and accurately locate the fault.
  • the parallel line affects the operation of the entire system.
  • the present invention provides a parallel line fault detecting apparatus and system.
  • an embodiment of the present invention provides a parallel line fault detecting apparatus, wherein one end of the parallel line is connected to a first port of the first rack, and the other end of the parallel line and the second side of the second rack A two port connection, the first port includes a plurality of first pins, and the second port includes a plurality of second pins.
  • the device includes: a first detecting module and a second detecting module; the first detecting module includes a first resistor, a first voltage change detecting circuit, and a first switching circuit, wherein the first resistor is connected in series Between the first pin and the power source, the first voltage change detecting circuit is configured to output a first switch control signal according to a voltage change of the first pin, the input end of the first voltage change detecting circuit and the first a pin is connected, an output end of the first voltage change detecting circuit is connected to an input end of the first switch circuit, and an output end of the first switch circuit is provided with a first fault detecting point, and the first switch circuit is used Controlling a level state of the first fault detection point according to a first switch control signal output by the first voltage change detecting circuit;
  • the second detecting module includes a second resistor and a second fault detecting point, the second resistor is connected in series between one of the second pins and the ground, and the second fault detecting point is disposed at the second stitch and Between one end of the second resistor that is not grounded;
  • the control module is configured to send an alarm signal when a level state of the first fault detection point and the second fault detection point changes.
  • an embodiment of the present invention further provides a parallel line fault detection system, where the system includes: a first rack, a second rack, a parallel line, and a parallel line fault detecting device, where the parallel a line for transmitting data between the first rack and the second rack, the one end of the parallel line being connected to the first port of the first rack, the other end of the parallel line and the second a second port of the rack is connected, the first port includes a plurality of first pins, and the second port includes a plurality of second pins,
  • the parallel line fault detecting device includes: a first detecting module, a second detecting module, and a control module; the first detecting module includes a first resistor, a first voltage change detecting circuit, and a first switch circuit, a resistor is connected in series between the first pin and the power source, and the first voltage change detecting circuit is configured to output a first switch control signal according to a voltage change of the first pin, where the first voltage change detecting circuit The input end is connected to the first pin, the output end of the first voltage change detecting circuit is connected to the input end of the first switch circuit, and the output end of the first switch circuit is provided with a first fault detecting point.
  • the first switch circuit is configured to control a level state of the first fault detection point according to a first switch control signal output by the first voltage change detecting circuit;
  • the second detecting module includes a second resistor and a second fault detecting point, the second resistor is connected in series between one of the second pins and the ground, and the second fault detecting point is disposed at the second stitch and Between one end of the second resistor that is not grounded;
  • the control module is configured to send an alarm signal according to a change in a level state of the first fault detection point and the second fault detection point.
  • the level state of the first fault detection point and the second fault detection point can be controlled according to the voltage changes of the first stitch and the second stitch, so that when the parallel line fault occurs, the first fault detection The level states of the point and the second fault detection point are changed, so that the parallel line between the two fault detection points can be quickly determined to be faulty.
  • only one rack alarm occurs, and Quickly locate the problem of the faulty parallel line, and then the staff can quickly eliminate the fault and restore the normal operation of the parallel system in time.
  • FIG. 1 is a schematic diagram of a parallel line fault detecting circuit in the prior art
  • FIG. 2 is a block diagram showing the structure of a parallel line fault detecting apparatus provided in Embodiment 1 of the present invention
  • FIG. 3 is a detailed circuit diagram of a parallel line fault detecting apparatus provided in Embodiment 2 of the present invention
  • FIG. 4 is a detailed circuit diagram of a parallel line fault detecting apparatus provided in Embodiment 3 of the present invention
  • Detailed circuit diagram of the parallel line fault detecting device provided in Fig. 6 is a detailed circuit diagram of the parallel line fault detecting device provided in Embodiment 5 of the present invention.
  • a rack is provided with at least two ports for connecting the parallel lines, and these ports typically include a male and a female.
  • the rack When the rack needs to run in parallel, insert one end of the parallel cable into the male end of the rack and the other end into the female end of the other rack to connect the two racks to exchange data between the two racks.
  • the rack In order to ensure the normal operation of the system, the rack usually has a fault detection chip, which is used to detect the level state of the fault detection point and determine whether the fault has occurred on the fault line according to the level state change of the fault detection point.
  • the rack may be a device that needs to be connected to each other and exchanged, such as a UPS, a frequency converter, and a telecom reject.
  • Figure 1 shows an existing parallel line fault detection circuit.
  • one of the pins of the port for connecting the cable is pulled to the power supply VCC, and the other one of the corresponding port of the parallel connector is pulled down to the ground through a resistor R.
  • the parallel line is not connected, the corresponding pin of one rack is high level, and the corresponding pin of the other frame is low level.
  • the parallel line is connected, that is, when F and M are connected in the figure, the two racks correspond to The pins are the same high level.
  • the parallel line fails, only the corresponding rack pin is at a low level, and the corresponding rack position is high.
  • the position of the M point in Figure 1 is high. The level changes to a low level, and the level of the F point is always high, so only the fault detection chip on one rack will issue an alarm, and the faulty parallel line cannot be accurately located.
  • the first rack and the second rack are connected by a parallel line Two racks, one end of which is connected to the first port of the first rack, and the other end of the parallel line is connected to the second port of the second rack.
  • the first port is a male and the second port is a female.
  • the first port includes a plurality of first pins, and the second port includes a plurality of second pins.
  • an embodiment of the present invention provides a parallel line fault detecting apparatus, which includes: a first detecting module 11, a second detecting module 12, and a control module 13. Specifically, the first detecting module 11 is connected to a first pin of the first port, and the second detecting module 12 is connected to a second pin of the second port.
  • a point 11a indicates a connection point of the first detecting module 11 with the first stitch
  • a point 12a indicates a connection point of the second detecting module 12 with the second stitch.
  • the first detecting module 11 includes a first resistor R1, a first voltage change detecting circuit 111, and a first switching circuit 112.
  • the first resistor R1 is connected in series between the first pin and the power source VCC.
  • the first voltage change detecting circuit 111 is for outputting the first switching control signal in accordance with the voltage change of the first pin (i.e., the voltage change of the point 11a).
  • the input end of the first voltage change detecting circuit 111 is connected to the first pin, the output end of the first voltage change detecting circuit 111 is connected to the input end of the first switch circuit 112, and the output end of the first switch circuit 112 is provided with the first fault.
  • the detection point lib, the first switch circuit 112 is configured to control the level state of the first fault detection point lib according to the first switch control signal output by the first voltage change detecting circuit 111.
  • the second detecting module 12 includes a second resistor R2 and a second fault detecting point, wherein the second resistor R2 is connected in series between the second pin and the ground GND, and the output end of the second detecting module 12 is provided with a second fault detecting point. 12b.
  • the control module 13 is configured to issue an alarm signal when the level states of the first fault detecting point 1 lb and the second fault detecting point 12b are changed.
  • the second fault detecting point 12b may be disposed between the second pin and the end of the second resistor R2 that is not grounded.
  • the first voltage change detecting circuit 111 outputs a first switch control signal according to the voltage change of the first pin, specifically comparing the relationship between the voltage value of the first pin and the voltage threshold, and the voltage threshold is detected by the first voltage change.
  • the characteristics of the components used in the unit are determined, as described in detail below.
  • the first The voltage change detecting circuit 111 outputs a first switch control signal, such as a high level, low level signal, thereby controlling the on and off of the first switch circuit 112 such that the level state of the first fault detection point lib changes.
  • the first voltage change detecting circuit may employ a Zener diode, a comparator, or the like.
  • First switch The circuit can use triodes, relays, and switch chips.
  • control module 13 can be an existing fault detection chip on the rack, which is easy to implement and low in cost.
  • control module 13 can be a stand-alone device such as a computer, so that when multiple racks are running in parallel, all the parallel lines can be simultaneously monitored and controlled by one host device. Convenient and efficient.
  • the first voltage change detecting unit 111 determines that the voltage value of the point 11a is lower than the voltage threshold, and controls the first switch circuit 112 to be turned off.
  • the level state of the first fault detecting point lib is a high level 1 and the second The level state of the fault detecting point 12b is also a high level 1.
  • the first voltage change detecting unit 111 determines that the voltage value of the point 11a is higher than the voltage threshold, controls the first switch circuit 112 to be closed, and the level state of the first fault detection point lib becomes a low level 0, and at the same time, The level state of the second fault detecting point 12b also becomes a low level 0.
  • the control module 13 detects that the level states of the first fault detecting point 1 lb and the second fault detecting point 12b are both changed, and issues an alarm signal.
  • the second detecting module further includes a second switching circuit (not shown), the input end of the second switching circuit is connected to the second pin, and the output end of the second switching circuit is provided with a second fault detecting point.
  • the working principle of the second switching circuit is the same as that of the first switching circuit, and details are not described herein again.
  • the second detection module voltage may further include a second voltage change detection circuit for determining a voltage change of the second pin, where the input end of the second voltage change detection circuit is connected to the second pin, and the second voltage change The output of the detection circuit is coupled to the input of the second switching circuit.
  • the working principle of the second voltage change detecting circuit is the same as that of the first voltage change detecting circuit, and will not be described herein.
  • the power supply in the embodiment of the present invention may be the same or multiple, and the voltage value is usually 12V, but is not limited.
  • Embodiments of the present invention are related to the first rack and the second rack connected by a parallel line
  • the first detecting module and the second detecting module are respectively connected, and the first detecting module and the second detecting module are connected to the first resistor through the first pin and connected to the power supply, and in the second
  • the second resistor is connected in series with the pin and pulled down to ground so that the voltage of the first pin and the second pin changes when the parallel line fails.
  • the first voltage detecting circuit of the Zener diode is taken as an example to describe in detail the parallel line fault detecting device of the embodiment of the present invention.
  • the present embodiment provides a parallel line fault detection apparatus, which includes: a first detection module 21, a second detection module 22, and a control module 23.
  • a point 21a indicates a connection point of the first detecting module 21 with the first stitch
  • a point 22a indicates a connection point of the second detecting module 22 with the second stitch.
  • the first detecting module 21 includes a first resistor R1, a first voltage change detecting circuit 211, and a first switching circuit 212.
  • the first resistor R1 is connected in series between the first pin and the power source VCC.
  • the first voltage change detecting circuit 211 is configured to output a first switch control signal according to a voltage change of the first pin (ie, a voltage change of the point 21a), and the input end of the first voltage change detecting circuit 211 is connected to the first pin, the first voltage An output end of the change detecting circuit 211 is connected to an input end of the first switch circuit 212.
  • the output end of the first switch circuit 212 is provided with a first fault detecting point 21b, and the first switch circuit 212 is configured to detect according to the first voltage change.
  • the first switch control signal outputted by the circuit 211 controls the level state of the first fault detecting point 21b.
  • the second detecting module 22 includes a second resistor R2 connected in series between the second pin and the ground GND, and the output of the second detecting module 22 is provided with a second fault detecting point 22b.
  • the second fault detecting point 22b can be directly taken out from the second stitch.
  • the control module 23 is configured to level the first fault detecting point 21b and the second fault detecting point 22b. When the state changes, an alarm signal is issued.
  • the first voltage change detecting circuit 211 includes a first voltage regulator DZ1, and a cathode of the first voltage regulator DZ1 is connected to the first pin (through the point 21a), a positive pole of the first voltage regulator DZ1 and a first switch The inputs of circuit 212 are connected.
  • the first switch circuit 212 includes a first transistor Q1, and a base of the first transistor Q1 is connected to an output end of the first voltage change detecting circuit 211, that is, a positive electrode of the first Zener diode DZ1. Connected, the collector of the first transistor Q1 is connected to the power source VCC through the fifth resistor R5, the emitter of the first transistor Q1 is grounded to GND, and the first fault detection point 21b is provided at the collector of the first transistor Q1. .
  • a protection circuit is generally connected in series between the base and the emitter of the first transistor Q1, and the protection circuit is formed by a parallel connection of the protection resistor R11 and the protection capacitor C11.
  • the pressure tube DZ1 is in an off state, and the output first switch control signal is at a low level, thereby controlling the first switch circuit 212 to be turned off, that is, the collector and the emitter of the first transistor Q1 are turned off, and the first fault detection point 21b
  • the level state is high level 1, and the level state of the second fault detection point 22b is also high level 1.
  • the first voltage change detecting unit 111 determines that the voltage value of the point 21a is higher than the voltage threshold, that is, the first Zener diode DZ1 is in a reverse conduction state, and the output first switch control signal is at a high level, and the first control is performed.
  • the switch circuit 212 is closed, that is, the collector and the emitter of the first transistor Q1 are turned on, the level state of the first fault detecting point 21b becomes a low level 0, and the level state of the second fault detecting point 22b Also becomes low level 0.
  • the control module 23 detects that the level states of the first fault detecting point 21b and the second fault detecting point 22b are both changed, and issues an alarm signal.
  • the reverse breakdown voltage of the first Zener diode DZ1 is the voltage threshold of the first voltage change detecting circuit 211.
  • the voltage value V of the first pin is smaller than the reverse breakdown voltage of the first Zener diode DZ1, and the voltage value V0 of the power supply VCC is greater than the first voltage regulator.
  • the power supply VCC can take 12V; the resistance of the first resistor R1
  • the resistance r2 of rl and the second resistor R2 may be equal, taking 10kQ; the reverse breakdown voltage of the first Zener diode DZ1 may be about 9V.
  • the resistance rl of the first resistor R1 and the resistance r2 of the second resistor R2 may also be unequal, and are set according to actual needs.
  • the first detecting module and the second detecting module are respectively connected to the corresponding ports of the first rack and the second rack connected by a parallel line, the first detecting module and the first detecting module
  • the second detecting module is configured to connect the first resistor in series with the first pin and pull it up to the power source, and connect the second resistor in series with the second pin and pull it down to ground, so that when the parallel line fails, the first The voltage of the pins and the second pin will change.
  • this embodiment provides a parallel line fault detecting device.
  • the first detecting module 21 and the control module 23 of the device are the same as the parallel line fault detecting device of Embodiment 2, but the second detecting module. 32 is different from the second detection module 22 in the second embodiment.
  • the second detection module 32 of the device of the embodiment further includes a second switch circuit 321, the input end of the second switch circuit 321 is connected to the second pin, and the output end of the second switch circuit 321 A second fault detection point 32b is provided.
  • the second switching circuit 321 is for controlling the level state of the second fault detecting point 32b according to the voltage change of the second stitch.
  • the second switch circuit 321 includes a second transistor Q2, the base of the second transistor Q2 is connected to the second pin (through the point 22a), and the collector of the second transistor Q2 is passed through the sixth resistor.
  • R6 is connected to the power supply VCC
  • the emitter of the second transistor Q2 is connected to the ground GND
  • the second fault detection point 32b is provided at the collector of the second transistor Q2.
  • a protection circuit is generally connected in series between the base and the emitter of the first transistor Q1, and the protection circuit is formed by a parallel connection of the protection resistor R12 and the protection capacitor C12.
  • the second switching circuit 321 operates in the same manner as the first switching circuit 212 in the second embodiment.
  • the first detecting module and the second detecting module are respectively connected to the corresponding ports of the first rack and the second rack connected by a parallel line, the first detecting module and the first detecting module
  • the second detecting module is configured to connect the first resistor in series with the first pin and pull it up to the power source, and connect the second resistor in series with the second pin and pull it down to ground, so that when the parallel line fails, the first The voltage of the pins and the second pin will change.
  • this embodiment provides a parallel line fault detecting apparatus, which is basically the same as the parallel line fault detecting apparatus of Embodiment 3, except that the apparatus of this embodiment is
  • the second detecting module 42 further includes: a second voltage change detecting circuit 422 for outputting a second switch control signal according to a voltage change of the second pin, the second voltage change detecting circuit 422 being connected to the second pin and the second switch circuit Between the input terminals of 321 , the second switch circuit 321 controls the level state of the second fault detection point according to the second switch control signal output by the second voltage change detecting circuit 422 .
  • the second voltage change detecting circuit 422 includes a second voltage regulator DZ2, and a cathode of the second voltage regulator DZ2 is connected to the second pin (through the point 22a), and a positive pole and a second switch of the second Zener diode DZ2.
  • the input of circuit 321 is connected, i.e., to the base of second transistor Q2.
  • the voltage value of the second pin is greater than the reverse breakdown voltage of the second Zener diode DZ2.
  • the second voltage change detecting circuit 422 operates in the same manner as the first voltage change detecting circuit 211 in the second embodiment, and thus detailed description is omitted here.
  • the power supply VCC can take 12V; the resistance R1 of the first resistor and the resistance R2 of the second resistor can be equal, taking 10kQ; the reverse breakdown voltage of the first Zener diode DZ1 can be For about 9V, the reverse voltage of the second Zener diode DZ2 can be 4V.
  • the resistance rl of the first resistor R1 and the resistance r2 of the second resistor R2 may also be unequal, and are set according to actual needs.
  • the first detecting module and the second detecting module are respectively connected to the corresponding ports of the first rack and the second rack connected by a parallel line, the first detecting module and the first detecting module
  • the second detecting module is configured to connect the first resistor in series with the first pin and pull it up to the power source, and connect the second resistor in series with the second pin and pull it down to ground, so that when the parallel line fails, the first The voltage of the pins and the second pin will change.
  • the first voltage detecting circuit of the comparator is taken as an example to describe in detail the parallel line fault detecting apparatus of the embodiment of the present invention.
  • the embodiment provides a parallel line fault detecting device.
  • the structure of the device is basically the same as that of the parallel line fault detecting device in Embodiment 3. The difference is only in this embodiment.
  • the first voltage detecting circuit 511 of the first detecting module 51 of the device includes a first comparator U1, and the same input end of the first comparator U1 is connected to the first pin (through the point 21a), the first comparator U1
  • the inverting input terminals are respectively connected to one ends of the third resistor R3 and the fourth resistor R4, the other end of the third resistor R3 is connected to the power source VCC, and the other end of the fourth resistor R4 is connected to the ground GND, and the output end of the first comparator U1 is
  • the input terminals of a switching circuit 212 are connected. In this embodiment, it is connected to the base of the first transistor Q1.
  • the reference voltage value of the inverting input terminal of the first comparator U1 is the voltage threshold of the first voltage change detecting circuit 511.
  • the voltage value V of the first pin is smaller than the reference voltage value of the first comparator U1, and the voltage of the power supply VCC
  • the value V0 is greater than the reference voltage value of the first comparator U1
  • the first switch control signal output by the first voltage detecting circuit 511 is at a high level.
  • the second detecting module in this embodiment may also be the second detecting module in Embodiment 2 or Embodiment 4, and the second detecting module in this embodiment may also include the first detecting module.
  • Two voltage change detection circuits Specifically, the circuit structure of the second voltage change detecting circuit and the circuit structure of the first change detecting circuit 511 may be the same, including a second comparator, the same input end of the second comparator is connected to the second pin, and the second The opposite input ends of the comparator are respectively connected to one ends of the seventh resistor and the eighth resistor, the other end of the seventh resistor is connected to the power source, the other end of the eighth resistor is grounded, the output end of the second comparator is connected to the second switch circuit The input is connected.
  • the first detecting module and the second detecting module are respectively connected to the corresponding ports of the first rack and the second rack connected by a parallel line, the first detecting module and the first detecting module
  • the second detecting module is configured to connect the first resistor in series with the first pin and pull it up to the power source, and connect the second resistor in series with the second pin and pull it down to ground, so that when the parallel line fails, the first The voltage of the pins and the second pin will change.
  • the embodiment of the invention further provides a parallel line fault detection system, the system comprising: a first rack, a second rack, a parallel line and a parallel line fault detecting device, wherein the parallel line is used in the first Data is transmitted between a rack and a second rack, and one end of the parallel line is connected to the first port of the first rack, and the other end of the parallel line and the second end of the second rack a port connection, the first port includes a plurality of first pins, the second port includes a plurality of second pins, and the line fault detecting device is disposed at both ends of the parallel line, and the parallel line fault detecting device can Any of the parallel line fault detecting devices provided in Embodiments 1-5.
  • the rack can be connected to the UPS, the inverter, the telecom, and the like, and the first detecting module of the line fault detecting device is connected to one end of the parallel line, and the parallel line fault detecting device is connected.
  • the second detecting device is connected to the other end of the parallel line.
  • the first detecting module and the second detecting module are respectively connected to the corresponding ports of the first rack and the second rack connected by a parallel line, the first detecting module and the first detecting module
  • the second detecting module is configured to connect the first resistor in series with the first pin and pull it up to the power source, and connect the second resistor in series with the second pin and pull it down to ground, so that when the parallel line fails, the first The voltage of the pins and the second pin will change.

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

本发明公开了一种并机线故障检测装置和系统,属于电子设备技术领域。该装置包括:第一检测模块、第二检测模块和控制模块;第一检测模块包括串联在第一针脚和电源之间的第一电阻、与第一针脚相连的第一电压变化检测电路、及第一开关电路,第一电压变化检测电路的输出端与第一开关电路的输入端相连,第一开关电路的输出端设有第一故障检测点;第二检测模块包括串联在第二针脚与地之间的第二电阻,第二检测模块的输出端设有第二故障检测点;控制模块根据第一和第二故障检测点的电平状态变化,发出告警信号。本发明检测第一和第二针脚的电压变化,并根据该电压变化控制第一和第二故障检测点的电平状态,从而可以快速准确的检测出发生故障的并机线。

Description

并机线故障检测装置和系统 本申请要求于 2012 年 3 月 2 日提交中国专利局, 申请号为 201210054881. 6 , 发明名称为 "并机线故障检测装置和系统" 的中国专利申请 的优先权, 其全部内容通过引用结合在本申请中。
技术领域
本发明涉及电子设备技术领域, 特别涉及一种并机线故障检测装置和系 统。 背景技术
在 UPS ( Uninterrupt ib le Power Supply, 不间断电源供应器)、 变频器 等电源领域和电器设备仪器领域中, 常常会有多台机架并机运行的情况。机架 并机运行是指, 一台机架上的并机线端口 (公头)和另一台机架上的并机线端 口 (母头)通过并机线连接来实现机架之间的数据交换, 从而保证机架运行状 态的同步。在机架并机运行的同时,各机架需要通过并机线故障检测电路检测 其连接的并机线是否发生故障, 以保证系统的正常运行。
现有技术中的并机线故障检测电路通常是,将一台机架的并机线端口的其 中一个针脚上拉接电源,将与该机架连接的另一台机架的并机线端口的其中一 个针脚下拉接地, 并且在上拉接电源或下拉接地的针脚上串接一个电阻, 并将 这两个针脚分别与各自对应的机架上的故障检测芯片相连。当两台机架之间的 并机线接上、机架正常并机运行时, 两台机架分别将各自对应的针脚作为故障 检测点进行检测, 此时, 两台机架同时检测到高电平或者低电平; 在运行过程 中, 若并机线发生故障, 其中一台机架检测到的电平状态会发生变化, 这时, 该机架就会发出告警。 具体地, 在上拉接电源的针脚上串接电阻的情况下, 当 两台机架正常并机运行时, 两机架同时检测到低电平, 当并机线发生故障时, 其中一台机架检测到的电平从低电平变为高电平, 这时, 该机架发出告警; 而 在下拉接地的针脚上串接电阻的情况下, 当两台机架正常并机运行时, 两机架 同时检测到高电平, 当并机线发生故障时, 其中一台机架检测到的电平从高电 平变为低电平, 此时, 该机架发出告警。
在实现本发明的过程中, 发明人发现现有技术至少存在以下问题: 一台机架上通常设置多个并机线端口,可以通过多根并机线与多台机架并 机运行。在某台机架与多台机架并机运行的过程中, 当该机架与一台机架之间 的并机线故障, 该机架发出告警时, 工作人员无法快速准确地定位到故障的并 机线, 影响整个系统的运行。
发明内容
为了解决现有技术存在多台机架并机运行的情况下,两台机架之间的并机 线故障时, 只有一台机架会发出告警, 导致无法快速准确地定位故障的并机线 的问题, 本发明实施例提供了一种并机线故障检测装置和系统。
一方面, 本发明实施例提供了一种并机线故障检测装置, 所述并机线一端 与第一机架的第一端口连接, 所述并机线的另一端与第二机架的第二端口连 接, 所述第一端口包括多个第一针脚, 所述第二端口包括多个第二针脚。 所述 装置包括:第一检测模块、及第二检测模块;所述第一检测模块包括第一电阻、 第一电压变化检测电路、 以及第一开关电路, 所述第一电阻串联在一个所述第 一针脚和电源之间,所述第一电压变化检测电路用于根据所述第一针脚的电压 变化输出第一开关控制信号,所述第一电压变化检测电路的输入端与所述第一 针脚相连,所述第一电压变化检测电路的输出端与所述第一开关电路的输入端 相连, 所述第一开关电路的输出端设有第一故障检测点, 所述第一开关电路用 于根据所述第一电压变化检测电路输出的第一开关控制信号控制所述第一故 障检测点的电平状态;
所述第二检测模块包括第二电阻和第二故障检测点,所述第二电阻串联在 一个所述第二针脚与地之间,所述第二故障检测点设置在所述第二针脚和所述 第二电阻不接地的一端之间; 所述控制模块,用于当所述第一故障检测点和所述第二故障检测点的电平 状态发生变化时, 发出告警信号。
另一方面, 本发明实施例还提供了一种并机线故障检测系统, 所述系统包 括: 第一机架、 第二机架、 并机线和并机线故障检测装置, 所述并机线用于在 第一机架和第二机架之间传输数据,所述并机线一端与所述第一机架的第一端 口连接, 所述并机线的另一端与所述第二机架的第二端口连接, 所述第一端口 包括多个第一针脚, 所述第二端口包括多个第二针脚,
所述并机线故障检测装置包括:第一检测模块、第二检测模块和控制模块; 所述第一检测模块包括第一电阻、第一电压变化检测电路、 以及第一开关 电路, 所述第一电阻串联在一个所述第一针脚和电源之间, 所述第一电压变化 检测电路用于根据所述第一针脚的电压变化输出第一开关控制信号,所述第一 电压变化检测电路的输入端与所述第一针脚相连,所述第一电压变化检测电路 的输出端与所述第一开关电路的输入端相连,所述第一开关电路的输出端设有 第一故障检测点,所述第一开关电路用于根据所述第一电压变化检测电路输出 的第一开关控制信号控制所述第一故障检测点的电平状态;
所述第二检测模块包括第二电阻和第二故障检测点,所述第二电阻串联在 一个所述第二针脚与地之间,所述第二故障检测点设置在所述第二针脚和所述 第二电阻不接地的一端之间;
所述控制模块,用于根据所述第一故障检测点和所述第二故障检测点的电 平状态变化, 发出告警信号。
本发明实施例通过以上技术方案,可以根据第一针脚和第二针脚的电压变 化控制第一故障检测点和第二故障检测点的电平状态, 使得在并机线故障时 , 第一故障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定 这两个故障检测点之间的并机线发生了故障,解决了现有技术中, 只有一个机 架发生告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速 消除故障, 及时恢复并机系统的正常运行。 附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所 需要使用的附图作简单地介绍, 显而易见地, 下面描述中的附图仅仅是本发明 的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下, 还可以根据这些附图获得其他的附图。
图 1是现有技术中的并机线故障检测电路的示意图;
图 2是本发明实施例 1中提供的并机线故障检测装置的结构框图;
图 3是本发明实施例 2中提供的并机线故障检测装置的详细电路图; 图 4是本发明实施例 3中提供的并机线故障检测装置的详细电路图; 图 5是本发明实施例 4中提供的并机线故障检测装置的详细电路图; 图 6是本发明实施例 5中提供的并机线故障检测装置的详细电路图。 具体实施方式
为使本发明的目的、技术方案和优点更加清楚, 下面将结合附图对本发明 实施方式作进一步地详细描述。
为了便于说明本发明实施例,下面先简单说明一下机架并机运行的过程和 原理。 通常, 一台机架上设有至少两个用于接并机线的端口, 且这些端口通常 包括一个公头和一个母头。 当机架需要并机运行时,将并机线一端插入机架的 公头, 另一端插入另一机架的母头, 从而将两台机架连接起来, 实现两机架间 的数据交换。 为了保证系统的正常运行, 机架上通常带有故障检测芯片, 用来 检测故障检测点的电平状态并根据故障检测点的电平状态变化来判断并机线 是否发生了故障。具体地,机架可以是 UPS、 变频器、 电信拒等需要相互连接, 进行交互的设备。
具体地, 图 1显示了现有的并机线故障检测电路。 如图 1所示, 用于接并机 线的端口的其中一个针脚上拉接电源 VCC ,另一与之对应的机架接并机线的端 口的其中一个针脚通过一个电阻 R下拉接地 GND。并机线未接时其中一机架对 应的针脚为高电平, 另一机架对应的针脚为低电平,当并机线接上, 即图中 F与 M连接时, 两机架对应的针脚同为高电平。 当并机线故障时,只有对应的针脚 为低电平的机架状态发生了改变, 对应的针脚为高电平的机架状态未发生改 变, 即图 1中 M点的电平状态从高电平变为低电平, 而 F点的电平状态始终是高 电平, 所以只有一台机架上的故障检测芯片会发出告警, 无法对故障的并机线 准确定位。
在本发明的所有实施例中,第一机架和第二机架是指釆用一根并机线连接 的两台机架, 该并机线一端与第一机架的第一端口连接, 该并机线的另一端与 第二机架的第二端口连接。 第一端口为公头,第二端口为母头。 其中, 第一端 口包括多个第一针脚, 第二端口包括多个第二针脚。 实施例 1
如图 1所示, 本发明实施例提供了一种并机线故障检测装置, 该装置包括: 第一检测模块 11、 第二检测模块 12和控制模块 13。 具体地, 该第一检测模块 11 与第一端口的一个第一针脚相连,该第二检测模块 12与第二端口的一个第二针 脚相连。 图 1中, 点 11a表示第一检测模块 11与第一针脚的连接点, 点 12a表示 第二检测模块 12与第二针脚的连接点。
该第一检测模块 11包括第一电阻 Rl、 第一电压变化检测电路 111、 以及第 一开关电路 112。 第一电阻 R1串联在第一针脚和电源 VCC之间。 第一电压变化 检测电路 111用于根据第一针脚的电压变化(即点 11a的电压变化)输出第一开 关控制信号。 第一电压变化检测电路 111的输入端与第一针脚相连, 第一电压 变化检测电路 111的输出端与第一开关电路 112的输入端相连, 第一开关电路 112的输出端设有第一故障检测点 lib, 第一开关电路 112用于根据所述第一电 压变化检测电路 111输出的第一开关控制信号控制所述第一故障检测点 lib的 电平状态。 该第二检测模块 12包括第二电阻 R2和第二故障检测点, 其中, 第 二电阻 R2串联在第二针脚与地 GND之间, 第二检测模块 12的输出端设有第二 故障检测点 12b。 控制模块 13用于当第一故障检测点 1 lb和第二故障检测点 12b 的电平状态发生变化时, 发出告警信号。 具体地, 如图 1所示, 在本实施例中, 该第二故障检测点 12b可以设置在第二针脚和第二电阻 R2不接地的一端之间。
具体地, 第一电压变化检测电路 111根据第一针脚的电压变化输出第一开 关控制信号, 具体是比较第一针脚的电压值与电压阔值的关系, 该电压阔值由 第一电压变化检测单元所釆用的元器件的特性决定, 下文中将有详细描述。 当 第一针脚的电压值由小于该电压阔值变为大于该电压阔值、或者由大于该电压 阔值变为小于该电压阔值时, 即第一针脚的电压值发生变化时, 第一电压变化 检测电路 111输出第一开关控制信号, 如高电平、 低电平信号, 从而控制第一 开关电路 112的通断, 使得第一故障检测点 lib的电平状态发生变化。
进一步地, 第一电压变化检测电路可以釆用稳压管、 比较器等。 第一开关 电路可以釆用三极管、 继电器、 以及开关芯片等等。
具体地,在本发明实施例的一个具体应用中,控制模块 13可以为机架上现 有的故障检测芯片, 易于实现且成本低。
在本发明实施例的另一个具体应用中 ,控制模块 13可以为计算机等独立的 设备,从而可以在多台机架并机运行时, 可以通过一台主机设备对所有并机线 同时监测, 控制方便, 且效率高。
下面进一步详细说明本发明实施例的并机线故障检测装置的工作原理。 当并机线连接第一端口和第二端口且工作正常时, 点 11a和点 12a连接, 点 11a的电压由 V0变为 V, 点 12a的电压由 0V变为 V; V= ( r2/rl+r2 ) *V0, 其中, V0为电源 VCC的电压值, rl为第一电阻 R1的阻值, r2为第二电阻 R2的阻值。 此时, 第一电压变化检测单元 111判断点 11a的电压值低于电压阔值, 控制第一 开关电路 112断开, 第一故障检测点 lib的电平状态为高电平 1 , 而第二故障检 测点 12b的电平状态也为高电平 1。
当并机线故障时, 点 11a和点 12a断开, 此时, 点 11a的电压变为 V0, 点 12a 的电压变为 0V。此时,第一电压变化检测单元 111判断点 11a的电压值高于电压 阔值, 控制第一开关电路 112闭合, 第一故障检测点 lib的电平状态变为低电平 0, 同时, 第二故障检测点 12b的电平状态也变为低电平 0。 此时, 控制模块 13 检测到第一故障检测点 1 lb和第二故障检测点 12b的电平状态均发生变化,发出 告警信号。
优选地, 该第二检测模块还可以包括第二开关电路(图未示), 第二开关 电路的输入端与第二针脚相连, 该第二开关电路的输出端设有第二故障检测 点。第二开关电路的工作原理和第一开关电路的工作原理相同,在此不再赘述。
可选地,该第二检测模块电压还可以包括用于判断第二针脚的电压变化的 第二电压变化检测电路, 该第二电压变化检测电路的输入端与第二针脚相连, 第二电压变化检测电路的输出端与第二开关电路的输入端相连。第二电压变化 检测电路的工作原理和第一电压变化检测电路的工作原理相同, 在此不再赘 述。
需要说明的是, 在本发明实施例中的电源可以为同一个, 也可以为多个, 其电压值通常为 12V, 但并不作为限制。
本发明实施例通过在釆用一根并机线连接的第一机架和第二机架的相对 应的端口上, 分别连接第一检测模块和第二检测模块, 该第一检测模块和第二 检测模块通过在第一针脚上串接第一电阻并将其上拉接电源、且在第二针脚上 串联第二电阻并将其下拉接地,从而使得当并机线发生故障时, 第一针脚和第 二针脚的电压会发生变化。然后通过该第一检测模块根据第一针脚的电压变化 控制第一故障检测点的电平状态变化,通过该第二检测模块根据第二针脚的电 压变化控制第二故障检测点的电平状态变化, 这样, 当并机线故障时, 第一故 障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定这两个 故障检测点之间连接的并机线发生了故障,解决了现有技术中, 只有一个机架 发生告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速消 除故障, 及时恢复并机系统的正常运行。 并且, 由于两个故障检测点均可以检 测到故障, 从而可以防止由单一机架告警而可能导致的误告警现象。 实施例 2
本实施例以釆用稳压管的第一电压检测电路为例,来详细说明本发明的实 施例的并机线故障检测装置。 如图 2所示, 本实施例提供了一种并机线故障检 测装置, 该装置包括: 第一检测模块 21、 第二检测模块 22和控制模块 23。 图 2 中, 点 21a表示第一检测模块 21与第一针脚的连接点, 点 22a表示第二检测模块 22与第二针脚的连接点。
该第一检测模块 21包括第一电阻 Rl、 第一电压变化检测电路 211、 以及第 一开关电路 212。 第一电阻 R1串联在第一针脚和电源 VCC之间。 第一电压变化 检测电路 211用于根据第一针脚的电压变化(即点 21a的电压变化)输出第一开 关控制信号, 第一电压变化检测电路 211的输入端与第一针脚相连, 第一电压 变化检测电路 211的输出端与第一开关电路 212的输入端相连, 第一开关电路 212的输出端设有第一故障检测点 21b, 第一开关电路 212用于根据所述第一电 压变化检测电路 211输出的第一开关控制信号控制所述第一故障检测点 21b的 电平状态。
该第二检测模块 22包括串联在第二针脚与地 GND之间的第二电阻 R2 , 第 二检测模块 22的输出端设有第二故障检测点 22b。 在本实施例中, 第二故障检 测点 22b可以直接从第二针脚引出。
该控制模块 23用于当第一故障检测点 21b和第二故障检测点 22b的电平状 态发生变化时, 发出告警信号。
进一步地, 该第一电压变化检测电路 211包括第一稳压管 DZ1 , 第一稳压 管 DZ1的负极与第一针脚连接(通过点 21a ), 第一稳压管 DZ1的正极与第一开 关电路 212的输入端连接。
更进一步地, 该第一开关电路 212包括第一三极管 Q1 , 第一三极管 Q1的基 极与第一电压变化检测电路 211的输出端连接, 即与第一稳压管 DZ1的正极连 接, 第一三极管 Q1的集电极通过第五电阻 R5与电源 VCC连接, 第一三极管 Q1 的发射极接地 GND , 第一故障检测点 21b设于第一三极管 Q1的集电极。
优选地, 第一三极管 Q1的基极和发射极之间通常串接有一保护电路, 该 保护电路由保护电阻 Rl 1和保护电容 C 11并联构成。
下面进一步详细说明本发明实施例的并机线故障检测装置的工作原理。 当并机线连接第一端口和第二端口且工作正常时, 点 21a和点 22a连接, 点 21a的电压由 V0变为 V, 点 12a的电压由 0V变为 V; V= ( r2/rl+r2 ) *V0, 其中, V0为电源 VCC的电压值, rl为第一电阻 Rl的阻值, r2为第二电阻 R2的阻值。 压管 DZ1处于截止状态, 输出的第一开关控制信号为低电平, 从而控制第一开 关电路 212断开,即第一三极管 Q1的集电极和发射极截止,第一故障检测点 21b 的电平状态为高电平 1 , 而第二故障检测点 22b的电平状态也为高电平 1。
当并机线故障时, 点 21a和点 22a断开, 此时, 点 21a的电压变为 V0, 点 22a 的电压变为 0V。此时,第一电压变化检测单元 111判断点 21a的电压值高于电压 阔值, 即第一稳压管 DZ1处于反向导通状态, 输出的第一开关控制信号为高电 平, 控制第一开关电路 212闭合, 即第一三极管 Q1的集电极和发射极导通, 第 一故障检测点 21b的电平状态变为低电平 0, 同时, 第二故障检测点 22b的电平 状态也变为低电平 0。此时,控制模块 23检测到第一故障检测点 21b和第二故障 检测点 22b的电平状态均发生变化, 发出告警信号。
在本实施例中,第一稳压管 DZ1的反向击穿电压即为第一电压变化检测电 路 211的电压阔值。 当并机线连接第一端口和第二端口且工作正常时, 第一针 脚的电压值 V小于第一稳压管 DZ1的反向击穿电压,且电源 VCC的电压值 V0大 于第一稳压管 DZ1的反向击穿电压。
在本实施例的一个具体实现中, 电源 VCC可以取 12V; 第一电阻 R1的阻值 rl和第二电阻 R2的阻值 r2可以相等, 取 10kQ ; 第一稳压管 DZ1的反向击穿电 压可以为 9 V左右。 第一电阻 R1的阻值 rl和第二电阻 R2的阻值 r2也可以不相等, 根据实际需要设置。 本发明实施例通过在釆用一根并机线连接的第一机架和第二机架的相对 应的端口上, 分别连接第一检测模块和第二检测模块, 该第一检测模块和第二 检测模块通过在第一针脚上串接第一电阻并将其上拉接电源、且在第二针脚上 串联第二电阻并将其下拉接地,从而使得当并机线发生故障时, 第一针脚和第 二针脚的电压会发生变化。然后通过该第一检测模块根据第一针脚的电压变化 控制第一故障检测点的电平状态变化,通过该第二检测模块根据第二针脚的电 压变化控制第二故障检测点的电平状态变化, 这样, 当并机线故障时, 第一故 障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定这两个 故障检测点之间连接的并机线发生了故障,解决了现有技术中, 只有一个机架 发生告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速消 除故障, 及时恢复并机系统的正常运行。 并且, 由于两个故障检测点均可以检 测到故障, 从而可以防止由单一机架告警而可能导致的误告警现象。 此外, 该 装置结构简单,便于实现,并且无需对机架的结构进行太多改变,制造成本低。 实施例 3
如图 3所示, 本实施例提供了一种并机线故障检测装置, 该装置的第一检 测模块 21和控制模块 23与实施例 2的并机线故障检测装置相同, 但第二检测模 块 32与实施例 2中的第二检测模块 22不同。 具体地, 不同之处在于, 本实施例 的装置的第二检测模块 32还包括第二开关电路 321 ,该第二开关电路 321的输入 端与第二针脚相连, 第二开关电路 321的输出端设有第二故障检测点 32b。 该第 二开关电路 321用于根据第二针脚的电压变化控制第二故障检测点 32b的电平 状态。
具体地, 该第二开关电路 321包括第二三极管 Q2, 第二三极管 Q2的基极与 第二针脚相连(通过点 22a ), 第二三极管 Q2的集电极通过第六电阻 R6与电源 VCC连接, 第二三极管 Q2的发射极接地 GND, 第二故障检测点 32b设于第二三 极管 Q2的集电极。 优选地, 第一三极管 Q1的基极和发射极之间通常串接有一保护电路, 该 保护电路由保护电阻 R12和保护电容 C12并联构成。
该第二开关电路 321与实施例 2中的第一开关电路 212的工作原理相同。 本发明实施例通过在釆用一根并机线连接的第一机架和第二机架的相对 应的端口上, 分别连接第一检测模块和第二检测模块, 该第一检测模块和第二 检测模块通过在第一针脚上串接第一电阻并将其上拉接电源、且在第二针脚上 串联第二电阻并将其下拉接地,从而使得当并机线发生故障时, 第一针脚和第 二针脚的电压会发生变化。然后通过该第一检测模块根据第一针脚的电压变化 控制第一故障检测点的电平状态变化,通过该第二检测模块根据第二针脚的电 压变化控制第二故障检测点的电平状态变化, 这样, 当并机线故障时, 第一故 障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定这两个 故障检测点之间的并机线发生了故障, 解决了现有技术中, 只有一个机架发生 告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速消除故 障, 及时恢复并机系统的正常运行。 并且, 由于两个故障检测点均可以检测到 故障, 从而可以防止由单一机架告警而可能导致的误告警现象。 实施例 4
如图 4所示, 本实施例提供了一种并机线故障检测装置, 该装置与实施例 3 的并机线故障检测装置的结构基本相同, 不同之处仅在于, 本实施例的装置的 第二检测模块 42还包括:用于根据第二针脚的电压变化输出第二开关控制信号 的第二电压变化检测电路 422,该第二电压变化检测电路 422连接在第二针脚和 第二开关电路 321的输入端之间,则第二开关电路 321根据第二电压变化检测电 路 422输出的第二开关控制信号控制第二故障检测点的电平状态。
具体地, 该第二电压变化检测电路 422包括第二稳压管 DZ2 , 第二稳压管 DZ2的负极与第二针脚连接(通过点 22a ), 第二稳压管 DZ2的正极与第二开关 电路 321的输入端连接, 即与第二三极管 Q2的基极连接。
当并机线连接第一端口和第二端口且工作正常时,第二针脚的电压值大于 第二稳压管 DZ2的反向击穿电压。
该第二电压变化检测电路 422与实施例 2中的第一电压变化检测电路 211的 工作原理相同, 故在此省略详细描述。 在本实施例的一个具体实现中, 电源 VCC可以取 12V; 第一电阻的阻值 R1 和第二电阻的阻值 R2可以相等, 取 10kQ ; 第一稳压管 DZ1的反向击穿电压可 以为 9V左右, 第二稳压管 DZ2的反向击穿电压可以为 4V。 第一电阻 R1的阻值 rl和第二电阻 R2的阻值 r2也可以不相等, 根据实际需要设置。
本发明实施例通过在釆用一根并机线连接的第一机架和第二机架的相对 应的端口上, 分别连接第一检测模块和第二检测模块, 该第一检测模块和第二 检测模块通过在第一针脚上串接第一电阻并将其上拉接电源、且在第二针脚上 串联第二电阻并将其下拉接地,从而使得当并机线发生故障时, 第一针脚和第 二针脚的电压会发生变化。然后通过该第一检测模块根据第一针脚的电压变化 控制第一故障检测点的电平状态变化,通过该第二检测模块根据第二针脚的电 压变化控制第二故障检测点的电平状态变化, 这样, 当并机线故障时, 第一故 障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定这两个 故障检测点之间的并机线发生了故障, 解决了现有技术中, 只有一个机架发生 告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速消除故 障, 及时恢复并机系统的正常运行。 并且, 由于两个故障检测点均可以检测到 故障, 从而可以防止由单一机架告警而可能导致的误告警现象。 实施例 5
本实施例以釆用比较器的第一电压检测电路为例,来详细说明本发明实施 例的并机线故障检测装置。
如图 5所示, 本实施例提供了一种并机线故障检测装置, 该装置的结构与 实施例 3中的并机线故障检测装置的结构基本相同, 不同之处仅在于, 本实施 例的装置的第一检测模块 51的第一电压检测电路 511包括第一比较器 U1, 第一 比较器 U1的同向输入端与第一针脚连接(通过点 21a ), 该第一比较器 U1的反 向输入端分别与第三电阻 R3和第四电阻 R4的一端连接, 第三电阻 R3的另一端 接电源 VCC, 第四电阻 R4的另一端接地 GND, 第一比较器 U1的输出端与第一 开关电路 212的输入端连接。 在本实施例中, 即与第一三极管 Q1的基极连接。
在本实施例中, 第一比较器 U1的反向输入端的参考电压值即为第一电压 变化检测电路 511的电压阔值。 当并机线连接第一端口和第二端口且工作正常 时, 第一针脚的电压值 V小于第一比较器 U1的参考电压值, 且电源 VCC的电压 值 V0大于第一比较器 Ul的参考电压值,第一电压检测电路 511输出的第一开关 控制信号为高电平。
需要说明的是, 本实施例中的第二检测模块也可以为实施例 2或实施例 4 中的第二检测模块,并且本实施例中的第二检测模块也可以包括釆用比较器的 第二电压变化检测电路。 具体地, 该第二电压变化检测电路的电路结构与第一 变化检测电路 511的电路结构可以相同, 其包括第二比较器, 第二比较器的同 向输入端与第二针脚连接,第二比较器的反向输入端分别与第七电阻和第八电 阻的一端连接, 第七电阻的另一端接电源, 第八电阻的另一端接地, 第二比较 器的输出端与第二开关电路的输入端连接。
本发明实施例通过在釆用一根并机线连接的第一机架和第二机架的相对 应的端口上, 分别连接第一检测模块和第二检测模块, 该第一检测模块和第二 检测模块通过在第一针脚上串接第一电阻并将其上拉接电源、且在第二针脚上 串联第二电阻并将其下拉接地,从而使得当并机线发生故障时, 第一针脚和第 二针脚的电压会发生变化。然后通过该第一检测模块根据第一针脚的电压变化 控制第一故障检测点的电平状态变化,通过该第二检测模块根据第二针脚的电 压变化控制第二故障检测点的电平状态变化, 这样, 当并机线故障时, 第一故 障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定这两个 故障检测点之间的并机线发生了故障, 解决了现有技术中, 只有一个机架发生 告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速消除故 障, 及时恢复并机系统的正常运行。 并且, 由于两个故障检测点均可以检测到 故障, 从而可以防止由单一机架告警而可能导致的误告警现象。 实施例 6
本发明实施例还提供了一种并机线故障检测系统,该系统包括:第一机架、 第二机架、 并机线和并机线故障检测装置, 所述并机线用于在第一机架和第二 机架之间传输数据, 所述并机线一端与所述第一机架的第一端口连接, 所述并 机线的另一端与所述第二机架的第二端口连接 ,所述第一端口包括多个第一针 脚, 所述第二端口包括多个第二针脚, 并机线故障检测装置设置与并机线的两 端, 该并机线故障检测装置可以为实施例 1-5中提供的并机线故障检测装置中 的任一种。 具体地, 机架可以 UPS、 变频器、 电信拒等需要相互连接, 进行交互的设 备, 并机线故障检测装置的第一检测模块与并机线的一端连接, 该并机线故障 检测装置的第二检测装置和并机线的另一端连接。
本发明实施例通过在釆用一根并机线连接的第一机架和第二机架的相对 应的端口上, 分别连接第一检测模块和第二检测模块, 该第一检测模块和第二 检测模块通过在第一针脚上串接第一电阻并将其上拉接电源、且在第二针脚上 串联第二电阻并将其下拉接地,从而使得当并机线发生故障时, 第一针脚和第 二针脚的电压会发生变化。然后通过该第一检测模块根据第一针脚的电压变化 控制第一故障检测点的电平状态变化,通过该第二检测模块根据第二针脚的电 压变化控制第二故障检测点的电平状态变化, 这样, 当并机线故障时, 第一故 障检测点和第二故障检测点的电平状态均发生改变,从而可以快速确定这两个 故障检测点之间的并机线发生了故障, 解决了现有技术中, 只有一个机架发生 告警, 无法快速定位发生故障的并机线的问题, 进而工作人员可以快速消除故 障, 及时恢复并机系统的正常运行。 并且, 由于两个故障检测点均可以检测到 故障, 从而可以防止由单一机架告警而可能导致的误告警现象。 此外, 通过釆 用独立的控制模块, 当多台机架并机运行时, 可以通过一台主机设备对所有并 机线同时监测, 控制方便, 且效率高。 本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通 过硬件来完成,也可以通过程序来指令相关的硬件完成, 所述的程序可以存储 于一种计算机可读存储介质中, 上述提到的存储介质可以是只读存储器,磁盘 或光盘等。
以上所述仅为本发明的较佳实施例, 并不用以限制本发明, 凡在本发明的 精神和原则之内, 所作的任何修改、 等同替换、 改进等, 均应包含在本发明的 保护范围之内。

Claims

权 利 要 求
1、 一种并机线故障检测装置, 所述并机线用于在第一机架和第二机架之 间传输数据, 所述并机线一端与所述第一机架的第一端口连接, 所述并机线的 另一端与所述第二机架的第二端口连接, 所述第一端口包括多个第一针脚, 所 述第二端口包括多个第二针脚, 其特征在于, 所述装置包括: 第一检测模块、 第二检测模块和控制模块;
所述第一检测模块包括第一电阻、第一电压变化检测电路、 以及第一开关 电路, 所述第一电阻串联在一个所述第一针脚和电源之间, 所述第一电压变化 检测电路用于根据所述第一针脚的电压变化输出第一开关控制信号,所述第一 电压变化检测电路的输入端与所述第一针脚相连,所述第一电压变化检测电路 的输出端与所述第一开关电路的输入端相连,所述第一开关电路的输出端设有 第一故障检测点,所述第一开关电路用于根据所述第一电压变化检测电路输出 的第一开关控制信号控制所述第一故障检测点的电平状态;
所述第二检测模块包括第二电阻和第二故障检测点,所述第二电阻串联在 一个所述第二针脚与地之间,所述第二故障检测点设置在所述第二针脚和所述 第二电阻不接地的一端之间;
所述控制模块,用于当所述第一故障检测点和所述第二故障检测点的电平 状态发生变化时, 发出告警信号。
2、 根据权利要求 1所述的装置, 其特征在于, 所述第一电压变化检测电 路包括第一稳压管, 所述第一稳压管的负极与所述第一针脚连接, 所述第一稳 压管的正极与所述第一开关电路的输入端连接。
3、 根据权利要求 1所述的装置, 其特征在于, 所述第一电压变化检测电 路包括第一比较器、第三电阻和第四电阻, 所述第一比较器的同向输入端与所 述第一针脚连接,所述第一比较器的反向输入端分别与所述第三电阻和所述第 四电阻的一端连接, 所述第三电阻的另一端接电源, 所述第四电阻的另一端接 地, 所述第一比较器的输出端与所述第一开关电路的输入端连接。
4、 根据权利要求 1所述的装置, 其特征在于, 所述第一开关电路包括第 一三极管、 第五电阻, 所述第一三极管的基极与所述第一电压变化检测电路的 输出端连接, 所述第一三极管的集电极通过所述第五电阻与电源连接, 所述第 一三极管的发射极接地, 所述第一故障检测点设于所述第一三极管的集电极。
5、 根据权利要求 1所述的装置, 其特征在于, 所述第二检测模块还包括 第二开关电路,所述第二开关电路用于根据所述第二针脚的电压变化控制所述 第二故障检测点的电平状态, 所述第二开关电路的输入端与所述第二针脚相 连, 所述第二开关电路的输出端与所述第二故障检测点相连。
6、 根据权利要求 5所述的装置, 其特征在于, 所述第二开关电路包括第 二三极管、 第六电阻, 所述第二三极管的基极与所述第二针脚相连, 所述第二 三极管的集电极通过所述第六电阻与电源连接, 所述第二三极管的发射极接 地, 所述第二三极管的集电极与所述第二故障检测点相连。
7、 根据权利要求 5所述的装置, 其特征在于, 所述第二检测模块还包括 用于根据所述第二针脚的电压变化输出第二开关控制信号的第二电压变化检 测电路,所述第二开关电路根据所述第二电压变化检测电路输出的第二开关控 制信号控制所述第二故障检测点的电平状态,所述第二电压变化检测电路的输 入端与所述第二针脚相连,所述第二电压变化检测电路的输出端与所述第二开 关电路的输入端相连。
8、 根据权利要求 7所述的装置, 其特征在于, 所述第二电压变化检测电 路包括第二稳压管, 所述第二稳压管的负极与所述第二针脚连接, 所述第二稳 压管的正极与所述第二开关电路的输入端连接。
9、 根据权利要求 7所述的装置, 其特征在于, 所述第二电压变化检测电 路包括第二比较器、第七电阻和第八电阻, 所述第二比较器的同向输入端与所 述第二针脚连接,所述第二比较器的反向输入端分别与所述第七电阻和所述第 八电阻的一端连接, 所述第七电阻的另一端接电源, 所述第八电阻的另一端接 地, 所述第二比较器的输出端与所述第二开关电路的输入端连接。
10、 一种并机线故障检测系统, 包括: 第一机架、 第二机架、 并机线和并 机线故障检测装置, 所述并机线用于在第一机架和第二机架之间传输数据, 所 述并机线一端与所述第一机架的第一端口连接 ,所述并机线的另一端与所述第 二机架的第二端口连接, 所述第一端口包括多个第一针脚, 所述第二端口包括 多个第二针脚,
其特征在于, 所述并机线故障检测装置包括: 第一检测模块、 第二检测模 块和控制模块;
所述第一检测模块包括第一电阻、第一电压变化检测电路、 以及第一开关 电路, 所述第一电阻串联在一个所述第一针脚和电源之间, 所述第一电压变化 检测电路用于根据所述第一针脚的电压变化输出第一开关控制信号,所述第一 电压变化检测电路的输入端与所述第一针脚相连,所述第一电压变化检测电路 的输出端与所述第一开关电路的输入端相连,所述第一开关电路的输出端设有 第一故障检测点,所述第一开关电路用于根据所述第一电压变化检测电路的输 出的第一开关控制信号控制所述第一故障检测点的电平状态; 所述第二检测模块包括第二电阻和第二故障检测点,所述第二电阻串联在 一个所述第二针脚与地之间,所述第二故障检测点设置在所述第二针脚和所述 第二电阻不接地的一端之间;
所述控制模块,用于当所述第一故障检测点和所述第二故障检测点的电平 状态发生变化时, 发出告警信号。
11、 根据权利要求 10所述的系统, 其特征在于, 所述第二检测模块还包 括第二开关电路,所述第二开关电路用于根据所述第二针脚的电压变化控制所 述第二故障检测点的电平状态,所述第二开关电路的输入端与所述第二针脚相 连, 所述第二开关电路的输出端与所述第二故障检测点相连。
12、 根据权利要求 11所述的系统, 其特征在于, 所述第二检测模块还包 括用于根据所述第二针脚的电压变化输出第二开关控制信号的第二电压变化 检测电路,所述第二开关电路根据所述第二电压变化检测电路输出的第二开关 控制信号控制所述第二故障检测点的电平状态,所述第二电压变化检测电路的 输入端与所述第二针脚相连,所述第二电压变化检测电路的输出端与所述第二 开关电路的输入端相连。
PCT/CN2012/086261 2012-03-02 2012-12-10 并机线故障检测装置和系统 WO2013127221A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP12854552.2A EP2669693B1 (en) 2012-03-02 2012-12-10 Parallel operation wire fault detection device and system

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210054881.6 2012-03-02
CN201210054881.6A CN102608456B (zh) 2012-03-02 2012-03-02 并机线故障检测装置和系统

Publications (1)

Publication Number Publication Date
WO2013127221A1 true WO2013127221A1 (zh) 2013-09-06

Family

ID=46525977

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2012/086261 WO2013127221A1 (zh) 2012-03-02 2012-12-10 并机线故障检测装置和系统

Country Status (3)

Country Link
EP (1) EP2669693B1 (zh)
CN (1) CN102608456B (zh)
WO (1) WO2013127221A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104215873A (zh) * 2014-09-19 2014-12-17 郑州春泉节能股份有限公司 多档速电机档位接错检测方法及装置
CN109254224A (zh) * 2018-11-13 2019-01-22 永州市诺方舟电子科技有限公司 一种通信线缆断路、错接线序测量方法和系统

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102608456B (zh) * 2012-03-02 2014-08-13 华为技术有限公司 并机线故障检测装置和系统
CN103217616B (zh) * 2013-03-29 2015-07-01 江苏省电力公司张家港市供电公司 智能配线仪
CN103454557B (zh) * 2013-08-29 2016-06-22 华为技术有限公司 一种线缆故障的检测方法和检测装置
CN103529346B (zh) * 2013-10-12 2016-12-07 广西柳工机械股份有限公司 线路故障诊断方法及装置
CN103713229A (zh) * 2013-12-25 2014-04-09 陕西海泰电子有限责任公司 一种电缆虚焊检测系统及检测方法
CN103713230B (zh) * 2013-12-27 2016-04-20 深圳宝龙达信息技术股份有限公司 线材测试系统及方法
CN105259436A (zh) * 2015-10-13 2016-01-20 上海斐讯数据通信技术有限公司 一种基于手机数据线的性能检测装置
CN105606992B (zh) * 2016-02-02 2018-12-25 京东方科技集团股份有限公司 Lcm电路检测装置及对lcm电路进行检测的方法
CN107817393B (zh) * 2016-09-13 2020-05-15 艾德克斯电子(南京)有限公司 电子负载并机系统及方法
CN108732413B (zh) * 2017-04-18 2022-03-11 中兴通讯股份有限公司 用电设备的告警方法及装置
CN109655707A (zh) * 2018-12-13 2019-04-19 联想(北京)有限公司 一种电接口的监测方法、系统及电子设备
CN115276923B (zh) * 2022-08-05 2024-03-26 浙江中控技术股份有限公司 冗余通信电路和故障确定方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101111773A (zh) * 2005-02-01 2008-01-23 西门子公司 检验功率开关装置的第一功率开关的第一输出引线与外部节点之间的电接触和功率开关装置的第二功率开关的第二输出引线与该节点之间的电接触的方法和电路装置
CN101493490A (zh) * 2009-02-23 2009-07-29 深圳华为通信技术有限公司 一种端口插入检测电路
CN101769976A (zh) * 2008-12-26 2010-07-07 鸿富锦精密工业(深圳)有限公司 连接器检测系统
JP2011089849A (ja) * 2009-10-21 2011-05-06 Asahi Kasei Electronics Co Ltd 断線検出装置
CN202004426U (zh) * 2010-12-29 2011-10-05 福建俊豪电子有限公司 一种低压线路保护电路
CN102608456A (zh) * 2012-03-02 2012-07-25 华为技术有限公司 并机线故障检测装置和系统

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3581283B2 (ja) * 1999-12-16 2004-10-27 株式会社山武 通信装置
US6906526B2 (en) * 2003-03-14 2005-06-14 General Instrument Corporation Non-intrusive cable connection monitoring for use in HFC networks
KR100576026B1 (ko) * 2004-01-08 2006-05-02 삼성전자주식회사 종합 단말에서 호스트부와 클라이언트부의 양방향 검출장치
EP1819028B1 (en) * 2006-02-08 2012-12-05 Moore Industries International Inc. Redundant fieldbus system
CN101136557A (zh) * 2006-09-01 2008-03-05 力博特公司 一种不间断电源系统及其配置方法
CN101312302B (zh) * 2007-05-24 2011-02-16 力博特公司 一种不间断电源并机信号的传输方法
CN101232307B (zh) * 2008-02-21 2011-05-18 江苏西蒙智控设备有限公司 网络电缆/模块连通性测试装置
CN101630854B (zh) * 2008-07-17 2012-06-27 力博特公司 不间断电源及不间断电源的旁路故障检测方法
CN202172280U (zh) * 2011-07-18 2012-03-21 华信邮电咨询设计研究院有限公司 作备用电源用的发电机并机系统

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101111773A (zh) * 2005-02-01 2008-01-23 西门子公司 检验功率开关装置的第一功率开关的第一输出引线与外部节点之间的电接触和功率开关装置的第二功率开关的第二输出引线与该节点之间的电接触的方法和电路装置
CN101769976A (zh) * 2008-12-26 2010-07-07 鸿富锦精密工业(深圳)有限公司 连接器检测系统
CN101493490A (zh) * 2009-02-23 2009-07-29 深圳华为通信技术有限公司 一种端口插入检测电路
JP2011089849A (ja) * 2009-10-21 2011-05-06 Asahi Kasei Electronics Co Ltd 断線検出装置
CN202004426U (zh) * 2010-12-29 2011-10-05 福建俊豪电子有限公司 一种低压线路保护电路
CN102608456A (zh) * 2012-03-02 2012-07-25 华为技术有限公司 并机线故障检测装置和系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104215873A (zh) * 2014-09-19 2014-12-17 郑州春泉节能股份有限公司 多档速电机档位接错检测方法及装置
CN109254224A (zh) * 2018-11-13 2019-01-22 永州市诺方舟电子科技有限公司 一种通信线缆断路、错接线序测量方法和系统

Also Published As

Publication number Publication date
EP2669693A4 (en) 2013-12-04
CN102608456B (zh) 2014-08-13
CN102608456A (zh) 2012-07-25
EP2669693A1 (en) 2013-12-04
EP2669693B1 (en) 2014-11-12

Similar Documents

Publication Publication Date Title
WO2013127221A1 (zh) 并机线故障检测装置和系统
US9223394B2 (en) Rack and power control method thereof
US20140142764A1 (en) Fan rotational speed control system and method for controlling rotational speed of fan
JP6202801B2 (ja) PoweroverEthernetシステムにおける導体対の切替
US9058156B2 (en) Determining redundancy in a power distribution system
CN108170245A (zh) 服务器物理按键操作的控制系统、方法及服务器管理系统
TWI567397B (zh) 基於電測量確定裝置的物理連接之狀態之方法、裝置及電腦可讀媒體之指令
JP4988671B2 (ja) シリアルバスシステム及びハングアップスレーブリセット方法
WO2022134715A1 (zh) 整机柜服务器中子节点的异常断电保护系统、方法及设备
WO2014082275A1 (zh) 线缆插接情况的检测方法及装置
CN108512680B (zh) 配电条监控方法以及配电条、网络交换机和供电系统
CN110865231A (zh) 一种用于总线隔离的电源电压检测电路
US9373962B2 (en) Intelligent arbitration of power line based coordinating signals between multiple UPS buses without any auxiliary signals
TW202038048A (zh) 伺服器電源保護裝置
TW201604679A (zh) 計算機系統
CN113992501A (zh) 一种故障定位系统、方法及计算装置
US9013200B2 (en) Circuitry for hot-swappable circuit boards
US6876102B2 (en) Diode fault detection system and method
CN106647958A (zh) 服务器机柜
WO2023045248A1 (zh) 一种硬盘供电电压的检测装置
JP2012068907A (ja) バス接続回路及びバス接続方法
CN115728665A (zh) 一种电源故障检测电路、方法及系统
CN112131060B (zh) 一种检测线缆全链路连通性的方法、系统、设备及介质
GB2587830A (en) Ethernet power distribution systems, controllers, and methods
CN106200508A (zh) 一种连锁保护控制电路

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2012854552

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12854552

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE