WO2011037303A1 - 칩 안테나를 위한 pcb 레이아웃 구조 및 이를 이용한 칩 안테나 장치 - Google Patents

칩 안테나를 위한 pcb 레이아웃 구조 및 이를 이용한 칩 안테나 장치 Download PDF

Info

Publication number
WO2011037303A1
WO2011037303A1 PCT/KR2010/000799 KR2010000799W WO2011037303A1 WO 2011037303 A1 WO2011037303 A1 WO 2011037303A1 KR 2010000799 W KR2010000799 W KR 2010000799W WO 2011037303 A1 WO2011037303 A1 WO 2011037303A1
Authority
WO
WIPO (PCT)
Prior art keywords
antenna
conductor pattern
ground
input port
port
Prior art date
Application number
PCT/KR2010/000799
Other languages
English (en)
French (fr)
Inventor
전찬익
Original Assignee
(주)파트론
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)파트론 filed Critical (주)파트론
Publication of WO2011037303A1 publication Critical patent/WO2011037303A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/36Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith
    • H01Q1/38Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith formed by a conductive layer on an insulating support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q13/00Waveguide horns or mouths; Slot antennas; Leaky-waveguide antennas; Equivalent structures causing radiation along the transmission path of a guided wave
    • H01Q13/08Radiating ends of two-conductor microwave transmission lines, e.g. of coaxial lines, of microstrip lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q23/00Antennas with active circuits or circuit elements integrated within them or attached to them

Definitions

  • the present invention relates to a PCB layout structure for a chip antenna and a chip antenna device using the same, and more particularly, a PCB layout structure for a chip antenna, which is one of surface mount components (SMDs), and various chips using the structure.
  • a PCB layout structure for a chip antenna which is one of surface mount components (SMDs), and various chips using the structure.
  • SMDs surface mount components
  • an antenna In the field of wireless communication, an antenna is an electronic element whose characteristics change sensitively according to the surrounding environment, and is mounted on a wireless communication device to receive radio waves from the outside or to transmit electrical signals generated from a communication device to the outside. .
  • the chip antenna embedded in the mobile communication terminal is an electronic device that requires optimization of characteristics such as standing wave matching for each terminal, and thus tuning operation is inevitable because the antenna frequency characteristics change when the chip antenna is set inside the mobile communication terminal.
  • This tuning operation involves a design change to the pattern of the antenna itself or the dielectric block itself, so there is a problem in that manufacturing loss due to this.
  • the chip antenna is mainly related to the structure and shape of the chip antenna, and in general, forms an antenna radiator pattern on various surfaces among six faces of a hexahedral dielectric block or forms an electrode inside the dielectric block. It was.
  • a pad (Pad) for electrically connecting the chip antenna is formed on the PCB on which the chip antenna is mounted, the pad (Pad) was operated only as an electrode for SMT the chip antenna.
  • a copper pattern was formed on the epoxy substrate and used as an antenna radiator.
  • Such prior arts are independent antennas using only antenna radiator patterns formed on dielectrics or only conductor patterns formed directly on PCBs. Even though PCBs and chip antennas are integrated, stubs are used to change electrical characteristics of antennas. Tuning the antennas in such a way as to reduce and increase the length of the stub has a limitation in the antenna tuning for various conditions in various wireless communication systems.
  • the present invention is further miniaturized according to the development of communication technology, and to provide a small antenna that is formed by combining the antenna conductor pattern formed on the PCB and the radiator pattern formed on the chip antenna.
  • the tuning of the antenna is accompanied by a design change to the pattern of the antenna itself or the dielectric block itself is to solve the problem that the manufacturing loss caused by this.
  • an input port which is a feed line and at the same time operating as an antenna radiator;
  • a ground port formed spaced apart from the input port and spaced apart from the input port and operating as an antenna radiator;
  • a ground region formed in a predetermined region, wherein the input port is fed through one end, the other end is electrically connected to the ground region, and the ground port is one end is electrically connected to the ground region, and the other end. Is open, the signal current applied to the input port flows to the ground region, and the ground current flows 180 degrees out of phase with the signal current to the ground port, thereby coupling the electromagnetic field formed in the signal current and the ground current.
  • the PCB layout structure for a chip antenna characterized in that the antenna radiation is made.
  • the input port and the ground port may be spaced apart from each other and may be formed in various forms of parallel or non-parallel, symmetrical, or asymmetrical.
  • the area of the input port or the ground port it is possible to adjust the electrical characteristics such as the antenna frequency band and impedance.
  • a first device electrode formed between the other end of the input port and the ground region, and a second device electrode formed between one end of the ground port and the ground region, the first device electrode and the second
  • Each of the device electrodes includes two electrodes capacitively coupled to each other by a predetermined distance, thereby controlling the current flowing through the input port and the ground port.
  • the invention also provides a chip antenna device comprising a chip antenna comprising a dielectric block mounted in contact with at least a portion of the input port and the ground port on the PCB layout structure.
  • an antenna conductor pattern is formed on at least one surface of the dielectric block, and the dielectric block may be mounted such that the antenna conductor pattern is in contact with the PCB layout structure.
  • the dielectric block may be mounted so that the antenna conductor pattern formed on at least one surface of the dielectric block contacts at least a portion of any one of the input port and the ground port.
  • the antenna conductor pattern includes a first conductor pattern in contact with the input port and a second conductor pattern in contact with the ground port, wherein the first conductor pattern and the second conductor pattern are spaced apart from each other to form at least one of the dielectric blocks. It may be formed on more than one side.
  • the antenna frequency band may be adjusted by adjusting the areas of the first conductor pattern and the second conductor pattern.
  • first conductor pattern and the second conductor pattern may be formed to be parallel or non-parallel to each other, or the first conductor pattern and the second conductor pattern may be formed to be symmetrical or asymmetric with each other.
  • first conductor pattern and the second conductor pattern may be composed of a single electrode pattern or a plurality of electrode patterns, respectively.
  • the first conductor pattern and the second conductor pattern may be formed on one surface of the dielectric block.
  • first conductor pattern or the second conductor pattern may be formed over two or more adjacent surfaces of the dielectric block, or the first conductor pattern or the second conductor pattern extends over the sides of the dielectric block. It may be formed to increase its area.
  • first and second conductor patterns may not include the input port and the ground port, and may include a third conductor pattern formed in the dielectric block.
  • the present invention can easily tune the antenna by adjusting the area of the antenna conductor pattern of any one or both of the antenna on the PCB layout structure and the chip antenna mounted on the PCB, so that various wireless communication systems It is easy to fix problems related to various antenna performances that occur during the development.
  • the PCB layout structure itself, the device including the PCB and antenna, and the chip antenna itself except the PCB all have antenna tuning elements, making it very easy to control the performance of the antenna system under any conditions.
  • the PCB layout structure itself according to the present invention can perform an independent function as an antenna, the tuning of the antenna device becomes easier, and the antenna device of the present invention is a simple structure, which can reduce the antenna to 1.0 mm. This will further contribute to miniaturization.
  • the antenna using only one side of the dielectric block can be provided, it is possible to manufacture the chip antenna more simply than the antenna using the side of the dielectric block, thereby lowering the manufacturing cost of the antenna.
  • FIG. 1 shows an embodiment of a PCB layout structure for a chip antenna according to the present invention
  • FIG. 2 shows another embodiment of a PCB layout structure for a chip antenna according to the present invention
  • FIG 3 illustrates an embodiment in which the input port and the ground port are formed in various forms in the PCB layout structure according to the present invention.
  • FIG. 4 is a perspective view of an embodiment of a chip antenna device according to the present invention.
  • 5 to 11 illustrate an expanded view of a dielectric block on which an antenna conductor pattern is formed according to various embodiments of the present disclosure.
  • 170 first device electrode, 180 second device electrode,
  • FIG. 1 shows an embodiment of a PCB layout structure for a chip antenna according to the present invention.
  • the PCB layout 100 structure is a power supply line and an input port 110 which operates as an antenna radiator and is spaced apart from the input port 110 by a predetermined distance, and is a ground line and a ground port which operates as an antenna radiator. 130, a ground area 150 formed in a predetermined area, and the like.
  • the input port 110 has one end 115 supplied with power through a power supply line, and the other end 117 is connected to the ground area 150. Electrically connected, the ground port 130 is one end 135 is electrically connected to the ground region 150 and the other end is open.
  • a signal current applied to the input port 110 by an electrical signal input through a power supply line flows directly to the ground region 150, and is connected to the ground region 150.
  • a ground current having a phase difference of 180 ° from the signal current of the input port 110 flows, and antenna radiation is performed by a combination of the electromagnetic field formed at the signal current and the ground current.
  • the area of the input port 110 and the ground port 130 is adjusted, the area and the electrical phase of the loop (loop) area electrically connected from the input port 110 to the ground area 150,
  • the resonant frequency and the frequency band impedance of the antenna are adjusted by adjusting the area of the ground port 130.
  • FIG. 2 shows another embodiment of a PCB layout structure for a chip antenna according to the present invention, wherein the first electrode element 170 is positioned between the other end of the input port 110a and the ground region 150 and grounded.
  • the second electrode element 180 is positioned between the one end 135a of the port 130a and the ground region 150, and the first electrode element 170 and the second electrode element 180 are capacitively coupled to each other.
  • it is difficult to change the structure of the antenna or the PCB layout because it is composed of two electrodes may control the current flowing through the input port 110a and the ground port 110b through the first electrode element 170 and the second electrode element 180 have.
  • Figure 3 shows an embodiment in which the input port and the ground port is formed in various forms in the PCB layout structure according to the present invention, as shown in Figure 3 (a) the input port 110b and ground port 130b ) May be formed to be inclined, not parallel to each other, and as shown in (b) to (d) of FIG. 3, the input ports 110c, 110d, and 110e and the ground ports 130c, 130d, and 130e are various shapes. Spaces are parallel or non-parallel spaced apart from each other, and the area is adjusted symmetrically or asymmetrically to change the electrical characteristics as an antenna.
  • the structure of the PCB layout according to the present invention can be operated as an antenna by itself, and the input port and the ground port, which operate as antenna radiators, are spaced apart from each other to easily adjust the area in various forms such as symmetrical or asymmetrical. It is possible to adjust the electrical characteristics of the.
  • the present invention provides a chip antenna mounted in the PCB layout structure as described above to enable more convenient tuning of the antenna.
  • a chip antenna device using the PCB layout structure according to the present invention will be described.
  • FIG. 4 shows a perspective view of an embodiment of a chip antenna device according to the present invention.
  • the chip antenna device according to the present invention includes a chip antenna mounted on a PCB layout structure according to the present invention as described above, the embodiment of Figure 4
  • the dielectric block 200 of the chip antenna is mounted in contact with at least a portion of the input port 110a and the output port 130a on the PCB layout, and the power supply 300 of the communication device is made to one end of the input port 110a.
  • the other end of the ground input port 110a is grounded through the first device electrode 170, and one end of the ground port 130a is grounded through the second device electrode 180.
  • Permittivity and permeability are coefficients in which space affects electromagnetic action, and frequency is inversely proportional to wavelength as shown in Equation 1 below.
  • f frequency
  • c luminous flux
  • wavelength
  • the wavelength ⁇ is a variable that depends on the dielectric constant and permeability, as shown in Equation 2 below.
  • the input port 110a for operating only the dielectric block 200 as an antenna radiator as shown in FIG. Since the frequency is changed according to the change of the effective permittivity and permeability according to [Equation 1] and [Equation 2], the input port 110a for operating only the dielectric block 200 as an antenna radiator as shown in FIG. ) And the electrical characteristics are changed even when mounted on the ground port 130a. Furthermore, the chip antenna having the antenna conductor pattern formed only on the bottom surface of the dielectric block 200 in contact with the input port 110a and the ground port 130a Even when mounted on the PCB layout structure according to the invention the electrical characteristics of the overall antenna is to be changed.
  • the PCB layout structure itself antenna and the antenna formed in the dielectric block is combined, by adjusting the area of the input port or ground port on the PCB layout to adjust the electrical characteristics of the overall antenna and the dielectric
  • the electrical characteristics of the antenna may be controlled by adjusting the area of the antenna conductor pattern formed on the block.
  • the antenna conductor pattern may be formed only on one side of the dielectric block, or the antenna conductor pattern may be formed on the face of the dielectric block. Formed to be used as a chip antenna, it will be described in various embodiments below.
  • 5 to 11 illustrate an expanded view of a dielectric block on which an antenna conductor pattern is formed according to various embodiments of the present disclosure.
  • FIG 5 shows a first embodiment in which an antenna conductor pattern is formed in a dielectric block according to the present invention.
  • the antenna conductor pattern 210a 1 is formed only on one surface of the dielectric block 200, and the antenna of the dielectric block 200 when the dielectric block 200 is mounted on the PCB layout structure according to the present invention.
  • the conductor pattern 210a 1 is in contact with the input port 110 or the ground port 130 to change the electrical characteristics of the antenna.
  • an antenna conductor pattern 210a 2 is formed on two adjacent surfaces of the dielectric block 200, and the dielectric block 200 is mounted when the dielectric block 200 is mounted on the PCB layout structure according to the present invention.
  • the antenna conductor pattern 210a 2 of () is in contact with the input port 110 or the ground port 130 to change the electrical characteristics of the antenna.
  • the overall antenna can be tuned by changing the area of the antenna conductor pattern.
  • FIG. 6 shows a second embodiment in which an antenna conductor pattern is formed in a dielectric block according to the present invention.
  • an antenna conductor pattern is formed only on one surface of a dielectric block, and the antenna conductor pattern includes a first conductor pattern and a second conductor pattern spaced apart from each other by a predetermined distance, and the first conductor pattern and the second conductor pattern are formed. Are respectively in contact with the input port and the ground port of the PCB layout structure according to the present invention.
  • FIGS. 6A, 6C, and 6E illustrate a first conductor pattern.
  • (210b 1 , 210b 3 , 210b 5 ) and the second conductor patterns 230b 1 , 230b 3 , 230b 5 are symmetrically formed
  • FIGS. 6B and 6D illustrate the first conductor pattern 210b 2.
  • 210b 4 and the second conductor patterns 230b 2 and 230b 4 are formed symmetrically diagonally.
  • the first conductor patterns 210b 1 and 210b 2 and the second conductor patterns 230b 1 and 230b 2 both have a single electrode pattern.
  • the first conductor patterns 210b 3 , 210b 4 , 210b 5 and the second conductor patterns 230b 3 , 230b 4 , 230b 5 both have two electrode patterns.
  • the first conductor pattern 210b 6 has two electrode patterns, and the second conductor pattern 210b 6 is formed of a single electrode pattern.
  • FIG. 7 illustrates a third embodiment in which an antenna conductor pattern is formed in a dielectric block according to the present invention.
  • the antenna conductor pattern is formed only on one surface of the dielectric block, and the antenna conductor pattern is composed of a first conductor pattern and a second conductor pattern spaced apart from each other by a predetermined distance, respectively, and the input port of the PCB layout structure according to the present invention; It will touch the ground port.
  • the area of the first conductor pattern or the second conductor pattern is larger than the area of the input port and the ground port.
  • the first conductor patterns 210c 1 , 210c 2 , and 210c 7 have a larger area than the second conductor patterns 230c 1 , 230c 2 , and 230c 7 .
  • FIG. 7A only the first conductor pattern 210c 1 is larger than the area of the input port or the ground port
  • FIG. 7C is the first conductor pattern 210c 3 and the second conductor.
  • the pattern 230c 3 is larger than the area of the input port and the ground port so as to be symmetrical
  • FIG. 7D shows that the first conductor pattern 210c 4 and the second conductor pattern 230c 4 are diagonally symmetrical.
  • the area of the input port and the ground port is increased to be larger than that of FIG. 7 (e).
  • the input port has an arbitrary shape in which the first conductor pattern 210c 5 and the second conductor pattern 230c 5 are asymmetric with each other. And larger than the area of the ground port.
  • the first conductor patterns 210c 1 and 210c 7 and the second conductor patterns 230c 1 and 230c 7 have one singular electrode pattern.
  • (c), (d), (e) and (f) are the first conductor patterns 210c 2 , 210c 3 , 210c 4 , 210c 5 , 210c 6 and the second conductor patterns 230c 2 , 230c 3 , 230c 4 , 230c 5 , 230c 6 ) all have a plurality of electrode patterns.
  • FIG 8 shows a fourth embodiment in which an antenna conductor pattern is formed in a dielectric block according to the present invention.
  • an antenna conductor pattern is formed over various surfaces of a dielectric block, and the antenna conductor pattern is composed of a first conductor pattern and a second conductor pattern spaced apart from each other by a predetermined distance, respectively. It will touch the input port and the ground port.
  • FIG. 8A illustrates that the second conductor pattern 230d 1 extends from the dielectric block to the adjacent side surface and is increased over two surfaces.
  • FIGS. 8B and 8E illustrate the first conductor pattern ( 210d 2 , 210d 5 ) is formed by extending from the dielectric block to adjacent sides and increasing over two sides, wherein FIG. 8 (e) shows that the first conductor pattern 210d 5 is separated from one side on the dielectric block. Formed and then merged back from adjacent sides.
  • the first conductor pattern 210d 3 is increased in one direction over three sides of the dielectric block
  • the first conductor pattern 210d 4 is formed in one direction. It was formed increasing over four sides of the dielectric block.
  • FIG 9 shows a fifth embodiment in which an antenna conductor pattern is formed in a dielectric block according to the present invention.
  • the antenna conductor pattern is formed over various surfaces of the dielectric block.
  • the first conductor pattern 210e has two plurality of electrode patterns and is formed by increasing the two adjacent electrode surfaces of the dielectric block.
  • the conductor pattern 230e is formed to increase over three sides of the dielectric block in one direction.
  • FIG. 10 illustrates a sixth embodiment in which an antenna conductor pattern is formed in a dielectric block according to the present invention, wherein the third conductor pattern is formed on the dielectric block by being spaced apart from the first conductor pattern 210f and the second conductor pattern 230f. 250 is formed, and the third conductor pattern 250 is not in contact with the input port and the ground port.
  • the first conductive pattern (210e, as shown in (a) to (c) of Figure 11 illustrates 1, 210e 2, 210e, the antenna conductor patterns formed on the dielectric block according to the invention 3 ) and the second conductor patterns 230e 1 , 230e 2 , and 230e 3 may be spaced apart from each other in parallel or non-parallel to each other so that the area may be adjusted in various shapes.
  • the antenna conductor pattern may be formed using only one surface of the dielectric block, or may be formed by increasing the area of the antenna conductor pattern over various surfaces of the dielectric block.
  • first conductor pattern and the second conductor pattern are distinguished for convenience of description, but the first conductor pattern and the second conductor pattern are formed to be interchanged with each other in the antenna conductor pattern shown in the embodiment. It may also include cases.
  • the antenna conductor pattern extends in only one direction in the above embodiment, but the antenna conductor pattern may extend to adjacent sides of the dielectric block, thereby increasing its area.
  • the antenna can be easily tuned by adjusting the area of the antenna conductor pattern of any one or both of the antenna on the PCB layout and the chip antenna mounted on the PCB in the process of developing a variety of wireless communication systems Problems related to the various antenna performances occurring can be easily corrected.
  • the PCB layout structure itself, the device including the PCB and antenna, and the chip antenna itself except the PCB all have antenna tuning elements, making it very easy to control the performance of the antenna system under any conditions.
  • the PCB layout structure itself according to the present invention can perform an independent function as an antenna, the tuning of the antenna device becomes easier, and the antenna device of the present invention is a simple structure, which can reduce the antenna to 1.0 mm. This will further contribute to miniaturization.
  • the antenna using only one side of the dielectric block can be provided, it is possible to manufacture the chip antenna more simply than the antenna using the side of the dielectric block, thereby lowering the manufacturing cost of the antenna.

Landscapes

  • Details Of Aerials (AREA)

Abstract

본 발명은, 칩 안테나를 위한 PCB 레이아웃 구조 및 이를 이용한 칩 안테나 장치에 관한 것으로서, 급전 라인인 동시에 안테나 방사체로 동작하는 입력 포트; 상기 입력 포트와 소정 간격 이격되어 형성되며, 접지 라인인 동시에 안테나 방사체로 동작하는 접지 포트; 및 소정의 영역에 형성되는 접지 영역을 포함하며, 상기 입력 포트는 일단을 통해 급전되고, 타단이 상기 접지 영역에 전기적으로 연결되며, 상기 접지 포트는 일단이 상기 접지 영역에 전기적으로 연결되고, 타단이 오픈되는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조와 상기 PCB 레이아웃의 상부에 장착되는 유전체 블록에 형성된 안테나 도체 패턴을 포함하는 것을 특징으로 하는 칩 안테나 장치이며, 이와 같은 본 발명에 의하면 본 발명은, PCB 레이아웃 구조상의 안테나와 PCB에 장착되는 칩 안테나 중 어느 하나 또는 둘 모두의 안테나 도체 패턴의 면적을 조절함으로써 용이하게 안테나를 튜닝 할 수 있으므로 다양한 무선 통신 시스템을 개발하는 과정에서 발생하는 다양한 안테나 성능과 관련된 문제들을 손쉽게 수정할 수 있다.

Description

칩 안테나를 위한 PCB 레이아웃 구조 및 이를 이용한 칩 안테나 장치
본 발명은 칩 안테나를 위한 PCB 레이아웃 구조 및 이를 이용한 칩 안테나 장치에 관한 것으로서, 보다 상세하게는 표면실장부품(SMD)의 하나인 칩 안테나를 위한 PCB 레이아웃(Layout) 구조와 이 구조를 이용하는 다양한 칩 안테나 장치에 대한 것이다.
무선 통신 분야에서 안테나는 주변 환경에 따라 특성이 민감하게 변화하는 전자 소자로서, 무선 통신 장치 등에 장착되어 외부로부터의 전파를 수신하거나 또는 통신기기에서 발생한 전기적인 신호를 외부로 전달하는 역할을 수행한다.
이동통신 단말기에 내장되는 칩 안테나는 각 단말기마다 정재파 매칭 같은 특성의 최적화가 필요한 전자소자로서 칩 안테나를 이동통신 단말기 내부에 세팅시킬 때 안테나 주파수 특성이 변화하게 되므로 이에 대한 튜닝 작업이 불가피하였다.
이와 같은 튜닝 작업시 안테나 자체의 패턴 또는 유전체 블록 자체에 대한 설계변경을 수반하므로 이에 따른 제조상 손실 등이 발생되는 문제점이 있다.
현재까지 칩 안테나는 칩 안테나의 구조 및 그 형상에 관한 것이 주를 이루고 있으며, 일반적으로 육면체 유전체 블록의 6면 중에 여러 면에 안테나 방사체 패턴을 형성시키거나 또는 유전체 블록의 내부에 전극을 형성시키는 형태였다.
그리고 칩 안테나가 장착되는 PCB에는 칩 안테나를 전기적으로 연결하기 위한 패드(Pad)가 형성되는데, 이와 같은 패드(Pad)는 칩 안테나를 SMT하기 위한 전극으로만 동작하였다. 또한 PCB에 직접 안테나 패턴을 형성시키는 안테나 타입의 경우에는 에폭시기판에 동판(copper) 패턴을 형성시켜 이를 안테나 방사체로 이용하는 것이었다.
이와 같은 종래기술들은 유전체에 형성된 안테나 방사체 패턴만을 이용하거나 또는 PCB에 바로 형성된 도체패턴만을 이용하는 독립적인 안테나이며, PCB와 칩 안테나가 일체형으로 구성된다고 하더라도 안테나의 전기적인 특성을 변경하기 위하여 스터브를 이용하여 스터브의 길이를 줄이고 늘리는 방법으로 안테나를 튜닝하고 있어 다양한 무선 통신 시스템에서의 다양한 조건에 대한 안테나의 듀닝(tuning)에 있어서 한계를 가지고 있다.
본 발명은 통신 기술의 발달에 따라 더욱 소형화되고 PCB에 형성된 안테나 도체 패턴과 칩 안테나에 형성된 방사체 패턴이 결합되어 구성되는 소형 안테나를 제공하고자 한다.
나아가서 안테나의 튜닝 작업시 안테나 자체의 패턴 또는 유전체 블록 자체에 대한 설계변경을 수반하므로 이에 따른 제조상 손실 등이 발생되는 문제점을 해결하고자 한다.
또한 간단한 구성으로 다양한 무선 통신 시스템에서의 다양한 조건에 대한 안테나의 튜닝(tuning)을 용이하게 할 수 있는 안테나 장치를 제공하고자 한다.
상기 기술적 과제를 달성하고자 본 발명은, 급전 라인인 동시에 안테나 방사체로 동작하는 입력 포트; 상기 입력 포트와 소정 간격 이격되어 형성되며, 접지 라인인 동시에 안테나 방사체로 동작하는 접지 포트; 및 소정의 영역에 형성되는 접지 영역을 포함하며, 상기 입력 포트는 일단을 통해 급전되고, 타단이 상기 접지 영역에 전기적으로 연결되며, 상기 접지 포트는 일단이 상기 접지 영역에 전기적으로 연결되고, 타단이 오픈되며, 상기 입력 포트에 인가된 신호 전류는 상기 접지 영역으로 흐르고, 상기 접지 포트에는 상기 신호 전류와 위상이 180˚ 차이나는 접지 전류가 흘러 상기 신호 전류와 접지 전류에 형성되는 전자기 필드의 결합으로 안테나 방사가 이루어지는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조이다.
여기서 상기 입력 포트와 접지 포트는 서로 이격되어 평행 또는 비평행하거나, 대칭 또는 비대칭의 다양한 형태로 형성될 수 있다.
바람직하게는 상기 입력 포트 또는 접지 포트의 면적을 조절하여 안테나 주파수 대역 및 임피던스 등의 전기적 특성을 조절할 수 있다.
나아가서 상기 입력 포트로부터 상기 접지 영역으로 전기적으로 연결되는 루프(loop) 영역의 면적 및 전기적 위상을 조절하여 안테나의 주파수 대역 및 임피던스 등의 전기적 특성을 조절할 수 있으며, 또한 상기 접지 포트의 면적을 조절하여 안테나의 주파수대역 및 임피던스 등의 전기적 특성을 조절할 수 있다.
보다 바람직하게는 상기 입력 포트의 타단과 상기 접지 영역 사이에 형성된 제1 소자 전극과, 상기 접지 포트의 일단과 상기 접지 영역 사이에 형성된 제2 소자 전극을 포함하며, 상기 제1 소자 전극과 제2 소자 전극은 각각 서로 소정 간격 이격되어 용량성 결합하는 2개의 전극을 구비하여, 상기 입력 포트와 접지 포트에 흐르는 전류를 조절할 수 있다.
또한 본 발명은 상기 PCB 레이아웃 구조 상의 상기 입력 포트와 상기 접지 포트의 적어도 일부분에 접하여 장착되는 유전체 블록을 포함하는 칩 안테나를 포함하는 것을 특징으로 하는 칩 안테나 장치이다.
바람직하게는 상기 유전체 블록의 적어도 한면 이상에 안테나 도체 패턴이 형성되며, 상기 안테나 도체 패턴이 상기 PCB 레이아웃 구조에 대응하여 접하도록 상기 유전체 블록이 장착될 수 있다.
여기서 상기 유전체 블록의 적어도 한면 이상에 형성된 안테나 도체 패턴은 상기 입력 포트 또는 상기 접지 포트 중 어느 하나의 적어도 일부분에 접하도록 상기 유전체 블록이 장착될 수 있다.
보다 바람직하게는 상기 안테나 도체 패턴는 상기 입력 포트에 접하는 제1 도체 패턴과 상기 접지 포트에 접하는 제2 도체 패턴을 포함하며, 상기 제1 도체 패턴과 제2 도체 패턴은 서로 이격되어 상기 유전체 블록의 적어도 한면 이상에 형성될 수 있다.
나아가서 상기 제1 도체 패턴과 제2 도체 패턴의 면적을 조절하여 안테나 주파수 대역을 조절할 수 있다.
또한 상기 제1 도체 패턴과 제2 도체 패턴은 서로 평행 또는 비평행하게 형성되거나 또는 상기 제1 도체 패턴과 제2 도체 패턴은 서로 대칭 또는 비대칭 되어 형성될 수 있다.
특히 상기 제1 도체 패턴과 제2 도체 패턴은 각각 단수의 전극 패턴 또는 복수의 전극 패턴으로 구성될 수 있다.
바람직하게는 상기 제1 도체 패턴과 제2 도체 패턴은 상기 유전체 블록의 한면에 형성될 수 있다.
나아가서 상기 제1 도체 패턴 또는 제2 도체 패턴은 상기 유전체 블록의 서로 인접한 두 개 이상의 면에 걸쳐서 형성될 수도 있으며, 또는 상기 제1 도체 패턴 또는 제2 도체 패턴은 상기 유전체 블록의 다면에 걸쳐서 연장되어 그 면적이 증가되도록 형성될 수도 있다.
또한 상기 입력 포트 및 접지 포트와 접하지 않으며, 상기 제1 도체 패턴 및 제2 도체 패턴과 이격되어 상기 유전체 블록에 형성된 제3 도체 패턴을 포함할 수도 있다.
이와 같은 본 발명에 따르면, 본 발명은, PCB 레이아웃 구조 상의 안테나와 PCB에 장착되는 칩 안테나 중 어느 하나 또는 둘 모두의 안테나 도체 패턴의 면적을 조절함으로써 용이하게 안테나를 튜닝할 수 있으므로 다양한 무선 통신 시스템을 개발하는 과정에서 발생하는 다양한 안테나 성능과 관련된 문제들을 손쉽게 수정할 수 있다.
특히 PCB 레이아웃 구조 자체, PCB와 안테나를 포함하는 장치 및 PCB를 제외한 칩 안테나 자체 모두가 안테나 튜닝 요소를 가지고 있으므로 어떠한 조건속에서도 안테나 시스템의 성능을 조절하는 것이 매우 용이해진다.
나아가서 본 발명에 따른 PCB 레이아웃 구조 자체가 안테나로서 독립적인 기능을 수행할 수 있으므로 안테나 장치의 튜닝이 더욱 용이해지며, 본 발명의 안테나 장치는 단순한 구조로서 안테나를 1.0mm까지 줄이는 것이 가능하여 안테나의 소형화에 더욱 이바지 할 수 있게 된다.
또한 유전체 블록의 한면만을 이용하는 안테나를 제공할 수 있어 유전체 블록의 다면을 이용하는 안테나와 비교하여 더욱 간단하게 칩 안테나의 제조가 가능하며 이로써 안테나 제조 단가를 더욱 낮출 수 있게 된다.
도 1은 본 발명에 따른 칩 안테나를 위한 PCB 레이아웃 구조의 실시예를 나타내며,
도 2는 본 발명에 따른 칩 안테나를 위한 PCB 레이아웃 구조의 다른 실시예를 나타내며,
도 3은 본 발명에 따른 PCB 레이아웃 구조에서 입력 포트 및 접지 포트가 다양한 형태로 형성되는 실시예를 도시하며,
도 4는 본 발명에 따른 칩 안테나 장치의 실시예에 대한 사시도를 나타내며,
도 5 내지 도 11은 본 발명에 따른 다양한 실시예로서 안테나 도체 패턴이 형성된 유전체 블록을 펼친 전개도를 나타낸다.
<도면의 주요부호에 대한 설명>
100 : PCB 레이아웃, 110 : 입력 포트,
130 : 접지 포트, 150 : 접지 영역,
170 : 제1 소자 전극, 180 제2 소자 전극,
200 : 유전체 블록, 210 : 제1 도체 패턴,
230 : 제2 도체패턴.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 설명하기 위하여 이하에서는 본 발명의 바람직한 실시예를 예시하고 이를 참조하여 살펴본다.
도 1은 본 발명에 따른 칩 안테나를 위한 PCB 레이아웃 구조의 실시예를 나타낸다.
본 발명에 따른 PCB 레이아웃(100) 구조는, 급전 라인인 동시에 안테나 방사체로 동작하는 입력 포트(110), 입력 포트(110)와 소정 간격 이격되어 형성되며 접지 라인인 동시에 안테나 방사체로 동작하는 접지 포트(130), 소정의 영역에 형성되는 접지 영역(150) 등을 포함하며, 입력 포트(110)는 일단(115)은 급전라인으로 이를 통해 급전되고, 타단(117)이 접지 영역(150)에 전기적으로 연결되며, 접지 포트(130)는 일단(135)이 접지 영역(150)에 전기적으로 연결되고 타단이 오픈되어 있다.
이와 같은 PCB 레이아웃(100) 구조는, 급전 라인을 통해 입력된 전기적 신호에 의하여 입력 포트(110)에 인가된 신호 전류는 바로 접지 영역(150)으로 흐르게 되고, 접지 영역(150)과 연결된 접지 포트(130)에는 입력 포트(110)의 상기 신호 전류와 위상이 180˚ 차이나는 접지 전류가 흘러 상기 신호 전류와 접지 전류에 형성되는 전자기 필드의 결합으로 안테나 방사가 이루어지게 된다.
본 발명에서는 입력 포트(110)와 접지 포트(130)의 면적을 조절하고 , 입력 포트(110)로부터 접지 영역(150)으로 전기적으로 연결되는 루프(loop) 영역의 면적 및 전기적 위상을 조절하고, 접지 포트(130)의 면적을 조절하여 안테나의 공진 주파수 및 주파수 대역 임피던스를 조절하게 된다.
나아가서 도 2는 본 발명에 따른 칩 안테나를 위한 PCB 레이아웃 구조의 다른 실시예를 나타내는데, 입력 포트(110a)의 타단과 접지 영역(150)의 사이에 제1 전극 소자(170)를 위치시키고, 접지 포트(130a)의 일단(135a)과 접지 영역(150)의 사이에는 제2 전극 소자(180)를 위치시키며, 제1 전극 소자(170)와 제2 전극 소자(180)는 용량성 결합하는 2개의 전극으로 구성되어 안테나 또는 PCB 레이아웃의 구조 변경이 어려울 경우에 제1 전극 소자(170)와 제2 전극 소자(180)를 통해 입력 포트(110a)와 접지 포트(110b)에 흐르는 전류들을 조절할 수도 있다.
또한 도 3은 본 발명에 따른 PCB 레이아웃 구조에서 입력 포트 및 접지 포트가 다양한 형태로 형성되는 실시예를 도시하는데, 도 3의 (a)에 도시된 바와 같이 입력 포트(110b)와 접지 포트(130b)가 서로 평행하지 않고 기울어져 형성될 수도 있으며, 도 3의 (b) 내지 (d)에 도시된 바와 같이 입력 포트(110c, 110d, 110e)와 접지 포트(130c, 130d, 130e)가 다양한 형태로 서로 평행 또는 비평행으로 이격되고, 대칭 또는 비대칭으로 그 면적이 조절되어 안테나로서의 전기적 특성을 변화시킬 수 있게 된다.
이와 같이 본 발명에 따른 PCB 레이아웃의 구조는 그 자체만으로도 안테나로서의 동작이 가능하며, 안테나 방사체로서 동작하는 입력 포트와 접지 포트는 서로 이격되어 대칭 또는 비대칭 등 다양항 형태로 면적을 조절하여 간단하게 안테나의 전기적인 특성의 조절이 가능하게 된다.
나아가서 본 발명에서는 상기와 같은 PCB 레이아웃의 구조에 장착되는 칩 안테나를 제공하여 더욱 편리하게 안테나의 튜닝을 가능하게 하는데, 이하에서는 본 발명에 따른 PCB 레이아웃 구조를 이용하는 칩 안테나 장치를 살펴보기로 한다.
도 4는 본 발명에 따른 칩 안테나 장치의 실시예에 대한 사시도를 나타낸다.본 발명에 따른 칩 안테나 장치는 앞서 살펴본 본 발명에 따른 PCB 레이아웃 구조 상에 장착되는 칩 안테나를 포함하는데, 도4의 실시예에서는 칩 안테나의 유전체 블록(200)이 PCB 레이아웃 상의 입력 포트(110a)와 출력 포트(130a)의 적어도 일부분에 접하여 장착되고, 입력 포트(110a)의 일단으로 통신 장치의 급전(300)이 이루어지고 입력 포트(110a)의 타단이 제1 소자 전극(170)을 통해 접지되며, 접지 포트(130a)의 일단이 제2 소자 전극(180)을 통해 접지된다.
도 4의 실시예에서는 유전체 블록(200) 상에 어떠한 전극 패턴도 형성되지 않은 경우로서, PCB 레이아웃의 입력 포트(110a), 출력 포트(130a) 및 유전체 블록(200)을 통해 안테나의 전기적 특성이 결정되게 된다.
유전율과 투자율은 공간이 전자기 작용에 영향을 주는 계수로서, 주파수는 하기 [수학식 1]과 같이 파장에 반비례한다.
[규칙 제26조에 의한 보정 30.04.2010] 
수학식 1
Figure WO-DOC-MATHS-1
여기서 f는 주파수, c는 광속, λ는 파장 길이를 나타낸다.
또한 파장 λ는 하기 [수학식 2]와 같이 유전율과 투자율에 따라 달라지는 변수이다.
[규칙 제26조에 의한 보정 30.04.2010] 
수학식 2
Figure WO-DOC-MATHS-2
상기 [수학식 1] 및 [수학식 2]에 따라 유효 유전율 및 투자율의 변화에 따라 주파수가 변화되게 되므로 상기 도 3의 실시예와 같이 유전체 블록(200)만을 안테나 방사체로 동작하는 입력 포트(110a)와 접지 포트(130a)에 장착하는 경우에도 전기적 특성이 변화되게 되며, 나아가서 입력 포트(110a)와 접지 포트(130a)에 접하는 유전체 블록(200)의 하면 상에만 안테나 도체 패턴이 형성된 칩 안테나를 본 발명에 따른 PCB 레이아웃 구조에 장착하는 경우에도 전체적인 안테나의 전기적 특성이 변화되게 된다.
본 발명에서는 이와 같은 특성을 이용하여 PCB 레이아웃 구조 자체 안테나와 유전체 블록에 형성된 안테나를 결합시키는 구성으로서, PCB 레이아웃 상의 입력 포트 또는 접지 포트의 면적을 조절하여 전체적인 안테나의 전기적 특성을 조절할 수 있고 또한 유전체 블록 상에 형성되는 안테나 도체 패턴의 면적을 조절하여 전제적인 안테나의 전기적 특성을 조절할 수도 있다.본 발명에서는 유전체 블록의 한 면에만 안테나 도체 패턴을 형성시키거나 또는 유전체 블록의 다면에 안테나 도체 패턴을 형성시켜 칩 안테나로 이용하게 되는데, 이하에서 이에 대한 다양한 실시예를 살펴보기로 한다.
도 5 내지 도 11은 본 발명에 따른 다양한 실시예로서 안테나 도체 패턴이 형성된 유전체 블록을 펼친 전개도를 나타낸다.
도 5는 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제1 실시예를 도시한다.
도 5의 (a)에서는 유전체 블록(200)의 한면에만 안테나 도체 패턴(210a1)이 형성되며, 유전체 블록(200)이 본 발명에 따른 PCB 레이아웃 구조에 장착시에 유전체 블록(200)의 안테나 도체 패턴(210a1)은 입력 포트(110) 또는 접지 포트(130)에 접하게 되어 안테나의 전기적 특성을 변화시키게 된다.
또한 도 5의 (b)는 유전체 블록(200)의 인접한 두면 상에 안테나 도체 패턴(210a2)이 형성되며, 유전체 블록(200)이 본 발명에 따른 PCB 레이아웃 구조에 장착시에 유전체 블록(200)의 안테나 도체 패턴(210a2)은 입력 포트(110) 또는 접지 포트(130)에 접하게 되어 안테나의 전기적 특성을 변화시키게 된다.
이와 같이 본 발명에서는 안테나 도체 패턴의 면적을 변화시킴으로써 전체적인 안테나의 튜닝이 가능해진다.
도 6은 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제2 실시예를 도시한다.
제2 실시예에서는 유전체 블록의 한면에만 안테나 도체 패턴이 형성되는데, 상기 안테나 도체 패턴은 서로 소정 간격 이격된 제1 도체 패턴과 제2 도체 패턴으로 구성되며, 상기 제1 도체 패턴 및 제2 도체 패턴은 각각 본 발명에 따른 PCB 레이아웃 구조의 입력 포트 및 접지 포트에 접하게 된다.
제2 실시예에서는 상기 제1 도체 패턴과 제2 도체 패턴의 면적이 상기 입력 포트와 접지 포트의 면적 이내로 형성된 경우로서, 도 6의 (a), (c) 및 (e)는 제1 도체 패턴(210b1, 210b3, 210b5)과 제2 도체 패턴(230b1, 230b3, 230b5)이 좌우 대칭으로 형성되었으며, 도 6의 (b)와 (d)는 제1 도체 패턴(210b2, 210b4)과 제2 도체 패턴(230b2, 230b4)이 대각선 대칭으로 형성되었다. 그리고 도 6의 (a)와 (b)는 제1 도체 패턴(210b1, 210b2)과 제2 도체 패턴(230b1, 230b2)이 모두 하나의 단수 전극 패턴을 가지며, 도 6의 (c), (d) 및 (e)는 제1 도체 패턴(210b3, 210b4, 210b5)과 제2 도체 패턴(230b3, 230b4, 230b5) 모두가 두 개의 복수 전극 패턴을 갖는다.
또한 도 6의 (f)는 제1 도체 패턴(210b6)은 2개의 전극 패턴을 가지고 있으며, 제2 도체 패턴(210b6)은 단수의 전극 패턴으로 형성되어 있다.
도 7은 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제3 실시예를 도시한다.
제3 실시예도 유전체 블록의 한면에만 안테나 도체 패턴이 형성되며, 또한 안테나 도체 패턴은 서로 소정 간격 이격된 제1 도체 패턴과 제2 도체 패턴으로 구성되어 각각 본 발명에 따른 PCB 레이아웃 구조의 입력 포트 및 접지 포트에 접하게 된다.
또한 제3 실시예에서는 상기 제1 도체 패턴 또는 제2 도체 패턴의 면적을 상기 입력 포트와 접지 포트의 면적보다 크게 형성시킨 경우이다.
도 7의 (a), (b) 및 (g)는 제1 도체 패턴(210c1, 210c2, 210c7)이 제2 도체 패턴(230c1, 230c2, 230c7)보다 면적이 더 크게 형성되었는데, 도 7의 (a)는 제1 도체 패턴(210c1)만을 상기 입력 포트 또는 접지 포트의 면적보다 증가시켰으며, 도 7의 (c)는 제1 도체 패턴(210c3)과 제2 도체 패턴(230c3)을 좌우 대칭이 되도록 상기 입력 포트 및 접지 포트의 면적보다 증가시켰으며, 도 7의 (d)는 제1 도체 패턴(210c4)과 제2 도체 패턴(230c4)을 대각선 대칭이 되도록 상기 입력 포트 및 접지 포트의 면적보다 증가시켰으며, 도 7의 (e)는 제1 도체 패턴(210c5)과 제2 도체 패턴(230c5)가 서로 비대칭인 임의의 모양으로 상기 입력 포트 및 접지 포트의 면적보다 증가시켰다.
또한 도 7의 (g)에서는 제1 도체 패턴(210c7)의 전극라인을 제1 도체 패턴(210c7)과 제2 도체 패턴(230c7) 사이로 연장시켰다.
도 7의 (a)와 (g)는 제1 도체 패턴(210c1, 210c7)과 제2 도체 패턴(230c1, 230c7)이 하나의 단수 전극 패턴을 가지며, 도 7의 (b), (c), (d), (e) 및 (f)는 제1 도체 패턴(210c2, 210c3, 210c4, 210c5, 210c6)과 제2 도체 패턴(230c2, 230c3, 230c4, 230c5, 230c6) 모두가 복수개의 전극 패턴을 갖는다.
도 8은 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제4 실시예를 도시한다.
제4 실시예는 유전체 블록의 여러면에 걸쳐서 안테나 도체 패턴이 형성되며, 또한 안테나 도체 패턴은 서로 소정 간격 이격된 제1 도체 패턴과 제2 도체 패턴으로 구성되어 각각 본 발명에 따른 PCB 레이아웃 구조의 입력 포트 및 접지 포트에 접하게 된다.
도 8의 (a)는 제2 도체 패턴(230d1)이 유전체 블록상에서 인접한 옆면까지 연장되어 2개의 면에 걸쳐서 증가되어 형성되었으며, 도 8의 (b) 및 (e)는 제1 도체 패턴(210d2, 210d5)이 유전체 블록상에서 인접한 옆면까지 연장되어 2개의 면에 걸쳐서 증가되어 형성되었으며, 여기서 도 8의 (e)는 제1 도체 패턴이(210d5)이 유전체 블록상의 한면에서는 분리되어 형성되고 인접한 다른면에서 다시 합쳐지는 형태로 형성되었다.
또한 도 8의 (c)는 제1 도체 패턴(210d3)이 한방향으로 유전체 블록의 3개 면에 걸쳐서 증가되어 형성되었고, 도 8의 (d)는 제1 도체 패턴(210d4)이 한방향으로 유전체 블록의 4개 면에 걸쳐서 증가되어 형성되었다.
도 9는 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제5 실시예를 도시한다.
제5 실시예도 유전체 블록의 여러면에 걸쳐서 안테나 도체 패턴이 형성된 경우로서, 제1 도체 패턴(210e)은 두 개의 복수 전극 패턴을 갖으며 유전체 블록의 인접한 두면에 결쳐서 증가되어 형성되었으며, 제2 도체 패턴(230e)는 한방향으로 유전체 블록의 3개 면에 걸쳐서 증가되어 형성되었다.
도 10은 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제6 실시예를 도시하는데, 제1 도체 패턴(210f)과 제2 도체 패턴(230f)에 이격되어 유전체 블록 상에 제3 도체 패턴(250)이 형성되었으며, 제3 도체 패턴(250)은 상기 입력포트 및 접지 포트와 접하는 않는 경우를 나타낸다.
도 11은 본 발명에 따른 유전체 블록에 안테나 도체 패턴이 형성된 제7 실시예를 도시하는데, 도 11의 (a) 내지 (c)에 도시된 바와 같이 제1 도체 패턴(210e1, 210e2, 210e3)와 제2 도체 패턴(230e1, 230e2, 230e3)는 서로 서로 평행하거나 또는 비평행하게 이격되어 다양한 모양으로 그 면적이 조절될 수 있다.
이와 같이 본 발명에서는 유전체 블록의 한면만을 이용하여 안테나 도체 패턴을 형성시킬 수도 있으며, 유전체 블록의 여러면에 걸쳐서 안테나 도체 패턴의 면적을 증가시켜 형성시킬 수도 있다.
또한 상기에서 살펴본 실시예에서는 설명의 편의를 위하여 제1 도체 패턴과 제2 도체 패턴을 구분지었으나, 실시예 상에 도시된 안테나 도체 패턴에서 제1 도체 패턴과 제2 도체 패턴이 서로 바뀌어서 형성되는 경우도 포함할 수 있다.
나아가서 유전체 블록의 여러면에 걸쳐서 안테나 도체 패턴이 형성되는 경우에 상기 실시예에서는 한방향만으로 안테나 도체 패턴이 연장되고 있으나 유전체 블록의 인접한 다면으로 안테나 도체 패턴이 연장되어 그 면적이 증가할 수도 있다.
이와 같은 본 발명은, PCB 레이아웃 구조 상의 안테나와 PCB에 장착되는 칩 안테나 중 어느 하나 또는 둘 모두의 안테나 도체 패턴의 면적을 조절함으로써 용이하게 안테나를 튜닝할 수 있으므로 다양한 무선 통신 시스템을 개발하는 과정에서 발생하는 다양한 안테나 성능과 관련된 문제들을 손쉽게 수정할 수 있다.
특히 PCB 레이아웃 구조 자체, PCB와 안테나를 포함하는 장치 및 PCB를 제외한 칩 안테나 자체 모두가 안테나 튜닝 요소를 가지고 있으므로 어떠한 조건속에서도 안테나 시스템의 성능을 조절하는 것이 매우 용이해진다.
나아가서 본 발명에 따른 PCB 레이아웃 구조 자체가 안테나로서 독립적인 기능을 수행할 수 있으므로 안테나 장치의 튜닝이 더욱 용이해지며, 본 발명의 안테나 장치는 단순한 구조로서 안테나를 1.0mm까지 줄이는 것이 가능하여 안테나의 소형화에 더욱 이바지 할 수 있게 된다.
또한 유전체 블록의 한면만을 이용하는 안테나를 제공할 수 있어 유전체 블록의 다면을 이용하는 안테나와 비교하여 더욱 간단하게 칩 안테나의 제조가 가능하며 이로써 안테나 제조 단가를 더욱 낮출 수 있게 된다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 따라서 본 발명에 기재된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상이 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의해서 해석되어야하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (20)

  1. 급전 라인인 동시에 안테나 방사체로 동작하는 입력 포트;
    상기 입력 포트와 소정 간격 이격되어 형성되며, 접지 라인인 동시에 안테나 방사체로 동작하는 접지 포트; 및
    소정의 영역에 형성되는 접지 영역을 포함하며,
    상기 입력 포트는 일단을 통해 급전되고, 타단이 상기 접지 영역에 전기적으로 연결되며,
    상기 접지 포트는 일단이 상기 접지 영역에 전기적으로 연결되고, 타단이 오픈되는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  2. 제 1 항에 있어서,
    상기 입력 포트와 접지 포트는 서로 이격되어 형성된 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  3. 제 1 항에 있어서,
    상기 입력 포트와 접지 포트는 서로 평행 또는 비평행하게 형성된 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  4. 제 1 항에 있어서,
    상기 입력 포트와 접지 포트는 서로 대칭 또는 비대칭으로 형성된 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  5. 제 1 항에 있어서,
    상기 입력 포트 또는 접지 포트의 면적을 조절하여 안테나 전기적 특성을 조절하는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  6. 제 5 항에 있어서,
    상기 입력 포트로부터 상기 접지 영역으로 전기적으로 연결되는 루프(loop) 영역의 면적을 조절하여 안테나의 전기적 특성을 조절하는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  7. 제 5 항에 있어서,
    상기 접지 포트의 면적을 조절하여 안테나의 전기적 특성을 조절하는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  8. 제 1 항에 있어서,
    상기 입력 포트의 타단과 상기 접지 영역 사이에 형성된 제1 소자 전극과,
    상기 접지 포트의 일단과 상기 접지 영역 사이에 형성된 제2 소자 전극을 포함하며,
    상기 제1 소자 전극과 제2 소자 전극은 각각 서로 소정 간격 이격되어 용량성 결합하는 2개의 전극을 구비하여, 상기 입력 포트와 접지 포트에 흐르는 전류를 조절하는 것을 특징으로 하는 칩 안테나를 위한 PCB 레이아웃 구조.
  9. 제 1 항 내지 제 8 항 중 어느 한 항의 PCB 레이아웃 구조 상의 상기 입력 포트와 상기 접지 포트의 적어도 일부분에 접하여 장착되는 유전체 블록을 포함하는 칩 안테나를 포함하는 것을 특징으로 하는 칩 안테나 장치.
  10. 제 9 항에 있어서,
    상기 유전체 블록의 적어도 한면 이상에 안테나 도체 패턴이 형성되며,
    상기 안테나 도체 패턴이 상기 PCB 레이아웃 구조에 대응하여 접하도록 상기 유전체 블록이 장착되는 것을 특징으로 하는 칩 안테나 장치.
  11. 제 10 항에 있어서,
    상기 유전체 블록의 적어도 한면 이상에 형성된 안테나 도체 패턴은 상기 입력 포트 또는 상기 접지 포트 중 어느 하나의 적어도 일부분에 접하는 것을 특징으로 하는 칩 안테나 장치.
  12. 제 11 항에 있어서,
    상기 안테나 도체 패턴는 상기 입력 포트에 접하는 제1 도체 패턴과 상기 접지 포트에 접하는 제2 도체 패턴을 포함하며,
    상기 제1 도체 패턴과 제2 도체 패턴은 서로 이격되어 상기 유전체 블록의 적어도 한면 이상에 형성된 것을 특징으로 하는 칩 안테나 장치.
  13. 제 12 항에 있어서,
    상기 제1 도체 패턴과 제2 도체 패턴의 면적을 조절하여 안테나 주파수 대역을 조절하는 것을 특징으로 하는 칩 안테나 장치.
  14. 제 12 항에 있어서,
    상기 제1 도체 패턴과 제2 도체 패턴은 서로 평행 또는 비평행하게 형성된 것을 특징으로 하는 칩 안테나 장치.
  15. 제 12 항에 있어서,
    상기 제1 도체 패턴과 제2 체 패턴은 서로 대칭 또는 비대칭으로 형성된 것을 특징으로 하는 칩 안테나 장치.
  16. 제 12 항에 있어서,
    상기 제1 도체 패턴과 제2 도체 패턴은 각각 단수의 전극 패턴 또는 복수의 전극 패턴으로 구성된 것을 특징으로 하는 칩 안테나 장치.
  17. 제 12 항에 있어서,
    상기 제1 도체 패턴과 제2 도체 패턴은 상기 유전체 블록의 한면에 형성된 것을 특징으로 하는 칩 안테나 장치.
  18. 제 12 항에 있어서,
    상기 제1 도체 패턴 또는 제2 도체 패턴은 상기 유전체 블록의 서로 인접한 두 개 이상의 면에 걸쳐서 형성되어 그 면적이 증가되는 것을 특징으로 하는 칩 안테나 장치.
  19. 제 12 항에 있어서,
    상기 제1 도체 패턴 또는 제2 도체 패턴은 상기 유전체 블록의 다면에 걸쳐서 연장되어 그 면적이 증가되는 것을 특징으로 하는 칩 안테나 장치.
  20. 제 12 항에 있어서,
    상기 입력 포트 및 접지 포트와 접하지 않으며, 상기 제1 도체 패턴 및 제2 도체 패턴과 이격되어 상기 유전체 블록에 형성된 제3 도체 패턴을 포함하는 것을 특징으로 하는 칩 안테나 장치.
PCT/KR2010/000799 2009-09-28 2010-02-09 칩 안테나를 위한 pcb 레이아웃 구조 및 이를 이용한 칩 안테나 장치 WO2011037303A1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020090091836A KR101003014B1 (ko) 2009-09-28 2009-09-28 칩 안테나를 위한 pcb 레이아웃 구조 및 이를 이용한 칩 안테나 장치
KR10-2009-0091836 2009-09-28

Publications (1)

Publication Number Publication Date
WO2011037303A1 true WO2011037303A1 (ko) 2011-03-31

Family

ID=43513190

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2010/000799 WO2011037303A1 (ko) 2009-09-28 2010-02-09 칩 안테나를 위한 pcb 레이아웃 구조 및 이를 이용한 칩 안테나 장치

Country Status (2)

Country Link
KR (1) KR101003014B1 (ko)
WO (1) WO2011037303A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8604998B2 (en) 2010-02-11 2013-12-10 Radina Co., Ltd Ground radiation antenna
US8648763B2 (en) 2010-02-11 2014-02-11 Radina Co., Ltd Ground radiator using capacitor
WO2011099693A2 (ko) 2010-02-11 2011-08-18 라디나 주식회사 그라운드 방사 안테나
KR101569464B1 (ko) 2014-05-20 2015-11-16 노상필 회로의 접지 라인을 이용하는 안테나 장치
KR101598853B1 (ko) * 2014-06-18 2016-03-02 남기창 향상된 방사특성을 갖는 패턴 안테나
EP3648251A1 (en) 2018-10-29 2020-05-06 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Integration of all components being necessary for transmitting / receiving electromagnetic radiation in a component carrier
CN112201951B (zh) * 2020-09-28 2023-03-10 上海摩勤智能技术有限公司 一种天线支架的多天线布局结构及移动终端
KR20220064773A (ko) 2020-11-12 2022-05-19 삼성전기주식회사 칩 안테나

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040227669A1 (en) * 2003-04-11 2004-11-18 Hironori Okado Diversity antenna apparatus
US20050078038A1 (en) * 2003-08-08 2005-04-14 Yasunori Takaki Antenna device and communications apparatus comprising same
US20070236394A1 (en) * 2006-04-10 2007-10-11 Hitachi Metals, Ltd. Antenna device and wireless communication apparatus using same
US20080079642A1 (en) * 2005-06-17 2008-04-03 Murata Manufacturing Co., Ltd. Antenna device and wireless communication apparatus

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040227669A1 (en) * 2003-04-11 2004-11-18 Hironori Okado Diversity antenna apparatus
US20050078038A1 (en) * 2003-08-08 2005-04-14 Yasunori Takaki Antenna device and communications apparatus comprising same
US20080079642A1 (en) * 2005-06-17 2008-04-03 Murata Manufacturing Co., Ltd. Antenna device and wireless communication apparatus
US20070236394A1 (en) * 2006-04-10 2007-10-11 Hitachi Metals, Ltd. Antenna device and wireless communication apparatus using same

Also Published As

Publication number Publication date
KR101003014B1 (ko) 2010-12-22

Similar Documents

Publication Publication Date Title
WO2011037303A1 (ko) 칩 안테나를 위한 pcb 레이아웃 구조 및 이를 이용한 칩 안테나 장치
WO2019088542A1 (ko) Dgs를 포함하는 위상 천이기 및 이를 포함하는 전파 통신 모듈
WO2010076982A2 (ko) 무한 파장 안테나 장치
TWI248330B (en) High frequency and wide band impedance matching via
CN101820101B (zh) 天线装置
WO2011099693A2 (ko) 그라운드 방사 안테나
WO2011087177A1 (ko) 아이솔레이션 에이드를 구비한 내장형 mimo 안테나
WO2016186304A1 (ko) 통신모듈 및 이를 포함하는 통신장치
WO2010071304A2 (ko) 커플링을 이용한 전력 분배기
WO2018066790A1 (ko) 무선 주파수 필터
WO2020098473A1 (zh) 双频垂直极化天线和电视机
WO2010090499A2 (ko) 이중 평행판 형태의 내장형 칩 안테나 구조
WO2014088210A1 (en) Antenna apparatus
WO2010101379A2 (ko) 메타머티리얼을 이용한 다중 대역 및 광대역 안테나 및 이를 포함하는 통신장치
WO2010101378A2 (ko) 메타머티리얼을 이용한 다중 대역 및 광대역 안테나 및 이를 포함하는 통신장치
WO2016089015A1 (ko) 필터 패키지
WO2011013969A2 (ko) 메타머티리얼을 이용한 다층 구조 안테나 및 이를 포함하는 이동 통신 장치
WO2016117834A1 (en) A wave guide for chip-to-chip communication and a semiconductor package comprising the same
WO2012015131A1 (ko) 멀티밴드 칩 안테나 실장용 기판 및 이를 포함하는 멀티밴드 칩 안테나 장치
WO2022005082A1 (ko) 경량 패치 안테나
WO2022045729A1 (ko) 인쇄회로기판 모듈 및 이를 포함하는 전자장치
WO2021241993A1 (ko) 안테나 장치
WO2016072643A2 (ko) 필터
WO2020231148A1 (ko) 안테나 장치
WO2018038407A1 (ko) 유전체 필터

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10818944

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10818944

Country of ref document: EP

Kind code of ref document: A1