WO2009037912A1 - キャッシュメモリシステムおよびキャッシュメモリ制御方法 - Google Patents
キャッシュメモリシステムおよびキャッシュメモリ制御方法 Download PDFInfo
- Publication number
- WO2009037912A1 WO2009037912A1 PCT/JP2008/062381 JP2008062381W WO2009037912A1 WO 2009037912 A1 WO2009037912 A1 WO 2009037912A1 JP 2008062381 W JP2008062381 W JP 2008062381W WO 2009037912 A1 WO2009037912 A1 WO 2009037912A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- word
- cache memory
- data
- address
- writing
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
不要なデータ転送を防止できワード単位でデータを書換え可能なキャッシュメモリシステムを提供する。キャッシュメモリシステム1は、複数のワードからなる複数のブロックを含むデータアレイ103、少なくとも1つのワードにデータがあるブロックに応じた主記憶装置3のアドレス群を格納する格納手段106、装置2からの書込み時に装置2からのアドレスが格納手段106内にないと複数のブロックのいずれかを書込み用としその内のいずれかのワードを該アドレスに対応づけ該装置2からのデータを書き込む書込み手段115、該データを持つワードを示すワード状態情報を該ワードに応じたアドレスと関連して記憶するワード状態記憶手段107、および、装置2からの読み出し時に装置2からのアドレスに応じたワード状態情報がワード状態記憶手段107にあると、その情報が示すワードからデータを読み出す読出し手段115を含む。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007243740 | 2007-09-20 | ||
JP2007-243740 | 2007-09-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2009037912A1 true WO2009037912A1 (ja) | 2009-03-26 |
Family
ID=40467736
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2008/062381 WO2009037912A1 (ja) | 2007-09-20 | 2008-07-09 | キャッシュメモリシステムおよびキャッシュメモリ制御方法 |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2009037912A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013524379A (ja) * | 2010-04-21 | 2013-06-17 | エンパイア テクノロジー ディベロップメント エルエルシー | 記憶効率の高いセクタ化されたキャッシュ |
WO2013097246A1 (zh) * | 2011-12-31 | 2013-07-04 | 华为技术有限公司 | 高速缓冲存储器控制方法、装置和系统 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02188849A (ja) * | 1989-01-18 | 1990-07-24 | Agency Of Ind Science & Technol | キャッシュメモリ方式 |
JP2003059265A (ja) * | 2001-08-08 | 2003-02-28 | Hitachi Ltd | 半導体装置 |
-
2008
- 2008-07-09 WO PCT/JP2008/062381 patent/WO2009037912A1/ja active Application Filing
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02188849A (ja) * | 1989-01-18 | 1990-07-24 | Agency Of Ind Science & Technol | キャッシュメモリ方式 |
JP2003059265A (ja) * | 2001-08-08 | 2003-02-28 | Hitachi Ltd | 半導体装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013524379A (ja) * | 2010-04-21 | 2013-06-17 | エンパイア テクノロジー ディベロップメント エルエルシー | 記憶効率の高いセクタ化されたキャッシュ |
US8874849B2 (en) | 2010-04-21 | 2014-10-28 | Empire Technology Development Llc | Sectored cache with a tag structure capable of tracking sectors of data stored for a particular cache way |
WO2013097246A1 (zh) * | 2011-12-31 | 2013-07-04 | 华为技术有限公司 | 高速缓冲存储器控制方法、装置和系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2008094455A3 (en) | Hierarchical immutable content-addressable memory processor | |
WO2009063614A1 (ja) | メモリコントローラ、不揮発性記憶モジュール、アクセスモジュール、及び不揮発性記憶システム | |
US20090089484A1 (en) | Data protection method for power failure and controller using the same | |
CN103678177B (zh) | 固态硬盘装置 | |
TW200608201A (en) | Nonvolatile storage device and data write method | |
WO2004059651A3 (en) | Nonvolatile memory unit with specific cache | |
WO2009155022A3 (en) | Hybrid memory management | |
WO2009095902A3 (en) | Systems and methods for handling immediate data errors in flash memory | |
JP2008033788A5 (ja) | ||
CN103558993A (zh) | 具有易失性和非易失性存储器的混合固态存储器系统 | |
WO2008097617A3 (en) | Mlc selected multi-program for system management | |
TW200834304A (en) | Non-volatile semiconductor memory system and data write method thereof | |
WO2009044904A3 (en) | Semiconductor memory device | |
TW200708950A (en) | Memory management method and system | |
JP2009026271A5 (ja) | ||
JP2007317224A5 (ja) | ||
WO2006072945A3 (en) | Method of managing a multi-bit cell flash memory with improved reliability and performance | |
JP2011524063A5 (ja) | ||
WO2005082037A3 (en) | Intelligent solid state disk with hot-swappable components | |
EP1873644A3 (en) | Data processing system, data processing method and storage apparatus | |
TW200743965A (en) | Mechanism and method to snapshot data | |
TWI512609B (zh) | 讀取命令排程方法以及使用該方法的裝置 | |
WO2005124558A3 (en) | Method and system for optimizing the number of word line segments in a segmented mram array | |
TW200737182A (en) | High-bandwidth magnetoresistive random access memory devices and methods of operation thereof | |
WO2009013877A1 (ja) | メモリコントローラ、メモリカード、不揮発性メモリシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
DPE2 | Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101) | ||
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 08777990 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 08777990 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |