WO2007077100A1 - Method for selecting a synchronisation signal (cvbs) in a device transmitting video signals in several formats - Google Patents

Method for selecting a synchronisation signal (cvbs) in a device transmitting video signals in several formats Download PDF

Info

Publication number
WO2007077100A1
WO2007077100A1 PCT/EP2006/069598 EP2006069598W WO2007077100A1 WO 2007077100 A1 WO2007077100 A1 WO 2007077100A1 EP 2006069598 W EP2006069598 W EP 2006069598W WO 2007077100 A1 WO2007077100 A1 WO 2007077100A1
Authority
WO
WIPO (PCT)
Prior art keywords
cvbs
group
signals
signal
video signals
Prior art date
Application number
PCT/EP2006/069598
Other languages
French (fr)
Inventor
Xavier Guitton
Claude Fouque
Philippe Lepoil
Original Assignee
Thomson Licensing
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing filed Critical Thomson Licensing
Publication of WO2007077100A1 publication Critical patent/WO2007077100A1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4307Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen
    • H04N21/43072Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen of multiple content streams on the same device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Definitions

  • the invention relates to a method for selecting the origin of a synchronization signal for the synchronization of video signals from an audiovisual apparatus and an apparatus for generating such signals.
  • the decoders receive from a unidirectional broadcast network or a bidirectional network, digital data. These data are transmitted according to compression standards, so that the decoder must first decompress them, then transform the digital data into analog signals using an Analog Digital Converter (or "DAC" for short). ).
  • the digital signals were converted into a single standard corresponding to a simple definition, that is, 625 lines on the screen. With the increase of the bit rates in the transmission channels, more digital data can be transmitted, and thus high definition digital signals can be transmitted. These signals when converted into analog provide a high quality image on 1125 lines.
  • Y, C, CVBS, R, G, B signals for producing single-resolution images are generated on a SCART (or SCART) connector.
  • Analog signals Y, Pr, Pb for high definition images can only be provided by CINCH connectors.
  • the six analog signals SD: Y, C, CVBS, R, G, B are generated by DACs generally integrated in the same dedicated circuit of the decoder. These circuits are produced in large quantities which lowers production costs. But changing such circuits are very expensive. It is therefore better to adapt and add circuits on the interface cards rather than adding features to the dedicated circuit.
  • the images are synchronized by a signal called CVBS (acronym for "Composite Video Baseband Signal").
  • CVBS composite Video Baseband Signal
  • the data is transmitted by the ITU656 bus in order to supply an external DAC input
  • the video signals are not synchronized because the processing time of the digital data must be taken into account.
  • This delay or desynchronization results in the loss of a number of pixels and a displayed image that is not compliant.
  • a manifestation of this shift is the appearance on the screen of black bands on the left side.
  • US 5,182,643 filed by FUTSCHER discloses a display apparatus having a device for reducing the perception of blinking of the image ("flicker" in English).
  • the device has two modes to display an image on a screen, a progressive video where the electrical signals are sent line by line on the screen (L1, L2, L3, ...), or the interlaced video where the Electrical signals are sent on the even lines first, then the odd lines.
  • the first DAC (340) transmits progressive video
  • the second DAC (350) transmits an interlaced video.
  • a multiplexer 330 selects sometimes the even lines, sometimes the odd lines. This is the same synchronization that is used to display each half-picture.
  • the present invention aims in particular to switch from one standard to another by ensuring that the switched signals maintain good synchronization.
  • the present invention relates to a method for selecting the origin of a CVBS synchronization signal for the synchronization of video signals, said video signals being produced by an apparatus providing at least a first group and a second group of video signals capable of each of them producing the same image, said first group and said second group of signals having the same synchronization signal CVBS, characterized in that it comprises a step of introducing a user command which triggers a switching step d a first state where the CVBS synchronization signal is generated by a first group of analog digital converters generating the first group of video signals, to a second state where the CVBS synchronization signal is generated by a second group of analog digital converters also generating the second group of video signals.
  • a switching signal provides an indication of the origin of the selected generation means, this switching signal being present on the connector. In this way, the apparatus connected to this connector is aware of the origin of the generated synchronization signals and can thus select the video signals according to this switching signal.
  • the user selects the means for generating synchronization signals at a display means, a television for example.
  • the display means then transmits the selection data to the apparatus so that this data controls the state of the switching. In this way, both devices are sure to process correctly synchronized data.
  • the present invention also relates to an apparatus for generating video signals, said video signals being divided into at least two groups each capable of producing the same image from at least a first and a second generation means, said first group and said second group of signals having the same synchronization signal; characterized in that it comprises a switching means for selecting the synchronization signal CVBS, said switching means selecting in a first state the synchronization signal CVBS generated by said first group of analog digital converters generating the first group of video signals , and in a second state, selecting the CVBS synchronization signal generated by said second group of analog digital converters generating the second group of video signals.
  • FIG. 1 is an explanatory diagram of the principal elements of a receiver according to a first solution
  • FIG. 2 is an explanatory diagram of the main elements of a receiver according to a second solution solving in particular a problem of synchronization.
  • the invention is implemented in a television signal decoder receiver.
  • Such an apparatus comprises at least one main circuit 1, commonly called "Back End” and an audio visual interface circuit for generating the audio and video output signals as well as the analog processing of the input signals.
  • the main circuit is to process the digital data according to the commands of the user.
  • the main circuit comprises in particular a central unit associated with a program memory.
  • the main circuit is connected to the interface circuit by a standardized connector assembly.
  • Figure 1 describes a first solution allowing an apparatus to generate at the same time SD signals on SCART connectors, and HD on CINCH connectors.
  • the six DACs 1.1 to 1.6 integrated into a dedicated circuit of the main circuit 1 are used to produce the three HD Y, Pr and Pb signals to generate High Definition images, and the three SD: Y, C and CVBS signals to generate SD images.
  • the other three SD R, G, B signals are generated by an external DAC 2 which receives the digital data to be directly converted from the main circuit through an ITU656 bus.
  • This standard defines how to transmit digital video data over a parallel bus.
  • This solution is preferable because an external DAC for generating signals in high definition is significantly more expensive than a DAC generating SD signals.
  • the CVBS ensures the synchronization of the signals R, G, B, it is therefore necessary for the visualization of an image produced by these three signals.
  • Two groups of video signals for producing an image are thus generated at the same time, one composed of the signals Y, C, CVBS, the other consisting of signals R, G, B and CVBS.
  • the HD: Y, Pr, Pb signals are sent to video filters 3 before being present on the CINCH connectors 4 for the output of the HD signals.
  • the CVBS synchronization video signal is produced by an internal DAC 1.i, but this signal is shifted with respect to the R, G, B signals produced by the external DAC 2. In fact, the image produced typically appears with a black band to the left of the screen.
  • FIG. 2 shows an exemplary embodiment of an invention making it possible to solve the problem of the offset while keeping costs sufficiently low and wiring compatible with the existing one.
  • An external quad DAC 7 is used to generate on the one hand the CVBS_ext signal and the three SD R, G, B signals.
  • the DAC 7 receives the digital data over the ITU bus 656.
  • the CVBS signal received by the video switching matrix / audio 5 comes from either the quadruple external DAC 7 or CVBS signal int produced by one of the DAC 1.i of the main circuit.
  • the selection is made by a switching circuit 8.
  • the switching is performed by two analog multiplexers 8 whose outputs are connected. The control of one is inverted with respect to the other, so that only one of the multiplexers is passing at a time.
  • the control signal "Standard_select" of the two multiplexers 8 is generated by the main circuit 1.
  • the user programs his decoder to generate either VBS or RGB.
  • the CVBS signal transmitted to the video / audio switching matrix 5 and the SCART connector 6 comes from the external quad quad DAC 7 which also provides RGB signals to the matrix 5.
  • the CVBS signal transmitted to the video / audio switching matrix 5 and to the SCART connector 6 comes from one of the six DAC 1.i of the main circuit 1.
  • the "Standard select" signal generated by the main circuit 1 is also transmitted to the switching matrix 5 and is present on both SCART jacks.
  • the matrix also makes it appear on a pin of the SCART connector TV, typically pin 16.
  • the TV can determine if the synchronization signal CVBS is intended to synchronize the signals Y, C or R, G, B.
  • the TV switches and selects to produce the image either the R, G, B and CVBS signals or the Y, C and CVBS signals.
  • the menu indicates to the user the current configuration of the signals.
  • the user selects the CVBS generation circuit at the decoder receiver.
  • the user has in his configuration menu an option to select the output format signals present on the two connectors SCART.
  • the decoder program selects the signal CVBS from one of the DAC 1.i of the main circuit.
  • the decoder program selects the signal CVBS generated by the quad external DAC 7.
  • the user selects and validates his choice with a remote control for example. The choice directly affects the value of the "Standard Select" signal sent by the main circuit.
  • the user can select the CVBS generation circuit at the TV. You must then configure an incoming link at the SCART socket or use another standard connector that allows the introduction of data from the TV to the receiver.
  • the choice introduced by the user allows the selection of the input signals at the television and the choice of the generation of the CVBS signal at the decoder receiver. In this way, all modes of image generation are possible because the choice made at the TV is used for the configuration of the receiver decoder.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

The invention relates to a method for selecting a synchronisation signal (CVBS) origin for synchronising a video signal. The inventive method consists in producing video signals by a device transmitting at least first and second video signal groups each of which is capable of producing the same image from first and second generation means, in providing the first and second video signal groups with the same synchronisation signal (CVBS), in selecting by a user a first state or in generating the synchronisation signal (CVBS) by a group of digital-to-analogue converters which generate the first video signal group or a second state in which the synchronisation signal (CVBS) is generated by a group of digital-to-analogue converters generating the second video signal group. A device provided with a switcher for carrying out said method is also disclosed.

Description

PROCEDE DE SELECTION D'UN SIGNAL DE SYNCHRONISATION (CVBS) DANS UN APPAREIL FOURNISSANT DES SIGNAUX VIDEO SELON METHOD FOR SELECTING A SYNCHRONIZATION SIGNAL (CVBS) IN AN APPARATUS PROVIDING VIDEO SIGNALS ACCORDING TO
PLUSIEURS FORMATSSEVERAL FORMATS
L'invention concerne un procédé de sélection de l'origine d'un signal de synchronisation pour la synchronisation de signaux vidéo à partir d'un appareil audiovisuel et un appareil pour la génération de tels signaux.The invention relates to a method for selecting the origin of a synchronization signal for the synchronization of video signals from an audiovisual apparatus and an apparatus for generating such signals.
De nos jours, on trouve de nombreux équipements grand public pour la réception, le traitement et la reproduction de données audiovisuelles. Parmi ces appareils, les décodeurs reçoivent d'un réseau de diffusion unidirectionnel ou d'un réseau bidirectionnel, des données numériques. Ces données sont transmises selon des standards de compression, de sorte que le décodeur doit dans un premier temps, les décompresser, puis transformer les données numériques en signaux analogiques à l'aide d'un Convertisseur Digital Analogique, (ou « DAC » en abrégé). Les signaux numériques étaient convertis dans un unique standard correspondant à une définition simple, c'est-à-dire 625 lignes à l'écran. Avec l'accroissement des débits dans les canaux de transmission, on peut transmettre plus de données numériques, et de ce fait on peut transmettre des signaux numériques en haute définition. Ces signaux une fois convertis en analogique fournissent une image de grande qualité sur 1125 lignes.Nowadays, there is a lot of consumer equipment for reception, processing and reproduction of audio-visual data. Among these devices, the decoders receive from a unidirectional broadcast network or a bidirectional network, digital data. These data are transmitted according to compression standards, so that the decoder must first decompress them, then transform the digital data into analog signals using an Analog Digital Converter (or "DAC" for short). ). The digital signals were converted into a single standard corresponding to a simple definition, that is, 625 lines on the screen. With the increase of the bit rates in the transmission channels, more digital data can be transmitted, and thus high definition digital signals can be transmitted. These signals when converted into analog provide a high quality image on 1125 lines.
Actuellement, peu de programmes audiovisuels sont transmis en haute définition. De ce fait, les nouvelles architectures de décodeurs doivent générer les deux standards. Généralement, les signaux Y,C, CVBS, R, G, B permettant de produire des images en simple définition sont générés sur un connecteur PERITEL (ou SCART en Anglais). Les signaux analogiques Y, Pr, Pb pour des images en Haute Définition ne peuvent être fournis que par des connecteurs CINCH. Les six signaux analogiques SD : Y,C, CVBS, R, G, B sont générés par des DAC généralement intégrés dans un même circuit spécialisé du décodeur. Ces circuits sont produits en grande quantité ce qui fait baisser les coûts de production. Mais la modification de tels circuits coûtent très chers. Il est donc préférable d'adapter et de rajouter des circuits sur les cartes d'interface plutôt que de rajouter des fonctionnalités au circuit spécialisé.Currently, few audiovisual programs are transmitted in high definition. As a result, new decoder architectures must generate both standards. Typically, the Y, C, CVBS, R, G, B signals for producing single-resolution images are generated on a SCART (or SCART) connector. Analog signals Y, Pr, Pb for high definition images can only be provided by CINCH connectors. The six analog signals SD: Y, C, CVBS, R, G, B are generated by DACs generally integrated in the same dedicated circuit of the decoder. These circuits are produced in large quantities which lowers production costs. But changing such circuits are very expensive. It is therefore better to adapt and add circuits on the interface cards rather than adding features to the dedicated circuit.
Dans certaines circonstances, il est nécessaire que le décodeur fournisse simultanément des signaux SD sur PERITEL et des signaux HD sur des connecteurs CINCH. Une solution consiste à rajouter un triple DAC externe pour générer les trois signaux analogiques supplémentaires Y, Pr, Pb et les envoyer sur des connecteurs HDTV. Mais les DAC générant des signaux HDTV étant plus rapides que des DAC SD, les DAC externes sont plus coûteux. Récemment, les constructeurs ont améliorés les performances de trois des six DAC intégrés dans les circuits spécialisés afin qu'il génèrent les trois signaux analogiques HD : Y, Pr, Pb. Il ont donc possible d'utiliser trois DAC internes sans une trop importante augmentation du prix.Under certain circumstances, it is necessary for the decoder to simultaneously provide SD signals on SCART and HD signals on CINCH connectors. One solution is to add an external triple DAC to generate the three additional analog signals Y, Pr, Pb and send them to HDTV connectors. But since DACs generating HDTV signals are faster than SD DACs, external DACs are more expensive. Recently, manufacturers have improved the performance of three of the six DACs integrated into the dedicated circuits to generate the three analog HD signals: Y, Pr, Pb. So they can use three internal DACs without too much increase price.
Les images sont synchronisées par un signal appelé CVBS (acronyme de « Composite Video Baseband Signal » en Anglais). Dans le mode RGB, le signal CVBS est naturellement généré par un des DAC. Par contre, lorsque les données sont transmises par le bus ITU656 afin d'alimenter en entrée un DAC externe, les signaux vidéo ne sont bien pas synchronisés car il faut prendre en compte le temps de traitement des données numériques. Il apparaît alors un retard entre le signal CVBS délivré par le DAC du circuit principal du décodeur et les signaux R, G, B délivré par le DAC externe. Ce retard ou cette désynchronisation entraîne la perte d'un certain nombre de pixels et une image affichée qui n'est pas conforme. Une manifestation de ce décalage est l'apparition à l'écran de bandes noires sur le coté gauche.The images are synchronized by a signal called CVBS (acronym for "Composite Video Baseband Signal"). In RGB mode, the CVBS signal is naturally generated by one of the DACs. On the other hand, when the data is transmitted by the ITU656 bus in order to supply an external DAC input, the video signals are not synchronized because the processing time of the digital data must be taken into account. There then appears a delay between the signal CVBS delivered by the DAC of the decoder main circuit and the signals R, G, B delivered by the external DAC. This delay or desynchronization results in the loss of a number of pixels and a displayed image that is not compliant. A manifestation of this shift is the appearance on the screen of black bands on the left side.
Le document DE 198 26 512, déposé par SIEMENS décrit un ordinateur capable d'envoyer des signaux numériques à un moyen d'affichage qui affiche des images selon des standards différents (PAL, NTSC, ,...). Les signaux numériques d'image sont mis dans deux mémoires séparées et les signaux de synchronisation dans deux autres mémoires. Les mêmes signaux vidéo ou de synchronisation ne sont stockés qu'une fois, le nombre de mémoires dépend de la quantité d'informations à mémoriser.DE 198 26 512, filed by SIEMENS discloses a computer capable of sending digital signals to a display means which displays images according to different standards (PAL, NTSC, ...). The digital image signals are put in two separate memories and the synchronization signals in two other memories. The same video or synchronization signals are stored only once, the number of memories depends on the amount of information to be memorized.
Le document US 5 182 643 déposé par FUTSCHER décrit un appareil d'affichage doté d'un dispositif pour réduire la perception du clignotement de l'image (« flicker » en Anglais). L'appareil dispose de deux mode pour afficher une image sur un écran, soit une vidéo progressive où les signaux électrique sont envoyés ligne par ligne à l'écran (L1 , L2, L3,...), soit la vidéo entrelacée où les signaux électriques sont envoyés sur les lignes paires dans un premier temps, puis les lignes impaires. Selon le choix du mode, il faut donc prévoir deux circuits pour la génération de l'un ou l'autre. Le premier DAC (340) émet une vidéo progressive, et le second DAC (350) une vidéo entrelacée. Pour entrelacer les lignes, un multiplexeur 330 sélectionne tantôt les lignes paires, tantôt les lignes impaires. C'est la même synchronisation qui est utilisée pour afficher chaque demi-image.US 5,182,643 filed by FUTSCHER discloses a display apparatus having a device for reducing the perception of blinking of the image ("flicker" in English). The device has two modes to display an image on a screen, a progressive video where the electrical signals are sent line by line on the screen (L1, L2, L3, ...), or the interlaced video where the Electrical signals are sent on the even lines first, then the odd lines. Depending on the choice of mode, it is necessary to provide two circuits for the generation of one or the other. The first DAC (340) transmits progressive video, and the second DAC (350) transmits an interlaced video. To interleave the lines, a multiplexer 330 selects sometimes the even lines, sometimes the odd lines. This is the same synchronization that is used to display each half-picture.
La présente invention vise notamment à commuter d'un standard à un autre en assurant que les signaux commutés conservent la bonne synchronisation.The present invention aims in particular to switch from one standard to another by ensuring that the switched signals maintain good synchronization.
La présente invention a pour objet un procédé de sélection de l'origine d'un signal de synchronisation CVBS pour la synchronisation de signaux vidéo, lesdits signaux vidéo étant produits par un appareil fournissant au moins un premier groupe et un second groupe de signaux vidéo capables chacun de produire la même image, ledit premier groupe et le dit second groupe de signaux possédant le même signal de synchronisation CVBS, caractérisé en ce qu'il comporte une étape d'introduction d'une commande d'utilisateur déclenchant une étape de commutation d'un premier état où le signal de synchronisation CVBS est généré par un premier groupe de convertisseurs numériques analogiques générant le premier groupe de signaux vidéo, vers un second état où le signal de synchronisation CVBS est généré par un second groupe de convertisseurs numériques analogiques générant également le second groupe de signaux vidéo.The present invention relates to a method for selecting the origin of a CVBS synchronization signal for the synchronization of video signals, said video signals being produced by an apparatus providing at least a first group and a second group of video signals capable of each of them producing the same image, said first group and said second group of signals having the same synchronization signal CVBS, characterized in that it comprises a step of introducing a user command which triggers a switching step d a first state where the CVBS synchronization signal is generated by a first group of analog digital converters generating the first group of video signals, to a second state where the CVBS synchronization signal is generated by a second group of analog digital converters also generating the second group of video signals.
De cette manière, l'utilisateur sélectionne un groupe de signaux pour générer une image et le signal de synchronisation est fourni par les moyens de génération des signaux ainsi sélectionnés. Il n'y a donc pas de décalage entre les signaux de synchronisation et ceux d'images car c'est le même moyen qui les génère. Selon un premier perfectionnement, un signal de commutation fournit une indication sur l'origine du moyen de génération sélectionné, ce signal de commutation étant présent sur le connecteur. De cette façon, l'appareil relié à ce connecteur a connaissance de l'origine des signaux de synchronisation générés et peut ainsi sélectionner les signaux vidéo en fonction de ce signal de commutation.In this way, the user selects a group of signals to generate an image and the synchronization signal is provided by the means for generating the signals thus selected. There is therefore no gap between the synchronization signals and those of images because it is the same means that generates them. According to a first improvement, a switching signal provides an indication of the origin of the selected generation means, this switching signal being present on the connector. In this way, the apparatus connected to this connector is aware of the origin of the generated synchronization signals and can thus select the video signals according to this switching signal.
Selon un autre perfectionnement, l'utilisateur sélectionne le moyen de génération de signaux de synchronisation au niveau d'un moyen d'affichage, un téléviseur par exemple. Le moyen d'affichage transmet alors la donnée de sélection vers l'appareil afin que cette donnée contrôle l'état de la commutation. De cette manière, les deux appareils sont surs de traiter des données correctement synchronisées.According to another improvement, the user selects the means for generating synchronization signals at a display means, a television for example. The display means then transmits the selection data to the apparatus so that this data controls the state of the switching. In this way, both devices are sure to process correctly synchronized data.
La présente invention a aussi pour objet un appareil de génération de signaux vidéo, lesdits signaux vidéo étant répartis en deux groupes au moins capables chacun de produire la même image à partir d'au moins un premier et un second moyen de génération, ledit premier groupe et le dit second groupe de signaux possédant le même signal de synchronisation ; caractérisé en ce qu'il comporte un moyen de commutation pour la sélection du signal de synchronisation CVBS, ledit moyen de commutation sélectionnant dans un premier état le signal de synchronisation CVBS généré par ledit premier groupe de convertisseurs numériques analogiques générant le premier groupe de signaux vidéo, et dans un second état, sélectionnant le signal de synchronisation CVBS généré par ledit second groupe de convertisseurs numériques analogiques générant le second groupe de signaux vidéo.The present invention also relates to an apparatus for generating video signals, said video signals being divided into at least two groups each capable of producing the same image from at least a first and a second generation means, said first group and said second group of signals having the same synchronization signal; characterized in that it comprises a switching means for selecting the synchronization signal CVBS, said switching means selecting in a first state the synchronization signal CVBS generated by said first group of analog digital converters generating the first group of video signals , and in a second state, selecting the CVBS synchronization signal generated by said second group of analog digital converters generating the second group of video signals.
D'autres caractéristiques et avantages de l'invention apparaîtront à travers la description d'un exemple de réalisation non limitatif de l'invention, explicité à l'aide des figures jointes, parmi lesquelles : - la figure 1 est un schéma explicatif des principaux éléments d'un récepteur selon une première solution, - la figure 2 est un schéma explicatif des principaux éléments d'un récepteur selon une seconde solution résolvant notamment un problème de synchronisation.Other features and advantages of the invention will become apparent through the description of a nonlimiting exemplary embodiment of the invention, explained with the aid of the attached figures, among which: FIG. 1 is an explanatory diagram of the principal elements of a receiver according to a first solution, FIG. 2 is an explanatory diagram of the main elements of a receiver according to a second solution solving in particular a problem of synchronization.
Selon un exemple préféré de réalisation, l'invention est implémentée dans un récepteur décodeur de signaux de télévision. Un tel appareil comporte au moins un circuit principal 1 , communément appelé « Back End » et un circuit d'interface audio visuel permettant de générer les signaux de sortie audio et vidéo ainsi que le traitement analogique des signaux d'entrées. Le circuit principal a pour fonction de traiter les données numériques selon les commandes de l'utilisateur. Le circuit principal comporte notamment une unité centrale associée à une mémoire de programme. Le circuit principal est relié au circuit d'interface par un ensemble de connecteurs normalisé.According to a preferred embodiment, the invention is implemented in a television signal decoder receiver. Such an apparatus comprises at least one main circuit 1, commonly called "Back End" and an audio visual interface circuit for generating the audio and video output signals as well as the analog processing of the input signals. The main circuit is to process the digital data according to the commands of the user. The main circuit comprises in particular a central unit associated with a program memory. The main circuit is connected to the interface circuit by a standardized connector assembly.
La figure 1 décrit une première solution permettant à un appareil de générer au même moment des signaux SD sur des connecteurs PERITEL, et HD sur des connecteurs CINCH. Les six DAC 1.1 à 1.6 intégrés dans un circuit spécialisé du circuit principal 1 sont utilisés pour produire les trois signaux HD Y, Pr et Pb afin de générer des images en Haute Définition, et les trois signaux SD : Y, C et CVBS pour générer des images SD. Les trois autres signaux SD R, G, B, sont générés par un DAC externe 2 qui reçoit les données numériques à convertir directement du circuit principal à travers un bus ITU656. Cette norme définit la façon de transmettre des données vidéo numérique sur un bus parallèle. Cette solution est préférable car un DAC externe permettant de générer des signaux en haute définition est nettement plus onéreux qu'un DAC générant des signaux SD. Le CVBS assure la synchronisation des signaux R, G, B, il est donc nécessaire à la visualisation d'une image produite par ces trois signaux.Figure 1 describes a first solution allowing an apparatus to generate at the same time SD signals on SCART connectors, and HD on CINCH connectors. The six DACs 1.1 to 1.6 integrated into a dedicated circuit of the main circuit 1 are used to produce the three HD Y, Pr and Pb signals to generate High Definition images, and the three SD: Y, C and CVBS signals to generate SD images. The other three SD R, G, B signals are generated by an external DAC 2 which receives the digital data to be directly converted from the main circuit through an ITU656 bus. This standard defines how to transmit digital video data over a parallel bus. This solution is preferable because an external DAC for generating signals in high definition is significantly more expensive than a DAC generating SD signals. The CVBS ensures the synchronization of the signals R, G, B, it is therefore necessary for the visualization of an image produced by these three signals.
Deux groupes de signaux vidéo permettant de produire une image sont ainsi générés au même moment, l'un composé des signaux Y, C, CVBS, l'autre composé des signaux R, G, B et CVBS.Two groups of video signals for producing an image are thus generated at the same time, one composed of the signals Y, C, CVBS, the other consisting of signals R, G, B and CVBS.
Les signaux HD : Y, Pr, Pb sont envoyés vers des filtres vidéo 3 avant d'être présents sur les connecteurs CINCH 4 pour la sortie des signaux HD. Les DThe HD: Y, Pr, Pb signals are sent to video filters 3 before being present on the CINCH connectors 4 for the output of the HD signals. The D
six signaux SD : Y, C , CVBS, SD R, G, B, sont transmis à une matrice de commutation vidéo/audio 5 (en Anglais « Audio/video Matrix ») qui sélectionne en fonction d'un signal de sélection « Standard Select » et qui les présente avec ledit signal de sélection sur les deux connecteurs PERITEL 6 destinés à se raccorder l'un vers un écran de télévision et l'autre un magnétoscope.six SD signals: Y, C, CVBS, SD R, G, B, are transmitted to a video / audio switching matrix 5 which selects according to a selection signal "Standard" Select "and presents them with said selection signal on the two connectors SCART 6 intended to connect one to a television screen and the other a VCR.
Comme le montre la figure 1 , en mode RGB, le signal vidéo de synchronisation CVBS est produit par un DAC interne 1.i, mais ce signal est décalé par rapport aux signaux R, G, B produits par le DAC externe 2. De ce fait, l'image produite apparaît typiquement avec une bande noire à gauche de l'écran.As shown in FIG. 1, in the RGB mode, the CVBS synchronization video signal is produced by an internal DAC 1.i, but this signal is shifted with respect to the R, G, B signals produced by the external DAC 2. In fact, the image produced typically appears with a black band to the left of the screen.
Pour résoudre ce problème, le schéma de la figure 1 est modifié. La figure 2 présente un exemple de réalisation d'une invention permettant de résoudre le problème du décalage tout en maintenant des coûts suffisamment bas et un câblage compatible avec l'existant. Un quadruple DAC externe 7 est utilisé pour générer d'une part le signal CVBS_ext et les trois signaux SD R, G, B. Le DAC 7 reçoit les données numériques par le bus ITU 656. Le signal CVBS reçu par la matrice de commutation vidéo/audio 5 provient soit du quadruple DAC externe 7, soit du signal CVBS int produit par un des DAC 1.i du circuit principal. La sélection s'effectue par un circuit de commutation 8. Avantageusement, la commutation s'effectue par deux multiplexeurs analogiques 8 dont les sorties sont reliées. La commande de l'un est inversée par rapport à l'autre, de sorte qu'un seul des multiplexeurs n'est passant à la fois.To solve this problem, the diagram of Figure 1 is modified. FIG. 2 shows an exemplary embodiment of an invention making it possible to solve the problem of the offset while keeping costs sufficiently low and wiring compatible with the existing one. An external quad DAC 7 is used to generate on the one hand the CVBS_ext signal and the three SD R, G, B signals. The DAC 7 receives the digital data over the ITU bus 656. The CVBS signal received by the video switching matrix / audio 5 comes from either the quadruple external DAC 7 or CVBS signal int produced by one of the DAC 1.i of the main circuit. The selection is made by a switching circuit 8. Advantageously, the switching is performed by two analog multiplexers 8 whose outputs are connected. The control of one is inverted with respect to the other, so that only one of the multiplexers is passing at a time.
Le signal de commande « Standard_select » des deux multiplexeurs 8 est généré par le circuit principal 1. L'utilisateur programme son décodeur pour générer soit du VBS soit du RGB.The control signal "Standard_select" of the two multiplexers 8 is generated by the main circuit 1. The user programs his decoder to generate either VBS or RGB.
- Si l'utilisateur sélectionne des signaux au format RGB, alors le signal CVBS transmis à la matrice de commutation vidéo/audio 5 et au connecteur PERITEL 6 provient du quadruple DAC externe 7 qui fournit également des signaux RGB à la matrice 5.If the user selects signals in RGB format, then the CVBS signal transmitted to the video / audio switching matrix 5 and the SCART connector 6 comes from the external quad quad DAC 7 which also provides RGB signals to the matrix 5.
- Si l'utilisateur sélectionne des signaux au format utilisant le CVBS, le signal CVBS transmis à la matrice de commutation vidéo/audio 5 et au connecteur PERITEL 6 provient d'un des six DAC 1.i du circuit principal 1. Le signal « Standard select » généré par le circuit principal 1 est également transmis à la matrice de commutation 5 et est présent sur les deux prises PERITEL. La matrice le fait également apparaître sur une broche du connecteur PERITEL TV, typiquement la broche 16. En analysant le signal sur cette broche 16, le téléviseur peut déterminer si le signal de synchronisation CVBS est destiné à synchroniser les signaux Y, C ou R, G, B. En fonction du signal détecté, le téléviseur effectue la commutation et sélectionne pour produire l'image soit les signaux R, G, B et CVBS, soit les signaux Y, C et CVBS. Avantageusement, si le téléviseur dispose d'un menu manuel de configuration, le menu indique à l'utilisateur la configuration actuelle des signaux.If the user selects signals in the format using the CVBS, the CVBS signal transmitted to the video / audio switching matrix 5 and to the SCART connector 6 comes from one of the six DAC 1.i of the main circuit 1. The "Standard select" signal generated by the main circuit 1 is also transmitted to the switching matrix 5 and is present on both SCART jacks. The matrix also makes it appear on a pin of the SCART connector TV, typically pin 16. By analyzing the signal on this pin 16, the TV can determine if the synchronization signal CVBS is intended to synchronize the signals Y, C or R, G, B. Depending on the detected signal, the TV switches and selects to produce the image either the R, G, B and CVBS signals or the Y, C and CVBS signals. Advantageously, if the television has a manual configuration menu, the menu indicates to the user the current configuration of the signals.
Dans un mode préféré de réalisation, l'utilisateur sélectionne le circuit de génération du CVBS au niveau du récepteur décodeur. A cette fin, l'utilisateur dispose dans son menu de configuration d'une option permettant de sélectionner le format de sortie des signaux présents sur les deux connecteurs PERITEL. Typiquement le choix qui lui est offert est proposé par un menu du type :In a preferred embodiment, the user selects the CVBS generation circuit at the decoder receiver. To this end, the user has in his configuration menu an option to select the output format signals present on the two connectors SCART. Typically the choice which is offered to him is proposed by a menu of the type:
Standard des connecteurs PERITEL :Standard SCART connectors:
- RGB D- RGB D
- PAL m- PAL m
- SECAM D- SECAM D
- NTSC D- NTSC D
Pour la première sélection, le programme du décodeur sélectionne le signal CVBS provenant d'un des DAC 1.i du circuit principal. Pour les trois sélections : PAL, SECAM ou NTSC, le programme du décodeur sélectionne le signal CVBS généré par le quadruple DAC externe 7. L'utilisateur sélectionne et valide son choix à l'aide d'une télécommande par exemple. Le choix affecte directement la valeur du signal « Standard Select » émis par le circuit principal. Dans un autre mode de réalisation, l'utilisateur peut sélectionner le circuit de génération du CVBS au niveau du téléviseur. Il faut alors configurer une liaison entrante au niveau de la prise PERITEL ou utiliser un autre standard de connecteur qui autorise l'introduction de données du téléviseur au récepteur décodeur. Dans cet autre mode de réalisation, le choix introduit par l'utilisateur permet la sélection des signaux d'entrées au niveau du téléviseur et le choix de la génération du signal CVBS au niveau du récepteur décodeur. De cette manière, tous les modes de génération d'images sont possibles car le choix effectué au niveau du téléviseur sert pour la configuration du récepteur décodeur.For the first selection, the decoder program selects the signal CVBS from one of the DAC 1.i of the main circuit. For the three selections: PAL, SECAM or NTSC, the decoder program selects the signal CVBS generated by the quad external DAC 7. The user selects and validates his choice with a remote control for example. The choice directly affects the value of the "Standard Select" signal sent by the main circuit. In another embodiment, the user can select the CVBS generation circuit at the TV. You must then configure an incoming link at the SCART socket or use another standard connector that allows the introduction of data from the TV to the receiver. In this other embodiment, the choice introduced by the user allows the selection of the input signals at the television and the choice of the generation of the CVBS signal at the decoder receiver. In this way, all modes of image generation are possible because the choice made at the TV is used for the configuration of the receiver decoder.
Le présent mode de réalisation doit être considéré à titre d'illustration mais peut être modifié dans le domaine défini par la portée des revendications jointes. En particulier, l'invention ne se limite pas aux fichiers de configuration binaire décrits précédemment mais à tous moyens de programmation destinés à configurer des circuits programmables. The present embodiment should be considered by way of illustration but may be modified in the field defined by the scope of the appended claims. In particular, the invention is not limited to the binary configuration files described above but to any programming means for configuring programmable circuits.

Claims

Revendications claims
1. Procédé de sélection de l'origine d'un signal de synchronisation (CVBS) pour la synchronisation de signaux vidéo, lesdits signaux vidéo étant produits par un appareil fournissant au moins un premier groupe (Y, C, CVBS) et un second groupe (R, G, B, CVBS) de signaux vidéo capables chacun de produire la même image, ledit premier groupe et le dit second groupe de signaux possédant le même signal de synchronisation (CVBS), caractérisé en ce qu'il comporte une étape d'introduction d'une commande d'utilisateur déclenchant une étape de commutation d'un premier état où le signal de synchronisation (CVBS) est généré par un premier groupe (1.1 - 1.6) de convertisseurs numériques analogiques générant le premier groupe de signaux vidéo, vers un second état où le signal de synchronisation (CVBS) est généré par un second groupe (7) de convertisseurs numériques analogiques générant également le second groupe de signaux vidéo.A method of selecting the origin of a synchronization signal (CVBS) for the synchronization of video signals, said video signals being produced by an apparatus providing at least a first group (Y, C, CVBS) and a second group (R, G, B, CVBS) video signals each capable of producing the same image, said first group and said second group of signals having the same synchronization signal (CVBS), characterized in that it comprises a step d introduction of a user command initiating a step of switching a first state where the synchronization signal (CVBS) is generated by a first group (1.1 - 1.6) of digital analog converters generating the first group of video signals, to a second state where the synchronization signal (CVBS) is generated by a second group (7) of analog digital converters also generating the second group of video signals.
2. Procédé de sélection de l'origine d'un signal de synchronisation selon la revendication 1 ; caractérisé en ce qu'un signal de commutation fournit une indication sur l'origine du moyen de génération sélectionné, et en ce qu'il comporte une étape de génération du signal de commutation sur le connecteur (6)2. A method of selecting the origin of a synchronization signal according to claim 1; characterized in that a switching signal provides an indication of the origin of the selected generating means, and in that it comprises a step of generating the switching signal on the connector (6)
3. Procédé de sélection de l'origine d'un signal de synchronisation selon la revendication 1 ; caractérisé en ce que l'étape d'introduction de la commande s'effectue au niveau d'un moyen d'affichage, tel qu'un téléviseur, et en ce qu'il comporte une étape de transmission d'une donnée de commande vers l'appareil afin que cette donnée contrôle l'état de la commutation. A method of selecting the origin of a synchronization signal according to claim 1; characterized in that the step of introducing the control is performed at a display means, such as a television, and in that it comprises a step of transmitting a control data to the device so that this data controls the state of the switching.
4. Appareil de génération de signaux vidéo, lesdits signaux vidéo étant répartis en deux groupes au moins capables chacun de produire la même image à partir d'au moins un premier (1 ) et un second moyen de génération (7), ledit premier groupe et le dit second groupe de signaux possédant le même signal de synchronisation (CVBS) ; caractérisé en ce qu'il comporte un moyen de commutation (8) pour la sélection du signal de synchronisation (CVBS), ledit moyen de commutation sélectionnant dans un premier état le signal de synchronisation (CVBS) généré par ledit premier groupe (1.1 - 1.6) de convertisseurs numériques analogiques générant le premier groupe de signaux vidéo, et dans un second état, sélectionnant le signal de synchronisation (CVBS) généré par ledit second groupe (7) de convertisseurs numériques analogiques générant le second groupe de signaux vidéo.4. Apparatus for generating video signals, said video signals being divided into at least two groups each capable of producing the same image from at least a first (1) and a second generation means (7), said first group and said second group of signals having the same synchronization signal (CVBS); characterized in that it comprises a switching means (8) for selecting the synchronization signal (CVBS), said switching means selecting in a first state the synchronization signal (CVBS) generated by said first group (1.1 - 1.6 ) of analog digital converters generating the first group of video signals, and in a second state, selecting the synchronization signal (CVBS) generated by said second group (7) of analog digital converters generating the second group of video signals.
5. Appareil de génération de signaux vidéo selon la revendication 4 ; caractérisé en ce qu'il comporte un moyen d'introduction d'une commande d'utilisateur contrôlant le moyen de commutation (8).Video signal generating apparatus according to claim 4; characterized in that it comprises means for introducing a user command controlling the switching means (8).
6. Appareil de génération de signaux vidéo selon la revendication 4 ou 5 ; caractérisé en ce qu'il comporte un moyen d'émission d'un signal de commutation présent sur le connecteur (6) afin de transmettre une indication sur l'origine du moyen de génération sélectionné au sein de l'appareil.Video signal generating apparatus according to claim 4 or 5; characterized in that it comprises means for transmitting a switching signal present on the connector (6) in order to transmit an indication on the origin of the generation means selected within the apparatus.
7. Appareil de génération de signaux vidéo selon la revendication 4 ; caractérisé en ce qu'il comporte un moyen de réception d'un signal de commutation présent sur le connecteur de sortie (6) afin de recevoir une donnée de commande contrôlant le moyen de commutation (8). Video signal generation apparatus according to claim 4; characterized in that it comprises means for receiving a switching signal present on the output connector (6) to receive a control data controlling the switching means (8).
PCT/EP2006/069598 2006-01-02 2006-12-12 Method for selecting a synchronisation signal (cvbs) in a device transmitting video signals in several formats WO2007077100A1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0650003 2006-01-02
FR0650003A FR2895866A1 (en) 2006-01-02 2006-01-02 Synchronization signal origin selecting method for synchronizing video signal, involves introducing user command to trigger switching from one state to another state where signal is generated by external converters generating signal group

Publications (1)

Publication Number Publication Date
WO2007077100A1 true WO2007077100A1 (en) 2007-07-12

Family

ID=37038266

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2006/069598 WO2007077100A1 (en) 2006-01-02 2006-12-12 Method for selecting a synchronisation signal (cvbs) in a device transmitting video signals in several formats

Country Status (2)

Country Link
FR (1) FR2895866A1 (en)
WO (1) WO2007077100A1 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5182643A (en) * 1991-02-01 1993-01-26 Futscher Paul T Flicker reduction circuit for interlaced video images
DE19826512A1 (en) * 1998-06-15 1999-12-16 Siemens Ag Picture display system for monitor
US20050081255A1 (en) * 2003-09-22 2005-04-14 Samsung Electronics Co., Ltd. Display system and method of converting sync signal thereof

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5182643A (en) * 1991-02-01 1993-01-26 Futscher Paul T Flicker reduction circuit for interlaced video images
DE19826512A1 (en) * 1998-06-15 1999-12-16 Siemens Ag Picture display system for monitor
US20050081255A1 (en) * 2003-09-22 2005-04-14 Samsung Electronics Co., Ltd. Display system and method of converting sync signal thereof

Also Published As

Publication number Publication date
FR2895866A1 (en) 2007-07-06

Similar Documents

Publication Publication Date Title
US10339893B2 (en) Display apparatus
US6243129B1 (en) System and method for videoconferencing and simultaneously viewing a supplemental video source
US8854545B2 (en) Television functionality on a chip
US20090115904A1 (en) System and method of displaying a video stream
JP4044976B2 (en) Integrated program guide interface device
JP2008507898A (en) High-speed channel switching in digital media systems
JP2001501400A (en) Television receiver with integrated receiver and decoder
WO2003107537A2 (en) Method and apparatus for implementing a scaled upgrading of an upgradeable set-top box
EP2373004A1 (en) Linkage method of video apparatus, video apparatus and video system
US20040160460A1 (en) Systems and methods for delivering a data stream to a video appliance
KR100672295B1 (en) Apparatus for screen capture in digital TV
EP1449359B1 (en) Device for receiving video signals and a method of controlling one such device
WO2007077100A1 (en) Method for selecting a synchronisation signal (cvbs) in a device transmitting video signals in several formats
CN109275010B (en) 4K panoramic super-fusion video terminal adaptation method and device
KR101901309B1 (en) System for video switching based on streaming
KR100571987B1 (en) Set-top-box implementing a number of monitor
EP1646225A2 (en) Multi-function terminal based on computer architecture, and system using the same
KR100223590B1 (en) Multi-function tv
US20060120406A1 (en) Internet A/V data imaging results & transmission rate improvement methodology
Subbiah et al. Building A Serial Digital Interface For A Multi-Format Video System
JPS63153973A (en) Video output device
FR2805700A1 (en) Video conference TV signal receiver having TV/camera/microphone inputs and telephone communications interface with internal mechanisms allowing TV camera and microphone signals to be viewed.
JP2012222802A (en) Display device
JPS62173890A (en) Television signal processor
JP2002247601A (en) Video signal processing unit

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 06841336

Country of ref document: EP

Kind code of ref document: A1