WO2007052452A1 - 画像表示装置及び方法 - Google Patents
画像表示装置及び方法 Download PDFInfo
- Publication number
- WO2007052452A1 WO2007052452A1 PCT/JP2006/320317 JP2006320317W WO2007052452A1 WO 2007052452 A1 WO2007052452 A1 WO 2007052452A1 JP 2006320317 W JP2006320317 W JP 2006320317W WO 2007052452 A1 WO2007052452 A1 WO 2007052452A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- image signal
- frames
- fields
- screens
- image
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 183
- 238000012545 processing Methods 0.000 claims abstract description 182
- 238000012937 correction Methods 0.000 claims abstract description 146
- 238000006243 chemical reaction Methods 0.000 claims abstract description 80
- 230000008569 process Effects 0.000 claims abstract description 76
- 238000001514 detection method Methods 0.000 claims abstract description 75
- 230000002194 synthesizing effect Effects 0.000 claims abstract description 30
- 239000013598 vector Substances 0.000 claims description 288
- 239000000203 mixture Substances 0.000 claims description 33
- 230000015572 biosynthetic process Effects 0.000 claims description 24
- 238000003786 synthesis reaction Methods 0.000 claims description 24
- 230000015556 catabolic process Effects 0.000 abstract description 29
- 238000006731 degradation reaction Methods 0.000 abstract description 29
- 239000004973 liquid crystal related substance Substances 0.000 description 111
- 238000010586 diagram Methods 0.000 description 49
- 238000011156 evaluation Methods 0.000 description 22
- 230000006866 deterioration Effects 0.000 description 16
- 238000003780 insertion Methods 0.000 description 16
- 230000037431 insertion Effects 0.000 description 16
- 230000008859 change Effects 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 238000006073 displacement reaction Methods 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 208000012661 Dyskinesia Diseases 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000007781 pre-processing Methods 0.000 description 2
- 241000269435 Rana <genus> Species 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/144—Movement detection
- H04N5/145—Movement estimation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0135—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
- H04N7/014—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes involving the use of motion vectors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
- G09G2320/106—Determination of movement vectors or equivalent parameters within the image
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0127—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
Definitions
- the present invention relates to an image display apparatus and method having a function of converting a frame rate or a field rate, and more specifically, a motion compensation type in displaying an image obtained by combining a plurality of screens.
- the present invention relates to an image display device that prevents image quality deterioration at a screen boundary due to rate conversion processing, and an image display method using the device.
- the impulse response of the image display light has a temporal spread, so that the time-frequency characteristic deteriorates and the spatial frequency characteristic also decreases accordingly, resulting in motion blur. Occurs. In other words, because the human gaze follows the moving object smoothly, if the light emission time is long as in the hold type, the motion of the image becomes jerky due to the time integration effect and looks unnatural.
- FRC Full Rate Converter
- Non-Patent Document 2 Conventionally, as a method for converting the frame rate, there are various methods such as simply repeatedly reading the same frame multiple times and frame interpolation by linear interpolation between frames (for example, Non-Patent Document 2).
- frame interpolation processing by linear interpolation motion unnaturalness (jerkiness and judder) associated with frame rate conversion occurs, and motion blur caused by the hold-type display method described above occurs.
- the image quality was not sufficient and the image quality was insufficient.
- motion compensation type frame interpolation (motion correction) processing using motion beta has been proposed! According to this motion correction process, since the moving image itself is captured and corrected, it is possible to obtain a very natural moving image with no degradation of resolution and without occurrence of jerkiness. Further, since the interpolated image signal is formed by motion compensation, it is possible to sufficiently improve the motion blur interference caused by the hold type display method described above.
- Patent Document 1 is for increasing the frame frequency of a display image by generating an interpolated frame adaptively to improve the reduction in spatial frequency characteristics that cause motion blur.
- Technology is disclosed. This is because at least one interpolated image signal to be interpolated between frames of the display image is formed adaptively from the previous and next frames, and the formed interpolated image signal is interpolated between the frames and displayed sequentially. And then.
- FIG. 31 is a block diagram showing a schematic configuration of an FRC drive display circuit in a conventional liquid crystal display device.
- the FRC drive display circuit performs a motion correction process between frames of an input image signal.
- An active matrix liquid crystal display panel having an FRC unit 100 for converting the number of frames of an input image signal by interpolating the image signal, a liquid crystal layer, and electrodes for applying a scanning signal and a data signal to the liquid crystal layer 103, and an electrode driving unit 104 for driving the scanning electrodes and data electrodes of the liquid crystal display panel 103 based on the image signal subjected to frame rate conversion by the FRC unit 100.
- the FRC unit 100 includes a motion vector detection unit 101 that detects motion vector information as well as an input image signal force, and an interpolation frame based on the motion vector information obtained by the motion vector detection unit 101! And an interpolation frame generation unit 102 for generation.
- the motion vector detecting unit 101 may obtain motion vector information using, for example, a block matching method or a gradient method, which will be described later, and in some form on the input image signal. If motion vector information is included, this may be used.
- image data compression-encoded using the MP EG method includes motion vector information of a moving image calculated at the time of encoding, and this motion vector information may be obtained.
- FIG. 32 is a diagram for explaining frame rate conversion processing by the conventional FRC drive display circuit shown in FIG.
- the FRC unit 100 generates interpolated frames (images colored in gray in the figure) by motion compensation using the motion vector information output from the motion vector detection unit 101, and this generated By sequentially outputting the interpolated frame signal together with the input frame signal, the frame rate of the input image signal is converted from, for example, 60 frames per second (60 Hz) to 120 frames per second (120 Hz).
- FIG. 33 is a diagram for explaining interpolation frame generation processing by the motion vector detection unit 101 and the interpolation frame generation unit 102.
- the motion vector detection unit 101 detects the motion vector 105 from the frame # 1 and the frame # 2 shown in FIG. That is, the motion vector detection unit 101 obtains the motion vector 105 by measuring how much and in which direction the frame # 1 and frame # 2 have moved in 1Z60 seconds.
- interpolation frame generation section 102 allocates interpolation vector 106 between frame # 1 and frame # 2 using the obtained motion vector 105.
- An interpolation frame 107 is generated by moving the object (in this case, a car) from the position of frame # 1 to the position 1Z120 seconds later based on this interpolation vector 106.
- motion compensation frame interpolation processing is performed using motion vector information, and the display frame frequency is increased to change the display state of the LCD (hold type display method) to the CRT (impulse type display). Method), and it is possible to improve image quality degradation due to motion blur that occurs during video display.
- detection of a motion bed is indispensable for motion correction.
- a block matching method and a gradient method have been proposed as representative methods for this motion vector detection.
- the gradient method a motion vector is detected for each pixel or small block between two consecutive frames, thereby interpolating each pixel or each small block of the interpolated frame between the two frames. That is, the number of frames is converted by correctly correcting and interpolating an image at an arbitrary position between two frames.
- Patent Document 1 Specification of Patent No. 3295437
- Non-Patent Document 1 Shuichi Ishiguro, Yasuro Kurita, “Examination of video quality of hold light emission display by 8x CRT”, IEICE Technical Report, The Institute of Electronics, Information and Communication Engineers, EID96-4 (1996- 06) , P. 19- 26
- Non-Patent Document 2 Tatsuro Yamauchi, “Television Conversion”, Television Society Journal, Vol. 45, No. 12, pp. 1534-1543 (1991)
- the present invention has been made in view of the above circumstances, and is a motion compensation type frame rate. Solves the problem of preventing image quality degradation at the screen boundary due to FRC processing when multiple screens are combined and displayed in an image display device equipped with an image conversion (FRC) unit Means to do
- the first technical means of the present invention is configured to interpolate an image signal subjected to motion correction processing between frames or fields of an input image signal, thereby
- An image display device having a rate conversion means for converting the number of frames of an image signal and converting the number of fields to output to the display panel, and is a screen for combining a plurality of screens for displaying a plurality of image signals.
- a synthesizing unit configured to match a motion detection block boundary when the motion correction processing is performed with a screen boundary of each of the plurality of screens.
- the second technical means converts the number of frames or fields of the input image signal by interpolating the image signal subjected to motion correction processing between frames or fields of the input image signal.
- An image display device comprising rate conversion means for outputting to a display panel, comprising screen composition means for combining a plurality of screens for displaying a plurality of image signals, each of the plurality of screens. And a control means for controlling the motion correction process for the screen boundary portion.
- a third technical means is the motion vector detection unit according to the second technical means, wherein the rate conversion means detects motion vector information between consecutive frames or fields included in the input image signal.
- An interpolation vector allocating unit that allocates an interpolation vector between the frames or between the fields based on the detected motion vector information, and an interpolation image that generates an interpolation image signal from the allocated interpolation vector It has a generating unit and an image interpolating unit for interpolating the generated interpolated image signal between the frames or between the fields.
- the fourth technical means is characterized in that, in the third technical means, the control means performs control so as not to detect a motion vector having a value exceeding the boundary of the screen. It is what.
- a fifth technical means is the third or fourth technical means, wherein the rate conversion means is an operation unit.
- An initial vector memory for storing an initial vector used for detection of a motion vector
- the control means receives from the initial vector memory an initial vector having a value exceeding the boundary of the screen by the motion vector detection unit. It is characterized by controlling not to select.
- control means performs control so that the motion vector at the screen boundary portion detected by the motion vector detection unit becomes a zero vector. It is a feature.
- a seventh technical means is the third technical means, in which the control means is such that the interpolation vector allocating unit does not evaluate a motion vector having a value exceeding the boundary of the screen. It is characterized by controlling.
- the eighth technical means is characterized in that, in the third technical means, the control means controls the interpolation vector of the interpolation block at the screen boundary portion to be a zero vector. It is.
- a ninth technical means is the eighth technical means, wherein the control means assigns flag information to an interpolation block at the screen boundary portion, and an interpolation block to which the flag information is assigned. The output of the interpolation vector is set to 0.
- the tenth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display device comprising rate conversion means for converting and outputting to a display panel, comprising image combining means for combining a plurality of screens for displaying a plurality of image signals, and a frame of the input image signal It further comprises other rate conversion means for converting the number of frames or the number of fields of the input image signal by inserting a motion correction process between the frames or the fields and inserting the! /! Image signal. For each screen boundary portion of a plurality of screens, an image signal whose number of frames or number of fields has been converted by the other rate conversion means is output to the display panel. In which was a feature of the Rukoto.
- An eleventh technical means is an image obtained by performing linear interpolation processing between the frames of the input image signal in the tenth technical means, wherein the other rate conversion means is between the frames of the input image signal. By interpolating a signal, the number of frames or the number of fields of the input image signal is converted.
- a twelfth technical means is the tenth technical means, wherein the other rate conversion means is arranged between frames of the input image signal or between fields of the screen boundary portions of the plurality of screens.
- the image signal of the frame or field is inserted to convert the number of frames or fields of the input image signal.
- the thirteenth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display device comprising rate conversion means for converting and outputting to a display panel, comprising image combining means for combining a plurality of screens for displaying a plurality of image signals, each of the plurality of screens The correction strength of the motion correction process is varied for the screen boundary portion.
- a fourteenth technical means according to the thirteenth technical means, wherein the rate conversion means weights and adds the image signal subjected to the motion correction process and the image signal subjected to the linear interpolation process at a predetermined ratio.
- the rate conversion means weights and adds the image signal subjected to the motion correction process and the image signal subjected to the linear interpolation process at a predetermined ratio.
- an interpolated image generation unit for generating an interpolated image signal is provided, and the weighted addition ratio is varied for each of the screen boundary portions of the plurality of screens.
- the interpolated image generation unit includes an image signal obtained by performing the linear interpolation processing on the screen boundary portion of each of the plurality of screens.
- an image signal that has been subjected to the motion correction processing other than the screen boundary portion of each of the plurality of screens is used as an interpolated image signal.
- the sixteenth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display device comprising rate conversion means for converting and outputting to a display panel, comprising image combining means for combining a plurality of screens for displaying a plurality of image signals, and combining the plurality of screens To display the rate conversion means.
- the present invention is characterized in that a control means for invalidating the motion correction processing in the image processing apparatus is provided.
- a seventeenth technical means is the motion vector detection unit according to the sixteenth technical means, wherein the rate conversion means detects motion vector information between consecutive frames or fields included in the input image signal.
- An interpolation vector allocating unit that allocates an interpolation vector between the frames or between the fields based on the detected motion vector information; and an interpolation image generation that generates an interpolation image signal from the allocated interpolation vector
- an image interpolating unit for interpolating the generated interpolated image signal between the frames or the fields.
- the control means synthesizes and displays the plurality of screens
- the motion vector detected by the motion vector detection unit is set to 0 vector.
- the motion correction process is invalidated.
- the interpolation vector assigned by the interpolation vector assignment unit is represented by 0 vector.
- the motion correction process is invalidated.
- the twentieth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display device comprising rate conversion means for converting and outputting to a display panel, comprising screen composition means for combining a plurality of screens for displaying a plurality of image signals, and combining the plurality of screens
- the input image signal is output to the display panel without converting the number of frames or the number of fields of the input image signal.
- the drive frequency of the display panel for displaying the image signal when the drive frequency of the display panel for displaying the image signal can be changed and the plurality of screens are combined and displayed, the frame of the input image signal The drive frequency of the display panel is changed according to the frequency or the field frequency.
- the twenty-second technical means provides motion compensation between frames or fields of the input image signal.
- An image display device comprising rate conversion means for converting the number of frames or the number of fields of the input image signal by interpolating a positively processed image signal, and outputting the number to a display panel.
- a screen synthesizing unit for synthesizing a plurality of screens for displaying a plurality of image signals, and performing motion correction processing between frames or fields of the input image signal to insert! / ⁇ image signal
- the image processing apparatus further includes another rate conversion means for converting the number of frames or the number of fields of the input image signal, and when the plurality of screens are combined and displayed, the number of frames or fields can be determined by the other rate conversion means.
- the number-converted image signal is output to the display panel.
- the other rate conversion means inserts an image signal of the frame or field between frames or fields of the input image signal.
- the number of frames or the number of fields of the input image signal is converted.
- the other rate conversion means includes an image signal subjected to linear interpolation processing between frames of the input image signal. By inserting, the number of frames or the number of fields of the input image signal is converted.
- the other rate conversion means inserts a predetermined monochrome image signal between frames or fields of the input image signal.
- the number of frames or the number of fields of the input image signal is converted.
- the twenty-sixth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display device comprising rate conversion means for converting and outputting to a display panel, comprising screen composition means for combining a plurality of screens for displaying a plurality of image signals, and combining the plurality of screens
- the correction strength of the motion correction processing in the rate conversion means is varied.
- the rate converting means is a motion compensation unit.
- An interpolation image generation unit that generates an interpolation image signal by weight-adding the image signal subjected to the normal processing and the image signal subjected to the linear interpolation processing at a predetermined ratio, and the plurality of screens are displayed. When combined and displayed, the weighted addition ratio is variable.
- the interpolated image generating unit synthesizes and displays the plurality of screens
- the image signal subjected to the linear interpolation processing is interpolated.
- the image signal subjected to the motion correction processing is used as an interpolated image signal.
- the twenty-ninth technical means interpolates the motion-corrected image signal between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method including a step of converting and outputting to a display panel, the step of synthesizing a plurality of screens for displaying a plurality of image signals, and a motion detection block boundary when performing the motion correction processing And a step of matching the screen boundaries of each of the plurality of screens.
- the thirtieth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or the number of fields of the input image signal.
- An image display method including a step of converting and outputting to a display panel, the step of synthesizing a plurality of screens for displaying a plurality of image signals, and a screen boundary portion of each of the plurality of screens And a step of controlling the motion correction process.
- the thirty-first technical means is characterized in that in the thirty-third technical means, control is performed so as not to detect a motion vector having a value exceeding the boundary of the screen.
- the thirty-second technical means is characterized in that, in the thirty-third or thirty-first technical means, control is performed so as not to select an initial vector having a value exceeding the boundary of the screen. .
- the thirty-third technical means is characterized in that, in the thirty-third technical means, the motion vector at the screen boundary portion is controlled to be a zero vector.
- a thirty-fourth technical means is characterized in that, in the thirty-third technical means, control is performed so that an interpolation vector of an interpolation block at the screen boundary portion is a zero vector.
- the thirty-fifth technical means interpolates the motion-corrected image signal between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method including a step of converting and outputting to a display panel, the step of synthesizing a plurality of screens for displaying a plurality of image signals, and a screen boundary portion of each of the plurality of screens A step of interpolating an image signal subjected to linear interpolation processing between frames or fields of the input image signal.
- the thirty-sixth technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method including a step of converting and outputting to a display panel, the step of synthesizing a plurality of screens for displaying a plurality of image signals, and a screen boundary portion of each of the plurality of screens And a step of inserting an image signal of the frame or field between frames or fields of the input image signal.
- the thirty-seventh technical means interpolates an image signal subjected to motion correction processing between frames or fields of an input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method including a step of converting and outputting to a display panel, the step of synthesizing a plurality of screens for displaying a plurality of image signals, and a screen boundary portion of each of the plurality of screens And a step of varying the correction intensity of the motion correction process.
- the thirty-eighth technical means interpolates the motion-corrected image signal between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method comprising a step of converting, the step of determining whether or not a plurality of screens for displaying a plurality of image signals are combined, and the movement when it is determined that the plurality of screens are combined And a step of invalidating the correction process.
- the thirty-ninth technical means provides the number of frames of the input image signal by interpolating the image signal subjected to motion compensation processing between frames or fields of the input image signal. Or an image display method having a step of converting the number of fields, the step of determining whether or not a plurality of screens for displaying a plurality of image signals are combined, and the determination that the plurality of screens are combined. A step of changing a drive frequency of the display panel in accordance with a frame frequency or a field frequency of the input image signal.
- the forty technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method having a step of converting, wherein it is determined whether or not a plurality of screens for displaying a plurality of image signals are combined, and when it is determined that the plurality of screens are combined, the input
- a step of converting the number of frames or fields of the input image signal by inserting the image signal of the frame or field between frames or fields of the image signal. is there.
- the forty-first technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method having a step of converting, wherein it is determined whether or not a plurality of screens for displaying a plurality of image signals are combined, and when it is determined that the plurality of screens are combined, the input
- the forty-second technical means interpolates an image signal subjected to motion correction processing between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method having a step of converting, wherein it is determined whether or not a plurality of screens for displaying a plurality of image signals are combined, and when it is determined that the plurality of screens are combined, the input And converting the number of frames or fields of the input image signal by inserting a predetermined monochrome image signal between frames or fields of the image signal. It is a thing.
- the forty-third technical means interpolates the motion-corrected image signal between frames or fields of the input image signal, thereby reducing the number of frames or fields of the input image signal.
- An image display method comprising a step of converting, the step of determining whether or not a plurality of screens for displaying a plurality of image signals are combined, and the movement when it is determined that the plurality of screens are combined And a step of varying the correction strength of the correction process.
- the motion detection block boundary and the boundary of the plurality of screens are made to coincide with each other, thereby interpolating by motion compensation. It is possible to prevent the deterioration of the image quality at the screen boundary portion.
- a single motion compensated frame rate conversion circuit can process a plurality of screens, it is possible to effectively improve the image quality of a multi-screen display image at a reduced cost.
- FIG. 1 is a block diagram showing a configuration example of a motion compensated frame rate conversion unit provided in an image display device of the present invention.
- FIG. 2 is a diagram for explaining an example of interpolation frame generation processing by a frame generation unit
- FIG. 3 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the first embodiment of the present invention.
- FIG. 4 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a second embodiment of the present invention.
- FIG. 5 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a third embodiment of the present invention. It is.
- FIG. 6 is a block diagram showing a detailed configuration of a motion vector detection unit according to the third embodiment of the present invention.
- FIG. 7 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a fourth embodiment of the present invention.
- FIG. 8 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a fifth embodiment of the present invention.
- FIG. 9 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a sixth embodiment of the present invention.
- FIG. 10 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a seventh embodiment of the present invention.
- FIG. 11 is a block diagram showing a configuration example of a main part of an FRC unit according to an eighth embodiment of the present invention.
- FIG. 12 is a flowchart for explaining an example of an image display method by the image display device of the present invention.
- FIG. 13 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- FIG. 14 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- FIG. 15 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- FIG. 16 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- FIG. 17 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a ninth embodiment of the present invention.
- FIG. 18 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a tenth embodiment of the present invention.
- FIG. 19 is a block diagram illustrating an example of a main configuration of a liquid crystal display device according to an eleventh embodiment of the present invention.
- FIG. 19 is a block diagram illustrating an example of a main configuration of a liquid crystal display device according to an eleventh embodiment of the present invention.
- FIG. 20 is a diagram showing the relationship between input data and output data according to the eleventh embodiment of the present invention.
- FIG. 21 is a block diagram illustrating an exemplary main configuration of a liquid crystal display device according to a twelfth embodiment of the present invention.
- FIG. 22 is a diagram showing a relationship between input data and output data according to a twelfth embodiment of the present invention.
- FIG. 23 is a block diagram illustrating an exemplary main configuration of a liquid crystal display device according to a thirteenth embodiment of the present invention.
- FIG. 24 is a diagram showing a relationship between input data and output data according to a thirteenth embodiment of the present invention.
- FIG. 25 is a block diagram illustrating an exemplary main configuration of a liquid crystal display device according to a fourteenth embodiment of the present invention.
- FIG. 26 is a diagram showing the relationship between input data and output data according to the fourteenth embodiment of the present invention.
- FIG. 27 is a block diagram showing an exemplary main configuration of an FRC unit according to a fifteenth embodiment of the present invention.
- FIG. 28 is a flowchart for explaining an example of an image display method by the image display device of the present invention.
- FIG. 29 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- FIG. 30 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- FIG. 31 is a block diagram showing a schematic configuration of an FRC drive display circuit in a conventional liquid crystal display device.
- FIG. 32 is a diagram for explaining frame rate conversion processing by the conventional FRC drive display circuit shown in FIG. 31.
- FIG. 33 For interpolation frame generation processing by the motion vector detection unit and the interpolation frame generation unit. It is a figure for demonstrating about it.
- FRC Frame rate conversion
- Liquid crystal display panel 16 Remote control light receiving unit, 17 Control unit, 18 Switching unit, 19 Path, 20 Linear interpolation processing unit, 21 Memory, 22 Switching , 23 ... 0 vector, 24 ... Black level signal insertion processing part, 105 .... Motion vector, 106 ... interpolation vector, 107 ... interpolation Beam.
- FIG. 1 is a block diagram showing a configuration example of a motion compensated frame rate conversion unit provided in the image display apparatus of the present invention.
- reference numeral 10 denotes a frame rate conversion unit (hereinafter referred to as FRC unit).
- the C section 10 corresponds to the rate conversion means of the present invention, and includes a vector detection section 11 that detects a motion vector between two consecutive frames included in the input image signal, and based on the detected motion vector! /
- the frame generation unit 12 generates an interpolated frame (interpolated image).
- the vector detection unit 11 shows an example in which the iterative gradient method is used for motion vector detection, but is not limited to this iterative gradient method, and a block matching method or the like may be used.
- the feature of the iterative gradient method is that motion vectors can be detected in units of blocks, so that several types of motion amounts can be detected, and motion vectors can be detected even in small-sized moving objects. it can.
- the circuit configuration is smaller than other methods (such as the block matching method). Can be realized by imitation.
- this iterative gradient method a method is used in which the gradient method is repeated using the motion vector of a nearby block already detected as an initial deviation vector for the detected block. According to this method, it is possible to obtain an almost accurate motion amount by repeating the gradient method about twice.
- a vector detection unit 11 includes a luminance signal extraction unit 11a that extracts a luminance signal (Y signal) from an input image signal (RGB signal), and an LPF that is applied to the extracted Y signal to generate a high frequency portion Pre-processing filter l ib to limit the bandwidth, frame memory 11c for motion detection, initial vector memory l id to store initial vector candidates, and motion vector detection between frames using iterative gradient method And a motion vector detection unit l ie for performing interpolation and an interpolation vector evaluation unit 1 If for allocating an interpolation vector between frames based on the detected motion vector.
- the FRC unit 10 corresponds to the rate conversion means of the present invention
- the motion vector detection unit l ie corresponds to the motion vector detection unit of the present invention
- the interpolation vector evaluation unit 1 If is the present invention. This corresponds to the vector allocation part.
- the motion vector detection unit l ie selects, as an initial vector, a motion vector that is the closest to the motion vector of the intermediate target block to be detected in the initial vector candidate stored in the initial vector memory l id. That is, the initial vector is selected by the block matching method for the medium force of the already detected motion vector (initial vector candidate) in the block near the detected block. Then, the motion vector detection unit lie detects a motion vector between the previous frame and the current frame by gradient method calculation with the selected initial vector as a starting point.
- the interpolation vector evaluation unit 1 If evaluates the motion vector detected by the motion vector detection unit l ie, assigns an optimal interpolation vector to the inter-frame interpolation block based on the evaluation result, and Output to the frame generator 12.
- the frame generation unit 12 includes an interpolation frame memory 12a for storing two input frames (previous frame and current frame), and two input frames from the interpolation frame memory 12a.
- Interpolation frame generation unit 12b that generates an interpolation frame based on the interpolation vector from If, and frame memory for time base conversion for storing input frames (previous frame and current frame) 12c, a time base conversion frame memory 12c, and a time base conversion unit 12d that generates an output image signal (RGB signal) by inserting an interpolation frame from the interpolation frame generation unit 12b into an input frame having as much power as possible. Composed.
- interpolation frame generation unit 12b corresponds to the interpolation image generation unit of the present invention
- time base conversion unit 12d corresponds to the image interpolation unit of the present invention
- FIG. 2 is a diagram for explaining an example of the interpolation frame generation process by the frame generation unit 12.
- the interpolation frame generator 12b extends the interpolation vector V assigned to the interpolation block to the previous frame and the current frame, and interpolates each pixel in the interpolation block using pixels near the intersection with each frame. .
- the brightness of point A is calculated from the three nearby points.
- the brightness of point B is calculated from the three nearby points.
- the luminance at point P is interpolated from the luminance values at points A and B.
- the brightness at point P may be the average of the brightness at point A and the brightness at point B, for example.
- the interpolation frame generated as described above is sent to the time base conversion unit 12d.
- the time base conversion unit 12d performs a process of converting the frame rate by inserting an interpolated frame between the previous frame and the current frame.
- the FRC unit 10 can convert the input image signal (60 frames Z seconds) to the motion compensated output image signal (120 frames Z seconds), which is output to the display panel. It is possible to improve motion picture quality by reducing motion blur.
- the power for explaining the case of converting the frame rate of the input image signal of 60 frames Z seconds to the output image signal of 120 frames Z seconds for example, obtaining the output image signals of 90 frames Z seconds and 180 frames Z seconds. Needless to say, it can be applied to any case.
- the image display apparatus of the present invention includes the FRC unit 10 shown in FIG. 1, and prevents image quality deterioration at the screen boundary due to FRC processing when displaying an image obtained by combining a plurality of screens. And the main purpose.
- the present invention is not limited to liquid crystal displays, organic EL displays, Although it can be applied to all image display devices having hold-type display characteristics such as an electrophoretic display, in the following embodiments, the present invention is applied to a liquid crystal display device using a liquid crystal display panel as a display panel. Will be described as a representative example.
- the motion detection block boundary and the boundary of the plurality of screens are made to coincide with each other, so that the image quality deterioration of the screen boundary portion does not occur. It is what you want to do.
- FIG. 3 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the first embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode drive unit 14. And a liquid crystal display panel 15. These units are connected to a control unit (not shown) and operate according to instructions from the control unit force.
- the screen compositing unit 13 is a means for generating a multi-screen image by compositing a plurality of images, and is provided before the FRC unit 10.
- the reason why it is provided in the preceding stage is that if the screen compositing unit 13 is provided in the subsequent stage of the FRC unit 10, it is necessary to perform a high-speed clock operation in the screen compositing unit 13 by the rate of the frame rate increased by the FRC. In this case, a chip set for supporting high-speed clock operation is required, which is not realistic from the viewpoint of cost.
- the liquid crystal display panel 15 is an active matrix liquid crystal display having a liquid crystal layer and electrodes for applying scanning signals and data signals to the liquid crystal layer.
- the electrode driving unit 14 is a display driver for driving the scanning electrodes and data electrodes of the liquid crystal display panel 15 based on the image signal subjected to frame rate conversion by the FRC unit 10.
- a plurality of image signals are input to the screen composition unit 13, and screen composition for displaying a desired image signal on a plurality of screens is performed.
- This screen composition processing is controlled according to an instruction operation performed by the user using, for example, a remote control device (remote controller) or the like.
- control unit force / motion detection block boundary information (not shown) is input.
- This motion detection block boundary information is information for notifying that the FRC unit 10 is a block of unit power, for example, 8 pixels ⁇ 8 pixels, for performing motion vector detection processing.
- the screen synthesis unit 13 controls the synthesis position of a plurality of screens based on the motion detection block boundary information.
- the screen boundaries of each of the multiple screens to be synthesized are defined as motion detection blocks (i.e., 8 Pixel x 8 pixel block) Combine multiple screens to match the boundary.
- the image synthesized by the screen synthesizing unit 13 is subjected to motion correction interpolation processing by the FRC unit 10 and is displayed and output from the liquid crystal display panel 15.
- the motion correction of the FRC unit 10 for the screen boundary portion is performed based on screen boundary information for distinguishing each of the plurality of screens.
- FIG. 4 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to the second embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit 14. And a liquid crystal display panel 15. These units are connected to a control unit (not shown) and operate according to instructions from the control unit force.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signal generated by the screen composition to the FRC unit 10.
- the FRC unit 10 acquires screen boundary information (that is, position information of the screen boundary part) indicating the boundary positions of each of the plurality of screens combined by the screen combining unit 13, and based on the screen boundary information
- the motion correction process is controlled so that the interpolated image does not fail at the screen boundary portions of each of the plurality of screens! That is, the motion correction processing for the screen boundary portion is different from the motion correction processing for the other portions.
- the movement of the FRC unit 10 with respect to the screen boundary portion is based on screen boundary information for distinguishing each of the plurality of screens.
- the vector detection unit l ie image quality degradation at the screen boundary occurs. Rana is what you do.
- FIG. 5 is a block diagram illustrating an exemplary configuration of a main part of a liquid crystal display device according to the third embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode drive unit 14. And a liquid crystal display panel 15, a remote control light receiving unit 16, and a control unit 17, and further, the FRC unit 10 includes a motion beta detection unit l le, an interpolation vector evaluation unit l lf, an interpolation frame generation unit 12b, And a time base converter 12d.
- the remote control light receiving unit 16 receives a remote control signal transmitted from a remote control (remote control device) (not shown) and outputs it to the control unit 17.
- the control unit 17 analyzes each remote control signal received by the remote control light receiving unit 16 to control each unit in accordance with a user operation instruction. When the multi-screen display is instructed by the user, the control unit 17 controls the screen synthesizing unit 13 to synthesize a desired number of image signals and display the multi-screen.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signal generated by the screen composition to the FRC unit 10. Further, the control unit 17 outputs screen boundary information indicating the boundary positions of the plurality of screens combined by the screen combining unit 13 to the motion vector detecting unit lie. Based on the screen boundary information from the control unit 17, the motion vector detection unit l ie does not detect a motion vector whose value exceeds the screen boundary for each of the plurality of screens, or does not select an initial vector. Like that. Any one or a combination of these may be performed. If there is only a vector that crosses the screen boundary as the target of the solid image, the 0 vector is selected. Furthermore, the motion vector at the screen boundary may be forcibly replaced with the 0 vector and output.
- FIG. 6 is a block diagram showing a detailed configuration of the motion vector detection unit l ie according to the third embodiment of the present invention.
- the motion vector detection unit l ie includes a delay unit l ie and initial displacement vector selection. 11 e, motion vector calculation unit l ie, motion vector calculation unit l ie, vector selection unit l ie
- the input image signal includes an initial displacement vector selection unit lie, a motion vector calculation unit lie, a motion frame, and a previous frame and a current frame delayed by one frame period by the delay unit lie.
- the initial vector memory l id contains the initial vector described above. Toll candidates are accumulated.
- the initial displacement vector selection unit l ie is an initial vector stored in the initial vector memory l id.
- the initial vector is selected by the medium-force block matching method of the detected motion vector (initial vector candidate) in the block near the detected block.
- the motion vector calculation unit l ie and the motion vector calculation unit l ie are based on gradient method calculation.
- the vector selection unit l ie includes the initial vector, the calculated vector (1), and the calculation vector obtained as described above.
- a motion vector candidate is obtained based on Tuttle (2).
- the optimal motion vector is selected as the detection vector for the medium force of multiple motion vector candidates.
- the control unit 17 outputs the screen boundary information (1) to the vector selection unit ie,
- the screen boundary information (2) is output to the screen selection unit l ie.
- the screen boundary information is output to both the vector selection unit l ie and the initial deviation vector selection unit l ie.
- the initial displacement vector selection unit 1 le determines the screen boundary information (2
- the contents of the initial vector memory located beyond the screen boundary are not considered as candidates for the initial vector. Also, do not select an initial vector whose value exceeds the screen boundary. Further, the vector selection unit l ie determines the detection vector when
- the motion vector positioned at the boundary portion of the screen may be forcibly replaced with the 0 vector based on the screen boundary information (2) and output.
- the motion compensation type FRC processing can improve the moving image quality, and multiple image signals can be combined into multiple screens.
- the FRC unit 10 when a plurality of images are combined and displayed on a multi-screen, the FRC unit 10 includes the FRC unit 10 for the screen boundary part based on screen boundary information for distinguishing each of the plurality of screens. Insertion vector evaluation unit 1 Controls If so that image quality degradation does not occur at the screen boundary.
- FIG. 7 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to the fourth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit 14. And a liquid crystal display panel 15, a remote control light receiving unit 16, and a control unit 17, and further, the FRC unit 10 includes a motion beta detection unit l le, an interpolation vector evaluation unit l lf, an interpolation frame generation unit 12b, And a time base converter 12d.
- the remote control light receiving unit 16 receives a remote control signal transmitted from a remote control (remote control device) (not shown) and outputs it to the control unit 17.
- the control unit 17 analyzes each remote control signal received by the remote control light receiving unit 16 to control each unit in accordance with a user operation instruction. When the multi-screen display is instructed by the user, the control unit 17 controls the screen synthesizing unit 13 to synthesize a desired number of image signals and display the multi-screen.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signals generated by the screen composition to the FRC unit 10.
- the control unit 17 outputs screen boundary information indicating the boundary positions of the plurality of screens combined by the screen combining unit 13 to the interpolation vector evaluation unit 1 If.
- the interpolation vector evaluation unit 1 If forcibly sets the interpolation vector of the interpolation block including the screen boundary part to 0 vector for each of a plurality of screens based on the screen boundary information from the control unit 17. In addition, do not evaluate motion vectors that have a value of V beyond the screen boundary. Either of these two methods can be performed.
- the control unit 17 gives flag information to the interpolation block including the screen boundary portion. This flag information is stored in the interpolation block. This flag is used to prevent the interpolation vector from being used, and is controlled so that the output of the interpolation vector of the interpolation block to which the flag information is assigned becomes a 0 vector. In this way, by making the interpolation vector at the screen boundary part 0 vector, it is possible to prevent motion compensation interpolation from being performed at the screen boundary part.
- the motion compensation type FRC processing can improve the quality of the video, and multiple image signals can be combined into multiple screens.
- the motion between different screens can be controlled by appropriately controlling the interpolation vector evaluation unit 1 If of the FRC unit 10 for the screen boundary part based on the screen boundary information for distinguishing each of the plurality of screens. It is possible to suppress the failure of the interpolated image due to correction errors, etc., and to prevent image quality degradation at the screen boundary due to motion compensation type FRC processing.
- the FRC section 10 when a plurality of images are combined and displayed on a multi-screen, the FRC section 10 is applied to the screen boundary portion based on the screen boundary information for distinguishing each of the plurality of screens.
- the interpolated frame generation unit 12b is controlled so as not to cause image quality degradation at the screen boundary.
- FIG. 8 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to the fifth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode drive unit 14. And a liquid crystal display panel 15, a remote control light receiving unit 16, and a control unit 17, and further, the FRC unit 10 includes a motion beta detection unit l le, an interpolation vector evaluation unit l lf, an interpolation frame generation unit 12b, And a time base converter 12d.
- the remote control light receiving unit 16 receives a remote control signal transmitted from a remote control (remote control device) (not shown) and outputs it to the control unit 17.
- the control unit 17 analyzes each remote control signal received by the remote control light receiving unit 16 to control each unit in accordance with a user operation instruction. When the multi-screen display is instructed by the user, the control unit 17 controls the screen synthesizing unit 13 to synthesize a desired number of image signals and display the multi-screen.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signal generated by the screen composition to the FRC unit 10.
- the control unit 17 Screen boundary information indicating the boundary positions of the plurality of screens synthesized by the surface synthesis unit 13 is output to the interpolation frame generation unit 12b.
- the interpolation frame generation unit 12b Based on the screen boundary information from the control unit 17, the interpolation frame generation unit 12b forcibly inserts the interpolation vector of the interpolation block including the screen boundary portion as a 0 vector for each of a plurality of screens. Generate an inset image.
- the interpolation vector at the screen boundary portion to 0, it is possible to prevent motion compensation interpolation from being performed at the screen boundary portion.
- the motion compensation type FRC processing can improve the moving image quality, and multiple image signals can be combined into multiple screens.
- the motion between different screens can be controlled by appropriately controlling the interpolation frame generation unit 12b of the FRC unit 10 for the screen boundary part based on the screen boundary information for distinguishing each of the plurality of screens. It is possible to suppress the failure of the interpolated image due to a correction error, and to prevent the image quality deterioration at the screen boundary due to the motion compensation type FRC processing.
- the sixth embodiment of the present invention includes a linear interpolation / interpolation processing unit on a path different from the input path to the FRC unit 10, and combines a plurality of images and displays a plurality of screens. Based on the screen boundary information for distinguishing each, the output for the screen boundary part is switched to the linear interpolation processing unit side, and the image signal subjected to linear interpolation only at the screen boundary part is interpolated. Is. In other words, the boundary portion where each synthesized screen is adjacent is switched to frame rate conversion by performing linear interpolation processing rather than performing interpolation processing by motion compensation.
- FIG. 9 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to the sixth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit 14. , Liquid crystal display panel 15, remote control light receiving unit 16, control unit 17, switching unit 18, path 19 provided separately from the input path to FRC unit 10, and linear interpolation interpolation processing unit on path 19 And 20 are configured.
- the switching unit 18 is provided in the subsequent stage of the FRC unit 10 and outputs an image signal (motion-corrected image) from the FRC unit 10 according to the screen boundary information from the control unit 17, or from the linear interpolation processing unit 20. Switch whether to output the image signal (linear interpolation image).
- the switching unit 18 is switched to the path 19 (linear interpolation processing unit 20) side for the screen boundary part, so that the input image signal Control is performed so that a display image signal generated by interpolating an image signal subjected to linear interpolation processing between frames is output to the liquid crystal display panel 15.
- the linear interpolation processing unit 20 receives the input image signal, and performs a process of inserting an interpolation frame subjected to the linear interpolation process into the screen boundary portion of the input image signal.
- the switching unit 18 is switched to the FRC unit 10 side, and FRC processing (motion compensation frame interpolation processing) is performed between frames of the input image signal.
- the displayed display image signal is output to the liquid crystal display panel 15.
- linear interpolation processing is performed by performing linear interpolation based on the frame interpolation ratio a from the signal of the previous frame and the signal of the current frame. An insertion frame is obtained.
- a memory is provided on a path different from the input path to the FRC unit 10, and when a plurality of images are combined and displayed on a multi-screen, each of the plurality of screens is distinguished. Based on the screen boundary information, the output for the screen boundary part is switched to the memory side, and the image signal of the same frame is repeatedly read out from the memory multiple times only at the screen boundary part, and the frame rate is converted. .
- the interpolated processing by motion compensation is not performed on the boundary portion where each composite screen is adjacent, and the input image signal is continuously output at high speed to convert the frame rate and display it on the liquid crystal display panel 15. It is switched as follows.
- FIG. 10 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the seventh embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit. 14, Liquid crystal display panel 15, Remote control light receiving unit 16, Control unit 17, Switching unit 18, and input to FRC unit 10 A path 19 provided separately from the path and a memory 21 on the path 19 are provided.
- the switching unit 18 is provided in the subsequent stage of the FRC unit 10 and outputs the image signal (motion correction image) from the FRC unit 10 according to the screen boundary information from the control unit 17. Alternatively, it is switched whether to output the image signal of the subsequent frame.
- the switching unit 18 is switched to the path 19 (memory 21) side, so that Control is performed so that the image signal of the previous or subsequent frame is repeatedly read from the memory 21 and inserted, and the generated display image signal is output to the liquid crystal display panel 15.
- the memory 21 stores input image signals, and the input image signals are repeatedly read out.
- the switching unit 18 is switched to the FRC unit 10 side, and a display image subjected to FRC processing (motion compensation frame interpolation processing) between frames of the input image signal. The signal is output to the liquid crystal display panel 15.
- the screen boundary portion is based on the screen boundary information for distinguishing each of the plurality of screens.
- the correction strength of the motion correction process in the interpolation frame generation unit is configured to be variable.
- the image processing apparatus includes an interpolation frame generation unit that generates an interpolation frame by weighted addition of an image signal subjected to motion correction processing and an image signal subjected to linear interpolation processing at a predetermined ratio. The weighted addition ratio is changed for the screen boundary part where each composite screen is adjacent.
- FIG. 11 is a block diagram showing a configuration example of a main part of the FRC unit 10 according to the eighth embodiment of the present invention.
- the frame generation unit 12 of the FRC unit 10 includes an interpolation frame memory 12a, an interpolation
- the frame generation unit 12b is further provided with a correction strength varying unit 12e that varies the correction strength of the motion correction processing in the FRC unit 10.
- V is the interpolation vector
- ⁇ is the frame interpolation
- 8 indicates the correction strength (weighted addition ratio).
- frame interpolation processing methods for example, frame interpolation by linear interpolation between two frames and frame interpolation using motion vectors (motion correction interpolation) are known.
- the former obtains an interpolated frame by linearly interpolating the signal of the previous frame, the signal of the current frame, and the force with the frame interpolation ratio ⁇ .
- the interpolation vector V is detected from the motion vector between the previous frame image and the current frame image, and the value (inner The interpolation vector V) is divided by the frame interpolation ratio a, and a weighted addition of the signal obtained by shifting the previous frame image by the amount of a V and the current frame image shifted by (1 a) V Get the insertion frame. If this motion compensation interpolation is used, the motion image is captured and corrected for motion, so it is possible to obtain good image quality without degradation in resolution. May end up.
- the frame generation unit 12 is provided with the correction intensity varying unit 12e.
- the correction strength varying unit 12e varies the weighted addition ratio j8 with respect to the screen boundary portion.
- This weighted addition ratio ⁇ 8 is a ratio at the time of weighted addition of the image signal subjected to the motion correction process and the image signal subjected to the linear interpolation process.
- the interpolation frame generation unit 12b of the present embodiment generates an interpolation frame by performing weighted addition of linear interpolation and motion correction interpolation on the screen boundary portion according to the weighted addition ratio j8.
- 8 1 is applied to the area other than the screen boundary, and the image signal subjected to motion correction is interpolated to improve the video quality.
- the weighted addition ratio / 3 can be arbitrarily variably set, it may be set to a substantially intermediate value between 0 and 1. As a result, it is possible to control the interpolated frame image so as not to deteriorate the image quality of the screen boundary part while performing the motion correction. Appropriate improvements can be made.
- the correction strength varying process in the FRC unit 10 may be performed by a deviation method, that is, a method of performing in pixel units or a method of performing in block (region) units! [0126] In this way, when a plurality of image signals are combined and displayed on a multi-screen, the FRC is applied to the screen boundary portion based on the screen boundary information for distinguishing each of the plurality of screens. Since the correction strength of motion correction processing in can be varied (can be weakened), the effects of motion vector detection errors between different screens, motion correction errors, etc. are reduced, and screens resulting from motion compensation type FRC processing It is possible to effectively suppress image quality degradation at the boundary.
- FIG. 12 is a flowchart for explaining an example of an image display method by the image display device of the present invention.
- the screen compositing unit 13 included in the image display device inputs a plurality of image signals (step S1), and determines a screen compositing position (a screen boundary for each of the plurality of screens) that matches the motion detection block boundary (In step S2), a plurality of screens are synthesized according to the synthesis position to generate a desired multi-screen display image signal (step S3).
- the FRC unit 10 performs a motion correction frame interpolation process on the image signal synthesized on the screen (step S4), and displays and outputs an image from the liquid crystal display panel 15 (step S5).
- FIG. 13 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- the screen composition unit 13 included in the image display device synthesizes a plurality of screens for displaying a plurality of image signals in accordance with a control signal from the control unit 17 to generate a desired multi-screen display image signal.
- Generate step S11
- the FRC unit 10 determines whether or not the processing target is the pixel (or block) force of each of the plurality of screens combined by the screen combining unit 13 based on the screen boundary information from the control unit 17.
- the motion correction processing for the screen boundary portion is controlled to prevent the interpolation image from being broken due to a motion vector detection error, a motion correction error, or the like (step S12).
- the motion compensation processing is controlled by controlling any one of the motion vector detection unit lle, the interpolation battle evaluation unit 1 If, and the interpolation frame generation unit 12b included in the FRC unit 10. It is possible to apply methods such as not selecting initial vectors and Z or motion vectors that cross the screen boundary in the part, and setting the motion vector or interpolation vector to 0 in the screen boundary part.
- the image display device determines whether or not the processing power is applied to all the pixels (or blocks) in one display screen (step S13), and if the processing is completed (YES), An image is displayed and output from the liquid crystal display panel 15 (step S14). In step S13, if the process is not completed (NO), the process returns to step S12 and the process is repeated. For areas other than the screen boundary, the FRC unit 10 performs normal motion correction processing.
- FIG. 14 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- the screen synthesis unit 13 provided in the image display device generates a desired multi-screen display image signal by synthesizing a plurality of screens for displaying a plurality of image signals in response to a control signal from the control unit 17.
- the FRC unit 10 is based on the screen boundary information from the control unit 17!
- it is determined whether the processing target is the pixel (or block) force of the screen boundary portion of each of the plurality of screens synthesized by the screen synthesis unit 13, and the image signal subjected to linear interpolation processing is applied to the screen boundary portion. Is controlled to be interpolated (step S22).
- the image display device determines whether or not the force has been applied to all pixels (or blocks) in one display screen (step S23), and if the processing is completed (if YES) ), And outputs an image from the liquid crystal display panel 15 (step S24). In step S23, if the process is not completed (NO), the process returns to step S22 and is repeated. Note that motion correction processing by the FRC unit 10 is performed for areas other than the screen boundary.
- FIG. 15 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- the screen synthesis unit 13 provided in the image display device generates a desired multi-screen display image signal by synthesizing a plurality of screens for displaying a plurality of image signals in response to a control signal from the control unit 17.
- the FRC unit 10 is based on the screen boundary information from the control unit 17!
- step S32 it is determined whether the processing target is the pixel (or block) force of the screen boundary portion of each of the plurality of screens combined by the screen combining unit 13, and the screen boundary For the portion, control is performed so that the image signal of the original frame is inserted (step S32).
- step S33 determines whether or not the processing power is applied to all pixels (or blocks) in one display screen (step S33), and if the processing is completed (YES), An image is displayed and output from the liquid crystal display panel 15 (step S34). In step S33, if the process is not completed (NO), the process returns to step S32 and the process is repeated. Note that motion correction processing by the FRC unit 10 is performed for areas other than the screen boundary.
- FIG. 16 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- the screen synthesis unit 13 provided in the image display device generates a desired multi-screen display image signal by synthesizing a plurality of screens for displaying a plurality of image signals in response to a control signal from the control unit 17.
- the FRC unit 10 is based on the screen boundary information from the control unit 17!
- it is determined whether the processing target is the pixel (or block) force of the screen boundary portion of each of the plurality of screens combined by the screen combining unit 13, and the correction strength of the motion correction processing is reduced for the screen boundary portion.
- Step S4 2).
- step S43 determines whether or not the processing force is applied to all the pixels (or blocks) in one display screen (step S43), and if the processing is completed (YES), An image is displayed and output from the liquid crystal display panel 15 (step S44).
- step S43 if the process is not completed (NO), the process returns to step S42 and the process is repeated. For areas other than the screen boundary, the correction strength of the motion correction process in the FRC section 10 is increased as usual.
- the motion detection block boundary and the boundary of the plurality of screens are matched to cause the FRC process. It is possible to prevent image quality deterioration at the screen boundary.
- motion compensation processing can be appropriately controlled for each screen boundary portion of multiple screens, it is possible to prevent image quality degradation at the screen boundary portion due to FRC processing.
- one FRC circuit can process multiple screens, it is possible to effectively improve the image quality of multi-screen display images at a reduced cost.
- the ninth embodiment of the present invention disables the motion correction processing of the FRC unit 10 when a user instructs a multi-screen display that combines and displays a plurality of screens for displaying a plurality of image signals. Therefore, the output of the motion vector detection unit lie is forcibly set to 0 vector.
- FIG. 17 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the first embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, an electrode driving unit. 14, a liquid crystal display panel 15, a remote control light receiving unit 16, a control unit 17, and a switching unit 22.
- the switching unit 22 is provided between the motion vector detection unit lie in the FRC unit 10 and the interpolation vector evaluation unit 1 If, and in accordance with an instruction from the control unit 17, the motion vector from the motion vector detection unit lie. To 0 vector 23.
- the remote control light receiving unit 16 receives a remote control signal transmitted from a remote control (remote control device) (not shown) and outputs it to the control unit 17.
- the control unit 17 analyzes each remote control signal received by the remote control light receiving unit 16 to control each unit in accordance with a user operation instruction.
- the control unit 17 controls the screen synthesizing unit 13 to synthesize a desired number of image signals and display the multi-screen.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signals generated by the screen composition to the FRC unit 10.
- the control unit 17 is Multi-screen display ONZOFF information indicating that the screen display has been turned ONZOFF is output to the switching unit 22. That is, the control unit 17 performs control so as to invalidate the motion correction processing in the FRC unit 10 when the user gives an instruction for multi-screen display.
- the driving frequency of the liquid crystal display panel 15 is the frame frequency converted by the FRC unit 10. Therefore, when the image signal force FRC unit 10 input at a frame frequency of 60 Hz is converted to a frame frequency of 120 Hz, the drive frequency of the liquid crystal display panel 15 is 120 Hz. However, when frame frequency conversion by FRC processing is not performed and the input image signal is displayed and output as it is, the drive frequency of the liquid crystal display panel 15 is the frame frequency of the input image signal.
- the control unit 17 switches the switching unit 22 to the 0-vector 23 side to force the motion vector detected by the motion vector detection unit 1 to 0. Replace with a vector.
- the switching unit 22 is switched to the motion vector detection unit l ie side, and the motion vector detected by the motion vector detection unit l ie is transferred to the interpolation vector evaluation unit 1 If. input.
- the motion compensation type FRC processing can improve the quality of the moving image, and when performing multi-screen display, the motion vector is set to zero and the motion is moved. By disabling the correction process, it prevents the interpolation image from being broken due to motion vector detection errors between different screens, motion correction errors, etc., and image quality degradation at the screen boundary due to motion compensation type FRC processing Can be prevented.
- the tenth embodiment of the present invention disables the motion correction processing of the FRC unit 10 when a user instructs a multi-screen display that combines and displays a plurality of screens for displaying a plurality of image signals. Therefore, the interpolation vector from the interpolation vector evaluation unit 1 If is set to 0 vector so that interpolation between pixels at different positions does not occur.
- FIG. 18 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the tenth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit. 14, a liquid crystal display panel 15, a remote control light receiving unit 16, a control unit 17, and a switching unit 22.
- the switching unit 22 includes an interpolation vector evaluation unit 1 If in the FRC unit 10 and an interpolation frame generation unit 12b. The interpolation vector from the interpolation vector evaluation unit 1 If is switched to the 0 vector 23 according to the instruction from the control unit 17.
- the remote control light receiving unit 16 receives a remote control signal transmitted from a remote control (remote control device) (not shown) and outputs it to the control unit 17.
- the control unit 17 analyzes each remote control signal received by the remote control light receiving unit 16 to control each unit in accordance with a user operation instruction. When the multi-screen display is instructed by the user, the control unit 17 controls the screen synthesizing unit 13 to synthesize a desired number of image signals and display the multi-screen.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signals generated by the screen composition to the FRC unit 10. Further, the control unit 17 outputs multi-screen display ONZOFF information indicating that the multi-screen display is turned ONZOFF to the switching unit 22. That is, the control unit 17 performs control so as to invalidate the motion correction processing in the FRC unit 10 when the user gives an instruction for multi-screen display.
- the control unit 17 switches the switching unit 22 to the 0-vector 23 side, and the interpolation vector evaluation unit 1 If the interpolation vector assigned by the If is 0-based. Make a tuttle.
- the switching unit 22 is switched to the interpolation beta evaluation unit 1 If side, and the interpolation vector assigned by the interpolation vector evaluation unit 1 If is interpolated. Input to the frame generator 12b.
- the motion compensation process is invalidated by forcibly setting the interpolation vector to 0 vector, and as in the ninth embodiment, between different screens. It is possible to suppress the failure of the interpolated image due to motion vector detection errors, motion correction errors, etc., and to effectively prevent image quality degradation due to motion compensation type FRC processing.
- a route for bypassing the FRC unit 10 is provided, and a user is instructed to display a multi-screen display by combining a plurality of screens for displaying a plurality of image signals.
- the input image signal is input to the detour path side, and the drive frequency of the liquid crystal display panel 15 is changed in accordance with the frame frequency of the input image signal. That is, when performing multi-screen display, the frame rate conversion is not performed and the input image signal is switched to be displayed and output on the liquid crystal display panel 19 as it is.
- FIG. 19 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the eleventh embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit. 14, a liquid crystal display panel 15, a remote control light receiving unit 16, a control unit 17, a switching unit 22, and a path 19 for bypassing the FRC unit 10.
- the switching unit 22 is provided before the FRC unit 10 and switches whether to input the input image signal to the force path 19 that inputs the FRC unit 10 in accordance with an instruction from the control unit 17.
- the remote control light receiving unit 16 receives a remote control signal transmitted from a remote control (remote control device) (not shown) and outputs it to the control unit 17.
- the control unit 17 analyzes each remote control signal received by the remote control light receiving unit 16 to control each unit in accordance with a user operation instruction. When the multi-screen display is instructed by the user, the control unit 17 controls the screen synthesizing unit 13 to synthesize a desired number of image signals and display the multi-screen.
- the screen composition unit 13 performs screen composition for displaying a plurality of image signals on a plurality of screens, and outputs the image signals generated by the screen composition to the FRC unit 10. Further, the control unit 17 outputs multi-screen display ONZOFF information indicating that the multi-screen display is turned ONZOFF to the switching unit 22. That is, the control unit 17 performs control so that the original frame image signal is output as it is when a multi-screen display instruction is given by the user.
- the control unit 17 switches the switching unit 22 to the path 19 side to bypass the FRC unit 10.
- the switching unit 22 is switched to the FRC unit 10 side, and FRC processing (motion compensation frame interpolation processing) is performed on the input image signal.
- the switching unit 22 may be provided after the FRC unit 10 so that the output signal of the FRC unit 10 and the output signal of the path 19 are switched and output to the liquid crystal display panel 15.
- control unit 17 can change the drive frequency of the liquid crystal display panel 15 and inputs an input image signal to the path 19 side when a multi-screen display instruction is given.
- the drive frequency of the liquid crystal display panel 15 is changed in accordance with the frame frequency.
- FIG. 20 is a diagram showing the relationship between input data and output data according to the eleventh embodiment of the present invention.
- Figure 20 (A) shows the input data to route 19
- Figure 20 (B) shows the data from route 19.
- the display time per frame is about 16.7 ms.
- the control unit 17 controls the electrode drive unit 14 which is a display driver to change the drive frequency of the liquid crystal display panel 15 from 120 Hz to 60 Hz, and the input data is changed to 60 Hz as shown in FIG. It is output from path 19 without converting the frame rate.
- the liquid crystal display panel 15 displays the frame output from the path 19 without converting the number of frames at a driving frequency of 60 Hz, the display time per frame at this time should be approximately 16.7 ms. Become.
- motion compensation type FRC processing can improve the video quality, and when multi-screen display is performed, the FRC processing is bypassed and the frame rate is bypassed. By prohibiting the conversion itself, it is possible to effectively prevent image quality degradation caused by motion compensated FRC processing.
- a route for bypassing the FRC unit 10 is provided, and a user is instructed to display a multi-screen display by combining a plurality of screens for displaying a plurality of image signals.
- the input image signal is input to the detour path side, the input image signal is stored in the memory on the path, and the image signal of the same frame is repeatedly read out from the memory at a high speed several times to convert the frame rate.
- the frame rate conversion is performed by continuously outputting the input image signal at a high speed without performing the frame rate conversion of the motion compensation type, and the display is switched to display on the liquid crystal display panel 15.
- FIG. 21 is a block diagram showing a configuration example of a main part of the liquid crystal display device according to the twelfth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit. 14, a liquid crystal display panel 15, a remote control light receiving unit 16, a control unit 17, a switching unit 22, a path 19 for bypassing the FRC unit 10, and a memory 21 on the path 19.
- the switching unit 22 is provided in the preceding stage of the FRC unit 10 and switches whether to input an input image signal to the FRC unit 10 or to the path 19 in accordance with an instruction from the control unit 17.
- the control unit 17 passes the switching unit 22 through the route 1 Switch to the 9 side, bypass the processing of the FRC unit 10, and store the input image signal in the memory 21. Thereafter, the same frame is repeatedly read from the memory 21 a plurality of times, and frame insertion processing is performed. If no instruction for multi-screen display is given, the switching unit 22 is switched to the FRC unit 10 side, and FRC processing (motion compensation frame interpolation processing) is performed on the input image signal.
- the switching unit 22 may be provided after the FRC unit 10 so that the output signal of the FRC unit 10 and the output signal of the memory 21 are switched and output to the liquid crystal display panel 15.
- the drive frequency of the liquid crystal display panel 15 is not changed and remains 120 Hz.
- the control unit 17 and the memory 21 convert the number of frames of the input image signal by inserting the image signal of the previous or subsequent frame between the frames of the input image signal. Configure the means. That is, the frame rate (number of frames) of the display image signal input to the electrode drive unit 14 is always the same.
- FIG. 22 is a diagram showing the relationship between input data and output data according to the twelfth embodiment of the present invention.
- 22A shows the input data to the path 19
- FIG. 22B shows the output data from the path 19.
- Fig. 22 (A) when an input image signal (input data) is input to path 19 at a frame frequency of 60 Hz, the display time per frame is about 16.7 ms.
- the input data is stored in the memory 21 and the frame image signal (frame A in the figure) read out repeatedly from the memory 21 at twice the speed is output as shown in Fig. 22 (B).
- the input data is stored in the memory 21 and the frame image signal (frame A in the figure) read out repeatedly from the memory 21 at twice the speed is output as shown in Fig. 22 (B).
- the liquid crystal display panel 15 displays the output data in which the image signal of the same frame is inserted at the drive frequency of 120Hz. Since the number of frames is converted by repeatedly reading the same frame twice, the display time per frame at this time is about 8.3 ms.
- a path for bypassing the FRC unit 10 is provided, and a plurality of paths are provided.
- a multi-screen display that combines and displays a plurality of screens for displaying an image signal is instructed by the user
- the input image signal is input to the detour path side, and the input image signal is linear on the path. It is input to the interpolation processing unit, and the image signal subjected to linear interpolation is interpolated.
- switching to frame rate conversion is performed by performing linear interpolation processing rather than performing interpolation processing by motion compensation.
- FIG. 23 is a block diagram illustrating an exemplary configuration of a main part of a liquid crystal display device according to a thirteenth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit. 14, a liquid crystal display panel 15, a remote control light receiving unit 16, a control unit 17, a switching unit 22, a path 19 for bypassing the FRC unit 10, and a linear interpolation interpolation processing unit 20 on the path 19 It is configured .
- the switching unit 22 is provided in the preceding stage of the FRC unit 10 and switches between input force of the input image signal to the FRC unit 10 and input to the path 19 in accordance with an instruction from the control unit 17.
- the control unit 17 switches the switching unit 22 to the path 19 side, bypasses the FRC unit 10, and linearly interpolates the input image signal.
- the linear interpolation processing unit 20 inserts an interpolation frame that has been subjected to linear interpolation processing between frames. If no instruction for multi-screen display is given, the switching unit 22 is switched to the FRC unit 10 side, and FRC processing (motion compensation frame interpolation processing) is performed on the input image signal.
- the switching unit 22 may be provided after the FRC unit 10 so that the output signal of the FRC unit 10 and the output signal of the linear interpolation processing unit 20 are switched and output to the liquid crystal display panel 15.
- the drive frequency of the liquid crystal display panel 15 is not changed and remains 120 Hz. That is, the frame rate (number of frames) of the display image signal input to the electrode drive unit 14 is always the same.
- the linear interpolation processing unit 20 converts the number of frames of the input image signal by interpolating the image signal subjected to the linear interpolation process between frames of the input image signal.
- the means to do is comprised. Note that, as described in Non-Patent Document 2 above, linear interpolation processing obtains an interpolated frame by performing linear interpolation at a frame interpolation ratio a from the signal of the previous frame and the signal of the current frame. Is. FIG.
- FIG. 24 is a diagram showing the relationship between input data and output data according to the thirteenth embodiment of the present invention.
- FIG. 24 (A) shows the input data to the path 19, and
- FIG. 24 (B) shows the output data from the path 19.
- the display time per frame is about 16.7 ms.
- the above input data is input to the linear interpolation processing unit 20 and, as shown in FIG. 24 (B), the image signal (in the figure) that has undergone linear interpolation between frames (here, between frame A and frame B). , Frame A + B) is interpolated and output.
- the liquid crystal display panel 15 displays the output data in which the image signal subjected to the linear interpolation processing is interpolated at a driving frequency of 120 Hz. Since the number of frames is converted by interpolation of the image signal subjected to linear interpolation processing, the display time per frame at this time is about 8.3 ms.
- a path for bypassing the FRC unit 10 is provided, and a user is instructed to display a multi-screen display by combining a plurality of screens for displaying a plurality of image signals.
- an input image signal is input to the detour path side, the input image signal is input to a black level signal insertion processing unit on the path, and a predetermined monochrome image signal such as a black level signal is inserted. is there.
- switching is performed so that the frame rate is converted by performing a monochrome image insertion process rather than performing an interpolation process by motion compensation.
- FIG. 25 is a block diagram showing a configuration example of a main part of a liquid crystal display device according to a fourteenth embodiment of the present invention.
- the liquid crystal display device includes an FRC unit 10, a screen synthesis unit 13, and an electrode driving unit. 14, liquid crystal display panel 15, remote control light receiving unit 16, control unit 17, switching unit 22, path 19 for bypassing FRC unit 10, and black level signal insertion processing unit 24 on path 19 Composed Yes.
- the switching unit 22 is provided in the preceding stage of the FRC unit 10, and switches between input force of the input image signal to the FRC unit 10 and input to the path 19 in accordance with an instruction from the control unit 17.
- the control unit 17 switches the switching unit 22 to the path 19 side, bypasses the FRC unit 10, and inputs the input image signal to the black level signal insertion processing unit 24.
- the black level signal insertion processing unit 24 for example, compresses the input image signal on the time axis (frame rate conversion) using a memory, and inserts a predetermined monochrome image signal such as a black level signal between the input frames.
- the switching unit 22 is switched to the FRC unit 10 side, and FRC processing (motion compensation frame interpolation processing) is performed on the input image signal.
- the switching unit 22 may be provided after the FRC unit 10 so that the output signal of the FRC unit 10 and the output signal of the black level signal insertion processing unit 24 are switched and output to the liquid crystal display panel 15.
- the drive frequency of the liquid crystal display panel 15 is not changed and remains 120 Hz. That is, the frame rate (number of frames) of the display image signal input to the electrode drive unit 14 is always the same.
- the black level signal insertion processing unit 24 inserts a predetermined monochromatic image signal such as a black level signal between frames of the input image signal, so that the frame of the input image signal is displayed. It constitutes a means for converting numbers.
- the electrode driver 14 may be configured to apply a black writing voltage to the liquid crystal display panel 15 for a predetermined period (1Z120 seconds in this example).
- FIG. 26 is a diagram showing the relationship between input data and output data according to the fourteenth embodiment of the present invention.
- FIG. 26 (A) shows the input data for path 19, and
- FIG. 26 (B) shows the output data for path 19.
- the display time per frame is about 16.7 ms.
- the above input data is input to the black level signal insertion processing unit 24, and as shown in FIG. 26 (B), the black level signal (colored black in the figure) is used between frames (here, between frame A and frame B). Frame) is inserted and output.
- the liquid crystal display panel 15 displays the output data with the black level signal inserted at a drive frequency of 120 Hz. Since the number of frames is converted by inserting the black level signal, the display time per frame at this time is about 8.3 ms.
- the original image of the input frame is divided into a plurality of frame images at a predetermined luminance ratio, and the frame rate is converted. Even if you try to maintain the effect of improving video quality while preventing image quality degradation caused by motion-compensated FRC processing.
- the motion correction in the interpolation frame generation unit is performed when a user instructs a multi-screen display that combines and displays a plurality of screens for displaying a plurality of image signals.
- the correction intensity of the process is configured to be variable.
- the image processing apparatus includes an interpolation frame generation unit that generates an interpolation frame by weight-adding the image signal subjected to the motion correction process and the image signal subjected to the linear interpolation process at a predetermined ratio. When performing multi-screen display, the weighted addition ratio is varied.
- FIG. 27 is a block diagram showing a configuration example of main parts of the FRC unit 10 according to the fifteenth embodiment of the present invention.
- the frame generation unit 12 of the FRC unit 10 includes an interpolation frame memory 12a, an interpolation
- the frame generation unit 12b is further provided with a correction strength varying unit 12e that varies the correction strength of the motion correction processing in the FRC unit 10.
- V is an interpolation vector
- ⁇ is a frame interpolation ratio
- 8 is a correction strength (weighted addition ratio).
- the interpolation vector V is detected from the motion vector between the previous frame image and the current frame image, and the value (inner vector) is detected.
- V) divided by the frame interpolation ratio a a
- the weighted addition of the signal obtained by shifting the previous frame image by the size of V and the current frame image shifted by (1) V obtain. If this motion compensation interpolation is used, the motion image itself is captured and the motion compensation is performed, so that it is possible to obtain good image quality without degradation in resolution.However, this process deteriorates the image quality of the multi-screen display video. May end up.
- the frame generation unit 12 is provided with the correction intensity varying unit 12e.
- the correction intensity varying unit 12e varies the weighted calorie calculation ratio ⁇ 8 when a multi-screen display is instructed by the user.
- 8 is a ratio when the image signal subjected to the motion correction process and the image signal subjected to the linear interpolation process are weighted and added.
- the interpolation frame generation unit 12b of the present embodiment generates an interpolation frame by performing weighted addition of linear interpolation and motion correction interpolation according to the weighted addition ratio j8.
- the weighted addition ratio / 3 can be variably set arbitrarily, it may be set to a value approximately in the middle of 0 to 1. As a result, it is possible to control image quality deterioration due to motion correction errors while also performing motion correction in the interpolated frame image. Both image quality deterioration due to motion blur and image quality deterioration due to motion correction errors can be controlled. Can be appropriately improved.
- the correction strength of the motion correction process in FRC The degree of motion can be varied (it can be weakened) to reduce the effects of motion vector detection errors, motion correction errors, etc., and effectively suppress image quality degradation caused by motion compensation FRC processing. Can do.
- FIG. 28 is a flowchart for explaining an example of an image display method by the image display device of the present invention.
- the image display device determines, based on the received remote control signal, whether or not a multi-screen display is instructed by the user, that is, whether or not the force is a combination of multiple screens for displaying multiple image signals.
- Step S51 If it is determined that a multi-screen display instruction has been given (YES), the motion correction process of the FRC section 10 is invalidated by setting the motion vector or interpolation vector to zero. (Step S52).
- step S51 If it is determined in step S51 that the user has not instructed multi-screen display (in the case of NO), the motion correction process of the FRC unit 10 is executed as usual (step S53). The image signal with the frame frequency converted in this way is displayed and output from the liquid crystal display panel 15 (step S54).
- FIG. 29 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- the image display device determines, based on the received remote control signal, whether or not a multi-screen display is instructed by the user, that is, whether or not the force is a combination of a plurality of screens for displaying a plurality of image signals. (Step S61), if it is determined that a multi-screen display instruction has been given (YES), the motion compensation frame interpolation process of the FRC section 10 is bypassed and the input image signal is input to another path 19 (Step S62).
- the interpolation of the image signal subjected to the linear interpolation process the inter-frame insertion of the image signal of the same frame, the black level signal, etc.
- Processes such as changing the drive frequency of the liquid crystal display panel 15 by outputting either the inter-frame insertion process and outputting the image signal after the frame rate conversion, or outputting the input image signal as it is I do.
- step S61 If it is determined in step S61 that the user has not instructed multi-screen display (in the case of NO), an image subjected to interpolation processing by motion compensation in the FRC unit 10 is determined. An image signal is output (step S63). Finally, the image is displayed and output from the liquid crystal display panel 15 (step S64).
- FIG. 30 is a flowchart for explaining another example of the image display method by the image display device of the present invention.
- the image display device determines, based on the received remote control signal, whether or not a multi-screen display is instructed by the user, that is, whether or not the force is a combination of a plurality of screens for displaying a plurality of image signals. If it is determined that a multi-screen display instruction has been issued (YES) (step S71), the correction strength of the motion correction process in the FRC section 10 is varied (weak) (step S72).
- step S71 If it is determined in step S71 that the user has not instructed multi-screen display (in the case of NO), the correction strength of the motion correction process in the FRC unit 10 is increased as usual (step S73). . The image signal with the frame frequency converted in this way is displayed and output from the liquid crystal display panel 15 (step S74).
- the image signal synthesized by the screen synthesis unit 13 is not limited to a television broadcast signal, but may be an image signal reproduced from an external media force.
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Television Systems (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
フレームレート変換(FRC)部を備えた画像表示装置において、複数の画面を合成した画像を表示する際にFRC処理に起因する画面境界部分の画質劣化を防止する。画像表示装置は、入力画像信号のフレーム間に動き補正処理を施した画像信号を内挿することにより入力画像信号のフレーム数を変換するFRC部10、複数の画面を合成する画面合成部13を備える。画面合成部13は、複数の画面を合成した画像を表示する際に、FRC部10で動き補正処理を施す際の動き検出ブロック境界と、複数の画面それぞれの画面境界とを一致させて、複数の画面を合成する。
Description
明 細 書
画像表示装置及び方法
技術分野
[0001] 本発明は、フレームレートあるいはフィールドレートを変換する機能を備えた画像表 示装置及び方法に関し、より詳細には、複数の画面を合成した画像を表示する際に おける、動き補償型のレート変換処理に起因する画面境界部分の画質劣化を防止 する画像表示装置及び該装置による画像表示方法に関する。
背景技術
[0002] 動画像を具現する用途に従来力も主として用いられてきた陰極線管(CRT: Catho de Ray Tube)に対して、 LCD (Liquid Crystal Display)は、動きのある画像 を表示した場合に、観る者には動き部分の輪郭がぼけて知覚されてしまうという、所 謂、動きぼけの欠点がある。この動きぼけは、 LCDの表示方式そのものに起因するこ とが指摘されている (例えば、特許文献 1、非特許文献 1参照)。
[0003] 電子ビームを走査して蛍光体を発光させて表示を行う CRTでは、各画素の発光は 蛍光体の若干の残光はあるものの概ねインパルス状になる。これをインパルス型表示 方式という。一方、 LCDでは、液晶に電界を印加することにより蓄えられた電荷が、 次に電界が印加されるまで比較的高い割合で保持される。特に、 TFT方式の場合、 画素を構成するドット毎に TFTスィッチが設けられており、さらに通常は各画素に補 助容量が設けられており、蓄えられた電荷の保持能力が極めて高い。このため、画 素が次のフレームあるいはフィールド(以下、フレームで代表する)の画像情報に基 づく電界印加により書き換えられるまで発光し続ける。これをホールド型表示方式と いう。
[0004] 上記のようなホールド型表示方式においては、画像表示光のインパルス応答が時 間的な広がりを持っため、時間周波数特性が劣化して、それに伴い空間周波数特 性も低下し、動きぼけが生じる。すなわち、人の視線は動くものに対して滑らかに追 従するため、ホールド型のように発光時間が長いと、時間積分効果により画像の動き がぎくしゃくして不自然に見えてしまう。
[0005] 上記のホールド型表示方式における動きぼけを改善するために、フレーム間に画 像を内挿することにより、フレームレート(フレーム数)を変換する技術が知られている 。この技術は、 FRC (Frame Rate Converter)と呼ばれ、液晶表示装置等におい て実用化されている。
[0006] 従来、フレームレートを変換する方法には、単に同一フレームの複数回繰り返し読 み出しや、フレーム間の直線内挿 (線形補間)によるフレーム内挿などの各種の手法 がある(例えば、非特許文献 2参照)。し力しながら、線形補間によるフレーム内挿処 理の場合、フレームレート変換に伴う動きの不自然さ(ジャーキネス、ジャダ一)が発 生するとともに、上述したホールド型表示方式に起因する動きぼけ妨害を十分に改 善することはできず、画質的には不十分なものであった。
[0007] そこで、上記ジャーキネスの影響等をなくして動画質を改善するために、動きべタト ルを用いた動き補償型のフレーム内挿 (動き補正)処理が提案されて!、る。この動き 補正処理によれば、動画像そのものをとらえて補正するため、解像度の劣化がなぐ また、ジャーキネスの発生もなぐ極めて自然な動画を得ることができる。さらに、内挿 画像信号は動き補償して形成されるので、上述したホールド型表示方式に起因する 動きぼけ妨害を十分に改善することが可能となる。
[0008] 前述の特許文献 1には、動き適応的に内挿フレームを生成することにより、表示画 像のフレーム周波数を上げて、動きぼけの原因となる空間周波数特性の低下を改善 するための技術が開示されている。これは、表示画像のフレーム間に内挿する少なく とも 1つの内挿画像信号を、前後のフレームから動き適応的に形成し、形成した内挿 画像信号をフレーム間に内挿して順次表示するようにして 、る。
[0009] 図 31は、従来の液晶表示装置における FRC駆動表示回路の概略構成を示すプロ ック図で、図中、 FRC駆動表示回路は、入力画像信号のフレーム間に動き補正処理 を施した画像信号を内挿することにより入力画像信号のフレーム数を変換する FRC 部 100と、液晶層と該液晶層に走査信号及びデータ信号を印加するための電極とを 有するアクティブマトリクス型の液晶表示パネル 103と、 FRC部 100によりフレームレ ート変換された画像信号に基づいて液晶表示パネル 103の走査電極及びデータ電 極を駆動するための電極駆動部 104と、を備えて構成される。
[0010] FRC部 100は、入力画像信号力も動きベクトル情報を検出する動きベクトル検出部 101と、動きベクトル検出部 101により得られた動きベクトル情報に基づ!/、て内挿フレ ームを生成する内挿フレーム生成部 102とを備える。
[0011] 上記構成において、動きベクトル検出部 101は、例えば、後述するブロックマツチン グ法ゃ勾配法などを用いて動きベクトル情報を求めてもょ 、し、入力画像信号に何ら かの形で動きベクトル情報が含まれている場合、これを利用してもよい。例えば、 MP EG方式を用いて圧縮符号化された画像データには、符号ィ匕時に算出された動画像 の動きベクトル情報が含まれており、この動きベクトル情報を取得する構成としてもよ い。
[0012] 図 32は、図 31に示した従来の FRC駆動表示回路によるフレームレート変換処理を 説明するための図である。 FRC部 100は、動きベクトル検出部 101より出力された動 きベクトル情報を用いた動き補償により、フレーム間の内挿フレーム(図中グレーに色 付けされた画像)を生成し、この生成された内挿フレーム信号を入力フレーム信号と ともに、順次出力することで、入力画像信号のフレームレートを例えば毎秒 60フレー ム(60Hz)から毎秒 120フレーム(120Hz)に変換する処理を行う。
[0013] 図 33は、動きベクトル検出部 101及び内挿フレーム生成部 102による内挿フレー ム生成処理について説明するための図である。動きベクトル検出部 101は、図 32に 示した例えばフレーム # 1とフレーム # 2から勾配法等により動きベクトル 105を検出 する。すなわち、動きベクトル検出部 101は、フレーム # 1とフレーム # 2の 1Z60秒 間に、どの方向にどれだけ動いたかを測定することにより動きベクトル 105を求める。 次に、内挿フレーム生成部 102は、求めた動きベクトル 105を用いて、フレーム # 1と フレーム # 2間に内挿ベクトル 106を割り付ける。この内挿ベクトル 106に基づいてフ レーム # 1の位置から 1Z120秒後の位置まで対象 (ここでは自動車)を動かすことに より、内挿フレーム 107を生成する。
[0014] このように、動きベクトル情報を用いて動き補償フレーム内挿処理を行い、表示フレ ーム周波数を上げることで、 LCD (ホールド型表示方式)の表示状態を、 CRT (イン パルス型表示方式)の表示状態に近づけることができ、動画表示の際に生じる動きぼ けによる画質劣化を改善することが可能となる。
[0015] ここで、上記動き補償フレーム内挿処理においては、動き補正のために動きべタト ルの検出が不可欠となる。この動きベクトル検出の代表的な手法として、例えば、プロ ックマッチング法、勾配法などが提案されている。勾配法においては、連続した 2つの フレーム間で各画素または小さなブロック毎に動きベクトルを検出し、それにより 2つ のフレーム間の内挿フレームの各画素または各小ブロックを内挿する。すなわち、 2 つのフレーム間の任意の位置の画像を正しく位置補正して内挿することにより、フレ ーム数の変換を行う。
特許文献 1:特許第 3295437号明細書
非特許文献 1 :石黒秀一、栗田泰巿郎、「8倍速 CRTによるホールド発光型ディスプ レイの動画質に関する検討」、信学技報、社団法人電子情報通信学会、 EID96-4 (1996— 06)、 p. 19- 26
非特許文献 2 :山内達郎、「テレビジョン方式変換」、テレビジョン学会誌、 Vol. 45、 N o. 12、 pp. 1534- 1543 (1991)
発明の開示
発明が解決しょうとする課題
[0016] ところで、例えば液晶表示装置をはじめとするホールド型の特性を有する画像表示 装置の大型化に伴 、、多数の画像を多画面表示する機能が普及しつつある。
[0017] し力しながら、上述した FRC処理は、多画面を合成した画像に対して行うことは想 定されて 、な 、ため、多画面化したときの各画面境界部分にお!、て 1つの画像から 別の画像への動きベクトルを誤って生成してしまうことによる動き補正のエラーなどが 発生し、多画面の境界部分の内挿画像が破綻して、表示画像の画質を劣化させてし まうことになる。
[0018] 上記画質劣化の防止策として、例えば、多画面を構成する各画像毎に FRC回路を 設けることが考えられる力 FRC回路を画面数分だけ設けるにはコストがかかってし まい、現実的ではない。
このように、多画面表示を行う際の FRC処理において、画面境界部分の画質劣化 を改善するための有効な手立てはこれまで考えられていなかった。
[0019] 本発明は、上述のごとき実情に鑑みてなされたものであり、動き補償型のフレームレ
ート変換 (FRC)部を備えた画像表示装置において、複数の画面を合成して表示す る際に FRC処理に起因する画面境界部分の画質劣化を防止すること、を目的とする 課題を解決するための手段
[0020] 上記課題を解決するために、本発明の第 1の技術手段は、入力画像信号のフレー ム間あるいはフィールド間に、動き補正処理を施した画像信号を内挿することにより、 前記入力画像信号のフレーム数ある 、はフィールド数を変換して、表示パネルに出 力するレート変換手段を備えた画像表示装置であって、複数の画像信号を表示する ための複数の画面を合成する画面合成手段を有し、前記動き補正処理を施す際の 動き検出ブロック境界と、前記複数の画面それぞれの画面境界とを一致させることを 特徴としたものである。
[0021] 第 2の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補正 処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数あるい はフィールド数を変換して、表示パネルに出力するレート変換手段を備えた画像表 示装置であって、複数の画像信号を表示するための複数の画面を合成する画面合 成手段を有し、前記複数の画面それぞれの画面境界部分に対する前記動き補正処 理を制御する制御手段を備えたことを特徴としたものである。
[0022] 第 3の技術手段は、第 2の技術手段において、前記レート変換手段が、前記入力画 像信号に含まれる連続したフレーム間あるいはフィールド間で動きベクトル情報を検 出する動きベクトル検出部と、該検出した動きベクトル情報に基づいて、前記フレー ム間あるいは前記フィールド間に内挿ベクトルを割り付ける内挿ベクトル割付部と、該 割り付けた内挿ベクトルから内挿画像信号を生成する内挿画像生成部と、該生成し た内挿画像信号を前記フレーム間あるいは前記フィールド間に内挿する画像内挿部 とを有することを特徴としたものである。
[0023] 第 4の技術手段は、第 3の技術手段において、前記制御手段が、前記動きベクトル 検出部力 前記画面の境界を越える値をもった動きベクトルを検出しないように制御 することを特徴としたものである。
[0024] 第 5の技術手段は、第 3又は第 4の技術手段において、前記レート変換手段が、動
きベクトルの検出に用いる初期ベクトルを蓄積した初期ベクトルメモリを有し、前記制 御手段は、前記動きベクトル検出部が、前記画面の境界を越える値をもった初期べ タトルを前記初期ベクトルメモリから選択しないように制御することを特徴としたもので ある。
[0025] 第 6の技術手段は、第 3の技術手段において、前記制御手段が、前記動きベクトル 検出部で検出された、前記画面境界部分における動きベクトルを 0ベクトルにするよう に制御することを特徴としたものである。
[0026] 第 7の技術手段は、第 3の技術手段において、前記制御手段が、前記内挿ベクトル 割付部が、前記画面の境界を越える値をもった動きベクトルを評価対象としな 、よう に制御することを特徴としたものである。
[0027] 第 8の技術手段は、第 3の技術手段において、前記制御手段が、前記画面境界部 分における内挿ブロックの内挿ベクトルを 0ベクトルにするように制御することを特徴と したものである。
[0028] 第 9の技術手段は、第 8の技術手段において、前記制御手段が、前記画面境界部 分における内挿ブロックにフラグ情報を付与し、該フラグ情報が付与された内挿プロ ックの内挿ベクトルの出力を 0にすることを特徴としたものである。
[0029] 第 10の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するレート変換手段を備えた画像 表示装置であって、複数の画像信号を表示するための複数の画面を合成する画面 合成手段を有し、前記入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施して!/ヽな ヽ画像信号を挿入することにより、前記入力画像信号のフレー ム数あるいはフィールド数を変換する他のレート変換手段を更に備え、前記複数の 画面それぞれの画面境界部分に対して、前記他のレート変換手段によりフレーム数 あるいはフィールド数が変換された画像信号を、前記表示パネルへ出力することを特 徴としたものである。
[0030] 第 11の技術手段は、第 10の技術手段において、前記他のレート変換手段が、前 記入力画像信号のフレーム間ある ヽはフィールド間に、線形補間処理を施した画像
信号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を 変換するものであることを特徴としたものである。
[0031] 第 12の技術手段は、第 10の技術手段において、前記他のレート変換手段が、前 記複数の画面それぞれの画面境界部分に対して、前記入力画像信号のフレーム間 あるいはフィールド間に、該フレームあるいはフィールドの画像信号を挿入することに より、前記入力画像信号のフレーム数あるいはフィールド数を変換するものであること を特徴としたものである。
[0032] 第 13の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するレート変換手段を備えた画像 表示装置であって、複数の画像信号を表示するための複数の画面を合成する画面 合成手段を有し、前記複数の画面それぞれの画面境界部分に対して、前記動き補 正処理の補正強度を可変することを特徴としたものである。
[0033] 第 14の技術手段は、第 13の技術手段において、前記レート変換手段が、動き補 正処理を施した画像信号と、線形補間処理を施した画像信号とを所定の比率で加重 加算することにより、内挿画像信号を生成する内挿画像生成部を有し、前記複数の 画面それぞれの画面境界部分に対して、前記加重加算比率を可変することを特徴と したものである。
[0034] 第 15の技術手段は、第 14の技術手段において、前記内挿画像生成部が、前記複 数の画面それぞれの画面境界部分に対して、前記線形補間処理を施した画像信号 を内挿画像信号とし、前記複数の画面それぞれの画面境界部分以外に対して、前 記動き補正処理を施した画像信号を内挿画像信号とすることを特徴としたものである
[0035] 第 16の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するレート変換手段を備えた画像 表示装置であって、複数の画像信号を表示するための複数の画面を合成する画面 合成手段を有し、前記複数の画面を合成して表示する場合、前記レート変換手段に
おける動き補正処理を無効化する制御手段を備えたことを特徴としたものである。
[0036] 第 17の技術手段は、第 16の技術手段において、前記レート変換手段が、前記入 力画像信号に含まれる連続したフレーム間あるいはフィールド間で動きベクトル情報 を検出する動きベクトル検出部と、該検出した動きベクトル情報に基づいて、前記フ レーム間あるいは前記フィールド間に内挿ベクトルを割り付ける内挿ベクトル割付部 と、該割り付けた内挿ベクトルから内挿画像信号を生成する内挿画像生成部と、該生 成した内挿画像信号を前記フレーム間あるいは前記フィールド間に内挿する画像内 挿部とを有することを特徴としたものである。
[0037] 第 18の技術手段は、第 17の技術手段において、前記制御手段が、前記複数の画 面を合成して表示する場合、前記動きベクトル検出部で検出された動きベクトルを 0 ベクトルにすることにより、前記動き補正処理を無効化することを特徴としたものであ る。
[0038] 第 19の技術手段は、第 17の技術手段において、前記制御手段が、前記複数の画 面を合成して表示する場合、前記内挿ベクトル割付部で割り付けた内挿ベクトルを 0 ベクトルにすることにより、前記動き補正処理を無効化することを特徴としたものであ る。
[0039] 第 20の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルへ出力するレート変換手段を備えた画像 表示装置であって、複数の画像信号を表示するための複数の画面を合成する画面 合成手段を有し、前記複数の画面を合成して表示する場合、前記入力画像信号の フレーム数あるいはフィールド数を変換せずに、該入力画像信号を前記表示パネル へ出力することを特徴としたものである。
[0040] 第 21の技術手段は、第 20の技術手段において、画像信号を表示する表示パネル の駆動周波数を変更可能とし、前記複数の画面を合成して表示する場合、前記入力 画像信号のフレーム周波数あるいはフィールド周波数に合わせて前記表示パネルの 駆動周波数を変更することを特徴としたものである。
[0041] 第 22の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補
正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルへ出力するレート変換手段を備えた画像 表示装置であって、複数の画像信号を表示するための複数の画面を合成する画面 合成手段を有し、前記入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施して!/ヽな ヽ画像信号を挿入することにより、前記入力画像信号のフレー ム数あるいはフィールド数を変換する他のレート変換手段を更に備え、前記複数の 画面を合成して表示する場合、前記他のレート変換手段によりフレーム数あるいはフ ィールド数が変換された画像信号を、前記表示パネルへ出力することを特徴としたも のである。
[0042] 第 23の技術手段は、第 22の技術手段において、前記他のレート変換手段が、前 記入力画像信号のフレーム間あるいはフィールド間に、該フレームあるいはフィール ドの画像信号を挿入することにより、前記入力画像信号のフレーム数あるいはフィー ルド数を変換するものであることを特徴としたものである。
[0043] 第 24の技術手段は、第 22の技術手段において、前記他のレート変換手段が、前 記入力画像信号のフレーム間ある ヽはフィールド間に、線形補間処理を施した画像 信号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を 変換するものであることを特徴としたものである。
[0044] 第 25の技術手段は、第 22の技術手段において、前記他のレート変換手段が、前 記入力画像信号のフレーム間あるいはフィールド間に、予め決められた単色画像信 号を挿入することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するものであることを特徴としたものである。
[0045] 第 26の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルへ出力するレート変換手段を備えた画像 表示装置であって、複数の画像信号を表示するための複数の画面を合成する画面 合成手段を有し、前記複数の画面を合成して表示する場合、前記レート変換手段に おける動き補正処理の補正強度を可変することを特徴としたものである。
[0046] 第 27の技術手段は、第 26の技術手段において、前記レート変換手段が、動き補
正処理を施した画像信号と、線形補間処理を施した画像信号とを所定の比率で加重 加算することにより、内挿画像信号を生成する内挿画像生成部を有し、前記複数の 画面を合成して表示する場合、前記加重加算比率を可変することを特徴としたもの である。
[0047] 第 28の技術手段は、第 27の技術手段において、前記内挿画像生成部が、前記複 数の画面を合成して表示する場合、前記線形補間処理を施した画像信号を内挿画 像信号とし、前記複数の画面を合成して表示しない場合、前記動き補正処理を施し た画像信号を内挿画像信号とすることを特徴としたものである。
[0048] 第 29の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するステップを有する画像表示方 法であって、複数の画像信号を表示するための複数の画面を合成するステップと、 前記動き補正処理を施す際の動き検出ブロック境界と、前記複数の画面それぞれの 画面境界とを一致させるステップとを備えたことを特徴としたものである。
[0049] 第 30の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するステップを有する画像表示方 法であって、複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記動き補正処理を制御する ステップとを備えたことを特徴としたものである。
[0050] 第 31の技術手段は、第 30の技術手段において、前記画面の境界を越える値をも つた動きベクトルを検出しないように制御することを特徴としたものである。
[0051] 第 32の技術手段は、第 30又は第 31の技術手段において、前記画面の境界を越 える値をもった初期ベクトルを選択しな 、ように制御することを特徴としたものである。
[0052] 第 33の技術手段は、第 30の技術手段において、前記画面境界部分における動き ベクトルを 0ベクトルにするように制御することを特徴としたものである。
[0053] 第 34の技術手段は、第 30の技術手段において、前記画面境界部分における内挿 ブロックの内挿ベクトルを 0ベクトルにするように制御することを特徴としたものである。
[0054] 第 35の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するステップを有する画像表示方 法であって、複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記入力画像信号のフレーム 間あるいはフィールド間に、線形補間処理を施した画像信号を内挿するステップとを 備えたことを特徴としたものである。
[0055] 第 36の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するステップを有する画像表示方 法であって、複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記入力画像信号のフレーム 間あるいはフィールド間に、該フレームあるいはフィールドの画像信号を挿入するス テツプとを備えたことを特徴としたものである。
[0056] 第 37の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換して、表示パネルに出力するステップを有する画像表示方 法であって、複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記動き補正処理の補正強度 を可変するステップとを備えたことを特徴としたものである。
[0057] 第 38の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換するステップを有する画像表示方法であって、複数の画像 信号を表示するための複数の画面が合成されたかどうかを判定するステップと、前記 複数の画面が合成されたと判定された場合、前記動き補正処理を無効化するステツ プとを備えたことを特徴としたものである。
[0058] 第 39の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 償処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある
いはフィールド数を変換するステップを有する画像表示方法であって、複数の画像 信号を表示するための複数の画面が合成されたかどうかを判定するステップと、前記 複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム周波数あ るいはフィールド周波数に合わせて表示パネルの駆動周波数を変更するステップと を備えたことを特徴としたものである。
[0059] 第 40の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換するステップを有する画像表示方法であって、複数の画像 信号を表示するための複数の画面が合成されたかどうかを判定するステップと、前記 複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム間あるい はフィールド間に、該フレームあるいはフィールドの画像信号を挿入することにより、 前記入力画像信号のフレーム数あるいはフィールド数を変換するステップとを備えた ことを特徴としたものである。
[0060] 第 41の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換するステップを有する画像表示方法であって、複数の画像 信号を表示するための複数の画面が合成されたかどうかを判定するステップと、前記 複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム間あるい はフィールド間に、線形補間処理を施した画像信号を内挿することにより、前記入力 画像信号のフレーム数あるいはフィールド数を変換するステップとを備えたことを特 徴としたものである。
[0061] 第 42の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換するステップを有する画像表示方法であって、複数の画像 信号を表示するための複数の画面が合成されたかどうかを判定するステップと、前記 複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム間あるい はフィールド間に、予め決められた単色画像信号を挿入することにより、前記入力画 像信号のフレーム数あるいはフィールド数を変換するステップとを備えたことを特徴と
したものである。
[0062] 第 43の技術手段は、入力画像信号のフレーム間あるいはフィールド間に、動き補 正処理を施した画像信号を内挿することにより、前記入力画像信号のフレーム数ある いはフィールド数を変換するステップを有する画像表示方法であって、複数の画像 信号を表示するための複数の画面が合成されたかどうかを判定するステップと、前記 複数の画面が合成されたと判定された場合、前記動き補正処理の補正強度を可変 するステップとを備えたことを特徴としたものである。
発明の効果
[0063] 本発明によれば、複数の画面を合成した画像を表示 (多画面表示)する際に、動き 検出ブロック境界と複数画面の境界とを一致させることで、動き補償による内挿処理 に起因する画面境界部分の画質劣化を防止することができる。
また、複数の画面それぞれの画面境界部分に対する動き補正処理を適切に制御 することにより、画面境界部分の画質劣化を防止することができる。
さらに、多画面表示を行う場合は、動き補償による内挿処理を行わないようにするこ とにより、表示画像の画質劣化を効果的に防止することができる。
また、複数の画面に対して 1つの動き補償型フレームレート変換回路で処理を行う ことができるため、コストを抑えて効果的に多画面表示画像の画質改善を図ることが できる。
図面の簡単な説明
[0064] [図 1]本発明の画像表示装置が備える動き補償型フレームレート変換部の構成例を 示すブロック図である。
[図 2]フレーム生成部による内挿フレーム生成処理の一例を説明するための図である
[図 3]本発明の第 1の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 4]本発明の第 2の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 5]本発明の第 3の実施形態に係る液晶表示装置の要部構成例を示すブロック図
である。
[図 6]本発明の第 3の実施形態に係る動きベクトル検出部の詳細構成を示すブロック 図である。
[図 7]本発明の第 4の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 8]本発明の第 5の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 9]本発明の第 6の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 10]本発明の第 7の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 11]本発明の第 8の実施形態に係る FRC部の要部構成例を示すブロック図である
[図 12]本発明の画像表示装置による画像表示方法の一例を説明するためのフロー 図である。
[図 13]本発明の画像表示装置による画像表示方法の他の例を説明するためのフロ 一図である。
[図 14]本発明の画像表示装置による画像表示方法の他の例を説明するためのフロ 一図である。
[図 15]本発明の画像表示装置による画像表示方法の他の例を説明するためのフロ 一図である。
[図 16]本発明の画像表示装置による画像表示方法の他の例を説明するためのフロ 一図である。
[図 17]本発明の第 9の実施形態に係る液晶表示装置の要部構成例を示すブロック図 である。
[図 18]本発明の第 10の実施形態に係る液晶表示装置の要部構成例を示すブロック 図である。
[図 19]本発明の第 11の実施形態に係る液晶表示装置の要部構成例を示すブロック
図である。
[図 20]本発明の第 11の実施形態に係る入力データと出力データの関係を示す図で ある。
[図 21]本発明の第 12の実施形態に係る液晶表示装置の要部構成例を示すブロック 図である。
[図 22]本発明の第 12の実施形態に係る入力データと出力データの関係を示す図で ある。
[図 23]本発明の第 13の実施形態に係る液晶表示装置の要部構成例を示すブロック 図である。
[図 24]本発明の第 13の実施形態に係る入力データと出力データの関係を示す図で ある。
[図 25]本発明の第 14の実施形態に係る液晶表示装置の要部構成例を示すブロック 図である。
[図 26]本発明の第 14の実施形態に係る入力データと出力データの関係を示す図で ある。
[図 27]本発明の第 15の実施形態に係る FRC部の要部構成例を示すブロック図であ る。
[図 28]本発明の画像表示装置による画像表示方法の一例を説明するためのフロー 図である。
[図 29]本発明の画像表示装置による画像表示方法の他の例を説明するためのフロ 一図である。
[図 30]本発明の画像表示装置による画像表示方法の他の例を説明するためのフロ 一図である。
[図 31]従来の液晶表示装置における FRC駆動表示回路の概略構成を示すブロック 図である。
[図 32]図 31に示した従来の FRC駆動表示回路によるフレームレート変換処理を説 明するための図である。
[図 33]動きベクトル検出部及び内挿フレーム生成部による内挿フレーム生成処理に
ついて説明するための図である。
符号の説明
[0065] 10, 100· ··フレームレート変換 (FRC)部、 11· ··ベクトル検出部、 11a…輝度信号抽 出部、 l ib…前処理フィルタ、 11c…動き検出用フレームメモリ、 l id…初期ベクトル メモリ、 l ie, 101· ··動きベクトル検出部、 1 If…内挿ベクトル評価部、 12· ··フレーム 生成部、 12a…内挿用フレームメモリ、 12b, 102…内挿フレーム生成部、 12c…タイ ムベース変換用フレームメモリ、 12d…タイムベース変換部、 12e…補正強度可変部 、 13…画面合成部、 14, 104…電極駆動部、 15, 103· ··液晶表示パネル、 16· ··リ モコン受光部、 17· ··制御部、 18· ··切替部、 19· ··経路、 20· ··線形補間内挿処理部、 21 · ··メモリ、 22· ··切替部、 23· ··0ベクトル、 24· ··黒レベル信号挿入処理部、 105· ·. 動きベクトル、 106…内挿ベクトル、 107…内挿フレーム。
発明を実施するための最良の形態
[0066] 以下、添付図面を参照しながら本発明の好適な画像表示装置の実施の形態につ いて詳細に説明する。なお、本発明は、フィールド信号及び内挿フィールド信号、フ レーム信号及び内挿フレーム信号のいずれに対しても適用できるものである力 両 者 (フィールドとフレーム)は互いに類似の関係にあるため、フレーム信号及び内揷フ レーム信号を代表例として説明するものとする。
[0067] 図 1は、本発明の画像表示装置が備える動き補償型フレームレート変換部の構成 例を示すブロック図で、図中、 10はフレームレート変換部(以下、 FRC部)で、該 FR C部 10は、本発明のレート変換手段に相当し、入力画像信号に含まれる 2つの連続 したフレーム間で動きベクトルを検出するベクトル検出部 11と、検出した動きベクトル に基づ!/、て内挿フレーム(内挿画像)を生成するフレーム生成部 12とから構成される 。なお、ベクトル検出部 11は、動きベクトル検出に反復勾配法を用いた場合の例に ついて示すが、この反復勾配法に限定されず、ブロックマッチング法などを用いても よい。
[0068] ここで、反復勾配法の特徴は、動きベクトルの検出がブロック単位で可能であるた め、数種類の動き量が検出でき、また、小領域の動物体でも動きベクトルを検出する ことができる。また、回路構成も他の方式 (ブロックマッチング法など)と比較して小規
模で実現することができる。この反復勾配法では、被検出ブロックに対して、すでに 検出された近傍のブロックの動きベクトルを初期偏位ベクトルとして、これを起点とし て勾配法の演算を繰り返す方法が用いられる。この方法によれば、勾配法の繰り返し は 2回程度でほぼ正確な動き量を得ることができる。
[0069] 図 1において、ベクトル検出部 11は、入力画像信号 (RGB信号)から輝度信号 (Y 信号)を抽出する輝度信号抽出部 11aと、抽出した Y信号に LPFを掛けて高域部の 帯域を制限するための前処理フィルタ l ibと、動き検出用フレームメモリ 11cと、初期 ベクトル候補を蓄積するための初期ベクトルメモリ l idと、反復勾配法を用いてフレー ム間の動きベクトルを検出する動きベクトル検出部 l ieと、検出した動きベクトルに基 づいてフレーム間に内挿ベクトルを割り付ける内挿ベクトル評価部 1 Ifと、を備えて構 成される。
[0070] なお、 FRC部 10は、本発明のレート変換手段に相当し、動きベクトル検出部 l ieは 、本発明の動きベクトル検出部に相当し、内挿ベクトル評価部 1 Ifは、本発明の内挿 ベクトル割付部に相当する。
[0071] 上記反復勾配法の演算は画素の微分成分を用いているため、ノイズの影響を受け 易ぐまた、検出ブロック内の勾配の変化量が多いと演算誤差が大きくなるため、前 処理フィルタ 1 lbにお!/、て LPFをかけて高域部の帯域を制限しておく。初期ベクトル メモリ l idには、初期ベクトル候補として、前々フレームで既に検出されている動きべ タトル (初期ベクトル候補)を蓄積しておく。
[0072] 動きベクトル検出部 l ieは、初期ベクトルメモリ l idに蓄積されている初期ベクトル 候補の中力 被検出ブロックの動きベクトルに最も近い動きベクトルを初期ベクトルと して選択する。すなわち、被検出ブロック近傍のブロックにおける既検出動きベクトル (初期ベクトル候補)の中力もブロックマッチング法により初期ベクトルを選択する。そ して、動きベクトル検出部 l ieは、選択した初期ベクトルを起点として、勾配法演算に よって前フレームと現フレーム間の動きベクトルを検出する。
[0073] 内挿ベクトル評価部 1 Ifは、動きベクトル検出部 l ieにより検出された動きベクトル を評価し、その評価結果に基づいて最適な内挿ベクトルをフレーム間の内挿ブロック に割り付けて、フレーム生成部 12に出力する。
[0074] フレーム生成部 12は、 2つの入力フレーム(前フレーム、現フレーム)を蓄積するた めの内挿用フレームメモリ 12aと、内挿用フレームメモリ 12aからの 2つの入力フレー ムと内挿ベクトル評価部 1 Ifからの内挿ベクトルとに基づいて内挿フレームを生成す る内挿フレーム生成部 12bと、入力フレーム(前フレーム、現フレーム)を蓄積するた めのタイムベース変換用フレームメモリ 12cと、タイムベース変換用フレームメモリ 12c 力もの入力フレームに内挿フレーム生成部 12bからの内挿フレームを挿入して出力 画像信号 (RGB信号)を生成するタイムベース変換部 12dと、を備えて構成される。
[0075] なお、内挿フレーム生成部 12bは、本発明の内挿画像生成部に相当し、タイムべ ース変換部 12dは、本発明の画像内挿部に相当する。
[0076] 図 2は、フレーム生成部 12による内挿フレーム生成処理の一例を説明するための 図である。内挿フレーム生成部 12bは、内挿ブロックに割り付けられた内挿ベクトル V を前フレーム、現フレームに伸ばして、各フレームとの交点近傍の画素を用いて内挿 ブロック内の各画素を補間する。例えば、前フレームでは近傍 3点より A点の輝度を 算出する。現フレームでは近傍 3点より B点の輝度を算出する。内挿フレームでは P 点の輝度を A点と B点の輝度カゝら補間する。 P点の輝度は、例えば A点の輝度と B点 の輝度の平均としてもよい。
[0077] 上記のようにして生成された内挿フレームは、タイムベース変換部 12dに送られる。
タイムベース変換部 12dは、前フレーム、現フレームの間に、内挿フレームを挟み込 んで、フレームレートを変換する処理を行う。このように、 FRC部 10により、入力画像 信号 (60フレーム Z秒)を、動き補償された出力画像信号 (120フレーム Z秒)へ変 換することができ、これを表示パネルに出力することにより、動きぼけを低減して動画 質を改善することが可能となる。なお、ここでは、 60フレーム Z秒の入力画像信号を 、 120フレーム Z秒の出力画像信号にフレームレート変換する場合について説明す る力 例えば 90フレーム Z秒、 180フレーム Z秒の出力画像信号を得る場合に適用 しても良 、ことは言うまでもな 、。
[0078] 本発明の画像表示装置は、図 1に示した FRC部 10を備え、複数の画面を合成した 画像を表示する際に、 FRC処理に起因する画面境界部分の画質劣化を防止するこ とを主たる目的とする。なお、本発明は、液晶ディスプレイ、有機 ELディスプレイ、電
気泳動ディスプレイなどのホールド型の表示特性を有する画像表示装置全般に適用 可能であるが、以下の各実施形態においては、表示パネルとして液晶表示パネルを 用いた液晶表示装置に本発明を適用した場合を代表例として説明する。
[0079] (第 1の実施形態)
本発明の第 1の実施形態は、複数の画面を合成した画像を表示する際に、動き検 出ブロック境界と複数画面の境界とを一致させることで、画面境界部分の画質劣化が 起こらな 、ようにするものである。
[0080] 図 3は、本発明の第 1の実施形態に係る液晶表示装置の要部構成例を示すブロッ ク図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、及び液晶表 示パネル 15を備えて構成されている。なお、これら各部は図示しない制御部に接続 され、制御部力 の指示に従って動作する。
[0081] 画面合成部 13は、複数の画像を合成して多画面画像を生成する手段で、 FRC部 10の前段に設けられている。前段に設ける理由は、画面合成部 13を FRC部 10の後 段に設けると、画面合成部 13において FRCで増加したフレームレートの割合だけ高 速なクロック動作を行う必要が生じるためである。この場合、高速なクロック動作に対 応させるためのチップセットが必要となり、コスト面等からも現実的ではない。
[0082] 液晶表示パネル 15は、液晶層と該液晶層に走査信号及びデータ信号を印加する ための電極とを有するアクティブマトリクス型の液晶ディスプレイである。電極駆動部 1 4は、 FRC部 10によりフレームレート変換された画像信号にもとづいて液晶表示パネ ル 15の走査電極及びデータ電極を駆動するための表示ドライバである。
[0083] 画面合成部 13には、複数の画像信号が入力され、所望の画像信号を複数画面表 示するための画面合成を行う。この画面合成の処理は、例えばリモートコントロール 装置 (リモコン)等を用いてユーザによりなされる指示操作に応じて制御される。また、 図示しない制御部力 動き検出ブロック境界情報が入力される。この動き検出ブロッ ク境界情報とは、 FRC部 10において動きベクトルの検出処理を行う単位力 例えば 8画素 X 8画素のブロックであることを通知するための情報である。画面合成部 13は 、動き検出ブロック境界情報に基づいて、複数画面の合成位置を制御する。すなわ ち、合成すべき複数の画面それぞれの画面境界を、動き検出ブロック (すなわち、 8
画素 X 8画素のブロック)境界に一致させて複数の画面を合成する。画面合成部 13 で合成された画像は、 FRC部 10で動き補正内挿処理が施され、液晶表示パネル 15 から表示出力される。
[0084] このように、複数の画面を合成した画像を表示する際に、動き検出ブロック境界と複 数画面の境界とを一致させることで、隣接した異なる画面間にお 、て誤った動きべク トルを検出することがなくなり、画面境界部分の画質劣化を効果的に防止することが できる。
[0085] (第 2の実施形態)
本発明の第 2の実施形態は、複数の画像を合成して多画面表示する際に、複数の 画面それぞれを区別するための画面境界情報に基づいて、画面境界部分に対する FRC部 10の動き補正処理を制御することにより、画面境界部分の画質劣化が起こら ないようにするものである。
[0086] 図 4は、本発明の第 2の実施形態に係る液晶表示装置の要部構成例を示すブロッ ク図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、及び液晶表 示パネル 15を備えて構成されている。なお、これら各部は図示しない制御部に接続 され、制御部力 の指示に従って動作する。
[0087] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。このとき、 FRC部 10は、 該画面合成部 13で合成された複数の画面それぞれの境界位置を示す画面境界情 報 (すなわち、画面境界部分の位置情報)を取得し、該画面境界情報に基づいて、 複数の画面それぞれの画面境界部分に対して内挿画像の破綻が生じな!/、ように動 き補正処理を制御する。すなわち、画面境界部分に対する動き補正処理とそれ以外 の部分に対する動き補正処理とを異ならしめる。この第 2の実施形態の具体例につ いて、以下の図 5乃至図 8に基づいて説明する。
[0088] (第 3の実施形態)
本発明の第 3の実施形態は、複数の画像を合成して多画面表示する際に、複数の 画面それぞれを区別するための画面境界情報に基づいて、画面境界部分に対する 、 FRC部 10の動きベクトル検出部 l ieを制御して、画面境界部分の画質劣化が起こ
らな 、ようにするものである。
[0089] 図 5は、本発明の第 3の実施形態に係る液晶表示装置の要部構成例を示すブロッ ク図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、及び液晶表 示パネル 15、リモコン受光部 16、制御部 17を備え、さらに、 FRC部 10は、動きべタト ル検出部 l le、内挿ベクトル評価部 l lf、内挿フレーム生成部 12b、及びタイムべ一 ス変換部 12dを備えている。
[0090] リモコン受光部 16は、図示しないリモコン(リモートコントロール装置)から伝送され たリモコン信号を受光して制御部 17へ出力する。制御部 17は、リモコン受光部 16で 受光したリモコン信号を解析することにより、ユーザの操作指示に応じて各部の制御 を行う。ユーザより多画面表示が指示された場合、制御部 17は、所望の数の画像信 号を合成して多画面表示するように画面合成部 13を制御する。
[0091] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。また、制御部 17は、画 面合成部 13により合成された複数の画面それぞれの境界位置を示す画面境界情報 を、動きベクトル検出部 l ieへ出力する。動きベクトル検出部 l ieは、制御部 17から の画面境界情報に基づいて、複数の画面それぞれに対して、画面の境界を越えて いる値の動きベクトルを検出しない、または、初期ベクトルを選択しないようにする。こ れらは、いずれか 1つあるいは複数を組み合わせて行うようにしてもよい。なお、ベタト ルの対象として画面境界を越えて 、るベクトルしか存在しな 、場合は、 0ベクトルを選 択するようにする。さらに、画面境界部分における動きベクトルを強制的に 0ベクトル に置き換えて出力するようにしてもょ 、。
[0092] 図 6は、本発明の第 3の実施形態に係る動きベクトル検出部 l ieの詳細構成を示す ブロック図で、動きベクトル検出部 l ieは、遅延部 l ie、初期偏位ベクトル選択部 11 e、動きベクトル演算部 l ie、動きベクトル演算部 l ie、ベクトル選定部 l ieを備え
2 3 4 5 て構成されている。
[0093] 入力画像信号は、遅延部 l ieによって 1フレーム期間遅延された前フレームと現フ レームとのそれぞれは、初期偏位ベクトル選択部 l ie、動きベクトル演算部 l ie、動
2 3 きベクトル演算部 l ieに入力される。初期ベクトルメモリ l idには、前述した初期べク
トル候補が蓄積されている。
[0094] 初期偏位ベクトル選択部 l ieは、初期ベクトルメモリ l idに蓄積されている初期べ
2
タトル候補の中力 被検出ブロックの動きベクトルに最も近い動きベクトルを初期べク トルとして選択する。すなわち、被検出ブロック近傍のブロックにおける既検出動きべ タトル (初期ベクトル候補)の中力 ブロックマッチング法により初期ベクトルを選択す る。また、動きベクトル演算部 l ie、動きベクトル演算部 l ieは、勾配法演算によつ
3 4
てベクトル値を算出する。このベクトル値をそれぞれ算出ベクトル(1)、算出ベクトル( 2)とする。
[0095] ベクトル選定部 l ieは、上記により求めた初期ベクトル、算出ベクトル(1)、算出べ
5
タトル(2)に基づいて動きベクトル候補を求める。さらに、複数の動きベクトル候補の 中力も最適な動きベクトルを検出ベクトルとして選定する。
[0096] 制御部 17は、ベクトル選定部 l ieへ画面境界情報(1)を出力し、初期偏位べタト
5
ル選択部 l ieへ画面境界情報 (2)を出力する。なお、画面境界情報(1)と画面境界
2
情報(2)とは同じ情報であって、説明の便宜上区別している。また、ここでは画面境 界情報をベクトル選定部 l ie、初期偏位ベクトル選択部 l ieの両方へ出力している
5 2
力 いずれか一方のみに出力するようにしてもよい。
[0097] 初期偏位ベクトル選択部 1 leは、初期ベクトルを決定するときに、画面境界情報(2
2
)に基づいて画面の境界を越えた位置にある初期ベクトルメモリの内容を初期べタト ルの候補としないようにする。また、画面境界を越えている値をもつ初期ベクトルを選 択しないようにする。また、ベクトル選定部 l ieは、検出ベクトルを決定するときに、
5
画面境界情報(1)に基づいて画面境界を越えている値をもつ動きベクトルを選定し ないようにする。いずれの場合も、対象に画面境界を越えたベクトルしかない場合に は 0ベクトルを選択する。さらに、画面境界情報(2)に基づいて画面の境界部分に位 置する動きベクトルを強制的に 0ベクトルに置き換えて出力するようにしてもよい。
[0098] このように、通常の動画像表示(単画面表示)時にぉ ヽては動き補償型の FRC処 理により動画質を改善することができるとともに、複数の画像信号を多画面合成して 表示する際には、複数の画面それぞれを区別するための画面境界情報に基づいて 、画面境界部分に対する FRC部 10の動きベクトル検出部 l ieを適切に制御すること
により、異なる画面間における動きベクトルの検出エラー、動き補正のエラー等による 内挿画像の破綻を抑制し、動き補償型の FRC処理に起因する画面境界部分の画質 劣化を防止することができる。
[0099] (第 4の実施形態)
本発明の第 4の実施形態は、複数の画像を合成して多画面表示する際に、複数の 画面それぞれを区別するための画面境界情報に基づいて、画面境界部分に対する 、 FRC部 10の内挿ベクトル評価部 1 Ifを制御して、画面境界部分の画質劣化が起こ らな 、ようにするものである。
[0100] 図 7は、本発明の第 4の実施形態に係る液晶表示装置の要部構成例を示すブロッ ク図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、及び液晶表 示パネル 15、リモコン受光部 16、制御部 17を備え、さらに、 FRC部 10は、動きべタト ル検出部 l le、内挿ベクトル評価部 l lf、内挿フレーム生成部 12b、及びタイムべ一 ス変換部 12dを備えている。
[0101] リモコン受光部 16は、図示しないリモコン(リモートコントロール装置)から伝送され たリモコン信号を受光して制御部 17へ出力する。制御部 17は、リモコン受光部 16で 受光したリモコン信号を解析することにより、ユーザの操作指示に応じて各部の制御 を行う。ユーザより多画面表示が指示された場合、制御部 17は、所望の数の画像信 号を合成して多画面表示するように画面合成部 13を制御する。
[0102] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。また、制御部 17は、画 面合成部 13により合成された複数の画面それぞれの境界位置を示す画面境界情報 を、内挿ベクトル評価部 1 Ifへ出力する。内挿ベクトル評価部 1 Ifは、制御部 17から の画面境界情報に基づいて、複数の画面それぞれに対して、画面境界部分を含む 内挿ブロックの内挿ベクトルを強制的に 0ベクトルにする。また、画面の境界を越えて V、る値を持つ動きベクトルを評価対象としな 、ようにする。これら 2つの方法の 、ずれ か一方を行うことができる。
[0103] また、内挿ブロックの内挿ベクトルを 0ベクトルにする場合、制御部 17は、画面境界 部分を含む内挿ブロックにフラグ情報を付与する。このフラグ情報は、内挿ブロックの
内挿ベクトルを使わないようにするためのフラグであり、フラグ情報が付与された内挿 ブロックの内挿ベクトルの出力が 0ベクトルになるように制御される。このように、画面 境界部分における内挿ベクトルを 0ベクトルにすることで、画面境界部分では動き補 正内挿を行わな 、ようにすることができる。
[0104] このように、通常の動画像表示(単画面表示)時にぉ ヽては動き補償型の FRC処 理により動画質を改善することができるとともに、複数の画像信号を多画面合成して 表示する際には、複数の画面それぞれを区別するための画面境界情報に基づいて 、画面境界部分に対する FRC部 10の内挿ベクトル評価部 1 Ifを適切に制御すること により、異なる画面間における動き補正のエラー等による内挿画像の破綻を抑制し、 動き補償型の FRC処理に起因する画面境界部分の画質劣化を防止することができ る。
[0105] (第 5の実施形態)
本発明の第 5の実施形態は、複数の画像を合成して多画面表示する際に、複数の 画面それぞれを区別するための画面境界情報に基づいて、画面境界部分に対し、 F RC部 10の内挿フレーム生成部 12bを制御して、画面境界部分の画質劣化が起こら ないようにするものである。
[0106] 図 8は、本発明の第 5の実施形態に係る液晶表示装置の要部構成例を示すブロッ ク図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、及び液晶表 示パネル 15、リモコン受光部 16、制御部 17を備え、さらに、 FRC部 10は、動きべタト ル検出部 l le、内挿ベクトル評価部 l lf、内挿フレーム生成部 12b、及びタイムべ一 ス変換部 12dを備えている。
[0107] リモコン受光部 16は、図示しないリモコン(リモートコントロール装置)から伝送され たリモコン信号を受光して制御部 17へ出力する。制御部 17は、リモコン受光部 16で 受光したリモコン信号を解析することにより、ユーザの操作指示に応じて各部の制御 を行う。ユーザより多画面表示が指示された場合、制御部 17は、所望の数の画像信 号を合成して多画面表示するように画面合成部 13を制御する。
[0108] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。また、制御部 17は、画
面合成部 13により合成された複数の画面それぞれの境界位置を示す画面境界情報 を、内挿フレーム生成部 12bへ出力する。内挿フレーム生成部 12bは、制御部 17か らの画面境界情報に基づいて、複数の画面それぞれに対して、画面境界部分を含 む内挿ブロックの内挿ベクトルを強制的に 0ベクトルとして内挿画像を生成する。この ように、前述の第 4の実施形態と同様、画面境界部分における内挿ベクトルを 0にす ることで、画面境界部分では動き補正内挿を行わないようにすることができる。
[0109] このように、通常の動画像表示(単画面表示)時にぉ ヽては動き補償型の FRC処 理により動画質を改善することができるとともに、複数の画像信号を多画面合成して 表示する際には、複数の画面それぞれを区別するための画面境界情報に基づいて 、画面境界部分に対する FRC部 10の内挿フレーム生成部 12bを適切に制御するこ とにより、異なる画面間における動き補正のエラー等による内挿画像の破綻を抑制し 、動き補償型の FRC処理に起因する画面境界部分の画質劣化を防止することがで きる。
[0110] (第 6の実施形態)
本発明の第 6の実施形態は、 FRC部 10への入力経路とは別の経路上に線形補間 内挿処理部を備え、複数の画像を合成して多画面表示する際に、複数の画面それ ぞれを区別するための画面境界情報に基づいて、画面境界部分に対する出力を線 形補間内挿処理部側に切り替えて、画面境界部分にだけ線形補間を施した画像信 号を内挿するものである。すなわち、各合成画面が隣接する境界部分に対しては、 動き補償による内挿処理を行うのではなぐ線形内挿処理を行うことで、フレームレー ト変換するように切り替えるものである。
[0111] 図 9は、本発明の第 6の実施形態に係る液晶表示装置の要部構成例を示すブロッ ク図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示パ ネル 15、リモコン受光部 16、制御部 17、切替部 18、さらに、 FRC部 10への入力経 路とは別に設けられた経路 19と、経路 19上に線形補間内挿処理部 20とを備えて構 成されている。切替部 18は、 FRC部 10の後段に設けられ、制御部 17からの画面境 界情報に従って、 FRC部 10からの画像信号 (動き補正画像)を出力させるか、線形 補間内挿処理部 20からの画像信号 (線形補間画像)を出力させるかを切り替える。
[0112] すなわち、制御部 17からの画面境界情報に基づいて、画面境界部分に対しては、 切替部 18を経路 19 (線形補間内挿処理部 20)側に切り替えることにより、入力画像 信号のフレーム間に、線形補間処理を施した画像信号を内挿して生成された表示画 像信号を液晶表示パネル 15に出力するように制御する。線形補間内挿処理部 20は 、入力画像信号が入力され、入力画像信号の画面境界部分に対して、線形補間処 理を施した内挿フレームを挿入する処理を行う。また、画面境界部分以外の他の領 域に対しては、切替部 18を FRC部 10側に切り替えて、入力画像信号のフレーム間 にお ヽて FRC処理 (動き補償フレーム内挿処理)が施された表示画像信号を液晶表 示パネル 15に出力する。
[0113] なお、線形補間処理とは、前述の非特許文献 2に記載されているように、前フレー ムの信号と現フレームの信号とからフレーム内挿比 aによる線形補間を行うことにより 内挿フレームを得るものである。
[0114] このように、複数の画像信号を多画面合成して表示する際に、複数の画面それぞ れを区別するための画面境界情報に基づいて、画面境界部分に対しては、動き補償 による内挿処理を行わないようにすることにより、動き補償型の FRC処理に起因する 画面境界部分の画質劣化を効果的に防止することができる。
[0115] (第 7の実施形態)
本発明の第 7の実施形態は、 FRC部 10への入力経路とは別の経路上にメモリを備 え、複数の画像を合成して多画面表示する際に、複数の画面それぞれを区別するた めの画面境界情報に基づいて、画面境界部分に対する出力をメモリ側に切り替え、 画面境界部分にだけメモリから同一フレームの画像信号を複数回高速で繰り返し読 み出してフレームレート変換するものである。すなわち、各合成画面が隣接する境界 部分に対しては、動き補償による内挿処理を行わず、入力画像信号を高速連続出力 することにより、フレームレート変換して、液晶表示パネル 15へ表示出力するように切 り替えるものである。
[0116] 図 10は、本発明の第 7の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、切替部 18、さらに、 FRC部 10への入力
経路とは別に設けられた経路 19と、経路 19上にメモリ 21とを備えて構成されている。 切替部 18は、 FRC部 10の後段に設けられ、制御部 17からの画面境界情報に従つ て、 FRC部 10からの画像信号 (動き補正画像)を出力させる力 メモリ 21からの前フ レーム又は後フレームの画像信号を出力させるかを切り替える。
[0117] すなわち、制御部 17からの画面境界情報に基づいて、画面境界部分に対しては、 切替部 18を経路 19 (メモリ 21)側に切り替えることにより、入力画像信号のフレーム 間に、その前或いは後フレームの画像信号をメモリ 21から繰り返し読み出して挿入し 生成された表示画像信号を液晶表示パネル 15に出力するように制御する。メモリ 21 には、入力画像信号が蓄積されており、入力画像信号が繰り返し読み出される。また 、画面境界部分以外の他の領域に対しては、切替部 18を FRC部 10側に切り替えて 、入力画像信号のフレーム間において FRC処理 (動き補償フレーム内挿処理)が施 された表示画像信号を液晶表示パネル 15に出力する。
[0118] このように、複数の画像信号を多画面合成して表示する際に、複数の画面それぞ れを区別するための画面境界情報に基づいて、画面境界部分に対しては、動き補償 による内挿処理を行わないようにすることにより、動き補償型の FRC処理に起因する 画面境界部分の画質劣化を効果的に防止することができる。
[0119] (第 8の実施形態)
本発明の第 8の実施形態は、複数の画像を合成して多画面表示する際に、複数の 画面それぞれを区別するための画面境界情報に基づ 、て、画面境界部分に対して は、内挿フレーム生成部における動き補正処理の補正強度を可変するように構成さ れる。具体的には、動き補正処理を施した画像信号と、線形補間処理を施した画像 信号とを所定の比率で加重加算することにより、内挿フレームを生成する内挿フレー ム生成部を備え、各合成画面が隣接する画面境界部分に対して加重加算比率を可 変する。
[0120] 図 11は、本発明の第 8の実施形態に係る FRC部 10の要部構成例を示すブロック 図で、 FRC部 10のフレーム生成部 12は、内挿用フレームメモリ 12a、内挿フレーム 生成部 12b、さらに、 FRC部 10における動き補正処理の補正強度を可変する補正 強度可変部 12e、を備えて構成される。図中、 Vは内挿ベクトル、 αはフレーム内挿
比、 |8は補正強度 (加重加算比率)を示す。
[0121] 一般に、フレーム内挿処理の方法として、例えば、 2フレーム間の線形補間内挿に よるフレーム内挿と、動きベクトルを用いたフレーム内挿 (動き補正内挿)とが知られて いる。前者は、前フレームの信号と現フレームの信号と力もフレーム内挿比 αによる 線形補間を行うことにより内挿フレームを得るものである。
[0122] 一方、後者は、前フレームと現フレームとから内挿フレームを得るために、前フレー ムの画像と現フレームの画像間の動きベクトルから内挿ベクトル Vを検出し、その値( 内挿ベクトル V)をフレーム内挿比 aで分割した a Vの大きさだけ前フレームの画像 をずらした信号と、現フレームの画像を(1 a ) Vだけずらした信号との加重加算に より内挿フレームを得る。この動き補正内挿を用いれば、動画像そのものをとらえて動 き補正するため、解像度の劣化がなぐ良好な画質を得ることができるが、この処理に 起因して多画面表示映像の画質が劣化してしまうことがある。
[0123] そこで、本実施形態では、フレーム生成部 12に補正強度可変部 12eを設けている 。この補正強度可変部 12eは、画面境界部分に対して加重加算比率 j8を可変する。 この加重加算比率 ι8は、動き補正処理を施した画像信号と、線形補間処理を施した 画像信号とを加重加算する際の比率である。本実施形態の内挿フレーム生成部 12b は、この加重加算比率 j8に従って、画面境界部分に対して、線形補間内挿と動き補 正内挿とを加重加算して内挿フレームを生成する。
[0124] 例えば、補正強度可変部 12eは、画面境界部分に対して加重加算比率 β = 0とし 、線形補間処理を施した画像信号を内挿フレームにして画面境界部分の画質劣化 を防止する。また、画面境界部分以外の領域に対して加重加算比率 |8 = 1とし、動き 補正処理を施した画像信号を内挿フレームにして動画質を良好にする。
[0125] また、加重加算比率 /3は任意に可変設定できるため、 0〜1の略中間の値に設定 するようにしてもよい。これにより、内挿フレーム画像において動き補正も行いつつ、 画面境界部分の画質も劣化させないように制御することができ、動きぼけによる画質 劣化と多画面表示の画面境界部分における画質劣化との双方を適切に改善するこ とが可能となる。なお、 FRC部 10における補正強度の可変処理は、画素単位で行う 方法、ブロック (領域)単位で行う方法の 、ずれの方法で行ってもよ!、。
[0126] このようにして、複数の画像信号を多画面合成して表示する際に、複数の画面それ ぞれを区別するための画面境界情報に基づいて、画面境界部分に対しては、 FRC における動き補正処理の補正強度を可変できる(弱くすることができる)ため、異なる 画面間における動きベクトルの検出エラー、動き補正のエラー等による影響を低減し 、動き補償型の FRC処理に起因する画面境界部分の画質劣化を効果的に抑制する ことができる。
[0127] 図 12は、本発明の画像表示装置による画像表示方法の一例を説明するためのフ ロー図である。ここでは、前述の第 1の実施形態における画像表示方法の例につい て説明する。まず、画像表示装置が備える画面合成部 13は、複数の画像信号を入 力し (ステップ S1)、動き検出ブロック境界に一致する画面合成位置 (複数画面それ ぞれの画面境界)を決定し (ステップ S2)、該合成位置に応じて複数の画面を合成し て所望の多画面表示画像信号を生成する (ステップ S3)。次に、 FRC部 10は、画面 合成された画像信号に対して動き補正フレーム内挿処理を行い (ステップ S4)、液晶 表示パネル 15から画像を表示出力する (ステップ S5)。
[0128] 図 13は、本発明の画像表示装置による画像表示方法の他の例を説明するための フロー図である。ここでは、前述の第 2乃至第 5の実施形態における画像表示方法の 例について説明する。まず、画像表示装置が備える画面合成部 13は、制御部 17か らの制御信号に応じて、複数の画像信号を表示するための複数の画面を合成して所 望の多画面表示画像信号を生成する (ステップ S 11)。また、 FRC部 10は、制御部 1 7からの画面境界情報に基づいて、処理対象が画面合成部 13により合成された複数 の画面それぞれの画面境界部分の画素(あるいはブロック)力どうかを判定し、画面 境界部分に対する動き補正処理を制御して、動きベクトルの検出エラーや動き補正 のエラー等による内挿画像の破綻が生じな ヽようにする (ステップ S 12)。
[0129] 上記動き補正処理の制御は、 FRC部 10が備える動きベクトル検出部 l le、内挿べ タトル評価部 1 If、内挿フレーム生成部 12bのいずれかを制御することにより、画面境 界部分では画面境界を越える初期ベクトル及び Z又は動きベクトルを選択しない、 画面境界部分では動きベクトル又は内挿ベクトルを 0にする、などの方法を適用する ことができる。
[0130] 次に、画像表示装置は、 1表示画面内の全ての画素(あるいはブロック)に対して処 理した力どうかを判定し (ステップ S13)、処理が完了した場合 (YESの場合)、液晶 表示パネル 15から画像を表示出力する (ステップ S14)。また、上記ステップ S13に おいて、処理が完了していない場合 (NOの場合)、ステップ S12に戻り処理を繰り返 す。なお、画面境界部分以外の領域に対しては、 FRC部 10により通常の動き補正 処理を行う。
[0131] 図 14は、本発明の画像表示装置による画像表示方法の他の例を説明するための フロー図である。ここでは、前述の第 6の実施形態における画像表示方法の例につ いて説明する。まず、画像表示装置が備える画面合成部 13は、制御部 17からの制 御信号に応じて、複数の画像信号を表示するための複数の画面を合成して所望の 多画面表示画像信号を生成する (ステップ S21)。また、 FRC部 10は、制御部 17か らの画面境界情報に基づ!ヽて、処理対象が画面合成部 13により合成された複数の 画面それぞれの画面境界部分の画素(或いはブロック)力どうかを判定し、画面境界 部分に対しては、線形補間処理を施した画像信号を内挿するように制御する (ステツ プ S22)。
[0132] 次に、画像表示装置は、 1表示画面内の全ての画素(ある 、はブロック)に対して処 理した力どうかを判定し (ステップ S23)、処理が完了した場合 (YESの場合)、液晶 表示パネル 15から画像を表示出力する (ステップ S24)。また、上記ステップ S23に おいて、処理が完了していない場合 (NOの場合)、ステップ S22に戻り処理を繰り返 す。なお、画面境界部分以外の領域に対しては、 FRC部 10による動き補正処理を 行う。
[0133] 図 15は、本発明の画像表示装置による画像表示方法の他の例を説明するための フロー図である。ここでは、前述の第 7の実施形態における画像表示方法の例につ いて説明する。まず、画像表示装置が備える画面合成部 13は、制御部 17からの制 御信号に応じて、複数の画像信号を表示するための複数の画面を合成して所望の 多画面表示画像信号を生成する (ステップ S31)。また、 FRC部 10は、制御部 17か らの画面境界情報に基づ!ヽて、処理対象が画面合成部 13により合成された複数の 画面それぞれの画面境界部分の画素(或いはブロック)力どうかを判定し、画面境界
部分に対しては、原フレームの画像信号を挿入するように制御する (ステップ S32)。
[0134] 次に、画像表示装置は、 1表示画面内の全ての画素(あるいはブロック)に対して処 理した力どうかを判定し (ステップ S33)、処理が完了した場合 (YESの場合)、液晶 表示パネル 15から画像を表示出力する (ステップ S34)。また、上記ステップ S33に おいて、処理が完了していない場合 (NOの場合)、ステップ S32に戻り処理を繰り返 す。なお、画面境界部分以外の領域に対しては、 FRC部 10による動き補正処理を 行う。
[0135] 図 16は、本発明の画像表示装置による画像表示方法の他の例を説明するための フロー図である。ここでは、前述の第 8の実施形態における画像表示方法の例につ いて説明する。まず、画像表示装置が備える画面合成部 13は、制御部 17からの制 御信号に応じて、複数の画像信号を表示するための複数の画面を合成して所望の 多画面表示画像信号を生成する (ステップ S41)。また、 FRC部 10は、制御部 17か らの画面境界情報に基づ!ヽて、処理対象が画面合成部 13により合成された複数の 画面それぞれの画面境界部分の画素(或いはブロック)力どうかを判定し、画面境界 部分に対しては、動き補正処理の補正強度を小さくするように可変する (ステップ S4 2)。
[0136] 次に、画像表示装置は、 1表示画面内の全ての画素(あるいはブロック)に対して処 理した力どうかを判定し (ステップ S43)、処理が完了した場合 (YESの場合)、液晶 表示パネル 15から画像を表示出力する (ステップ S44)。また、上記ステップ S43に おいて、処理が完了していない場合 (NOの場合)、ステップ S42に戻り処理を繰り返 す。なお、画面境界部分以外の領域に対しては、 FRC部 10における動き補正処理 の補正強度を通常通り強くする。
[0137] 以上説明したように、本発明によれば、複数の画面を合成した画像を表示する際に 、動き検出ブロック境界と複数画面の境界とを一致させることで、 FRC処理に起因す る画面境界部分の画質劣化を防止することができる。
また、複数の画面それぞれの画面境界部分に対して動き補正処理を適切に制御 することができるため、 FRC処理に起因する画面境界部分の画質劣化を防止するこ とが可能となる。
また、複数の画面に対して 1つの FRC回路で処理を行うことができるため、コストを 抑えて効果的に多画面表示画像の画質改善を図ることができる。
[0138] 尚、上記実施形態においては、複数の画面それぞれの画面境界部分に対しての み、動き補正処理を無効化する等の、その他の部分とは異なる処理を行うものにつ いて説明したが、多画面表示を行う際は、一画像当りの表示画面領域が小さくなるた め、動きぼけによる画質劣化は目立ちに《なる。従って、多画面表示を行う際には、 全画面すなわち 1表示画面内の全ての画素(あるいはブロック)に対して動き補正処 理を無効化する等の処理を行うようにしてもよい。このように、例えばユーザにより多 画面表示を指示された場合は、全画面 (表示画面の全領域)に対する FRC処理を適 切に制御する実施形態について、以下詳細に説明する。
[0139] (第 9の実施形態)
本発明の第 9の実施形態は、複数の画像信号を表示するための複数の画面を合 成して表示する多画面表示がユーザにより指示されたとき、 FRC部 10の動き補正処 理を無効化するために、動きベクトル検出部 l ieの出力を強制的に 0ベクトルにする ものである。
[0140] 図 17は、本発明の第 1の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、及び切替部 22を備えて構成されている。 切替部 22は、 FRC部 10内の動きベクトル検出部 l ieと内挿ベクトル評価部 1 Ifの間 に設けられ、制御部 17からの指示に従って、動きベクトル検出部 l ieからの動きべク トルを 0ベクトル 23へ切り替える。
[0141] リモコン受光部 16は、図示しないリモコン(リモートコントロール装置)から伝送され たリモコン信号を受光して制御部 17へ出力する。制御部 17は、リモコン受光部 16で 受光したリモコン信号を解析することにより、ユーザの操作指示に応じて各部の制御 を行う。ユーザより多画面表示が指示された場合、制御部 17は、所望の数の画像信 号を合成して多画面表示するように画面合成部 13を制御する。
[0142] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。また、制御部 17は、多
画面表示が ONZOFFされたことを示す多画面表示 ONZOFF情報を、切替部 22 へ出力する。すなわち、制御部 17は、ユーザにより多画面表示の指示がなされた場 合、 FRC部 10における動き補正処理を無効化するように制御する。
[0143] 液晶表示パネル 15の駆動周波数は、 FRC部 10により変換されたフレーム周波数 となる。従って、 60Hzのフレーム周波数で入力された画像信号力 FRC部 10で 12 0Hzのフレーム周波数に変換された場合、液晶表示パネル 15の駆動周波数は、 12 0Hzとなる。但し、 FRC処理によるフレーム周波数変換を行わない場合で、入力画 像信号をそのまま表示出力する場合は、液晶表示パネル 15の駆動周波数は、入力 画像信号のフレーム周波数となる。
[0144] 制御部 17は、ユーザにより多画面表示の指示がなされた場合、切替部 22を 0ベタ トル 23側に切り替えて、動きベクトル検出部 l ieで検出された動きベクトルを強制的 に 0ベクトルに置き換える。また、多画面表示の指示がなされない場合は、切替部 22 を動きベクトル検出部 l ie側に切り替えて、動きベクトル検出部 l ieで検出された動 きベクトルを内挿ベクトル評価部 1 Ifに入力する。
[0145] このように、通常の単画面表示時においては動き補償型の FRC処理により動画質 を改善することができるとともに、多画面表示を行う場合には、動きベクトルを 0ベタト ルにして動き補正処理を無効化することにより、異なる画面間における動きベクトルの 検出エラー、動き補正のエラー等による内挿画像の破綻を抑制し、動き補償型の FR C処理に起因する画面境界部分の画質劣化を防止することができる。
[0146] (第 10の実施形態)
本発明の第 10の実施形態は、複数の画像信号を表示するための複数の画面を合 成して表示する多画面表示がユーザにより指示されたときに、 FRC部 10の動き補正 処理を無効化するために、内挿ベクトル評価部 1 Ifからの内挿ベクトルを 0ベクトルに して、異なる位置の画素間での内挿が生じないようにするものである。
[0147] 図 18は、本発明の第 10の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、及び切替部 22を備えて構成されている。 切替部 22は、 FRC部 10内の内挿ベクトル評価部 1 Ifと内挿フレーム生成部 12bの
間に設けられ、制御部 17からの指示に従って、内挿ベクトル評価部 1 Ifからの内挿 ベクトルを 0ベクトル 23へ切り替える。
[0148] リモコン受光部 16は、図示しないリモコン(リモートコントロール装置)から伝送され たリモコン信号を受光して制御部 17へ出力する。制御部 17は、リモコン受光部 16で 受光したリモコン信号を解析することにより、ユーザの操作指示に応じて各部の制御 を行う。ユーザより多画面表示が指示された場合、制御部 17は、所望の数の画像信 号を合成して多画面表示するように画面合成部 13を制御する。
[0149] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。また、制御部 17は、多 画面表示が ONZOFFされたことを示す多画面表示 ONZOFF情報を、切替部 22 へ出力する。すなわち、制御部 17は、ユーザにより多画面表示の指示がなされた場 合、 FRC部 10における動き補正処理を無効化するように制御する。
[0150] 制御部 17は、ユーザにより多画面表示の指示がなされた場合、切替部 22を 0ベタ トル 23側に切り替えて、内挿ベクトル評価部 1 Ifで割り付けられた内挿ベクトルを 0ベ タトルにする。また、多画面表示の指示がなされない場合は、切替部 22を内挿べタト ル評価部 1 If側に切り替えて、内挿ベクトル評価部 1 Ifで割り付けられた内挿べタト ルを内挿フレーム生成部 12bに入力する。
[0151] このように、多画面表示を行う場合には、強制的に内挿ベクトルを 0ベクトルにして 動き補正処理を無効化することにより、上記第 9の実施形態と同様、異なる画面間に おける動きベクトルの検出エラー、動き補正のエラー等による内挿画像の破綻を抑制 し、動き補償型の FRC処理に起因する画質劣化を効果的に防止することができる。
[0152] (第 11の実施形態)
本発明の第 11の実施形態は、 FRC部 10を迂回させるための経路を設け、複数の 画像信号を表示するための複数の画面を合成して表示する多画面表示がユーザに より指示されたときに、入力画像信号を迂回経路側へ入力し、該入力画像信号のフ レーム周波数に合わせて液晶表示パネル 15の駆動周波数を変更するものである。 すなわち、多画面表示を行う場合には、フレームレート変換を行わず、入力画像信号 をそのまま液晶表示パネル 19に表示出力するように切り替えるものである。
[0153] 図 19は、本発明の第 11の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、切替部 22、さらに、 FRC部 10を迂回させ るための経路 19を備えて構成されている。切替部 22は、 FRC部 10の前段に設けら れ、制御部 17からの指示に従って、入力画像信号を FRC部 10に入力する力 経路 19に入力するかを切り替える。
[0154] リモコン受光部 16は、図示しないリモコン(リモートコントロール装置)から伝送され たリモコン信号を受光して制御部 17へ出力する。制御部 17は、リモコン受光部 16で 受光したリモコン信号を解析することにより、ユーザの操作指示に応じて各部の制御 を行う。ユーザより多画面表示が指示された場合、制御部 17は、所望の数の画像信 号を合成して多画面表示するように画面合成部 13を制御する。
[0155] 画面合成部 13は、複数の画像信号を複数画面表示するための画面合成を行い、 画面合成して生成された画像信号を FRC部 10へ出力する。また、制御部 17は、多 画面表示が ONZOFFされたことを示す多画面表示 ONZOFF情報を、切替部 22 へ出力する。すなわち、制御部 17は、ユーザにより多画面表示の指示がなされた場 合、原フレーム画像信号をそのまま出力するように制御する。
[0156] 制御部 17は、ユーザにより多画面表示の指示がなされた場合、切替部 22を経路 1 9側に切り替えて、 FRC部 10を迂回させる。また、多画面表示の指示がなされない場 合は、切替部 22を FRC部 10側に切り替えて、入力画像信号に対して FRC処理 (動 き補償フレーム内挿処理)を行う。尚、切替部 22を FRC部 10の後段に設け、 FRC部 10の出力信号と経路 19の出力信号とを切り替えて、液晶表示パネル 15へ出力する 構成としても良い。
[0157] 本実施形態では、制御部 17は、液晶表示パネル 15の駆動周波数を変更可能とし 、多画面表示の指示がなされた場合、入力画像信号を経路 19側へ入力し、該入力 画像信号のフレーム周波数に合わせて液晶表示パネル 15の駆動周波数を変更す る。
[0158] 図 20は、本発明の第 11の実施形態に係る入力データと出力データの関係を示す 図である。図 20 (A)は、経路 19への入力データを示し、図 20 (B)は、経路 19からの
出力データを示す。図 20 (A)に示すように、 60Hzのフレーム周波数で入力画像信 号 (入力データ)が経路 19に入力された場合、 1フレーム当りの表示時間は約 16. 7 msとなる。制御部 17は、表示ドライバである電極駆動部 14を制御して、液晶表示パ ネル 15の駆動周波数を 120Hzから 60Hzに変更し、上記入力データを、図 20 (B) に示すように、 60Hzのままフレームレート変換せずに経路 19から出力させる。
[0159] 液晶表示パネル 15は、フレーム数変換されずに経路 19から出力されたフレームを 、駆動周波数 60Hzで表示するため、このときの 1フレーム当りの表示時間は約 16. 7 msのままとなる。
[0160] このように、通常の単画面表示時においては動き補償型の FRC処理により動画質 を改善することができるとともに、多画面表示を行う場合には、 FRC処理を迂回させ て、フレームレート変換自体を禁止することにより、動き補償型の FRC処理に起因す る画質劣化を効果的に防止することができる。
[0161] (第 12の実施形態)
本発明の第 12の実施形態は、 FRC部 10を迂回させるための経路を設け、複数の 画像信号を表示するための複数の画面を合成して表示する多画面表示がユーザに より指示されたときに、入力画像信号を迂回経路側へ入力して、該入力画像信号を 経路上のメモリに蓄積し、メモリから同一フレームの画像信号を複数回高速で繰り返 し読み出して、フレームレート変換するものである。すなわち、多画面表示を行う場合 には、動き補償型のフレームレート変換を行わず、入力画像信号を高速連続出力す ることによりフレームレート変換して、液晶表示パネル 15へ表示出力するように切り替 えるものである。
[0162] 図 21は、本発明の第 12の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、切替部 22、さらに、 FRC部 10を迂回させ るための経路 19と、経路 19上にメモリ 21とを備えて構成されている。切替部 22は、 F RC部 10の前段に設けられ、制御部 17からの指示に従って、入力画像信号を FRC 部 10に入力するか、経路 19に入力するかを切り替える。
[0163] 制御部 17は、ユーザにより多画面表示の指示がなされた場合、切替部 22を経路 1
9側に切り替えて、 FRC部 10の処理を迂回させ、入力画像信号をメモリ 21に蓄積す る。その後、メモリ 21から同一フレームを複数回繰り返し読み出してフレーム挿入処 理を行う。また、多画面表示の指示がなされない場合は、切替部 22を FRC部 10側 に切り替えて、入力画像信号に対して FRC処理 (動き補償フレーム内挿処理)を行う 。尚、切替部 22を FRC部 10の後段に設けて、 FRC部 10の出力信号とメモリ 21の出 力信号とを切り替えて、液晶表示パネル 15へ出力する構成としても良い。
[0164] 本実施形態では、液晶表示パネル 15の駆動周波数を変更させずに 120Hzのまま とする。制御部 17及びメモリ 21は、多画面表示が指示された場合、入力画像信号の フレーム間に、その前或いは後フレームの画像信号を挿入することにより、該入力画 像信号のフレーム数を変換する手段を構成する。すなわち、電極駆動部 14に入力さ れる表示画像信号のフレームレート(フレーム数)は常に同一とされる。
[0165] 図 22は、本発明の第 12の実施形態に係る入力データと出力データの関係を示す 図である。図 22 (A)は、経路 19への入力データを示し、図 22 (B)は、経路 19からの 出力データを示す。図 22 (A)に示すように、 60Hzのフレーム周波数で入力画像信 号 (入力データ)が経路 19に入力された場合、 1フレーム当りの表示時間は約 16. 7 msとなる。上記入力データはメモリ 21にー且蓄積され、図 22 (B)に示すように、メモ リ 21から 2倍の速度で繰り返し読み出されたフレームの画像信号(図中、フレーム A) が出力される。
[0166] 液晶表示パネル 15は、同一フレームの画像信号が挿入された出力データを駆動 周波数 120Hzで表示する。なお、同一フレームの 2回繰り返し読み出しによりフレー ム数が変換されるため、このときの 1フレーム当りの表示時間は約 8. 3msとなる。
[0167] このように、多画面表示を行う場合には、入力画像信号に対して動き補償による内 挿処理を行わないようにすることにより、動き補償型の FRC処理に起因する画質劣化 を効果的に防止することができる。さらに、この場合、同じフレームを繰り返し読み出 してフレームレート変換するため、液晶表示パネル 15の駆動周波数を変更する必要 がない。
[0168] (第 13の実施形態)
本発明の第 13の実施形態は、 FRC部 10を迂回させるための経路を設け、複数の
画像信号を表示するための複数の画面を合成して表示する多画面表示がユーザに より指示されたときに、入力画像信号を迂回経路側へ入力して、該入力画像信号を 経路上の線形補間内挿処理部に入力し、線形補間を施した画像信号を内挿するも のである。すなわち、多画面表示を行う場合には、動き補償による内挿処理を行うの ではなぐ線形内挿処理を行うことで、フレームレート変換するように切り替えるもので ある。
[0169] 図 23は、本発明の第 13の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、切替部 22、さらに、 FRC部 10を迂回させ るための経路 19と、経路 19上に線形補間内挿処理部 20とを備えて構成されている 。切替部 22は、 FRC部 10の前段に設けられ、制御部 17からの指示に従って、入力 画像信号を FRC部 10に入力する力、経路 19に入力するかを切り替える。
[0170] 制御部 17は、ユーザにより多画面表示の指示がなされた場合、切替部 22を経路 1 9側に切り替えて、 FRC部 10を迂回させ、入力画像信号を線形補間内挿処理部 20 に入力する。線形補間内挿処理部 20は、フレーム間において線形補間処理を施し た内挿フレームを挿入する。また、多画面表示の指示がなされない場合は、切替部 2 2を FRC部 10側に切り替えて、入力画像信号に対して FRC処理 (動き補償フレーム 内挿処理)を行う。尚、切替部 22を FRC部 10の後段に設けて、 FRC部 10の出力信 号と線形補間内挿処理部 20の出力信号とを切り替えて、液晶表示パネル 15へ出力 する構成としても良い。
[0171] 本実施形態では、液晶表示パネル 15の駆動周波数を変更させずに 120Hzのまま とする。すなわち、電極駆動部 14に入力される表示画像信号のフレームレート (フレ ーム数)は常に同一とされる。線形補間内挿処理部 20は、多画面表示を行う場合、 入力画像信号のフレーム間に、線形補間処理を施した画像信号を内挿することによ り、該入力画像信号のフレーム数を変換する手段を構成する。なお、線形補間処理 とは、前述の非特許文献 2に記載されているように、前フレームの信号と現フレームの 信号とからフレーム内挿比 aによる線形補間を行うことにより内挿フレームを得るもの である。
[0172] 図 24は、本発明の第 13の実施形態に係る入力データと出力データの関係を示す 図である。図 24 (A)は、経路 19への入力データを示し、図 24 (B)は、経路 19からの 出力データを示す。図 24 (A)に示すように、 60Hzのフレーム周波数で入力画像信 号 (入力データ)が経路 19に入力された場合、 1フレーム当りの表示時間は約 16. 7 msとなる。上記入力データは線形補間内挿処理部 20に入力され、図 24 (B)に示す ように、フレーム間(ここではフレーム A、フレーム B間)において線形補間処理が施さ れた画像信号(図中、フレーム A+ B)が内挿されて出力される。
[0173] 液晶表示パネル 15は、線形補間処理を施した画像信号が内挿された出力データ を駆動周波数 120Hzで表示する。なお、線形補間処理を施した画像信号の内挿に よりフレーム数が変換されるため、このときの 1フレーム当りの表示時間は約 8. 3msと なる。
[0174] このように、多画面表示を行う場合には、入力画像信号に対して動き補償による内 挿処理を行わないようにすることにより、動き補償型の FRC処理に起因する画質劣化 を効果的に防止することができる。さらに、この場合、線形補間処理を施した画像信 号を内挿して、フレームレート変換するため、液晶表示パネル 15の駆動周波数を変 更する必要がない。
[0175] (第 14の実施形態)
本発明の第 14の実施形態は、 FRC部 10を迂回させるための経路を設け、複数の 画像信号を表示するための複数の画面を合成して表示する多画面表示がユーザに より指示されたときに、入力画像信号を迂回経路側へ入力し、該入力画像信号を経 路上の黒レベル信号挿入処理部に入力し、黒レベル信号などの予め決められた単 色画像信号を挿入するものである。すなわち、多画面表示を行う場合には、動き補償 による内挿処理を行うのではなぐ単色画像挿入処理を行うことで、フレームレート変 換するように切り替えるものである。
[0176] 図 25は、本発明の第 14の実施形態に係る液晶表示装置の要部構成例を示すプロ ック図で、液晶表示装置は、 FRC部 10、画面合成部 13、電極駆動部 14、液晶表示 パネル 15、リモコン受光部 16、制御部 17、切替部 22、さらに、 FRC部 10を迂回させ るための経路 19と、経路 19上に黒レベル信号挿入処理部 24とを備えて構成されて
いる。切替部 22は、 FRC部 10の前段に設けられ、制御部 17からの指示に従って、 入力画像信号を FRC部 10に入力する力、経路 19に入力するかを切り替える。
[0177] 制御部 17は、ユーザにより多画面表示の指示がなされた場合、切替部 22を経路 1 9側に切り替えて、 FRC部 10を迂回させ、入力画像信号を黒レベル信号挿入処理 部 24に入力する。黒レベル信号挿入処理部 24は、例えば、メモリを用いて入力画像 信号を時間軸圧縮 (フレームレート変換)し、入力フレーム間に黒レベル信号などの 予め決められた単色画像信号を挿入する。また、多画面表示の指示がなされない場 合は、切替部 22を FRC部 10側に切り替えて、入力画像信号に対して FRC処理 (動 き補償フレーム内挿処理)を行う。尚、切替部 22を FRC部 10の後段に設けて、 FRC 部 10の出力信号と黒レベル信号挿入処理部 24の出力信号とを切り替えて、液晶表 示パネル 15へ出力する構成としても良い。
[0178] 本実施形態では、液晶表示パネル 15の駆動周波数を変更させずに 120Hzのまま とする。すなわち、電極駆動部 14に入力される表示画像信号のフレームレート (フレ ーム数)は常に同一とされる。黒レベル信号挿入処理部 24は、多画面表示を行う場 合、入力画像信号のフレーム間に、黒レベル信号などの予め決められた単色画像信 号を挿入することにより、該入力画像信号のフレーム数を変換する手段を構成する。 また、黒ベル信号挿入処理の別の実施形態として、電極駆動部 14により、所定期間 (本例の場合、 1Z120秒)黒書き込み電圧を液晶表示パネル 15に印加するように構 成してちょい。
[0179] 図 26は、本発明の第 14の実施形態に係る入力データと出力データの関係を示す 図である。図 26 (A)は、経路 19の入力データを示し、図 26 (B)は、経路 19からの出 力データを示す。図 26 (A)に示すように、 60Hzのフレーム周波数で入力画像信号( 入力データ)が経路 19に入力された場合、 1フレーム当りの表示時間は約 16. 7ms となる。上記入力データは黒レベル信号挿入処理部 24に入力され、図 26 (B)に示 すように、フレーム間(ここではフレーム A、フレーム B間)において黒レベル信号(図 中、黒に色付けされたフレーム)が挿入されて出力される。
[0180] このように、入力画像信号の各フレーム間に黒画像信号を挿入することで、動きぼ けによる画質劣化が改善され、さらに動き補正のエラーによる画質劣化も発生しない
力 この場合、画像表示期間の短縮による表示輝度の低下を補償するために、液晶 表示パネル 15の背面に設けられるバックライト(図示せず)の発光輝度を上げる必要 がある。
[0181] 液晶表示パネル 15は、黒レベル信号が挿入された出力データを駆動周波数 120 Hzで表示する。なお、黒レベル信号の挿入によりフレーム数が変換されるため、この ときの 1フレーム当りの表示時間は約 8. 3msとなる。
[0182] このように、多画面表示を行う場合には、入力画像信号に対して動き補償による内 挿処理を行わないようにすることにより、動き補償型の FRC処理に起因する画質劣化 を効果的に防止することができる。さらに、この場合、単色画像信号を挿入して、フレ ームレート変換するため、液晶表示パネル 15の駆動周波数を変更する必要がない。 そしてまた、この場合、動画質改善効果も維持することが可能となる。
[0183] 尚、上記実施形態の他にも、多画面表示が指示された場合には、入力フレームの 原画像を所定の輝度比で複数のフレーム画像に分割して、フレームレート変換する ことにより、動き補償型の FRC処理に起因する画質劣化を防止しつつ、動画質改善 効果を維持するようにしてもょ 、。
[0184] (第 15の実施形態)
本発明の第 15の実施形態は、複数の画像信号を表示するための複数の画面を合 成して表示する多画面表示がユーザにより指示されたときに、内挿フレーム生成部に おける動き補正処理の補正強度を可変するように構成される。具体的には、動き補 正処理を施した画像信号と、線形補間処理を施した画像信号とを所定の比率で加重 加算することにより、内挿フレームを生成する内挿フレーム生成部を備え、多画面表 示を行うときに、加重加算比率を可変する。
[0185] 図 27は、本発明の第 15の実施形態に係る FRC部 10の要部構成例を示すブロック 図で、 FRC部 10のフレーム生成部 12は、内挿用フレームメモリ 12a、内挿フレーム 生成部 12b、さらに、 FRC部 10における動き補正処理の補正強度を可変する補正 強度可変部 12e、を備えて構成される。図中、 Vは内挿ベクトル、 αはフレーム内挿 比、 |8は補正強度 (加重加算比率)を示す。
[0186] 一般に、フレーム内挿処理の方法として、例えば、 2フレーム間の線形補間内挿に
よるフレーム内挿と、動きベクトルを用いたフレーム内挿 (動き補正内挿)が知られて いる。前者は、前フレームの信号と現フレームの信号力もフレーム内挿比 αによる線 形補間により内挿フレームを得るものである。従って、この線形補間内挿を用いれば 、 FRC処理の動き補正のエラーによる画質劣化を防止できる。
[0187] 一方、後者は、前フレームと現フレームから内挿フレームを得るために、前フレーム の画像と現フレームの画像間の動きベクトルから内挿ベクトル Vを検出し、その値(内 揷ベクトル V)をフレーム内挿比 aで分割した a Vの大きさだけ前フレームの画像を ずらした信号と、現フレームの画像を(1 ひ) Vだけずらした信号との加重加算により 内挿フレームを得る。この動き補正内挿を用いれば、動画像そのものをとらえて動き 補正するため、解像度の劣化がなぐ良好な画質を得ることができるが、この処理に 起因して多画面表示映像の画質が劣化してしまうことがある。
[0188] そこで、本実施形態では、フレーム生成部 12に補正強度可変部 12eを設けている 。この補正強度可変部 12eは、ユーザにより多画面表示が指示された場合、加重カロ 算比率 ι8を可変する。この加重加算比率 |8は、動き補正処理を施した画像信号と、 線形補間処理を施した画像信号とを加重加算する際の比率である。本実施形態の 内挿フレーム生成部 12bは、この加重加算比率 j8に従って、線形補間内挿と動き補 正内挿を加重加算して内挿フレームを生成する。
[0189] 例えば、補正強度可変部 12eは、ユーザにより多画面表示が指示された場合、カロ 重加算比率 j8 = 0とし、線形補間処理を施した画像信号を内挿フレームにして動き 補正のエラーによる画質劣化を防止する。一方、ユーザにより多画面表示が指示さ れていない場合は、加重加算比率 j8 = 1とし、動き補正処理を施した画像信号を内 挿フレームにして動画像の画質をより良好にする。
[0190] また、加重加算比率 /3は任意に可変設定できるため、 0〜1の略中間の値に設定 するようにしてもよい。これにより、内挿フレーム画像において動き補正も行いつつ、 動き補正のエラーによる画質の劣化を抑制するように制御することができ、動きぼけ による画質劣化と、動き補正のエラーによる画質劣化との双方を適切に改善すること が可能となる。
[0191] このようにして、多画面表示を行う場合には、 FRCにおける動き補正処理の補正強
度を可変できる(弱くすることができる)ため、動きベクトルの検出エラー、動き補正の エラー等の影響を低減し、動き補償型の FRC処理に起因する画質劣化を効果的に 抑帘 Uすることができる。
[0192] 図 28は、本発明の画像表示装置による画像表示方法の一例を説明するためのフ ロー図である。ここでは、前述の第 9の実施形態における画像表示方法の例につい て説明する。まず、画像表示装置は、受光したリモコン信号に基づいて、ユーザによ り多画面表示が指示されたかどうか、すなわち、複数の画像信号を表示するための 複数の画面が合成された力どうかを判定し (ステップ S51)、多画面表示の指示がな されたと判定された場合 (YESの場合)、動きベクトルあるいは内挿ベクトルを 0ベタト ルにすることにより、 FRC部 10の動き補正処理を無効化する (ステップ S52)。
[0193] また、ステップ S51において、ユーザにより多画面表示の指示がなされていないと 判定された場合 (NOの場合)、 FRC部 10の動き補正処理を通常通りに実行する (ス テツプ S53)。このようにしてフレーム周波数が変換された画像信号を、液晶表示パネ ル 15から表示出力する(ステップ S54)。
[0194] 図 29は、本発明の画像表示装置による画像表示方法の他の例を説明するための フロー図である。ここでは、前述の第 10乃至第 14の実施形態における画像表示方 法の例について説明する。まず、画像表示装置は、受光したリモコン信号に基づい て、ユーザにより多画面表示が指示されたかどうか、すなわち、複数の画像信号を表 示するための複数の画面が合成された力どうかを判定し (ステップ S61)、多画面表 示の指示がなされたと判定された場合 (YESの場合)、 FRC部 10の動き補償フレー ム内挿処理を迂回させて、入力画像信号を別の経路 19に入力する (ステップ S62)。
[0195] ここで、迂回させた経路 19において、線形補間処理を施した画像信号のフレーム 間内挿、同一フレームの画像信号のフレーム間挿入、黒レベル信号などの予め決め られた単色画像信号のフレーム間挿入のいずれかの処理を施してフレームレート変 換を行った画像信号を出力するか、或いは、そのまま入力画像信号を出力して、液 晶表示パネル 15の駆動周波数を変更するなどの処理を行う。
[0196] また、ステップ S61において、ユーザにより多画面表示の指示がなされていないと 判定された場合 (NOの場合)、 FRC部 10にて動き補償による内挿処理を施した画
像信号を出力する (ステップ S63)。最後に、画像を液晶表示パネル 15から表示出力 する(ステップ S 64)。
[0197] 図 30は、本発明の画像表示装置による画像表示方法の他の例を説明するための フロー図である。ここでは、前述の第 15の実施形態における画像表示方法の例につ いて説明する。まず、画像表示装置は、受光したリモコン信号に基づいて、ユーザに より多画面表示が指示されたかどうか、すなわち、複数の画像信号を表示するための 複数の画面が合成された力どうかを判定し (ステップ S71)、多画面表示の指示がな されたと判定された場合 (YESの場合)、 FRC部 10における動き補正処理の補正強 度を可変(弱く)する (ステップ S72)。
[0198] また、ステップ S71において、ユーザにより多画面表示の指示がなされていないと 判定された場合 (NOの場合)、 FRC部 10における動き補正処理の補正強度を通常 通り強くする (ステップ S73)。このようにしてフレーム周波数が変換された画像信号を 、液晶表示パネル 15から表示出力する (ステップ S74)。
[0199] 以上説明したように、本発明によれば、複数の画像を合成して多画面表示する際 に、全画面 (表示画面の全領域)に対する動き補正処理を無効化する等の適切な制 御を行うことができるため、動きベクトル検出のエラーや動き補正のエラー等による画 質劣化を効果的に防止することができる。
[0200] 尚、画面合成部 13で合成される画像信号としては、テレビジョン放送信号に限らず 、外部メディア力も再生された画像信号などであってもよ 、ことは言うまでもな 、。
Claims
[1] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記動き補正処理を施す際の動き検出ブロック境界と、前記複数の画面それぞれ の画面境界とを一致させることを特徴とする画像表示装置。
[2] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記複数の画面それぞれの画面境界部分に対する前記動き補正処理を制御する 制御手段を備えたことを特徴とする画像表示装置。
[3] 前記請求項 2に記載の画像表示装置にお 、て、
前記レート変換手段は、前記入力画像信号に含まれる連続したフレーム間ある ヽ はフィールド間で動きベクトル情報を検出する動きベクトル検出部と、
該検出した動きベクトル情報に基づ 、て、前記フレーム間あるいは前記フィールド 間に内挿ベクトルを割り付ける内挿ベクトル割付部と、
該割り付けた内挿ベクトルから内挿画像信号を生成する内挿画像生成部と、 該生成した内挿画像信号を前記フレーム間あるいは前記フィールド間に内挿する 画像内挿部とを有することを特徴とする画像表示装置。
[4] 前記請求項 3に記載の画像表示装置にお 、て、
前記制御手段は、前記動きベクトル検出部が、前記画面の境界を越える値をもった 動きベクトルを検出しないように制御することを特徴とする画像表示装置。
[5] 前記請求項 3又は 4に記載の画像表示装置において、
前記レート変換手段は、動きベクトルの検出に用いる初期ベクトルを蓄積した初期 ベクトルメモリを有し、
前記制御手段は、前記動きベクトル検出部が、前記画面の境界を越える値をもった
初期ベクトルを前記初期ベクトルメモリから選択しな 、ように制御することを特徴とす る画像表示装置。
[6] 前記請求項 3に記載の画像表示装置にお 、て、
前記制御手段は、前記動きベクトル検出部で検出された、前記画面境界部分にお ける動きベクトルを 0ベクトルにするように制御することを特徴とする画像表示装置。
[7] 前記請求項 3に記載の画像表示装置にお 、て、
前記制御手段は、前記内挿ベクトル割付部が、前記画面の境界を越える値をもつ た動きベクトルを評価対象としな!/ヽように制御することを特徴とする画像表示装置。
[8] 前記請求項 3に記載の画像表示装置にお 、て、
前記制御手段は、前記画面境界部分における内挿ブロックの内挿ベクトルを 0ベタ トルにするように制御することを特徴とする画像表示装置。
[9] 前記請求項 8に記載の画像表示装置にお 、て、
前記制御手段は、前記画面境界部分における内挿ブロックにフラグ情報を付与し、 該フラグ情報が付与された内挿ブロックの内挿ベクトルの出力を 0にすることを特徴と する画像表示装置。
[10] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施してい ない画像信号を挿入することにより、前記入力画像信号のフレーム数あるいはフィー ルド数を変換する他のレート変換手段を更に備え、
前記複数の画面それぞれの画面境界部分に対して、前記他のレート変換手段によ りフレーム数あるいはフィールド数が変換された画像信号を、前記表示パネルへ出力 することを特徴とする画像表示装置。
[11] 前記請求項 10に記載の画像表示装置において、
前記他のレート変換手段は、前記入力画像信号のフレーム間あるいはフィールド間 に、線形補間処理を施した画像信号を内挿することにより、前記入力画像信号のフレ
ーム数あるいはフィールド数を変換するものであることを特徴とする画像表示装置。
[12] 前記請求項 10に記載の画像表示装置において、
前記他のレート変換手段は、前記入力画像信号のフレーム間あるいはフィールド間 に、該フレームあるいはフィールドの画像信号を挿入することにより、前記入力画像 信号のフレーム数あるいはフィールド数を変換するものであることを特徴とする画像 表示装置。
[13] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記複数の画面それぞれの画面境界部分に対して、前記動き補正処理の補正強 度を可変することを特徴とする画像表示装置。
[14] 前記請求項 13に記載の画像表示装置において、
前記レート変換手段は、動き補正処理を施した画像信号と、線形補間処理を施した 画像信号とを所定の比率で加重加算することにより、内挿画像信号を生成する内挿 画像生成部を有し、
前記複数の画面それぞれの画面境界部分に対して、前記加重加算比率を可変す ることを特徴とする画像表示装置。
[15] 前記請求項 14に記載の画像表示装置において、
前記内挿画像生成部は、前記複数の画面それぞれの画面境界部分に対して、前 記線形補間処理を施した画像信号を内挿画像信号とし、
前記複数の画面それぞれの画面境界部分以外に対して、前記動き補正処理を施 した画像信号を内挿画像信号とすることを特徴とする画像表示装置。
[16] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記複数の画面を合成して表示する場合、前記レート変換手段における動き補正
処理を無効化する制御手段を備えたことを特徴とする画像表示装置。
[17] 前記請求項 16に記載の画像表示装置において、
前記レート変換手段は、前記入力画像信号に含まれる連続したフレーム間ある ヽ はフィールド間で動きベクトル情報を検出する動きベクトル検出部と、
該検出した動きベクトル情報に基づ 、て、前記フレーム間あるいは前記フィールド 間に内挿ベクトルを割り付ける内挿ベクトル割付部と、
該割り付けた内挿ベクトルから内挿画像信号を生成する内挿画像生成部と、 該生成した内挿画像信号を前記フレーム間あるいは前記フィールド間に内挿する 画像内挿部とを有することを特徴とする画像表示装置。
[18] 前記請求項 17に記載の画像表示装置において、
前記制御手段は、前記複数の画面を合成して表示する場合、前記動きベクトル検 出部で検出された動きベクトルを 0ベクトルにすることにより、前記動き補正処理を無 効化することを特徴とする画像表示装置。
[19] 前記請求項 17に記載の画像表示装置において、
前記制御手段は、前記複数の画面を合成して表示する場合、前記内挿ベクトル割 付部で割り付けた内挿ベクトルを 0ベクトルにすることにより、前記動き補正処理を無 効化することを特徴とする画像表示装置。
[20] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルへ出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記複数の画面を合成して表示する場合、前記入力画像信号のフレーム数ある 、 はフィールド数を変換せずに、該入力画像信号を前記表示パネルへ出力することを 特徴とする画像表示装置。
[21] 前記請求項 20に記載の画像表示装置において、
画像信号を表示する表示パネルの駆動周波数を変更可能とし、
前記複数の画面を合成して表示する場合、前記入力画像信号のフレーム周波数 あるいはフィールド周波数に合わせて前記表示パネルの駆動周波数を変更すること
を特徴とする画像表示装置。
[22] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルへ出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、 前記入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施してい ない画像信号を挿入することにより、前記入力画像信号のフレーム数あるいはフィー ルド数を変換する他のレート変換手段を更に備え、
前記複数の画面を合成して表示する場合、前記他のレート変換手段によりフレーム 数あるいはフィールド数が変換された画像信号を、前記表示パネルへ出力することを 特徴とする画像表示装置。
[23] 前記請求項 22に記載の画像表示装置において、
前記他のレート変換手段は、前記入力画像信号のフレーム間あるいはフィールド間 に、該フレームあるいはフィールドの画像信号を挿入することにより、前記入力画像 信号のフレーム数あるいはフィールド数を変換するものであることを特徴とする画像 表示装置。
[24] 前記請求項 22に記載の画像表示装置にお 、て、
前記他のレート変換手段は、前記入力画像信号のフレーム間あるいはフィールド間 に、線形補間処理を施した画像信号を内挿することにより、前記入力画像信号のフレ ーム数あるいはフィールド数を変換するものであることを特徴とする画像表示装置。
[25] 前記請求項 22に記載の画像表示装置において、
前記他のレート変換手段は、前記入力画像信号のフレーム間あるいはフィールド間 に、予め決められた単色画像信号を挿入することにより、前記入力画像信号のフレー ム数あるいはフィールド数を変換するものであることを特徴とする画像表示装置。
[26] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルへ出力するレート変換手段を備えた画像表示装置であって、 複数の画像信号を表示するための複数の画面を合成する画面合成手段を有し、
前記複数の画面を合成して表示する場合、前記レート変換手段における動き補正 処理の補正強度を可変することを特徴とする画像表示装置。
[27] 前記請求項 26に記載の画像表示装置において、
前記レート変換手段は、動き補正処理を施した画像信号と、線形補間処理を施した 画像信号とを所定の比率で加重加算することにより、内挿画像信号を生成する内挿 画像生成部を有し、
前記複数の画面を合成して表示する場合、前記加重加算比率を可変することを特 徴とする画像表示装置。
[28] 前記請求項 27に記載の画像表示装置において、
前記内挿画像生成部は、前記複数の画面を合成して表示する場合、前記線形補 間処理を施した画像信号を内挿画像信号とし、
前記複数の画面を合成して表示しな!、場合、前記動き補正処理を施した画像信号 を内挿画像信号とすることを特徴とする画像表示装置。
[29] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面を合成するステップと、
前記動き補正処理を施す際の動き検出ブロック境界と、前記複数の画面それぞれ の画面境界とを一致させるステップとを備えたことを特徴とする画像表示方法。
[30] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面を合成するステップと、
前記複数の画面それぞれの画面境界部分に対して、前記動き補正処理を制御す るステップとを備えたことを特徴とする画像表示方法。
[31] 前記請求項 30に記載の画像表示方法において、
前記画面の境界を越える値をもった動きベクトルを検出しないように制御することを 特徴とする画像表示方法。
[32] 前記請求項 30又は 31に記載の画像表示方法にぉ 、て、
前記画面の境界を越える値をもった初期ベクトルを選択しな ヽように制御することを 特徴とする画像表示方法。
[33] 前記請求項 30に記載の画像表示方法にお 、て、
前記画面境界部分における動きベクトルを 0ベクトルにするように制御することを特 徴とする画像表示方法。
[34] 前記請求項 30に記載の画像表示方法にお 、て、
前記画面境界部分における内挿ブロックの内挿ベクトルを 0ベクトルにするように制 御することを特徴とする画像表示方法。
[35] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記入力画像信号のフレー ム間あるいはフィールド間に、線形補間処理を施した画像信号を内挿するステップと を備えたことを特徴とする画像表示方法。
[36] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記入力画像信号のフレー ム間あるいはフィールド間に、該フレームあるいはフィールドの画像信号を挿入する ステップとを備えたことを特徴とする画像表示方法。
[37] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換して、表示パネルに出力するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面を合成するステップと、 前記複数の画面それぞれの画面境界部分に対して、前記動き補正処理の補正強
度を可変するステップとを備えたことを特徴とする画像表示方法。
[38] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面が合成されたかどうかを判定するス テツプと、
前記複数の画面が合成されたと判定された場合、前記動き補正処理を無効化する ステップとを備えたことを特徴とする画像表示方法。
[39] 入力画像信号のフレーム間あるいはフィールド間に、動き補償処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面が合成されたかどうかを判定するス テツプと、
前記複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム周 波数あるいはフィールド周波数に合わせて表示パネルの駆動周波数を変更するステ ップとを備えたことを特徴とする画像表示方法。
[40] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面が合成されたかどうかを判定するス テツプと、
前記複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム間 あるいはフィールド間に、該フレームあるいはフィールドの画像信号を挿入することに より、前記入力画像信号のフレーム数あるいはフィールド数を変換するステップとを 備えたことを特徴とする画像表示方法。
[41] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面が合成されたかどうかを判定するス テツプと、
前記複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム間 あるいはフィールド間に、線形補間処理を施した画像信号を内挿することにより、前 記入力画像信号のフレーム数あるいはフィールド数を変換するステップとを備えたこ とを特徴とする画像表示方法。
[42] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面が合成されたかどうかを判定するス テツプと、
前記複数の画面が合成されたと判定された場合、前記入力画像信号のフレーム間 あるいはフィールド間に、予め決められた単色画像信号を挿入することにより、前記 入力画像信号のフレーム数あるいはフィールド数を変換するステップとを備えたこと を特徴とする画像表示方法。
[43] 入力画像信号のフレーム間あるいはフィールド間に、動き補正処理を施した画像信 号を内挿することにより、前記入力画像信号のフレーム数あるいはフィールド数を変 換するステップを有する画像表示方法であって、
複数の画像信号を表示するための複数の画面が合成されたかどうかを判定するス テツプと、
前記複数の画面が合成されたと判定された場合、前記動き補正処理の補正強度を 可変するステップとを備えたことを特徴とする画像表示方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007542302A JP5215668B2 (ja) | 2005-11-07 | 2006-10-11 | 画像表示装置及び方法 |
EP06811624A EP1950964A4 (en) | 2005-11-07 | 2006-10-11 | IMAGE DISPLAY DEVICE AND METHOD |
US12/091,166 US20090122188A1 (en) | 2005-11-07 | 2006-10-11 | Image display device and method |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005-322391 | 2005-11-07 | ||
JP2005322391 | 2005-11-07 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2007052452A1 true WO2007052452A1 (ja) | 2007-05-10 |
Family
ID=38005605
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2006/320317 WO2007052452A1 (ja) | 2005-11-07 | 2006-10-11 | 画像表示装置及び方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20090122188A1 (ja) |
EP (1) | EP1950964A4 (ja) |
JP (1) | JP5215668B2 (ja) |
TW (1) | TWI383677B (ja) |
WO (1) | WO2007052452A1 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011082899A (ja) * | 2009-10-09 | 2011-04-21 | Canon Inc | 画像処理装置及びその制御方法 |
JP2011519228A (ja) * | 2008-04-23 | 2011-06-30 | クゥアルコム・インコーポレイテッド | ビデオユニット内の境界アーティファクト修正 |
JP4878628B2 (ja) * | 2006-09-15 | 2012-02-15 | パナソニック株式会社 | 映像処理装置および映像処理方法 |
US9881535B2 (en) | 2005-09-30 | 2018-01-30 | Sharp Kabushiki Kaisha | Image display device and method |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101107256B1 (ko) * | 2007-03-27 | 2012-01-19 | 삼성전자주식회사 | 모션 벡터에 기반한 적응적 프레임율 변환 방법 및 장치 및적응적 프레임율 변환 기능을 가지는 디스플레이 장치 |
GB2450121A (en) * | 2007-06-13 | 2008-12-17 | Sharp Kk | Frame rate conversion using either interpolation or frame repetition |
KR100973561B1 (ko) * | 2008-06-25 | 2010-08-03 | 삼성전자주식회사 | 표시장치 |
TWI412280B (zh) * | 2010-08-20 | 2013-10-11 | Himax Tech Ltd | 修正圖框邊緣之動作向量的方法 |
KR101903748B1 (ko) | 2011-10-07 | 2018-10-04 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20140111736A (ko) * | 2013-03-12 | 2014-09-22 | 삼성전자주식회사 | 디스플레이장치 및 그 제어방법 |
KR102136848B1 (ko) | 2013-07-15 | 2020-07-22 | 삼성전자 주식회사 | 영상 처리 장치, 영상 처리 시스템 및 영상 처리 방법 |
JP6373577B2 (ja) * | 2013-12-25 | 2018-08-15 | ザインエレクトロニクス株式会社 | 撮像制御装置 |
JP6601020B2 (ja) * | 2014-08-11 | 2019-11-06 | セイコーエプソン株式会社 | 撮像表示装置 |
KR20160040388A (ko) * | 2014-10-02 | 2016-04-14 | 삼성전자주식회사 | 프레임 레이트 변환 방법 및 영상출력장치 |
US10283031B2 (en) * | 2015-04-02 | 2019-05-07 | Apple Inc. | Electronic device with image processor to reduce color motion blur |
US10631002B2 (en) * | 2016-09-30 | 2020-04-21 | Qualcomm Incorporated | Frame rate up-conversion coding mode |
US10701390B2 (en) | 2017-03-14 | 2020-06-30 | Qualcomm Incorporated | Affine motion information derivation |
US12010450B2 (en) * | 2022-03-21 | 2024-06-11 | Novatek Microelectronics Corp. | On-screen display (OSD) image processing method |
US12008729B2 (en) * | 2022-03-21 | 2024-06-11 | Novatek Microelectronics Corp. | On-screen display (OSD) image processing method |
CN115019749A (zh) * | 2022-06-07 | 2022-09-06 | 福建华佳彩有限公司 | 一种可自主动态调节刷新率的面板显示系统 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10126748A (ja) * | 1996-10-15 | 1998-05-15 | Hitachi Ltd | 画像信号のフォーマット変換信号処理方法及び回路 |
JPH11346370A (ja) * | 1998-06-02 | 1999-12-14 | Matsushita Electric Ind Co Ltd | 符号化方法、符合化装置、復号方法、復号装置、及び記録媒体 |
JP3295437B2 (ja) | 1991-03-29 | 2002-06-24 | 日本放送協会 | 表示装置 |
EP1404130A1 (en) | 2002-09-24 | 2004-03-31 | Matsushita Electric Industrial Co., Ltd. | Method and apparatus for processing a video signal mixed with an additional image signal |
JP2004159294A (ja) * | 2002-09-10 | 2004-06-03 | Toshiba Corp | フレーム補間方法およびこのフレーム補間方法を用いた装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US231644A (en) * | 1880-08-31 | One-foueth to each | ||
US5097257A (en) * | 1989-12-26 | 1992-03-17 | Apple Computer, Inc. | Apparatus for providing output filtering from a frame buffer storing both video and graphics signals |
US5978041A (en) * | 1994-10-24 | 1999-11-02 | Hitachi, Ltd. | Image display system |
JP4342032B2 (ja) * | 1999-05-20 | 2009-10-14 | 株式会社東芝 | 補間フィールド生成回路及びフィールド倍速変換回路 |
KR100840133B1 (ko) * | 2000-05-18 | 2008-06-23 | 코닌클리케 필립스 일렉트로닉스 엔.브이. | Mc 업 컨버젼에서 헤일로를 감소시키는 움직임 추정기 |
DE10126790A1 (de) * | 2001-06-01 | 2003-01-02 | Micronas Munich Gmbh | Verfahren und Vorrichtung zur Darstellung von wenigstens zwei Bildern in einem Gesamtbild |
JP3877565B2 (ja) * | 2001-10-04 | 2007-02-07 | 松下電器産業株式会社 | 撮像装置 |
JP4031389B2 (ja) * | 2002-04-17 | 2008-01-09 | 松下電器産業株式会社 | 画像変換装置および画像変換方法 |
US7400321B2 (en) * | 2003-10-10 | 2008-07-15 | Victor Company Of Japan, Limited | Image display unit |
US7420618B2 (en) * | 2003-12-23 | 2008-09-02 | Genesis Microchip Inc. | Single chip multi-function display controller and method of use thereof |
EP1583364A1 (en) * | 2004-03-30 | 2005-10-05 | Matsushita Electric Industrial Co., Ltd. | Motion compensated interpolation of images at image borders for frame rate conversion |
EP1592250A1 (en) * | 2004-04-30 | 2005-11-02 | Matsushita Electric Industrial Co., Ltd. | Film-mode detection in video sequences |
JP4396496B2 (ja) * | 2004-12-02 | 2010-01-13 | 株式会社日立製作所 | フレームレート変換装置、及び映像表示装置、並びにフレームレート変換方法 |
US9881535B2 (en) | 2005-09-30 | 2018-01-30 | Sharp Kabushiki Kaisha | Image display device and method |
-
2006
- 2006-10-11 WO PCT/JP2006/320317 patent/WO2007052452A1/ja active Application Filing
- 2006-10-11 EP EP06811624A patent/EP1950964A4/en not_active Withdrawn
- 2006-10-11 US US12/091,166 patent/US20090122188A1/en not_active Abandoned
- 2006-10-11 JP JP2007542302A patent/JP5215668B2/ja not_active Expired - Fee Related
- 2006-10-30 TW TW095140062A patent/TWI383677B/zh not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3295437B2 (ja) | 1991-03-29 | 2002-06-24 | 日本放送協会 | 表示装置 |
JPH10126748A (ja) * | 1996-10-15 | 1998-05-15 | Hitachi Ltd | 画像信号のフォーマット変換信号処理方法及び回路 |
JPH11346370A (ja) * | 1998-06-02 | 1999-12-14 | Matsushita Electric Ind Co Ltd | 符号化方法、符合化装置、復号方法、復号装置、及び記録媒体 |
JP2004159294A (ja) * | 2002-09-10 | 2004-06-03 | Toshiba Corp | フレーム補間方法およびこのフレーム補間方法を用いた装置 |
EP1404130A1 (en) | 2002-09-24 | 2004-03-31 | Matsushita Electric Industrial Co., Ltd. | Method and apparatus for processing a video signal mixed with an additional image signal |
JP2004120757A (ja) * | 2002-09-24 | 2004-04-15 | Matsushita Electric Ind Co Ltd | 映像信号を処理するための方法および映像処理ユニット |
Non-Patent Citations (2)
Title |
---|
ISHIGURO HIDEKAZU; KURITA TAIICHIRO: "Consideration on Motion Picture Quality of the Hold Type Display with an octuple-rate CRT", IEICE TECHNICAL REPORT, INSTITUTE OF ELECTRONICS, INFORMATION AND COMMUNICATION ENGINEERS, EID96-4, June 1996 (1996-06-01), pages 19 - 26 |
See also references of EP1950964A4 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9881535B2 (en) | 2005-09-30 | 2018-01-30 | Sharp Kabushiki Kaisha | Image display device and method |
JP4878628B2 (ja) * | 2006-09-15 | 2012-02-15 | パナソニック株式会社 | 映像処理装置および映像処理方法 |
US8432495B2 (en) | 2006-09-15 | 2013-04-30 | Panasonic Corporation | Video processor and video processing method |
JP2011519228A (ja) * | 2008-04-23 | 2011-06-30 | クゥアルコム・インコーポレイテッド | ビデオユニット内の境界アーティファクト修正 |
JP2011082899A (ja) * | 2009-10-09 | 2011-04-21 | Canon Inc | 画像処理装置及びその制御方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI383677B (zh) | 2013-01-21 |
JPWO2007052452A1 (ja) | 2009-04-30 |
TW200731796A (en) | 2007-08-16 |
US20090122188A1 (en) | 2009-05-14 |
JP5215668B2 (ja) | 2013-06-19 |
EP1950964A1 (en) | 2008-07-30 |
EP1950964A4 (en) | 2012-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2007052452A1 (ja) | 画像表示装置及び方法 | |
JP4722936B2 (ja) | 画像表示装置及び方法 | |
JP4181593B2 (ja) | 画像表示装置及び方法 | |
JP4746514B2 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
US8537276B2 (en) | Image displaying device and method, and image processing device and method for preventing image deterioration | |
JP4369948B2 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
WO2007105433A1 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
WO2008035472A1 (fr) | Dispositif et procédé d'affichage d'image, et dispositif et procédé de traitement d'image | |
JP2009055340A (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
JP2007235403A (ja) | 画像表示装置及び方法 | |
JP4181613B2 (ja) | 画像表示装置及び方法 | |
JP4769234B2 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
JP4181612B2 (ja) | 画像表示装置及び方法 | |
JP4369971B2 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
JP2009258269A (ja) | 画像表示装置 | |
JP4746606B2 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
JP4369967B2 (ja) | 画像表示装置及び方法、画像処理装置及び方法 | |
JP2009192803A (ja) | 画像表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
DPE2 | Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101) | ||
121 | Ep: the epo has been informed by wipo that ep was designated in this application | ||
ENP | Entry into the national phase |
Ref document number: 2007542302 Country of ref document: JP Kind code of ref document: A |
|
WWE | Wipo information: entry into national phase |
Ref document number: 12091166 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
REEP | Request for entry into the european phase |
Ref document number: 2006811624 Country of ref document: EP |
|
WWE | Wipo information: entry into national phase |
Ref document number: 2006811624 Country of ref document: EP |