WO2001086432A3 - Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'execution par plusieurs unites d'execution cryptographiques de commandes emanant d'un processeur hote en parallele - Google Patents

Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'execution par plusieurs unites d'execution cryptographiques de commandes emanant d'un processeur hote en parallele

Info

Publication number
WO2001086432A3
WO2001086432A3 PCT/US2001/015176 US0115176W WO0186432A3 WO 2001086432 A3 WO2001086432 A3 WO 2001086432A3 US 0115176 W US0115176 W US 0115176W WO 0186432 A3 WO0186432 A3 WO 0186432A3
Authority
WO
WIPO (PCT)
Prior art keywords
execution units
data processing
processing systems
local memory
cryptographic
Prior art date
Application number
PCT/US2001/015176
Other languages
English (en)
Other versions
WO2001086432A2 (fr
Inventor
David Blaker
Raymond Savarda
Original Assignee
Netoctave Inc
David Blaker
Raymond Savarda
Hanna Michael
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Netoctave Inc, David Blaker, Raymond Savarda, Hanna Michael filed Critical Netoctave Inc
Priority to AU2001266571A priority Critical patent/AU2001266571A1/en
Publication of WO2001086432A2 publication Critical patent/WO2001086432A2/fr
Publication of WO2001086432A3 publication Critical patent/WO2001086432A3/fr

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/10Protecting distributed programs or content, e.g. vending or licensing of copyrighted material ; Digital rights management [DRM]
    • G06F21/12Protecting executable software
    • G06F21/121Restricting unauthorised execution of programs
    • G06F21/123Restricting unauthorised execution of programs by using dedicated hardware, e.g. dongles, smart cards, cryptographic processors, global positioning systems [GPS] devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/72Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3877Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor
    • G06F9/3879Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor for non-native instruction execution, e.g. executing a command; for Java instruction set

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Multimedia (AREA)
  • Technology Law (AREA)
  • Multi Processors (AREA)
  • Stored Programmes (AREA)
  • Storage Device Security (AREA)
  • Advance Control (AREA)

Abstract

L'invention concerne des modes de réalisation de systèmes de traitement de données cryptographiques, de produits-programmes, et de procédés de fonctionnement correspondants. Par exemple, des systèmes de traitement de données cryptographiques englobent un processeur hôte, une mémoire de système couplée audit processeur, et un circuit intégré de processeur cryptographique comportant une mémoire locale. Au moins une des opérandes est téléchargée dans la mémoire locale à partir de la mémoire du système et le processeur cryptographique exécute une instruction qui fait référence à une des opérandes téléchargées au moyen d'une première position relative dans la mémoire locale. On peut condenser ensemble des opérandes et des résultats dans la mémoire locale, qui peut conserver un espace de stockage. Dans d'autres modes de réalisation, des interfaces de commande séparées sont respectivement liées aux unités d'exécution dans le processeur cryptographique. Les unités d'exécution sont pourvues respectivement de blocs de commandes qui sont exécutés simultanément par plusieurs unités d'exécution. On peut accroître le nombre total d'opérations que l'on peut réaliser et réduire le temps d'attente moyen d'exécution de ces opérations, en réalisant ces dernières en parallèle au moyen de plusieurs unités fonctionnelles.
PCT/US2001/015176 2000-05-11 2001-05-10 Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'execution par plusieurs unites d'execution cryptographiques de commandes emanant d'un processeur hote en parallele WO2001086432A2 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AU2001266571A AU2001266571A1 (en) 2000-05-11 2001-05-10 Cryptographic data processing systems, computer program products, and methods of operating same, using parallel execution units

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US20340900P 2000-05-11 2000-05-11
US20346500P 2000-05-11 2000-05-11
US60/203,409 2000-05-11
US60/203,465 2000-05-11

Publications (2)

Publication Number Publication Date
WO2001086432A2 WO2001086432A2 (fr) 2001-11-15
WO2001086432A3 true WO2001086432A3 (fr) 2002-07-18

Family

ID=26898582

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/US2001/015180 WO2001086430A2 (fr) 2000-05-11 2001-05-10 Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'utilisation d'une memoire du systeme dans le transfert d'information entre un processeur hote et un processeur adjoint
PCT/US2001/015176 WO2001086432A2 (fr) 2000-05-11 2001-05-10 Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'execution par plusieurs unites d'execution cryptographiques de commandes emanant d'un processeur hote en parallele

Family Applications Before (1)

Application Number Title Priority Date Filing Date
PCT/US2001/015180 WO2001086430A2 (fr) 2000-05-11 2001-05-10 Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'utilisation d'une memoire du systeme dans le transfert d'information entre un processeur hote et un processeur adjoint

Country Status (2)

Country Link
AU (2) AU2001266571A1 (fr)
WO (2) WO2001086430A2 (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6434620B1 (en) 1998-08-27 2002-08-13 Alacritech, Inc. TCP/IP offload network interface device
US7543087B2 (en) 2002-04-22 2009-06-02 Alacritech, Inc. Freeing transmit memory on a network interface device prior to receiving an acknowledgement that transmit data has been received by a remote device
US7392399B2 (en) * 2003-05-05 2008-06-24 Sun Microsystems, Inc. Methods and systems for efficiently integrating a cryptographic co-processor
US8539513B1 (en) 2008-04-01 2013-09-17 Alacritech, Inc. Accelerating data transfer in a virtual computer system with tightly coupled TCP connections
US8341286B1 (en) 2008-07-31 2012-12-25 Alacritech, Inc. TCP offload send optimization
US9306793B1 (en) 2008-10-22 2016-04-05 Alacritech, Inc. TCP offload device that batches session layer headers to reduce interrupts as well as CPU copies
KR101566145B1 (ko) * 2014-10-23 2015-11-06 숭실대학교산학협력단 모바일 기기 및 상기 모바일 기기의 동작 방법
CN112713993A (zh) * 2020-12-24 2021-04-27 天津国芯科技有限公司 一种加密算法模块加速器及数据高速加密方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0389175A2 (fr) * 1989-03-15 1990-09-26 Fujitsu Limited Système de préextraction de données
EP0395958A2 (fr) * 1989-04-20 1990-11-07 Hitachi, Ltd. Microprocesseur, et méthode et appareil de traitement graphique l'utilisant
EP0560020A2 (fr) * 1992-03-13 1993-09-15 International Business Machines Corporation Fonction de traitement de signaux numériques ressemblant à une pile FIFO
EP0668560A2 (fr) * 1994-02-18 1995-08-23 International Business Machines Corporation Méthode de co-exécution et dispositif pour performer un traitement parallèle dans des types conventionnels de systèmes de traitement de données
WO1997035252A1 (fr) * 1996-03-18 1997-09-25 Advanced Micro Devices, Inc. Unite centrale de traitement ayant un noyau x86 et un noyau dsp, et comportant un decodeur de fonctions dsp qui configure les instructions x86 en instructions dsp

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4763242A (en) * 1985-10-23 1988-08-09 Hewlett-Packard Company Computer providing flexible processor extension, flexible instruction set extension, and implicit emulation for upward software compatibility
US5706489A (en) * 1995-10-18 1998-01-06 International Business Machines Corporation Method for a CPU to utilize a parallel instruction execution processing facility for assisting in the processing of the accessed data
US6075546A (en) * 1997-11-10 2000-06-13 Silicon Grahphics, Inc. Packetized command interface to graphics processor
KR100572945B1 (ko) * 1998-02-04 2006-04-24 텍사스 인스트루먼츠 인코포레이티드 효율적으로 접속 가능한 하드웨어 보조 처리기를 구비하는디지탈 신호 처리기
US7996670B1 (en) * 1999-07-08 2011-08-09 Broadcom Corporation Classification engine in a cryptography acceleration chip

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0389175A2 (fr) * 1989-03-15 1990-09-26 Fujitsu Limited Système de préextraction de données
EP0395958A2 (fr) * 1989-04-20 1990-11-07 Hitachi, Ltd. Microprocesseur, et méthode et appareil de traitement graphique l'utilisant
EP0560020A2 (fr) * 1992-03-13 1993-09-15 International Business Machines Corporation Fonction de traitement de signaux numériques ressemblant à une pile FIFO
EP0668560A2 (fr) * 1994-02-18 1995-08-23 International Business Machines Corporation Méthode de co-exécution et dispositif pour performer un traitement parallèle dans des types conventionnels de systèmes de traitement de données
WO1997035252A1 (fr) * 1996-03-18 1997-09-25 Advanced Micro Devices, Inc. Unite centrale de traitement ayant un noyau x86 et un noyau dsp, et comportant un decodeur de fonctions dsp qui configure les instructions x86 en instructions dsp

Also Published As

Publication number Publication date
AU2001266571A1 (en) 2001-11-20
WO2001086432A2 (fr) 2001-11-15
AU2001266572A1 (en) 2001-11-20
WO2001086430A3 (fr) 2002-10-17
WO2001086430A2 (fr) 2001-11-15

Similar Documents

Publication Publication Date Title
WO2004046920A3 (fr) Memoire cache de processeur utilisee en tant que ram pour executer un code de demarrage
WO2001052062A3 (fr) Initialisation d'un systeme ordinateur via un code d'amorcage stocke dans une memoire a acces sequentiel
WO2004051471A3 (fr) Partage inter-partitions d'informations d'etat
DE602006020118D1 (de) Speichersteuerungsverfahren und System zur Sicherungs- und/oder Wiederherstellungsdurchführung
WO2003090074A3 (fr) Initialisation d'un systeme informatique comprenant un processeur a mode d'execution securise
EP1967981A4 (fr) Dispositif, méthode de contrôle d exécution de programme et programme de contrôle d exécution
WO2006032524A3 (fr) Partage de classes et de chargeurs de classes
MY137354A (en) A data processing apparatus and method for moving data between registers and memory
WO2007087507A3 (fr) Module de port de connexion microprogrammable pour traitement en pipeline à base fpga
WO2008087779A1 (fr) Processeur de type réseau et système de traitement de données
TW200627266A (en) Processor, method, and data processing system employing a variable store gather window
WO2005024573A3 (fr) Bibliotheque de stockage de donnees robotisee comprenant un port virtuel
TW556093B (en) A data processing apparatus and method for saving return state
WO2008005825A3 (fr) Procédés, systèmes et produits de programme d'ordinateur permettant de donner accès à des entités adressables à l'aide d'un espace d'adressage virtuel non-séquentiel
WO2006050145A3 (fr) Procedes et appareils permettant l'execution parallele d'un processus
AU5552000A (en) Conditional instruction execution in a computer
WO2001086432A3 (fr) Systemes de traitement de donnees cryptographiques, produits-programmes informatiques, et procedes de fonctionnement correspondants permettant l'execution par plusieurs unites d'execution cryptographiques de commandes emanant d'un processeur hote en parallele
WO2005013039A3 (fr) Commande de lecture anticipee dans un systeme de traitement de donnees
WO2002008913A3 (fr) Arbitre de ressources de memoire destine a plusieurs reseaux de portes
WO2006018765A3 (fr) Reponse d'erreur par un systeme de traitement de donnees et dispositif peripherique
WO2006132758A3 (fr) Operations de mise en memoire dans des microprocesseurs ayant de multiples modes d'execution et piles de registres
WO2007078552A3 (fr) Architecture informatique destinee a obtenir une separation physique de procedes informatiques
EP1573517A3 (fr) Procede et appareil de traitement de transactions dans un systeme de traitement de donnees
WO2003079200A3 (fr) Controleur hote usb
WO2004046955A3 (fr) Architecture de processeur configurable

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
AK Designated states

Kind code of ref document: A3

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A3

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP