WO1991007055A1 - Procede de formatage sur un bus numerique des informations de controle associees a un signal video numerise - Google Patents

Procede de formatage sur un bus numerique des informations de controle associees a un signal video numerise Download PDF

Info

Publication number
WO1991007055A1
WO1991007055A1 PCT/FR1990/000795 FR9000795W WO9107055A1 WO 1991007055 A1 WO1991007055 A1 WO 1991007055A1 FR 9000795 W FR9000795 W FR 9000795W WO 9107055 A1 WO9107055 A1 WO 9107055A1
Authority
WO
WIPO (PCT)
Prior art keywords
information
line
signal
circuit
video signal
Prior art date
Application number
PCT/FR1990/000795
Other languages
English (en)
Inventor
Jean-Yves Moraillon
Patrick Daniel
Original Assignee
Laboratoire Europeen De Recherches Electroniques Avancees
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Laboratoire Europeen De Recherches Electroniques Avancees filed Critical Laboratoire Europeen De Recherches Electroniques Avancees
Publication of WO1991007055A1 publication Critical patent/WO1991007055A1/fr

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/084Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the horizontal blanking interval only
    • H04N7/085Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the horizontal blanking interval only the inserted signal being digital
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/90Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
    • H04N19/98Adaptive-dynamic-range coding [ADRC]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • H04N7/0152High-definition television systems using spatial or temporal subsampling
    • H04N7/0155High-definition television systems using spatial or temporal subsampling using pixel blocks

Definitions

  • the present invention relates to a method of formatting on a digital bus the control information associated with a digitized video signal as well as a device for implementing this method.
  • the general problem encountered in HDTV transmission is that the transmission channels are too narrow. Thus, in the case of HD-MAC, a reduction in bandwidth by a factor of about 4 must be obtained.
  • the principle adopted consists in adapting the compression mode to the temporal resolution of the image to be transmitted. According to the chosen standard, three possible compression modes are used, called 80 ms, 20 ms, 40 ms, each mode preserving the spatial resolution, the temporal resolution of the image or achieving a compromise of the two.
  • an adaptive processing of the video signal is therefore used.
  • To carry out this processing it is necessary to transmit, in addition to the video signal itself, signals containing synchronization signals and information on the type of processing to be carried out, such as motion vector information or information on the transmission mode, this information is generally called digital assistance.
  • this digital control information is transmitted during the frame return of each video frame.
  • the digital control information is used after transmission, in a bandwidth reduction decoder as described in the articles of IEE Conference Publication 293 in 1988. In this case, the
  • 5 digital control information mainly comprises synchronization signals and digital assistance signals.
  • 10 synchronization signals are constituted by the signal "RF" which makes it possible to differentiate one frame among four and the signal "LT n making it possible to identify the even and odd lines of the frame in the case of a sub-sampling structure of the staggered structure type digital signal assistance signals
  • ⁇ - more particularly comprise a signal indicating the transmission mode used called "BD” and a motion vector called "MV”. Since the transmission mode used is constant over an image block, the "BD" signal is sampled at the block frequency. Likewise, there is one motion vector per image block.
  • the present invention therefore aims to remedy these drawbacks by proposing a new method of formatting on a digital bus control information associated with a digitized video signal.
  • Another object of the present invention is to propose a device for implementing the method which is used with / or which is integrated on the circuit of the bandwidth reduction decoder so as to decode the digital control information only at the places where they must be used.
  • the subject of the present invention is a method of formatting on a digital bus the control information associated with a digitized video signal, characterized in that, the control information of the video blocks of a line is transmitted on the same bus numeric as said blocks during the previous line feed. According to a preferred embodiment, the transmission is carried out by temporally multiplying the useful part of the video blocks and the associated control information.
  • the method of the present invention makes it possible to simplify the processing of digital assistance by eliminating specific delay functions, since the information is indeed automatically delayed at the same time as the video signal in the 20 ms delay functions. On the other hand, any modification of the delay is automatically reflected on the control signals without requiring reprogramming.
  • control information associated with each video block consists of synchronization information and information on the processing to be carried out or information of digital assistance.
  • the synchronization information is transmitted only once per line.
  • the synchronization information is transmitted in one byte specific containing information indicating the start and end of line and frame erasures.
  • the specific byte is preceded by a byte of particular value. This makes it possible to separate the useful video from the digital assistance information without the aid of external signals or time base.
  • the present invention also relates to a device for implementing the method described above, characterized in that it comprises at least one memory intended to store, for each video block, the branch decision information and the corresponding vector-motion information, this memory being written during the line erasure at the transmission frequency and read during the useful line at the block frequency.
  • This device is used in the circuit of the bandwidth reduction decoder at each place where a delay must be achieved.
  • - Figure 1 shows the encoding protocol of the digital control information during the line feed of the video signal
  • - Figure 2 is a block diagram of a circuit for decoding digital control information according to an embodiment of the present invention
  • FIG. 3 is a timing diagram explaining the operation of the decoder of Figure 2;
  • FIG. 4 and 5 are block diagrams respectively representing a device for processing digital assistance signals and a bandwidth reduction decoder comprising digital control information decoders according to the present invention.
  • the signal processing of the luminance channel of an HD-MAC video signal will be described more particularly.
  • the control information associated with the HD-MAC video signal includes synchronization signals and digital assistance signals.
  • the synchronization signals comprise a first synchronization signal denoted "RF" which makes it possible to differentiate one frame from four.
  • This signal therefore consists of two bits.
  • some subsampling structures are staggered-line structures, which means that the horizontal position of the samples is not the same on the even and odd lines of the frame.
  • the signal making it possible to locate these lines is noted “LT”. It consists of a bit.
  • HD-MAC processing uses a coding principle with three different transmission modes. The transmission mode used is constant over an image block, the blocks generally being constituted by a matrix of 16 points by 16 lines.
  • the signal indicating the transmission mode used is transmitted among the digital assistance data. After decoding, it is called "BD".
  • the "40 ms" mode transmits only the odd frames of the original high definition image as well as a set of motion vectors associated with the missing even frame.
  • the missing even frame is therefore interpolated using the position of an image point 20 ms earlier and 20 ms later.
  • the calculation process is called: motion compensated interpolation. It requires the use of a motion vector per block.
  • These motion vectors are coded on 8 bits and noted "MV".
  • the protocol used for the transmission of digital control information must be able to transmit the "BD" and "MV” information corresponding to each block.
  • a line has 90 blocks.
  • the protocol must be able to transmit the "RF” and "LT” signals. In fact, these signals may only be transmitted once per line.
  • the 144 free bytes are used to transmit the control information corresponding to the following 90 video blocks.
  • the 144 free bytes first of all comprise a first byte in which a particular value has been recorded, for example the value "FF". This byte is used to indicate that the next byte is a synchronization byte marked "XY". This particular value "FF" should be eliminated from the possible values of the video signal.
  • the "XY" synchronization byte contains in particular the "RF" and "LT" signals.
  • byte 138 is occupied by the particular value "FF" and byte 139 by a synchronization byte "XY".
  • the "LBLK" bit is set to 1 in the first "XY” byte and is set to zero in the second "XY” byte. This allows the useful video signal to be separated from the control information without using external signals. This specific configuration also simplifies the electronics used to generate the "BD" signals and
  • the decoding circuit comprises a NAND circuit 1 with eight inputs which receives on these eight inputs the transmission signal "I" so as to decode the bytes "FF".
  • the output of the NAND circuit 1 is sent to a delay circuit 2 controlled by a clock signal "H” at the transmission frequency.
  • the output of delay circuit 2 is sent to an OR circuit 3, the other input of which is supplied by the clock signal "H”.
  • the output of the OR circuit 3 controls a "latch” circuit 4 which receives the transmission signal "I" as input.
  • the output "QO " is also sent as input to a delay circuit 8 controlled by the clock” H "so as to output a signal” SO "which will be used in the bandwidth reduction decoder described below.
  • the output of the OR circuit 10 is sent to a multiplexer 11 which is controlled by the signal from the inverter 5.
  • the signal from the "latch” 4 is sent as reset to zero d 'a second counter 12 controlled by the clock "H”.
  • the outputs "Q0" and “Ql” constitute inverted inputs of a NAND circuit 13 which also receives on a third input the output "Q2".
  • this memory can store 90 words of 10 bits. As shown in FIG. 3, this memory receives as input a signal from a delay circuit 19 controlled by the clock "H” which itself receives the signals from a "MV” multiplexer 17 and a "BD” multiplexer 18. In addition, the multiplexer 17 is controlled by the signal "SO”.
  • the information referenced “Mux MV” is obtained consisting of information "MV1”, “MV2”, “MV2””MV3”,”MV4",”MV4",”MV5" etc. . up to “MV90", “MV90”.
  • the multiplexer 17 being controlled by the signal referenced "SO” in FIG. 3 which switches the multiplexer between the inputs zero and 1.
  • the information referenced "Mux BD” is obtained, namely "BD1", “BD2", “BD3”, “BD4" etc. . up to "BD90".
  • This information is transmitted with a delay of a clock period in the memory 15 in which the information “MV” and “BD” is written, sub-control of the write clock signal “HE” coming from the multiplexer 11.
  • the memory we will therefore store the information “MV1”, BD1 ",” MV2 “,” BD2 “with a write ban for the second set” MV2 “,” BD2 “, then” MV3 “,” BD3 “,” MV4 “, “BD4" with a write ban for the second set "MV4", "BD4" and so on until “MV90", "BD90".
  • the writing in the memory is carried out while the signal "LBLK” coming from the circuit "latch” 4 is at the level “1" as represented on figure 3.
  • the signal clock-writing comes from the counter 1 which carries out the counting shown in Figure 3, namely zero, 1, 2, zero, 1, 2 repeatedly.
  • the information “MV”, “BD” stored in the memory 15 is read during the transmission of the video signal, so as to transmit for each block of video information the information “MV” and “ BD “corresponding allowing to reconstruct the different frames.
  • the memory is controlled by the clock / read signal "HL" which comes from the counter 2.
  • the counter 2 counts on 8 clock times from zero to seven. Therefore, a longer duration is obtained, at know at the block frequency, respectively the information "MV1" and "BD1", "MV2" and
  • FIG. 4 shows the decoding part of the digital assistance information of the bandwidth reduction decoder used in a HDTV receiver.
  • the reference 20 represents a generator of the digital assistance signals.
  • this circuit is identical to the classic circuit. It will therefore not be described in more detail. It receives as input the data "D", a clock signal “Hl” at 20, 25 Mhz and a validation signal “VAL” and it gives as output the decision information for branch “BD” and vector-movement "MV”. It is also connected to a time base generator 22.
  • the time base generator 22 which is also identical to the circuit of the prior art, generates the synchronization signals "LT" and "RF".
  • the decoding part of the digital assistance information is no longer sent to memories making it possible to delay the information by 20 ms, but is sent to a circuit 21 carrying out the formatting of the digital assistance signals which 10 receives as input the information "BD" and "MV” and on a synchronization word generator 23 which receives, in addition to the synchronization signals "LT” and "RF", a film mode signal as described above.
  • the outputs of circuits 21 and 23 are respectively sent to a multiplexer 24 which outputs a signal "S".
  • the multiplexer 24 is controlled by a signal from the generator. time base.
  • a bandwidth reduction decoder will now be described with reference to FIG. 5 in which circuits for decoding the control signals "CSD" have been inserted, as described in FIG. 2.
  • several “CSD” are integrated in the bandwidth reduction decoder directly at the places where it is necessary to output the signals "BD1", “BD3,” BD4 "or 5 the synchronization signals, which makes it possible to remove the memories introducing the delays of 20 ms necessary for these signals.
  • the bandwidth reduction decoder making it possible to implement the algorithm proposed by the participants in the EUREKA 0 project comprises five frame memories 100, 101, 102, 103, 104.
  • the bandwidth reduction decoder comprises a first block referenced "HERE” which makes it possible to supply at the output signals corresponding to the sampling structures of each channel even if the image block considered has been transmitted in another mode.
  • the "ICI" circuit mainly comprises a scrub circuit 105 which receives as input the transmitted signal, namely a composite signal consisting of the video signal, and during the line feed of digital control information corresponding to the next line video signal. The output of this circuit 105 is sent respectively to the first memory 100 or to a circuit 106 called the sub-sampling structure converter and mentioned
  • circuit 106 The role of circuit 106 is to provide on outputs "40A”, “40C”, “80””80” samples corresponding to the sampling structures used in 40 or 80 ms modes whatever the mode used in transmission.
  • a case decoder circuit "107” receiving appropriate “CDS” circuits the information “LT.,”, “RF 3 “, “BD ⁇ ,” BD 3 “,” BD 4 W and providing a certain amount of control information.
  • CDS information circuits the information "LT.,”, “RF 3 “, "BD ⁇ ,” BD 3 ",” BD 4 W and providing a certain amount of control information.
  • several “CSD” circuits have been integrated on the “ICI” block, in particular at the level of circuit 105 to obtain the “BD”, “LT” and “RF” information and in outputs of memories 100, 102, 103.
  • These "CSD” circuits make it possible to decode in particular the information "BD1", “BD3", “BD4" and the information "LT,” and “RF-” necessary for synchronization and
  • HERE includes a number of delay circuits 109 and multiplexers 108. The connections of these circuits will not be described in detail.
  • the bandwidth reduction decoder also includes a second block "IC2".
  • the "IC2" block corresponds to the motion-compensated interpolation part of the 40 ms channel. It must use the motion vector information "MV3" which is in fact the signal "MV” delayed by 60 ms in order to compensate for all the delays introduced in the previous video processing.
  • the circuit “IC2” therefore includes a coding circuit 110 which in fact receives the information "MV.," From the circuit "CSD” provided on this block, an interpolator 111 which receives a certain amount of information from the interpolators 40 ms provided on the block "IC3" described later, a register 112 comprising coefficients, adders 113 and a multiplier 114.
  • the role of this block “IC2" is to regenerate part of the missing information from the odd frames transmitted and the vectors of movement corresponding to each block.
  • the bandwidth reduction decoder also includes a third block
  • circuit "IC3” which integrates the different interpolators of the different channels allowing to regenerate the orthogonal structure of sampling at the output as well as the channel selection switch.
  • the circuit "IC3" includes two 40 ms 120 interpolators, two interpolators
  • the interpolators 120 are connected directly or via a multiplexer to outputs 40A and 40C of the "SSPC" circuit.
  • the 20 ms interpolators 121 are connected at the output of multiplexers 122 which respectively receive either the output of a delay circuit 109 connected to channels 80 .. and 80 2 of the "SSPC" or at the output of a circuit converting the channel
  • the circuit 123 being itself connected at the output of the multiplier 104 of the block "IC2".
  • the outputs of the 20 ms interpolators 121 are connected to channel selection switches 124 which also receive the outputs of the "IC2" block via delay circuits.
  • circuits 124 are reshaped in circuits improving compatibility 125.
  • the block “IC3” also includes several circuits "CSD" associated either with interpolators
  • the purpose of the multiplexers 108 of the "ICI" block is erase the line feed of the video channel to supply the interpolators.
  • the present invention has been described with reference to Information coded on 8 bits or byte. However, it is obvious that it can be applied to other types of coding, depending in particular on the coding of the video signal.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

La présente invention concerne un procédé de formatage sur un bus numérique des informations numériques de contrôle associées à un signal vidéo numérisé. Conformément au procédé, pendant le retour-ligne, l'on transmet les informations de contrôle ('XY', 'BD', 'MV') associées au signal vidéo de la ligne suivante. Application notamment aux signaux vidéo HD-MAC.

Description

Procédé de formattage sur un bus numérique des informations de contrôle associées à un signal vidéo numérisé.
La présente invention concerne un procédé de formattage sur un bus numérique des informations de contrôle associées à un signal vidéo numérisé ainsi qu'un dispositif pour la mise en oeuvre de ce procédé.
Le problème général rencontré dans la transmission en télévision haute définition réside dans le fait que les canaux de transmission sont trop étroits. Ainsi, dans le cas du HD-MAC, une réduction de largeur de bande d'un facteur d'environ 4 doit être obtenue. Pour réaliser cette transmission, les participants au projet EUREKA ont mis au point un système de réduction de largeur de bande qui se montre performant ; car il réalise un bon compromis entre la restitution d'une très bonne résolution de l'image (définition spatiale) et une restitution temporelle de l'image. Le principe retenu consiste à adapter le mode de compression à la résolution temporelle de l'image qu'il faut transmettre. Selon le standard choisi, on utilise trois modes de compression possibles appelés 80 ms, 20 ms, 40 ms, chaque mode préservant la résolution spatiale, la résolution temporelle de l'image ou réalisant un compromis des deux. Dans ce cas, on utilise donc un traitement adaptatif du signal vidéo. Pour réaliser ce traitement, il est nécessaire de transmettre en plus du signal vidéo proprement dit des signaux contenant des signaux de synchronisation et des informations sur le type de traitement à effectuer telles que des informations vecteurs de mouvement ou des informations sur le mode de transmission, ces informations étant généralement appelées assistance digitale.
Dans le HD-MAC, ces informations numériques de contrôle sont transmises pendant le retour trame de chaque trame vidéo. Les informations numériques de contrôle sont utilisées après transmission, dans un décodeur de réduction de bande passante tel que décrit dans les articles de IEE Conférence Publication 293 en 1988. Dans ce cas, les
5 informations numériques de contrôle comportent principalement des signaux de synchronisation et des signaux d'assistance digitale. Le HD-MAC utilisant des techniques de sous -échantillonnage sur quatre trames, certaines structures étant des structures quinconce -ligne ou quinconque- trame, les
10 signaux de synchronisation sont constitués par le signal "RF" qui permet de différencier une trame parmi quatre et le signal "LTn permettant de repérer les lignes paires et impaires de la trame dans le cas de structure de sous-échantillonnage du type structure quinconce -trame. Les signaux d'assistance digitale
{ - comportent plus particulièrement un signal indiquant le mode de transmission utilisé appelé "BD" et un vecteur-mouvement appelé "MV" . Le mode de transmission utilisé étant constant sur un bloc d'image, le signal "BD" est échantillonné à la fréquence bloc. De même, il y a un vecteur de mouvement par bloc d'image. Ces
20 différents signaux seront décrits de manière plus détaillée ci-après .
En fait, la réalisation d'un décodeur selon l'art antérieur nécessite qu'après décodage des informations "BD" et "MV" , l'on génère ces mêmes signaux retardés de multiples de
25 20 ms. Ceci nécessite des circuits spécifiques permettant d'obtenir les informations "BD" retardées respectivement de 20, 60 et 80 ms et "MV" retardée de 60 ms . De plus, ces signaux devront toujours être mis en phase avec le signal vidéo à chaque endroit où ils sont utilisés . Il en est de même des signaux de
30 synchronisation "LT" et "RF" . Pour cette raison, toute modification du traitement de la vidéo entraînant un changement du retard nécessitera une reprogrammation du retard de tous les signaux de contrôle de la partie vidéo située en aval.
La présente invention a donc pour but de remédier à ces inconvénients en proposant un nouveau procédé de formattage sur un bus numérique des informations de contrôle associées à un signal vidéo numérisé.
La présente invention a aussi pour but de proposer un dispositif pour la mise en oeuvre du procédé qui est utilisé avec/ou qui est intégré sur le circuit du décodeur de réduction de bande passante de manière à décoder les informations numériques de contrôle seulement aux endroits où elles doivent être utilisées .
En conséquence, la présente invention a pour objet un procédé de formattage sur un bus numérique des informations de contrôle associées à un signal vidéo numérisé, caractérisé en ce que, les informations de contrôle des blocs vidéo d'une ligne sont transmises sur le même bus numérique que lesdits blocs pendant le retour ligne précédent. Selon un mode de réalisation préférentiel, la transmission est réalisée en multipléxant temporellement la partie utile des blocs vidéo et les informations de contrôle associées.
Ainsi, le procédé de la présente invention permet de simplifier le traitement de l'assistance digitale en supprimant des fonctions retards spécifiques, car les informations sont en effet automatiquement retardées en même temps que le signal vidéo dans les fonctions retard de 20 ms. D'autre part, toute modification du retard est automatiquement répercutée sur les signaux de contrôle sans nécessiter de reprogrammation.
Selon un mode de réalisation de la présente invention, dans le cas d'un signal vidéo de type haute définition, les informations de contrôle associées à chaque bloc vidéo sont constituées par des informations de synchronisation et des informations sur le traitement à effectuer ou informations d'assistance digitale.
De préférence, les informations de synchronisation ne sont transmises qu'une fois par ligne.
En fait, selon un mode de réalisation utilisé, les informations de synchronisation sont transmises dans un octet spécifique contenant des informations indiquant le début et la fin des effacements ligne et trame. De plus l'octet spécifique est précédé par un octet de valeur particulière. Ceci permet de séparer la vidéo utile des informations d'assistance digitale sans l'aide de signaux externes ou base de temps .
La présente invention a aussi pour objet un dispositif pour la mise en oeuvre du procédé décrit ci-dessus, caractérisé en ce qu'il comporte au moins une mémoire destinée à stocker, pour chaque bloc vidéo, l'information de décision de branche et l'information vecteur-mouvement correspondantes, cette mémoire étant écrite pendant l'effacement ligne à la fréquence de transmission et lue pendant la ligne utile à la fréquence bloc. Ce dispositif est utilisé dans le circuit du décodeur de réduction de bande passante à chaque endroit où un retard doit être réalisé.
D'autres caractéristiques et avantages de la présente Invention apparaîtront à la lecture de la description faite ci-après d'un mode de réalisation préférentiel d'un décodeur de réduction de bande passante utilisé dans le cas de la transmission d'un signal vidéo en HD-MAC mettant en oeuvre la présente invention. Cette description est faite . avec référence aux dessins ci-annexés dans lesquels :
- la figure 1 représente le protocole de codage des informations numériques de contrôle pendant le retour ligne du signal vidéo ; - la figure 2 est un schéma synoptique d'un circuit de décodage des informations numériques de contrôle selon un mode de réalisation de la présente invention ;
- la figure 3 est un diagramme des temps expliquant le fonctionnement du décodeur de figure 2 ; - les figures 4 et 5 sont des schémas synoptiques représentant respectivement un dispositif de traitement des signaux d'assistance digitale et un décodeur de réduction de bande passante comportant des décodeurs d'informations numériques de contrôle conformément à la présente invention.
Dans les figures, les mêmes éléments portent les mêmes références. D'autre part, la présente description sera faite en se référant au décodage d'un signal vidéo haute définition de type HD-MAC. Toutefois, 11 est évident pour l'homme de l'art que l'invention peut s'appliquer à tout système utilisant un traitement adaptatif du signal vidéo.
Dans la présente invention, on décrira plus particulièrement le traitement de signal de la voie luminance d'un signal vidéo HD-MAC. Dans ce cas, les informations de contrôle associées au signal vidéo HD-MAC comportent des signaux de synchronisation et des signaux d'assistance digitale.
Comme mentionné ci-dessus, les signaux de synchronisation comportent un premier signal de synchronisation noté "RF" qui permet de différencier une trame parmi quatre. Ce signal est donc constitué de deux bits. D'autre part, certaines structures de sous -échantillonnage sont des structures quinconce-ligne, ce qui signifie que la position horizontale des échantillons n'est pas la même sur les lignes paires et impaires de la trame. Le signal permettant de repérer ces lignes est noté "LT" . Il est constitué d'un bit. D'autre part, le traitement HD-MAC utilise un principe de codage avec trois modes de transmission différents. Le mode de transmission utilisé est constant sur un bloc d'image, les blocs étant en général constitués par une matrice de 16 points par 16 lignes. Le signal indiquant le mode de transmission utilisé est transmis parmi les données d'assistance digitale. Après décodage, il est appelé "BD" . Il comporte deux bits et est échantillonné à la fréquence bloc. Le mode "40 ms" ne transmet que les trames impaires de l'image haute définition d'origine ainsi qu'un ensemble de vecteurs de mouvement associés à la trame paire manquante. La trame paire manquante est donc interpolée en utilisant la position d'un point-image 20 ms plus tôt et 20 ms plus tard. Le procédé de calcul s'appelle : interpolation compensée en mouvement. Il nécessite l'utilisation d'un vecteur de mouvement par bloc . Ces vecteurs de mouvement sont codés sur 8 bits et notés "MV" .
En conséquence, le protocole utilisé pour la transmission des informations numériques de contrôle doit pouvoir transmettre les informations "BD" et "MV" correspondant à chaque bloc. Or, une ligne comporte 90 blocs. D'autre part, le protocole doit pouvoir transmettre les signaux "RF" et "LT" . En fait, ces signaux peuvent n'être transmis qu'une fois par ligne.
En conséquence, il est nécessaire de transmettre au moins 90 mots de 10 bits plus les trois bits des signaux de synchronisation .
Or, dans les systèmes de transmission actuels, on peut transmettre sur un bus numérique 864 octets par ligne dont 720 sont actifs et représentent le signal vidéo proprement dit. Il reste donc 144 octets pour transmettre les informations numériques de contrôle. En conséquence, conformément à la présente invention, on utilise les 144 octets libres pour transmettre les informations de contrôle correpondant aux 90 blocs vidéo suivants. En fait, comme représenté sur la figure 1, les 144 octets libres comportent tout d'abord un premier octet dans lequel a été enregistré une valeur particulière, par exemple la valeur "FF" . Cet octet est utilisé pour signaler que l'octet suivant est un octet de synchronisation noté "XY" . Cette valeur particulière "FF" devra être éliminée des valeurs possibles du signal vidéo. L'octet de synchronisation "XY" contient notamment les signaux "RF" et "LT" . Il contient, de plus, des informations permettant d'indiquer le début et la fin des effacements ligne et trame notés "LBLK", "FBLK" ainsi qu'un bit appelé "mode film" transmis dans l'assistance digitale pour forcer le décodeur en mode 40 ms. Le bit de poids fort de cet octet est forcé dans l'état zéro de façon à exclure le code "FF" . Un mode de codage possible de l'octet "XY" est représenté sur la figure 1 (le symbole N.U dans le protocole signifiant non utilisé) . Ensuite, comme représenté sur la figure 1, les octets 3 à 137 comportent les informations de décision de branche et de vecteurs de mouvement. Ces informations sont transmises selon une séquence de trois coups d'horloge. D'une manière plus spécifique, comme représentée sur la figure 1, on aura tout d'abord un premier vecteur mouvement "MV1" dans l'octet 3, puis l'octet 4 comportera les informations de décision de branche "BD1" et "BD2" avec le bit de poids fort forcé dans l'état zéro, les autres bits n'étant pas utilisés, puis l'octet 5 sera utilisé par l'information de mouvement "MV2" . Cette séquence est répétée jusqu'à l'introduction des informations "BD90" et "MV90" .
Dans le mode de réalisation représenté, l'octet 138 est occupé par la valeur particulière "FF" et l'octet 139 par un octet de synchronisation "XY" . Dans ce cas, le bit "LBLK" est mis à 1 dans le premier octet "XY" et est mis à zéro dans le deuxième octet "XY" . Ceci permet de séparer le signal vidéo utile des informations de contrôle sans utiliser de signaux externes. Cette configuration spécifique permet aussi de simplifier l'électronique servant à générer les signaux "BD" et
"MV" pendant la partie utile de la ligne, cette électronique étant essentiellement constituée d'une mémoire de 90 mots de 10 bits comme cela sera expliqué de manière plus détaillée avec référence à la figure 2. On décrira maintenant, avec référence aux figures 2 et
3, un mode de réalisation d'un circuit de décodage des informations de contrôle transmises selon le procédé ci-dessus permettant d'obtenir pour chaque bloc les informations de décision de branche "BD" et de vecteur de mouvement "MV" ainsi que les informations de synchronisation. Comme représenté sur la figure 2, le circuit dé décodage comporte un circuit NAND 1 à huit entrées qui reçoit sur ces huit entrées le signal de transmission "I" de manière à décoder les octets "FF" . La sortie du circuit NAND 1 est envoyée sur un circuit à retard 2 commandé par un signal horloge "H" à la fréquence de transmission. La sortie du circuit retard 2 est envoyée sur un circuit OU 3 dont l'autre entrée est alimentée par le signal horloge "H" . La sortie du circuit OU 3 commande un circuit "latch" 4 qui reçoit en entrée le signal de transmission "I" . Sur la sortie du "latch" 4, on obtient donc les signaux de contrôle "FBLK", "LBLK", "LT", "RF", "FM" . D'autre part, le signal issu du "latch" 4 est envoyé sur un inverseur 5 dont la sortie est envoyée sur un circuit OU 6. La sortie du circuit OU 6 est envoyée sur la remise à zéro d'un premier compteur synchrone 7 qui reçoit l'horloge "H" . La sortie "Ql" du compteur 7 est envoyée en entrée du circuit OU 6. D'autre part, la sortie "Q0" est envoyée sur un autres circuit OU 9 qui reçoit sur son autre entrée le signal d'horloge "H" . La sortie du circuit OU 9 délivre un signal horloge/écriture "HE" qui est envoyé en entrée d'un circuit OU 10 qui reçoit sur son autre entrée le signal issu de l'inverseur 5. D'autre part, la sortie "QO" est aussi envoyée en entrée d'un circuit à retard 8 commandé par l'horloge "H" de manière à sortir un signal "SO" qui sera utilisé dans le décodeur de réduction de bande passante décrit ci-après. La sortie du circuit OU 10 est envoyée sur un multiplexeur 11 qui est commandé par le signal issu de l'inverseur 5. De plus, comme représenté sur la figure 3, le signal issu du "latch" 4 est envoyé comme remise à zéro d'un second compteur 12 commandé par l'horloge "H" . Les sorties "Q0" et "Ql" constituent des entrées inversées d'un circuit NAND 13 qui reçoit aussi sur une troisième entrée la sortie "Q2" . La sortie d'un circuit NAND 13 et l'horloge "H" sont envoyées sur un circuit OU 14 qui donne en sortie le signal horloge/lecture "HL" . Ce signal est envoyé sur le multiplexeur 11. La sortie du multiplexeur 11 est envoyée sur une mémoire 15 de manière à commander alternativement l'écriture et la lecture de cette mémoire 15. Conformément à la présente invention, cette mémoire peut stocker 90 mots de 10 bits. Comme représenté sur la figure 3, cette mémoire reçoit en entrée un signal issu d'un circuit à retard 19 commandé par l'horloge "H" qui reçoit lui-même les signaux issus d'un multiplexeur "MV" 17 et d'un multiplexeur "BD" 18. De plus, le multiplexeur 17 est commandé par le signal "SO" . H reçoit sur une première entrée notée "1" directement le signal de transmission "I" et sur son autre entrée notée "0" le signal de transmission "I" retardé dans le circuit à retard 16 commandé par l'horloge "H" . De même le multiplexeur 18 reçoit sur son entrée zéro directement le signal de transmission "I" et sur son entrée 1 le signal de transmission retardé de "T" issu du circuit 16. On expliquera maintenant de manière plus détaillée, avec référence à la figure 3, le fonctionnement du circuit de la figure 2 permettant d'obtenir principalement le vecteur de mouvement "MV" et l'information de décision de branche "BD" associés à chaque bloc . En A, on obtient le signal de transmission représenté sur la figure 3 constitué par les octets
"FF", "XY", "MV1", un octet contenant "BD1" et "BD2", l'octet "MV2", l'octet "MV3", un octet contenant "BD3" et "BD4" etc . . au niveau du 138e octet la valeur "FF" , au niveau du 139e octet l'octet "XY", puis 5 octets ne contenant pas d'information et ensuite le signal vidéo. Ces informations sont transmises à une fréquence de 27 Mhz, par exemple, comme représenté par le signal d'horloge "H" sur la figure 3. D'autre part, en "B" , on obtient les mêmes informations qu'en "A" retardées d'une période d'horloge. En sortie du multiplexeur 17, on obtient les informations référencées "Mux MV" constituées par des informations "MV1", "MV2" , "MV2" "MV3" , "MV4" , "MV4" , "MV5" etc . . jusqu'à "MV90", "MV90" . Le multiplexeur 17 étant commandé par le signal référencé "SO" sur la figure 3 qui réalise un basculement du multiplexeur entre les entrées zéro et 1. De même, en sortie du multiplexeur 18, on obtient les informations référencées "Mux BD" , à savoir "BD1" , "BD2" , "BD3", "BD4" etc . . jusqu'à "BD90" . Ces informations sont transmises avec un retard d'une période horloge dans la mémoire 15 dans laquelle sont écrites les informations "MV" et "BD" sous -commande du signal d'horloge écriture "HE" issu du multiplexeur 11. Dans la mémoire, on stockera donc les informations "MV1" , BD1", "MV2" , "BD2" avec un interdiction d'écriture pour le second ensemble "MV2" , "BD2" , puis "MV3" , "BD3" , "MV4" , "BD4" avec une interdiction d'écriture pour le second ensemble "MV4" , "BD4" et ainsi de suite jusqu'à "MV90" , "BD90" . L'écriture dans la mémoire est réalisée pendant que le signal "LBLK" issu du circuit "latch" 4 se trouve au niveau "1" comme représenté sur la figure 3. Le signal horloge-écriture est issu du compteur 1 qui réalise le comptage représenté à la figure 3, à savoir zéro, 1, 2, zéro, 1, 2 de manière répétitive.
Comme représenté sur la figure 3, la lecture des informations "MV", "BD" stockées dans la mémoire 15 est réalisée pendant la transmission du signal vidéo, de manière à transmettre pour chaque bloc d'information vidéo les informations "MV" et "BD" correspondantes permettant de reconstituer les différentes trames . La mémoire est commandée par le signal horloge/lecture "HL" qui est issu du compteur 2. Dans ce cas, le compteur 2 compte sur 8 temps horloge de zéro à sept. De ce fait, on obtient sur une durée plus longue, à savoir à la fréquence bloc, respectivement les informations "MV1" et "BD1", "MV2" et
1,BD2", etc . . représentées par le signal sortie sur la figure 3.
On décrira maintenant, avec référence aux figures 4 et 5, l'utilisation des informations numériques de contrôle formattées selon le procédé conforme à la présente invention ainsi que le circuit de décodage décrit ci-dessus dans un décodeur de réduction de bande passante et un circuit de traitement des informations d'assistance digitale utilisées avec le signal de luminance d'un signal HD-MAC.
Sur la figure 4, on a représenté la partie décodage des informations d'assistance digitale du décodeur de réduction de bande passante utilisé dans un récepteur de TV-HD. Comme représenté sur la figure 4, la référence 20 représente un générateur des signaux d'assistance digitale. En fait, ce circuit est identique au circuit classique. Il ne sera donc pas décrit de manière plus détaillée. Il reçoit en entrée les données "D", un signal d'horloge "Hl" à 20, 25 Mhz et un signal de validation "VAL" et il donne en sortie les informations de décision de branche "BD" et de vecteur-mouvement "MV" . Il est connecté aussi à un générateur de base de temps 22. Le générateur de base de temps 22, qui est lui aussi identique au circuit de l'art antérieur, permet de générer les signaux de synchronisation "LT" et "RF" . Il reçoit en entrée le signal de transmission ligne 625 lignes et deux horloges, à savoir l'horloge "Hl" à 20, 25 Mhz et l'horloge "H" à 27 Mhz, par exemple . Conformément à la présente invention, la partie décodage des informations d'assistance digitale n'est plus envoyée sur des mémoires permettant de retarder les informations de 20 ms, mais est envoyée sur un circuit 21 réalisant le formatage des signaux d'assistance digitale qui 10 reçoit en entrée les informations "BD" et "MV" et sur un générateur de mots de synchronisation 23 qui reçoit outre les signaux de synchronisation "LT" et "RF" , un signal mode film tel que décrit ci-dessus . Comme représenté sur la figure 4, les sorties des circuits 21 et 23 sont respectivement envoyées sur \ - un multiplexeur 24 qui donne en sortie un signal "S" . Le multiplexeur 24 est commandé par un signal issu du générateur . de base de temps .
On décrira maintenant avec référence à la figure 5 un décodeur de réduction de bande passante dans lequel ont été 0 insérés des circuits de décodage des signaux de contrôle "CSD" , tels que décrits à la figure 2. Dans le cas de la présente invention, plusieurs "CSD" sont intégrés dans le décodeur de réduction de bande passante directement aux endroits où il est nécessaire d'avoir en sortie les signaux "BD1" , "BD3, "BD4" ou 5 les signaux de synchronisation, ce qui permet de supprimer les mémoires introduisant les retards de 20 ms nécessaires pour ces signaux. Ainsi, comme représenté sur la figure 5, le décodeur de réduction de bande passante permettant de mettre en oeuvre l'algorithme proposé par les participants au projet EUREKA 0 comporte cinq mémoires de trame 100, 101, 102, 103, 104. Ces mémoires sont connectées en séries et elles présentent chacune une capacité de 288 lignes x 720 points x 8 bits . D'autre part, comme représenté sur la figure 5, le décodeur de réduction de bande passante comporte un premier bloc référencé "ICI" qui permet de fournir en sortie des signaux correspondant aux structures d'échantillonnage de chaque voie même si le bloc d'image considéré a été transmis dans un autre mode . Comme représenté sur la figure 5, le circuit "ICI" comporte principalement un circuit de débrassage 105 qui reçoit en entrée le signal transmis, à savoir un signal composite constitué du signal vidéo, et pendant le retour ligne d'informations numériques de contrôle correspondant au signal vidéo de la ligne suivante . La sortie de ce circuit 105 est envoyée respectivement vers la première mémoire 100 ou vers un circuit 106 appelé convertisseur de structure de sous -échantillonnage et mentionné
"SSPC" . Le rôle du circuit 106 est de fournir sur des sorties "40A" , "40C" , "80 " "80 " des échantillons correspondant aux structures d'échantillonnage utilisées dans les modes 40 ou 80 ms quelque soit le mode utilisé en transmission. En entrée du "SSPC" est aussi connecté un circuit décodeur des cas "107" recevant des circuits "CDS" appropriés les informations "LT.," , "RF3", "BD^, "BD3" , "BD4 W et fournissant un certain nombre d'informations de contrôle. D'autre part, conformément à la présente invention, plusieurs circuits "CSD" ont été intégrés sur le bloc "ICI" , en particulier au niveau du circuit 105 pour obtenir les informations "BD" , "LT" et "RF" et en sortie des mémoires 100, 102, 103. Ces circuits "CSD" permettent de décoder notamment les informations "BD1" , "BD3" , "BD4" et les informations "LT," et "RF-" nécessaires à la synchronisation et au fonctionnement du circuit "107" . D'autre part, le circuit
"ICI" comporte un certain nombre de circuits à retard 109 et de multiplexeurs 108. Les connections de ces circuits ne seront pas décrites en détail.
Comme représenté sur la figure 5, le décodeur de réduction de bande passante conforme à la présente invention comporte aussi un deuxième bloc "IC2" . Le bloc "IC2" correspond à la partie interpolation compensée en mouvement de la voie 40 ms . Il doit utiliser l'information de vecteur de mouvement "MV3" qui est en fait le signal "MV" retardé de 60 ms afin de compenser tous les retards introduits dans les traitements vidéo précédents . Le circuit "IC2" comporte donc un circuit de codage 110 qui reçoit en fait l'information "MV.," du circuit "CSD" prévu sur ce bloc, un interpolateur 111 qui reçoit un certain nombre d'informations provenant des interpolateurs 40 ms prévus sur le bloc "IC3" décrit ultérieurement, un registre 112 comportant des coefficients, des additionneurs 113 et un multiplicateur 114. Le rôle de ce bloc "IC2" est de régénérer une partie des informations manquantes à partir des trames impaires transmises et des vecteurs de mouvement correspondant à chaque bloc.
Comme représenté sur la figure 5, le décodeur de réduction de bande passante comporte aussi un troisième bloc
"IC3" qui intègre les différents interpolateurs des différentes voies permettant de régénérer la structure orthogonale d'échantillonnage en sortie ainsi que le commutateur de sélection de voie. De manière plus détaillée, le circuit "IC3" comporte deux interpolateurs 40 ms 120, deux interpolateurs
20 ms 121. Les interpolateurs 120 sont reliés directement ou par l'intermédiaire d'un multiplexeur aux sorties 40A et 40C du circuit "SSPC" . Les interpolateurs 20 ms 121 sont connectés en sortie de multiplexeurs 122 qui reçoivent respectivement soit la sortie d'un circuit à retard 109 connecté aux voies 80.. et 802 du "SSPC" ou à la sortie d'un circuit convertissant la voie
40 ms en 80 ms référencé 123, le circuit 123 étant lui-même connecté en sortie du multiplicateur 104 du bloc "IC2" . Les sorties des interpolateurs 20 ms 121 sont connectées à des commutateurs de sélection de voies 124 qui reçoivent aussi les sorties du bloc "IC2" par l'intermédiaires de circuits à retard
"CD2". Les signaux issus des circuits 124 sont remis en forme dans des circuits améliorant la compatibilité 125. Comme représenté sur la figure 5, le bloc "IC3" comporte aussi plusieurs circuits "CSD" associés soit à des interpolateurs
40 ms, soit avec les interpolateurs 20 ms pour régénérer les signaux de synchronisation et d'assistance digitale nécessaires .
D'autre part, les multiplexeurs 108 du bloc "ICI" ont pour but d'effacer le retour ligne de la voie vidéo pour alimenter les interpolateurs .
On notera en fait que la surface de silicium utilisée par le circuit de la figure 5 nécessaire à l'entrée de chaque circuit intégré "CSD" pour décomprimer les signaux "BD" et
"MV" , effacer le signal vidéo pendant les retours, éventuellement comprimer à nouveau et insérer les signaux d'assistance digitale en sortie, est très faible et bien moins importante que les surfaces demandées par des mémoires . En conséquence, l'économie réalisée par la suppression des retards de 20 ms spécifiques aux signaux "BD" et "MV" est très importante .
La présente invention a été décrite en se référant à des Informations codées sur 8 bits ou octet. Toutefois, il est évident qu'elle peut s'appliquer à d'autres types de codage, fonction notamment du codage du signal vidéo.

Claims

REVENDICATIONS
1. Procédé de formattage sur un bus numérique des informations de contrôle associées à un signal vidéo numérisé, caractérisé en ce que les Informations de contrôle des blocs vidéo d'une ligne sont transmises sur le même bus numérique que lesdits blocs pendant le retour ligne précédent.
2. Procédé selon la revendication 1, caractérisé en ce que la transmission est réalisée en multiplexant temporellement la partie utile des blocs vidéo et les informations de contrôle associées .
3. Procédé selon l'une quelconque des revendications 1 et 2, caractérisé en ce que, dans le cas d'un signal vidéo de type haute définition, les informations de contrôle sont constituées par des informations de synchronisation ("RF", "LT") et des informations ("MV", "BD") sur le type de traitement à effectuer ou informations d'assistance digitale.
4. Procédé selon la revendication 3, caractérisé en ce que les informations de synchronisation ne sont transmises qu'une fois par ligne.
5. Procédé selon la revendication 3, caractérisé en ce que les informations de synchronisation sont transmises dans un octet spécifique ("XY") contenant des informations indiquant le début et la fin des effacements ligne et trame.
6. Procédé selon la revendication 5, caractérisé en ce que l'octet spécifique est précédé par un octet de valeur particulière ("FF") .
.7. Dispositif pour la mise en oeuvre duprocédé selon l'une quelconque des revendications 1 à 6, caractérisé en ce qu'il comporte au moins une mémoire (15) destinée à stocker, pour chaque ligne vidéo, les informations de décision de branche ("BD") et l'information "vecteur de mouvement" ("MV") associées à chaque bloc vidéo, cette mémoire étant écrite pendant l'effacement ligne à la fréquence de transmission et lue pendant la ligne utile à la fréquence bloc.
PCT/FR1990/000795 1989-11-07 1990-11-06 Procede de formatage sur un bus numerique des informations de controle associees a un signal video numerise WO1991007055A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8914565A FR2654290B1 (fr) 1989-11-07 1989-11-07 Procede de transmission d'informations numeriques de controle associees a un signal video numerique et dispositif de decodage des informations transmises selon le procede.
FR89/14565 1989-11-07

Publications (1)

Publication Number Publication Date
WO1991007055A1 true WO1991007055A1 (fr) 1991-05-16

Family

ID=9387143

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR1990/000795 WO1991007055A1 (fr) 1989-11-07 1990-11-06 Procede de formatage sur un bus numerique des informations de controle associees a un signal video numerise

Country Status (3)

Country Link
EP (1) EP0452477A1 (fr)
FR (1) FR2654290B1 (fr)
WO (1) WO1991007055A1 (fr)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2345872A1 (fr) * 1976-03-26 1977-10-21 Fuchs Helga Installation pour la transmission simultanee par voie numerique de signaux visiophoniques et de signaux de donnees numeriques
US4318126A (en) * 1980-04-02 1982-03-02 Sassler Marvin L Multiplexed video transmission apparatus for satellite communications
DE3029190A1 (de) * 1980-08-01 1982-03-18 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Pseudobewegtbilduebertragungssystem
EP0284266A2 (fr) * 1987-03-26 1988-09-28 British Broadcasting Corporation Télévision

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2345872A1 (fr) * 1976-03-26 1977-10-21 Fuchs Helga Installation pour la transmission simultanee par voie numerique de signaux visiophoniques et de signaux de donnees numeriques
US4318126A (en) * 1980-04-02 1982-03-02 Sassler Marvin L Multiplexed video transmission apparatus for satellite communications
DE3029190A1 (de) * 1980-08-01 1982-03-18 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Pseudobewegtbilduebertragungssystem
EP0284266A2 (fr) * 1987-03-26 1988-09-28 British Broadcasting Corporation Télévision

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
BBC RESEARCH DEPARTMENT REPORT. no. 9, juillet 1988, TADWORTH GB pages 1 - 13; M.J. KNEE et al.: "BANDWIDTH COMPRESSION FOR HDTV BROADCASTING: INVESTIGATION OF SOME ADAPTIVE SUBSAMPLING STRATEGIES" voir page 2, colonne de gauche, lignes 1 - 37; figures 1, 9 *
ELECTRONICS & COMMUNICATION ENGINEERING JOURNAL vol. 1, no. 1, février 1989, LONDON pages 15 - 22; PETER SARAGA: "COMPATIBLE HIGH-DEFINITION TELEVISION" voir page 16, colonne de droite, ligne 20 - page 20, colonne de droite, ligne 34 *
SYMPOSIUM RECORD CATV SESSIONS juin 1985, pages 415 - 428; TIANJIN UNIVERSITY: "DEVELOPMENT OF A SPECIFIC CHINESE TV VIDEOTEX & AUDIO SIGNALS" voir le document en entier *

Also Published As

Publication number Publication date
FR2654290A1 (fr) 1991-05-10
FR2654290B1 (fr) 1996-05-15
EP0452477A1 (fr) 1991-10-23

Similar Documents

Publication Publication Date Title
EP0206847B1 (fr) Dispositifs de calcul de transformées cosinus, dispositif de codage et dispositif de décodage d'images comportant de tels dispositifs de calcul
FR2471094A1 (fr) Circuit interpolateur augmentant le debit de mots d'un signal numerique du type utilise dans les systemes telephoniques a commutation numerique et joncteur de ligne equipe d'un tel circuit
EP0443921B1 (fr) Procédé de traitement des données numériques de contrôle associées à un signal vidéo de type HD-MAC
EP0414596B1 (fr) Dispositif de conversion de fréquence trame et du nombre de lignes pour un récepteur de télévision haute définition
EP0368400B1 (fr) Codage, décodage et système de transmission d'images de télévision
FR2702914A1 (fr) Dispositif de codage de suites d'images constituées d'images de nature film et d'images de nature vidéo, et dispositif de décodage correspondant.
FR2650718A1 (fr) Dispositif de transformation d'une information de mouvement en un signal de detection de mouvement a la frequence trame et au nombre de lignes souhaites pour un recepteur de television haute definition
FR2589302A1 (fr) Systeme de thermographie infrarouge a sensibilite amelioree par accumulation progressive des lignes de l'image
WO1989010040A1 (fr) Dispositif de codage et systeme de transmission d'images de television a haute definition
EP0228528A1 (fr) Dispositif de mise en oeuvre d'un code à faible disparité accumulée en transmission numérique à haut débit et procédé de codage utilisant un tel dispositif
EP0130899A2 (fr) Circuit programmable de transformation série-parallèle d'un signal numérique, et son application à un récepteur de signaux vidéo numériques
WO1991007055A1 (fr) Procede de formatage sur un bus numerique des informations de controle associees a un signal video numerise
FR2625399A1 (fr) Dispositif de regulation de debit conjointe a au moins deux composantes de signaux video numeriques
EP0053064A1 (fr) Système de transmission numérique à codage adaptatif d'informations analogiques échantillonnées et transformées par transformation orthogonale
WO1990000846A1 (fr) Codage et decodage d'images de television a haute definition
FR2638310A1 (fr) Procede et dispositif de conversion du rythme temporel d'images de television a haute definition, et decodeur d'images de television comprenant un tel dispositif
EP0690623B1 (fr) Procédé et dispositif d'insertion de données asynchrones sur un signal numérique
FR2503966A1 (fr) Procede de transmission d'une image, a debit reduit; systeme de transmission pour la mise en oeuvre de ce procede
EP0391760B1 (fr) Dispositif de conversion de fréquence trame pour un récepteur de télévision haute définition, et procédé de détection du mouvement dans une image de télévision codée
EP0148098A2 (fr) Circuit de régénération de signaux périodiques
EP0242923B1 (fr) Convertisseur de signaux vidéo
EP0552099B1 (fr) Codeur multicomposantes x-paquets et décodeur correspondant
EP0321357B1 (fr) Procédé de sous-échantillonnage dans l'axe du mouvement d'une séquence d'images électroniques
EP0428216B1 (fr) Dispositif de décodage amélioré de signaux de télévision de type HD-MAC
FR2710804A1 (fr) Dispositif numérique de connexion d'une pluralité de stations de travail sur un réseau local en anneau.

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB GR IT LU NL SE

WWE Wipo information: entry into national phase

Ref document number: 1990917715

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1990917715

Country of ref document: EP

WWR Wipo information: refused in national office

Ref document number: 1990917715

Country of ref document: EP

WWW Wipo information: withdrawn in national office

Ref document number: 1990917715

Country of ref document: EP