TWM512272U - 影音訊號處理器 - Google Patents
影音訊號處理器 Download PDFInfo
- Publication number
- TWM512272U TWM512272U TW104207629U TW104207629U TWM512272U TW M512272 U TWM512272 U TW M512272U TW 104207629 U TW104207629 U TW 104207629U TW 104207629 U TW104207629 U TW 104207629U TW M512272 U TWM512272 U TW M512272U
- Authority
- TW
- Taiwan
- Prior art keywords
- video
- display device
- hdcp
- component
- audio
- Prior art date
Links
Landscapes
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Description
本創作在於提供一種影音訊號處理器,特別是指一種電連接於一多媒體裝置與一顯示裝置之間的影音訊號處理器。
由於消費者對於高品質的影音需求增加,現今大部分的消費性電子產品,例如電視、藍光播放器、DVD播放器、數位機上盒、數位攝影機等數位電子產品,都配置有一高解析度多媒體介面(High-definition Multimedia Interface,HDMI),以傳送高品質的多媒體影音資料。HDMI介面可傳輸具有高畫質數位內容保護(High-Bandwidth Digital Content Protection,HDCP)的影音資料。HDCP主要是由Intel推動的一種數位內容保護協議,目的在於保護高畫質的影音資料不會遭到非法複製。因此,凡是符合該保護規範的影音裝置皆會在資料傳輸時透過一金鑰資訊來進行驗證。
舉例來說,當多媒體裝置(如,藍光播放器)及顯示裝置(如,電視)之間經由HDMI介面傳送高畫質的影音資料時,其影音資料之傳送需受到保護。因此,顯示裝置於接收來自多媒體裝置之影音資料之前將先經過驗證,且多媒體裝置亦將經過驗證。目前的驗證方式為多媒體裝置驗證完後將其金鑰資訊傳遞給顯示裝置來進行驗證。然而,上述驗證方式通常會耗費一段時間,導致顯示裝置會延時播放高畫質影音資料,進而干擾使用者觀賞高畫
質的影音資料。因此,若能降低延遲播放高畫質影音資料的時間,將可減少干擾使用者觀賞高畫質的影音資料。
本創作實施例提供一種影音訊號處理器,其電連接於一多媒體裝置與一顯示裝置之間。影音訊號處理器包括一影音輸入埠、一影音輸出埠、一影音接收元件與一影音傳送元件。影音輸入埠電連接多媒體裝置,且具有一顯示資料(DDC)輸入通道。影音輸出埠電連接顯示裝置,且具有一DDC輸出通道。影音接收元件電連接影音輸入埠,且具有一第一高畫質數位內容保護(HDCP)金鑰。影音接收元件透過DDC輸入通道並根據第一HDCP金鑰與多媒體裝置產生一第一連結機制。以及影音傳送元件電連接於影音接收元件與影音輸出埠之間,且具有一第二HDCP金鑰。影音傳送元件透過DDC輸出通道並根據第二HDCP金鑰與顯示裝置產生一第二連結機制。於第一連結機制期間,影音接收元件接收多媒體裝置所傳送的一影音訊號,且根據第一HDCP金鑰解碼影音訊號,並傳送解碼後的影音訊號至影音傳送元件;於第二連結機制期間,影音傳送元件根據第二HDCP金鑰重新編碼解碼後的影音訊號並據此產生一播放訊號至顯示裝置,且顯示裝置根據第二HDCP金鑰顯示播放訊號。
由上述可知,本創作實施例所提供的影音訊號處理器利用二個HDCP金鑰分別對多媒體裝置與顯示裝置進行驗證,以加快完成多媒體裝置與顯示裝置的驗證,進而可降低延遲播放高畫質影音資料的時間。此外,對於多媒體裝置與顯示裝置具有不同的HDCP規格,由於每個HDCP金鑰係各別驗證對應的多媒體裝置與顯示裝置(意即,每個HDCP金鑰可根據對應裝置中的HDCP規格作設定),故本創作實施例所提供的影音訊號處理器不會因為多媒體裝置與顯示裝置具有不同的HDCP規格而導致顯示裝
置無法播放多媒體裝置中的影音訊號。
以上關於本創作內容的說明以及以下實施方式的說明係用以舉例並解釋本創作的原理,並且提供本創作之專利申請範圍進一步的解釋。
10‧‧‧多媒體裝置
20‧‧‧顯示裝置
100‧‧‧影音訊號處理器
110‧‧‧影音輸入埠
112‧‧‧DDC輸入通道
114‧‧‧TMDS輸入通道組
120‧‧‧影音接收元件
122‧‧‧第一HDCP金鑰
130‧‧‧影音傳送元件
132‧‧‧第二HDCP金鑰
140‧‧‧影音輸出埠
142‧‧‧DDC輸出通道
144‧‧‧TMDS輸出通道組
150‧‧‧處理元件
圖1為本創作一實施例之影音訊號處理器電連接於多媒體裝置與顯示裝置之間的示意圖。
圖2為本創作一實施例之影音訊號處理器的結構圖。
在下文中,將藉由圖式說明本創作之各種例示實施例來詳細描述本創作。然而,本創作概念可能以許多不同形式來體現,且不應解釋為限於本文中所闡述之例示性實施例。此外,在圖式中相同參考數字可用以表示類似的元件。
本創作實施例所提供的影音訊號處理器,其在影音接收元件設置一第一HDCP金鑰以供多媒體裝置進行驗證,以及在影音傳送元件設置一第二HDCP金鑰以供顯示裝置進行驗證。使得影音訊號處理器可以加快完成多媒體裝置與顯示裝置的驗證,進而可降低延遲播放高畫質影音資料的時間。
此外,多媒體裝置於啟動時,其將詢問顯示裝置之顯示能力,即執行延伸顯示能力識別(Extended display identification data,EDID)。此時,設置在影音訊號處理器中的處理元件將可協助顯示裝置快速回覆多媒體裝置顯示裝置之顯示能力,以避免習知顯示裝置回覆多媒體裝置的時間過久,而導致顯示裝置延時或無法播放高畫質影音資料。以下將進一步介紹本創作之實施例所提供的影音訊號處理器。
首先,請參考圖1,其顯示本創作一實施例之影音訊號處理
器的示意圖。如圖1所示,影音訊號處理器100電連接於一多媒體裝置10與一顯示裝置20之間,用以將多媒體裝置10中的影音訊號傳遞至顯示裝置20,並將影音訊號顯示在顯示裝置20之中。在本實施例中,多媒體裝置10可為藍光播放器、DVD播放器或其他可傳送影音訊號的裝置。顯示裝置20可為電視、螢幕或其他可顯示影音訊號的裝置。本創作對多媒體裝置10與顯示裝置20不作限制。
再請同時參考圖2,其顯示本創作一實施例之影音訊號處理器的結構圖。如圖2所示,影音訊號處理器100包括一影音輸入埠110、一影音接收元件120、一影音傳送元件130與一影音輸出埠140。影音輸入埠110電連接多媒體裝置10,且影音輸出埠140電連接顯示裝置20。在本實施例中,影音輸入埠110與影音輸出埠140皆為一高解析多媒體影音介面(HDMI),以據此傳送高畫質的影音訊號。而影音輸入埠110與影音輸出埠140亦可為一數位視訊介面(DVI)或一數位式視訊介面(DisplayPort)其中之一,本創作對此不作限制。
此外,影音輸入埠110與影音輸出埠140亦可以為不同規格之介面,本創作對此不作限制。舉例來說,影音輸入埠110為HDMI介面,且影音輸出埠140為DVI介面。若影音訊號處理器100欲在不同規格之輸出入介面(即影音輸入埠110為HDMI介面,且影音輸出埠140為DCI介面)下傳送高畫質的影音訊號,僅需在影音輸入埠110或影音輸出埠140設置如轉接器的訊號轉換裝置即可運作。
影音輸入埠110具有一顯示資料(DDC)輸入通道112與最小化傳輸差分訊號(TMDS)輸入通道組114,以據此傳輸多媒體裝置10與影音訊號處理器100之間的訊號。影音輸出埠140具有一DDC輸出通道142與TMDS輸出通道組144,以據此傳輸顯示裝置20與影音訊號處理器100之間的訊號。
影音接收元件120電連接影音輸入埠110,且具有一第一高畫質數位內容保護(HDCP)金鑰122。因此,當多媒體裝置10提出驗證需求時,影音接收元件120將透過DDC輸入通道114並根據第一HDCP金鑰122與多媒體裝置10進行驗證,以據此產生一第一連結機制。更進一步來說,當多媒體裝置10提出驗證需求時,多媒體裝置10將輸出一金鑰請求訊號(未繪於圖式中),並透過DDC輸入通道114傳送金鑰請求訊號至影音接收元件120中。而在影音接收元件120接收到請求訊號後,影音接收元件120將透過DDC輸入通道114回傳第一HDCP金鑰122至多媒體裝置10進行驗證,使得多媒體裝置10與影音接收元件120之間產生第一連結機制。
附帶一提的是,多媒體裝置10可週期性地(例如每2秒)傳送一金鑰請求訊號至影音接收元件120。而影音接收元件120將根據金鑰請求訊號回傳第一HDCP金鑰122至多媒體裝置10進行驗證,以維持第一連結機制。值得注意的是,第一連結機制需要被維持才能使資料順利傳遞於多媒體裝置10與影音接收元件120之間。
在第一連結機制期間,影音接收元件120將可以順利地接收由多媒體裝置10所傳送具有HDCP保護的影音訊號。更進一步來說,影音接收元件120將透過TMDS輸入通道112接收由多媒體裝置10所傳送具有HDCP保護的影音訊號,而不會降低影音訊號的品質(如降低輸出的影像畫素)或甚至無法在顯示裝置20中播放。
影音接收元件120接收到影音訊號之後,將根據第一HDCP金鑰122解碼影音訊號,並傳送解碼後的影音訊號至影音傳送元件130。此時,解碼後的影音訊號為不具有HDCP保護的影音訊號。而所屬技術領域具有通常知識者應知多媒體裝置10與影音接收元件120根據第一HDCP金鑰122進行驗證而產生第一連結
機制的相關運作方式,故在此不再贅述。
影音傳送元件130電連接於影音接收元件120與影音輸出埠140之間,且具有一第二HDCP金鑰132。因此,當影音傳送元件130提出驗證需求時,影音傳送元件130將透過DDC輸出通道144並根據第二HDCP金鑰132與顯示裝置20進行驗證,以據此產生一第二連結機制。更進一步來說,當影音傳送元件130提出驗證需求時,影音傳送元件130將透過DDC輸出通道144輸出第二HDCP金鑰132至顯示裝置20中。而在顯示裝置20接收到第二HDCP金鑰132後,顯示裝置20將根據第二HDCP金鑰132進行驗證,使得影音傳送元件130與顯示裝置20之間產生第二連結機制。
附帶一提的是,影音傳送元件130可週期性地(例如每2秒)傳送第二HDCP金鑰132至顯示裝置20。而顯示裝置20將根據第二HDCP金鑰132進行驗證,以維持該第二連結機制。值得注意的是,第二連結機制需要被維持才能使資料順利傳遞於影音傳送元件130與顯示裝置20之間。
在第二連結機制期間,影音傳送元件130將根據第二HDCP金鑰132重新編碼由影音接收元件所傳送的解碼後的影音訊號,並據此產生一播放訊號至顯示裝置20。此時,播放訊號將帶有相關於第二HDCP金鑰132資訊。更進一步來說,影音傳送元件130將透過TMDS輸出通道142傳送帶有第二HDCP金鑰132資訊的播放訊號至顯示裝置20。接著,顯示裝置20將進一步根據第二HDCP金鑰132來顯示播放訊號,例如顯示裝置20根據第二HDCP金鑰132解碼播放訊號而顯示播放訊號。而所屬技術領域具有通常知識者應知影音傳送元件130與顯示裝置20根據第二HDCP金鑰132進行驗證而產生第二連結機制的相關運作方式,故在此不再贅述。
據此,多媒體裝置10與影音接收元件120之間將透過第一
HDCP金鑰122進行驗證而產生第一連結機制。而影音傳送元件130與顯示裝置20之間將透過第二HDCP金鑰132進行驗證而產生第二連結機制。
相較於習知驗證方式為多媒體裝置驗證完後才將其金鑰資訊傳遞給顯示裝置來進行驗證,本創作實施例所提供的影音訊號處理器100利用第一HDCP金鑰122與第二HDCP金鑰132分別對多媒體裝置10與顯示裝置20進行驗證,以加快完成多媒體裝置10與顯示裝置30的驗證,進而可降低延遲播放高畫質影音資料的時間。
此外,影音訊號處理器100更包括有一處理元件150,且處理元件150電連接影音接收元件120。而第一HDCP金鑰122可具有多個規格,使得處理元件150根據多媒體裝置10中的一HDCP規格控制影音接收元件120選擇符合多媒體裝置10中的HDCP規格的第一HDCP金鑰122。舉例來說,影音接收元件120中的第一HDCP金鑰122分別具有規格1.4與2.2版本。若多媒體裝置中10的HDCP規格為2.2版本,處理元件150將根據多媒體裝置10中的HDCP規格(即2.2版本)控制影音接收元件120選擇符合HDCP規格為2.2版本的第一HDCP金鑰122。因此,當多媒體裝置10提出驗證需求時,影音接收元件120將透過DDC輸入通道114並根據2.2版本的第一HDCP金鑰122與具有HDCP規格為2.2版本的多媒體裝置10進行驗證,以據此產生一第一連結機制。
而同樣地,處理元件150電連接影音傳送元件130,且第二HDCP金鑰132可具有多個規格,使得處理元件150根據顯示裝置20中的一HDCP規格控制影音傳送元件130選擇符合顯示裝置20中的HDCP規格的第二HDCP金鑰132。舉例來說,影音傳送元件130中的第二HDCP金鑰132分別具有規格1.4與2.2版本。若顯示裝置20的HDCP規格為1.4版本,處理元件150
將根據顯示裝置20中的HDCP規格(即1.4版本)控制影音傳送元件130選擇符合HDCP規格為1.4版本的第二HDCP金鑰132。因此,當影音傳送元件130提出驗證需求時,影音傳送元件130將透過DDC輸出通道144並根據1.4版本的第二HDCP金鑰132與具有HDCP規格為1.4版本的顯示裝置20進行驗證,以據此產生一第二連結機制。
據此,多個規格的第一HDCP金鑰122以及多個規格的第二HDCP金鑰132可以因應不同HDCP規格的多媒體裝置10與顯示裝置20來進行驗證,意即第一HDCP金鑰122可根據多媒體裝置10中的HDCP規格作設定,以及第二HDCP金鑰132可根據顯示裝置20中的HDCP規格作設定,使得本創作實施例所提供的影音訊號處理器100不會因為多媒體裝置10與顯示裝置20具有不同的HDCP規格而導致顯示裝置20無法播放多媒體裝置10中的影音訊號。
此外,多媒體裝置10於啟動時會詢問顯示裝置20之顯示能力,即進行顯示裝置20之延伸顯示能力識別(Extended display identification data,EDID)資料的讀取,以取得顯示裝置20之螢幕解析度的相關資料。使得多媒體裝置10得以傳送符合顯示裝置20之螢幕解析度的影音訊號。據此,處理元件150可電連接DDC輸入通道114與DDC輸出通道144,且處理元件150具有代表顯示裝置20之顯示能力之一能力訊號。在本實施例中,處理元件150可透過DDC輸出通道144截取顯示裝置20之解析度作為能力訊號,或者透過一外部元件(未繪於圖式)設定代表顯示裝置20之顯示能力之能力訊號,本創作對此不作限制。
在本實施例中,多媒體裝置10為透過DDC輸入通道114詢問顯示裝置20之顯示能力。因此,當多媒體裝置10啟動且詢問顯示裝置20之顯示能力時,處理元件150將透過DDC輸入通道114回傳能力訊號至多媒體裝置10,使得多媒體裝置10得以
快速取得顯示裝置20之螢幕解析度的相關資料,而不需要等待例如習知從顯示裝置回覆多媒體裝置的時間。
此外,若多媒體裝置10與顯示裝置20中的EDID規格不同(如多媒體裝置10中的EDID規格為2.1版本。顯示裝置中的EDID規格為1.0版本),亦可透過處理元件150來解決EDID規格不相容的問題。更進一步來說,多媒體裝置10為透過處理元件150來取得顯示裝置20之螢幕解析度的相關資料,而不會直接從顯示裝置20取得螢幕解析度的相關資料。因此,多媒體裝置10與顯示裝置20不會有EDID規格不相容的問題。
據此,設置在影音訊號處理器100中的處理元件150將可協助顯示裝置20快速回覆多媒體裝置10顯示裝置20之顯示能力,以避免習知顯示裝置回覆多媒體裝置的時間過久而導致顯示裝置延時播放高畫質影音資料。而多媒體裝置10與顯示裝置20亦不會因EDID規格不相容而導致顯示裝置20無法播放高畫質影音資料。
綜上所述,本創作實施例所提供的影音訊號處理器利用二個HDCP金鑰分別對多媒體裝置與顯示裝置進行驗證,以加快完成多媒體裝置與顯示裝置的驗證,進而可降低顯示裝置延遲播放高畫質影音資料的時間。此外,本創作實施例所提供的影音訊號處理器利用處理元件來快速回覆多媒體裝置顯示裝置之顯示能力,進而可降低顯示裝置延時播放高畫質影音資料的時間。
綜上所述,本創作實已符合新型專利之要件,依法提出申請。惟以上所揭露者,僅為本創作較佳實施例而已,自不能以此限定本案的權利範圍,因此依本案申請範圍所做的均等變化或修飾,仍屬本案所涵蓋的範圍。
100‧‧‧影音訊號處理器
110‧‧‧影音輸入埠
112‧‧‧DDC輸入通道
114‧‧‧TMDS輸入通道組
120‧‧‧影音接收元件
122‧‧‧第一HDCP金鑰
130‧‧‧影音傳送元件
132‧‧‧第二HDCP金鑰
140‧‧‧影音輸出埠
142‧‧‧DDC輸出通道
144‧‧‧TMDS輸出通道組
150‧‧‧處理元件
Claims (6)
- 一種影音訊號處理器,電連接於一多媒體裝置與一顯示裝置之間,且該影音訊號處理器包括:一影音輸入埠,電連接該多媒體裝置,且具有一顯示資料(DDC)輸入通道;一影音輸出埠,電連接該顯示裝置,且具有一DDC輸出通道;一影音接收元件,電連接該影音輸入埠,且具有一第一高畫質數位內容保護(HDCP)金鑰,該影音接收元件透過該DDC輸入通道並根據該第一HDCP金鑰與該多媒體裝置進行驗證,以據此產生一第一連結機制;以及一影音傳送元件,電連接於該影音接收元件與該影音輸出埠之間,且具有一第二HDCP金鑰,該影音傳送元件透過該DDC輸出通道並根據該第二HDCP金鑰與該顯示裝置進行驗證,以據此產生一第二連結機制;其中,於該第一連結機制期間,該影音接收元件接收該多媒體裝置所傳送的一影音訊號,且根據該第一HDCP金鑰解碼該影音訊號,並傳送解碼後的該影音訊號至該影音傳送元件;其中,於該第二連結機制期間,該影音傳送元件根據該第二HDCP金鑰重新編碼解碼後的該影音訊號並據此產生一播放訊號至該顯示裝置,且該顯示裝置根據該第二HDCP金鑰顯示該播放訊號。
- 如請求項第1項之影音訊號處理器,其更包括一處理元件,該處理元件電連接該DDC輸入通道與該DDC輸出通道,且具有代表該顯示裝置之顯示能力之一能力訊號,其中該多媒體裝置於啟動且詢問該顯示裝置之顯示能力時,該處理元件透過該DDC輸入通道回傳該能力訊號至該多媒體裝置,其中該處理元件透過該DDC輸出通道截取該顯示裝置之解析度作為該能力訊號、或者透 過一外部元件設定代表該顯示裝置之顯示能力之該能力訊號。
- 如請求項第2項之影音訊號處理器,其中,該第一HDCP金鑰具有多個規格,該處理元件電連接該影音接收元件,且根據該多媒體裝置中的一HDCP規格控制該影音接收元件選擇符合該HDCP規格的該第一HDCP金鑰。
- 如請求項第2項之影音訊號處理器,其中,該第二HDCP金鑰具有多個規格,該處理元件電連接該影音傳送元件,且根據該顯示裝置中的一HDCP規格控制該影音傳送元件選擇符合該顯示裝置之規格的該第二HDCP金鑰。
- 如請求項第1項之影音訊號處理器,其中,該影音輸入埠與該影音輸出埠分別為一數位視訊介面(DVI)、一高解析多媒體影音介面(HDMI)、或一數位式視訊介面(DisplayPort)其中之一。
- 如請求項第5項之影音訊號處理器,其中,該影音輸入埠與該影音輸出埠為相同規格之介面。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104207629U TWM512272U (zh) | 2015-05-18 | 2015-05-18 | 影音訊號處理器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104207629U TWM512272U (zh) | 2015-05-18 | 2015-05-18 | 影音訊號處理器 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM512272U true TWM512272U (zh) | 2015-11-11 |
Family
ID=55219460
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104207629U TWM512272U (zh) | 2015-05-18 | 2015-05-18 | 影音訊號處理器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM512272U (zh) |
-
2015
- 2015-05-18 TW TW104207629U patent/TWM512272U/zh unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11722712B2 (en) | Source device, content providing method using the source device, sink device and controlling method of the sink device | |
JP5003389B2 (ja) | 電子機器および電子機器における制御方法 | |
JP5428186B2 (ja) | 電子機器 | |
US8375150B2 (en) | Fast HDMI switching with conditional reset mechanism | |
JP4835568B2 (ja) | 表示装置、表示装置におけるデータ送信方法、送信装置、送信装置におけるデータ受信方法 | |
US8984181B2 (en) | Video sender and video receiver | |
JP2007078980A (ja) | 画像表示システム | |
US20110187929A1 (en) | Communication apparatus | |
KR20130066168A (ko) | 에이치디엠아이 신호로 방송 수신기의 듀얼 디스플레이를 위한 휴대용 단말기의 장치 및 방법 | |
US20080170839A1 (en) | Apparatus for receiving digital contents and method thereof | |
RU2640031C2 (ru) | Устройство-источник, способ предоставления контента с использованием устройства-источника, приемное устройство и способ управления для приемного устройства | |
KR100662459B1 (ko) | Hdmi 수신기 및 전송기 개발 장치 및 그 방법 | |
US20110242426A1 (en) | Audio/video apparatus and signal control method thereof | |
TW201421250A (zh) | 顯示裝置及其影像擷取方法 | |
JP5739015B2 (ja) | 通信装置、通信方法及びプログラム | |
US20100110292A1 (en) | Video apparatus and method of controlling the video apparatus | |
KR20130078655A (ko) | 디스플레이장치, 이에 연결되는 외장형 주변장치 및 영상표시방법 | |
JP5694412B2 (ja) | 送信装置、受信装置、送信方法及び受信方法 | |
TWM512272U (zh) | 影音訊號處理器 | |
JP5522332B1 (ja) | 受信装置および情報処理方法 | |
US20220060781A1 (en) | Display Of Video Content On A Sink Device Using Advanced Features | |
JP5477506B1 (ja) | 送信装置および情報処理方法 | |
JP2015005800A (ja) | 受信装置、送信装置、及び送受信システム | |
JP2011523799A (ja) | モニタ機能を備えたディスプレイ・サーバの方法および装置 | |
US20150032912A1 (en) | Information processing apparatus and information processing method |