TWI839116B - 硬碟背板點燈方法及伺服系統 - Google Patents

硬碟背板點燈方法及伺服系統 Download PDF

Info

Publication number
TWI839116B
TWI839116B TW112105715A TW112105715A TWI839116B TW I839116 B TWI839116 B TW I839116B TW 112105715 A TW112105715 A TW 112105715A TW 112105715 A TW112105715 A TW 112105715A TW I839116 B TWI839116 B TW I839116B
Authority
TW
Taiwan
Prior art keywords
hard disk
motherboard
output
control unit
addresses
Prior art date
Application number
TW112105715A
Other languages
English (en)
Inventor
徐仁威
Original Assignee
神雲科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 神雲科技股份有限公司 filed Critical 神雲科技股份有限公司
Priority to TW112105715A priority Critical patent/TWI839116B/zh
Application granted granted Critical
Publication of TWI839116B publication Critical patent/TWI839116B/zh

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

一種硬碟背板點燈方法,基板管理控制器根據現場可更換單元資訊判斷是否透過擴展管理模組將信號輸出傳輸至第一主板連接器,信號輸出具有分別對應多個燈號資訊及其所對應的第一與第二位址,當判斷為是,基板管理控制器根據現場可更換單元資訊判斷硬碟背板是否為第一塊硬碟背板,當判斷為否,基板管理控制器將控制單元的第一與第二目標解碼位址分別調整成第一與第二位址,且控制單元產生控制信號給多工器,以致多工器建立其輸出端與第一輸入端間的連接,使控制單元根據信號輸出進行解碼取得該等燈號資訊,以驅動發光單元。

Description

硬碟背板點燈方法及伺服系統
本發明是有關於一種方法及系統,特別是指一種可降低硬體成本的硬碟背板點燈方法及伺服系統。
隨著中央處理器(Central Processing Unit,以下簡稱CPU)的運算能力日新月異及雲端運算的需求與日俱增,伺服系統對於能夠支援的硬碟的容量及數量也跟著水漲船高。因此,現有的伺服系統通常包含多個硬碟背板(Hot Swap Hard-disk Backplane,業界通稱HSBP),每一該硬碟背板可以支援例如八個外圍組件快速互聯(Peripheral Component Interconnect Express,以下簡稱PCIE)介面的硬碟(例如,以下舉該等硬碟各自為一非揮發性記憶體儲存裝置(Non-Volatile Memory Express,以下簡稱NVMe硬碟)為例),以支援系統作為大量儲存資料與運算的需求,且一般都會具備熱插拔(Hot swapping或Hot plugging)功能以方便使用者使用。
在每一該硬碟背板中對於硬碟狀態燈號的控制尤其重要,每一該硬碟背板設置有一可程式邏輯裝置(Programmable Logic Device,以下簡稱PLD),其預設為對來自該伺服系統的一主機板(Mother Board,簡稱MB)之一CPU的一虛擬引腳埠(Virtual Pin Port,以下簡稱VPP)信號輸出進行解碼,以用於硬碟狀態點燈。該VPP信號輸出具有該等NVMe硬碟運作狀態的多個燈號資訊及其所對應的多個VPP位址。詳細來說,用於插接該等NVMe硬碟的該硬碟背板需要通過一發光二極體單元來顯示對應介面上的每一NVMe硬碟的例如存取狀態、存在狀態、異常狀態等。此點燈方法的實現原理為:PCIE的根複合體(root complex)端(即,該CPU)通過兩線制的VPP匯流排與該硬碟背板上的該PLD相連,且其該VPP信號輸出的該等VPP位址被限定為0x40、0x42、0x44、0x46、0x48、0x4A、0x4C、0x4E….等。該PLD的功能是模擬PCA9555 輸入輸出擴展器(I/O Expander)的I2C表現,與該CPU通信,以解碼出每一NVMe硬碟的在位狀態並接收定位/錯誤資訊進行點燈。VPP實際上是一組主系統管理匯流排(System Management Bus,簡稱SMBus),八個位元(Bit)資料代表1個連接埠(port)且表示為一顆NVMe硬碟的狀態資訊(例如,燈號資訊、硬碟是否存在等資訊)。原則上該PLD所模擬的每一個PCA9555(PCA9555為16位元的輸入輸出擴展器)可傳遞二個連接埠的資訊,即可用於解碼出二顆NVMe硬碟運作狀態的該等燈號資訊,以給二顆NVME硬碟點燈。因此,以支援八顆NVMe硬碟的該硬碟背板為例,該硬碟背板的該PLD會模擬成四顆PCA9555(第一個該硬碟背板的該PLD的該等PCA9555的解碼位址分別為0x40、0x42、0x44、0x46,第二個該硬碟背板的該PLD的該等PCA9555的解碼位址分別為0x48、0x4A、0x4C、0x4E,後續解碼位址依此類推),如此該PLD才能解碼八顆NVMe硬碟的狀態。簡單來說,該硬碟背板具有四個主板連接器,該等主板連接器各自從該CPU接收該VPP信號輸出並分別透過多個VPP匯流排傳送至所對應的該PCA9555,以致該PLD據以進行解碼及所有硬碟狀態點燈。
然而,為支援不同伺服系統組態以達到大量儲存與運算的需求,例如該伺服系統有8、16、24顆硬碟(即,分別對應該伺服系統有1、2、3塊該硬碟背板),每一該硬碟背板所需的該VPP信號輸出可來自不同源頭,即該硬碟背板有可能與該主機板的該CPU連接,又或者是與該主機板的一容錯式磁碟陣列(Redundant Array of Independent Disks,以下簡稱RAID)卡連接,以獲得該VPP信號輸出。在此情況下,該硬碟背板的該PLD需要能夠解碼來自該CPU或該RAID卡的該VPP信號輸出。又,由於該CPU與該RAID卡所用於輸出該VPP信號輸出的VPP匯流排不同,且該RAID卡所輸出的該VPP信號輸出的該等VPP位址被限定為0x40、0x42,如此該RAID卡所對應匹配的該PCA9555的解碼位址僅可為0x40或0x42,,造成該PLD無法進行正確的解碼及獲得所有NVMe硬碟運作狀態的該等燈號資訊,而無法正確點燈。因此,現有硬碟背板點燈方法及伺服系統仍有改進的空間。
因此,本發明的一目的,即在提供一種能夠克服先前技術缺點的硬碟背板點燈方法。
於是,本發明硬碟背板點燈方法,由一伺服系統執行,該伺服系統包括一主機板,一設置在該主機板上的基板管理控制器,及一硬碟背板,該硬碟背板設置有二個第一主板連接器、一電連接該等第一主板連接器與該基板管理控制器的控制單元、多個硬碟,及一電連接該控制單元且用以顯示該等硬碟的運作狀態的發光單元,該控制單元用以模擬二個分別具有一第一目標解碼位址與一第二目標解碼位址的輸入輸出擴展模組,且包括一多工器,該多工器具有分別連接第一個第一主板連接器與第二個第一主板連接器的一第一輸入端與一第二輸入端、一用於接收一控制信號的控制端、及一電連接第二個輸入輸出擴展模組的輸出端,該多工器預設為該輸出端與該第二輸入端之間建立連接,並於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接,該硬碟背板點燈方法包含包含一步驟(A)、一步驟(B)、一步驟(C)、一步驟(D),及一步驟(E)。
該步驟(A)是該基板管理控制器根據一現場可更換單元資訊判斷該主機板是否透過一擴展管理模組將一信號輸出傳輸至該硬碟背板的該第一個第一主板連接器,該信號輸出具有分別對應該等硬碟的運作狀態的多個燈號資訊及其所對應的一第一位址與一第二位址。
該步驟(B) 是當步驟(A)的判斷結果為是,該基板管理控制器根據該現場可更換單元資訊判斷該硬碟背板是否為一第一塊硬碟背板。
該步驟(C)是當步驟(B)的判斷結果為否,該基板管理控制器將該控制單元的該等輸入輸出擴展模組的該等第一與第二目標解碼位址分別調整成該等第一與第二位址。
該步驟(D)是該控制單元隨該等第一與第二目標解碼位址的變化,產生該控制信號並輸出至該多工器,以致該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接。
該步驟(E)是該控制單元經由該等輸入輸出擴展模組及該第一個第一主板連接器接收該信號輸出,並根據該等第一與第二位址自該信號輸出取得對應的該等燈號資訊,且根據該等燈號資訊產生一驅動信號輸出,以驅動該發光單元。
因此,本發明的另一目的,即在提供一種能夠克服先前技術缺點的伺服系統。
於是,本發明伺服系統包含一主機板、一硬碟背板,及一基板管理控制器。
該硬碟背板設置有二個第一主板連接器、一電連接該等第一主板連接器的控制單元、多個硬碟,及一電連接該控制單元且用以顯示該等硬碟的運作狀態的發光單元。
該控制單元用以模擬二個分別具有一第一目標解碼位址與一第二目標解碼位址的輸入輸出擴展模組,且包括一多工器,該多工器具有分別連接第一個第一主板連接器與第二個第一主板連接器的一第一輸入端與一第二輸入端、一用於接收一控制信號的控制端、及一電連接第二個輸入輸出擴展模組的輸出端,該多工器預設為該輸出端與該第二輸入端之間建立連接,並於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接。
該基板管理控制器設置於該主機板上,且電連接該控制單元,並根據一現場可更換單元資訊判斷該主機板是否透過一擴展管理模組將一信號輸出傳輸至該硬碟背板的該第一個第一主板連接器,該信號輸出具有分別對應該等硬碟的運作狀態的多個燈號資訊及其所對應的一第一位址與一第二位址。
當該主機板透過該擴展管理模組將該信號輸出傳輸至該第一個第一主板連接器時,該基板管理控制器根據該現場可更換單元資訊判斷該硬碟背板是否為一第一塊硬碟背板,當該硬碟背板不是該第一塊硬碟背板時,該基板管理控制器將該控制單元的該等輸入輸出擴展模組的該等第一與第二目標解碼位址分別調整成該等第一與第二位址,以致該控制單元隨該等第一與第二目標解碼位址的變化,產生該控制信號並輸出至該多工器,以使該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接,且該控制單元經由該等輸入輸出擴展模組及該第一個第一主板連接器接收該信號輸出,並根據該等第一與第二位址自該信號輸出取得對應的該等燈號資訊,且根據該等燈號資訊產生一驅動信號輸出,以驅動該發光單元。
本發明的功效在於:當該信號輸出是來自該擴展管理模組(例如為相異於一中央處理器的一容錯式磁碟陣列卡)時,利用該基板管理控制器將該等輸入輸出擴展模組的該等第一與第二目標解碼位址分別調整成該等第一與第二位址,且該多工器切換為建立自身該輸出端與該第一輸入端之間的連接,如此一來,該控制單元可根據該信號輸出達成正確解碼,以控制該發光單元正確點燈。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖1,本發明伺服系統的一實施例包含一主機板1、設置在該主機板1上的一記憶體單元2與一基板管理控制器(Board Management Controller,以下簡稱BMC)3,及一硬碟背板(Hot Swap Hard-disk Backplane,業界通稱HSBP)4。需說明的是,為方便說明,圖1僅繪出一個該硬碟背板4為例,但不限於此。該伺服系統可包括多個該硬碟背板4。每一該硬碟背板4設置有多個硬碟(圖1所繪的一硬碟單元40包括該等硬碟),每一該硬碟例如為一非揮發性記憶體儲存裝置(Non-Volatile Memory Express,簡稱NVMe硬碟)。
在本實施例中,該硬碟背板4與該主機板1進行I2C通信,並接收來自該主機板1的一虛擬引腳埠(Virtual Pin Port,以下簡稱VPP)信號輸出(即,一信號輸出),以進行解碼並獲得該等硬碟的運作狀態的多個燈號資訊,以執行對應的硬碟狀態點燈,來供使用者查看。該VPP信號輸出具有分別對應該等硬碟的運作狀態的該等燈號資訊及其所對應的多個VPP位址(address)。為支援不同伺服系統組態以達到大量儲存與運算的需求,該VPP信號輸出可來自不同源頭,例如來自該主機板1上所設置的至少一中央處理器(Central Processing Unit,以下簡稱CPU),及/或至少一擴展管理模組(例如為一微處理器、一FPGA或一RAID卡,以下以一容錯式磁碟陣列(Redundant Array of Independent Disks,以下簡稱RAID)卡為例)。舉例來說,該伺服系統的組態為該硬碟背板4的該硬碟單元40包括八個硬碟,該VPP信號輸出包括一第一VPP信號及一第二VPP信號。該第一VPP信號具有相關於第一至第四個硬碟的運作狀態的多個燈號資訊及其所對應的多個VPP位址。該第二VPP信號具有相關於第五至第八個硬碟的運作狀態的多個燈號資訊及其所對應的多個VPP位址。在一伺服系統組態中(如本案圖1),該硬碟背板4是自該主機板1上的一RAID卡11(一張該RAID卡僅可支援四個硬碟)與一CPU12分別取得該等第一與第二VPP信號,但不限於此。在另一伺服系統組態中,該硬碟背板4可自該主機板1上的二個RAID卡分別取得該等第一與第二VPP信號,但不限於此。需說明的是,該CPU與該RAID卡各自所用於輸出VPP信號的VPP匯流排不同。該CPU所輸出的一VPP信號所具有的多個VPP位址被依序限定為0x40、0x42、0x44、0x46、0x48、0x4A、0x4C、0x4E…等,而該RAID卡所輸出的一VPP信號僅包括二個VPP位址(即,該二個VPP位址分別為第一與第二位址)被限定為0x40、0x42。
該記憶體單元2電連接該BMC3,並儲存有一現場可更換單元(Field Replaceable Unit,以下簡稱FRU)資訊,以供該BMC3讀取。在本實施例中,該記憶體單元2為一電子抹除式可複寫唯讀記憶體(Electrically-Erasable Programmable Read-Only Memory,簡稱EEPROM)。該現場可更換單元(Field Replaceable Unit,簡稱FRU)資訊具有該伺服系統中的所有可更換元件(例如,CPU、RAID卡、硬碟、硬碟背板)的版廠、產品編號,元件連接關係等資訊,但不限於此。
在本實施例中,該硬碟背板4的該硬碟單元40是包括八個硬碟為例,也可以是四個或二個,不以此為限,該硬碟背板4是自該主機板1的該RAID卡11與該CPU12分別取得該VPP信號輸出的該等第一與第二VPP信號,但不限於此。在此情況下,該硬碟背板4設置有二個第一主板連接器41、42(即,該二個第一主板連接器41、42分別為第一個第一主板連接器與第二個第一主板連接器)、二個第二主板連接器43、44(即,該二個第二主板連接器43、44分別為第一個第二主板連接器與第二個第二主板連接器)、一電連接該等第一與第二主板連接器41~44與該BMC3的控制單元45,及一發光單元46。該發光單元46電連接該控制單元45,且包括用以指示出該硬碟單元40的該等硬碟的運作狀態的多個發光元件(例如為發光二極體LED、霓虹燈或是LED面板等,不以此為限),其中,該等第一與第二主板連接器41~44各自為一MCIO(Mini Cool Edge IO)高速連接器,不以此為限。該控制單元45例如為一可程式邏輯裝置(Programmable Logic Device,以下簡稱PLD)、一複雜可程式邏輯裝置(Complex PLD,CPLD)、場式可程式閘陣列(Field Programmable Gate Array, FPGA)等可依據需求進行程式編輯運算的控制器,以下以該控制單元45為PLD為例。該硬碟背板4透過該第一主板連接器41與該主機板1的該RAID卡11進行I2C通信,以接收來自該RAID卡11的該第一VPP信號,及透過該等第二主板連接器43、44與該主機板1的該CPU12進行I2C通信,以接收來自該CPU12的該第二VPP信號,但不限於此。該等第一與第二主板連接器41~44中的每一者與該控制單元45之間以一VPP匯流排形成電連接,以將該VPP信號輸出傳輸至該控制單元45。該BMC3與該控制單元45之間以一系統管理匯流排(System Management Bus,以下簡稱SMBus)形成電連接。
該控制單元45用以模擬四個輸入輸出擴展模組451、452、453、454,且包括二多工器455、456。該等輸入輸出擴展模組451~454的數量隨該硬碟單元40的該等硬碟的數量改變而變化。
該等輸入輸出擴展模組451、452、453、454分別具有一第一目標解碼位址、一第二目標解碼位址、一第三目標解碼位址,及一第四目標解碼位址。由於該控制單元45是預設為接收並解碼CPU所輸出的該VPP信號來控制各硬碟單元40所對應的發光單元46,因此,該等輸入輸出擴展模組451、452、453、454所分別對應的該第一目標解碼位址、該第二目標解碼位址、該第三目標解碼位址,及該第四目標解碼位址預設為分別對應該CPU的該VPP信號所包括且依序排列的VPP位址。也就是說,該等輸入輸出擴展模組451、452、453、454所分別對應的該第一目標解碼位址、該第二目標解碼位址、該第三目標解碼位址,及該第四目標解碼位址分別預設為一第一預設解碼位址、一第二預設解碼位址、一第三預設解碼位址,及一第四預設解碼位址(也就是0x40、0x42、0x44、0x46),雷同的,若隨該硬碟單元40的該等硬碟的數量改變而變化該等輸入輸出擴展模組數量增加,則所增加的該等輸入輸出擴展模組所對應的目標解碼位址,則預設為CPU的VPP信號的下一個次序的VPP位址,也就是0x48、0x4A、0x4C、0x4E….等。在本實施例中,該控制單元45是將該等輸入輸出擴展模組451~454各自模擬為一PCA9555 輸入輸出擴展器(I/O Expander),該等輸入輸出擴展模組451~454為相似的韌體程式。該等第一至第四預設解碼位址各自為一I2C位置。電路設計時,該控制單元45預設為用於對來自該主機板1之一CPU的VPP信號輸出進行解碼,以用於硬碟狀態點燈。因此,於該控制單元45執行一上電模式(Power on Reset,簡稱POR)後,當該控制單元45知道自身所設置的該硬碟背板4為該伺服系統的第一塊硬碟背板時,該控制單元45將該等輸入輸出擴展模組451~454的該等第一至第四目標解碼位址分別設為該等第一至第四預設解碼位址(也就是0x40、0x42、0x44、0x46),當該控制單元45知道自身所設置的該硬碟背板4為該伺服系統的第二塊硬碟背板時,第二塊硬碟背板上的該等輸入輸出擴展模組451~454則與隨該硬碟單元40的該等硬碟的數量改變而變化該等輸入輸出擴展模組數量增加,所增加的該等輸入輸出擴展模組所對應的目標解碼位址,預設為CPU的VPP信號的下一個次序的VPP位址(0x48、0x4A、0x4C、0x4E….等)雷同的方式來調整設定,也就是說,該等輸入輸出擴展模組451~454的該等第一至第四目標解碼位址分別設為一第五預設解碼位址、一第六預設解碼位址、一第七預設解碼位址,及一第八預設解碼位址,例如為0x48、0x4A、0x4C、0x4E,依此類推。關於該控制單元45如何知道自身所設置的該硬碟背板4為該伺服系統的第幾塊硬碟背板,此為熟悉本技術領域之通常知識者所熟知,為求簡潔起見,於此不贅述。
該多工器455具有分別電連接該等第一主板連接器41、42的一第一輸入端與一第二輸入端、一用於接收一控制信號C1的控制端、及一電連接該輸入輸出擴展模組452(即,第二個輸入輸出擴展模組)的輸出端。該多工器456具有分別電連接該等第二主板連接器43、44的一第一輸入端與一第二輸入端、一用於接收一控制信號C2的控制端、及一電連接該輸入輸出擴展模組454的輸出端。該多工器455(456)預設為自身該輸出端與該第二輸入端之間建立連接,並於接收到該控制信號C1(C2)時,切換為建立自身該輸出端與該第一輸入端之間的連接。
進一步參閱圖2與圖3,該伺服系統於開機後利用執行本發明硬碟背板點燈方法,藉由該BMC3根據該FRU資訊決定是否經由該SMBus透過一智慧型平台管理介面(Intelligent Platform Management Interface,IPMI)修改該控制單元45原先預設為該等第一至第四預設解碼位址的該等第一目標解碼位址至第四目標解碼位址,並於該等輸入輸出擴展模組452、454的該等第二與第四目標解碼位址中的至少一者被修改時,該控制單元45產生該等控制信號C1、C2中對應該等第二與第四目標解碼位址中的該至少一者的至少一對應者,以致該等多工器455、456中對應該等控制信號C1、C2中的該至少一對應者的多工器,建立自身該輸出端與該第一輸入端之間的連接,並斷開自身該輸出端與該第二端的連接,該硬碟背板點燈方法包含以下步驟。
在步驟51中,該BMC3自該記憶體單元2讀取該FRU資訊,並據以判斷該主機板1是否透過一RAID卡將一信號輸出傳輸至該硬碟背板4的該第一個第一主板連接器41。若是,則進行步驟52;若否,則結束。在本實施例中,以圖1舉例來說,該BMC3根據該FRU資訊得知該主機板1是透過該RAID卡11將該VPP信號輸出中的該第一VPP信號傳輸至該硬碟背板4的該第一個第一主板連接器41,及透過該CPU12將該VPP信號輸出中的該第二VPP信號傳輸至該硬碟背板4的該等第二主板連接器43、44,故步驟51的判斷結果為是,但不限於此。在其他實施例中,該主機板1可透過該CPU12將該VPP信號輸出中的該第一VPP信號傳輸至該硬碟背板4的該等第一主板連接器41、42,及透過該RAID卡11將該VPP信號輸出中的該第二VPP信號傳輸至該硬碟背板4的該第一個第二主板連接器43。
需補充說明的是,由於該硬碟背板4是預設為用於接收來自CPU的VPP信號,在本實施例中,該等第二主板連接器43、44是透過該CPU12接收該第二VPP信號,符合系統預設規範,因此,該控制單元45自該CPU12所接收到的該第二VPP信號的該等VPP位址與預設為該等第三與第四預設解碼位址的該等第三與第四目標解碼位址匹配,該控制單元45可根據該第二VPP信號中對應預設為該等第三與第四預設解碼位址的該等第三與第四目標解碼位址所對應的區段之資料進行解碼,以取得該等第三與第四目標解碼位址所分別對應的該等燈號資訊,並根據所取得的該等燈號資訊來產生一驅動信號輸出,以控制該發光單元46中與對應該等燈號資訊的該等硬碟(即,第五至第八個硬碟)所分別對應的該等發光二極體,來顯示所設置的該硬碟背板4所支援的該第五至第八個硬碟的運作狀態,例如為運作狀態、存在狀態、錯誤狀態。舉例來說,每一個硬碟會對應三顆LED(分別用來指示硬碟的不同特性的狀態,例如,第一個LED發光代表存在狀態、第二個LED恆亮代表運作狀態、第三個LED閃爍代表錯誤狀態(恆亮代表正常) ,但不以此為限,八個硬碟所對應的該發光單元46就會有24個LED燈,該發光單元46也可以是一個LED面板或是有其他材質的指示燈,不以此為限。因此,該BMC3根據該FRU資訊決定無需修改該控制單元45預設的該等第三與第四目標解碼位址,且僅判斷預設的該等第一與第二目標解碼位址是否需調整為0x40、0x42(相關判斷將於後續步驟進行說明)。對此,該控制單元45不會產生該控制信號C2,以致該多工器456維持建立自身該輸出端與該第二輸入端之間的連接。
在步驟52中,該BMC3根據該FRU資訊判斷該硬碟背板4是否為一第一塊硬碟背板。若否(即,該等輸入輸出擴展模組451~454的該等第一至第四目標解碼位址並非為該等第一至第四預設解碼位址(0x40、0x42、0x44、0x46)),則進行步驟53;若是,則進行步驟55。
在步驟53中,該BMC3將該控制單元45的該等輸入輸出擴展模組451、452預設為該等第一與第二預設解碼位址的該等第一與第二目標解碼位址分別調整成該等第一與第二位址(即,0x40、0x42)以作為新的第一與第二目標解碼位址。
需補充說明的是,於步驟52中判斷該硬碟背板4非第一塊硬碟背板,而是第二塊硬碟背板時,該等輸入輸出擴展模組451~454預設為該等第一至第四預設解碼位址的該等第一至第四目標解碼位址分別調整為該等第五至第八預設解碼位址(0x48、0x4A、0x4C、0x4E)以作為新的該等第一至第四目標解碼位址,又根據上述[0031]段之說明可知,該控制單元45自該CPU12所接收到的該第二VPP信號的該等VPP位址與調整為該等第七與第八預設解碼位址的該等第三與第四目標解碼位址匹配,因此無需修改該控制單元45的該等第三與第四目標解碼位址,以致步驟53中僅根據步驟51的判斷結果(該主機板1是透過相異於CPU的該擴展管理模組(RAID卡)將該信號輸出傳輸至該硬碟背板4的該第一個第一主板連接器41)將該等輸入輸出擴展模組451、452所分別對應的該等第一與第二目標解碼位址分別調整成該等第一與第二位址(即,0x40、0x42)以作為新的該等第一與第二目標位址。
在步驟54中,該控制單元45隨該等第一與第二目標解碼位址的變化,即步驟53),產生該控制信號C1並輸出至該多工器455,以使該多工器455於接收到該控制信號C1時,切換為建立其自身該輸出端與該第一輸入端之間的連接,以致該多工器455的該輸出端將來自該第一主板連接器41的該第一VPP信號傳輸至該輸入輸出擴展模組452。
在步驟55中,該BMC3根據該FRU資訊判斷該第一主板連接器41是否為該硬碟背板4的所有該等第一與第二主板連接器41~44中的一第一者(即,判斷該第一主板連接器41是否為該硬碟背板4中的一第一個主板連接器,該第一個主板連接器所對應之一輸入輸出擴展模組的一目標解碼位址為0x40)。若是,則進行步驟56;若否,則進行步驟53。
在步驟56中,該BMC3通知該控制單元45產生該控制信號C1並輸出至該多工器455,以致該多工器455於接收到該控制信號C1時,切換為建立其自身該輸出端與該第一輸入端之間的連接。
在步驟57中,該控制單元45經由該等輸入輸出擴展模組451、452自該第一主板連接器41接收該信號輸出中的該第一VPP信號,及經由該等輸入輸出擴展模組453、454分別自該等第二主板連接器43、44接收該信號輸出中的該第二VPP信號,以進行解碼取得對應的該等燈號資訊,並根據該等燈號資訊來產生一驅動信號輸出,以驅動該發光單元46。詳細來說,調整後的該等第一與第二目標解碼位址與該第一VPP信號的該等VPP位址匹配,且該第二VPP信號的該等VPP位址原本就與預設為該等第三與第四預設解碼位址的該等第三與第四目標解碼位址匹配,因此,該控制單元45根據該第一VPP信號中對應調整後的該等第一與第二目標解碼位址(即,該等第一與第二位址)所對應的區段之資料進行解碼,以取得調整後的該等第一與第二目標解碼位址所分別對應的該等燈號資訊,及根據該第二VPP信號中對應設定為該等第三與第四預設解碼位址的該等第三與第四目標解碼位址所對應的區段之資料進行解碼,以取得該等第三與第四目標解碼位址所分別對應的該等燈號資訊,並根據所取得的所有該等燈號資訊來產生該驅動信號輸出,以驅動該發光單元46中與對應該等燈號資訊的該八個硬碟相對應的該等發光二極體,來顯示所設置的該硬碟背板4所支援的該八個硬碟的運作狀態。
需補充說明的是,以圖1之舉例來說,當步驟52判斷該硬碟背板4是該第一塊硬碟背板時,則不改變該等輸入輸出擴展模組451~454預設為該等第一至第四預設解碼位址的該等第一至第四目標解碼位址,亦即最終該等輸入輸出擴展模組451~454的該等第一至第四目標解碼位址維持為預設的該等第一至第四預設解碼位址(0x40、0x42、0x44、0x46)。當判斷該硬碟背板4是該第二塊硬碟背板時,則將該等輸入輸出擴展模組451~454預設為該等第一至第四預設解碼位址的該等第一至第四目標解碼位址分別調整為該等第五至第八預設解碼位址(0x48、0x4A、0x4C、0x4E),且根據該主機板1是透過相異於CPU的該擴展管理模組(RAID卡)將該信號輸出傳輸至該硬碟背板4的該第一個第一主板連接器41,而該等輸入輸出擴展模組451、452對應該等第五與第六預設解碼位址的該等第一與第二目標解碼位址,分別調整成0x40、0x42以作為新的該等第一與第二目標解碼位址,也就是說,經步驟53調整後最終該等輸入輸出擴展模組451~454的該等第一至第四目標解碼位址為0x40、0x42、0x4C、0x4E。
需說明的是,在其他實施例中,若該主機板1是僅設置有二RAID卡(每一RAID卡僅電連接一主板連接器),亦即由該等第一與第二主板連接器41、43透過該等RAID卡分別接收該等第一與第二VPP信號而完全不透過CPU來接收該等第一與第二VPP信號時,則該BMC3根據該FRU資訊會決定同樣根據步驟53將該控制單元45的該等第三與第四目標解碼位址分別調整成該等第一與第二位址(也就是說調整後最終該等輸入輸出擴展模組451~454的該等第一至第四目標解碼位址為0x40、0x42、0x40、0x42),及根據步驟54之相似方法產生該控制信號C2並輸出至該多工器456,以致該多工器456的該輸出端將來自該第二主板連接器43的該第二VPP信號輸出至該輸入輸出擴展模組454,且該控制單元45的該等第一至第四目標解碼位址分別與該信號輸出的該等VPP位址匹配,進而使該控制單元45得以根據該信號輸出進行解碼來取得該等燈號資訊,以產生該驅動信號輸出。
綜上所述,本發明該伺服系統藉由執行該硬碟背板點燈方法,使得當該第一VPP信號是來自該RAID卡11時,該BMC3透過IPMI將對應的該等輸入輸出擴展模組451、452的該等第一及第二目標解碼位址分別調整成該等第一與第二位址,同時,對應的該多工器455切換為建立自身該輸出端與該第一輸入端之間的連接(若該等輸入輸出擴展模組451、452的該等預設解碼位址原本即分別為該等第一與第二位址,則僅使該多工器455切換為建立自身該輸出端與該第一輸入端之間的連接,即步驟55、56),如此一來,該等輸入輸出擴展模組451、452可接收到相異於該CPU的該擴展管理模組(RAID卡)經由該硬碟背板4的該第一個第一主板連接器41所傳送的該第一VPP信號,且該等輸入輸出擴展模組453、454亦可根據根據該CPU為信號源而預設的第三及第四目標位址來接收並解碼由主機板的該CPU所傳送的該第二VPP信號,以致該控制單元45可根據該VPP信號輸出達成正確解碼來取得所有硬碟的該等燈號資訊,並據以產生該驅動信號輸出來控制該發光單元46正確點燈。此外,相較於現有伺服系統針對訊號不通的部分所提之改善方式為,訂製二條各自可將先前技術所述之該VPP信號輸出自一RAID卡分接至該硬碟背板的兩個主板連接器的Y型纜線(Y-cable),然而特別訂製的Y型纜線除了造成會增加設計上的硬體成本及增加該伺服系統的纜線數量外,工廠端在組裝時也會增加複雜度。對此,本發明該伺服系統無須在該RAID卡11與該等第一主板連接器41、42間使用特別訂製的一Y型纜線,可降低設計上的硬體成本及避免增加該伺服系統的纜線數量,進而能夠降低工廠端在組裝時的組裝複雜度。再者,該伺服系統藉由執行該硬碟背板點燈方法,無需在該控制單元45中額外新增專門供一RAID卡使用的二個輸入輸出擴展模組,或額外增加該控制單元45的腳位,如此更可避免因額外新增二個輸入輸出擴展模組而占用該控制單元45的邏輯數量,或避免因額外增加該控制單元45的腳位而占用該控制單元45的輸入輸出接腳數量。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
1:主機板 11:容錯式磁碟陣列卡 12:中央處理器 2:記憶體單元 3:基板管理控制器 4:硬碟背板 40:硬碟單元 41、42:第一主板連接器 43、44:第二主板連接器 45:控制單元 451~454:輸入輸出擴展模組 455、456:多工器 46:發光單元 51~57:步驟 C1、C2:控制信號
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中: 圖1是一方塊圖,說明本發明伺服系統的一實施例;及 圖2與圖3是一流程圖,說明該伺服系統執行本發明硬碟背板點燈方法之一實施例。
51~57:步驟

Claims (10)

  1. 一種硬碟背板點燈方法,由一伺服系統執行,該伺服系統包括一主機板,一設置在該主機板上的基板管理控制器,及一硬碟背板,該硬碟背板設置有二個第一主板連接器、一電連接該等第一主板連接器與該基板管理控制器的控制單元、多個硬碟,及一電連接該控制單元且用以指示出該等硬碟的運作狀態的發光單元,該控制單元用以模擬二個分別具有一第一目標解碼位址與一第二目標解碼位址的輸入輸出擴展模組,且包括一多工器,該多工器具有分別連接第一個第一主板連接器與第二個第一主板連接器的一第一輸入端與一第二輸入端、一用於接收一控制信號的控制端、及一電連接第二個輸入輸出擴展模組的輸出端,該多工器預設為該輸出端與該第二輸入端之間建立連接,並於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接,該硬碟背板點燈方法包含以下步驟: (A)該基板管理控制器根據一現場可更換單元資訊判斷該主機板是否透過一擴展管理模組將一信號輸出傳輸至該硬碟背板的該第一個第一主板連接器,該信號輸出具有分別對應該等硬碟的運作狀態的多個燈號資訊及其所對應的一第一位址與一第二位址; (B)當步驟(A)的判斷結果為是,該基板管理控制器根據該現場可更換單元資訊判斷該硬碟背板是否為一第一塊硬碟背板; (C)當步驟(B)的判斷結果為否,該基板管理控制器將該控制單元的該等輸入輸出擴展模組的該等第一與第二目標解碼位址分別調整成該等第一與第二位址; (D)該控制單元隨該等第一與第二目標解碼位址的變化,產生該控制信號並輸出至該多工器,以致該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接;及 (E)該控制單元經由該等輸入輸出擴展模組及該第一個第一主板連接器接收該信號輸出,並根據該等第一與第二位址自該信號輸出取得對應的該等燈號資訊,且根據該等燈號資訊產生一驅動信號輸出,以驅動該發光單元。
  2. 如請求項1所述的硬碟背板點燈方法,該硬碟背板還設置有多個各自電連接該控制單元的第二主板連接器,該硬碟背板點燈方法還包含: (F)當步驟(B)的判斷結果為是,該基板管理控制器根據該現場可更換單元資訊判斷該第一個第一主板連接器是否為該硬碟背板的所有該等第一與第二主板連接器中的一第一者;及 (G)當步驟(F)的判斷結果為是,該基板管理控制器通知該控制單元產生該控制信號並輸出至該多工器,以致該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接,接著進行步驟(E)。
  3. 如請求項2所述的硬碟背板點燈方法,其中,當步驟(F)的判斷結果為否,依序進行步驟(C)、(D)、(E)。
  4. 如請求項1所述的硬碟背板點燈方法,其中,該信號輸出為一虛擬引腳埠信號輸出,該等第一與第二位址分別為一第一虛擬引腳埠位址與一第二虛擬引腳埠位址。
  5. 一種伺服系統,包含: 一主機板; 一硬碟背板,設置有二個第一主板連接器、一電連接該等第一主板連接器的控制單元,及一電連接該控制單元且用以顯示設置於該硬碟背板之多個硬碟的運作狀態的發光單元, 該控制單元用以模擬二個分別具有一第一目標解碼位址與一第二目標解碼位址的輸入輸出擴展模組,且包括一多工器,該多工器具有分別連接第一個第一主板連接器與第二個第一主板連接器的一第一輸入端與一第二輸入端、一用於接收一控制信號的控制端、及一電連接第二個輸入輸出擴展模組的輸出端,該多工器預設為該輸出端與該第二輸入端之間建立連接,並於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接;及 一基板管理控制器,設置於該主機板上,且電連接該控制單元,並根據一現場可更換單元資訊判斷該主機板是否透過一相異於一中央處理器的一擴展管理模組將一信號輸出傳輸至該硬碟背板的該第一個第一主板連接器,該信號輸出具有分別對應該等硬碟的運作狀態的多個燈號資訊及其所對應的一第一位址與一第二位址, 當該主機板透過該擴展管理模組將該信號輸出傳輸至該第一個第一主板連接器時,該基板管理控制器還根據該現場可更換單元資訊判斷該硬碟背板是否為一第一塊硬碟背板,當該硬碟背板不是該第一塊硬碟背板時,該基板管理控制器將該控制單元的該等輸入輸出擴展模組的該等第一與第二目標解碼位址分別調整成該等第一與第二位址,以致該控制單元隨該等第一與第二目標解碼位址的變化,產生該控制信號並輸出至該多工器,以使該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接,且該控制單元經由該等輸入輸出擴展模組及該第一個第一主板連接器接收該信號輸出,並根據該等第一與第二位址自該信號輸出取得對應的該等燈號資訊,且根據該等燈號資訊產生一驅動信號輸出,以驅動該發光單元。
  6. 如請求項5所述的伺服系統,其中,該硬碟背板還設置有多個各自電連接該控制單元的第二主板連接器,當該硬碟背板是該第一塊硬碟背板時,該基板管理控制器根據該現場可更換單元資訊判斷該第一個第一主板連接器是否為該硬碟背板的所有該等第一與第二主板連接器中的一第一者,當該第一個第一主板連接器為該硬碟背板的所有該等第一與第二主板連接器中的該第一者時,該基板管理控制器通知該控制單元產生該控制信號並輸出至該多工器,以致該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接。
  7. 如請求項6所述的伺服系統,當該第一個第一主板連接器不是該硬碟背板的所有該等第一與第二主板連接器中的該第一者時,該基板管理控制器將該控制單元的該等輸入輸出擴展模組的該等第一與第二目標解碼位址分別調整成該等第一與第二位址,以致該控制單元隨該等第一與第二目標解碼位址的變化,產生該控制信號並輸出至該多工器,以使該多工器於接收到該控制信號時,切換為建立該輸出端與該第一輸入端之間的連接,且該控制單元根據該等第一與第二位址自該信號輸出取得對應的該等燈號資訊,並根據該等燈號資訊產生該驅動信號輸出,以驅動該發光單元。
  8. 如請求項5所述的伺服系統,其中,該信號輸出為一虛擬引腳埠信號輸出,該等第一與第二位址分別為一第一虛擬引腳埠位址與一第二虛擬引腳埠位址。
  9. 如請求項5所述的伺服系統,其中,該基板管理控制器與該控制單元之間以一系統管理匯流排形成電連接。
  10. 如請求項5所述的伺服系統,還包含: 一記憶體單元,設置在該主機板上,且電連接該基板管理控制器,並儲存有該現場可更換單元資訊,以供該基板管理控制器讀取。
TW112105715A 2023-02-17 2023-02-17 硬碟背板點燈方法及伺服系統 TWI839116B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW112105715A TWI839116B (zh) 2023-02-17 2023-02-17 硬碟背板點燈方法及伺服系統

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112105715A TWI839116B (zh) 2023-02-17 2023-02-17 硬碟背板點燈方法及伺服系統

Publications (1)

Publication Number Publication Date
TWI839116B true TWI839116B (zh) 2024-04-11

Family

ID=91618569

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112105715A TWI839116B (zh) 2023-02-17 2023-02-17 硬碟背板點燈方法及伺服系統

Country Status (1)

Country Link
TW (1) TWI839116B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI534611B (zh) * 2015-05-01 2016-05-21 神雲科技股份有限公司 硬碟狀態顯示方法、電腦系統及其硬碟狀態指示裝置
TWI582587B (zh) * 2016-06-24 2017-05-11 神雲科技股份有限公司 硬碟介面裝置
US20200057705A1 (en) * 2018-08-17 2020-02-20 Mitac Computing Technology Corporation Method for indicating status of a storage device
TWI689814B (zh) * 2018-12-10 2020-04-01 神雲科技股份有限公司 伺服器硬碟指示燈控制系統及其控制方法
TWI774496B (zh) * 2021-07-30 2022-08-11 神雲科技股份有限公司 伺服器硬碟指示燈控制系統及其控制方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI534611B (zh) * 2015-05-01 2016-05-21 神雲科技股份有限公司 硬碟狀態顯示方法、電腦系統及其硬碟狀態指示裝置
TWI582587B (zh) * 2016-06-24 2017-05-11 神雲科技股份有限公司 硬碟介面裝置
US20200057705A1 (en) * 2018-08-17 2020-02-20 Mitac Computing Technology Corporation Method for indicating status of a storage device
TWI689814B (zh) * 2018-12-10 2020-04-01 神雲科技股份有限公司 伺服器硬碟指示燈控制系統及其控制方法
TWI774496B (zh) * 2021-07-30 2022-08-11 神雲科技股份有限公司 伺服器硬碟指示燈控制系統及其控制方法

Similar Documents

Publication Publication Date Title
US10896113B2 (en) Method for implementing backplane lighting for multiple NVMe hard disks
US7945769B2 (en) Single system board with automatic feature selection based on installed configuration selection unit
US8547825B2 (en) Switch fabric management
US8745438B2 (en) Reducing impact of a switch failure in a switch fabric via switch cards
TWI569152B (zh) 透過通訊媒介之部分進行通訊之技術
US9367510B2 (en) Backplane controller for handling two SES sidebands using one SMBUS controller and handler controls blinking of LEDs of drives installed on backplane
CN107832199A (zh) 基于cpld的硬盘监控系统
US20040083324A1 (en) Large array of mass data storage devices connected to a computer by a serial link
US7734839B1 (en) Method and integrated circuit for providing enclosure management services utilizing multiple interfaces and protocols
KR20150058600A (ko) 플렉시블 서버 시스템
TWI775325B (zh) 用於高速資料通訊之系統及方法
US9507744B2 (en) Handling two SGPIO channels using single SGPIO decoder on a backplane controller
CN101639821B (zh) 一种具有内容冗余链路的服务器smbus接口芯片
CN113190084B (zh) 一种支持多种位宽硬盘的硬盘背板连接方法及装置
EP3959620B1 (en) Processor/endpoint communication coupling configuration system
TWI839116B (zh) 硬碟背板點燈方法及伺服系統
TW202022613A (zh) 伺服器硬碟指示燈控制系統及其控制方法
US11307871B2 (en) Systems and methods for monitoring and validating server configurations
US10409940B1 (en) System and method to proxy networking statistics for FPGA cards
TW201740288A (zh) 機動伺服器配置系統及方法
CN113220092A (zh) 服务器
Hughes et al. BladeCenter processor blades, I/O expansion adapters, and units
CN117290172A (zh) 一种高速总线验证板、系统及方法
CN115904024A (zh) 一种多模硬盘背板结构、方法及服务器
WO2015116096A2 (en) Multiple compute nodes