TWI832307B - 半導體裝置及其形成方法 - Google Patents

半導體裝置及其形成方法 Download PDF

Info

Publication number
TWI832307B
TWI832307B TW111123975A TW111123975A TWI832307B TW I832307 B TWI832307 B TW I832307B TW 111123975 A TW111123975 A TW 111123975A TW 111123975 A TW111123975 A TW 111123975A TW I832307 B TWI832307 B TW I832307B
Authority
TW
Taiwan
Prior art keywords
layer
dielectric
semiconductor material
forming
source
Prior art date
Application number
TW111123975A
Other languages
English (en)
Other versions
TW202307935A (zh
Inventor
林文凱
程德恩
張哲豪
志安 徐
盧永誠
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202307935A publication Critical patent/TW202307935A/zh
Application granted granted Critical
Publication of TWI832307B publication Critical patent/TWI832307B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66636Lateral single gate silicon transistors with source or drain recessed by etching or first recessed by etching and then refilled
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/022Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nanotechnology (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本文揭露了半導體結構及其製造方法,包括:在突出於基板上鰭片結構上方,形成虛設閘極結構,其中鰭片結構包括鰭片及位於鰭片上方的堆疊層,其中堆疊層包括第一半導體材料及第二半導體材料的交替層;在虛設閘極結構兩側的鰭片結構中形成複數個開口,其中開口露出第一半導體材料的第一部分及第二半導體材料的第二部分;凹蝕露出的第一半導體材料的第一部分,以在第一半導體材料中形成複數個側壁凹槽;在側壁凹槽中內襯(lining)第一介電材料;在側壁凹槽中的第一介電材料上沉積第二介電材料;在沉積第二介電材料之後,對第二介電材料執行退火;以及在上述退火之後,在開口中形成源極/汲極區。

Description

半導體裝置及其形成方法
本發明實施例是關於半導體裝置,特別是關於具有間隔物之半導體裝置及其製造方法。
半導體裝置用於各種不同的電子應用,例如,個人電腦、手機、數位相機和其他電子設備。半導體裝置的製造通常藉由在半導體基底上沉積絕緣或介電層、導電層和半導體層的材料,並且使用微影和蝕刻技術將各種材料層圖案化,以形成電路組件以及元件於半導體基底上。
半導體工業藉由持續不斷微縮最小部件的尺寸,以提高各種電子元件(例如電晶體、二極管、電阻器、電容器等)的積集度,允許更多元件被整合到給定的區域中。然而,隨著最小部件尺寸的微縮,出現了需要被解決的額外的問題。
本發明實施例提供一種半導體裝置的形成方法,包括:在突出於基板上鰭片結構上方,形成虛設閘極結構,其中鰭片結構包括鰭片及位於鰭片 上方的堆疊層,其中堆疊層包括第一半導體材料及第二半導體材料的交替層;在虛設閘極結構兩側的鰭片結構中形成複數個開口,其中開口露出第一半導體材料的第一部分及第二半導體材料的第二部分;凹蝕露出的第一半導體材料的第一部分,以在第一半導體材料中形成複數個側壁凹槽;在側壁凹槽中內襯(lining)第一介電材料;在側壁凹槽中的第一介電材料上沉積第二介電材料;在沉積第二介電材料之後,對第二介電材料執行退火;以及在上述退火之後,在開口中形成源極/汲極區。
本發明實施例提供一種半導體裝置的形成方法,包括:在鰭片結構上方形成第一閘極結構,其中鰭片結構包括鰭片及位於鰭片上方的堆疊層,其中堆疊層包括第一半導體材料的多個層交錯第二半導體材料的多個層;在第一閘極結構兩側的鰭片結構中形成複數個源極/汲極開口;選擇性地去除由源極/汲極開口所露出的第一半導體材料的第一部分,以在第一半導體材料中形成複數個側壁凹槽;在側壁凹槽中內襯多層間隔膜,多層間隔膜包括第一間隔層及第二間隔層,且第一間隔層與第二間隔層的材料不同,其中在順應形成多層間隔膜之後,在側壁凹槽中存在有氣隙;在順應形成多層間隔膜之後,執行退火製程,其中退火製程去除側壁凹槽中的氣隙;以及在退火製程之後,在源極/汲極開口中形成源極/汲極區。
本發明實施例提供一種半導體裝置包括:鰭片,突出於一基板上;閘極結構,在該鰭片上方;複數個源極/汲極區,位於閘極結構兩側的鰭片上方;複數個通道層,在閘極結構下方且在源極/汲極區之間;其中通道層彼此平行,以及其中閘極結構圍繞通道層;以及複數個內側壁間隔物,其在垂直方向上位於相鄰的通道層的端部之間,且在水平方向上位於閘極結構和源極/汲極 區之間,其中每個內側壁間隔物包括一第一介電層及不同於該第一介電層的一第二介電層。
30:裝置
50:基板
52,52A,52B,52C,52D:第一半導體材料
52R:凹槽、側壁凹槽
53:間隙
54:第二半導體材料、奈米結構
54A,54B,54C,54D:第一半導體材料
54S:側壁
55:第一介電層
56:接縫
57:第二介電層
58:內側壁間隔物
59:多層間隔膜
62:第一退火製程
64:磊晶材料堆疊
66:第二退火製程
90:鰭片
91:鰭片結構
92:堆疊層
94,104:遮罩
94A,104A:第一遮罩層
94B,104B:第二遮罩層
96:淺溝槽隔離區
97:虛設介電層、虛設閘極介電質
100,100A,100B:裝置
102:虛設閘極
103:凹槽、開口
106:虛設閘極結構
107:閘極間隔層、閘極間隔物
108:第一子層
109:第二子層
110:開口
112:源極/汲極區
114:第一層間介電質
116:接觸蝕刻停止層
120:閘極介電層
122:閘極電極
123:閘極堆疊、替代閘極結構、金屬閘極結構
1000:方法
1010,1020,1030,1040,1050,1060,1070:方框
A-A,B-B,C-C,D-D:剖面
以下將配合所附圖式詳述本發明實施例。應注意的是,依據在業界的標準做法,各種特徵並未按照比例繪製且僅用以說明例示。事實上,可任意地放大或縮小單元的尺寸,以清楚地表現出本發明實施例的特徵。
第1圖根據本揭露的一些實施例,繪示出示例性的奈米結構場效應電晶體(nanostructure field-effect transistor,奈米結構場效應電晶體(NSFET))裝置的三維視圖。
第2、3A、3B、4A、4B、5A、5B、6、7、8、9、10、11、12、13、15、16、17、18、和19圖根據本揭露的實施例,繪示出奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))在不同製造階段的剖面圖。
第14圖繪示出第13圖中製程期間的化學反應。
第20圖根據本揭露的另一實施例,繪示出奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))的剖面圖。
第21圖根據本揭露的又另一實施例,繪示出奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))的剖面圖。
第22圖根據本揭露的一些實施例,繪示出形成半導體裝置的方法的流程圖。
以下揭露提供了許多的實施例或範例,用於實施所提供的標的物 之不同元件。各元件和其配置的具體範例描述如下,以簡化本發明實施例之說明。當然,這些僅僅是範例,並非用以限定本發明實施例。舉例而言,敘述中若提及第一元件形成在第二元件之上,可能包含第一和第二元件直接接觸的實施例,也可能包含額外的元件形成在第一和第二元件之間,使得它們不直接接觸的實施例。此外,本發明實施例可能在各種範例中重複參考數值以及/或字母。如此重複是為了簡明和清楚之目的,而非用以表示所討論的不同實施例及/或配置之間的關係。
再者,其中可能用到與空間相對用詞,例如「在......之下」、「下方」、「較低的」、「上方」、「較高的」等類似用詞,是為了便於描述圖式中一個(些)部件或特徵與另一個(些)部件或特徵之間的關係。空間相對用詞用以包括使用中或操作中的裝置之不同方位,以及圖式中所描述的方位。當裝置被轉向不同方位時(旋轉90度或其他方位),其中所使用的空間相對形容詞也將依轉向後的方位來解釋。此外,本發明實施例可能在各種範例中重複元件符號以及/或字母。如此重複是為了簡明和清楚之目的,而非用以表示所討論的不同實施例及/或配置之間的關係。
根據一些實施例,為了形成奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))裝置的內側壁間隔物,形成多層間隔膜以填充第一半導體材料中的側壁凹槽,其中第一半導體材料是在包括第一半導體材料和第二半導體材料的交替層的堆疊層中。多層間隔膜包括內襯(line)在側壁凹槽中的第一介電層和位於第一介電層上的第二介電層。第一介電層具有比第二介電層高的介電常數。在形成第二介電層之後,進行多步驟退火製程以去除多層間隔膜中的接縫(例如,氣隙)。然後修整多層間隔膜以形成奈米結構場效應電晶 體(NSFET)裝置的內側壁間隔物。多層內側壁間隔物在介電常數和抗刻蝕性之間取得了良好的平衡,使得奈米結構場效應電晶體(NSFET)裝置具有較低的寄生電容,而內側壁間隔物具有高抗刻蝕性以防止在源極/汲極區和奈米結構場效應電晶體(NSFET)裝置的閘極結構之間的電性短路(例如,由刻蝕穿過內側壁間隔物所引起)。
第1圖根據一些實施例,示出示例性的奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))裝置30的三維視圖。奈米結構場效應電晶體(NSFET)裝置30包括在基板50上方突出的半導體鰭片90(也稱為鰭片)。在鰭片上設置閘極電極122(例如,金屬閘極),且在閘極電極122的兩側形成源極/汲極區112。在鰭片90上方且在源極/汲極區112之間形成多個奈米結構54(例如,奈米線或奈米片)。在鰭片90的兩側形成隔離區96。在奈米結構54周圍形成閘極介電層120。閘極電極122在閘極介電層120的上方和周圍。
第1圖進一步示出在後面圖式中所使用的參考剖面。剖面A-A沿著閘極電極122的縱軸並且在例如垂直於奈米結構場效應電晶體(NSFET)裝置30的源極/汲極區112之間電流的流動方向的方向上。剖面B-B垂直於剖面A-A並且沿著鰭片90的縱軸,並且在例如奈米結構場效應電晶體(NSFET)裝置30的源極/汲極區112之間電流的流動的方向上。為了清楚描述,隨後的圖式參考這些參考剖面。
第2、3A、3B、4A、4B、5A、5B、6-13和15-19圖根據根據本揭露的實施例,繪示出奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))裝置在不同製造階段的剖面圖。在本文的討論中,具有相同數字但不同字母的圖式(例如,第5A和5B圖)示出相同裝置在相同製造階段的不同視圖。
在第2圖中,提供基板50。基板50可以是半導體基板,例如主體半導體、絕緣體上半導體(semiconductor-on-insulator,SOI)基板等,其可以摻雜(例如,p型或n型摻雜劑)或未摻雜。基板50可以是晶圓,例如矽晶圓。一般來說,絕緣體上半導體(SOI)基板是在絕緣層上形成一層半導體材料。絕緣層可以是例如埋設氧化物(buried oxide layer,BOX)層、氧化矽層等。絕緣層設置在基板上,通常是矽基板或玻璃基板。也可以使用其他基板,例如多層或梯度(gradient)基板。在一些實施例中,基板50的半導體材料包括矽;鍺;化合物半導體,包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦;合金半導體,包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP、及/或GaInAsP;或其組合。
在基板50上形成磊晶材料堆疊64。磊晶材料堆疊64包括第一半導體材料52和第二半導體材料54的交替層。在第2圖中,由第一半導體材料52形成的層標記為52A、52B、52C、52D,由第二半導體材料54形成的層標記為54A、54B、54C、54D。第2圖中所示由第一半導體材料和第二半導體材料形成的層的數量僅為非限制性的示例。可以使用其他數量的層,且皆在本揭露考慮的範圍內。
在一些實施例中,第一半導體材料52是適合用於形成例如p型場效應電晶體(FET)的通道區的磊晶材料,例如矽鍺(SixGe1-x,其中x在0到1的範圍),且第二半導體材料54是適合用於形成例如n型場效應電晶體(FET)(例如矽)的通道區的磊晶材料。對磊晶材料堆疊64圖案化以在後續製程中形成奈米結構場效應電晶體(NSFET)的通道區。特別是,對磊晶材料堆疊64圖案化以形成水平延伸的奈米結構,所形成的奈米結構場效應電晶體(NSFET)的通 道區包括多個水平延伸的奈米結構。
可以通過磊晶成長製程形成磊晶材料堆疊64,可以在成長腔室中進行上述製程。在一些實施例中,在磊晶成長製程期間,成長腔室週期性地暴露於第一組前驅物以選擇性地成長第一半導體材料52,然後暴露於第二組前驅物以選擇性地成長第二半導體材料54。第一組前驅物包括用於第一半導體材料(例如,矽鍺)的前驅物,且第二組前驅物包括用於第二半導體材料(例如,矽)的前驅物。在一些實施例中,第一組前驅物包括矽前驅物(例如矽烷)和鍺前驅物(例如鍺烷),且第二組前驅物包括矽前驅物但省略鍺前驅物。因此,磊晶成長製程可以包括使矽前驅物連續地流入成長腔室,然後循環地:(1)當成長第一半導體材料52時,使鍺前驅體能夠流入成長腔室;(2)在成長第二半導體材料54時,禁止鍺前驅物流入成長腔室。可以重複循環暴露直到形成目標的層數。
第3A、3B、4A、4B、5A、5B、6-13、和15-19圖根據本揭露的實施例,示出奈米結構場效應電晶體(NSFET)裝置100在後續製造階段的剖面圖。第3A、4A、5A、6-10、和15-19是沿著第1圖中剖面B-B的剖面圖。第3B、4B、和5B圖是沿著第1圖剖面A-A的剖面圖。第11-13圖是第10圖所示的奈米結構場效應電晶體(NSFET)裝置100的一部分的放大圖。雖然非限制性的示例示出一個鰭片和一個閘極結構,應當理解的是,也可以形成其他數量的鰭片和其他數量的閘極結構。
在第3A和3B圖中,形成鰭片結構91突出於基板50上。鰭片結構91包括半導體鰭片90和覆蓋半導體鰭片90的堆疊層92。可以通過在磊晶材料堆疊64和基板50中蝕刻溝槽來分別形成堆疊層92和半導體鰭片90。
可以通過任何合適的方法來圖案化鰭片結構91。舉例來說,可以使用一個或多個微影製程來圖案化鰭片結構91,包括雙重圖案化或多重圖案化製程。一般來說,雙重圖案或多重圖案製程結合了微影和自對準製程,以允許創建具有例如比使用單個直接微影製程可獲得的間距更小的間距的圖案。例如,在一實施例中,在基板上方形成犧牲層並使用微影製程圖案化。使用自對準製程以在圖案化的犧牲層旁邊形成間隔物。接著去除犧牲層,然後可以使用剩餘的間隔物來圖案化例如鰭片結構91。
在一些實施例中,剩餘的間隔物用來圖案化遮罩94,然後遮罩94用來圖案化鰭片結構91。遮罩94可以是單層遮罩,或者可以是多層遮罩,例如包括第一遮罩層94A和第二遮罩層94B的多層遮罩。第一遮罩層94A和第二遮罩層94B可以各自由例如氧化矽、氮化矽、其組合等的介電材料形成,並且可以沉積或熱成長通過合適的技術。第一遮罩層94A和第二遮罩層94B是具有高蝕刻選擇性的不同材料。舉例來說,第一遮罩層94A可以是氧化矽,第二遮罩層94B可以是氮化矽。可以通過使用任何可接受的蝕刻製程對第一遮罩層94A和第二遮罩層94B進行圖案化來形成遮罩94。接著遮罩94可以作為蝕刻遮罩以蝕刻基板50和磊晶材料堆疊64。蝕刻可以是任何可接受的蝕刻製程,例如反應離子蝕刻(reactive ion etching,RIE)、中性束蝕刻(neutral beam etching,NBE)、其他類似製程、或其組合。在一些實施例中,蝕刻是非等向性蝕刻製程。在蝕刻製程之後,圖案化的磊晶材料堆疊64形成堆疊層92,圖案化的基板50形成半導體鰭片90,如第3A和3B圖所示。因此,在所示的實施例中,堆疊層92還包括第一半導體材料52和第二半導體材料54的交替層,且半導體鰭片90由與基板50相同的材料(例如,矽)形成。
接著,參照第4A和4B圖,在基板50上方和鰭片結構91的兩側形成淺溝槽隔離(shallow trench isolation,STI)區96。作為形成淺溝槽隔離(STI)區96的示例,可以在基板50上方形成絕緣材料。絕緣材料可以是氧化物,例如氧化矽;氮化物等;或其組合,並且可以通過高密度電漿化學氣相沉積(high density plasma chemical vapor deposition,HDP-CVD)、流動式化學氣相沉積(flowable CVD,FCVD)(例如,於遠程(remote)電漿系統中利用化學氣相沉積所沉積(CVD-based)的材料,並進行後固化(post curing)使其轉換成如氧化物的另一材料)等、或前述之組合所形成。可以使用通過任何可接受的製程形成的其他絕緣材料。在所示的實施例中,絕緣材料是通過流動式化學氣相沉積(FCVD)製程形成的氧化矽。可以在形成絕緣材料之後執行退火製程。
在一實施例中,形成多餘的絕緣材料覆蓋鰭片結構91。在一些實施例中,首先沿著基板50和鰭片結構91的表面形成襯層,接著,如上所討論,在襯層上形成填充材料。在一些實施例中,省略襯層。
接著,對絕緣材料實施去除製程以去除鰭片結構91上方的多餘絕緣材料。在一些實施例中,可以使用平坦化製程例如化學機械拋光(chemical mechanical polish,CMP)、回蝕製程、其組合、或其他類似製程。平坦化製程露出堆疊層92,使得在平坦化製程完成後,堆疊層92的頂表面和絕緣材料齊平。接著,凹蝕絕緣材料以形成淺溝槽隔離(STI)區96。凹蝕絕緣材料使得堆疊層92突出於相鄰的淺溝槽隔離(STI)區96之間。半導體鰭片90的頂部也可以突出於相鄰的淺溝槽隔離(STI)區96之間。此外,淺溝槽隔離(STI)區96的頂面可具有如圖所示的平坦表面、凸面、凹面(例如凹陷)、或其組合。可以通過適當的蝕刻形成淺溝槽隔離(STI)區96的頂面為平坦的、凸的、及/或凹的。可 以使用可接受的蝕刻製程凹蝕淺溝槽隔離(STI)區96,例如對絕緣材料的材料具有選擇性的蝕刻製程(例如,以比蝕刻半導體鰭片90的材料和半導體堆疊層92的材料更快的速率蝕刻絕緣材料的材料)。舉例來說,可以使用合適的蝕刻劑,例如稀氫氟酸(dilute hydrofluoric,dHF),來去除化學氧化物。
繼續參照第4A和4B圖,在堆疊層92上方和淺溝槽隔離(STI)區96上方形成虛設介電層97。虛設介電層97可以是例如氧化矽、氮化矽、其組合等,並且可以通過可接受的技術進行沉積或熱成長。在一實施例中,在堆疊層92上方和淺溝槽隔離(STI)區96的上表面的上方順應形成矽層,並且執行熱氧化製程以將沉積的矽層轉換為氧化層以作為虛設介電層97。
接著,在第5A和5B圖中,在鰭片90上方和堆疊層92上方形成虛設閘極102。為了形成虛設閘極102,可以在虛設介電層97上方形成虛設閘極層,然後執行平坦化,例如通過化學機械拋光(CMP)。虛設閘極層可以是導電材料並且可以選自包括非晶矽、多晶矽(polysilicon)、多晶矽鍺(poly-SiGe)等的族群。可以通過物理氣相沉積(physical vapor deposition,PVD)、化學氣相沉積(CVD)、濺射沉積、或其他技術來沉積虛設閘極層。虛設閘極層可以由相較於隔離區96具有高蝕刻選擇性的其他材料製成。
然後在虛設閘極層上方形成遮罩104。遮罩104可以由氮化矽、氮氧化矽、其組合等形成,並且可以使用可接受的微影和蝕刻技術來進行圖案化。在所示的實施例中,遮罩104包括第一遮罩層104A(例如,氧化矽層)和第二遮罩層104B(例如,氮化矽層)。然後通過可接受的蝕刻技術將遮罩104的圖案轉移到虛設閘極層以形成虛設閘極102,然後通過可接受的蝕刻技術將遮罩104的圖案轉移到虛設介電層以形成虛設閘極介電質97。虛設閘極102覆蓋堆疊層92的 各個通道區。遮罩104的圖案可以用於將虛設閘極102與相鄰虛設閘極實體分開。虛設閘極102還可以具有與鰭片90的長度方向實質垂直的長度方向。在一些實施例中,虛設閘極102和虛設閘極介電質97統稱為虛設閘極結構106。
接著,通過在堆疊層92、淺溝槽隔離(STI)區96、和虛設閘極102上方順應沉積絕緣材料來形成閘極間隔層107。絕緣材料可以是氮化矽、氮氧化矽、碳氮化矽、其組合等。在一些實施例中,閘極間隔層107包括多個子層。舉例來說,可以通過熱氧化或沉積形成第一子層108(有時稱為閘極密封間隔層),並且可以在第一子層108上順應沉積第二子層109(有時稱為主閘極間隔層)。第5B圖示出第5A圖中的奈米結構場效應電晶體(NSFET)裝置100沿第1圖中剖面A-A的剖面圖。
接著,在第6圖中,通過非等向性蝕刻製程蝕刻閘極間隔層107以形成閘極間隔物107。非等向性蝕刻製程可以去除閘極間隔層107的水平部分(例如,位於堆疊層92、淺溝槽隔離(STI)區96、和虛設閘極102上方的部分),閘極間隔層107的剩餘垂直部分(例如,沿著虛設閘極102和虛設閘極介電質97的側壁)形成閘極間隔物107。
在形成閘極間隔物107之後,可以執行用於輕摻雜源極/汲極(lightly doped source/drain,LDD)區(未示出)的佈植。可以將適當類型(例如,p型或n型)雜質佈植進入露出的堆疊層92及/或半導體鰭片90中。n型雜質可以是任何合適的n型雜質,例如磷、砷、銻等,p型雜質可以是任何合適的p型雜質,例如硼、BF2、銦等。輕摻雜源極/汲極區可以具有雜質濃度在約1015cm-3至約1016cm-3。可以使用退火製程以活活佈植的雜質。
接著,在第7圖中,在堆疊層92中形成開口110(也可稱為凹槽或 源極/汲極開口)。開口110可以延伸穿過堆疊層92並進入半導體鰭片90。可以通過任何可接受的蝕刻技術形成開口110,例如使用虛設閘極102和閘極間隔物107作為蝕刻遮罩。開口110露出在虛設閘極102下方的第一半導體材料52的端部,並且露出在虛設閘極102下方的第二半導體材料54的端部。
接著,在第8圖中,在形成開口110之後,執行選擇性蝕刻製程(例如,使用蝕刻化學物質的濕蝕刻製程)以凹蝕開口110露出的第一半導體材料52的端部,而實質上不侵蝕第二半導體材料54。在選擇性蝕刻製程之後,凹槽52R形成在第一半導體材料52中被去除的端部之前所在的位置處。值得注意的是,相較於第二半導體材料54的對應側壁54S,由於凹槽52R,第一半導體材料52的側壁被凹蝕,因此凹槽52R也可以稱為側壁凹槽52R。
第9-15圖示出形成多層間隔膜59,填充側壁凹槽52R。多層間隔膜59包括第一介電層55和與第一介電層55不同的第二介電層57。以下將描述更多細節。
接著參照第9圖,在虛設閘極結構106上方、沿著閘極間隔物107的側壁、在開口110中、以及在側壁凹槽52R中順應形成第一介電層55。在圖式的實施例中,第一介電層55由介電材料形成,例如碳氧化矽(SiOC)、氮碳氧化矽(SiOCN)等。可以通過高度順應沉積的方法形成第一介電層55(也稱為第一間隔層),例如原子層沉積(ALD)。舉例來說,可以在約500℃至約700℃之間的溫度執行熱原子層沉積(thermal ALD)製程以形成第一介電層55。作為另一示例,可以在約200℃至約300℃之間的溫度執行電漿增強原子層沉積(plasma-enhanced ALD,PEALD)製程以形成第一介電層55。使用熱原子層沉積(thermal ALD)或電漿增強原子層沉積(PEALD)沉積製程形成第一介電層 55可以實現大於約95%的一致性。如第9圖所示,第一介電層55內襯於側壁凹槽52R,並內襯在開口110的側壁和底部。
在一些實施例中,第一介電層55具有在約3.7至約4.5之間的介電常數。第一介電層55的密度可以在約2.0g/cm3至約6g/cm3之間。在一些實施例中,第一介電層55是富碳層以在後續製程中提供良好的抗蝕刻性。舉例來說,第一介電層55中碳的原子百分比大於約5%,例如在約5%至約20%之間。本揭露所揭示的碳原子百分比範圍(例如,在約5%至約20%之間)提供了對多種蝕刻劑(例如,稀釋的氫氟酸(dHF)、H3PO4、H2O2和SC2的混合物、或NF3和F2的混合物)良好的抗蝕刻性;同時保持低介電常數。如果碳的原子百分比小於約5%,則第一介電層55的抗蝕刻性可能會降低到低於目標的抗蝕刻性。另一方面,如果碳的原子百分比大於約20%,則第一介電層55的介電常數可能過高(例如,大於約4.5),增加寄生電容。
接著,在第10圖中,在第一介電層55上順應形成第二介電層57。第二介電層57由介電材料形成,例如氮化矽(SiN)、碳氮化矽(SiCN)、氮氧化矽(SiON)、氮碳氧化矽(SiOCN)等。可以通過例如原子層沉積(ALD)的高度順應沉積方法形成第二介電層57(也稱為第二間隔層)。舉例來說,可以執行一致性大於99%的熱原子層沉積(thermal ALD)製程以形成第二介電層57。如第10圖所示,第二介電層57沿第一介電層55延伸,內襯於側壁凹槽52R,並內襯於開口110的側壁和底部。第一介電層55和第二介電層57共同構成本文討論中所稱為的多層間隔膜59。值得注意的是,在第10圖中,多層隔離膜59沒有完全填充側壁凹槽52R(參見第9圖)。然而,由於例如先進製程節點(process node)及填充高縱橫比(high-aspect ratio)開口的困難,每個側壁凹槽52R中可能存在 有接縫56(例如,氣隙)。第10圖可能誇大了接縫56的尺寸以清楚地示出接縫56。
在一些實施例中,第二介電層57具有在約3.0至約4.2之間的介電常數。第二介電層57的密度可以在約1.0g/cm3至約2.5g/cm3之間。在所示實施例中,第一介電層55的介電常數高於或等於第二介電層57的介電常數。此外,在一些實施例中,第一介電層55的密度高於第二介電層57的密度。選擇較高介電常數及/或較高密度的第一介電層55以實現較高的抗蝕刻性,使得在隨後去除第一半導體材料52(參見第18圖)的蝕刻製程中,不會蝕刻穿過第一介電層55和第二介電層57,而露出源極/汲極區112,避免了隨後形成的替代閘極結構123(參見第19圖)和源極/汲極區112之間的電性短路。以下將描述更多細節。
第11-13圖示出在一實施例中,去除接縫56的多步驟退火製程。為了簡化,第11-13圖僅示出側壁凹槽52R中的第二介電層57的一部分。下面參考第11-14圖描述兩步驟退火製程。
現在參照第11圖,其示出第10圖中側壁凹槽中的第二介電層57的部分和相應的接縫56的放大視圖。第11圖進一步示出第二介電層57的材料中矽原子和不同官能基之間的不同鍵結。舉例來說,第11圖示出了矽原子與羥基(例如-OH基)、胺基(例如-NH2基)、和甲基(例如-CH3基)之間的鍵結。
接著,在第12圖中,執行兩步驟退火製程的第一步,稱為第一退火製程62。在一些實施例中,使用包括水氣(例如,H2O水蒸氣)的氣體源執行第一退火製程62,因此也可以稱為H2O退火製程。供應水氣以與第二介電層57接觸。第一退火製程62的溫度可以在約300℃至約550℃之間。第一退火製程中的化學反應可以用以下化學式描述: Si-NH2+H2O→NH3+Si-OH (1)
Si-CH3+H2O→CH4+Si-OH (2)
從化學式(1)和(2)可以看出,在第一退火製程62期間,第二介電層57中的一些-NH2官能基和-CH3官能基被-OH官能基取代,形成Si-OH鍵。形成例如氨(NH3)和甲烷(CH4)的揮發性產物,並從第二介電層57釋出(例如,作為氣體)。從第二介電層57釋出氨(NH3)和甲烷(CH4)也稱為脫氣製程(degassing process)。在一些實施例中,由於氧原子大於氮原子和碳原子,以-OH官能基取代-NH2官能基和-CH3官能基會導致第二介電層57的體積(例如,佔據的空間)增加。換句話說,第二介電層57的體積在第一退火製程62之後增加,減少了接縫56的尺寸。在第12圖的示例中,在第一退火過程62之後,雖然接縫56的尺寸減少,但並未完全去除(例如,完全消失)。
接著,在第13圖中,執行兩步驟退火製程的第二步,稱為第二退火製程66。在一些實施例中,使用包括氮氣(例如N2)的氣體源執行第二退火製程66,因此也可以稱為N2退火製程。提供氮氣以與第二介電層57接觸。第二退火製程66的溫度可以在約400℃至約600℃之間。在一些實施例中,在第二退火製程66之後,第二介電層57具有疏水表面,例如,由於退火製程所引起的化學反應,這提高了第二介電層57的抗蝕刻性。
第14圖示出第二退火製程66中的化學反應。第二退火製程66的高溫破壞了-OH官能基和H-O-H官能基之間的一些鍵,且H-O-H官能基作為水氣離開第二介電層57(例如,從中釋出)。此外,兩個相鄰的Si-OH鍵可以形成交聯鍵(例如,Si-O-Si)並由於交聯而以水氣的形式釋出H-O-H官能基。因此,第二退火製程66的作用是去濕化(de-moisturize)第二介電層57並在第二介電層 57中形成交聯(例如,Si-O-Si)。如第13圖所示,在第二退火製程66之後,閉合接縫56(也稱為從第二介電層57去除)。在第13圖中,在先前由接縫56佔據的區域中的第二介電層57的分子結構細節示出於第13圖的右上角並由箭頭所指向。由圖中可以看出,在第二退火製程66之後,一些-NH2官能基可能仍然保留在第二介電層57中。
第15圖示出了在上述多步驟退火製程之後的奈米結構場效應電晶體(NSFET)裝置100。如圖15所示,包括第一介電層55和第二介電層57的多層間隔膜59完全填充側壁凹槽52R(參見第8圖)。
接著,參照第16圖,執行修整製程(也稱為內側壁間隔物修整製程)以去除(例如,完全去除)設置在側壁凹槽52R外部的多層間隔膜59的部分,例如沿著開口110的側壁和底部的部分以及沿著虛設閘極102的上表面的部分。在修整製程之後,側壁凹槽52R內的多層間隔膜59的剩餘部分形成內側壁間隔物58。
在一些實施例中,修整製程是合適的蝕刻製程,例如乾蝕刻製程或濕蝕刻製程。在示例性的實施例中,使用包括CHF3和O2的混合物、CF4和O2的混合物、NF3、CH3F和CHF3的混合物等的氣體源執行乾蝕刻製程以去除設置在側壁凹槽52R外的多層間隔膜59的部分。調整乾蝕刻製程的參數,例如氣體源中氣體之間的混合比、壓力、及/或氣體的流速,以調整乾蝕刻製程的橫向蝕刻速率。在第16圖的示例中,在修整製程之後,多層間隔膜59的剩餘部分的側壁與第二半導體材料54的側壁54S齊平。在一些實施例中,多層間隔膜59的剩餘部分的側壁凹入第二半導體材料54的側壁54S,或向開口110延伸突出第二半導體材料54的側壁54S。本揭露考慮的範圍包括這些及其他變化。在修整製程之後, 側壁凹槽52R中的第一介電層55的剩餘部分和第二介電層57的剩餘部分形成內側壁間隔物58。在一些實施例中,內側壁間隔物58的平均介電常數在約3.7至約4.5。
接著,在第17圖中,執行蝕刻製程,其可以是用於隨後以形成源極/汲極區112的磊晶製程的預清潔製程。接著,在開口110中形成源極/汲極區112。如第17圖所示,源極/汲極區112填充開口110。
在一些實施例中,源極/汲極區112由磊晶材料形成,因此也可以稱為磊晶源極/汲極區112。在一些實施例中,在開口110中形成磊晶源極/汲極區112以在所形成的奈米結構場效應電晶體(NSFET)裝置100的各個通道區中施加應力,進而提高性能。形成磊晶源極/汲極區112使得虛設閘極102設置在相鄰的磊晶源極/汲極區112對之間。在一些實施例中,閘極間隔物107用於將磊晶源極/汲極區112與虛設閘極102隔開適當的橫向距離,使得磊晶源極/汲極區112不會短路隨後形成的所得的奈米結構場效應電晶體(NSFET)裝置的閘極。
在一些實施例中,在開口110中磊晶成長磊晶源極/汲極區112。磊晶源極/汲極區112可以包括任何可接受的材料,例如適用於n型或p型裝置的材料。舉例來說,當形成n型裝置時,磊晶源極/汲極區112可以包括在通道區中施加拉伸應變的材料,例如矽、SiC、SiCP、SiP等。類似地,當形成p型裝置時,磊晶源極/汲極區112可以包括在通道區中施加壓縮應變的材料,例如SiGe、SiGeB、Ge、GeSn等。磊晶源極/汲極區112可以具有從鰭片的相應表面凸起的表面並且可以具有刻面(facets)。
可以對磊晶源極/汲極區112及/或鰭片佈植摻雜劑以形成源極/汲極區,可以使用類似於先前討論在退火前用於形成輕摻雜源極/汲極區的製程。 源極/汲極區的雜質濃度可以在約1019cm-3至約1021cm-3之間。源極/汲極區的n型及/或p型雜質可以是前面討論的任何雜質。在一些實施例中,可以在成長期間原位摻雜磊晶源極/汲極區112。
在用於形成磊晶源極/汲極區112的磊晶製程之後,磊晶源極/汲極區112的上表面具有橫向向外擴展超過鰭片90的側壁的刻面。在一些實施例中,設置在相鄰鰭片上的相鄰磊晶源極/汲極區112在磊晶製程完成後保持分離。在其他實施例中,這些刻面導致設置在同一奈米結構場效應電晶體(NSFET)的相鄰鰭片上方的相鄰磊晶源極/汲極區112合併。
接著,在第18圖中,在源極/汲極區112和虛設閘極102上方形成(例如,順應地)接觸蝕刻停止層(contact etch stop layer,CESL)116,接著在接觸蝕刻停止層(CESL)116上沉積第一層間介電質(inter-layer dielectric,ILD)114。接觸蝕刻停止層(CESL)116由具有與第一層間介電質(ILD)114不同的蝕刻速率的材料形成,並且可以使用電漿化學氣相沉積(PECVD)形成的氮化矽,儘管接觸蝕刻停止層(CESL)116可以由其他介電材料,例如氧化矽、氮氧化矽、其組合等形成,且可以形成使用替代的技術,例如低壓化學氣相沉積(low pressure CVD,LPCVD)、物理氣相沉積(PVD)等。
第一層間介電質(ILD)114可以由介電材料形成,並且可以沉積通過任何合適的方法,例如化學氣相沉積(CVD)、電漿化學氣相沉積(PECVD)、或流動式化學氣相沉積(FCVD)。用於第一層間介電質(ILD)114的介電材料可以包括氧化矽、磷矽酸鹽玻璃(Phospho-Silicate Glass,PSG)、硼矽酸鹽玻璃(Boro-Silicate Glass,BSG)、硼磷矽酸鹽玻璃(Boron-Doped Phospho-Silicate Glass,BPSG)、非摻雜矽酸鹽玻璃(undoped Silicate Glass,USG)等。可以使用 通過任何可接受的製程形成的其他絕緣材料。
接著,去除虛設閘極102。為了去除虛設閘極102,可以執行平坦化製程,例如化學機械拋光(CMP),以使第一層間介電質(ILD)114和接觸蝕刻停止層(CESL)116的頂表面與虛設閘極102和閘極間隔物107的頂表面齊平。平坦化製程還可以去除虛設閘極102上的遮罩104(參見第5A圖)(如果遮罩104沒有通過非等向性蝕刻製程去除以形成閘極間隔物107),以及沿著遮罩104側壁的閘極間隔物107的部分。在平坦化製程之後,虛設閘極102、閘極間隔物107、及第一層間介電質(ILD)114的頂面齊平。因此,虛設閘極102的上表面露出於第一層間介電質(ILD)114的上表面。
在平坦化製程之後,在蝕刻步驟中去除虛設閘極102和虛設閘極介電質97,以在閘極間隔物107之間形成凹槽103(也可以稱為開口103)。在一些實施例中,通過非等向性乾蝕刻製程去除虛設閘極102。舉例來說,蝕刻製程可以包括乾蝕刻製程,使用反應氣體選擇性蝕刻虛設閘極102而不蝕刻第一層間介電質(ILD)114或閘極間隔物107。在去除虛設閘極102期間,虛設閘極介電質97可以在蝕刻虛設閘極102時作為蝕刻停止層。然後可以在去除虛設閘極102之後去除虛設閘極介電質97。凹槽103露出奈米結構場效應電晶體(NSFET)的通道區。通道區設置在相鄰的磊晶源極/汲極區對112之間。在去除虛設閘極102和虛設閘極介電質97之後,凹槽103露出設置在虛設閘極102下方的第一半導體材料52和第二半導體材料54。
接著,去除第一半導體材料52以釋放第二半導體材料54。去除第一半導體材料52之後,第二半導體材料54形成多個水平延伸的奈米結構54(例如,平行於基板50主要的上表面)。奈米結構54可以統稱為所形成的奈米 結構場效應電晶體(NSFET)裝置100的通道區或通道層。如第18圖所示,藉由去除第一半導體材料52,以在奈米結構54之間形成間隙53(例如,空的間隙)。在一些實施例中,奈米結構54也可以稱為奈米線或奈米片取決於奈米結構54的形狀及/或尺寸,且奈米結構場效應電晶體(NSFET)裝置100也可以稱為全繞式閘極(gate-all-around,GAA)裝置。
在一些實施例中,通過選擇性蝕刻製程去除第一半導體材料52,上述選擇性蝕刻製程使用對第一半導體材料52具有選擇性(例如,對第一半導體材料52具有更高蝕刻速率)的蝕刻劑,使得在不侵蝕第二半導體材料54的情況下,去除第一半導體材料52。在一實施例中,執行等向性蝕刻製程以去除第一半導體材料52。可以使用蝕刻氣體,並且可選地使用載氣,以執行等向性蝕刻製程。在一些實施例中,蝕刻氣體包括HF、F2和HF的混合物等,並且載氣可以是惰性氣體例如Ar、He、N2、其組合等。在一些實施例中,使用蝕刻劑,例如溶解在去離子水(de-ionized water,DIO)中的臭氧,選擇性地去除第一半導體材料52。
現在討論本揭露的優點。隨著先進製程節點的部件尺寸不斷微縮,降低裝置的寄生電容對提高裝置性能起著重要作用。雖然可以使用低介電常數(low-k)的材料(例如,具有低介電常數值的材料,例如小於約3.0)來降低寄生電容,但低介電常數(low-k)的材料通常具有低抗蝕刻性。對於奈米結構場效應電晶體(NSFET)裝置100,有利的是形成具有低介電常數的內側壁間隔物58以減少寄生電容。同時,內側壁間隔物58應具有較高的抗蝕刻性,使得在形成凹槽103的刻蝕製程中,不會蝕刻穿過內側壁間隔物58而露出源極/汲極區112。否則,可能在源極/汲極區112和隨後形成的替代閘極結構123之間發生電性 短路(參見第19圖)。
通過以多層間隔膜59填充側壁凹槽52R,本揭露的實施例實現了在介電常數和抗蝕刻性之間取得平衡。舉例來說,在蝕刻製程中,使用暴露於蝕刻化學物質的第一介電層55以形成凹槽103,由於第一介電層55由具有相對高介電常數和相對高密度的介電材料形成,這提供了良好的抗蝕刻性以防止或減少被蝕穿的可能性。同時,第二介電層57由具有較低介電常數的介電材料形成,使得內側壁間隔物58的整體(例如平均)介電常數仍然較低(例如,在約3.7至約4.5之間)。
相較於使用單層介電材料填充側壁凹槽52R的參考設計,使用多層間隔膜59填充側壁凹槽52R的另一個優點是,所形成的內側壁間隔物58是沒有接縫的(例如,不存在有接縫56)。在先進的製程節點中,越來越難以完全填充開口(例如,側壁凹槽52R),尤其是具有高縱橫比(high aspect-ratio)的開口。在沒有本揭露方法的情況下,由單層介電材料形成的內側壁間隔物可能具有接縫(例如,接縫56)。接縫大大增加了源極/汲極區112和隨後形成的閘極堆疊123之間發生電性短路的可能性,因為一旦形成凹槽103的蝕刻製程露出了內側壁間隔物中的接縫,閘極堆疊的導電材料123可以填充接縫並形成將閘極堆疊123與源極/汲極區112連接的導電通道。換句話說,在沒有接縫的情況下,蝕刻製程必須蝕刻穿過內側壁間隔物58中較大的橫向距離才能露出源極/汲極區112;但有接縫的情況下,蝕刻製程只需露出接縫即可造成電性短路。本揭露的方法通過以高一致性(例如>99%)的沉積方法形成第二介電層57,實現了改進的間隙填充能力以更好地填充側壁凹槽52R。此外,多步驟退火製程,通過第二介電層57的膨脹和交聯等特性,去除了接縫56,實現無接縫的內側壁間隔物58, 大大降低了源極/汲極區112和閘極堆疊123之間發生電性短路的可能性。此外,在退火製程之後,第二介電層57的表面具有疏水性,進一步提高了內側壁間隔物58的抗蝕刻性。
接著,在第19圖中,在凹槽103和間隙53中形成(例如,順應地)閘極介電層120。閘極介電層120圍繞奈米結構54、內襯於內側壁間隔物58的側壁和閘極間隔物107的側壁,並沿著鰭片90的上表面和側壁延伸。根據一些實施例,閘極介電層120包括氧化矽、氮化矽、或其多層。在一些實施例中,閘極介電層120包括高介電常數(high-k)介電材料,並且在這些實施例中,閘極介電層120可以具有大於約7.0的介電常數,且可以包括金屬氧化物或Hf、Al、Zr、La、Mg、Ba、Ti、或Pb的矽酸鹽、或其組合。閘極介電層120的形成方法可以包括分子束沉積(molecular beam deposition,MBD)、原子層沉積(ALD)、電漿化學氣相沉積(PECVD)等。
接著,在凹槽103和間隙53中形成閘極電極材料(例如,導電材料)以形成閘極電極122。閘極電極122填充凹槽103和間隙53的剩餘部分。閘極電極122可以由含金屬材料製成,例如Cu、Al、W等、其組合、或其多層,並且可以形成通過例如電鍍(electroplating)、無電電鍍(electroless plating)、或其他合適的方法。在填充閘極電極122之後,可以執行平坦化製程,例如化學機械拋光(CMP),以去除閘極介電層120的多餘部分和閘極電極材料在第一層間介電質(ILD)114的頂表面上方的多餘部分。閘極電極材料和閘極介電層120的剩餘部分因此形成所得的奈米結構場效應電晶體(NSFET)裝置100的替代閘極結構。閘極電極122和閘極介電層120可以統稱為閘極堆疊123、替代閘極結構123、或金屬閘極結構123。每個閘極堆疊123在相應的奈米結構54上方和周圍延伸。
為了簡化,儘管第19圖中的閘極電極122示為單層,但本領域通常知識者可以理解,閘極電極122可以具有多層結構,並且可以包括多個層,例如阻障層、功函數層、晶種層、和填充金屬。
舉例來說,在閘極介電層120上方可以順應地形成阻障層。阻障層可以包括導電材料,例如氮化鈦,儘管可以替代地使用其他材料,例如氮化鉭、鈦、鉭等。可以在阻障層上方形成功函數層。示例性的p型功函數材料(也可稱為p型功函數金屬)包括TiN、TaN、Ru、Mo、Al、WN、ZrSi2、MoSi2、TaSi2、NiSi2、其他合適的p型功函數材料、或其組合。示例性的n型功函數材料(也可稱為n型功函數金屬)包括Ti、Ag、TaAl、TaAlC、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、其他合適的n型功函數材料、或其組合。功函數值與功函數層的材料成分相關,因此,選擇功函數層以調整其功函數值,以在待形成的裝置中實現目標臨界電壓(threshold voltage)VTH。接著,可以在功函數層上方形成晶種層。晶種層可以由鎢、銅、或銅合金形成,儘管可以替代地使用其他合適的材料。一旦形成晶種層,可以在晶種層上形成填充金屬,填充開口103和間隙53。填充金屬可以包括鎢,儘管可以替代地使用其他合適的材料,例如鋁、銅、氮化鎢、釕、銀、金、銠、鉬、鎳、鈷、鎘、鋅、其合金、其組合等。
本領域通常知識者應該理解的是,可以執行額外的製程以完成奈米結構場效應電晶體(NSFET)裝置100的製造,因此在此不再重複細節。舉例來說,可以在第一層間介電質(ILD)114上方沉積第二層間介電質(ILD)。此外,可以形成閘極接觸件和源極/汲極接觸件延伸穿過第二層間介電質(ILD)及/或第一層間介電質(ILD)114以分別電性耦合到閘極堆疊123和源極/汲極區112。
第20圖根據另一實施例,示出奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))裝置100A的剖面圖。奈米結構場效應電晶體(NSFET)裝置100A類似於第19圖的奈米結構場效應電晶體(NSFET)裝置100,但在形成凹槽103的蝕刻製程期間,蝕刻製程去除露出的第一介電層55的部分。因此,每個內側壁間隔物58的第一介電層55面向閘極電極122的內側表面具有與第19圖不同的形狀。舉例來說,第19圖中每個內側壁間隔物58的第一介電層55的內側表面為曲面,並且向閘極電極122突出。在第20圖的示例中,每個內側壁間隔物58的第一介電層55的內側表面具有平行於閘極電極122延伸的直的側壁。
第21圖根據又一實施例,示出奈米結構場效應電晶體(奈米結構場效應電晶體(NSFET))裝置100B的剖面圖。奈米結構場效應電晶體(NSFET)裝置100B類似於第20圖的奈米結構場效應電晶體(NSFET)裝置100A,但在形成凹槽103的蝕刻製程期間,蝕刻穿過第一介電層55並且露出第二介電層57。因此,閘極堆疊123的閘極介電層120實體接觸第一介電層55和第二介電層57。值得注意的是,由於內側壁間隔物58的無縫結構,以及第二介電層57增加的抗蝕刻性(例如,由於疏水表面),不會發生電性短路,且奈米結構場效應電晶體(NSFET)裝置100B仍然正常工作。
本揭露的實施例的變化是可能的並且完全在本揭露考慮的範圍內。舉例來說,根據形成的裝置類型(例如,n型或p型裝置),可以去除第二半導體材料54,並且可以保留第一半導體材料52以形成奈米結構以作為形成的奈米結構場效應電晶體(NSFET)裝置的通道區。在保留第一半導體材料52以形成奈米結構的實施例中,如本領域通常知識者可以理解,在去除第二半導體材料54之前,沿著第二半導體材料54的端部形成內側壁間隔物58。
本揭露實施例可以實現優點。舉例來說,本揭露的方法或結構實現了在介電常數和抗蝕刻性之間的取得良好的平衡。包括第一介電層55和第二介電層57的內側壁間隔物58是無縫的,且具有高抗蝕刻性和相對低的總介電常數。因此,所形成的奈米結構場效應電晶體(NSFET)裝置的寄生電容降低,同時仍然實現高品質的抗蝕刻性以防止源極/汲極區112和閘極堆疊123之間的電性短路。
第22圖根據一些實施例,示出製造半導體裝置的方法1000的流程圖。應當理解的是,第22圖所示的實施例方法僅為許多可能的實施例方法中的一個示例。本領域通常知識者可以理解許多變化、替代、和修改。舉例來說,可以添加、移除、替換、重新排列、或重複如第22圖所示的各個步驟。
參考第22圖,在方框1010中,在突出於基板上的鰭片結構上方形成虛設閘極結構,其中鰭片結構包括鰭片和位於鰭片上方的堆疊層,其中堆疊層包括第一半導體材料和第二半導體材料的交替層。在方框1020中,在虛設閘極結構的兩側的鰭片結構中形成開口,其中開口露出第一半導體材料的第一部分和第二半導體材料的第二部分。在方框1030中,凹蝕露出的第一半導體材料的第一部分以在第一半導體材料中形成側壁凹槽。在方框1040中,在側壁凹槽上內襯第一介電材料。在方框1050中,在側壁凹槽中的第一介電材料上沉積第二介電材料。在方框1060中,在沉積第二介電材料之後,對第二介電材料進行退火。在方框1070中,在退火之後,在開口中形成源極/汲極區。
本揭露提供了半導體裝置的形成方法的實施例。上述方法包括:在突出於基板上鰭片結構上方,形成虛設閘極結構,其中鰭片結構包括鰭片及位於鰭片上方的堆疊層,其中堆疊層包括第一半導體材料及第二半導體材料的 交替層;在虛設閘極結構兩側的鰭片結構中形成複數個開口,其中開口露出第一半導體材料的第一部分及第二半導體材料的第二部分;凹蝕露出的第一半導體材料的第一部分,以在第一半導體材料中形成複數個側壁凹槽;在側壁凹槽中內襯(lining)第一介電材料;在側壁凹槽中的第一介電材料上沉積第二介電材料;在沉積第二介電材料之後,對第二介電材料執行退火;以及在上述退火之後,在開口中形成源極/汲極區。在一實施例中,第一介電材料具有第一介電常數,第二介電材料具有小於第一介電常數的第二介電常數。在一實施例中,在沉積第二介電材料之後、在上述退火之前,在側壁凹槽中存在有氣隙,其中對第二介電材料執行上述退火去除氣隙。在一實施例中,在上述退火之後,增加第二介電材料的體積以填充氣隙。在一實施例中,對第二介電材料執行上述退火包括:使用第一氣體源執行第一退火製程;以及在第一退火製程之後,使用不同於第一氣體源的第二氣體源執行第二退火製程。在一實施例中,第一氣體源包括水氣,第二氣體源包括氮氣。在一實施例中,以不同的溫度執行第一退火製程和第二退火製程。在一實施例中,第一退火製程將第二介電材料中的-NH2官能基和-CH3官能基取代為-OH官能基。在一實施例中,第二退火製程在第二介電材料中形成Si-O-Si交聯(cross-links)。在一實施例中,上述凹蝕露出的第一半導體材料的第一部分包括:使用對第一半導體材料具有選擇性的蝕刻劑執行蝕刻製程。在一實施例中,上述方法更包括:在形成源極/汲極區之後,去除虛設閘極結構,以露出位於虛設閘極結構下方該第一半導體材料及第二半導體材料;選擇性地去除露出的第一半導體材料,其中在選擇性地去除露出的第一半導體材料之後,留下第二半導體材料並形成複數個奈米結構;以及在奈米結構周圍形成替代閘極結構。在一實施例中,去除露出的第一半導體材料包 括執行蝕刻製程,其中蝕刻製程蝕刻穿過第一介電材料並且露出第二介電材料。
本揭露提供了半導體裝置的形成方法的實施例。上述方法包括:在鰭片結構上方形成第一閘極結構,其中鰭片結構包括鰭片及位於鰭片上方的堆疊層,其中堆疊層包括第一半導體材料的多個層交錯第二半導體材料的多個層;在第一閘極結構兩側的鰭片結構中形成複數個源極/汲極開口;選擇性地去除由源極/汲極開口所露出的第一半導體材料的第一部分,以在第一半導體材料中形成複數個側壁凹槽;在側壁凹槽中內襯多層間隔膜,多層間隔膜包括第一間隔層及第二間隔層,且第一間隔層與第二間隔層的材料不同,其中在順應形成多層間隔膜之後,在側壁凹槽中存在有氣隙;在順應形成多層間隔膜之後,執行退火製程,其中退火製程去除側壁凹槽中的氣隙;以及在退火製程之後,在源極/汲極開口中形成源極/汲極區。在一實施例中,第一間隔層由第一介電材料形成,第二間隔層由第二介電材料形成,其中第一介電材料的第一介電常數高於第二介電材料的第二介電常數。在一實施例中,執行退火製程包括:使用第一氣體源執行第一退火製程;以及在第一退火製程之後,使用不同於第一氣體源的第二氣體源執行第二退火製程。在一實施例中,在退火製程之後的第二間隔層的第二體積大於在退火製程之前的第二間隔層的第一體積。在一實施例中,上述方法更包括:在形成源極/汲極區之後,去除第一閘極結構以露出位於第一閘極結構下方的第一半導體材料的第二部分及第二半導體材料的第二部分;選擇性地去除第一半導體材料的第二部分,其中在選擇性地去除第一半導體材料的第二部分之後,第二半導體材料的第二部分形成多個奈米結構;以及在奈米結構周圍形成替代閘極結構。
本揭露提供了半導體裝置的實施例。上述半導體裝置包括:鰭 片,突出於一基板上;閘極結構,在該鰭片上方;複數個源極/汲極區,位於閘極結構兩側的鰭片上方;複數個通道層,在閘極結構下方且在源極/汲極區之間;其中通道層彼此平行,以及其中閘極結構圍繞通道層;以及複數個內側壁間隔物,其在垂直方向上位於相鄰的通道層的端部之間,且在水平方向上位於閘極結構和源極/汲極區之間,其中每個內側壁間隔物包括一第一介電層及不同於該第一介電層的一第二介電層。在一實施例中,第一介電層接觸閘極結構,第二介電層接觸源極/汲極區,其中第一介電層的第一介電常數高於第二介電層的第二介電常數。在一實施例中,閘極結構的一部分延伸穿過第一介電層並接觸第二介電層。
以上概述數個實施例之特徵,以使本發明所屬技術領域中具有通常知識者可以更加理解本發明實施例的觀點。本發明所屬技術領域中具有通常知識者應理解,可輕易地以本發明實施例為基礎,設計或修改其他製程和結構,以達到與在此介紹的實施例相同之目的及/或優勢。在本發明所屬技術領域中具有通常知識者也應理解,此類等效的製程和結構並無悖離本發明的精神與範圍,且可在不違背本發明之精神和範圍下,做各式各樣的改變、取代和替換。因此,本發明之保護範圍當視後附之申請專利範圍所界定為準。
50:基板
54:第二半導體材料、奈米結構
55:第一介電層
57:第二介電層
58:內側壁間隔物
90:鰭片
100:裝置
107:閘極間隔層、閘極間隔物
108:第一子層
109:第二子層
112:源極/汲極區
114:第一層間介電質
116:接觸蝕刻停止層
120:閘極介電層
122:閘極電極
123:閘極堆疊、替代閘極結構、金屬閘極結構

Claims (20)

  1. 一種半導體裝置的形成方法,包括: 在突出於一基板上一鰭片結構上方,形成一虛設閘極結構,其中該鰭片結構包括一鰭片及位於該鰭片上方的一堆疊層,其中該堆疊層包括一第一半導體材料及一第二半導體材料的多個交替層; 在該虛設閘極結構兩側的該鰭片結構中形成複數個開口,其中該些開口露出該第一半導體材料的多個第一部分及該第二半導體材料的多個第二部分; 凹蝕露出的該第一半導體材料的該些第一部分,以在該第一半導體材料中形成複數個側壁凹槽; 在該些側壁凹槽中內襯(lining)一第一介電材料; 在該些側壁凹槽中的該第一介電材料上沉積一第二介電材料; 在沉積該第二介電材料之後,對該第二介電材料執行退火;以及 在上述退火之後,在該些開口中形成複數個源極/汲極區。
  2. 如請求項1之半導體裝置的形成方法,其中該第一介電材料具有一第一介電常數,該第二介電材料具有小於該第一介電常數的一第二介電常數。
  3. 如請求項1之半導體裝置的形成方法,其中在沉積該第二介電材料之後、在上述退火之前,在該些側壁凹槽中存在有複數個氣隙,其中對該第二介電材料執行上述退火去除該些氣隙。
  4. 如請求項3之半導體裝置的形成方法,其中在上述退火之後,增加該第二介電材料的體積以填充該些氣隙。
  5. 如請求項1之半導體裝置的形成方法,其中對該第二介電材料執行上述退火包括: 使用一第一氣體源執行一第一退火製程;以及 在該第一退火製程之後,使用不同於該第一氣體源的一第二氣體源執行一第二退火製程。
  6. 如請求項5之半導體裝置的形成方法,其中該第一氣體源包括水氣,該第二氣體源包括氮氣。
  7. 如請求項6之半導體裝置的形成方法,其中以不同的溫度執行該第一退火製程和該第二退火製程。
  8. 如請求項5之半導體裝置的形成方法,其中該第一退火製程將該第二介電材料中的-NH 2官能基和-CH 3官能基取代為-OH官能基。
  9. 如請求項8之半導體裝置的形成方法,其中該第二退火製程在該第二介電材料中形成Si-O-Si交聯(cross-links)。
  10. 如請求項1之半導體裝置的形成方法,其中上述凹蝕露出的該第一半導體材料的該些第一部分包括:使用對該第一半導體材料具有選擇性的一蝕刻劑執行一蝕刻製程。
  11. 如請求項1之半導體裝置的形成方法,更包括: 在形成該些源極/汲極區之後,去除該虛設閘極結構,以露出位於該虛設閘極結構下方的該第一半導體材料及該第二半導體材料; 選擇性地去除露出的該第一半導體材料,其中在選擇性地去除露出的該第一半導體材料之後,留下該第二半導體材料並形成複數個奈米結構;以及 在該些奈米結構周圍形成一替代閘極結構。
  12. 如請求項11之半導體裝置的形成方法,其中去除露出的該第一半導體材料包括執行一蝕刻製程,其中該蝕刻製程蝕刻穿過該第一介電材料並且露出該第二介電材料。
  13. 一種半導體裝置的形成方法,包括: 在一鰭片結構上方形成一第一閘極結構,其中該鰭片結構包括一鰭片及位於該鰭片上方的一堆疊層,其中該堆疊層包括一第一半導體材料的多個層交錯一第二半導體材料的多個層; 在該第一閘極結構兩側的該鰭片結構中形成複數個源極/汲極開口; 選擇性地去除由該些源極/汲極開口所露出的該第一半導體材料的一第一部分,以在該第一半導體材料中形成複數個側壁凹槽; 在該些側壁凹槽中內襯一多層間隔膜,該多層間隔膜包括一第一間隔層及一第二間隔層,且該第一間隔層與該第二間隔層的材料不同,其中在順應形成該多層間隔膜之後,在該些側壁凹槽中存在有複數個氣隙; 在順應形成該多層間隔膜之後,執行一退火製程,其中該退火製程去除該些側壁凹槽中的該些氣隙;以及 在該退火製程之後,在該些源極/汲極開口中形成複數個源極/汲極區。
  14. 如請求項13之半導體裝置的形成方法,其中該第一間隔層由一第一介電材料形成,該第二間隔層由一第二介電材料形成,其中該第一介電材料的一第一介電常數高於該第二介電材料的一第二介電常數。
  15. 如請求項13之半導體裝置的形成方法,其中執行該退火製程包括: 使用一第一氣體源執行一第一退火製程;以及 在該第一退火製程之後,使用不同於該第一氣體源的一第二氣體源執行一第二退火製程。
  16. 如請求項15之半導體裝置的形成方法,其中在該退火製程之後的該第二間隔層的一第二體積大於在該退火製程之前的該第二間隔層的一第一體積。
  17. 如請求項13之半導體裝置的形成方法,更包括: 在形成該些源極/汲極區之後,去除該第一閘極結構以露出位於該第一閘極結構下方的該第一半導體材料的多個第二部分及該第二半導體材料的多個第二部分; 選擇性地去除該第一半導體材料的該些第二部分,其中在選擇性地去除該第一半導體材料的該些第二部分之後,該第二半導體材料的該些第二部分形成多個奈米結構;以及 在該些奈米結構周圍形成一替代閘極結構。
  18. 一種半導體裝置,包括: 一鰭片,突出於一基板上; 一閘極結構,在該鰭片上方; 複數個源極/汲極區,位於該閘極結構兩側的該鰭片上方; 複數個通道層,在該閘極結構下方且在該些源極/汲極區之間;其中該些通道層彼此平行,以及其中該閘極結構圍繞該些通道層;以及 複數個內側壁間隔物,其在垂直方向上位於相鄰的該些通道層的端部之間,且在水平方向上位於該閘極結構和該些源極/汲極區之間,其中每個內側壁間隔物包括一第一介電層及不同於該第一介電層的一第二介電層。
  19. 如請求項18之半導體裝置,其中該第一介電層接觸該閘極結構,該第二介電層接觸該些源極/汲極區,其中該第一介電層的一第一介電常數高於該第二介電層的一第二介電常數。
  20. 如請求項18之半導體裝置,其中該閘極結構的一部分延伸穿過該第一介電層並接觸該第二介電層。
TW111123975A 2021-08-05 2022-06-28 半導體裝置及其形成方法 TWI832307B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163229611P 2021-08-05 2021-08-05
US63/229,611 2021-08-05
US17/666,026 US20230045665A1 (en) 2021-08-05 2022-02-07 Nanostructure Field-Effect Transistor Device and Method of Forming
US17/666,026 2022-02-07

Publications (2)

Publication Number Publication Date
TW202307935A TW202307935A (zh) 2023-02-16
TWI832307B true TWI832307B (zh) 2024-02-11

Family

ID=84240742

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111123975A TWI832307B (zh) 2021-08-05 2022-06-28 半導體裝置及其形成方法

Country Status (5)

Country Link
US (1) US20230045665A1 (zh)
KR (1) KR20230021561A (zh)
CN (1) CN115440792A (zh)
DE (1) DE102022103105A1 (zh)
TW (1) TWI832307B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180337100A1 (en) * 2017-04-19 2018-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Forming Transistor by Selectively Growing Gate Spacer

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180337100A1 (en) * 2017-04-19 2018-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Forming Transistor by Selectively Growing Gate Spacer

Also Published As

Publication number Publication date
KR20230021561A (ko) 2023-02-14
DE102022103105A1 (de) 2023-02-09
CN115440792A (zh) 2022-12-06
TW202307935A (zh) 2023-02-16
US20230045665A1 (en) 2023-02-09

Similar Documents

Publication Publication Date Title
TWI762129B (zh) 半導體裝置及其形成方法
US11855144B2 (en) Source/drain metal contact and formation thereof
US11664441B2 (en) Nanosheet field-effect transistor device and method of forming
US11551969B2 (en) Integrated circuit structure with backside interconnection structure having air gap
US20230387228A1 (en) Contact plug structure of semiconductor device and method of forming same
TW202236414A (zh) 半導體結構及其製造方法
TW202329242A (zh) 製造半導體裝置的方法
TWI806103B (zh) 形成半導體裝置的方法
TWI780799B (zh) 半導體裝置及其製造方法
TW202314868A (zh) 製造半導體元件的方法
TWI832307B (zh) 半導體裝置及其形成方法
TW202143300A (zh) 半導體裝置及其製造方法
TWI832097B (zh) 半導體裝置及其形成方法
TWI841172B (zh) 形成半導體裝置的方法
US20240006482A1 (en) Semiconductor device and manufacturing method thereof
TWI827115B (zh) 半導體裝置及其形成方法
US20230274977A1 (en) Self-Aligned Interconnect Structures and Methods of Forming the Same
TWI760054B (zh) 電晶體及其形成方法
US20220392998A1 (en) Semiconductor gates and methods of forming the same
US20230317859A1 (en) Transistor gate structures and methods of forming thereof
TW202331790A (zh) 半導體裝置及其形成方法
CN116153786A (zh) 形成半导体器件的方法
CN114551400A (zh) FinFET器件及方法