TWI804719B - 處理器/端點通信耦合件組態系統 - Google Patents

處理器/端點通信耦合件組態系統 Download PDF

Info

Publication number
TWI804719B
TWI804719B TW109110308A TW109110308A TWI804719B TW I804719 B TWI804719 B TW I804719B TW 109110308 A TW109110308 A TW 109110308A TW 109110308 A TW109110308 A TW 109110308A TW I804719 B TWI804719 B TW I804719B
Authority
TW
Taiwan
Prior art keywords
communication
configuration
adapter device
subsystem
endpoint
Prior art date
Application number
TW109110308A
Other languages
English (en)
Other versions
TW202111555A (zh
Inventor
提摩太 M 蘭伯特
辛德瑞區 M 埃爾南德斯
優溝許 維爾瑪
克提斯 J 布朗曼
須亞庫瑪 T 伊耶
約翰 C 巴奇特
Original Assignee
美商戴爾產品有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商戴爾產品有限公司 filed Critical 美商戴爾產品有限公司
Publication of TW202111555A publication Critical patent/TW202111555A/zh
Application granted granted Critical
Publication of TWI804719B publication Critical patent/TWI804719B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/161Computing infrastructure, e.g. computer clusters, blade chassis or hardware partitioning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Abstract

一種處理器/端點通信耦合件組態系統,包括複數個處理子系統,該複數個處理子系統藉由包括在至少一個硬體子系統上之複數個通信耦合件耦合至一多端點配接器裝置。一通信耦合件組態引擎識別每一至少一個硬體子系統,判定該複數個通信耦合件之至少一個通信耦合件組態能力,且判定該多端點配接器裝置之至少一個第一多端點配接器裝置能力。該通信耦合件組態引擎隨後基於該至少一個硬體子系統、該至少一個通信組態能力及該至少一個第一多端點配接器裝置能力而組態該複數個通信耦合件,以便在該複數個處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。

Description

處理器/端點通信耦合件組態系統
本揭示案大體上係關於資訊處置系統,且更明確而言,係關於組態資訊處置系統中之處理器與端點之間的通信耦合件。
發明背景
隨著資訊之價值及使用持續增長,個人及企業尋求處理及儲存資訊之額外方式。使用者可用之一個選項為資訊處置系統。資訊處置系統大體上處理、編譯、儲存及/或傳送用於商業、個人或其他目的之資訊或資料,藉此允許使用者利用資訊之價值。由於技術及資訊處置之需求及要求在不同使用者或應用之間改變,因此關於處置何種資訊、如何處置資訊、處理、儲存或傳送多少資訊及可多快及多有效地處理、儲存或傳送資訊,資訊處置系統亦可改變。資訊處置系統之變化允許資訊處置系統為通用的或針對特定使用者或特定用途(諸如財務交易處理、飛機訂票、企業資料儲存或全球通信)而組態。另外,資訊處置系統可包括可經組態以處理、儲存及傳送資訊之各種硬體及軟體組件且可包括一或多個電腦系統、資料儲存系統及網路系統。
資訊處置系統,諸如,例如,伺服器裝置,可經組態以包括多個處理器且利用非一致記憶體存取(NUMA)電腦記憶體設計,其中給每一處理器提供其可快速地存取之本地記憶體,其中彼等處理器經由處理器互連(例如,在由 美國加利福尼亞州聖塔克拉拉INTEL®公司提供之處理系統中可用之超路徑互連(UPI))來耦合在一起,該等處理器互連允許處理器存取在其他處理器本地之記憶體。此外,此類伺服器裝置可具有多端點配接器裝置,該等多端點配接器裝置提供複數個端點(例如,PCIe端點)。習知上,該等處理器使用固定/靜態通信耦合件經由硬體耦合至該等多端點配接器裝置,以便允許彼等處理器與該等端點通信以利用經由彼等端點可用之資源。在該等處理器與端點之間使用固定/靜態通信耦合件防止伺服器裝置之縮放(例如,以在該伺服器裝置中提供額外處理器)且不會考慮連接至該等處理器之端點裝置。此外,該等固定/靜態通信耦合件可導致在端點通信中使用處理器互連,此減少經由該等處理器互連之通過量(該等處理器互連旨在允許處理器存取鄰近之處理器根複合體)且增加彼等通信中之延遲。此外,習知系統中之固定/靜態通信耦合件需要用於伺服器裝置之不同硬體裝置(例如,母板及附加直立卡(riser)裝置)以便實現不同之處理器/端點組態。
因此,將希望提供一種處理器/端點通信耦合件組態系統。
根據一個實施例,一種資訊處置系統(IHS)包括:一第一處理系統;及一第一記憶體系統,該第一記憶體系統耦合至該第一處理系統且包括指令,該等指令在由該第一處理系統執行時致使該第一處理系統提供一通信耦合件組態引擎,該通信耦合件組態引擎經組態以:識別至少一個硬體子系統,該至少一個硬體子系統包括將複數個第二處理子系統耦合至一第一多端點配接器裝置之複數個通信耦合件;判定將該複數個第二處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力;判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;且基於該至少一個硬體子系統、該至少一個通信組態能力及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複 數個第二處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
100:資訊處置系統
102:處理器
104:匯流排
106:輸入裝置
108:大量儲存裝置
110:顯示器
112:視訊控制器
114:系統記憶體
116,202:機櫃
200:伺服器裝置
204:板
206a,208a,300ba,302a:處理子系統
206b,208b,300b,302b:記憶體子系統
210,304,306:超路徑互連
212:控制橋接子系統
214:附加直立卡裝置
216:基礎板管理控制器裝置
400:方法
402-414:區塊
500,700,702,800,802,900:多端點配接器裝置
500,700a,702,800a,802,900a:網路介面控制器
502,600,602,902:裝置
502,600,602,902a:裝置子系統
504a~504e,506a~506d,604a~604c,606a~606c,704a~704c,706a~706c,708a~708c,710~710c,712a~712c,714a~714c,804a~804e,806a~806e,808a~808d,810a~810d,904~904e,906a~906d,908a~908d,910a~910d:通信耦合件
圖1為說明資訊處置系統(IHS)之一實施例的示意圖。
圖2為說明伺服器裝置之一實施例的示意圖,該伺服器裝置提供本揭示案之處理器/端點通信耦合件組態系統之一實例。
圖3為說明伺服器裝置之一實施例的示意圖,該伺服器裝置提供本揭示案之處理器/端點通信耦合件組態系統之一實例。
圖4為說明組態處理器與端點之間的通信耦合件之方法之一實施例的流程圖。
圖5A為說明在圖4之方法期間圖2之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖5B為說明在圖4之方法期間組態通信耦合件的在圖2之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖5C為說明在圖4之方法期間組態通信耦合件的在圖2之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖6A為說明在圖4之方法期間圖2之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖6B為說明在圖4之方法期間組態通信耦合件的在圖2之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖6C為說明在圖4之方法期間組態通信耦合件的在圖2之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7A為說明在圖4之方法期間圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7B為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7C為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7D為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7E為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7F為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖7G為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖8A為說明在圖4之方法期間圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖8B為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖8C為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖8D為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖8E為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖9A為說明在圖4之方法期間圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖9B為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖9C為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖9D為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
圖9E為說明在圖4之方法期間組態通信耦合件的在圖3之伺服器裝置中之處理器/端點通信耦合件組態系統之一實施例的示意圖。
優先權資料
本申請案為2019年4月26日申請、2020年1月14日發佈、作為美國專利No.10,534,734之美國申請案No.16/395,468的繼續申請案,該申請案藉此以全文引用之方式併入。
為了本揭示案,一種資訊處置系統可包括可操作以計算、推算、判定、分類、處理、傳輸、接收、擷取、發出、交換、儲存、顯示、傳送、顯現、偵測、記錄、再現、處置或利用用於商業、科學、控制或其他目的之任何形式之資訊、智慧或資料的任何手段或手段聚合體。舉例而言,資訊處置系統可為個人電腦(例如,桌上型電腦或膝上型電腦)、平板電腦、行動裝置(例如,個人數位助理(PDA)或智慧電話)、伺服器(例如,刀鋒型伺服器或機架伺服器)、網路儲存裝置或任何其他合適之裝置且大小、形狀、效能、功能性及價格可改變。該資訊處置系統可包括隨機存取記憶體(RAM)、一或多個處理資源諸如中央處理單元(CPU)或硬體或軟體控制邏輯、ROM及/或其他類型之非揮發性記憶體。該資訊處置系統之額外組件可包括一或多個磁碟驅動器、用於與外部裝置通信之一或多個網路埠,以及各種輸入及輸出(I/O)裝置,諸如鍵盤、滑鼠、觸 控螢幕及/或視訊顯示器。該資訊處置系統亦可包括可操作以在各種硬體組件之間傳輸通信之一或多個匯流排。
在一個實施例中,IHS 100(圖1)包括處理器102,該處理器連接至匯流排104。匯流排104用作處理器102與IHS 100之其他組件之間的連接。輸入裝置106耦合至處理器102以將輸入提供至處理器102。輸入裝置之實例可包括鍵盤、觸控螢幕、指點裝置(諸如滑鼠、軌跡球及觸控板)及/或本領域中已知之各種其他輸入裝置。程式及資料儲存於大量儲存裝置108上,該大量儲存裝置耦合至處理器102。大量儲存裝置之實例可包括硬碟、光碟、磁光碟、固態儲存裝置及/或本領域中已知之各種其他大量儲存裝置。IHS 100進一步包括顯示器110,該顯示器藉由視訊控制器112耦合至處理器102。系統記憶體114耦合至處理器102以向該處理器提供快速儲存以促進處理器102對電腦程式之執行。系統記憶體之實例可包括隨機存取記憶體(RAM)裝置,諸如動態RAM(DRAM)、同步DRAM(SDRAM)、固態記憶體裝置及/或本領域中已知之各種其他記憶體裝置。在一實施例中,機櫃116容納IHS 100之一些或全部組件。應理解,可在上述組件與處理器102之間部署其他匯流排及中間電路以促進該等組件與處理器102之間的互連。
現在參看圖2,說明伺服器裝置200之一實施例,該伺服器裝置可提供本揭示案之處理器/端點通信耦合件組態系統。在一實施例中,伺服器裝置200可由上文參看圖1論述之IHS 100提供及/或可包括IHS 100之一些或所有組件。此外,雖然被說明及論述為伺服器裝置200,但理解了本揭示案之熟習此項技術者將認識到,下文論述之伺服器裝置200之功能性可由經組態以如下文所論述般類似地操作之其他裝置提供。在所說明之實施例中,伺服器裝置200包括容納伺服器裝置200之組件的機櫃202,在下文僅說明該等組件中之一些。舉例而言,機櫃202可容納板204,諸如,例如,母板及/或理解了本揭示案之熟習此項 技術者將顯而易見的其他電路板。在下文提供之至少一些實例中,板204(或板204之至少多個部分)可被視為伺服器裝置200中之硬體子系統,該硬體子系統在下文論述之處理子系統與端點之間提供通信耦合件(例如,跡線、電纜及/或本領域中已知之其他通信耦合件)。
複數個處理子系統設置於板204上且經由處理子系統互連(諸如,例如,在由美國加利福尼亞州聖塔克拉拉INTEL®公司提供之處理系統上可用之超路徑互連(UPI))耦合在一起。為了下文提供之一些實例,圖2中說明之伺服器裝置200之實施例提供兩處理器系統之實例,該兩處理器系統具有包括在板204上且經由UPI 210耦合之處理子系統206a及處理子系統208a。此外,處理子系統206a及208a中之每一者具有且連接至各別記憶體子系統206b及208b。舉例而言,伺服器裝置200中之處理子系統及記憶體子系統可利用非一致記憶體存取(NUMA)電腦記憶體設計,其中每一各別處理子系統連接至各別本地記憶體子系統以提供各別NUMA節點(亦即,處理子系統206a及其本地記憶體子系統206b提供第一NUMA節點,且處理子系統208a及其本地記憶體子系統208b提供第二NUMA節點)。然而,雖然在圖2中說明了兩個處理子系統/記憶體子系統(例如,兩個NUMA節點),但如下文所論述,根據本揭示案之教示,可提供更多處理子系統/記憶體子系統(例如,NUMA節點),同時亦屬於本揭示案之範疇內。
在所說明之實施例中,處理子系統206a及208a中之每一者耦合至控制/橋接子系統212,該控制/橋接子系統可設置於板204上。在不同實例中,控制/橋接子系統212可由類比匯流排交換交換機、PCIe封包交換機及/或理解了本揭示案之熟習此項技術者將顯而易見的各種其他控制/橋接子系統提供。雖然被說明及描述為控制/橋接子系統,但理解了本揭示案之熟習此項技術者將認識到,其他子系統可執行下文論述之控制/橋接子系統212的功能性,同時亦仍屬於本揭示案之範疇內。在所說明之實施例中,控制/橋接子系統212可由板204上之 硬體提供,該硬體經由例如跡線及/或本領域中已知之其他通信耦合件而耦合至包括在板204上之附加直立卡裝置214。在下文提供之至少一些實例中,控制/橋接子系統212(或控制/橋接子系統212之至少部分)、附加直立卡裝置214(或附加直立卡裝置214之至少部分)及將其耦合在一起之板204可被視為伺服器裝置200中之硬體子系統,該(等)硬體子系統在下文論述之處理子系統206a及208a與端點之間提供通信耦合件(例如,跡線、電纜及/或本領域中已知之其他通信耦合件)。
在其他實施例中,控制/橋接子系統212可被提供為附加直立卡裝置214之部分、包括在耦合至板204之裝置(例如,擴充卡)上及/或以各種其他方式提供,同時亦仍屬於本揭示案之範疇內。在一些實例中,如下文更詳細地論述,控制/橋接子系統212與附加直立卡裝置214之間的通信耦合件可由控制/橋接子系統212及/或附加直立卡裝置214組態(如藉由針對圖2中之該耦合件提供之虛線所指示)。在所說明之實施例中,附加直立卡裝置214可包括兩個x16連接器(例如,PCIe連接器),該等連接器提供圖2中所說明之八個x4連接器(例如,用於第一x16連接器的編號為「1」、「2」、「3」及「4」之x4連接器,及用於第二x16連接器之x4連接器「5」、「6」、「7」及「8」)。在一些實施例中,附加直立卡裝置214可經組態以描述至端點的在板204上之一個或多個連接拓撲,該等端點耦合至附加直立卡裝置214。
在所說明之實施例中,基礎板管理控制器(BMC)裝置216包括在機櫃202中且耦合至控制/橋接子系統212。舉例而言,BMC裝置216可由可購自美國德克薩斯州朗德羅克DELL®公司之一體式DELL®遠端存取控制器(iDRAC),但其他遠端存取控制器裝置及/或BMC亦將屬於本揭示案之範疇內。在下文論述之實施例中,BMC裝置216包括耦合至BMC記憶體系統之BMC處理系統,該BMC記憶體系統包括指令,該等指令在由BMC處理系統執行時致使BMC處理系統提供通信耦合件組態引擎,該通信耦合件組態引擎經組態以執行 通信耦合件組態引擎及BMC裝置的在下文論述之功能性。然而,理解了本揭示案之熟習此項技術者將認識到,本揭示案之通信耦合件組態引擎可由伺服器裝置200中之其他硬體/軟體子系統提供,及/或可連接至伺服器裝置200(例如,在網路連接之管理系統中),同時亦仍屬於本揭示案之範疇內。雖然已說明了特定之伺服器裝置200,但理解了本揭示案之熟習此項技術者將認識到,伺服器裝置(或根據本揭示案之教示以與下文針對伺服器裝置200描述之方式類似之方式操作的其他裝置)可包括用於提供習知伺服器裝置功能性以及下文論述之功能性的各種組件及/或組件組態,同時亦仍屬於本揭示案之範疇內。
參看圖3,說明了伺服器裝置200之另一個實施例。為了下文提供之一些實例,圖4中說明之伺服器裝置200之實施例提供四處理器系統之一實例,該四處理器系統具有經由UPI 304連接至處理子系統206a之處理子系統300a及經由UPI 306連接至處理子系統208a之處理子系統302a。類似於處理子系統206a及208a,處理子系統300a及302a中之每一者具有且連接至各別記憶體子系統300b及302。如上文所論述,伺服器裝置200中之處理子系統及記憶體子系統可利用非一致記憶體存取(NUMA)電腦記憶體設計,其中每一各別處理子系統連接至各別本地記憶體子系統以提供各別NUMA節點(亦即,處理子系統300a及其本地記憶體子系統300b提供第三NUMA節點,且處理子系統302a及其本地記憶體子系統302b提供第四NUMA節點)。然而,雖然在圖3中說明了四個處理子系統/記憶體子系統(例如,四個NUMA節點),但理解了本揭示案之熟習此項技術者將認識到,根據本揭示案之教示,可提供更多處理子系統/記憶體子系統(例如,NUMA節點),同時亦屬於本揭示案之範疇內。在所說明之實施例中,處理子系統300a及302a中之每一者以及處理子系統206a及208a耦合至控制/橋接子系統212。
現在參看圖4,說明組態處理器與端點之間的通信耦合件之方法 400的實施例。如下文所論述,本揭示案之系統及方法使得可以基於以下各者來組態在伺服器裝置中之一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件:提供彼等通信耦合件之硬體子系統;彼等通信耦合件之通信耦合件組態能力;及提供該(等)端點之多端點配接器裝置的能力。在一些實施例中,在該伺服器裝置中之一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件之組態亦可基於所擷取之使用者組態策略。在一些實施例中,可在伺服器裝置之運行時期間執行且應用在該一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件之組態,而在其他實施例中,在該一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件之組態可能需要由伺服器裝置進行之啟動(boot)操作。因而,提供在處理子系統與端點之間的可組態通信耦合件,該等可組態通信耦合件增強了伺服器裝置之可縮放性(例如,以在該伺服器裝置中提供額外處理子系統),同時考慮連接至彼等處理子系統之端點裝置,且允許單個母板及附加直立卡裝置以實現許多不同之處理子系統/端點組態。
在下文論述之實施例中,多端點配接器裝置可耦合至附加直立卡裝置214。在下文參看圖5A至圖5C說明及描述之實例中,多端點配接器裝置500耦合至附加直立卡裝置214(例如,經由使用x4連接器「1」、「2」、「3」及「4」設置於附加直立卡裝置214上之x16連接器中之一者),且包括耦合至附加直立卡裝置214之複數個端點。舉例而言,且如下文更詳細地論述,在設置於多端點配接器裝置500上之端點與附加直立卡214之間的耦合件可為可組態的(如藉由針對圖5A中之彼等耦合件提供之虛線所指示)。在特定實例中,設置於多端點配接器裝置500上之端點可由實體或虛擬快速周邊組件互連(PCIe)端點(諸如,例如,在圖5A中所說明的在多端點配接器裝置500上之網路介面控制器(NIC)500a)提供。如下文更詳細地論述,在控制/橋接子系統212、附加直立卡裝置214與NIC 500a之間的耦合件提供一或多個硬體子系統,該一或多個硬體子系統包括複數個通信耦合件,該複數個通信耦合件可將該複數個端點中之每一者(例如,NIC 500a)耦合至該複數個處理子系統206a及208a中之至少一者,以便將伺服器裝置200中之可用通信資源之各別子集提供至該複數個處理子系統206a及208a中之每一者。
在特定實例中,NIC 500a提供一「多PCIe端點」,該多PCIe端點經組態以允許在多個處理子系統之間分割該NIC之資源。舉例而言,且如下文所論述,NIC 500a可經組態以將其至附加直立卡裝置214之各別x16連接分割成至一對處理子系統之兩個x8連接,或至四個處理子系統中之每一者的四個x4連接。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將認識到,具有其他可組態連接能力之其他端點亦將屬於本揭示案之範疇內。圖5A亦說明另一個裝置502(例如,非多端點配接器裝置)可如何耦合至附加直立卡裝置214且可如何提供裝置子系統502a,該裝置子系統亦藉由可組態連接耦合至附加直立卡裝置214(如藉由針對圖5A中之彼等耦合件提供之虛線所指示)。此外,在所說明之實施例中,BMC裝置216耦合至NIC 500a及裝置子系統502a中之每一者。
在下文參看圖6A至圖6C說明及描述之實例中,一對裝置600及602(例如,非多端點配接器裝置,諸如習知附加卡)可耦合至附加直立卡裝置214(例如,經由使用x4連接器「1」、「2」、「3」及「4」及x4連接器「5」、「6」、「7」及「8」設置於附加直立卡裝置214上之兩個x16連接器),且分別包括耦合至附加直立卡裝置214之裝置子系統600a及602a。舉例而言,且如下文更詳細地論述,在設置於裝置600及602上之裝置子系統600a及602a與附加直立卡裝置214之間的耦合件可為可組態的(如藉由針對圖6A中之彼等耦合件提供之虛線所指示)。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將認識到,具有其他可組態連接能力之其他裝置子系統亦將屬於本揭示案之範疇內。 如下文更詳細地論述,在控制/橋接子系統212、附加直立卡裝置214與裝置子系統600a及602a之間的耦合件提供一或多個硬體子系統,該一或多個硬體子系統包括複數個通信耦合件,該複數個通信耦合件可將該複數個裝置子系統600a及602a中之每一者耦合至該複數個處理子系統206a及208a中之至少一者以便將伺服器裝置200中之可用通信資源之各別子集提供至複數個處理子系統206a及208a中之每一者。此外,在所說明之實施例中,BMC裝置216耦合至裝置子系統600a及602a中之每一者。
在下文參看圖7A至圖7G說明及描述之實例中,一對多端點配接器裝置700及702耦合至附加直立卡裝置214(例如,經由使用x4連接器「1」、「2」、「3」及「4」及x4連接器「5」、「6」、「7」及「8」設置於附加直立卡裝置214上之兩個x16連接器),且包括耦合至附加直立卡裝置214之複數個端點。舉例而言,且如下文更詳細地論述,在設置於多端點配接器裝置700及702上之端點與附加直立卡裝置214之間的耦合件可為可組態的(如藉由針對圖7A中之彼等耦合件提供之虛線所指示)。在特定實例中,設置於多端點配接器裝置700及702上之端點可由實體或虛擬快速周邊組件互連(PCIe)端點(諸如,例如,在圖7A中所說明的在多端點配接器裝置700及702上之網路介面控制器(NIC)700a及702a)提供。如下文更詳細地論述,在控制/橋接子系統212、附加直立卡裝置214與NIC 700a及702a之間的耦合件提供一或多個硬體子系統,該一或多個硬體子系統包括複數個通信耦合件,該複數個通信耦合件可將該複數個端點中之每一者(例如,NIC 700a及702a)耦合至該複數個處理子系統206a、208a、300a及302a中之至少一者,以便將伺服器裝置200中之可用通信資源之各別子集提供至該複數個處理子系統206a、208a、300a及302a中之每一者。
在特定實例中,NIC 700a及702a提供「多PCIe端點裝置」,該等多PCIe端點裝置經組態以允許在多個處理子系統之間分割該NIC之資源。舉例而 言,且如下文所論述,NIC 700a及702a中之每一者可經組態以將其至附加直立卡裝置214之各別x16連接分割成至一對處理子系統之兩個x8連接,或至四個處理子系統中之每一者的四個x4連接。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將認識到,具有其他可組態連接能力之其他端點亦將屬於本揭示案之範疇內。此外,在所說明之實施例中,BMC裝置216耦合至NIC 700a及702a中之每一者。
在下文參看圖8A至圖8E說明及描述之實例中,一對多端點配接器裝置800及802耦合至附加直立卡裝置214(例如,經由使用x4連接器「1」、「2」、「3」及「4」及x4連接器「5」、「6」、「7」及「8」設置於附加直立卡裝置214上之兩個x16連接器),且包括耦合至附加直立卡裝置214之複數個端點。舉例而言,且如下文更詳細地論述,在設置於多端點配接器裝置800及802上之端點與附加直立卡裝置214之間的耦合件可為可組態的(如藉由針對圖8A中之彼等耦合件提供之虛線所指示)。在特定實例中,設置於多端點配接器裝置800及802上之端點可由實體或虛擬快速周邊組件互連(PCIe)端點(諸如,例如,在圖8A中所說明的在多端點配接器裝置800及802上之網路介面控制器(NIC)800a及802a)提供。如下文更詳細地論述,在控制/橋接子系統212、附加直立卡裝置214與NIC 800a及802a之間的耦合件提供一或多個硬體子系統,該一或多個硬體子系統包括複數個通信耦合件,該複數個通信耦合件可將該複數個端點中之每一者(例如,NIC 800a及802a)耦合至該複數個處理子系統206a、208a、300a及302a中之至少一者,以便將伺服器裝置200中之可用通信資源之各別子集提供至該複數個處理子系統206a、208a、300a及302a中之每一者。
在特定實例中,NIC 800a及802a提供「多PCIe端點裝置」,該等多PCIe端點裝置經組態以允許在多個處理子系統之間分割該NIC之資源。舉例而言,且如下文所論述,NIC 800a及802a中之每一者可經組態以將其至附加直立卡 裝置214之各別x16連接分割成至一對處理子系統之兩個x8連接,或至四個處理子系統中之每一者的四個x4連接。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將認識到,具有其他可組態連接能力之其他端點亦將屬於本揭示案之範疇內。此外,在所說明之實施例中,BMC裝置216耦合至NIC 800a及802a中之每一者。
在下文參看圖9A至圖9E說明及描述之實例中,一多端點配接器裝置900耦合至附加直立卡裝置214(例如,經由使用x4連接器「1」、「2」、「3」及「4」設置於附加直立卡裝置214上之x16連接器中之一者),且包括耦合至附加直立卡裝置214之複數個端點。舉例而言,且如下文更詳細地論述,在設置於多端點配接器裝置900上之端點與附加直立卡裝置214之間的耦合件可為可組態的(如藉由針對圖9A中之彼等耦合件提供之虛線所指示)。在特定實例中,設置於多端點配接器裝置900上之端點可由實體或虛擬快速周邊組件互連(PCIe)端點(諸如,例如,在圖9A中所說明的在多端點配接器裝置900上之網路介面控制器(NIC)900a)提供。如下文更詳細地論述,在控制/橋接子系統212、附加直立卡裝置214與NIC 900a之間的耦合件提供一或多個硬體子系統,該一或多個硬體子系統包括複數個通信耦合件,該複數個通信耦合件可將該複數個端點中之每一者(例如,NIC 900a)耦合至該複數個處理子系統206a、208a、300a及302a中之至少一者,以便將伺服器裝置200中之可用通信資源之各別子集提供至該複數個處理子系統206a、208a、300a及302a中之每一者。
在特定實例中,NIC 900a提供一「多PCIe端點裝置」,該多PCIe端點裝置經組態以允許在多個處理子系統之間分割該NIC之資源。舉例而言,且如下文所論述,NIC 900a可經組態以將其至附加直立卡裝置214之各別x16連接分割成至一對處理子系統之兩個x8連接,或至四個處理子系統中之每一者的四個x4連接。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將 認識到,具有其他可組態連接能力之其他端點亦將屬於本揭示案之範疇內。圖9A亦說明另一個裝置902(例如,非多端點配接器裝置)可如何耦合至附加直立卡裝置214且可如何提供裝置子系統902a,該裝置子系統亦藉由可組態連接耦合至附加直立卡裝置214(如藉由針對圖9A中之彼等耦合件提供之虛線所指示)。此外,在所說明之實施例中,BMC裝置216耦合至NIC 900a及裝置子系統902a中之每一者。
方法400開始於區塊402,其中識別硬體子系統,該(等)硬體子系統包括將處理子系統耦合至多端點配接器裝置之通信耦合件。在一實施例中,在區塊402處,由BMC裝置216提供之通信耦合件組態引擎操作以識別硬體子系統,該等硬體子系統包括將處理子系統耦合至多端點配接器裝置之通信耦合件。在特定實例中,BMC裝置216可在伺服器裝置200上電或以其他方式初始化之前啟動,且可操作以執行盤存操作以識別伺服器裝置200中之任何或所有硬體子系統。因而,在區塊402處,BMC裝置216中之通信耦合件組態引擎可識別主機中央處理單元(CPU)存在、埠可用性、母板-CPU至附加直立卡/連接器及/或理解了本揭示案之熟習此項技術者將顯而易見之其他硬體子系統。參考圖5A及圖6A中提供之實例,在區塊402處,BMC裝置216中之通信耦合件組態引擎可識別記憶體子系統206a及208b、處理子系統206a及208a、在處理子系統206a與208a之間的UPI 210、控制橋接子系統212、在處理子系統206a/208a與控制橋接子系統212之間的耦合件、附加直立卡裝置214及在控制橋接子系統212與附加直立卡裝置214之間的耦合件。
類似地,參考圖7A、圖8A及圖9A中提供之實例,在區塊402處,BMC裝置216中之通信耦合件組態引擎可識別記憶體子系統206a、208b、300b及302b;處理子系統206a、208a、300a及302a;在處理子系統206a與208a之間的UPI 210;在處理子系統300a與206a之間的UPI 304;在處理子系統208a與302a之間的 UPI 306;控制橋接子系統212;在處理子系統206a/208a/300a/302a與控制橋接子系統212之間的耦合件;附加直立卡裝置214;及在控制橋接子系統212與附加直立卡裝置214之間的耦合件。然而,雖然描述了特定實例,但是理解了本揭示案之熟習此項技術者將認識到,BMC裝置可如何執行盤存操作以便識別在處理子系統與端點之間提供通信耦合件之任何硬體子系統,同時亦仍屬於本揭示案之範疇內。
方法400隨後前進至區塊404,其中判定該等通信耦合件之通信耦合件組態能力。在一實施例中,在區塊404處,由BMC裝置216提供之通信耦合件組態引擎操作以判定將該等處理子系統耦合至多端點配接器裝置之通信耦合件的通信耦合件組態能力。如上文所論述,在特定實例中,BMC裝置216可在伺服器裝置上電或以其他方式初始化之前啟動,且可操作以執行盤存操作以判定包括在區塊402處識別之硬體子系統中之通信耦合件的通信耦合件組態能力。因而,在區塊404處,BMC裝置216中之通信耦合件組態引擎可判定所安裝之附加直立卡類型、跡線組態、電纜組態(例如,細長PCIe電纜組態)及/或理解了本揭示案之熟習此項技術者將顯而易見的其他通信耦合件組態資訊。因而,參考在圖5A及圖6A中提供之實例,在區塊404處,BMC裝置216中之通信耦合件組態引擎可判定處理子系統206a/208a與控制橋接子系統212之間的耦合件、控制橋接子系統212與附加直立卡裝置214之間的耦合件及附加直立卡裝置214的組態能力。
類似地,參考在圖7A、圖8A及圖9A中提供之實例,在區塊404處,BMC裝置216中之通信耦合件組態引擎可判定處理子系統206a/208a/300a/302a與控制橋接子系統212之間的耦合件及控制橋接子系統212與附加直立卡裝置214之間的耦合件及附加直立卡裝置214的組態能力。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將認識到,BMC裝置可如何執行盤存操作以便判定處理子系統與端點之間的各種通信耦合件之組態能力,同時亦仍屬於 本揭示案之範疇內。
方法400隨後前進至區塊406,其中判定多端點配接器裝置能力。在一實施例中,在區塊406處,由BMC裝置216提供之通信耦合件組態引擎操作以判定設置於伺服器裝置200中之任何多端點配接器裝置之能力。如上文所論述,在特定實例中,BMC裝置216可在伺服器裝置上電或以其他方式初始化之前啟動,且可操作以執行盤存操作以判定耦合至附加直立卡裝置214之多端點配接器裝置之多端點配接器裝置能力。因而,在區塊406處,BMC裝置216中之通信耦合件組態引擎可對其連接至之任何多端點配接器裝置中的電子可抹除可程式化唯讀記憶體(EEPROM)子系統執行讀取操作以便判定該多端點配接器之能力,此可包括判定端點類型、端點能力、端點通信耦合件組態(例如,端點與附加直立卡裝置214之間的通信耦合件之組態)、該等端點通信耦合件之組態能力及/或理解了本揭示案之熟習此項技術者將顯而易見的其他多端點配接器裝置資訊。因而,參考圖5A中提供之實例,在區塊406處,BMC裝置216中之通信耦合件組態引擎可判定多端點配接器裝置500之能力,且可判定裝置502並非多端點配接器裝置。
類似地,參考圖6A中提供之實例,在區塊406處,BMC裝置216中之通信耦合件組態引擎可判定裝置600及602並非多端點配接器裝置。類似地,參考圖7A中提供之實例,在區塊406處,BMC裝置216中之通信耦合件組態引擎可判定多端點配接器裝置700及702之能力。類似地,參考圖8A中提供之實例,在區塊406處,BMC裝置216中之通信耦合件組態引擎可判定多端點配接器裝置800及902之能力。類似地,參考圖9A中提供之實例,在區塊406處,BMC裝置216中之通信耦合件組態引擎可判定多端點配接器裝置900之能力,且可判定裝置902並非多端點配接器裝置。然而,雖然描述了特定實例,但理解了本揭示案之熟習此項技術者將認識到,BMC裝置可如何執行盤存操作以便判定伺服 器裝置中包括之多端點配接器裝置的各種能力,同時亦仍屬於本揭示案之範疇內。
方法400可隨後前進至可選區塊408,其中可擷取使用者組態策略。在一實施例中,在可選區塊408處,由BMC裝置216提供之通信耦合件組態引擎可操作以擷取使用者組態策略。舉例而言,可向伺服器裝置200之管理員或其他使用者給予界定使用者組態策略之選項(例如,經由在伺服器裝置200之啟動期間提供之F2選單選擇、經由本領域中已知之帶外方法等),該使用者組態策略詳細說明了伺服器裝置200之所要操作、設置於伺服器裝置200中之多端點配接器裝置、將分配給應用程式的由伺服器裝置200中之處理子系統提供之資源及/或理解了本揭示案之熟習此項技術者將顯而易見的任何其他使用者組態策略資訊。
方法400隨後前進至區塊410,其中生成組態資訊。在一實施例中,在區塊410處,由BMC裝置216提供之通信耦合件組態引擎可操作以基於以下各者來判定及生成組態資訊:在區塊402處識別之硬體子系統中之至少一者;在區塊404處判定之通信耦合件之組態能力;在區塊406處判定之多端點配接器裝置之能力;及在一些實施例中,在可選區塊408處擷取之使用者組態策略。舉例而言,在未擷取使用者組態策略之實施例中,由BMC裝置216提供之通信耦合件組態引擎可操作以判定通信耦合件之「最適合」組態,該「最適合」組態係基於在區塊402處識別之硬體子系統中至少一者;在區塊404處判定之通信耦合件之組態能力;及在區塊406處判定之多端點配接器裝置之能力。然而,在擷取使用者組態策略之實施例中,由BMC裝置216提供之通信耦合件組態引擎可操作以判定通信耦合件之「最適合」組態,該「最適合」組態係基於在區塊402處識別之硬體子系統中之至少一者;在區塊404處判定之通信耦合件之組態能力;在區塊406處判定之多端點配接器裝置之能力;及該使用者組態策略。在任一種情形 中,由BMC裝置216提供之通信耦合件組態引擎可能已獲悉伺服器裝置200中之硬體子系統及I/O拓撲,且產生該等硬體子系統至該等處理子系統及端點鏈路之映射。如理解了本揭示案之熟習此項技術者將理解,在必要時可藉由使用者修改BMC裝置216對源及目的地之組態能力的發現。
如理解了本揭示案之熟習此項技術者將理解,在區塊410處生成之組態資訊可為在下文論述之實例中允許通信耦合件之組態的任何資訊。因而,在區塊410處生成之組態資訊可包括允許在下文之實例中論述之特定通信資源分配以及理解了本揭示案之熟習此項技術者將顯而易見的任何其他通信資源分配的任何資訊。
此外,在一些實施例中,該組態資訊中之至少一些可藉由由BMC裝置216提供之通信耦合件組態引擎傳輸至控制/橋接子系統212及包括在伺服器裝置200中之多端點配接器裝置,以便例如允許以與該等通信耦合件之組態對應之方式對控制/橋接子系統212及彼等多端點配接器裝置進行組態以便經由彼等組態來分配通信資源。舉例而言,在區塊410處,由BMC裝置216提供之通信耦合件組態引擎可操作以經由邊帶介面(例如,內置積體電路(I2C)邊帶介面)來將彈性輸入/輸出(I/O)組態資訊提供至設置於伺服器裝置200中之多端點配接器裝置。在此類實例中,彈性I/O組態資訊可經組態以致使多端點配接器裝置中之配接器裝置I/O擴展器將端點(例如,在下文之實例中為NIC)自作為利用至附加直立卡裝置214之x16連接的單個端點(例如,單個NIC)操作轉換為作為各自利用至附加直立卡裝置214之x8連接的兩個端點(例如,兩個NIC)操作。然而,雖然提供了特定實例,但理解了本揭示案之熟習此項技術者將認識到,可將各種組態資訊提供至多端點配接器裝置以允許亦將屬於本揭示案之範疇內的各種組態。
方法400可隨後前進至可選區塊412,其中可開始啟動操作。在一實施例中,在可選區塊412處,由BMC裝置216提供之通信耦合件組態引擎可操 作以開始伺服器裝置200之啟動操作。如上文所論述,在一些特定實例中,BMC裝置216可在伺服器裝置200上電或以其他方式初始化之前啟動,且可隨後操作以執行方法400之區塊402、404、406、可選區塊408及區塊410,之後執行可選區塊412,其中開始伺服器裝置200之啟動以允許在下文就區塊414所論述之組態。然而,在其他實施例中,BMC裝置216及其通信耦合件組態引擎(或如上文所論述般提供之其他通信耦合件組態子系統)的操作可在伺服器裝置200之運行時操作期間發生,且因此可跳過可選區塊412,且亦可在彼等伺服器裝置運行時操作期間執行下文就區塊414所論述之組態。然而,在伺服器裝置200在可選區塊412處執行重啟動操作之實施例中,伺服器裝置200可上電或作為回應執行上電自檢(POST)。
方法400隨後前進至區塊414,其中通信耦合件經組態以在板上之至少一個處理子系統與多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。在一實施例中,在區塊414處,由BMC裝置216提供之通信耦合件組態引擎可操作以將彈性I/O組態資訊提供至伺服器裝置200中之基本輸入/輸出系統(BIOS),該基本輸入/輸出系統可經組態以允許BIOS執行可包括結構操作、分支操作之CPU鏈路目的及/或理解了本揭示案之熟習此項技術者將顯而易見之其他CPU鏈路目的。此外,設置於伺服器裝置200中之多端點配接器裝置上的任何端點可由於重設而釋放,且可執行鏈路訓練,且該多端點配接器裝置中之配接器裝置I/O擴展器可讀取所請求之I/O擴展器信號狀態以相應地組態其端點及分支。如理解了本揭示案之熟習此項技術者將瞭解,當該等端點為作為單晶片封裝之部分的PCIe端點時,可存在單組PHY接腳,且匯流排交換切換可在類比前串化器/解串化器級或數位後實體級處執行。雖然提供了特定實例,但理解了本揭示案之熟習此項技術者將認識到,BMC裝置216可以各種方式與伺服器裝置200中之BIOS通信以控制端點信號,使得設置預期之拓撲及記憶體結構類型以實 現恰當之啟動及運行時使用。現在將參看諸圖來論述一些示例性組態,但理解了本揭示案之熟習此項技術者將認識到亦可經由本揭示案之教示來實現各種組態中之任一者。
參考圖5A、圖5B及圖5C中說明之實例,圖5B說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件504a、504b及504c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「1」及「2」提供)將處理子系統206a耦合至NIC 500a以及組態通信耦合件504a、504d及504e以便經由x8連接(由附加直立卡裝置214上之x4連接器「5」及「6」提供)將處理子系統206a耦合至裝置子系統502a來將伺服器裝置200中之通信資源提供至處理子系統206a。圖5C說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件506a、506b及506c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「3」及「4」提供)將處理子系統208a耦合至NIC 500a以及組態通信耦合件506a及506d以便提供處理子系統208a對多個端點(例如,NIC 500a及裝置子系統502a)之接近來將伺服器裝置200中之通信資源提供至處理子系統208a。舉例而言,此類組態可避免對配接器裝置500及502上之交換機(例如PCIe交換機)的需要,以使得能夠利用可用端點(其可向作業系統顯現為多個PCIe裝置、裝置驅動器及各別堆疊),同時提供邏輯系統設置優點(例如,用於將特定端點指派給特定虛擬機)。因而,圖5A、圖5B及圖5C中之實例說明了每一處理子系統206a及206b可如何被分配通信資源(在此實例中為x8通信耦合件)至多端點配接器裝置500上之NIC 500a,而裝置子系統502a可如何被分配通信資源(在此實例中為x8通信耦合件)至單個處理子系統206a。
參考圖6A、圖6B及圖6C中說明之實例,圖6B說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件604a、604b及604c(或 允許該等通信耦合件之組態)以便經由x16連接(由附加直立卡裝置214上之x4連接器「1」、「2」、「3」及「4」提供)將處理子系統206a耦合至裝置子系統600a來將伺服器裝置200中之通信資源提供至處理子系統206a。圖6C說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件606a、606b及606c(或允許該等通信耦合件之組態)以便經由x16連接(由附加直立卡裝置214上之x4連接器「5」、「6」、「7」及「8」提供)將處理子系統208a耦合至裝置子系統602a來將伺服器裝置200中之通信資源提供至處理子系統208a。因而,圖6A、圖6B及圖6C中之實例說明了每一處理子系統206a及208a可如何被分配通信資源(在此實例中為x16通信耦合件)至裝置600及602上之各別裝置子系統600a及602a。舉例而言,當非多端點配接器裝置連接至附加直立卡裝置214時,由BMC裝置216提供之通信耦合件組態引擎可辨識且提供在每一處理子系統與該等非多端點配接器裝置中之各別一者之間的最大頻寬連接(例如,在此實例中為x16)。
參考圖7A、圖7B、圖7C、圖7D及圖7E中說明之實例,圖7B說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件704a、704b及704c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「1」及「2」提供)將處理子系統300a耦合至NIC 700a來將伺服器裝置200中之通信資源提供至處理子系統300a。圖7C說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件706a、706b及706c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「3」及「4」提供)將處理子系統206a耦合至NIC 700a來將伺服器裝置200中之通信資源提供至處理子系統206a。
圖7D說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件708a、708b及708c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「5」及「6」提供)將處理子系統208a 耦合至NIC 702a來將伺服器裝置200中之通信資源提供至處理子系統208a。圖7E說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件710a、710b及710c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「7」及「8」提供)將處理子系統302a耦合至NIC 702a來將伺服器裝置200中之通信資源提供至處理子系統302a。因而,圖7A、圖7B、圖7C、圖7D及圖7E中之實例說明了每一處理子系統206a及300a可如何被分配通信資源(在此實例中為各別之x8通信耦合件)至NIC 700a中之一者,而每一處理子系統208a及302a可如何被分配通信資源(在此實例中為各別之x8通信耦合件)至NIC 702a中之另一者。舉例而言,當多個多端點配接器裝置連接至附加直立卡裝置214時,可均勻地分割通信資源(例如,在此實例中為用於每一處理子系統之x8連接)以確保每一處理子系統具有直接I/O存取,而非必須橫越UPI 210、304或306。
繼續上文參看圖7A、圖7B、圖7C、圖7D及圖7E論述之實例且參看圖7F及圖7G,由BMC裝置216提供之控制/橋接子系統212及通信耦合件組態引擎可經組態以理解資料流量模式且允許實現服務品質(QoS)功能,該等服務品質功能可經由使用者偏好設置、自動流量模式調整及/或使用理解了本揭示案之熟習此項技術者將顯而易見之各種其他技術來完成。舉例而言,圖7F及圖7G說明了由BMC裝置216提供之控制/橋接子系統212及/或通信耦合件組態引擎可如何藉由組態通信耦合件712a、712b及712c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「5」及「6」提供)將處理子系統206a耦合至NIC 702a來將伺服器裝置200中之通信資源重新分配至處理子系統206a,且由BMC裝置216提供之控制/橋接子系統212及/或通信耦合件組態引擎可如何藉由組態通信耦合件714a、714b及714c(或允許該等通信耦合件之組態)以便經由x8連接(由附加直立卡裝置214上之x4連接器「3」及「4」提供)將處理子系統208a 耦合至NIC 700a來將伺服器裝置200中之通信資源重新分配至處理子系統208a。因而,在處理子系統之特定集合與端點之間提供的通信資源(例如,在此實例中為x8連接)可被替換以便滿足QoS考慮。類似地,在另一個實施例中,在圖7A至圖7G中提供之實例中可在特定處理子系統與各別端點之間提供x16連接,而在其餘處理子系統與其各別端點之間可提供x4連接,以便亦滿足QoS考慮。
參考圖8A、圖8B、圖8C、圖8D及圖8E中說明之實例,圖8B說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件804a、804b及804c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「1」提供)將處理子系統300a耦合至NIC 800a且藉由組態通信耦合件804a、804d及804e(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「5」提供)將處理子系統300a耦合至NIC 802a來將伺服器裝置200中之通信資源提供至處理子系統300a。圖8C說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件806a、806b及806c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「2」提供)將處理子系統206aa耦合至NIC 800a且藉由組態通信耦合件806a、806d及806e(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「6」提供)將處理子系統206a耦合至NIC 802a來將伺服器裝置200中之通信資源提供至處理子系統206a。
圖8D說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件808a、808b及808c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「3」提供)將處理子系統208a耦合至NIC 800a且藉由組態通信耦合件808a、808d及808e(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「7」提供)將處理子系統208a耦合至NIC 802a來將伺服器裝置200中之通信資源提供至處理子系統208a。 圖8E說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件810a、810b及810c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「4」提供)將處理子系統302a耦合至NIC 800a且藉由組態通信耦合件810a、810d及810e(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「8」提供)將處理子系統302a耦合至NIC 802a來將伺服器裝置200中之通信資源提供至處理子系統302a。因而,圖8A、圖8B、圖8C、圖8D及圖8E中之實例說明了每一處理子系統206a、208a、300a及302a可如何被分配冗餘之通信資源(在此實例中為一對x4通信耦合件)至NIC 800a及802a中之每一者。因而,控制/橋接子系統212及/或BMC裝置216可經組態以辨識NIC故障、至該等NIC中之一者的不可用鏈路及/或與特定處理子系統相關聯之其他通信故障,且作為回應,可實現至該處理子系統之冗餘通信耦合。
參考圖9A、圖9B、圖9C、圖9D及圖9E中說明之實例,圖9B說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件904a、904b及904c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「1」提供)將處理子系統300a耦合至NIC 900a且藉由組態通信耦合件904a、904d及904e(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「5」提供)將處理子系統300a耦合至裝置子系統902a來將伺服器裝置200中之通信資源提供至處理子系統300a。圖9C說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件906a、906b及906c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「2」提供)將處理子系統206a耦合至NIC 900a且藉由組態通信耦合件906a及906d(或允許該等通信耦合件之組態)以便提供處理子系統206a對多個端點(例如,NIC 900a及裝置子系統902a)之接近來將伺服器裝置200中之通信資源提供至處理子系統206a,此可提供與上文參看圖5C論述之彼等優點類似 的優點。
圖9D說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件908a、908b及908c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「3」提供)將處理子系統208a耦合至NIC 900a且藉由組態通信耦合件908a及908d(或允許該等通信耦合件之組態)以便提供處理子系統208a對多個端點(例如,NIC 900a及裝置子系統902a)之接近來將伺服器裝置200中之通信資源提供至處理子系統208a,此可提供與上文參看圖5C論述之彼等優點類似的優點。圖9E說明了由BMC裝置216提供之通信耦合件組態引擎可如何藉由組態通信耦合件910a、910b及910c(或允許該等通信耦合件之組態)以便經由x4連接(由附加直立卡裝置214上之x4連接器「4」提供)將處理子系統302a耦合至NIC 900a且藉由組態通信耦合件910a及910d(或允許該等通信耦合件之組態)以便提供處理子系統302a對多個端點(例如,NIC 900a及裝置子系統902a)之接近來將伺服器裝置200中之通信資源提供至處理子系統302a,此可提供與上文參看圖5C論述之彼等優點類似的優點。因而,圖9A、圖9B、圖9C、圖9D及圖9E中之實例說明了每一處理子系統206a、208a、300a及302a可如何被分配通信資源(在此實例中為x4通信耦合件)至NIC 900a,而裝置子系統902a可如何被分配通信資源(在此實例中為x4通信耦合件)至單個處理子系統300a。
因此,已描述了允許基於以下各者來組態在伺服器裝置中之一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件之系統及方法:提供彼等通信耦合件之硬體;彼等通信耦合件之通信耦合件組態能力;及提供該(等)端點之多端點配接器裝置。在一些實施例中,在該伺服器裝置中之一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件之組態亦可基於所擷取之使用者組態策略。在一些實施例中,可在伺服器裝置之運行時期間執行且應用在該一或多個處理子系統與耦合至彼等處理 子系統之一或多個端點之間的通信耦合件之組態,而在其他實施例中,在該一或多個處理子系統與耦合至彼等處理子系統之一或多個端點之間的通信耦合件之組態可能需要由伺服器裝置進行之啟動操作。因而,提供了在處理子系統與端點之間的可組態通信耦合件,該等可組態通信耦合件增強了伺服器裝置之可縮放性(例如,以在該伺服器裝置中提供額外處理子系統),同時考慮連接至彼等處理子系統之端點裝置,從而允許硬體子系統及其相關聯之通信耦合件支持多種處理子系統/端點組態。
此外,本揭示案與以下各者一同申請:2019年4月26日申請且係關於虛擬機部署技術之美國專利申請案No.16/396,022,代理人案號16356.2030US01;2019年4月26日申請且係關於資料分裂技術之美國專利申請案No.16/396,200,代理人案號16356.2031US01;2019年4月26日申請且係關於資料複製技術之美國專利申請案No.16/396,320,代理人案號16356.2032US01;2019年4月26日申請且係關於封包投送技術之美國專利申請案No.16/396,453,代理人案號16356.2033US01;2019年4月26日申請且係關於連接組態技術之美國專利申請案No.16/396,521,代理人案號16356.2035US01;及2019年4月26日申請且係關於邊帶通信技術之美國專利申請案No.16/395,584,代理人案號16356.2036US01;其中每一者包括利用在本揭示案中所包括之一些實施例中描述之多處理器/多端點系統的實施例。理解了本揭示案之熟習此項技術者將認識到,本揭示案之實施例可如何與上文論述之一些或全部揭示內容結合,且因此彼等揭示內容以全文引用之方式併入本文中。
雖然已展示及描述了說明性實施例,但在前文揭示中涵蓋了寬範圍之修改、改變及替代,且在一些情況中,可採用該等實施例中之一些特徵,但未對應地使用其他特徵。因此,應瞭解,將寬泛地且以與本文中揭示之實施例之範疇一致之方式來理解所附請求項。
200:伺服器裝置
202:機櫃
204:板
206a,208a:處理子系統
206b,208b:記憶體子系統
210:超路徑互連
212:控制橋接子系統
214:附加直立卡裝置
216:基礎板管理控制器裝置

Claims (23)

  1. 一種處理器/端點通信耦合件組態系統,該處理器/端點通信耦合件組態系統包括:複數個處理子系統,其經由至少一個處理器互連來耦合在一起,該至少一個處理器互連允許該複數個處理子系統之一第一處理子系統經由該至少一個處理器互連存取在該複數個處理子系統之一第二處理子系統本地之一記憶體;一第一多端點配接器裝置;至少一個硬體子系統,該至少一個硬體子系統包括將該複數個處理子系統耦合至該第一多端點配接器裝置之複數個通信耦合件;及一通信耦合件組態引擎,該通信耦合件組態引擎耦合至該第一多端點配接器裝置及該至少一個硬體子系統,其中該通信耦合件組態引擎經組態以:識別每一至少一個硬體子系統,該至少一個硬體子系統包括將該複數個處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件;判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;擷取至少一個第一使用者組態策略;及基於該至少一個硬體子系統、該至少一個第一使用者組態策略及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源,而不需使用該至少一個處理器互連來在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間通信。
  2. 如請求項1之系統,其中該通信耦合件組態引擎經組態以:判定將該複數個處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力,其中該複數個通信耦合件之該組態 亦基於該至少一個通信耦合件組態能力。
  3. 如請求項1或2之系統,其中該通信耦合件組態引擎經組態以:致使在該複數個通信耦合件之該組態之後執行至少一個啟動操作,其中在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供該至少一個通信資源的該複數個通信耦合件之該組態在該等啟動操作之後生效。
  4. 如請求項1或2之系統,其中該通信耦合件組態引擎經組態以:在運行時操作期間執行該複數個通信耦合件之該組態,其中在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供該至少一個通信資源的該複數個通信耦合件之該組態在該等運行時操作期間生效。
  5. 如請求項1或2之系統,該系統進一步包括:一第二多端點配接器裝置,該第二多端點配接器裝置經由包括在該至少一個硬體子系統中之該複數個通信耦合件耦合至該複數個處理子系統,其中該通信耦合件組態引擎經組態以:識別每一至少一個硬體子系統,該至少一個硬體子系統包括將該複數個處理子系統耦合至該第二多端點配接器裝置之該複數個通信耦合件;判定該第二多端點配接器裝置之至少一個第二多端點配接器裝置能力;擷取至少一個第二使用者組態策略;及基於該至少一個硬體子系統、該至少一個第二使用者組態策略及該至少一個第二多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個處理子系統中之至少一者與該第二多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
  6. 如請求項1或2之系統,該系統進一步包括: 一基礎板管理控制器(BMC)裝置,該基礎板管理控制器(BMC)裝置耦合至該第一多端點配接器裝置及該至少一個硬體子系統,其中該BMC裝置提供該通信耦合件組態引擎。
  7. 一種資訊處置系統(IHS),該資訊處置系統包括:一第一處理系統;及一第一記憶體系統,該第一記憶體系統耦合至該第一處理系統且包括指令,該等指令在由該第一處理系統執行時致使該第一處理系統提供一通信耦合件組態引擎,該通信耦合件組態引擎經組態以:識別至少一個硬體子系統,該至少一個硬體子系統包括將複數個第二處理子系統耦合至一第一多端點配接器裝置之複數個通信耦合件,其中該複數個第二處理子系統係經由至少一個處理器互連來耦合在一起,該至少一個處理器互連允許該第一處理系統存取在包括於該複數個第二處理子系統中之各第二處理子系統本地之各別記憶體;擷取至少一個第一使用者組態策略;判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;及基於該至少一個硬體子系統、該至少一個第一使用者組態策略及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個第二處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源,而不需使用該至少一個處理器互連來在該複數個第二處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間通信。
  8. 如請求項7之IHS,其中該通信耦合件組態引擎經組態以:判定將該複數個第二處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力,其中該複數個通信耦合件之該 組態亦基於該至少一個通信耦合件組態能力。
  9. 如請求項7或8之IHS,其中該通信耦合件組態引擎經組態以:致使在該複數個通信耦合件之該組態之後執行至少一個啟動操作,其中在該複數個第二處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供該至少一個通信資源的該複數個通信耦合件之該組態在該等啟動操作之後生效。
  10. 如請求項7或8之IHS,其中該通信耦合件組態引擎經組態以:在運行時操作期間執行該複數個通信耦合件之該組態,其中在該複數個第二處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供該至少一個通信資源的該複數個通信耦合件之該組態在該等運行時操作期間生效。
  11. 如請求項7或8之IHS,其中該通信耦合件組態引擎經組態以:識別該至少一個硬體子系統,該至少一個硬體子系統包括將該複數個第二處理子系統耦合至一第二多端點配接器裝置之該複數個通信耦合件;擷取至少一個第二使用者組態策略;判定該第二多端點配接器裝置之至少一個第二多端點配接器裝置能力;及基於該至少一個硬體子系統、該至少一個第二使用者組態策略及該至少一個第二多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個第二處理子系統中之至少一者與該第二多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
  12. 如請求項7或8之IHS,其中該第一處理系統及該第一記憶體系統設置於一基礎板管理控制器(BMC)裝置中。
  13. 如請求項7或8之IHS,其中在該複數個第二處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供的該至少一 個通信資源包括將該複數個第二處理子系統中之每一者之冗餘通信資源提供至至少兩個端點。
  14. 一種組態處理器與端點之間的通信耦合件之方法,該方法包括:由一通信耦合件組態子系統識別至少一個硬體子系統,該至少一個硬體子系統包括將複數個處理子系統耦合至一第一多端點配接器裝置之複數個通信耦合件,其中該複數個處理子系統係經由至少一個處理器互連來耦合在一起,該至少一個處理器互連允許包括於該複數個處理子系統中之一第一處理子系統存取在包括於該複數個處理子系統中之一第二處理子系統本地之記憶體;由該通信耦合件組態子系統擷取至少一個第一使用者組態策略;由該通信耦合件組態子系統判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;及由該通信耦合件組態子系統基於該至少一個硬體子系統、該至少一個第一使用者組態策略及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源,而不需使用該至少一個處理器互連來在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間通信。
  15. 如請求項14之方法,該方法進一步包括:由該通信耦合件組態子系統判定將該複數個處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力,其中該複數個通信耦合件之該組態亦基於該至少一個通信耦合件組態能力。
  16. 如請求項14或15之方法,該方法進一步包括:由該通信耦合件組態子系統致使在該複數個通信耦合件之該組態之後執行 至少一個啟動操作,其中在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供該至少一個通信資源的該複數個通信耦合件之該組態在該等啟動操作之後生效。
  17. 如請求項14或15之方法,該方法進一步包括:由該通信耦合件組態子系統在運行時操作期間執行該複數個通信耦合件之該組態,其中在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供該至少一個通信資源的該複數個通信耦合件之該組態在該等運行時操作期間生效。
  18. 如請求項14或15之方法,該方法進一步包括:由該通信耦合件組態子系統識別該至少一個硬體子系統,該至少一個硬體子系統包括將該複數個處理子系統耦合至一第二多端點配接器裝置之該複數個通信耦合件;由該通信耦合件組態子系統擷取至少一個第二使用者組態策略;由該通信耦合件組態子系統判定該第二多端點配接器裝置之至少一個第二多端點配接器裝置能力;及由該通信耦合件組態子系統基於該至少一個硬體子系統、該至少一個第二使用者組態策略及該至少一個第二多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個處理子系統中之至少一者與該第二多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
  19. 如請求項14或15之方法,其中一基礎板管理控制器(BMC)裝置提供該通信耦合件組態子系統。
  20. 如請求項14或15之方法,其中在該複數個處理子系統中之該至少一者與該第一多端點配接器裝置上之該至少一個端點之間提供的該至少一個通信資源包括將該複數個處理子系統中之每一者之冗餘通信資源提供至至少 兩個端點。
  21. 一種處理器/端點通信耦合件組態系統,該處理器/端點通信耦合件組態系統包括:複數個處理子系統;一第一多端點配接器裝置;至少一個硬體子系統,該至少一個硬體子系統包括將該複數個處理子系統耦合至該第一多端點配接器裝置之複數個通信耦合件;及一通信耦合件組態引擎,該通信耦合件組態引擎耦合至該第一多端點配接器裝置及該至少一個硬體子系統,其中該通信耦合件組態引擎經組態以:識別每一至少一個硬體子系統,該至少一個硬體子系統包括將該複數個處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件;判定將該複數個處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力;判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;以及基於該至少一個硬體子系統、該至少一個通信耦合件組態能力及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
  22. 一種資訊處置系統(IHS),該資訊處置系統包括:一第一處理系統;及一第一記憶體系統,該第一記憶體系統耦合至該第一處理系統且包括指令,該等指令在由該第一處理系統執行時致使該第一處理系統提供一通信耦合件組態引擎,該通信耦合件組態引擎經組態以: 識別至少一個硬體子系統,該至少一個硬體子系統包括將複數個第二處理子系統耦合至一第一多端點配接器裝置之複數個通信耦合件;判定將該複數個第二處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力;判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;及基於該至少一個硬體子系統、該至少一個通信耦合件組態能力及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個第二處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
  23. 一種組態處理器與端點之間的通信耦合件之方法,該方法包括:由一通信耦合件組態子系統識別至少一個硬體子系統,該至少一個硬體子系統包括將複數個處理子系統耦合至一第一多端點配接器裝置之複數個通信耦合件;由該通信耦合件組態子系統判定將該複數個處理子系統耦合至該第一多端點配接器裝置之該複數個通信耦合件的至少一個通信耦合件組態能力;由該通信耦合件組態子系統判定該第一多端點配接器裝置之至少一個第一多端點配接器裝置能力;及由該通信耦合件組態子系統基於該至少一個硬體子系統、該至少一個通信耦合件組態能力及該至少一個第一多端點配接器裝置能力來組態該複數個通信耦合件,其中該複數個通信耦合件之該組態在該複數個處理子系統中之至少一者與該第一多端點配接器裝置上之至少一個端點之間提供至少一個通信資源。
TW109110308A 2019-04-26 2020-03-26 處理器/端點通信耦合件組態系統 TWI804719B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US16/395,468 US10534734B1 (en) 2019-04-26 2019-04-26 Processor/endpoint communication coupling configuration system
US16/395,468 2019-04-26
US16/741,361 2020-01-13
US16/741,361 US11093422B2 (en) 2019-04-26 2020-01-13 Processor/endpoint communication coupling configuration system

Publications (2)

Publication Number Publication Date
TW202111555A TW202111555A (zh) 2021-03-16
TWI804719B true TWI804719B (zh) 2023-06-11

Family

ID=69141025

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109110308A TWI804719B (zh) 2019-04-26 2020-03-26 處理器/端點通信耦合件組態系統

Country Status (5)

Country Link
US (2) US10534734B1 (zh)
EP (1) EP3959620B1 (zh)
CN (1) CN113748416A (zh)
TW (1) TWI804719B (zh)
WO (1) WO2020219881A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220350767A1 (en) * 2021-04-30 2022-11-03 Hewlett Packard Enterprise Development Lp Flexible high-availability computing with parallel configurable fabrics
US11809364B2 (en) 2021-06-25 2023-11-07 Quanta Computer Inc. Method and system for firmware for adaptable baseboard management controller

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200910103A (en) * 2007-08-29 2009-03-01 Inventec Corp Method for dynamically allocating link width of riser card
US20140059265A1 (en) * 2012-08-23 2014-02-27 Dell Products, Lp Fabric Independent PCIe Cluster Manager
US20140195711A1 (en) * 2013-01-04 2014-07-10 American Megatrends, Inc. Pci express channel implementation in intelligent platform management interface stack
CN107122268A (zh) * 2017-05-19 2017-09-01 郑州云海信息技术有限公司 一种基于numa多物理层分区处理系统

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5787246A (en) 1994-05-27 1998-07-28 Microsoft Corporation System for configuring devices for a computer system
US6987756B1 (en) * 1999-10-07 2006-01-17 Nortel Networks Limited Multi-mode endpoint in a communication network system and methods thereof
US7120697B2 (en) * 2001-05-22 2006-10-10 International Business Machines Corporation Methods, systems and computer program products for port assignments of multiple application instances using the same source IP address
US7426566B2 (en) * 2001-01-17 2008-09-16 International Business Machines Corporation Methods, systems and computer program products for security processing inbound communications in a cluster computing environment
US7126954B2 (en) * 2001-11-13 2006-10-24 General Instrument Corporation Virtual gateway
US8001176B2 (en) * 2005-10-14 2011-08-16 Canon Kabushiki Kaisha Web service with multiple listening endpoints
US7978216B2 (en) * 2006-06-07 2011-07-12 Cisco Technology, Inc. Versatile conference adapter and method employing same
US7676625B2 (en) * 2006-08-23 2010-03-09 Sun Microsystems, Inc. Cross-coupled peripheral component interconnect express switch
US8649386B2 (en) * 2007-09-11 2014-02-11 Prodea Systems, Inc Multi-interface wireless adapter and network bridge
US9769237B2 (en) * 2008-04-23 2017-09-19 Vonage America Inc. Method and apparatus for testing in a communication network
US8103810B2 (en) * 2008-05-05 2012-01-24 International Business Machines Corporation Native and non-native I/O virtualization in a single adapter
US10530839B2 (en) * 2008-08-11 2020-01-07 Icontrol Networks, Inc. Integrated cloud system with lightweight gateway for premises automation
US8189492B2 (en) * 2009-03-18 2012-05-29 Microsoft Corporation Error recovery in an audio-video multipoint control component
US8725923B1 (en) * 2011-03-31 2014-05-13 Emc Corporation BMC-based communication system
US8917734B1 (en) * 2012-11-19 2014-12-23 Pmc-Sierra Us, Inc. Method and apparatus for an aggregated non-transparent requester ID translation for a PCIe switch
US9331899B2 (en) * 2013-03-13 2016-05-03 American Megatrends, Inc. Scalable BMC management stacks using virtual networks on single physical network device
US20150347345A1 (en) 2014-04-30 2015-12-03 Cirrascale Corporation Gen3 pci-express riser
US9842075B1 (en) 2014-09-12 2017-12-12 Amazon Technologies, Inc. Presenting multiple endpoints from an enhanced PCI express endpoint device
US20160164810A1 (en) * 2014-12-09 2016-06-09 Microsoft Technology Licensing, Llc Multi-endpoint actionable notifications
US9792240B2 (en) * 2015-05-05 2017-10-17 Dell Products, L.P. Method for dynamic configuration of a PCIE slot device for single or multi root ability
US10069718B2 (en) * 2015-11-26 2018-09-04 Dell Products, L.P. Switching of host network traffic through baseboard management controller (BMC)
US9940143B2 (en) * 2016-03-17 2018-04-10 Dell Products, L.P. Using peripheral component interconnect express vendor-defined message (PCIe-VDM) and inter-integrated circuit (I2C) transport for network communications
US10027721B2 (en) * 2016-04-05 2018-07-17 Samsung Electronics Co., Ltd. Multi-endpoint design for ePDG supported devices
US10445280B2 (en) 2016-10-12 2019-10-15 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. PCIe switch for aggregating a large number of endpoint devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200910103A (en) * 2007-08-29 2009-03-01 Inventec Corp Method for dynamically allocating link width of riser card
US20140059265A1 (en) * 2012-08-23 2014-02-27 Dell Products, Lp Fabric Independent PCIe Cluster Manager
US20140195711A1 (en) * 2013-01-04 2014-07-10 American Megatrends, Inc. Pci express channel implementation in intelligent platform management interface stack
CN107122268A (zh) * 2017-05-19 2017-09-01 郑州云海信息技术有限公司 一种基于numa多物理层分区处理系统

Also Published As

Publication number Publication date
TW202111555A (zh) 2021-03-16
WO2020219881A1 (en) 2020-10-29
US10534734B1 (en) 2020-01-14
US20200341919A1 (en) 2020-10-29
US11093422B2 (en) 2021-08-17
CN113748416A (zh) 2021-12-03
EP3959620B1 (en) 2023-10-11
EP3959620A1 (en) 2022-03-02

Similar Documents

Publication Publication Date Title
JP6360588B2 (ja) 動的pcieスイッチ再配置システムおよびその方法
US7099969B2 (en) Dynamic reconfiguration of PCI Express links
CN100573481C (zh) 可配置的PCI Express开关及其控制方法
US8359415B2 (en) Multi-root I/O virtualization using separate management facilities of multiple logical partitions
US20060168377A1 (en) Reallocation of PCI express links using hot plug event
TWI556174B (zh) 虛擬功能分配系統、方法及其管理主機
US8756360B1 (en) PCI-E compatible chassis having multi-host capability
JP2019153300A (ja) マルチモード及び/又はマルチ速度NVMe−oFデバイスを支援するシステム及び方法
TW201015336A (en) Shared-storage bus switch
TWI804719B (zh) 處理器/端點通信耦合件組態系統
US10846256B2 (en) Multi-endpoint device sideband communication system
WO2021012169A1 (zh) 一种提高存储系统可靠性的方法和相关装置
US10534733B2 (en) Flexible I/O slot connections
US11003612B2 (en) Processor/endpoint connection configuration system
US20180074777A1 (en) Video Management for Compute Nodes
US11829493B2 (en) Device access control system
Ha et al. Dynamic Capacity Service for Improving CXL Pooled Memory Efficiency
US11829466B2 (en) Device access control system
TWI774464B (zh) 經擴展可用性計算系統
WO2016175837A1 (en) Configuration of a peripheral component interconnect express link
CN112131166A (zh) 轻量桥接器电路及其操作方法
CN115334015A (zh) 基于PCIe交换芯片的虚拟交换模式控制方法
JP2020053030A (ja) プロセッサモジュールのフレキシブル接続