TWI803265B - 電容串結構、記憶體裝置及電子裝置 - Google Patents
電容串結構、記憶體裝置及電子裝置 Download PDFInfo
- Publication number
- TWI803265B TWI803265B TW111112177A TW111112177A TWI803265B TW I803265 B TWI803265 B TW I803265B TW 111112177 A TW111112177 A TW 111112177A TW 111112177 A TW111112177 A TW 111112177A TW I803265 B TWI803265 B TW I803265B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive plates
- capacitor
- string structure
- protrusions
- coupled
- Prior art date
Links
Images
Abstract
一種電容串結構、記憶體裝置及電子裝置被提出。電容串結構包括多個導電板。導電板設置在記憶體裝置中。導電板相互堆疊,分別形成記憶體裝置中的多條字元線,其中導電板中相鄰的二者間形成電容。
Description
本發明是有關於一種電容串結構、記憶體裝置及電子裝置,且特別是有關於一種在記憶體裝置的字元線形成的電容串結構,以及基於電容結構所建構的電子裝置。
在記憶體技術領域中,在記憶體裝置中設置電荷泵電路是一個必要的選擇。電荷泵電路可以用來提升字元線上字元線電壓,以啟動記憶胞的程式化動作。
基於電荷泵電路需要設置相應的多個電容。而電容在積體電路的佈局中,又需耗費大量的佈局面積。因此,要如何節省積體電路內的電容的佈局面積,為本領域技術人員的重要課題。
本發明提供一種電容串結構,利用記憶體裝置中多條字元線來形成,可減小電路佈局所需的面積。
本發明提供一種記憶體裝置及電子裝置,配合上述的電容串結構,可減小電路佈局所需的面積。
本發明的電容串結構包括多個導電板。導電板設置在記憶體裝置中。導電板相互堆疊,分別形成記憶體裝置中的多條字元線,其中導電板中相鄰的二者間形成電容。
本發明的電子裝置包括核心電路以及多個第一電容。核心電路耦接至第一電容。第一電容形成一電容串結構。電容串結構由多個導電板形成。導電板設置在記憶體裝置中。導電板相互堆疊,分別形成記憶體裝置中的多條字元線,其中導電板中相鄰的二者間形成各第一電容。
本發明的記憶體裝置包括多條字元線以及電荷泵電路。各字元線耦接至多個記憶胞。字元線分別由多個導電板所形成,導電板形成電容串結構。電荷泵電路耦接至電容串結構,根據多個時脈信號以針對該電容結構中的多個第一電容進行電荷泵操作以產生輸出電壓。
基於上述,本發明的電容串結構透過記憶體裝置中的相互堆疊的多條字元線來形成。本發明的電容串結構可提供記憶體裝置以及電子裝置來進行電荷儲存以及轉移的媒介。基於電容串結構是透過記憶體裝置中的相互堆疊的多條字元線來形成,電容串結構不需佔去額外的電路佈局面積,有效降低電路成本。
請參照圖1,圖1繪示本發明一實施例的電容串結構的示意圖。電容串結構中包括串聯耦接的電容C1~C8。電容C1~C8由多個形成記憶體裝置100的字元線WL1~WL8的導電板所形成。其中,在本實施例中,形成字元線WL1~WL8的導電板依序堆疊。相鄰的字元線WL1以及WL2的二導電板形成電容C1;相鄰的字元線WL2以及WL3的二導電板形成電容C2;…;相鄰的字元線WL7以及WL8的二導電板形成電容C8。
本實施例中,記憶體裝置100可以為非揮發式記憶體(例如快閃記憶體)或揮發式記憶體,沒有一定的限制。
在本實施例中,記憶體裝置100為三維架構的記憶體裝置。記憶體裝置100中具有形成記憶串選擇線SSL以及共同源極線GSL的導電板。形成字元線WL1~WL8的導電板依序設置在記憶串選擇線SSL以及共同源極線GSL的二導電板間。值得一提的,本發明實施例透過利用記憶體裝置100中形成字元線WL1~WL8的導電板來形成包括電容C1~C8的電容串結構,可在不需要額外的佈局面積下,產生電路中所需要的電容。
值得一提的,在記憶體裝置100中,形成字元線WL1~WL8的導電板可以為具有孔串(string holes)的導電板或不具有孔串的導電板。本發明實施例中,用以形成字元線WL1~WL8的導電板可以為不具有孔串的導電板,或也可以為具有孔串的導電板,沒有固定的限制。
以下請參照圖2,圖2繪示本發明一實施例的電容串結構的示意圖。電容串結構200由多個形成字元線WL1~WL20的導電板所形成。其中字元線WL1~WL20中,相鄰的二的導電板分別形成電容C1~C19。在本實施例中,形成字元線WL1、WL3以及WL5的第一導電板可透過傳輸導線WR1相互耦接至端點N1,形成字元線WL2以及WL4的第二導電板則可透過傳輸導線WR2相互耦接至端點M1。如此一來,電容C1~C4可並聯耦接在端點N1以及M1間。
另外,形成字元線WL6、WL8以及WL10的第一導電板可透過傳輸導線WR3相互耦接至端點N3;形成字元線WL7以及WL9的第二導電板則可透過傳輸導線WR4相互耦接至端點M3;形成字元線WL11、WL13以及WL15的第一導電板可透過傳輸導線WR5相互耦接至端點N2;形成字元線WL12以及WL14的第二導電板則可透過傳輸導線WR6相互耦接至端點M2;形成字元線WL16、WL18以及WL20的第一導電板可透過傳輸導線WR7相互耦接至端點N4;形成字元線WL17以及WL19的第二導電板則可透過傳輸導線WR8相互耦接至端點M4。上述的多個第一導電板彼此不直接相鄰,多個第二導電板彼此也不直接相鄰。
透過上述的耦接關係,可以使電容C6~C10並連耦接在端點M3以及N3間,使電容C11~C14並連耦接在端點M2以及N2間,以及使電容C15~C19並連耦接在端點M4以及N4間。而上述的端點M1、N1間的電容、端點M3、N3間的電容、端點M2、N2間的電容以及端點M4、N4間的電容則依序串聯耦接。
附帶一提的,本實施例中的字元線WL1~WL20的數量僅只是說明用的範例,不用以限制本發明的範疇。本領域具通常知識者可根據記憶體裝置中所具有的實際的字元線的個數來產生不同數量的電容,沒有特定的限制。
此外,本實施例中,任二端點間並聯的電容的數量是可以根據設計上的需求來進行調整的,並不限於本實施例中的四個。而透過調整二端點間並聯的電容的數量,可以調整二端點間所提供的等效電容的大小。
以下請參照圖3A至圖3C,圖3A至圖3C分別繪示本發明實施例的電容串結構的不同實施方式的示意圖。在圖3A中,電容串結構310包括多個形成記憶體裝置的字元線的導電板WLP1~WLP5以及多個介電層ISP1~ISP4。導電板WLP1~WLP5分別與介電層ISP1~IP4交錯設置。其中,導電板WLP1、WLP2間、導電板WLP2、WLP3間、WLP3、WLP4間以及導電板WLP4、WLP5間可分形成電容。在本實施例中,導電板WLP1~WLP5相互堆疊成階梯狀,且導電板WLP1~WLP5分別具有裸露部NP1~NP5。
此外,電容串結構310並包括傳輸導線WR1以及WR2。傳輸導線WR1耦接至導電板WLP1、WLP3以及WLP5所分別具有的裸露部NP1、NP3以及NP5上。傳輸導線WR1並可耦接至端點M1。傳輸導線WR2則耦接至導電板WLP2以及WLP4所分別具有的裸露部NP2以及NP4上。傳輸導線WR2並可耦接至端點N1。透過傳輸導線WR1以及WR2,導電板WLP1~WLP5間所形成的電容可並聯耦接在端點M1以及N1間。
在圖3B中,電容串結構320包括導電板WLP1~WLP8。導電板WLP1~WLP8分別用以形成記憶體裝置中的字元線WL(n)~WL(n+7)。導電板WLP1~WLP8相互交疊配置,相鄰的二導電板WLP1~WLP8間並分別形成多個電容。導電板WLP1、WLP3、WLP5以及WLP7 分別具有相互重疊的突出部PP1、PP3、PP5以及PP7,導電板WLP2、WLP4、WLP6以及WLP8則分別具有相互重疊的突出部PP2、PP4、PP6以及PP8。各個突出部PP1、PP3、PP5以及PP7與各個突出部PP2、PP4、PP6以及PP8則不相重疊。電容串結構320並包括傳輸導線WR1以及WR2。其中傳輸導線WR1耦接至突出部PP1、PP3、PP5以及PP7,而傳輸導線WR2則耦接至突出部PP2、PP4、PP6以及PP8。導電板WLP1~WLP8監所形成的多個電容可相互並聯耦接。
在圖3C中,電容串結構330包括形成記憶體裝置的字元線的多個導電板WLP1~WLP5。導電板WLP1~WLP5可以階梯狀相互堆疊。在本實施方式中,傳輸導線WR1耦接至導電板WLP1以及導電板WLP5,且不直接連接至導電板WLP2以及WLP4(第三導電板),且傳輸導線WR2則耦接至導電板WLP3,以形成等效電路331。其中,傳輸導線WR1另耦接至端點N1,傳輸導線WR2則另耦接至端點M1。
在等效電路331中,導電板WLP1、WLP2間形成的等效電容C31與導電板WLP2、WLP3間形成的等效電容C32相互串聯耦接在端點N1以及M1間。導電板WLP3、WLP4間形成的等效電容C33與導電板WLP4、WLP5間形成的等效電容C34相互串聯耦接在端點M1以及N1間。
透過圖3C實施方式的耦接組態,端點N1以及M1間可具有相對多的電容相互串接。因此,可提升端點N1以及M1間的耐電壓能力。
當然,圖3C中使二端點N1以及M1間具有兩個相互串連的電容的實施方式只是一個說明用的範例。設計者也可使二端點N1以及M1間具有三個或三個以上相互串連的電容。其中,二端點N1以及M1具有串接電容的數量,可以由設計者自行決定,沒有特別的限制。
以下請參照圖4,圖4繪示本發明一實施例的電子裝置的示意圖。電子裝置可以是電荷泵電路400。電荷泵電路400包括具有多個單元電路411~415的核心電路以及電容串結構420,其中電容串結構420係由多個字元線WL的導電板間的電容所組成。單元電路411~415依序串聯耦接,其中第一級的單元電路411接收基準電壓VCC。單元電路411~415的輸出端分別耦接至端點M1~M5。端點M5可以為電荷泵電路400的輸出端並產生輸出電壓VOUT。單元電路411~414的輸出端並分別耦接至次一級的單元電路412~415的輸入端。
電容串結構420中,多個電容的另一端點N1、N3用以接收時脈信號P2;端點N2、N4用以接收時脈信號P3;端點N5則耦接至參考接地端VSS。時脈信號P3與時脈信號P2可具有不同的相位。時脈信號P3與時脈信號P2交錯的使對應聯接的電容的端點N1~N4,交錯的在不相同的第一電壓與第二電壓間進行切換。
對應於電容串結構420中的多個電容的電壓交錯切換動作,單元電路411~415可進行電荷轉移動作。電荷泵電路400可基於基準電壓VCC,透過電壓泵升動作,來產生數倍於基準電壓VCC的輸出電壓VOUT。
值得一提的,在本實施例中,單元電路411~415可應用本領域具通常知識者熟知的多級形式的電荷泵電路中的電荷泵單元電路來實施,沒有固定的限制。
關於電容串結構420的實施細節,在前述的多個實施例以及實施方式中已有詳細的說明,在此恕不多贅述。
以下請參照圖5A,圖5A繪示本發明另一實施例的電子裝置的示意圖。電子裝置可以為電荷泵電路500。電荷泵電路500包括具有多個單元電路511~515以及多個反向器IV1~IV4的核心電路,以及電容串結構520,其中電容串結構520係由多個字元線WL的導電板間的電容所組成。在本實施例中,單元電路511包括電晶體T1、T2以及電容CG1;單元電路512包括電晶體T3、T4以及電容CG2;單元電路513包括電晶體T5、T6以及電容CG3;單元電路511包括電晶體T7、T8以及電容CG4;單元電路514包括電晶體T9、T10以及電容CG5。其中,第一級的單元電路511中,電晶體T1的第一端接收基準電壓VCC,電晶體T1的控制端耦接至單元電路511的輸出端並耦接至端點M1。電晶體T1的第二端耦接至電晶體T2的控制端。電晶體T2的第一端耦接至電晶體T1的第一端,電晶體T2的第二端則耦接至電晶體T1的控制端。此外,電容CG1的一端接收時脈信號P4,電容CG1的另一端耦接至電晶體T2的控制端。在第二級至最後一級的單元電路512~515中,其中的電晶體T3、T5、T7以及T9的第一端是耦接至前級單元電路511~514的輸出端,而最後一級的單元電路515的輸出端則用以產生輸出電壓VOUT。在第二級至最後一級的單元電路512~515中,電容CG2、CG4接收時脈信號P1,電容CG3、CG5則接收時脈信號P4。
此外,反向器IV1由電晶體TI1、TI2串接而成;反向器IV2由電晶體TI3、TI4串接而成;反向器IV3由電晶體TI5、TI6串接而成;以及,反向器IV4由電晶體TI7、TI8串接而成。反向器IV1接收時脈信號P2並提供時脈信號P2的反向信號至端點N1;反向器IV2接收時脈信號P3並提供時脈信號P3的反向信號至端點N2;反向器IV3接收時脈信號P2並提供時脈信號P2的反向信號至端點N3;反向器IV4接收時脈信號P3並提供時脈信號P3的反向信號至端點N4。其中,時脈信號P1~P4分別具有不同的相位。
在本實施例中,電晶體T1~T10以及電晶體TI2、TI4、TI6、TI8可以均為N型電晶體。電晶體TI1、TI3、TI5、TI7可以為P型電晶體。
在圖5B中,電子裝置可以為雙相位電荷泵電路501。雙相位電荷泵電路501包括核心電路5011以及電容COUT,其中電容COUT為由記憶體中的多個形成字元線的導電板所形成的電容串結構。電容COUT耦接至核心電路5011的輸出端。電容COUT的細節可參見圖5A實施例的電容串結構520。核心電路5011包括相互串聯的電晶體M51~M55。各電晶體M51~M55耦接成二極體的組態。電晶體M51接收基準電壓VB,電晶體M52、M54透過電容C51、C53接收時脈信號CLK,電晶體M53、M55透過電容C52、C54接收反向時脈信號。核心電路5011泵升基準電壓VB以核心電路5011的輸出端產生輸出電壓VOUT。
圖5C中,電子裝置可以為電壓調整器502。電壓調整器502包括核心電路5021以及電容COUT,其中電容COUT為由記憶體中的多個形成字元線的導電板所形成的電容串結構。電容COUT耦接至核心電路5021的輸出端。電容COUT的細節可參見圖5A實施例的電容串結構520。核心電路5021包括參考電壓產生器50211、放大器OP1、功率電晶體MP5以及電阻R51、R52。參考電壓產生器50211可以是能帶隙電壓產生器,並用以提供參考電壓至放大器OP1。電阻R51、R52用以分壓輸出電壓VOUT以產生回授電壓至放大器OP1。電壓調整器502是低壓降電壓調整器。
圖5D中,電子裝置可以為時間延遲器503。時間延遲器503包括核心電路5031以及電容CD,其中電容CD為由記憶體中的多個形成字元線的導電板所形成的電容串結構。電容CD的細節可參見圖5A實施例的電容串結構520。核心電路5031包括緩衝器BUF1、BUF2以及電阻R53。緩衝器BUF1、BUF2相互串聯耦接,用以接收輸入信號IN,並透過延遲輸入信號IN以產生輸出信號OUT。電阻R53耦接在緩衝器BUF1、BUF2間,電容CD則耦接在電阻R53與接地端間。時間延遲器503的時間延遲可由電阻R53以及電容CD來決定。
圖5E中,電子裝置可以為電壓升壓器504。電壓升壓器504包括核心電路5041以及電容COUT,其中電容COUT為由記憶體中的多個形成字元線的導電板所形成的電容串結構。電容COUT耦接至核心電路5041的輸出端。電容COUT的細節可參見圖5A實施例的電容串結構520。核心電路5041包括電晶體MB1~MB5以及電容CB1。電晶體MB1及MB2形成一反相器以接收時脈信號CLK並產生反相時脈信號。電晶體MB3~MB5形成多個開關,並用以透過升壓基準電壓VCC以產生輸出電壓VOUT。
在此請注意,由記憶體中的多個形成字元線的導電板所形成的電容串結構也可應用在其他任意的電路架構中。圖5A至圖5E的實施例僅只是說明用的範例,不用以限制本發明的範疇。
以下請參照圖6,圖6繪示本發明一實施例的記憶體裝置的示意圖。記憶體裝置600為三維結構的記憶體裝置。記憶體裝置600包括記憶胞陣列610、X驅動器621~622、電荷泵電路631~632、電容串結構640、頁緩衝器650以及周邊電路660。記憶胞陣列610可以具有三維方式堆疊排列的多個記憶胞。X驅動器621則可設置在記憶胞陣列610的側邊。
此外,基於記憶胞陣列610中的字元線WL1~WLN的佈局方向,電容串結構640可以形成在記憶胞陣列610的另一側邊上。相對應電容串結構640的位置,全部的或部分的電荷泵電路631的元件可以被設置在相鄰於電容串結構640的位置,並電容串結構640相耦接。在一些實施例中,電荷泵電路631也可設置在記憶胞陣列610的下方。
在本實施例中,X驅動器621~622可以堆疊的方式,多層次的被堆疊在記憶體裝置600中。相對應的,電荷泵電路631~632也可多層次的被堆疊在記憶體裝置600中,並分別設置在X驅動器621~622的側邊。如此一來,電荷泵電路631~632可以不需要被設置在周邊電路660的佈局範圍中,有效減低佈局面積的需求。
附帶一提的,本實施例中的頁緩衝器650以及周邊電路660可佈局在記憶體裝置600的底部,並為記憶胞陣列610所覆蓋。此外,本實施例中的X驅動器621~622、頁緩衝器650以及周邊電路660皆可應用本領域具通常知識者所熟知的電路架構來實施,沒有固定的限制。
關於電荷泵電路631以及電容串結構640的實施細節,在前述的實施例以及實施方式中已有詳細的說明,在此恕不多贅述。
綜上所述,本發明利用記憶體裝置中形成的字元線導電板來形成電容串結構。在不額外佔去三維的記憶體裝置中的佈局面積的前提下,形成電容串結構。並且,本發明的記憶體裝置與電子裝置可搭配上述的電容串結構來操作,以達到減小記憶體裝置的佈局面積,與降低電路成本的目的。
100、600:記憶體裝置
200、310、320、420、520:電容串結構
331:等效電路
400:電荷泵電路
411~415、511~515:單元電路
500、501、502、503、504:電子裝置
5011、5021、5031、5041:核心電路
52111:參考電壓產生器
610:記憶胞陣列
621~622:X驅動器
631~632:電荷泵電路
640:電容串結構
650:頁緩衝器
660:周邊電路
BUF1、BUF2:緩衝器
C1~C19、CG1~CG5、COUT、CD、C51~C54:電容
C31~C34:等效電容
CLK:時脈信號
GSL:共同源極線
ISP1~ISP4:介電層
IV1~IV4:反向器
N1~N5、M1~M5:端點
NP1~NP5:裸露部
P1~P4:時脈信號
PP1~PP10:突出部
R51、R52、R53:電阻
SSL:記憶串選擇線
T1~T10、TI1~TI8、M51~M55、MP1、MB1~MB5:電晶體
VCC、VB:基準電壓
VOUT:輸出電壓
VSS:參考接地端
WL、WL1~WLN、WL(n)~WL(n+7):字元線
WL1~WL8:字元線
WLP1~WLP5:導電板
WR1~WR8:傳輸導線
圖1繪示本發明一實施例的電容串結構的示意圖。
圖2繪示本發明一實施例的電容串結構的示意圖。
圖3A至圖3C分別繪示本發明實施例的電容串結構的不同實施方式的示意圖。
圖4繪示本發明一實施例的電子裝置的示意圖。
圖5A至5E繪示本發明實施例的多個電子裝置的示意圖。
圖6繪示本發明一實施例的記憶體裝置的示意圖。
100:記憶體裝置
C1~C8:電容
GSL:共同源極線
SSL:記憶串選擇線
WL1~WL8:字元線
Claims (15)
- 一種電容串結構,包括:多個導電板,設置在一記憶體裝置中,該些導電板相互堆疊,分別形成該記憶體裝置中的多條字元線,其中該些導電板中相鄰的二者間形成一電容,其中該些導電板中,多個第一導電板具有相互重疊的多個第一突出部,多個第二導電板具有相互重疊的多個第二突出部,該些第一突出部與該些第二突出部不相重疊。
- 如請求項1所述的電容串結構,更包括:多個介電層,分別與該些導電板交錯設置。
- 如請求項1所述的電容串結構,更包括:一第一傳輸導線,電性連接至該些第一導電板的該些第一突出部;以及一第二傳輸導線,電性連接至該些第二導電板的該些第二突出部。
- 如請求項1所述的電容串結構,其中該些第一導電板彼此不直接相鄰,該些第二導電板彼此不直接相鄰。
- 如請求項4所述的電容串結構,其中各該第一導電板與各該第二導電板間更包括至少一第三導電板。
- 一種電子裝置,包括:一核心電路;以及 多個第一電容,形成一電容串結構以耦接至該核心電路,該電容串結構由多個導電板形成,該些導電板設置在一記憶體裝置中,該些導電板相互堆疊,分別形成該記憶體裝置中的多條字元線,其中該些導電板中相鄰的二者間形成各該第一電容,其中該些導電板中,多個第一導電板具有相互重疊的多個第一突出部,多個第二導電板具有相互重疊的多個第二突出部,該些第一突出部與該些第二突出部不相重疊。
- 如請求項6所述的電子裝置,其中該電容串結構更包括:一第一傳輸導線,電性連接至該些第一導電板的該些第一突出部;以及一第二傳輸導線,電性連接至該些第二導電板的該些第二突出部。
- 如請求項6所述的電子裝置,其中該些第一導電板不直接相鄰,該些第二導電板不直接相鄰。
- 如請求項6所述的電子裝置,其中該電子裝置為電荷泵電路、電壓調整器、電壓升壓器或時間延遲器。
- 一種記憶體裝置,包括:多條字元線,各該字元線耦接至多個記憶胞,該些字元線分別由多個導電板所形成,該些導電板形成一電容串結構;以及 一電荷泵電路,耦接至該電容串結構,根據多個時脈信號以針對該電容結構中的多個第一電容進行電荷泵操作以產生一輸出電壓,其中在該些導電板中,多個第一導電板具有相互重疊的多個第一突出部,多個第二導電板具有相互重疊的多個第二突出部,該些第一突出部與該些第二突出部不相重疊。
- 如請求項10所述的記憶體裝置,其中該電容串結構更包括:一第一傳輸導線,電性連接至該些第一導電板的該些第一突出部;以及一第二傳輸導線,電性連接至該些第二導電板的該些第二突出部。
- 如請求項11所述的記憶體裝置,其中該些第一導電板不直接相鄰,該些第二導電板不直接相鄰。
- 如請求項10所述的記憶體裝置,其中該電荷泵電路包括:多個單元電路,其中該些單元電路相互串接,各該單元電路受控於一第二時脈信號及一第四時脈信號,或受控於一第一時脈信號及一第三時脈信號;以及 該些第一電容,其中各該第一電容的第一端接收該第二時脈信號、該第三時脈信號或參考接地電壓,各該電容的第二端耦接至對應的各該單元電路的輸出端。
- 如請求項13所述的記憶體裝置,其中各該單元電路包括:一第一電晶體,具有第一端接收一基準電壓或耦接至前級的單元電路輸出端,該第一電晶體的控制端耦接至各該單元電路的輸出端;一第二電晶體,具有第一端耦接至該第一電晶體的第一端,該第二電晶體的控制端耦接至該第一電晶體的第二端,該第二電晶體的第二端耦接至各該單元電路的輸出端;以及一第二電容,具有第一端接收該第四時脈信號,該第二電容的第二端耦接至該第二電晶體的控制端。
- 如請求項14所述的記憶體裝置,更包括:一記憶胞陣列,具有三維方式堆疊排列的該些記憶胞;以及一X驅動器,相鄰設置在該記憶胞陣列的一第一側邊,其中該電荷泵電路形成在該記憶胞陣列下,並與該電容串結構相耦接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111112177A TWI803265B (zh) | 2022-03-30 | 2022-03-30 | 電容串結構、記憶體裝置及電子裝置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111112177A TWI803265B (zh) | 2022-03-30 | 2022-03-30 | 電容串結構、記憶體裝置及電子裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI803265B true TWI803265B (zh) | 2023-05-21 |
TW202338811A TW202338811A (zh) | 2023-10-01 |
Family
ID=87424568
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111112177A TWI803265B (zh) | 2022-03-30 | 2022-03-30 | 電容串結構、記憶體裝置及電子裝置 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI803265B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7408807B2 (en) * | 2004-08-04 | 2008-08-05 | Micron Technology, Inc. | NAND string wordline delay reduction |
US9716137B1 (en) * | 2011-05-24 | 2017-07-25 | Macronix International Co., Ltd. | 3D capacitor with 3D memory |
-
2022
- 2022-03-30 TW TW111112177A patent/TWI803265B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7408807B2 (en) * | 2004-08-04 | 2008-08-05 | Micron Technology, Inc. | NAND string wordline delay reduction |
US10388720B2 (en) * | 2011-03-16 | 2019-08-20 | Macronix International Co., Ltd. | Capacitor with 3D NAND memory |
US9716137B1 (en) * | 2011-05-24 | 2017-07-25 | Macronix International Co., Ltd. | 3D capacitor with 3D memory |
Also Published As
Publication number | Publication date |
---|---|
TW202338811A (zh) | 2023-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW379327B (en) | Nonvolatile memory device having flash EEPROM cells | |
WO2011043402A1 (ja) | 半導体装置 | |
US10748620B2 (en) | Memory block select circuitry including voltage bootstrapping control | |
KR20090074798A (ko) | 메모리 어레이들에 대한 동적 워드라인 드라이버 및 디코더 | |
US8120413B2 (en) | Charge pump circuit | |
US9646708B2 (en) | Input/output interface circuits and methods for memory devices | |
US10404161B2 (en) | Methods and apparatus for generation of voltages | |
CN108431894B (zh) | 半导体存储装置 | |
TWI803265B (zh) | 電容串結構、記憶體裝置及電子裝置 | |
TWI520490B (zh) | 高電壓產生器及產生高電壓之方法 | |
KR100470888B1 (ko) | 비휘발성 반도체 기억 장치 | |
Lin et al. | New four-phase generation circuits for low-voltage charge pumps | |
CN116935913A (zh) | 电容串结构、存储器装置及电子装置 | |
JP5197704B2 (ja) | 半導体装置 | |
JP2011119798A (ja) | 半導体集積回路 | |
US11715502B2 (en) | Voltage generation circuits | |
US11056197B2 (en) | Charge pump and memory device including the same | |
JP2009164408A (ja) | 半導体集積回路 | |
JP4405530B2 (ja) | 電源回路 | |
Mohammad et al. | Switched positive/negative charge pump design using standard CMOS transistors | |
US9647536B2 (en) | High voltage generation using low voltage devices | |
US9847107B2 (en) | Electronic device and system that initializes logic circuits at different times by sequentially delaying a power up signal to a plurality of internal circuit blocks | |
JP2005141835A (ja) | 半導体集積回路装置 | |
US6831851B2 (en) | Mask ROM | |
KR20230138317A (ko) | 전압 생성기 및 이를 포함하는 메모리 장치 |