TWI797408B - 具有改善之跨溫度可靠度與讀取性能之記憶體 - Google Patents

具有改善之跨溫度可靠度與讀取性能之記憶體 Download PDF

Info

Publication number
TWI797408B
TWI797408B TW108148449A TW108148449A TWI797408B TW I797408 B TWI797408 B TW I797408B TW 108148449 A TW108148449 A TW 108148449A TW 108148449 A TW108148449 A TW 108148449A TW I797408 B TWI797408 B TW I797408B
Authority
TW
Taiwan
Prior art keywords
memory
temperature
memory cells
programming
temperature range
Prior art date
Application number
TW108148449A
Other languages
English (en)
Other versions
TW202042231A (zh
Inventor
譚華
靜勳 艾瑞克 伍
朱盈穎
楊惠
周波
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from PCT/CN2018/124807 external-priority patent/WO2020133199A1/en
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202042231A publication Critical patent/TW202042231A/zh
Application granted granted Critical
Publication of TWI797408B publication Critical patent/TWI797408B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5628Programming or writing circuits; Data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/021Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/10Test algorithms, e.g. memory scan [MScan] algorithms; Test patterns, e.g. checkerboard patterns 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/16Storage of analogue signals in digital stores using an arrangement comprising analogue/digital [A/D] converters, digital memories and digital/analogue [D/A] converters 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing

Abstract

一種記憶體裝置包括:一記憶體陣列,其包含記憶體胞;一溫度感測電路;及一記憶體控制單元,其可操作地耦合至該記憶體陣列。該記憶體控制單元包含一處理器。該處理器經組態以:自該溫度感測電路接收溫度資訊;當該溫度資訊指示一操作溫度在一第一溫度範圍內時,使用一第一臨限電壓分佈來起始用資料程式化該等記憶體胞;及當該溫度資訊指示該操作溫度在一第二溫度範圍內時,使用一第二臨限電壓分佈來起始用資料程式化該等記憶體胞。

Description

具有改善之跨溫度可靠度與讀取性能之記憶體
本申請案係關於記憶體裝置,且更特定言之係關於具有改善之跨溫度可靠度與讀取性能之記憶體裝置。
記憶體裝置通常被提供為電腦或其他電子裝置中之內部半導體積體電路。存在許多不同類型之記憶體,包含揮發性記憶體及非揮發性記憶體。揮發性記憶體可需要電力來維持資料,且包含隨機存取記憶體(RAM)、動態隨機存取記憶體(DRAM)及同步動態隨機存取記憶體(SDRAM)等等。非揮發性記憶體可藉由在未被供電時保留經儲存資料而提供持續資料,且可包含NAND快閃記憶體、NOR快閃記憶體、唯讀記憶體(ROM)、電可擦除可程式化ROM (EEPROM)、可擦除可程式化ROM (EPROM)及電阻可變記憶體,諸如相變隨機存取記憶體(PCRAM)、電阻式隨機存取記憶體(RRAM)及磁阻式隨機存取記憶體(MRAM)、3D XPointTM 記憶體,等等。
記憶體胞通常配置成一矩陣或一陣列。多個矩陣或陣列可組合至一記憶體裝置中,且多個裝置可經組合以形成一記憶體系統之一儲存卷,諸如一固態硬碟(SSD)、一通用快閃儲存(UFSTM )裝置、一多媒體卡(MMC)固態儲存裝置、一嵌入式MMC裝置(eMMCTM )等。
一記憶體系統可包含執行用於操作記憶體裝置或與外部系統介接之邏輯功能的一或多個處理器或其他記憶體控制器。記憶體矩陣或陣列可包含組織成若干實體頁之若干記憶體胞區塊。記憶體系統可自一主機接收與記憶體操作(諸如在記憶體裝置與主機之間傳送資料(例如,使用者資料及相關聯完整性資料,諸如錯誤資料及位址資料等)之讀取或寫入操作、自記憶體裝置擦除資料之擦除操作)相關聯之命令,或執行一或多個其他記憶體操作。
記憶體用作廣泛電子應用(包含例如個人電腦、可攜式記憶條、數位相機、蜂巢式電話、諸如MP3播放器之可攜式音樂播放器、電影播放器及其他電子裝置)之揮發性及非揮發性資料儲存器。記憶體胞可配置成陣列,其中該等陣列用於記憶體裝置中。
許多電子裝置包含數個主要組件:一主機處理器(例如,一中央處理單元(CPU)或其他主處理器);主記憶體(例如,一或多個揮發性或非揮發性記憶體裝置,諸如動態RAM (DRAM)、靜態RAM (SRAM)、行動或低功率雙倍資料速率同步DRAM (DDR SDRAM)等);及一儲存裝置(例如,非揮發性記憶體(NVM)裝置,諸如快閃記憶體、唯讀記憶體(ROM)、一SSD、一MMC或其他記憶卡結構或總成,或揮發性記憶體及非揮發性記憶體之組合等)。在特定實例中,電子裝置可包含一使用者介面(例如,一顯示器、觸控螢幕、鍵盤、一或多個按鈕等)、一圖形處理單元(GPU)、一電源管理電路(circuit)、一基頻處理器或一或多個收發器電路等。
在一實施例中,一種記憶體裝置包括:一記憶體陣列,其包含記憶體胞;一溫度感測電路;及一記憶體控制單元,其可操作地耦合至該記憶體陣列且包含一處理器,該處理器經組態以:自該溫度感測電路接收溫度資訊;當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用一第一臨限電壓分佈來起始用資料程式化該等記憶體胞;及當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用一第二臨限電壓分佈來起始用資料程式化該等記憶體胞。
在另一實施例中,一種操作一記憶體裝置之方法包括:接收一寫入操作之一指示以用資料程式化該記憶體裝置之一記憶體陣列之記憶體胞;在該記憶體裝置處接收溫度資訊;及當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用一第一臨限電壓分佈來用資料程式化該記憶體陣列之記憶體胞,且當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用一第二臨限電壓分佈來用資料程式化該記憶體陣列之該等記憶體胞。
在另一實施例中,一種非暫時性電腦可讀儲存媒體包括指令,該等指令經組態以引起一記憶體裝置之一記憶體控制單元:接收一寫入操作之一指示以用資料程式化該記憶體裝置之一記憶體陣列之記憶體胞;在該記憶體裝置處接收溫度資訊;及當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用一第一臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞,且當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用一第二臨限電壓分佈來用資料程式化該記憶體陣列之該等記憶體胞。
記憶體裝置(尤其是NVM裝置,諸如NAND快閃記憶體裝置等)可包含多階記憶體胞陣列。為了程式化多階記憶體胞,一記憶體頁緩衝器儲存有待寫入至記憶體胞之值。在不應引起記憶體胞之臨限電壓超過一多階記憶體胞之一目標程式化資料狀態之最低臨限電壓的一電壓位準,將一第一程式化脈衝施加至記憶體胞之控制閘極。接著,可執行一讀取操作以驗證胞所程式化至之臨限位準。若胞未程式化至所要臨限電壓,則施加一額外程式化脈衝(視情況包含一更高電壓或更長長度脈衝)且重新檢查臨限電壓。重複此程序直至讀取操作確認記憶體胞被程式化至所要臨限電壓。
圖1繪示包含一主機105及一記憶體裝置110之一例示性系統100。主機105可包含一主機處理器、一中央處理單元,或一或多個其他裝置、處理器或控制器。記憶體裝置110可包含一通用快閃儲存(UFS)裝置、一嵌入式MMC (eMMCTM )裝置或一或多個其他記憶體裝置。主機105及記憶體裝置110可使用一通信介面(I/F) 115 (例如,一雙向並列或串列通信介面)進行通信。
在一實例中,記憶體裝置110可包含一UFS裝置,且通信介面115可包含一串列雙向介面,諸如在一或多個電子裝置工程聯合委員會(JEDEC)標準(例如,JEDEC標準D223D (JESD223D),通常稱為JEDEC UFS主機控制器介面(UFSHCI) 3.0等)中所定義。在另一實例中,記憶體裝置110可包含一eMMCTM 裝置,且通信介面115可包含若干並列雙向資料線(例如,DAT[7:0])及一或多個命令線,諸如在一或多個JEDEC標準(例如,JEDEC標準D84-B51 (JESD84-A51),通常稱為JEDEC eMMC標準5.1等)中所定義。在其他實例中,取決於主機105及記憶體裝置110,記憶體裝置110可包含一或多個其他記憶體裝置,或通信介面115可包含一或多個其他介面。所識別之標準僅被提供為其中可利用所描述方法及結構之例示性環境;但此等標準及結構可用於在所識別之標準(或任何實際或提議標準)之外之多種環境中。
主機105及記憶體裝置110之各者可包含:若干接收器或驅動器電路,其等經組態以經由通信介面115發送或接收信號;或介面電路(諸如資料控制單元、取樣電路或其他中間電路),其等經組態以處理待經由通信介面115傳達之資料或以其他方式處理自通信介面115接收之資料,以供主機105、記憶體裝置110或一或多個其他電路或裝置使用。
記憶體裝置110可包含一記憶體陣列(例如,一或多個記憶體胞陣列,諸如一NAND快閃記憶體陣列或一或多個其他記憶體陣列)、一記憶體控制單元及在特定實例中記憶體陣列與記憶體控制單元之間之一介面電路。在特定實例中,記憶體陣列可包含若干記憶體晶粒,各記憶體晶粒具有與記憶體控制單元分離之控制邏輯。記憶體控制單元可包含一特定應用積體電路(ASIC)、一場可程式化閘陣列(FPGA)或經配置或經程式化以管理至記憶體陣列、來自記憶體陣列或在記憶體陣列內之資料傳送或操作的一或多個其他處理電路。
圖2展示根據本文中所描述之一些實例之呈一記憶體裝置200 (例如,圖1中之記憶體裝置110)之形式的一設備之一方塊圖,其包含具有整合於相同積體電路(IC)晶片中之混合記憶體胞類型的非揮發性記憶體胞。記憶體裝置200可包含含有記憶體胞210及285之一記憶體陣列(或多個記憶體陣列) 201。在記憶體裝置200之實體結構中,記憶體胞210及285可垂直地(例如,彼此堆疊)配置於記憶體裝置200之一基板(例如,包含記憶體裝置200之一IC晶片之一半導體基板)上方。記憶體胞210及285可包含非揮發性胞。記憶體胞210及285可具有不同非揮發性記憶體胞類型。例如,記憶體胞210可包含浮動閘極記憶體胞、電荷捕獲記憶體胞或其他類型之非揮發性記憶體胞。記憶體胞285可包含鐵電記憶體胞、相變記憶體胞、電阻式記憶體胞、傳導橋記憶體胞及自旋轉移力矩磁性隨機存取記憶體(STT-MRAM)胞或其他類型之非揮發性記憶體胞。
如圖2中所展示,記憶體胞210及285可配置成區塊(記憶體胞區塊),諸如區塊290及291。區塊290及291之各者可包含子區塊。例如,區塊290可包含子區塊2900 及290n ,且區塊291可包含子區塊2910 及291n 。子區塊2900 、290n 、2910 及291n 之各者可包含記憶體胞210及285之一組合。圖2展示具有兩個區塊290及291且在該等區塊之各者中具有兩個子區塊的記憶體裝置200作為一實例。記憶體裝置200可具有兩個以上區塊且在該等區塊之各者中具有兩個以上子區塊。
如圖2中所展示,記憶體裝置200可包含存取線(其可包含字線) 250及資料線(其可包含位元線) 270。存取線250可載送信號(例如,字線信號) WL0至WLm。資料線270可載送信號(例如,位元線信號) BL0至BLn。記憶體裝置200可使用存取線250來選擇性地存取區塊290及291之子區塊2900 、290n 、2910 及291n ,且使用資料線270來選擇性地與區塊290及291之記憶體胞210交換資訊(例如,資料)。
記憶體裝置200可包含一位址暫存器207以接收線(例如,位址線) 203上之位址資訊(例如,位址信號) ADDR。記憶體裝置200可包含可解碼來自位址暫存器207之位址資訊之列存取電路系統(circuitry) 208及行存取電路系統209。基於經解碼之位址資訊,記憶體裝置200可判定在一記憶體操作期間待存取區塊290及291之哪些子區塊之哪些記憶體胞210。記憶體裝置200可執行一讀取操作以讀取(例如,感測)記憶體胞210中之資訊(例如,先前儲存之資訊),或執行一寫入(例如,程式化)操作以將資訊儲存(例如,程式化)於記憶體胞210中。記憶體裝置200可使用與信號BL0至BLn相關聯之資料線270來提供待儲存於記憶體胞210中之資訊或獲得自記憶體胞210讀取(例如,感測)之資訊。記憶體裝置200亦可執行一擦除操作以自區塊290及291之一些或所有記憶體胞210擦除資訊。
記憶體裝置200可包含一記憶體控制單元218 (其可包含諸如一狀態機(例如,有限狀態機)、暫存器電路及其他組件之組件),記憶體控制單元218經組態以基於線204上之控制信號控制記憶體胞200之記憶體操作(例如,讀取、寫入及擦除操作)。線204上之控制信號之實例包含一或多個時脈信號及其他信號(例如,一晶片啟用信號CE#、一寫入啟用信號WE#)以指示記憶體裝置200可執行哪一操作(例如,讀取、寫入或擦除操作)。
記憶體裝置200可包含感測及緩衝電路系統220,感測及緩衝電路系統220可包含諸如感測放大器及頁緩衝電路(例如,資料鎖存器)之組件。感測及緩衝電路系統220可對來自行存取電路系統209之信號BL_SEL0至BL_SELn作出回應。感測及緩衝電路系統220可經組態以判定(例如,藉由感測)自區塊290及291之記憶體胞210讀取(例如,在一讀取操作期間)之資訊之值,且將資訊之值提供至線(例如,全域資料線) 275。感測及緩衝電路系統220亦可經組態以使用線275上之信號來基於線275上之信號之值(例如,電壓值) (例如,在一寫入操作期間)判定待儲存(例如,程式化)於區塊290及291之記憶體胞210中(例如,在一寫入操作期間)之資訊之值。
記憶體裝置200可包含輸入/輸出(I/O)電路系統217以在區塊290及291之記憶體胞210與線(例如,I/O線) 205之間交換資訊。線205上之信號DQ0至DQN可表示自區塊290及291之記憶體胞210讀取或儲存於區塊290及291之記憶體胞210中的資訊。線205可包含記憶體裝置200內之節點或記憶體裝置200可駐留之一封裝上之引腳(或焊料球)。記憶體裝置200外部之其他裝置(例如,一記憶體控制器、記憶體控制單元或一處理器)可透過線203、204及205與記憶體裝置200通信。
記憶體裝置200可接收一供應電壓,包含供應電壓Vcc及Vss。供應電壓Vss可在一接地電位(例如,具有大約零伏特之一值)操作。供應電壓Vcc可包含自一外部電源(諸如一電池或交流轉直流(AC-DC)轉換器電路系統)供應至記憶體裝置200之一外部電壓。
記憶體胞210之各者可個別地或共同地程式化至一個或若干程式化狀態。例如,單階胞(SLC)可表示兩個程式化狀態之一者(例如,1或0),其表示代表一個位元資料。然而,快閃記憶體胞亦可表示兩個以上程式化狀態之一者,從而容許在不增加記憶體胞之數目之情況下製造更高密度之記憶體,此係因為各胞可表示一個以上二進位數字(例如,一個以上位元)。此等胞可被稱為多狀態記憶體胞、多數位胞或多階胞(MLC)。在特定實例中,MLC可指代每胞可儲存兩個資料位元(例如,四個程式化狀態之一者)之一記憶體胞,三階胞(TLC)可指代每胞可儲存三個資料位元(例如,八個程式化狀態之一者)之一記憶體胞,且四階胞(QLC)可每胞儲存四個資料位元。MLC在本文中在其更廣內容背景中用於指代每胞可儲存一個以上資料位元(即,可表示兩個以上程式化狀態)之任何記憶體胞。
在另一實例中,記憶體胞210之各者可經程式化以儲存表示多個位元之一值之資訊,諸如兩個位元之四個可能值「00」、「01」、「10」及「11」之一者,三個位元之八個可能值「000」、「001」、「010」、「011」、「100」、「101」、「110」及「111」之一者,或另一數目之多個位元之其他值之一者。具有儲存多個位元之能力之一胞有時被稱為多階胞(或多狀態胞)。
記憶體裝置200可包含一非揮發性記憶體裝置,使得當電源(例如,電壓Vcc、Vss或兩者)與記憶體裝置200斷開時,記憶體胞210及285可保留儲存於其上之資訊。例如,記憶體裝置200可為一快閃記憶體裝置,諸如一NAND快閃(例如,3維(3-D) NAND)記憶體裝置或一NOR快閃記憶體裝置,或另一種類之記憶體裝置,諸如一可變電阻記憶體裝置(例如,一相變記憶體裝置或一電阻式RAM (隨機存取記憶體)裝置)。一般技術者可認知,記憶體裝置200可包含圖2中未展示之其他組件以免使本文中所描述之實例實施例不清楚。
在記憶體裝置200中,記憶體胞210可經組態以儲存資訊(例如,使用者資料)。記憶體胞285可未經組態以永久地儲存諸如使用者資訊之資訊,但其等可在將資訊(例如,使用者資料)儲存於記憶體胞210中之一操作(例如,一寫入操作)期間藉由記憶體裝置200用作暫時儲存胞,以改善記憶體裝置200之操作。
圖3A展示根據本文中所描述之一些實例之圖2之記憶體裝置200之記憶體胞210及285之對應臨限電壓Vt0 至Vt7 之臨限電壓值範圍320至327之一實例。記憶體胞210及285之各者經組態以儲存一個以上資訊位元。圖3A展示用於經組態以儲存三個資訊位元(例如,位元B0、B1及B2)之記憶體胞之臨限電壓值範圍320至327之一實例。圖3A展示對應於三個位元之八個不同組合之八個位準(位準0 (L0)至位準7 (L7))。位準L0可稱為一擦除位準(例如,擦除狀態)。位準L0至L7之各者具有用於大量記憶體胞之一臨限電壓值範圍。其他數目個位元及位準可用於程式化中(例如,兩個位元用於四個位準,或四個位元用於十六個位準)。
臨限電壓Vt0 至Vt7 之各者具有在一對應臨限電壓值範圍內之一值(類比電壓值)。例如,臨限電壓Vt1 可為在臨限電壓值範圍321內之任何值(一正電壓值,以伏特為單位),且臨限電壓Vt7 可為在臨限電壓值範圍327內之任何值(一正電壓值,以伏特為單位)。
如圖3A中所展示,臨限電壓Vt0 至Vt7 之值可自在一最低值範圍(對應於位準L0之臨限電壓值範圍320)內之一值變為在一最高臨限電壓值範圍(對應於位準L7之臨限電壓值範圍327)內之一值。因此,在臨限電壓Vt0 至Vt7 之值當中,臨限電壓Vt7 之值最大。臨限電壓Vt0 至Vt7 之各者之值可用於表示三個資訊位元之一組合之一值(二進位值)。L0可被視為一擦除位準。
圖3B係展示根據本文中所描述之一些實例之三個位元B0、B1及B2之臨限電壓Vt0 至Vt7 (八個不同臨限電壓)及對應值(八個二進位值組合)之一例示性圖表(例如,一表)。例如,臨限電壓Vt0 至Vt7 之值(例如,以伏特為單位)可分別用於表示位元B0、B1及B2之值(二進位值) 000、001、010、011、100、101、110及111。作為一實例,圖3B展示以一循序順序(自一較低二進位值至一較高二進位值循序地)指派給(例如,映射至)位元B0、B1及B2之值(000至111)的臨限電壓Vt0 至Vt7 之值。然而,臨限電壓Vt0 至Vt7 之值可以任何順序(例如,非循序順序)指派給位元B0、B1及B2之值。基於圖3B中之圖表,在一寫入操作期間,一選定記憶體胞(圖2中之記憶體胞210及285之一者)之臨限電壓之目標值(類比值)係基於待儲存於該選定記憶體胞中之位元B0、B1及B2之值(二進位值)。例如,若具有二進位值「100」之三個位元(B0、B1及B2)待儲存於選定記憶體中,則記憶體裝置200可致使(例如,程式化)該選定記憶體胞之臨限電壓成為臨限電壓Vt4 之值(基於圖3B之圖表,「100」= Vt4 )。
返回至圖2中,記憶體控制單元218可將待程式化之一資料頁載入於感測及緩衝電路系統220中。由記憶體控制單元218執行之程式化演算法可以在一擦除循環中程式化待被寫為L0之記憶體胞開始。記憶體胞可一次被寫入一個記憶體頁或一次被寫入多個記憶體頁。可使用連續程式化遍次來用資料程式化記憶體胞。第一遍次可程式化待程式化為L1 (或Vt1 )之所有位元。可在繼續L2位元之前驗證所有L1位元之程式化或放置。對於無法驗證程式化至Vt1 之記憶體胞,記憶體控制器可嘗試將一增大的Vt1 放置於此等記憶體胞中。此Vt1 變化加上記憶體胞中之變動可產生圖3A中所展示之Vt1 之臨限電壓範圍。接著,透過放置L2至L7臨限位準進行胞中之臨限電壓之程式化或放置,以完成程式化記憶體胞。
圖4係藉由記憶體控制單元執行以將八個電壓臨限值放置於多階記憶體胞中的一記憶體程式化演算法之一程式化遍次之一繪示。位元B2、B1及B0中之使用者資料用於將記憶體胞程式化至八個位準。程式化演算法可包含一預讀操作409。使用程式化脈衝405及驗證操作407放置八個位準420至427。
圖5係與本發明之一些實例一致之具有一可放置臨限電壓之快閃記憶體裝置之部分之一實例之一繪示。此處,一字線DAC 501接收一數位信號且將其轉換為施加至一待程式化胞之字線之一類比斜坡電壓信號。字線電壓斜坡亦饋送至一頁緩衝器DAC 502,頁緩衝器DAC 502連接至一頁緩衝器503。頁緩衝器耦合至一感測放大器504,該感測放大器經設計以偵測電流是否在NAND快閃記憶體串中流動,此指示已達到用於快閃記憶體胞505之臨限電壓。頁緩衝器503在被寫入時儲存胞505之目標臨限值,或在被讀取或驗證時可用於鎖存快閃記憶體胞505之經觀察臨限值。一比較器比較儲存於頁緩衝器503中之值與自頁緩衝器DAC 502接收之值,而使頁緩衝器能夠將一資料值讀取或寫入至快閃記憶體胞505。
一記憶體系統之一個性能目標係跨所有操作條件之一致性能與高可靠度。循序讀取操作尤其如此。一循序讀取係針對循序位址,且操作與針對隨機位址之一隨機讀取操作相比返回具有一較大組塊大小(例如,128千位元組(KB)至512 KB)之一結果。一致性能之一個最具挑戰性的態樣係跨記憶體系統之整個壽命內之操作溫度範圍的高可靠度。例如,記憶體之所要操作溫度可自攝氏-25度(-25o C)至+85o C。一記憶體系統發生故障之原因之一係Vt分佈隨溫度變動而偏移。例如,圖4之Vt分佈(例如,位準420至427)之一或多者可偏移且引起分佈之間之重疊。此偏移可導致跨溫度操作範圍之讀取邊限(read margin)損失。
用於改善跨溫度範圍之性能之一方法係基於記憶體裝置之一經判定操作溫度改善讀取邊限。一記憶體胞之Vt偏移可能更有可能在操作溫度範圍之極端處發生。當偵測到操作溫度係一極端溫度時,用一精細Vt分佈程式化記憶體胞以改善讀取邊限。
圖6係操作一記憶體裝置之一方法600之一流程圖。在605,接收一寫入操作之一指示(例如,一記憶體命令)以用資料程式化記憶體裝置之一記憶體陣列之記憶體胞。在610,藉由記憶體裝置接收溫度資訊。在特定實例中,記憶體裝置自一分離裝置接收溫度資訊。在特定實例中,記憶體裝置包含一溫度感測器且記憶體裝置自該溫度感測器接收溫度資訊。
在615,當溫度資訊指示一第一溫度範圍時,記憶體裝置使用一第一臨限電壓分佈來用資料程式化記憶體胞,且當溫度資訊指示一第二溫度範圍時,使用一第二臨限電壓分佈來用資料程式化記憶體胞。第二臨限電壓分佈與第一臨限值分佈相比具有改善之讀取邊限。例如,在圖5中,記憶體裝置可包含一溫度感測電路506,溫度感測電路506輸出與在 -25o C至+85o C之範圍內之溫度成比例之一電壓。基於自溫度感測電路輸出之電壓,記憶體裝置之記憶體控制單元使用第一或第二臨限電壓分佈來起始記憶體胞之程式化。
如上文所說明,操作溫度可在一溫度下限TCOLD (例如, -25o C)至一溫度上限THOT (例如,+85o C)之範圍內。兩個中間溫度可被定義為TCOLD _FINE 及THOT _FINE ,其中TCOLD < TCOLD _FINE < THOT _FINE < THOT (例如TCOLD _FINE = -10o C,且THOT _FINE = +50o C)。此定義三個溫度範圍:一低範圍、一中間範圍及一高範圍。當操作溫度在TCOLD _FINE 至THOT _FINE 之中間範圍內時,記憶體控制單元正常以預設臨限電壓分佈起始記憶體胞之程式化。低範圍(TCOLD 至TCOLD _FINE )及高範圍(THOT _FINE 至THOT )可用於定義更極端的操作條件。當操作溫度在低範圍或高範圍內時,記憶體控制單元使用第二臨限電壓分佈起始程式化。
針對低範圍及高範圍使用第二臨限電壓分佈進行程式化與使用第一臨限值分佈進行預設程式化相比增加讀取邊限。為了增加讀取邊限,將一更精細修整用於程式化演算法。與用於程式化第一臨限電壓分佈之預設修整中之階躍數目相比,更精細修整程式化演算法可增加用於程式化記憶體胞之電壓階躍之數目。
返回至圖5,DAC 501之輸出可提供電壓階躍以程式化記憶體胞。更精細修整演算法可增加在程式化記憶體胞時使用之階躍之數目。例如,針對圖3之八個Vt實例,預設程式化演算法可在程式化記憶體胞時使用八個電壓階躍。更精細修整程式化演算法可將階躍之數目增加至十個至十五個電壓階躍。此容許一未使用電壓階躍在八個Vt之兩者或更多者之間,以增加相鄰程式化Vt之間之邊限。在一些實例中,自最低至最高之Vt範圍保持相同以滿足記憶體胞之規範(例如,一NAND胞程式化規範)。為了增加用於程式化記憶體胞之階躍之數目,可減小由DAC輸出之電壓階躍之大小,以在相同Vt範圍內包含更多階躍。
另外,與用於預設程式化演算法中之數目相比,更精細修整演算法可增加用於程式化記憶體胞之程式化脈衝之數目。當增加脈衝數目時,可減小用於程式化中之VBIAS 以減小程式化之熱電子效應。
用更精細修整演算法程式化記憶體胞將導致在分佈之Vt之間具有增加的邊限之一電壓分佈。增加的邊限將更能抵抗在極端溫度下之重疊。權衡是,當操作溫度在高範圍及低範圍內時,更精細修整演算法可能稍微降低寫入操作之性能,但讀取操作之性能將改善。
圖7繪示一例示性機器700之一方塊圖,本文中所論述之技術(例如,方法)之任一或多者可在機器700上例如針對極端操作溫度執行諸如所描述之更精細修整程式化操作。在替代實例中,機器700可操作為一獨立裝置或可連接(例如,網路連結)至其他機器。在一網路連結部署中,機器700可在伺服器-用戶端網路環境中以一伺服器機器、一用戶端機器或兩者之身份操作。在一實例中,機器700可在同級間(P2P) (或其他分佈式)網路環境中充當一同級機器。機器700可為一個人電腦(PC)、一平板PC、一機上盒(STB)、一個人數位助理(PDA)、一行動電話、一網路器具、一IoT裝置、汽車系統或能夠執行指定待藉由該機器採取之動作之指令(循序或以其他方式)的任何機器。此外,雖然僅繪示一單一機器,但術語「機器」亦應被理解為包含個別地或共同地執行一指令集(或多個指令集)以執行本文中所論述之方法之任一或多者的任何機器集合,諸如雲端運算、軟體即服務(SaaS)、其他電腦叢集組態。
如本文中所描述之實施例及實例可包含邏輯、組件、裝置、封裝或機構,或可藉由邏輯、組件、裝置、封裝或機構操作。電路系統係在包含硬體(例如,簡單電路、閘、邏輯等)之有形實體中實施之電路之一集合(例如,組)。電路系統成員可隨時間推移及潛在硬體可變性而靈活變化。電路系統包含可在操作時單獨地或組合地執行特定任務之部件。在一實例中,電路系統之硬體可不變地設計為實行一特定操作(例如,經硬接線)。在一實例中,電路系統之硬體可包含可變地連接之實體組件(例如,執行單元、電晶體、簡單電路等),包含經實體修改(例如,磁性地、電氣地可移動放置不變質量之粒子等)以編碼特定操作之指令的一電腦可讀媒體。在連接實體組件時,一硬體組成之基礎電性質例如自一絕緣體變為一導體,或反之亦然。指令使參與硬體(例如,執行單元或一載入機構)能夠經由可變連接建立硬體中之電路系統之部件,以在操作時實行特定任務之部分。因此,當裝置正在操作時,電腦可讀媒體通信地耦合至電路系統之其他組件。在一實例中,實體組件之任一者可在一個以上電路系統之一個以上部件中使用。例如,在操作下,執行單元可在一個時間點在一第一電路系統之一第一電路中使用,且可在一不同時間藉由第一電路系統中之一第二電路或藉由一第二電路系統中之一第三電路重用。
機器(例如,電腦系統) 700 (例如,圖1之主機105、記憶體裝置110等)可包含一處理裝置702 (例如,一硬體處理器、一中央處理單元(CPU)、一圖形處理單元(GPU)、一硬體處理器核心或其等之任何組合,諸如記憶體裝置110之一記憶體控制單元等)、一主記憶體704 (例如,唯讀記憶體(ROM)、快閃記憶體、動態隨機存取記憶體(DRAM) (諸如同步DRAM (SDRAM)或Rambus DRAM (RDRAM)等))、一靜態記憶體706 (例如,快閃記憶體、靜態隨機存取記憶體(SRAM)等),及一資料儲存系統718,其等之一些或全部可經由一互連連結(interlink) (例如,匯流排) 730彼此通信。
處理裝置702可表示一或多個通用處理裝置,諸如一微處理器、一中央處理單元或類似者。更特定言之,處理裝置702可為一複雜指令集運算(CISC)微處理器、精簡指令集運算(RISC)微處理器、超長指令字(VLIW)微處理器、或實施其他指令集之一處理器、或實施指令集之一組合之處理器。處理裝置702亦可為一或多個專用處理裝置,諸如一特定應用積體電路(ASIC)、一場可程式化閘陣列(FPGA)、一數位信號處理器(DSP)、網路處理器或類似者。處理裝置702可經組態以執行指令726而執行本文中所論述之操作及步驟。機器700可進一步包含一網路介面裝置708以經由一網路720進行通信。
資料儲存系統718可包含一機器可讀儲存媒體724 (亦稱為一電腦可讀媒體),體現本文中所描述之方法或功能之任一或多者的一或多個指令726集或軟體儲存於機器可讀儲存媒體724上。在藉由機器700執行指令726期間,指令726亦可完全或至少部分駐留在主記憶體704或處理裝置702內,主記憶體704及處理裝置702亦構成機器可讀儲存媒體。機器可讀儲存媒體724、資料儲存系統718或主記憶體704可對應於圖1之記憶體裝置110。在一項實施方案中,指令726包含用於實施對應於一程式化操作(例如,圖6之程式化操作)之功能性的指令711。
雖然機器可讀儲存媒體724在一例示性實施方案中被展示為一單一媒體,但術語「機器可讀儲存媒體」應被理解為包含儲存一或多個指令集之一單一媒體或多個媒體。術語「機器可讀儲存媒體」亦應被理解為包含能夠儲存或編碼一指令集以供機器執行且引起機器執行本發明之方法之任一或多者的任何媒體。因此,術語「機器可讀儲存媒體」應被理解為包含但不限於固態記憶體、光學媒體及磁性媒體。在一實例中,一密集機器可讀媒體包括具有具不變(例如,靜止)質量之複數個粒子之一機器可讀媒體。因此,密集機器可讀媒體並非暫時性傳播信號。密集機器可讀媒體之特定實例可包含:非揮發性記憶體,諸如半導體記憶體裝置(例如,電可程式化唯讀記憶體(EPROM)、電可擦除可程式化唯讀記憶體(EEPROM))及快閃記憶體裝置;磁碟,諸如內部硬碟及可移除磁碟;磁光碟;以及CD-ROM及DVD-ROM磁碟。
機器700可進一步包含一顯示單元、一字母數字輸入裝置(例如,一鍵盤)及一使用者介面(UI)導覽裝置(例如,一滑鼠)。在一實例中,顯示單元、輸入裝置或UI導覽裝置之一或多者可為一觸控螢幕顯示器。機器包括一信號產生裝置(例如,一揚聲器)或一或多個感測器,諸如一全球定位系統(GPS)感測器、羅盤、加速度計或一或多個其他感測器。機器700可包含一輸出控制器(諸如一串列(例如,通用串列匯流排(USB)、並列或其他有線或無線(例如,紅外線(IR)、近場通信(NFC)等)連接)以進行通信,或控制一或多個周邊裝置(例如,一印表机、讀卡器等)。
儲存於資料儲存裝置718上之指令726 (例如,軟體、程式、一作業系統(OS)等)或其他資料可藉由主記憶體704存取以供處理裝置702使用。主記憶體704 (例如,DRAM)通常為快速的但揮發性的,且因此為不同於資料儲存裝置718 (例如,一SSD) (其適於長期儲存,包含在處於一「關斷」狀態時)之一類型之儲存器。藉由一使用者或機器700使用之指令726或資料通常載入於主記憶體704中以供處理裝置702使用。當主記憶體704已滿時,可分配來自資料儲存裝置718之虛擬空間以補充主記憶體704;然而,因為資料儲存裝置718通常比主記憶體704慢,且寫入速度通常比讀取速度慢至少一半,所以使用虛擬記憶體可歸因於儲存裝置延時而極大地降低使用者體驗(與主記憶體704 (例如DRAM)相比)。此外,將資料儲存裝置718用於虛擬記憶體可極大地降低資料儲存裝置718之可用壽命。
與虛擬記憶體相比,虛擬記憶體壓縮(例如,LinuxTM 核心特徵「ZRAM」)使用記憶體之部分作為壓縮區塊儲存器以避免分頁至資料儲存裝置718。在壓縮區塊中進行分頁,直至必需將此資料寫入至資料儲存裝置718為止。虛擬記憶體壓縮增加主記憶體704之可用大小,同時減小對資料儲存裝置718之磨損。
針對行動電子裝置或行動儲存器最佳化之儲存裝置傳統上包含MMC固態儲存裝置(例如,微型安全數位(microSDTM )卡等)。MMC裝置包含與一主機(例如,一主機裝置)之若干並列介面(例如,8位元並列介面),且通常為可移除的且與主機分離之組件。相比之下,eMMCTM 裝置附接至一電路板且被視為主機之一組件,其具有可與基於串列ATATM (串列AT (先進技術)附接或SATA)之SSD裝置相媲美至讀取速度。然而,對行動裝置性能之需求不斷增加,以完全啟用虛擬或擴增實境裝置,利用不斷增長之網路速度等。回應於此需求,儲存裝置已自並列通信介面切換至串列通信介面。通用快閃儲存(UFS)裝置(包含控制器及韌體)使用具有專用讀取/寫入路徑之一低壓差動傳訊(LVDS)串列介面與一主機通信,從而進一步推進更大讀取/寫入速度。
進一步可在一網路720上使用一傳輸媒體經由網路介面裝置708利用若干傳送協定(例如,訊框中繼、網際網路協定(IP)、傳輸控制協定(TCP)、使用者資料報協定(UDP)、超文字傳送協定(HTTP)等)之任一者來傳輸或接收指令724。例示性通信網路可包含一區域網路(LAN)、一廣域網路(WAN)、一封包資料網路(例如,網際網路)、行動電話網路(例如,蜂巢式網路)、簡易老式電話(POTS)網路及無線資料網路(例如,電氣及電子工程師協會(IEEE) 802.11系列標準(稱為Wi-Fi® )、IEEE 802.16系列標準(稱為WiMax® ))、IEEE 802.15.4系列標準、同級間(P2P)網路等等。在一實例中,網路介面裝置708可包含一或多個實體插孔(jack) (例如,乙太網路、同軸或電話插孔)或一或多個天線以連接至網路720。在一實例中,網路介面裝置708可包含複數個天線以使用單輸入多輸出(SIMO)、多輸入多輸出(MIMO)或多輸入單輸出(MISO)技術之至少一者進行無線通信。術語「傳輸媒體」應被理解為包含能夠儲存、編碼或載送指令以供機器700執行之任何無形媒體,且包含數位或類比通信信號或其他無形媒體以促進此軟體之通信。
上文[實施方式]包含對隨附圖式之參考,該等隨附圖式形成[實施方式]之一部分。圖式以繪示方式展示其中可實踐本發明之特定實施例。此等實施例在本文中亦被稱為「實例」。此等實例可包含除所展示或描述之元件之外之元件。然而,本發明人亦預期其中僅提供所展示或描述之元件之實例。此外,本發明人亦預期使用關於一特定實例(或其一或多個態樣)或關於本文中所展示或描述之其他實例(或其一或多個態樣)所展示或描述之元件(或其一或多個態樣)之任何組合或排列的實例。
在本文件中,如專利文件中常見,術語「一」或「一個」用於包含一個或一個以上,其獨立於「至少一個」或「一或多個」之任何其他例項或用法。在本文件中,除非另有陳述,否則術語「或」用於指代非排他性,使得「A或B」可包含「A但沒有B」、「B但沒有A」及「A及B」,除非另有指示。在隨附發明申請專利範圍中,術語「包含」及「其中(in which)」用作各自術語「包括」及「其中(wherein)」之通俗(plain-English)等效詞。再者,在下文發明申請專利範圍中,術語「包含」及「包括」係開放式的。包含除在一請求項中在一系統、裝置、物件或程序之後列出之元件之外之元件的此一術語仍被視為落在該請求項之範疇內。此外,在下文發明申請專利範圍中,術語「第一」、「第二」及「第三」等僅用作標識,且並不意欲對其等物件施加數字要求。
在各項實例中,本文中所描述之組件、控制器、處理器、單元、引擎或表可尤其包含儲存於一實體裝置上之實體電路系統或韌體。如本文中所使用,「處理器」意謂任何類型之運算電路,諸如但不限於一微處理器、一微控制器、一圖形處理器、一數位信號處理器(DSP)或任何其他類型之處理器或處理電路,包含一群組之處理器或多核心裝置。
如本文中所使用,操作一記憶體胞包含自記憶體胞讀取、寫入至記憶體胞或擦除記憶體胞。將一記憶體胞置於一預期狀態之操作在本文中被稱為「程式化」,且可包含寫入至記憶體胞或自記憶體胞擦除兩者(例如,可將記憶體胞程式化至一擦除狀態)。
根據本發明之一或多項實施例,定位於一記憶體裝置內部或外部之一記憶體控制器(例如,一處理器、控制器、韌體等)能夠判定(例如,選擇、設定、調整、運算、改變、清除、傳達、調適、導出、定義、利用、修改、應用等)一定數量之磨損循環或一磨損狀態(例如,記錄磨損循環,在記憶體裝置之操作發生時對操作進行計數,追蹤其所起始之記憶體裝置之操作,評估對應於一磨損狀態之記憶體裝置特性等)。
根據本發明之一或多項實施例,一記憶體存取裝置可經組態以在每次記憶體操作時將磨損循環資訊提供至記憶體裝置。記憶體裝置控制電路系統(例如,控制邏輯)可經程式化以補償對應於磨損循環資訊之記憶體裝置性能變化。記憶體裝置可接收磨損循環資訊,且回應於磨損循環資訊而判定一或多個操作參數(例如,一值、特性)。
本文中所描述之方法實例可至少部分為機器、裝置或電腦實施的。一些實例可包含編碼有指令之可操作以組態一電子裝置而執行如上述實例中所描述之方法的一電腦可讀媒體、一裝置可讀媒體或一機器可讀媒體。此等方法之一實施方案可包含程式碼,諸如微程式碼、組合語言程式碼、一高階語言程式碼或類似者。此程式碼可包含用於執行各種方法之電腦可讀指令。程式碼可形成電腦程式產品之部分。此外,程式碼可諸如在執行期間或在其他時間有形地儲存於一或多個揮發性或非揮發性有形電腦可讀媒體上。此等有形電腦可讀媒體之實例可包含但不限於硬碟、可移除磁碟、可移除光碟(例如,光碟及數位視訊光碟)、盒式磁帶、記憶卡或條、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、固態硬碟(SSD)、通用快閃儲存(UFS)裝置、嵌入式MMC (eMMC)裝置及類似者。 額外描述及實例
實例1包含標的物(諸如一種記憶體裝置),其包括:一記憶體陣列,其包含記憶體胞;一溫度感測電路;及一記憶體控制單元,其可操作地耦合至該記憶體陣列且包含一處理器。該處理器經組態以:自該溫度感測電路接收溫度資訊;當該溫度資訊指示一第一溫度範圍時,使用一第一臨限電壓分佈來起始用資料程式化該等記憶體胞;及當該溫度資訊指示一第二溫度範圍時,使用一第二臨限電壓分佈來起始用資料程式化該等記憶體胞。
在實例2中,實例1之標的物視情況包含:該第一溫度範圍,其係一中間溫度範圍;及該第二溫度範圍,其包含具有高於該中間溫度範圍之溫度之一高溫度範圍及具有低於該中間溫度範圍之溫度之一低溫度範圍。該標的物視情況包含一處理器,該處理器經組態以:當該溫度資訊指示在該中間溫度範圍內之一操作溫度時,使用該第一臨限電壓分佈來起始用資料程式化該等記憶體胞;當該溫度資訊指示在該高溫度範圍內之一操作溫度時,使用該第二臨限電壓分佈來起始用資料程式化該等記憶體胞;及當該溫度資訊指示在該低溫度範圍內之一操作溫度時,使用該第二臨限電壓分佈或一第三臨限電壓分佈來起始用資料程式化該等記憶體胞。
在實例3中,實例1及2之一者或兩者之標的物視情況包含一處理器,該處理器經組態以:當該溫度資訊指示在該第一溫度範圍內之一操作溫度時,使用包含第一數目個電壓階躍之一程式化演算法來起始將該等記憶體胞程式化至第一數目個臨限電壓(Vt);及當該溫度資訊指示在該第二溫度範圍內之一操作溫度時,使用具有第二增加數目個電壓階躍之一程式化演算法來起始將該等記憶體胞程式化至該第一數目個Vt,其中該第二數目個電壓階躍之一或多個者未用於該程式化中。
在實例4中,實例1至3之一者或任何組合之標的物視情況包含:一數位轉類比轉換器(DAC)電路,其經組態以程式化一或多個記憶體胞之一臨限電壓;及一處理器,其經組態以當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用與當該溫度資訊指示該第一溫度範圍時相比數目增加之DAC階躍來起始程式化該一或多個記憶體胞。
在實例5中,實例4之標的物視情況包含一處理器,該處理器經組態以當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用與當該溫度資訊指示該操作溫度在該第一溫度範圍內時相比較小之該DAC電路之一階躍大小來起始程式化該一或多個記憶體胞。
在實例6中,實例1至5之一者或任何組合之標的物視情況包含一處理器,該處理器經組態以當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用與當該溫度資訊指示該操作溫度在該第一溫度範圍時相比數目增加之程式化脈衝來起始程式化該等記憶體胞。
在實例7中,實例1至6之一者或任何組合之標的物視情況包含一處理器,該處理器經組態以當使用該第二臨限電壓分佈進行程式化時,用與該第一臨限電壓分佈相比增加之臨限電壓之間的邊限來起始程式化該等記憶體胞。
實例8包含標的物(諸如一種包括用於控制一資料通信裝置之操作之動作的方法,或一種包含指令之電腦可讀儲存媒體,該等指令在藉由一運算裝置之處理電路系統執行時引起該運算裝置執行該等動作),或可視情況與態樣1至7之任一者組合以包含此標的物,該標的物包括:接收一寫入操作之一指示以用資料程式化該記憶體裝置之一記憶體陣列之記憶體胞;在該記憶體裝置處接收溫度資訊;及當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用一第一臨限電壓分佈來用資料程式化該記憶體陣列之記憶體胞,且當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用一第二臨限電壓分佈來用資料程式化該記憶體陣列之該等記憶體胞。
在實例9中,實例8之標的物視情況包含:判定該溫度資訊是否指示該記憶體陣列之一操作溫度在一高溫度範圍、中間溫度範圍或一低溫度範圍內;及當該操作溫度在該中間溫度範圍內時,使用該第一臨限電壓分佈來用資料程式化該等記憶體胞,當該操作溫度在該高溫度範圍內時,使用該第二臨限電壓分佈來用資料程式化該等記憶體胞,且當該操作溫度在該低溫度範圍內時,使用該第二臨限電壓分佈或一第三臨限電壓分佈來用資料程式化該等記憶體胞。
在實例10中,實例8及9之一者或兩者之標的物視情況包含:當該溫度資訊指示該操作溫度在該第一溫度範圍內時,使用包含第一數目個電壓階躍之一程式化演算法來將該等記憶體胞程式化至第一數目個臨限電壓(Vt);及當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用具有第二增加數目個電壓階躍之一程式化演算法來將該等記憶體胞程式化至該第一數目個Vt,其中該第二數目個電壓階躍之一或多者未用於該程式化中。
在實例11中,實例8至10之一者或任何組合之標的物視情況包含:針對該第一電壓分佈及該第二電壓分佈使用一數位轉類比轉換器(DAC)電路來程式化該等記憶體胞;及當該溫度資訊指示該操作溫度在該第二溫度範圍內時,增加用於程式化該等記憶體胞之DAC階躍之數目。
在實例12中,實例8至11之一者或任何組合之標的物視情況包含:針對該第二臨限電壓分佈,程式化該等記憶體胞包含:當該溫度資訊指示該操作溫度在該第二溫度範圍內時,減小該DAC電路之一階躍大小。
在實例13中,實例8至12之一者或任何組合之標的物視情況包含:針對該第二臨限電壓分佈,自用於程式化該第一臨限電壓分佈之程式化脈衝之數目增加用於程式化該等記憶體胞之程式化脈衝之數目。
在實例14中,實例8至13之一者或任何組合之標的物視情況包含:針對該第二臨限電壓分佈,程式化該等記憶體胞以具有與該第一臨限電壓分佈相比增加之臨限電壓之間的邊限。
實例15可包含標的物(或可視情況與實例1至14之一者或任何組合結合以包含此標的物),諸如一種包括指令之電腦可讀儲存媒體,該等指令經組態以引起一記憶體裝置之一記憶體控制單元執行包含以下各者動作:接收一寫入操作之一指示以用資料程式化該記憶體裝置之一記憶體陣列之記憶體胞;在該記憶體裝置處接收溫度資訊;及當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用一第一臨限電壓分佈來用資料程式化該記憶體陣列之記憶體胞,且當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用一第二臨限電壓分佈來用資料程式化該記憶體陣列之該等記憶體胞。
在實例16中,實例15之標的物視情況包含經組態以引起該記憶體控制單元進行以下動作之指令:判定該溫度資訊是否指示該記憶體陣列之一操作溫度在一高溫度範圍、中間溫度範圍或一低溫度範圍內;及當該操作溫度在該中間溫度範圍內時,使用該第一臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞,當該操作溫度在該高溫度範圍內時,使用該第二臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞,且當該操作溫度在該低溫度範圍內時,使用該第二臨限電壓分佈或一第三臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞。
在實例17中,實例15及16之一者或兩者之標的物視情況包含經組態以引起該記憶體控制單元進行以下動作之指令:當該溫度資訊指示在該第一溫度範圍內之一操作溫度時,使用包含第一數目個電壓階躍之一程式化演算法來將該等記憶體胞程式化至第一數目個臨限電壓(Vt);及當該溫度資訊指示在該第二溫度範圍內之一操作溫度時,使用具有第二增加數目個電壓階躍之一程式化演算法來將該等記憶體胞程式化至該第一數目個Vt,其中該第二數目個電壓階躍之一或多者未用於該程式化中。
在實例18中,實例15至17之一者或任何組合之標的物視情況包含經組態以引起該記憶體控制單元進行以下動作之指令:針對該第一電壓分佈及該第二電壓分佈,使用一數位轉類比轉換器(DAC)電路來起始程式化該記憶體陣列之該等記憶體胞;當該溫度資訊指示該操作溫度在該第二溫度範圍內時,與當該溫度資訊指示該操作溫度在該第一溫度範圍內時相比,增加用於程式化該等記憶體胞之DAC階躍之一數目。
在實例19中,實例15至18之一者或任何組合之標的物視情況包含經組態以引起該記憶體控制單元進行以下動作之指令:當該溫度資訊指示該操作溫度在該第二溫度範圍內時,與當該溫度資訊指示該操作溫度在該第一溫度範圍內時相比,增加用於程式化該等記憶體胞之程式化脈衝之數目。
在實例20中,實例15至19之一者或任何組合之標的物視情況包含經組態以引起該記憶體控制單元進行以下動作之指令:針對該第二臨限電壓分佈,使用與當程式化該第一臨限電壓分佈時相比增加之一電壓邊限來起始對程式化該等記憶體胞。
此等非限制性實例可以任何排列或組合來組合。上文描述意欲為闡釋性的且非限制性的。例如,上述實例(或其之一或多個態樣)可彼此組合使用。在審閱上文描述之後,可諸如藉由一般技術者使用其他實施例。提交時應理解其將不會用於說明或限制發明申請專利範圍之範疇或含義。再者,在上文[實施方式]中,可將各種特徵群組在一起以簡化本發明。此不應被解釋為一未主張之所揭示特徵對於任何請求項而言必不可少之意圖。實情係,發明標的物可在於少於一特定所揭示實施例之全部特徵。因此,下文發明申請專利範圍特此併入至[實施方式]中,其中各請求項獨立地作為一單獨實施例,且可預期此等實施例可以各種組合或排列彼此組合。本發明之範疇應參考隨附發明申請專利範圍以及此發明申請專利範圍所賦予之等效物之全範疇來判定。
100:系統 105:主機 110:記憶體裝置 115:通信介面(I/F) 200:記憶體裝置 201:記憶體陣列 203:線 204:線 205:線 207:位址暫存器 208:列存取電路系統 209:行存取電路系統 210:記憶體胞 217:輸入/輸出(I/O)電路系統 218:記憶體控制單元 220:感測及緩衝電路系統 250:存取線 270:資料線 275:線 285:記憶體胞 290:區塊 2900:子區塊 290n:子區塊 291:區塊 2910:子區塊 291n:子區塊 320至327:臨限電壓值範圍 405:程式化脈衝 407:驗證操作 409:預讀操作 420至427:位準 501:字線數位轉類比轉換器(DAC) 502:頁緩衝器數位轉類比轉換器(DAC) 503:頁緩衝器 505:快閃記憶體胞 506:溫度感測電路 605:接收寫入操作之指示以用資料程式化記憶體裝置之記憶體陣列之記憶體胞 610:藉由記憶體裝置接收溫度資訊 615:當溫度資訊指示第一溫度範圍時,記憶體裝置使用第一臨限電壓分佈來用資料程式化記憶體胞,且當溫度資訊指示第二溫度範圍時,使用第二臨限電壓分佈來用資料程式化記憶體胞 700:機器 702:處理裝置 704:主記憶體 706:靜態記憶體 708:網路介面裝置 711:指令 718:資料儲存系統/資料儲存裝置 720:網路 724:機器可讀儲存媒體 726:指令 730:互連連結 ADDR:位址資訊 B0:位元 B1:位元 B2:位元 BL0至BLn:信號 BL_SEL0至BL_SELn:信號 CE#:晶片啟用信號 DQ0至DQN:信號 L0至L7:位準0至位準7 Vcc:供應電壓 Vss:供應電壓 Vt0至Vt7:臨限電壓 WE#:寫入啟用信號 WL0至WLm:信號
在圖式(其等不一定按比例繪製)中,相似數字可在不同視圖中描述類似組件。具有不同字母后綴之類似數字可表示類似組件之不同例項。圖式以實例方式而非限制方式大體上繪示本文件中所論述之各項實施例。
圖1繪示包含一主機及一記憶體裝置之一例示性系統。
圖2係呈一記憶體裝置之形式之包含非揮發性記憶體胞的一設備之一方塊圖。
圖3A係記憶體胞之臨限電壓值分佈之一實例之一繪示。
圖3B係展示臨限電壓及對應位元值之一例示性圖表。
圖4係藉由一記憶體控制單元執行之一記憶體程式化演算法之一程式化遍次之一繪示。
圖5係具有一可放置(placeable)臨限電壓之快閃記憶體裝置之部分之一實例之一繪示。
圖6係操作一記憶體裝置之一方法之一實例之一流程圖。
圖7繪示根據本文中所描述之一些實例之一例示性機器之一方塊圖。
200:記憶體裝置
201:記憶體陣列
203:線
204:線
205:線
207:位址暫存器
208:列存取電路系統
209:行存取電路系統
210:記憶體胞
217:輸入/輸出(I/O)電路系統
218:記憶體控制單元
220:感測及緩衝電路系統
250:存取線
270:資料線
275:線
285:記憶體胞
290:區塊
2900:子區塊
290n:子區塊
291:區塊
2910:子區塊
291n:子區塊
ADDR:位址資訊
BL0至BLn:信號
BL_SEL0至BL_SELn:信號
CE#:晶片啟用信號
DQ0至DQN:信號
Vcc:供應電壓
Vss:供應電壓
WE#:寫入啟用信號
WL0至WLm:信號

Claims (20)

  1. 一種記憶體裝置,其包括:一記憶體陣列,其包含記憶體胞;一溫度感測電路;及一記憶體控制單元,其可操作地耦合至該記憶體陣列且包含一處理器,該處理器經組態以:自該溫度感測電路接收溫度資訊;當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用包含第一數目個電壓階躍(voltage steps)之一程式化演算法依據一第一臨限電壓分佈(threshold voltage distribution)來用資料起始該等記憶體胞之程式化;及當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用具有第二增加數目個電壓階躍之一程式化演算法依據一第二臨限電壓分佈來用資料起始該等記憶體胞之程式化,其中具有該第二臨限電壓分佈之該程式化藉由省略具有該第二增加數目個電壓階躍之該程式化演算法中之該第二數目個電壓階躍之一或多者,自該第一臨限電壓分佈增加經程式化臨限電壓(programmed threshold voltages)之間的讀取電壓邊限(read voltage margins)。
  2. 如請求項1之記憶體裝置,其中該第一溫度範圍係一中間溫度範圍,且該第二溫度範圍包含具有高於該中間溫度範圍之溫度之一高溫度範圍及低於該中間溫度範圍之溫 度之一低溫度範圍;及其中該處理器經組態以:當該溫度資訊指示在該中間溫度範圍內之一操作溫度時,使用該第一臨限電壓分佈來起始用資料程式化該等記憶體胞;當該溫度資訊指示在該高溫度範圍內之一操作溫度時,使用該第二臨限電壓分佈來起始用資料程式化該等記憶體胞;及當該溫度資訊指示在該低溫度範圍內之一操作溫度時,使用該第二臨限電壓分佈或一第三臨限電壓分佈來起始用資料程式化該等記憶體胞。
  3. 如請求項1之記憶體裝置,其中該處理器經組態以:當該溫度資訊指示在該第一溫度範圍內之一操作溫度時,使用包含該第一數目個電壓階躍之該程式化演算法來起始將該等記憶體胞程式化至第一數目個臨限電壓(Vt);及當該溫度資訊指示在該第二溫度範圍內之一操作溫度時,使用具有該第二增加數目個電壓階躍之該程式化演算法來起始將該等記憶體胞程式化至該第一數目個Vt,且該第二數目個電壓階躍之一或多者未用於(unused)具有該第二增加數目個電壓階躍之該程式化演算法中。
  4. 如請求項1之記憶體裝置,其包含:一數位轉類比轉換器(DAC)電路,其經組態以程式化一或多個記憶體胞之一臨限電壓;及其中該處理器經組態以當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用與當該溫度資訊指示該第一溫度範圍時相比數目增加之 DAC階躍來起始程式化該一或多個記憶體胞。
  5. 如請求項4之記憶體裝置,其中該處理器經組態以當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用與當該溫度資訊指示該操作溫度在該第一溫度範圍內時相比較小之該DAC電路之一階躍大小(step size)來起始程式化該一或多個記憶體胞。
  6. 如請求項1之記憶體裝置,其中該處理器經組態以當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用與當該溫度資訊指示該操作溫度在該第一溫度範圍時相比數目增加之程式化脈衝來起始程式化該等記憶體胞。
  7. 如請求項1之記憶體裝置,其中該第二臨限電壓分佈包含與該第一臨限電壓分佈相比增加之臨限電壓之間的邊限。
  8. 一種操作一記憶體裝置之方法,該方法包括:接收一寫入操作之一指示以用資料程式化該記憶體裝置之一記憶體陣列之記憶體胞;在該記憶體裝置處接收溫度資訊;及當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用包含第一數目個電壓階躍之一程式化演算法依據一第一臨限電壓分佈來用資料程式化該記憶體陣列之記憶體胞,且藉由當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用具有第二增加數目個電壓階躍之一程式化演 算法依據一第二臨限電壓分佈來用資料程式化該等記憶體胞陣列之該等記憶體胞,及省略具有該第二增加數目個電壓階躍之該程式化演算法中之該第二數目個電壓階躍之一或多者,而自該第一臨限電壓分佈增加經程式化臨限電壓之間的讀取電壓邊限。
  9. 如請求項8之方法,其包含:判定該溫度資訊是否指示該操作溫度在一高溫度範圍、中間溫度範圍或一低溫度範圍內;及其中程式化該等記憶體胞包含:當該操作溫度在該中間溫度範圍內時,使用該第一臨限電壓分佈來用資料程式化該等記憶體胞;當該操作溫度在該高溫度範圍內時,使用該第二臨限電壓分佈來用資料程式化該等記憶體胞;及當該操作溫度在該低溫度範圍內時,使用該第二臨限電壓分佈或一第三臨限電壓分佈來用資料程式化該等記憶體胞。
  10. 如請求項8之方法,其中程式化該等記憶體胞包含:當該溫度資訊指示該操作溫度在該第一溫度範圍內時,使用包含該第一數目個電壓階躍之該程式化演算法來將該等記憶體胞程式化至第一數目個臨限電壓(Vt);及當該溫度資訊指示該操作溫度在該第二溫度範圍內時,使用具有第二增加數目個電壓階躍之一程式化演算法來將該等記憶體胞程式化至該第一數目個Vt,其中該第二數目個電壓階躍之一或多者未用於具有該第二增加數目個電壓階躍之該程式化演算法中。
  11. 如請求項8之方法,其中程式化該等記憶體胞包含: 針對該第一電壓分佈及該第二電壓分佈使用一數位轉類比轉換器(DAC)電路來程式化該等記憶體胞;及當該溫度資訊指示該操作溫度在該第二溫度範圍內時,增加用於程式化該等記憶體胞之DAC階躍之一數目。
  12. 如請求項11之方法,其中程式化該等記憶體胞包含:當該溫度資訊指示該操作溫度在該第二溫度範圍內時,減小該DAC電路之一階躍大小。
  13. 如請求項8之方法,其中使用該第二臨限電壓分佈程式化該等記憶體胞包含:自用於程式化該第一臨限電壓分佈之程式化脈衝之數目增加用於程式化該等記憶體胞之程式化脈衝之數目。
  14. 如請求項8之方法,其中該第二臨限電壓分佈包含與該第一臨限電壓分佈相比增加之臨限電壓之間的邊限。
  15. 一種包括指令之非暫時性電腦可讀儲存媒體,該等指令經組態以引起一記憶體裝置之一記憶體控制單元:接收一寫入操作之一指示以用資料程式化該記憶體裝置之一記憶體陣列之記憶體胞;在該記憶體裝置處接收溫度資訊;及當該溫度資訊指示在一第一溫度範圍內之一操作溫度時,使用包含第一數目個電壓階躍之一程式化演算法依據一第一臨限電壓分佈來用資料 起始程式化該記憶體陣列之該等記憶體胞,且當該溫度資訊指示在一第二溫度範圍內之一操作溫度時,使用具有第二增加數目個電壓階躍之一程式化演算法依據一第二臨限電壓分佈來用資料程式化該記憶體陣列之該等記憶體胞,其中具有該第二臨限電壓分佈之該程式化藉由省略具有該第二增加數目個電壓階躍之該程式化演算法中之該第二數目個電壓階躍之一或多者,而自該第一臨限電壓分佈增加經程式化臨限電壓之間的讀取電壓邊限。
  16. 如請求項15之非暫時性電腦可讀儲存媒體,其包含經組態以引起該記憶體控制單元進行以下動作之指令:判定該溫度資訊是否指示該操作溫度在一高溫度範圍、中間溫度範圍或一低溫度範圍內;及當該操作溫度在該中間溫度範圍內時,使用該第一臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞;當該操作溫度在該高溫度範圍內時,使用該第二臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞;及當該操作溫度在該低溫度範圍內時,使用該第二臨限電壓分佈或一第三臨限電壓分佈來起始用資料程式化該記憶體陣列之該等記憶體胞。
  17. 如請求項15之非暫時性電腦可讀儲存媒體,其包含經組態以引起該記憶體控制單元進行以下動作之指令:當該溫度資訊指示在該第一溫度範圍內之一操作溫度時,使用包含該第一數目個電壓階躍之該程式化演算法來將該等記憶體胞程式化至第一 數目個臨限電壓(Vt);及當該溫度資訊指示在該第二溫度範圍內之一操作溫度時,使用具有該第二增加數目個電壓階躍之該程式化演算法來將該等記憶體胞程式化至該第一數目個Vt,其中該第二數目個電壓階躍之一或多者未用於具有該第二增加數目個電壓階躍之該程式化演算法中。
  18. 如請求項15之非暫時性電腦可讀儲存媒體,其包含經組態以引起該記憶體控制單元進行以下動作之指令:針對該第一電壓分佈及該第二電壓分佈,使用一數位轉類比轉換器(DAC)電路來起始程式化該記憶體陣列之該等記憶體胞;及當該溫度資訊指示該操作溫度在該第二溫度範圍內時,與當該溫度資訊指示該操作溫度在該第一溫度範圍內時相比增加用於程式化該等記憶體胞之DAC階躍之一數目。
  19. 如請求項15之非暫時性電腦可讀儲存媒體,其包含經組態以引起該記憶體控制單元進行以下動作之指令:當該溫度資訊指示該操作溫度在該第二溫度範圍內時,與當該溫度資訊指示該操作溫度在該第一溫度範圍內時相比增加用於程式化該等記憶體胞之程式化脈衝之數目。
  20. 如請求項15之非暫時性電腦可讀儲存媒體,其包含經組態以引起該記憶體控制單元進行以下動作之指令:針對該第二臨限電壓分佈,使用與當程式化該第一臨限電壓分佈時相比增加之一電壓邊限來起始程式化該等記憶體胞。
TW108148449A 2018-12-28 2019-12-30 具有改善之跨溫度可靠度與讀取性能之記憶體 TWI797408B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
WOPCT/CN2018/124807 2018-12-28
PCT/CN2018/124807 WO2020133199A1 (en) 2018-12-28 2018-12-28 Memory with improved cross temperature reliability and read performance
US201916484881A 2019-08-09 2019-08-09
US16/484,881 2019-08-09

Publications (2)

Publication Number Publication Date
TW202042231A TW202042231A (zh) 2020-11-16
TWI797408B true TWI797408B (zh) 2023-04-01

Family

ID=74201276

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108148449A TWI797408B (zh) 2018-12-28 2019-12-30 具有改善之跨溫度可靠度與讀取性能之記憶體

Country Status (2)

Country Link
US (1) US11670375B2 (zh)
TW (1) TWI797408B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI797408B (zh) 2018-12-28 2023-04-01 美商美光科技公司 具有改善之跨溫度可靠度與讀取性能之記憶體
KR20220019156A (ko) * 2020-08-06 2022-02-16 삼성전자주식회사 물리적 복제 방지 셀들을 포함하는 포함하는 보안 장치 및 그것의 동작 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090310408A1 (en) * 2008-06-13 2009-12-17 Samsung Electronics Co., Ltd. Memory system and method of accessing a semiconductor memory device
US7974146B2 (en) * 2008-12-19 2011-07-05 Micron Technology, Inc. Wordline temperature compensation
US9368212B1 (en) * 2015-03-26 2016-06-14 Micron Technology, Inc. Memory with temperature coefficient trimming
US10026483B1 (en) * 2017-06-28 2018-07-17 Western Digital Technologies, Inc. Program temperature aware data scrub

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4917767B2 (ja) 2005-07-01 2012-04-18 パナソニック株式会社 半導体記憶装置
US7593259B2 (en) 2006-09-13 2009-09-22 Mosaid Technologies Incorporated Flash multi-level threshold distribution scheme
US7817467B2 (en) 2007-09-07 2010-10-19 Micron Technology, Inc. Memory controller self-calibration for removing systemic influence
KR101184814B1 (ko) 2010-10-26 2012-09-20 에스케이하이닉스 주식회사 불휘발성 메모리 장치 및 이의 프로그램 방법
US8472274B2 (en) 2011-03-02 2013-06-25 Apple Inc. Using temperature sensors with a memory device
US8611157B2 (en) * 2011-12-22 2013-12-17 Sandisk Technologies Inc. Program temperature dependent read
US20130343125A1 (en) 2012-06-22 2013-12-26 Mosaid Technologies Incorporated Apparatus and methods for carrying out operations in a non-volatile memory cell having multiple memory states
US20150092488A1 (en) 2013-09-27 2015-04-02 Yogesh Wakchaure Flash memory system endurance improvement using temperature based nand settings
US10395728B2 (en) 2018-06-26 2019-08-27 Intel Corporation Demarcation voltage determination via write and read temperature stamps
TWI797408B (zh) 2018-12-28 2023-04-01 美商美光科技公司 具有改善之跨溫度可靠度與讀取性能之記憶體
EP3903312A4 (en) 2018-12-28 2022-08-24 Micron Technology, Inc. MEMORY WITH ENHANCED TEMPERATURE RELIABILITY AND CROSS READ PERFORMANCE

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090310408A1 (en) * 2008-06-13 2009-12-17 Samsung Electronics Co., Ltd. Memory system and method of accessing a semiconductor memory device
US7974146B2 (en) * 2008-12-19 2011-07-05 Micron Technology, Inc. Wordline temperature compensation
US9368212B1 (en) * 2015-03-26 2016-06-14 Micron Technology, Inc. Memory with temperature coefficient trimming
US10026483B1 (en) * 2017-06-28 2018-07-17 Western Digital Technologies, Inc. Program temperature aware data scrub

Also Published As

Publication number Publication date
TW202042231A (zh) 2020-11-16
US11670375B2 (en) 2023-06-06
US20210391013A1 (en) 2021-12-16

Similar Documents

Publication Publication Date Title
US11604607B2 (en) Reduce system active power based on memory usage patterns
CN113366571B (zh) 具有改进的跨温度可靠度与读取性能的存储器
CN112397118B (zh) 用于多个存储器阵列存储器空间的写入缓冲器实施方案
US10607693B2 (en) Misplacement mitigation algorithm
US11222692B2 (en) Reflow protection
US11495306B2 (en) Peak current management in a memory array
US11670375B2 (en) Memory with improved cross temperature reliability and read performance
US20230168835A1 (en) Fast purge on storage devices
US10614899B2 (en) Program progress monitoring in a memory array
US11380419B1 (en) Methods to limit power during stress test and other limited supplies environment
WO2022133787A1 (en) Dynamic read disturb management algorithm for flash-based memory