TWI792111B - 校準用於資料驅動器的電阻 - Google Patents

校準用於資料驅動器的電阻 Download PDF

Info

Publication number
TWI792111B
TWI792111B TW109142608A TW109142608A TWI792111B TW I792111 B TWI792111 B TW I792111B TW 109142608 A TW109142608 A TW 109142608A TW 109142608 A TW109142608 A TW 109142608A TW I792111 B TWI792111 B TW I792111B
Authority
TW
Taiwan
Prior art keywords
transistor
coupled
signal generator
circuit
signal
Prior art date
Application number
TW109142608A
Other languages
English (en)
Other versions
TW202139592A (zh
Inventor
妙 李
宋瑜
許傑
Original Assignee
美商高通公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商高通公司 filed Critical 美商高通公司
Publication of TW202139592A publication Critical patent/TW202139592A/zh
Application granted granted Critical
Publication of TWI792111B publication Critical patent/TWI792111B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4093Input/output [I/O] data interface arrangements, e.g. data buffers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/4508Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
    • H03F3/45139Complementary long tailed pairs having parallel inputs and being supplied in series
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • H03K17/6872Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0005Modifications of input or output impedance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • H03K19/018528Interface arrangements of complementary type, e.g. CMOS with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • H04L25/0274Arrangements for ensuring balanced coupling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0284Arrangements to ensure DC-balance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/453Controlling being realised by adding a replica circuit or by using one among multiple identical circuits as a replica circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45382Indexing scheme relating to differential amplifiers the AAC comprising common gate stages in the source circuit of the AAC before the common source coupling
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45384Indexing scheme relating to differential amplifiers the AAC comprising common gate stages in the source circuit of the AAC before the common source coupling in which the common gate stage being controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45398Indexing scheme relating to differential amplifiers the AAC comprising a voltage generating circuit as bias circuit for the AAC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45481Indexing scheme relating to differential amplifiers the CSC comprising only a direct connection to the supply voltage, no other components being present

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)
  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
  • Control Of El Displays (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

一種資料傳輸器包括:複數個平行驅動器片,該複數個平行驅動器片的一第一片具有一第一信號產生器電路,該第一信號產生器電路具有一第一電晶體,該第一電晶體耦接至一資料信號並與一第二電晶體串聯,該第二電晶體耦接至一第一偏壓信號;及一第一偏壓電路,其包括與一第一電流源串聯的一第三電晶體及一第四電晶體,該第一偏壓電路進一步包括一第一運算放大器(op amp),該第一運算放大器具有耦接至一第一參考電壓的一第一輸入及耦接在該第四電晶體與該第一電流源之間的一第二輸入,該第一運算放大器的一輸出經組態以提供該第一偏壓信號至該第二電晶體及至該第三電晶體。

Description

校準用於資料驅動器的電阻
本申請案主張於2019年12月6日申請之美國臨時專利申請案第62/944,835號之優先權,其揭露特此以全文引用方式併入本文中。
本申請案係關於傳輸器(TX)側類比前端(AFE)設計,具體地說,輸出驅動器實施方案。
現代微處理器在相對大的字組上操作。例如,習知地,一些處理器處理64位元字組。隨著處理器時脈速率增加的比過去更多,寬位元匯流排上的此類相對寬字組的路由變得有問題。在高傳輸速率,與寬位元匯流排上的分開跡線上的傳播關聯的必然性偏移可導致不可接收的位元錯誤率。此外,此類匯流排可能需要大量電力且對於設計可能是昂貴的。
已發展序列化器-解序列化器(SerDes)系統以促成資料字組的高速傳輸而沒有與高速寬位元匯流排關聯的偏移及失真問題。SerDes傳輸器將資料字組序列化至高速串列資料串流中。對應的SerDes接收器接收高速序列資料串流並將其解序列化至並列資料字組中。序列傳輸通常係差動的,且可包括嵌入式時脈。因此,可降低與高速寬位元資料匯流排關聯的偏移及失真問題。
電壓模式傳輸器藉由取決於待傳輸之位元的二進位值充電或放電輸出端子而傳輸輸出信號。為防止反射及其他非期望效應,電壓模式傳輸器可與耦接至輸出端子的傳輸線阻抗匹配。一些實例藉由從電壓模式傳輸器中的若干個可選擇片選擇而執行此阻抗匹配。各經選擇片促成輸出端子的充電及放電,而未選擇片對輸出端子顯示高阻抗。
在高速SerDes設計中,一些驅動器可以數位方式校準輸出電阻。單位片電阻係經設計的。運行數位迴路以判定使用多少的片數目。單位片電阻除以片數目以獲得,例如,50歐姆的匹配電阻。以此方式,片數目可在程序、電壓、溫度(PVT)角上變化。考慮「慢-慢-慢(slow-slow-slow)」(SSS)角,其可使用最大數目的片,因為在此角,單位片電阻係在其最大值。因此,將總片數目設定成大至足以容納預期角變化。在此類驅動器設計中,輸出電容可能係大的,因為片的數目大至足以涵蓋各預期角。在非常高速的SerDes設計中,帶寬可支配驅動器效能。此可將沉重負擔放在預驅動器設計上,其中預驅動器可能消耗大量電力,因為其發送信號至該等片之各者。
單元片電阻(Req)包括二個部件:p型金屬氧化物半導體(PMOS)/n型金屬氧化物半導體(NMOS) Ron電阻及實電阻。Req在PVT角上變化。片的數目係由校準迴路基於Req值決定。Req值越大,使用中的片數目越大。導因於大數目的片,輸出信號可能經歷大輸出電容。輸入信號(其等來自預驅動器)亦可看到大閘極電容。此全部可引起帶寬限制。
當使用四階脈衝振幅調變(PAM4)設計時,最高有效位元(MSB)資料及最低有效位元(LSB)資料可去至分開的驅動器片。且MSB片數目對LSB片數目的比率係2:1。在各PVT角,校準迴路給定不同的使用中片數目。數位校準迴路可能無法保證片可在PVT角上精確地分割成2:1的比率。因此,數位校準迴路可能有電阻匹配解析度損失。
根據一個實施方案,一種資料傳輸器包括:複數個平行驅動器片,該複數個平行驅動器片的一第一片具有一第一信號產生器電路,該第一信號產生器電路具有一第一電晶體,該第一電晶體耦接至一資料信號並與耦接至一第一偏壓信號的一第二電晶體串聯;及一第一偏壓電路,其包括與一第一電流源串聯的一第三電晶體及一第四電晶體,該第一偏壓電路進一步包括一第一運算放大器(op amp),該第一運算放大器具有耦接至一第一參考電壓的一第一輸入及耦接在該第四電晶體與該第一電流源之間的一第二輸入,該第一運算放大器的一輸出經組態以提供該第一偏壓信號至該第二電晶體及至該第三電晶體。
根據一個實施方案,一種用於操作一資料傳輸器電路的方法包括:在複數個驅動器片接收一差動資料信號;在一第一偏壓電路,將一第一驅動器片的一第一信號產生器電路的一輸出電阻維持在一第一電阻值,包括偏壓該第一信號產生器電路的一第一電晶體;及藉由該第一信號產生器電路將該差動資料信號驅動至一傳輸線上。
根據一個實施方案,一種半導體晶片包括:一驅動器電路,其包括複數個平行驅動器片,該複數個平行驅動器片的一第一片具有一第一信號產生器電路及一第二信號產生器電路;一第一偏壓電路,其複製該第一信號產生器電路,該第一偏壓電路耦接至該第一信號產生器電路的一第一p型金屬氧化物半導體(PMOS)電晶體並耦接至該第一信號產生器電路的一第二PMOS電晶體;及一第二偏壓電路,其複製該第二信號產生器電路,該第二偏壓電路耦接至該第二信號產生器電路的一第一n型金屬氧化物半導體(NMOS)電晶體並耦接至該第二信號產生器電路的一第二NMOS電晶體。
根據又另一實施方案,一種在一半導體晶片中的一資料傳輸器包括:複數個驅動器片,其等並聯耦接至一串列資料輸出,該等驅動器片的每一者包括:第一機構,其用於驅動一差動資料信號的一第一部份;及第二機構,其用於驅動該差動資料信號的一第二部分;及用於使該資料傳輸器的一輸出電阻與一傳輸線的一電阻匹配的機構,該匹配機構包括:一第一偏壓電路,其複製該第一機構的一第一部分,該第一偏壓電路耦接至該第一機構的該第一部分的一第一p型金屬氧化物半導體(PMOS)電晶體,並耦接至該第一機構的該第一部分的一第二PMOS電晶體;及一第二偏壓電路,其複製該第一機構的一第二部分,該第二偏壓電路耦接至該第一機構的該第二部分的一第一n型金屬氧化物半導體(NMOS)電晶體,並耦接至該第一機構的該第二部分的一第二NMOS電晶體。
根據本文描述的原理,用於資料傳輸器的驅動器電路經改善以維持跨製程、電壓、及溫度(PVT)角的一致效能。驅動器電路可使用在傳輸器(TX)側類比前端(AFE)設計中。可將各種調節方案用於SerDes系統。一個此類方案係使用四階脈衝振幅調變(PAM4)格式的56-Gb/s傳訊系統。與驅動器終端電阻上的傳統校準不同,本文描述獲得匹配電阻的一種類比技術。根據本文描述的一些原理,有效驅動器片的數目在PVT角上係固定的。此與有效驅動器片的數目受數位控制,使得在不同PVT角可啟動、導通、或選擇不同數目的驅動器片的其他方法相反。
在此實例中,驅動器片包括一個單元的用以執行驅動器功能的一組相同的平行硬體(電路)件。使用相關於圖1至圖5於本文描述之電路的一些實施方案的模擬經證實對PVT變化更強健、減輕輸出電容、以及在高速預驅動器緩衝設計中節省電力及佈局布線工作。
根據本文描述的一些原理,驅動器片設計使用類比方法以校準各片的Req電阻以提供驅動器輸出電阻的期望值(50歐姆,例如)。例如,資料傳輸器可包括複數個平行驅動器片。首先聚焦在一個片上,其具有四個不同的信號產生器電路–與差動信號的p部分關聯的二個信號產生器電路及與差動信號的n部分關聯的二個信號產生器電路。
信號產生器電路的第一者係使用多個電晶體及一電阻器實施。電晶體中的二者可係並聯的並耦接至接收輸入資料之電晶體的源極。並聯配置的二個電晶體可維持在其等的三極體區域中,而接收輸入資料的電晶體係根據輸入資料信號是否係數位1或數位0而導通及關斷。電阻器可與接收資料的電晶體串聯。
偏壓電路包括信號產生器電路中的該等電晶體的複製電晶體,且亦可包括電阻器的複製品。偏壓電路包括配置在回授迴路中的運算放大器(op amp),以將複製電晶體及電阻器的電阻維持在期望位準。可將複製電晶體的一者的閘極電壓提供為至並聯電晶體的一者的偏壓電壓。並聯電晶體的另一者可藉由使用從偏壓電路產生的另一偏壓電壓而維持在其之三極體區域中。
當然,其僅係包括在驅動片中的四個信號產生器電路的一者。不同信號產生器電路的各者可以相同或類似方式偏壓。結果係可將給定驅動器片的電阻維持在期望位準。共同地,平行驅動器片可各維持在期望電阻以提供與傳輸線之電阻匹配的驅動器輸出電阻。
一些實施方案的優點在於其等使用固定數目的驅動器片,且因此,可為給定傳輸協定選擇驅動器片的數目以提供最高有效位元與最低有效位元之間的期望比率。因此,可最小化或避免與導通或關斷一些該等片的數位路徑關聯的解析度損失。一些實施方案的另一優點在於可選擇驅動器片的數目以平衡期望帶寬及與驅動器片的數目關聯的寄生電容。
另一優點在於可選擇驅動器片的數目以降低系統中之預驅動器的尺寸或降低系統中之預驅動器上的負載。相反地,可能增加允許在一些PVT角操作之片的數目的一些系統可能非所欲地增加預驅動器上的負載或可能在設計階段需要更大的預驅動器以容納PVT角。
圖1係根據一個實施方案之實例資料傳輸及接收系統100的繪示。系統100包括序列化器105,該序列化器將資料接收為平行位元並將該資料輸出為串列位元。在此實例中,序列化器105將位元配置至二個串列串流中—用於最高有效位元(MSB)的串流及用於最低有效位元(LSB)的串流。MSB串流及LSB串流的使用可與PAM4關聯,雖然實施方案的範疇可包括任何調變技術,且因此可包括更多或更少來自序列化器105的串流。
系統100亦包括傳輸器110,該傳輸器本身包括預驅動器111、112及驅動器片113。預驅動器111、112將串列資料串流的信號位準昇高至比從序列化器105接收之位準更高但比由驅動器片113輸出之位準更低的第一位準。驅動器片113可包括並聯配置的複數個驅動器片。在圖1的實例中,MSB資料串流係從預驅動器111接收,且LSB資料串流係從預驅動器112接收。進一步在此實例中,與MSB串流關聯之平行資料片的數目係與LSB串流關聯之平行資料片之數目的二倍。2:1的比率可與PAM4關聯,雖然實施方案的範疇不限於任何特定調變技術,且因此,不同比率可使用在不同的應用中。
在一個實例中,與預驅動器111耦接之平行資料片的數目可包括十四,且與預驅動器112耦接之平行資料片的數目可包括七,從而提供2:1的比率。實施方案的範疇不限於任何數目的平行資料片。例如,另一實施方案可使用總共36個平行資料片或可使用總共45個平行資料片;然而,具有更多平行資料片的該等實施方案可包括更大的寄生電容並可使用更大的預驅動器111、112。各種其他傳輸器設計可包括適當數目的平行資料片以平衡解析度、帶寬、預驅動器尺寸、及其他有關因素。
傳輸器110具有與傳輸通道120之特性電阻匹配的終端電阻。實施方案的範疇不限於任何傳輸通道電阻,雖然在以下實例中,將傳輸通道電阻假設成50歐姆。因此,用於驅動器片的類比電阻設定技術經設計以設定驅動器片之各者,使得完整的並聯驅動器片組的共同輸出電阻係匹配的50歐姆。雖然未顯示於圖1中,本文描述的實施方案包括偏壓電路,諸如相關於圖4及圖5於下文描述的該等者,其等使用類比控制迴路以設定驅動器片113之各者的期望電阻。偏壓電路可建立成鄰近驅動器片113且在相同的半導體基材上。
傳輸器110將高速經序列化數位資料作為一系列高電壓值及低電壓值傳輸至傳輸通道120。在此實例中,信號係具有二個部分(Outp及Outn)的差動信號。
傳輸通道120提供在傳輸器110與接收器131之間的資料鏈路,該資料鏈路包括等化器130及解序列化器135。傳輸通道120可具現在任何適當結構中,例如,電纜、印刷電路板上的金屬跡線、連接封裝中之晶片的金屬導線、及類似者。在圖1中,傳輸通道120係顯示成傳輸線,以強調其與傳輸線的相似性,一般而言,包括具有特性電阻以及電阻-電容(RC)時間常數。
等化器130接收來自傳輸通道120的經傳輸資料信號並動作以重塑經接收資料信號,其中經接收資料信號可導因於傳輸線反射、RC衰減、或其他現象而失真。等化器130係由系統100使用以重塑數位信號,使得其以更接近地匹配在傳輸器110之輸出的信號的近似方形波形狀的形式從等化器130輸出。在藉由等化器130重塑之後,信號去至解序列化器135,之後串列高速資料變成平行低速輸出。
數位電路系統140可包括正反器或其他資料回復電路,以在資料信號出現在等化器130的資料輸出埠時擷取該資料信號的值。使用等化器電路132以重塑數位信號(包括施加適當增益)可在擷取資料信號時降低錯誤的風險。
圖2係根據一個實施方案之圖1及圖3至圖5之信號傳輸系統的一實例應用的繪示。圖2繪示在其中系統單晶片(SOC) 210係與記憶體晶片220通訊的系統200。SOC 210透過傳輸通道215與記憶體晶片220通訊。
SOC 210包括實施在晶片中的許多處理單元(未圖示)。處理單元可包括任何適當的計算裝置,其中實例包括移動電台數據機、多核心中央處理單元(CPU)、圖形處理單元(GPU)、數位信號處理器(DSP)、802.11x數據機、及/或類似者。在一些實例中,SOC 210係特別針對行動裝置(諸如智慧型手機)製造,使得核心係針對低電力消耗設計。然而,實施方案的範疇不限於任何特定的SOC架構。
在此實例中,記憶體晶片220包括用於使用在具有SOC 210之計算裝置中的任何適當記憶體晶片。實例包括靜態隨機存取記憶體(SRAM)晶片、動態隨機存取記憶體(DRAM)晶片、同步動態隨機存取記憶體(SDRAM)、及電可抹除可程式化唯讀記憶體(快閃記憶體)晶片,雖然實施方案的範疇不限於任何特定記憶體晶片。在寫入操作期間,記憶體晶片220透過傳輸通道215接收來自SOC 210的資料,且在記憶體晶片220的記憶體控制器接著將該資料儲存在記憶體晶片的記憶體單元中。在讀取操作期間,記憶體晶片220接收來自SOC 210之針對特定資料的讀取請求,且記憶體晶片220的記憶體控制器接著從記憶體晶片的各種記憶體單元存取資料,並透過傳輸通道215將資料的該等位元傳輸至SOC 210。
圖2的系統可包括顯示在圖1及圖3至圖5中之系統的實施方案。在一個實例中,圖2的系統200係根據一或多個DDR標準操作,其中記憶體晶片220係DDR SDRAM晶片。記憶體晶片220包括許多接收器電路,該等接收器電路經組態以透過各別傳輸通道215接收資料。預期會有許多接收器及許多傳輸器在記憶體晶片220,所以將傳輸器及接收器共同顯示在TX/RX電路224。傳輸器電路的每一者如相關於圖1及圖3至圖5於上文所描述般地操作,包括具有如相關於圖8之方法800所描述般地操作的經偏壓控制驅動器片。個別傳輸通道215的每一者與圖1的傳輸通道120相同或相似,包括具有特性電阻及頻率響應。
類似地,SOC 210亦具有許多接收器電路,該等接收器電路經組態以透過各別傳輸通道215接收資料。SOC 210的傳輸器及接收器在此實例中共同顯示成TX/RX電路212。接收器電路的每一者如相關於圖1於上文描述般地操作。此外,在TX/RX電路212及224之各者中的傳輸器電路可具有類似於圖1之傳輸器電路110的結構。
圖3顯示根據一個實施方案的實例驅動器300。驅動器300包許多片301至303,其中詳細地顯示片303的電路系統。應理解其他片301至302將以類似方式實施。根據本實例,片301至303的數目可固定在,例如,21。在一個實例中,片301至303的數目經設定成可除以三,使得用於MSB資料之片的數目可係用於LSB資料之片的數目的二倍。
在一些實施方案中,將單位片電阻固定成特定值,例如,1KOhm。其經設計成在PVT角上不改變。因此,片數目亦固定的,例如,21。繼續實例,並聯配置21個片,其中各片具有1 KOhm的輸出電阻,將驅動器結構300的輸出電阻提供在約50歐姆,以匹配通道120的傳輸線電阻。
驅動器片303包括四個信號產生電路310、320、330、340。信號產生電路310及320與差動信號的p部分關聯,而信號產生電路330、340與差動信號的n部分關聯。首先考慮信號產生電路310,其包括電晶體311至313及電阻器314。通過電晶體311至313的電阻佔單元電阻值的約20至30百分比。電阻器314的電阻佔單元電阻的剩餘電阻。然而,實施方案的範疇不限於來自特定組件的任何特定電阻貢獻,由於不同設計可使用不同的電阻貢獻以容納導因於PVT之來自組件之各者的預期變化。
信號產生電路310包括p型金屬氧化物半導體(PMOS)裝置(亦即,電晶體311至313)。類似地,信號產生電路330亦包括PMOS裝置。相反地,信號產生電路320包括n型金屬氧化物半導體(NMOS)裝置(亦即,電晶體321至323),信號產生電路340亦如此。雖然詳細地描述信號產生電路310及320,應瞭解信號產生電路330、340分別與信號產生電路310及320類似地實施及操作。
電晶體313及323接收來自預驅動器之差動信號的p部分(inp)。當inp係低時,電晶體313導通且電晶體323關斷,其將提供outp的信號輸出拉高。當inp係高時,電晶體323導通且電晶體313關斷,從而將輸出outp焊墊拉低。結果係輸出信號outp係在期望信號位準。信號產生器電路330、340根據差動信號的n部分類似地運作。
偏壓信號Vpres/Vnres係透過類比校準迴路產生,以適應性地調諧電晶體311、321、331、341的Ron電阻。意圖使電晶體311、321、331、341在三極體區域中。但是,導因於先進製程的有限餘量,可能難以保證此類裝置在各種PVT角上會在三極體區域中。因此,圖3的設計包括其亦在三極體區域中操作的平行電晶體312、322、332、342。平行電晶體312、322、332、342係由偏壓信號Vpcorner/Vncorner控制。偏壓信號Vpres/Vnres及Vpcorner/Vncorner係由相關於圖4及圖5更詳細地描述的偏壓電路產生。
圖4繪示根據一個實施方案調適的偏壓電路400。在此實例中,電晶體401係電晶體311、331的複製品。電晶體402係電晶體312、332的複製品。電晶體403係電晶體313、333的複製品。類似地,電阻器404係電阻器314、324的複製品。在此實例中,當電晶體或電阻器係另一電晶體或電阻器的複製品時,其係使用相同半導體基材上的相同製程建立並建立成相同規格。導因於不同地影響半導體基材的不同部分的製程變異而可能有一些不同,雖然預期電晶體及電阻器與係複製品的其等實質相同。因此,預期在操作期間,其等應在電壓及溫度範圍上經歷類似變化。
換言之,電晶體401至403及電阻器404的配置經設計以成為信號產生電路310、330的複製品。偏壓電路400的類比調諧迴路產生用以調諧信號產生電路310、330之單元電阻Req的Vpres/Vpcorner信號。
運算放大器406係以其之反相輸出接收參考電壓Vref1的狀態配置。在圖4的實例中,參考電壓Vref1係導因於由電流源411產生的電流而藉由電阻器410上的電壓降產生。由於另一方式將包括使用帶隙參考電壓或其他適當的電壓源,實施方案的範疇不限於產生參考電壓Vref1的任何特定技術。運算放大器406的另一輸入耦接在電阻器404及電流源405之間,且在該節點的電壓表示導因於電阻器404、電晶體403、及由電晶體401、402提供的並聯電阻的電壓降。此一電壓降意圖複製歸因於信號產生電路310中的電晶體311至313及電阻器314的電壓降,且該電壓降亦歸因於信號產生電路330中的電晶體331至333及電阻器334。
由運算放大器406的配置提供的回授迴路導致來自電晶體401至403及電阻器404的電壓降等於參考電壓Vref1。隨著偏壓電壓Vpres增加,其導致電晶體401的電阻增加,且隨著Vpres減少,其導致電晶體401的電阻減少。此導致歸因於電晶體401至403及電阻器404的電壓降在PVT角上保持恆定。將偏壓電壓Vpres提供至行為相同的電晶體311、331。換言之,隨著偏壓電壓Vpres增加,電晶體311及331的電阻增加,且隨著Vpres減少,電晶體311及331的電阻減少。以此方式,偏壓電壓Vpres導致信號產生電路310及信號產生電路320二者的電阻亦在PVT角上保持恆定。
如上文所提出的,難以在所有的或實質所有的預期PVT角上將電晶體401保持在三極體區域內。然而,電晶體401及402的組合並聯電阻在可調整以提供偏壓電壓Vpres的可靠輸出的範圍內係所欲的。因此,電晶體402係根據電晶體407、電阻器408、及電流源409選擇,使得電晶體402在所有的預期PVT角上保持在其三極體區域中。因此,電晶體407係電晶體402的複製品,且其亦閘極耦接至電晶體402。在穩態操作期間,預期電晶體407保持在其三極體區域中,從而導致電晶體402亦在其三極體區域內操作。因為電晶體402係電晶體312、322的複製品,偏壓電壓Vpcorner將電晶體312、322保持在其等的三極體區域中。
應注意本實例提供電阻及電流的特定值。應瞭解此類值僅提供為實例,且其他實施方案可依需要將不同的值用於電阻及電流以將驅動器片維持在期望電阻。
圖5繪示根據一個實施方案調適的偏壓電路500。在此實例中,電晶體501係電晶體321、341的複製品。電晶體502係電晶體322、342的複製品,且電阻器504係電阻器324、344的複製品。電晶體503係電晶體323、343的複製品。換言之,電晶體501至503及電阻器504的配置經設計以成為信號產生電路320、340的複製品。偏壓電路500的類比調諧迴路產生用以調諧信號產生電路320、340之單元電阻Req的Vnres/Vncorner信號。
運算放大器506係以其之反相輸出接收參考電壓Vref2的狀態配置,該參考電壓在圖5的實例中係藉由電流源510與電阻器511之間的電壓降產生。然而,類似於圖4的偏壓電路,參考電壓可以任何適當方式產生,包括由帶隙參考產生器產生。
運算放大器506的另一輸出耦接在電流源505與電阻器504之間,且該節點與接地之間的電壓差表示可歸因於信號產生電路320中的電阻器324、電晶體323、及並聯電阻321、322的電壓差,且亦表示歸因於信號產生電路340中之電阻器324、電晶體343、及平行電晶體341、342的電壓差。
由運算放大器506的配置提供的回授迴路導致在電流源505與電阻器504之間的節點的電壓等於參考電壓Vref2。此導致歸因於電阻器504、電晶體503、及平行電晶體501、502的電壓在PVT角上保持穩定。將偏壓電壓Vnres提供至行為相同的電晶體321、341。因此,隨著偏壓電壓Vnres減少,電晶體321、341的電阻增加,且隨著偏壓電壓Vnres增加,電晶體321、341的電阻減少。以此方式,偏壓電壓Vnres導致信號產生電路320、340的電阻在PVT角上保持恆定。
現在考慮偏壓電壓Vncorner,其係由在電流源509與電阻器508之間的節點的電壓產生的閘極電壓。電晶體507係電晶體502的複製品,且因為其等接收相同的閘極電壓,其等二者在PVT角上保持在三極體區域中。亦將偏壓電壓Vncorner施加至電晶體322、342的閘極,以亦將電晶體322、342保持在其等的三極體區域中。正如圖4,本實例提供電阻及電流的特定值。然而,此等值僅用作實例,且其他實施方案可依需要將不同的值用於電阻及電流以將驅動器片維持在期望電阻。
因此,使用圖4及圖5的偏壓電路400、500,通過採用運算放大器的回授系統,將信號產生電路310、320、330、340的等效輸出電阻校準至預設電阻,例如在此處約1000歐姆。具體地說,在不同條件下,若信號產生電路310、320、330、340的單位電阻開始改變,顯示在圖4及圖5中的回授迴路使用Vnres/Vncorner及Vpres/Vpcorner偏壓電壓調整其等所連接之電晶體裝置的電阻,以將單位電阻保持在期望位準(例如,1000歐姆)。
如之前闡述的,在低電力供應及先進製程中,可能難以保證電晶體401、501在PVT角上停留在三極體區域中。但電晶體402、502經設計成在三極體區域中,其中其等的控制係以如圖4及圖5所示的方式產生。因為電晶體402、502平行於電晶體401、501,總等效電阻在PVT角上係可控制的。
圖6繪示在一個實施方案中隨時間通過的Vpres/Vnres信號。圖7繪示在一個實施方案中隨時間通過的Vpcorner/Vncorner信號。如圖所示,其等在此實例場景中維持實質穩定,其係慢-慢-慢(SSS) PVT角,諸如可能導因於低電壓及高溫而經歷。因為電壓Vpres(約360 mV)高於電壓Vpcorner(約270 mV),電晶體401的電阻大於電晶體402的電阻。然而,由於仍在三極體區域中之電晶體402的較低電阻補償歸因於電晶體401的較大電阻,歸因於電晶體401、402的並聯電阻係相對低的。同樣地,Vncorner(約570 mV)在此角稍微大於Vnres(約450 mV),所以在其之三極體區域中之電晶體502的低電阻補償歸因於電晶體501的較大電阻。
圖8係根據一個實施方案之實例方法800的繪示。方法800可由圖3至圖5的驅動器300及偏壓電路400、500執行。驅動器可包括各具有設定電阻的複數個片,使得在並聯時驅動器片匹配傳輸線的阻抗。
在動作810,在複數個驅動器片接收差動資料信號。實例顯示於圖3中,其中驅動器300包括驅動器片301至303。差動資料信號具有p部分(inp)及n部分(inn)。驅動器片301至303之各者接收差動信號,該差動信號係施加至不同驅動器片之各者中的電晶體的閘極。例如,圖3顯示驅動器片303在電晶體313、323的閘極接收inp並在電晶體333、343的閘極接收inn。各種其他驅動器片301至302類似地操作。
在圖3的實例中,當inp係低時,電晶體313導通且電晶體323關斷,其拉高outp焊墊。當inn係低時,電晶體313關斷且電晶體323導通,其拉低outp焊墊。該信號係差動的,使得當inn係低時,inp係高,且反之亦然。進一步在圖3的實例中,當inn係低時,電晶體333導通且電晶體343關斷,其拉高outn焊墊。當inn係高時,電晶體333關斷且電晶體343導通,其拉低outn焊墊。
在動作820,偏壓電路將第一驅動器片的第一信號產生器電路的輸出電阻維持在第一電阻值。在某個實例中,此可導致驅動器的輸出電阻與傳輸線的電阻匹配。考慮圖3的實例,動作820可包括偏壓信號產生電路310、330的電晶體311及331。偏壓電晶體311、331可操作以將信號產生電路的輸出電阻維持在設定電阻(例如,1000歐姆)以匹配傳輸線的電阻(50歐姆)。電晶體311、331係由信號Vpres偏壓,該信號係由圖4的偏壓電路400產生,如上文所描述的。
在動作820的另一態樣中,其可包括偏壓電晶體321、341以使信號產生電路320、340的電阻維持設定電阻。電晶體321、341係由信號Vnres偏壓,該信號係由圖5的偏壓電路500產生,如上文所描述的。
動作820亦可包括調整與第一電晶體並聯之電晶體的閘極電壓。例如,在圖3的實例中,電晶體312、332平行於電晶體311、331。電晶體312、332係藉由偏壓電壓Vpcorner維持在三極體區域中,如相關於圖4於上文描述的。同樣地,在圖3的實例中,電晶體322、342平行於電晶體321、341,並藉由偏壓電壓Vncorner維持在三極體區域中。偏壓電壓Vncorner係如相關於圖5於上文所描述地產生。
動作820可包括將偏壓電壓施加至多片驅動器之各片中的信號產生器電路。
在動作830,藉由信號產生器電路將差動信號驅動至傳輸線上。首先考慮信號產生器電路310,當p部分係高時,其驅動差動信號的p部分。當p部分係低時,信號產生器電路320驅動差動信號的p部分。當n部分係高時,信號產生器電路330驅動差動信號的n部分,且當n部分係低時,信號產生器電路340驅動差動信號的n部分。
進一步在圖3的實例中,驅動器片301至303係並聯配置,使得其等的輸出焊墊亦並聯配置以一起產生outp及outn。因此,驅動器電路的輸出電阻等效於並聯的片300至303。
實施方案的範疇不限於圖8所示的動作。更確切地說,各種實施方案可加入、省略、重配置、或修改動作。例如,動作820係使用類比控制迴路執行,所以其連續地執行而非序列地在動作810之後或動作830之前執行。此外,由於多位元信號在裝置的正常操作期間傳輸,動作810及830可重複地執行。
由於本技術領域中具有通常知識者現在將理解並取決於手邊的特定應用,可在本揭露的材料、設備、組態、及裝置的使用方法中或對本揭露的材料、設備、組態、及裝置的使用方法進行許多修改、替換、及變化,而不脫離其精神及範疇。有鑑於此,由於本文所說明及描述之具體實施方案僅係本揭露的一些實例,本揭露之範疇不應限制在該等實施方案的範疇,而是應與下文隨附之申請專利範圍的範疇及其等的功能等效性完全相稱。
100:資料傳輸及接收系統 105:序列化器 110:傳輸器 111:預驅動器 112:預驅動器 113:驅動器片 120:傳輸通道 130:等化器 131:接收器 132:等化器電路 135:解序列化器 140:數位電路系統;數位區塊 200:系統 210:系統單晶片(SOC) 212:TX/RX電路 215:傳輸通道 220:記憶體晶片 224:TX/RX電路 300:驅動器 301:片 302:片 303:片 310:信號產生電路 311:電晶體 312:電晶體 313:電晶體 314:電阻器 320:信號產生電路 321:電晶體 322:電晶體 323:電晶體 324:電阻器 330:信號產生電路 331:電晶體 332:電晶體 333:電晶體 334:電阻器 340:信號產生電路 341:電晶體 342:電晶體 343:電晶體 344:電阻器 400:偏壓電路 401:電晶體 402:電晶體 403:電晶體 404:電阻器 405:電流源 406:運算放大器 407:電晶體 408:電阻器 409:電流源 410:電阻器 411:電流源 500:偏壓電路 501:電晶體 502:電晶體 503:電晶體 504:電阻器 505:電流源 506:運算放大器 507:電晶體 508:電阻器 509:電流源 510:電流源 511:電阻器 800:方法 810:動作 820:動作 830:動作 inn:n部分 inp:p部分 outn:部分 outp:部分 Vncorner:偏壓信號 Vnres:偏壓信號 Vpcorner:偏壓信號 Vpres:偏壓信號 vref1:參考電壓 vref2:參考電壓
圖1根據一個實施方案之實例資料傳輸及接收電路的繪示。 圖2係根據一個實施方案之包括多個如圖1之資料傳輸及接收電路的實例晶片至晶片資料移轉架構的繪示。 圖3係根據一個實施方案之具有多個驅動器片的實例驅動器的繪示,其中該等驅動器片的一者顯示電路結構。 圖4係根據一個實施方案之實例偏壓電路的繪示。 圖5係根據一個實施方案之另一實例偏壓電路的繪示。 圖6係根據一個實施方案之實例偏壓電壓位準的繪示。 圖7係根據一個實施方案之實例偏壓電壓位準的繪示。 圖8係根據一個實施方案之操作資料傳輸器及偏壓電路(諸如相關於圖1至圖5所討論之該等者)之實例方法的繪示。
100:資料傳輸及接收系統
105:序列化器
110:傳輸器
111:預驅動器
112:預驅動器
113:驅動器片
120:傳輸通道
130:等化器
131:接收器
135:解序列化器
140:數位電路系統;數位區塊

Claims (29)

  1. 一種資料傳輸器,其包含:複數個平行驅動器片,該複數個平行驅動器片的一第一片具有一第一信號產生器電路,該第一信號產生器電路具有一第一電晶體,該第一電晶體耦接至一資料信號並與一第二電晶體串聯,該第二電晶體耦接至一第一偏壓信號;及一第一偏壓電路,其包括與一第一電流源串聯的一第三電晶體及一第四電晶體,該第一偏壓電路進一步包括一第一運算放大器(op amp),該第一運算放大器具有耦接至一第一參考電壓的一第一輸入及耦接在該第四電晶體及該第一電流源之間的一第二輸入,該第一運算放大器的一輸出經組態以將該第一偏壓信號提供至該第二電晶體及至該第三電晶體,且該第一偏壓電路進一步包含與該第三電晶體並聯的一第五電晶體,該第五電晶體的一閘極耦接至一第二電流源;其中該第一片進一步包含耦接至該第五電晶體之該閘極的一第六電晶體。
  2. 如請求項1之資料傳輸器,其中該第五電晶體包含該第六電晶體的一複製品。
  3. 如請求項1之資料傳輸器,其中該第一電晶體及該第二電晶體包含p型金屬氧化物半導體(PMOS)電晶體。
  4. 請求項1之資料傳輸器,其中該第三電晶體包含該第二電晶體的一複製品。
  5. 如請求項1之資料傳輸器,其中該第四電晶體包含該第一電晶體的一複製品。
  6. 如請求項1之資料傳輸器,其中該第一片進一步包括:一第二信號產生器;及一第二偏壓電路,其包括與一第二電流源串聯的一第五電晶體及一第六電晶體,該第二偏壓電路進一步包括耦接至一第二參考電壓並耦接在該第六電晶體與該第二電流源之間的一第二運算放大器,該第二運算放大器的一輸出經組態以提供一第二偏壓信號至該第二信號產生器。
  7. 如請求項6之資料傳輸器,其中該第二信號產生器包含複數個n型金屬氧化物半導體(NMOS)電晶體。
  8. 如請求項6之資料傳輸器,其中該第一片進一步包含一第二信號產生器電路、一第三信號產生器電路、及一第四信號產生器電路。
  9. 如請求項8之資料傳輸器,其中該第一信號產生器電路及該第二信號產生器電路經組態以產生該資料信號的一n部分,且其中該第三信號產生器電路及該第四信號產生器電路經組態以產生該資料信號的一p部分。
  10. 一種用於操作一資料傳輸器電路之方法,該方法包含:在複數個驅動器片接收一差動資料信號;在一第一偏壓電路,將一第一驅動器片的一第一信號產生器電路的一輸出電阻維持至一第一電阻值,包括偏壓該第一信號產生器電路的一第一電晶體以及調整與該第一電晶體並聯的一第二電晶體的一閘極電壓,以在一三極體區域中操作該第二電晶體;及 藉由該第一信號產生器電路將該差動資料信號驅動至一傳輸線上。
  11. 如請求項10之方法,其中偏壓該第一電晶體包含:根據包括該第一電晶體的一複製品的一回授迴路調整該第一電晶體的一閘極電壓。
  12. 如請求項10之方法,其進一步包含:調整該閘極電壓以在該三極體區域中操作一第三電晶體,其中該第三電晶體係設置在該第一偏壓電路內且係該第二電晶體的一複製品。
  13. 如請求項10之方法,其進一步包含:在一第二偏壓電路,使該第一驅動器片的一第二信號產生器電路的一輸出電阻與該第一電阻值匹配,包括偏壓該第二信號產生器電路的一第二電晶體,其中該第一信號產生器電路包含複數個p型金屬氧化物半導體(PMOS)裝置,且其中該第二信號產生器電路包含複數個n型金屬氧化物半導體(NMOS)裝置。
  14. 如請求項13之方法,其中該第一信號產生器電路與該差動資料信號的一p部分關聯,且其中該第二信號產生器電路與該差動資料信號的一n部分關聯。
  15. 如請求項13之方法,其進一步包含:使該資料傳輸器電路的一輸出電阻與該傳輸線的一電阻匹配。
  16. 一種半導體晶片,其包含:一驅動器電路,其包括複數個平行驅動器片,該複數個平行驅動器片的一第一片具有一第一信號產生器電路用於驅動一差動資料信號的 一第一部份及一第二信號產生器電路用於驅動該差動資料信號的一第二部分;一第一偏壓電路,其複製該第一信號產生器電路,該第一偏壓電路耦接至該第一信號產生器電路的一第一p型金屬氧化物半導體(PMOS)電晶體並耦接至該第一信號產生器電路的一第二PMOS電晶體;及一第二偏壓電路,其複製該第二信號產生器電路,該第二偏壓電路耦接至該第二信號產生器電路的一第一n型金屬氧化物半導體(NMOS)電晶體並耦接至該第二信號產生器電路的一第二NMOS電晶體。
  17. 如請求項16之半導體晶片,其中該第一偏壓電路耦接至該第一PMOS電晶體的一第一閘極並耦接至該第二PMOS電晶體的一第二閘極。
  18. 如請求項16之半導體晶片,其中該第二偏壓電路耦接至該第一NMOS電晶體的一第一閘極並耦接至該第二NMOS電晶體的一第二閘極。
  19. 如請求項16之半導體晶片,其中該第一偏壓電路包含:一運算放大器(op amp),其在一第一輸入耦接至一參考電壓並在一第二輸入耦接至該第一偏壓電路的一回授,該運算放大器的一輸出經閘極耦接至該第一PMOS電晶體。
  20. 如請求項16之半導體晶片,其中該第二偏壓電路包含:一運算放大器(op amp),其在一第一輸入耦接至一參考電壓並在一第二輸入耦接至該第二偏壓電路的一回授,該運算放大器的一輸出經閘極耦接至該第一NMOS電晶體。
  21. 一種在一半導體晶片中的資料傳輸器,該資料傳輸器包含:複數個驅動器片,其等並聯耦接至一串列資料輸出,該等驅動器片的每一者包括:第一機構,其用於驅動一差動資料信號的一第一部份;及第二機構,其用於驅動該差動資料信號的一第二部分;及用於使該資料傳輸器的一輸出電阻與一傳輸線的一電阻匹配的機構,該匹配機構包括:一第一偏壓電路,其複製該第一機構的一第一部分,該第一偏壓電路耦接至該第一機構的該第一部分的一第一p型金屬氧化物半導體(PMOS)電晶體,並耦接至該第一機構的該第一部分的一第二PMOS電晶體;及一第二偏壓電路,其複製該第一機構的一第二部分,該第二偏壓電路耦接至該第一機構的該第二部分的一第一n型金屬氧化物半導體(NMOS)電晶體,並耦接至該第一機構的該第二部分的一第二NMOS電晶體。
  22. 如請求項21之資料傳輸器,其中該第一機構的該第一部分在一輸出焊墊耦接至該第一機構的該第二部分。
  23. 如請求項21之資料傳輸器,其中該第一偏壓電路複製該第二機構的一第一部分,且其中該第二偏壓電路複製該第二機構的一第二部分。
  24. 如請求項21之資料傳輸器,其中該第一偏壓電路包含用於將該第一PMOS電晶體的一電阻值維持至一設定電阻值的機構。
  25. 如請求項21之資料傳輸器,其中該第一偏壓電路包含用於將該第二PMOS電晶體維持在一三極體區域中的機構。
  26. 如請求項21之資料傳輸器,其中該第二偏壓電路包含用於將該第一NMOS電晶體的一電阻值維持至一設定電阻值的機構。
  27. 如請求項21之資料傳輸器,其中該第二偏壓電路包含用於將該第二NMOS電晶體維持在一三極體區域中的機構。
  28. 如請求項21之資料傳輸器,其中該半導體晶片包含一系統單晶片(SOC)。
  29. 如請求項21之資料傳輸器,其中該半導體晶片包含一記憶體晶片。
TW109142608A 2019-12-06 2020-12-03 校準用於資料驅動器的電阻 TWI792111B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962944835P 2019-12-06 2019-12-06
US62/944,835 2019-12-06
US17/101,685 2020-11-23
US17/101,685 US11206012B2 (en) 2019-12-06 2020-11-23 Calibrating resistance for data drivers

Publications (2)

Publication Number Publication Date
TW202139592A TW202139592A (zh) 2021-10-16
TWI792111B true TWI792111B (zh) 2023-02-11

Family

ID=76210688

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109142608A TWI792111B (zh) 2019-12-06 2020-12-03 校準用於資料驅動器的電阻

Country Status (5)

Country Link
US (1) US11206012B2 (zh)
EP (1) EP4070454A1 (zh)
CN (1) CN114641928A (zh)
TW (1) TWI792111B (zh)
WO (1) WO2021113113A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11206012B2 (en) * 2019-12-06 2021-12-21 Qualcomm Incorporated Calibrating resistance for data drivers
TWI801016B (zh) * 2021-12-03 2023-05-01 瑞昱半導體股份有限公司 電壓模式發送機
US11863149B2 (en) * 2022-03-30 2024-01-02 Novatek Microelectronics Corp. Signal transmitter and impedance adjustment method thereof

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7071739B1 (en) * 2004-01-08 2006-07-04 National Semiconductor Corporation Termination sense-and-match differential driver
US7635990B1 (en) * 2008-07-18 2009-12-22 Xilinx, Inc. Methods and apparatus for implementing an output circuit
US8058924B1 (en) * 2009-01-29 2011-11-15 Xilinx, Inc. Method and apparatus for a process, voltage, and temperature variation tolerant semiconductor device
US20110309857A1 (en) * 2010-06-21 2011-12-22 Synopsys, Inc. Circuitry for matching the up and down impedances of a voltage-mode transmitter
TW201210198A (en) * 2010-08-31 2012-03-01 Novatek Microelectronics Corp Pre-driver and digital transmitter using the same
US20140035549A1 (en) * 2012-08-01 2014-02-06 Qualcomm Incorporated Multi-standard, automatic impedance controlled driver with supply regulation
US9160403B2 (en) * 2012-06-26 2015-10-13 Fujitsu Limited Signal transmission circuit, signal transmission system, and signal transmission method
US20180102797A1 (en) * 2016-08-03 2018-04-12 Xilinx, Inc. Impedance and swing control for voltage-mode driver

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2442443B8 (en) * 2010-10-15 2018-02-07 IMEC vzw Multi-channel biopotential signal acquisition systems
US9680497B2 (en) * 2014-03-26 2017-06-13 Syntropy Systems, Llc Conversion of a discrete-time quantized signal into a continuous-time, continuously variable signal
US8624668B2 (en) * 2011-07-12 2014-01-07 Analog Devices, Inc. Common-mode step response for autozero amplifiers
US9553569B1 (en) * 2015-02-04 2017-01-24 Inphi Corporation Low power buffer with dynamic gain control
TWI650959B (zh) * 2017-08-31 2019-02-11 瑞昱半導體股份有限公司 直流偏移校準電路及無線訊號收發器
US10728060B2 (en) * 2018-09-28 2020-07-28 Teletrx Co. Two-step feed-forward equalizer for voltage-mode transmitter architecture
US11329609B2 (en) * 2019-09-25 2022-05-10 Skyworks Solutions, Inc. Analog bias control of RF amplifiers
US11217299B2 (en) * 2019-11-15 2022-01-04 Electronics And Telecommunications Research Institute Device and method for calibrating reference voltage
US11206012B2 (en) * 2019-12-06 2021-12-21 Qualcomm Incorporated Calibrating resistance for data drivers
DE102020214873A1 (de) * 2019-12-30 2021-07-01 Hyundai Mobis Co., Ltd. Gerät und verfahren zur aufhebung des empfängereingangsoffsets in einem abstandserfassungssystem
US10963002B1 (en) * 2020-06-02 2021-03-30 Qualcomm Incorporated Clock generation architecture using a poly-phase filter with self-correction capability

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7071739B1 (en) * 2004-01-08 2006-07-04 National Semiconductor Corporation Termination sense-and-match differential driver
US7635990B1 (en) * 2008-07-18 2009-12-22 Xilinx, Inc. Methods and apparatus for implementing an output circuit
US8058924B1 (en) * 2009-01-29 2011-11-15 Xilinx, Inc. Method and apparatus for a process, voltage, and temperature variation tolerant semiconductor device
US20110309857A1 (en) * 2010-06-21 2011-12-22 Synopsys, Inc. Circuitry for matching the up and down impedances of a voltage-mode transmitter
TW201210198A (en) * 2010-08-31 2012-03-01 Novatek Microelectronics Corp Pre-driver and digital transmitter using the same
US9160403B2 (en) * 2012-06-26 2015-10-13 Fujitsu Limited Signal transmission circuit, signal transmission system, and signal transmission method
US20140035549A1 (en) * 2012-08-01 2014-02-06 Qualcomm Incorporated Multi-standard, automatic impedance controlled driver with supply regulation
US20180102797A1 (en) * 2016-08-03 2018-04-12 Xilinx, Inc. Impedance and swing control for voltage-mode driver

Also Published As

Publication number Publication date
WO2021113113A1 (en) 2021-06-10
TW202139592A (zh) 2021-10-16
US20210175875A1 (en) 2021-06-10
EP4070454A1 (en) 2022-10-12
CN114641928A (zh) 2022-06-17
US11206012B2 (en) 2021-12-21

Similar Documents

Publication Publication Date Title
TWI792111B (zh) 校準用於資料驅動器的電阻
US9118317B2 (en) Transmitter swing control circuit and method
US10785067B2 (en) Analog multiplexing scheme for decision feedback equalizers
US11196595B2 (en) PAM-4 calibration
KR102070619B1 (ko) 온다이 터미네이션 회로, 이를 포함하는 반도체 장치 및 온다이 터미네이션 방법
US11196418B1 (en) Calibration of transmitter output impedance and receiver termination impedance using a single reference pin
US20060226868A1 (en) Semiconductor device capable of controlling OCD and ODT circuits and control method used by the semiconductor device
US20190222444A1 (en) Multi-bias level generation and interpolation
US10644909B2 (en) Memory decision feedback equalizer bias level generation
KR20100029236A (ko) 입력/출력 버퍼에 대한 동적 임피던스 제어
US11335386B1 (en) Calibration circuit and semiconductor device including the same
US20190341089A1 (en) Voltage reference computations for memory decision feedback equalizers
KR20200115805A (ko) 공통 모드 오프셋을 보상하기 위한 수신기
TW201547206A (zh) 一種使用本體輸入技術的io和pvt校準電路
TW202139594A (zh) 用於維持連續時間線性等化器之增益的電路及方法
US7227376B2 (en) Dynamic impedance compensation circuit and method
US10665293B2 (en) Low power delay buffer between equalizer and high sensitivity slicer
US11410718B2 (en) Systems and methods for common gate input buffers
US10637692B2 (en) Memory decision feedback equalizer
US20230403040A1 (en) Transmitter circuit and operation method thereof
US20230080033A1 (en) Methods and circuits for slew-rate calibration