TWI769721B - 驅動系統 - Google Patents
驅動系統 Download PDFInfo
- Publication number
- TWI769721B TWI769721B TW110107358A TW110107358A TWI769721B TW I769721 B TWI769721 B TW I769721B TW 110107358 A TW110107358 A TW 110107358A TW 110107358 A TW110107358 A TW 110107358A TW I769721 B TWI769721 B TW I769721B
- Authority
- TW
- Taiwan
- Prior art keywords
- light
- voltage
- driving circuit
- emitting array
- common contact
- Prior art date
Links
Images
Landscapes
- Valve Device For Special Equipments (AREA)
- Vehicle Body Suspensions (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一種驅動系統,用於驅動一發光裝置,該發光裝置包括一第一發光陣列,該第一發光陣列包括多個成矩陣式排列的發光元件、多條掃描線,及多條資料線,每一掃描線與一對應列的該等發光元件電連接,每一資料線與一對應行的該等發光元件電連接,該驅動系統包含一第一電壓轉換電路,及一第一驅動電路,藉由該第一驅動電路本身判斷該等資料線上的電壓變化,進而自行決定該共同接點上的電壓邏輯準位,並據以產生對應的第一控制信號,而使該第一電壓轉換電路產生對應的該第一輸出電壓以調整該等發光元件的發光亮度,進而節省電路元件配置成本。
Description
本發明是有關於一種驅動系統,特別是指一種用於驅動發光二極體的驅動系統。
參閱圖1、圖2,以中華民國專利號第I477187號專利案所揭露之一種習知的適應性切換模式發光二極體系統為例,主要包含至少一電連接一發光二極體陣列225(或225-1~225-3)的發光二極體驅動器215、一電連接該至少一發光二極體驅動器215的處理器210,及一電連接該處理器210與該發光二極體陣列的升壓式轉換器220。
該適應性切換模式發光二極體系統藉由該處理器210自該該發光二極體驅動器215讀取該發光二極體陣列225的相關資訊,進而控制該升壓式轉換器220分配至該發光二極體陣列225的電壓,因而有需要額外處理器的缺點。
參閱圖3,為現有控制發光二極體陣列的另一種電路架構,包含多個並聯的發光二極體驅動電路230、一電連接該等發光
二極體驅動電路230的分壓器231,及一電連接該分壓器231與該發光二極體陣列(圖未示)的電壓驅動裝置232,每一發光二極體驅動電路根據發光二極體陣列的電壓變化調整輸出電流的大小,進而控制電壓驅動裝置輸出至發光二極體陣列的電壓大小,然而,當每一發光二極體驅動電路偵測到的電壓變化皆不相同,將使電壓驅動裝置無法提供正確的輸出電壓之缺點,此外,尚須重新調整分壓器電阻值的比例,將增加整體電路設計困難度,因此,現有用於發光二極體陣列的驅動電路架構有改善的必要。
因此,本發明的目的,即在提供一種能改善至少一個現有技術的缺點的驅動系統。
於是,本發明驅動系統適用於驅動一發光裝置,該發光裝置包括一第一發光陣列,該第一發光陣列包括多個發光元件、多條掃描線,及多條資料線,該等發光元件成矩陣式排列,其中一掃描線與其中一列的該等發光元件電連接,其中一資料線與其中一行的該等發光元件電連接,該驅動系統包含一第一電壓轉換電路,及一第一驅動電路。
該第一電壓轉換電路接收一輸入電壓及一第一控制信號,且根據該第一控制信號將該輸入電壓轉換成一第一輸出電壓,該第一輸出電壓的大小相關於該第一控制信號。
該第一驅動電路電連接到該第一發光陣列的該等掃描線與該等資料線、該第一電壓轉換電路,及一共同接點,該第一驅動電路透過該第一發光陣列的該等掃描線與該等資料線驅動該等發光元件,並根據該第一發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到一第一邏輯準位,且根據該共同接點上的電壓產生該第一控制信號供該第一電壓轉換電路接收。
本發明的功效在於:僅需藉由該第一驅動電路本身判斷該等資料線上的電壓變化,進而自行決定該共同接點上的電壓邏輯準位,並據以產生對應的第一控制信號,而使該第一電壓轉換電路產生對應的該第一輸出電壓以調整該等發光元件的發光亮度,進而節省電路元件配置成本。
205:視訊控制器
210:處理器
220:升壓式轉換器
215:發光二極體驅動器
225:發光二極體陣列
230:發光二極體驅動電路
231:分壓器
232:電壓驅動裝置
3:發光裝置
31:第一發光陣列
311:發光元件
312:掃描線
313:資料線
32:第二發光陣列
321:發光元件
322:掃描線
323:資料線
33:第三發光陣列
331:發光元件
332:掃描線
333:資料線
34:第四發光陣列
341:發光元件
342:掃描線
343:資料線
41:第一電壓轉換電路
42:第二電壓轉換電路
51:第一驅動電路
52:第二驅動電路
6:牽引電路
7:電流緩衝器
71:運算放大器
711:非反向端
712:反向端
713:輸出端
72:開關
721:第一端
722:第二端
723:控制端
73:電阻
Vin:輸入電壓
Vout1:第一輸出電壓
Vout2:第二輸出電壓
Vref1:第一比較電壓
Vref2:第二比較電壓
Vref3:第三比較電壓
T:時段
t1:第一時區
t2:第二時區
Ta:第一時段
Tb:第二時段
Rpullup:牽引電阻
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中:圖1是一示意圖,說明現有用於驅動發光二極體陣列的驅動系統的一實施態樣;圖2是一示意圖,說明該驅動系統的另一實施態樣;圖3是一示意圖,說明再另一現有的驅動系統;圖4是一電路圖,說明本發明驅動系統的一第一實施例;
圖5是一時序圖,輔助說明該第一實施例;圖6是一電路圖,說明本發明驅動系統的一第二實施例;圖7是一時序圖,輔助說明該第二實施例;圖8是一電路圖,說明本發明驅動系統的一第三實施例;圖9是一時序圖,輔助說明該第三實施例;圖10是一電路圖,說明本發明驅動系統的一第四實施例;圖11是一時序圖,輔助說明該第四實施例;圖12是一時序圖,輔助說明該第四實施例;圖13是一時序圖,輔助說明該第四實施例;及圖14是一時序圖,輔助說明該第四實施例。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
第一實施例
參閱圖4,本發明驅動系統的一第一實施例,用於驅動一發光裝置3,該發光裝置3包括一第一發光陣列31,該第一發光陣列包括多個發光元件311、多條掃描線312,及多條資料線313,該等發光元件311成矩陣式排列,每一掃描線312與一對應列的該等發光元件311電連接,每一資料線313與一對應行的該等發光元件
311電連接,該驅動系統包含一第一電壓轉換電路41、一第一驅動電路51,及一牽引電路6。
該第一電壓轉換電路41接收一輸入電壓Vin及一第一控制信號,且根據該第一控制信號將該輸入電壓Vin轉換成一第一輸出電壓Vout1,該第一輸出電壓Vout1的大小相關於該第一控制信號。
該第一驅動電路51電連接到該第一發光陣列31的該等掃描線312與該等資料線313、該第一電壓轉換電路41,及一共同接點FDC,該第一驅動電路51透過該第一發光陣列31的該等掃描線312與該等資料線313驅動該第一發光陣列31的該等發光元件311,並根據該第一發光陣列31的該等資料線313上的電壓決定是否將該共同接點FDC上的電壓拉到一第一邏輯準位,例如為邏輯0,且根據該共同接點FDC上的電壓產生該第一控制信號供該第一電壓轉換電路41接收,此外,該第一發光陣列31的該等列分別對應多個不同的時段,該第一驅動電路51使該第一發光陣列31的每一列的該等發光元件311在一相對應時段中發光,在每一時段中,該第一驅動電路51根據該第一發光陣列311的該等資料線313上的電壓決定是否將該共同接點FDC上的電壓拉到該第一邏輯準位。
該牽引電路6電連接到該共同接點FDC,其由一牽引電阻Rpullup,及一電連接該牽引電阻Rpullup的5V電源所組成,且在該共同接點FDC上的電壓沒有被拉到該第一邏輯準位時,將該共同接
點FDC上的電壓拉到一第二邏輯準位,例如為邏輯1。
以下進一步說明該第一實施例的具體運作模式。
連同圖4配合參閱圖5,須先說明的是,定義該等資料線313與該第一驅動電路51電連接的端點各為DX1~DXn,且端點電壓各為V51,DX1~DXn、該第一電壓轉換電路41與該第一驅動電路51電連接的端點為FBO1、流過FBO1的電流為IFBO1,且IFBO1即為前述的第一控制信號、該牽引電路6與該第一驅動電路51電連接的端點為FDC、FDC的端點電壓為VFDC,且在該第一實施例中,該第一驅動電路51在多個時段T藉由一第一開關S1,及一第二開關S2讀取該等資料線313上的電壓,該第一開關S1、第二開關S2分別處於一導通狀態及一不導通狀態其中之一,每個時段T各包括一第一時區t1及一第二時區t2。
在每一時段T,當該第一驅動電路51判斷該第一發光陣列31的該等資料線313上的電壓,即如圖4所繪示的DX1~DXn的端點電壓V51,DX1~DXn有至少一個小於一預設的第一參考電壓Vref1(假設如圖5所標示該第一開關S1處於導通狀態、該第二開關S2處於不導通狀態的時段),則該第一驅動電路51在該第一時區t1中將該共同接點FDC上的電壓VFDC,即即如圖4所繪示的VFDC拉到該第一邏輯準位。
當該第一驅動電路51判斷該第一發光陣列31的該等資
料線313上的電壓V51,DX1~DXn有至少一個介於該第一參考電壓Vref1及一預設的第二參考電壓Vref2之間(假設如圖5所繪示該第一開關S1處於不導通狀態、該第二開關例S2處於導通狀態的時段),該第一驅動電路51在該第二時區t2中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,該第二參考電壓Vref2大於該第一參考電壓Vref1。
此外,當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等時段T的至少一個的該第一時區t1中被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即增加流入節點FBO1的電流IFBO1,而使該第一電壓轉換電路41調升該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等時段T的該等第一時區t1中都沒有拉到該第一邏輯準位,且該共同接點FDC上的電壓VFDC在該等時段T的至少一個的該第二時區t2中被拉到該第一邏輯準位,該第一驅動電路51透過該第一控制信號,亦即不調整流過FBO1的電流IFBO1,而使該第一電壓轉換電路41維持該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等時段的該等第一時區t1及該等第二時區t2中都沒有被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,
亦即減少流過FBO1的電流IFBO1,而使該第一電壓轉換電路41調降該第一輸出電壓Vout1的大小。
在前述該第一實施例中,藉由該第一驅動電路51根據該等資料線313上的電壓變化而調整共同接點FDC上的電壓邏輯準位,進而調整該第一控制信號,以使該第一電壓轉換電路41據以調控第一輸出電壓Vout1,無須額外處理器因而可節省電路元件配置成本,且無須額外設計該第一電壓轉換電路41輸出端的分壓電阻。
第二實施例
參閱圖6,本發明驅動系統的一第二實施例,其與該第一實施例的差別在於:該發光裝置3還包括一第二發光陣列32,該第二發光陣列32與該第一發光陣列31具有相同的結構,該驅動系統還包含一第二驅動電路52,該第二驅動電路52電連接到該第二發光陣列32的該等掃描線322、該等資料線323,及該共同接點FDC,該第二驅動電路52透過該第二發光陣列32的該等掃描線322與該等資料線323驅動該第二發光陣列32的該等發光元件321,且根據該第二發光陣列32的該等資料線323上的電壓決定是否將該共同接點FDC上的電壓拉到該第一邏輯準位,並在該共同接點FDC上的電壓沒有被拉到該第一邏輯準位時,由該牽引電路6將該共同接點FDC上的電壓拉到該第二邏輯準位。
以下進一步說明該第二實施例的具體運作模式。
連同圖6配合參閱圖7,須先說明的是,類似於該第一實施例,在該第二實施例中,定義該等資料線323與該第二驅動電路52電連接的端點各為DX1~DXn、且端點電壓各為V52,DX1~DXn、該第一電壓轉換電路41與該第二驅動電路52電連接的端點為FBO2、該牽引電路6與該第一、第二驅動電路51,52電連接的端點為FDC、FDC的端點電壓為VFDC,且該第二驅動電路52在多個時段T藉由該第一開關S1,及該第二開關S2讀取該等資料線323上的電壓。
該第一發光陣列31的該等列分別對應多個不同的時段T,該第一驅動電路51使該第一發光陣列31的每一列的該等發光元件311在一相對應時段T中發光,該第二發光陣列32的該等列分別對應該等時段T,該第二驅動電路52使該第二發光陣列32的每一列的該等發光元件321在一相對應時段T中發光,在每一時段T中,該第一驅動電路51根據該第一發光陣列31的該等資料線313上的電壓V51,DX1~DXn決定是否將該共同接點FDC上的電壓拉到該第一邏輯準位,該第二驅動電路52根據該第二發光陣列32的該等資料線323上的電壓V52,DX1~DXn決定是否將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位。
其中,例如圖7所標示該第一開關S1處於導通狀態、該第二開關S2處於不導通狀態的時段,當該第一驅動電路51判斷該
第一發光陣列31的該等資料線313上的電壓V51,DX1~DXn有至少一個介於該第一參考電壓Vref1及該第二參考電壓Vref2之間,且電壓V51,DX1~DXn都沒有小於該第一參考電壓Vref1,則該第一驅動電路51在該第一時區t2中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位;當該第二驅動電路52判斷該第二發光陣列32的該等資料線323上的電壓V52,DX1~DXn有至少一個小於該第一參考電壓Vref1,則該第二驅動電路52在該第一時區t1中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位;例如圖7所標示該第一開關S1處於不導通狀態、該第二開關S2處於導通狀態的時段,當該第二驅動電路52判斷該第二發光陣列32的該等資料線323上的電壓V52,DX1~DXn有至少一個介於該第一參考電壓Vref1及該第二參考電壓Vref2之間,且電壓V52,DX1~DXn都沒有小於該第一參考電壓Vref1,該第二驅動電路52在該第二時區t2中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,當該第一驅動電路51判斷該第一發光陣列31的該等資料線313上的電壓V51,DX1~DXn全部都大於該第二參考電壓Vref2,則該第一驅動電路51在該第一時區t1、第二時區t2中不會將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,但因FDC為共同接點,如圖7中所示,在該第一時區t1被拉到第一邏輯準位是由第二驅動電路52判斷結果之動作所導致。
此外,當該第一驅動電路判斷該共同接點FDC上的電壓
VFDC在該等時段T的至少一個的該第一時區t1中被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號,亦即增加流過FBO1的電流IFBO1,而使該第一電壓轉換電路調升該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等時段T的該等第一時區t1中都沒有拉到該第一邏輯準位,及該共同接點FDC上的電壓VFDC在該等時段T的至少一個的該第二時區t2中被拉到該第一邏輯準位,該第一驅動電路51透過該第一控制信號,亦即不調整流過FBO1的電流IFBO1,而使該第一電壓轉換電路41維持該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等時段T的該等第一時區t1及該等第二時區t2中都沒有被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即減少流過FBO1的電流IFBO1,而使該第一電壓轉換電路41調降該第一輸出電壓Vout1的大小。
在前述該第二實施例中,藉由該第一、第二驅動電路51,52分別根據該等資料線313、323上的電壓變化而由該第一驅動電路51調整共同接點FDC上的電壓邏輯準位,進而調整該第一控制信號,以使該第一電壓轉換電路41據以調控第一輸出電壓Vout1,無須額外處理器因而可節省電路元件配置成本,且無須額外設計該
第一電壓轉換電路41的分壓電阻,此外,由於該第一、第二驅動電路51,52二者經由共同接點FDC電連接,因此可由該第一驅動電路51單獨根據該第二驅動電路52偵測到的電壓變化而正確地調控該第一控制信號。
第三實施例
參閱圖8,本發明驅動系統的一第三實施例,其與該第一實施例的差別在於:該發光裝置還包括一第二發光陣列32、一第三發光陣列33,及一第四發光陣列34,該第二至第四發光陣列32~34與該第一發光陣列31具有相同的結構,該第二發光陣列32的該等掃描線322分別電連接到該第一發光陣列31的該等掃描線312,該第四發光陣列34的該等掃描線342分別電連接到該第三發光陣列33的該等掃描線332,該第三發光陣列33的該等資料線333分別電連接到該第一發光陣列31的該等資料線313,該第四發光陣列34的該等資料線343分別電連接到該第二發光陣列32的該等資料線323,該驅動系統還包含一第二電壓轉換電路42,及一第二驅動電路52。
該第二電壓轉換電路42接收該輸入電壓Vin及一第二控制信號,且根據該第二控制信號將該輸入電壓Vin轉換成一第二輸出電壓Vout2,該第二輸出電壓Vout2的大小相關於該第二控制信號。
該第二驅動電路52電連接到該第四發光陣列34的該等
掃描線342與該等資料線343、該第二電壓轉換電路42,及該共同接點FDC,透過該第四發光陣列34的該等掃描線342及該等資料線343驅動該第二至第四發光陣列32~34的該等發光元件,且根據該第四發光陣列34的該等資料線343上的電壓決定是否要將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,且根據該共同接點FDC上的電壓VFDC產生該第二控制信號供該第二電壓轉換電路42接收。
該第一驅動電路51還透過該第一發光陣列31的該等掃描線312及該等資料線313驅動該第二與第三發光陣列32,33的該等發光元件321,331。
以下進一步說明該第三實施例的具體運作模式。
連同圖8配合參閱圖9,須先說明的是,類似於該第一實施例,在該第三實施例中,定義該等資料線333與該第一驅動電路51電連接的端點各為DX1~DXn、其端點電壓各為V51,DX1~DXn、該等資料線343與該第二驅動電路52電連接的端點各為DX1~DXn、其端點電壓各為V52,DX1~DXn,且該第二驅動電路52藉由一第三開關S3,及一第四開關S4讀取該等資料線343上的電壓,該第三開關S3、第四開關S4分別處於一導通狀態及一不導通狀態其中之一。
該第一發光陣列31及該第二發光陣列32的該等列分別
對應多個不同的第一時段Ta,該第一與第二驅動電路51,52共同使該第一發光陣列31的每一列的該等發光元件311及第二發光陣列32的每一列的該等發光元件321在一相對應第一時段Ta中發光;該第三發光陣列33及該第四發光陣列34的該等列分別對應多個不同的第二時段Tb;該第一與第二驅動電路51,52共同使該第三發光陣列33的每一列的該等發光元件331及該第四發光陣列34的每一列的該等發光元件341在一相對應第二時段Tb中發光;在該等第一及第二時段Ta,Tb的每一個中,該第一驅動電路51根據該第三發光陣列31的該等資料線上的電壓V51,DX1~DXn決定是否將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,該第二驅動電路52根據該第四發光陣列34的該等資料線343上的電壓V52,DX1~DXn決定是否將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位。
其中,該等第一、第二時段Ta,Tb的每一個包括一第一時區t1,及一第二時區t2,在該等第一、第二時段Ta,Tb的每一個中,當該第一驅動電路51判斷該第一發光陣列31的該等資料線313上的電壓有至少一個小於該第一參考電壓Vref1,例如圖9所標示該第二開關S2處於導通狀態期間,該第一驅動電路51在該第一時區t1中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位;當該第一驅動電路51判斷該第一發光陣列31的該等資料線313上的電壓V51,DX1~DXn有至少一個介於該第一參考電壓Vref1與該第二參考電
壓Vref2之間且電壓V51,DX1~DXn都沒有小於該第一參考電壓Vref1,例如圖9所標示該第一開關S1處於導通狀態期間,該第一驅動電路51在該第二時區t2中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位;當該第二驅動電路52判斷該第四發光陣列34的該等資料線343上的電壓V52,DX1~DXn有至少一個小於該第一參考電壓Vref1時,該第二驅動電路52在該第一時區t1中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位;當該第二驅動電路52判斷該第四發光陣列34的該等資料線343上的電壓V52,DX1~DXn有至少一個介於該第一參考電壓Vref1及該第二參考電壓Vref2之間,且電壓V52,DX1~DXn都沒有小於該第一參考電壓Vref1,例如圖9所標示第四開關S4處於導通狀態期間,該第二驅動電路52在該第二時區t2中將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等第一時段Ta的至少一個的該第一時區t1中被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即增加流過FBO1的電流IFBO1,使該第一電壓轉換電路41調升該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等第一時段Ta的該等第一時區t1中都沒有拉到該第一邏輯準位,及該共同接點FDC上的電壓VFDC在該等第一時段Ta的至
少一個的該第二時區t2中被拉到該第一邏輯準位,該第一驅動電路51透過該第一控制信號,亦即不調整流過FBO1的電流IFBO1,使該第一電壓轉換電路41維持該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該等第一時段Ta的該等第一時區t1及該等第二時區t2中都沒有被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即減少流過FBO1的電流IFBO1,使該第一電壓轉換電路41調降該第一輸出電壓Vout1的大小。
當該第二驅動電路52判斷該共同接點FDC上的電壓VFDC在該等第二時段Tb的至少一個的該第一時區t1中被拉到該第一邏輯準位時,該第二驅動電路52透過該第二控制信號,亦即增加流過FBO2的電流IFBO2,使該第二電壓轉換電路42調升該第二輸出電壓Vout2的大小。
當該第二驅動電路52判斷該共同接點FDC上的電壓VFDC在該等第二時段Tb的該等第一時區t1中都沒有拉到該第一邏輯準位,及該共同接點FDC上的電壓VFDC在該等第二時段Tb的至少一個的該第二時區t2中被拉到該第一邏輯準位,該第二驅動電路52透過該第二控制信號,亦即不調整流過FBO2的電流IFBO2,使該第二電壓轉換電路42維持該第二輸出電壓Vout2的大小。
當該第二驅動電路52判斷該共同接點FDC上的電壓
VFDC在該等第二時段Tb的該等第一時區t1及該等第二時區t2中都沒有被拉到該第一邏輯準位時,該第二驅動電路52透過該第二控制信號,亦即減少流過FBO2的電流IFBO2,使該第二電壓轉換電路42調降該第二輸出電壓Vout2的大小。
在前述該第三實施例中,藉由該第一、第二驅動電路51,52分別根據該等資料線333、343上的電壓變化,而由該第一驅動電路51單獨調整共同接點FDC上的電壓邏輯準位,進而調整該第一控制信號,以使該第一電壓轉換電路41據以調控第一輸出電壓Vout1,或由該第二驅動電路52單獨調整共同接點FDC上的電壓邏輯準位,進而調整該第二控制信號,無須額外處理器因而可節省電路元件配置成本,且無須額外設計該第一、第二電壓轉換電路41,42的分壓電阻,此外,由於該第一、第二驅動電路51,52二者經由共同接點FDC電連接,因此可由該第一驅動電路51單獨根據該第二驅動電路52偵測到的電壓變化而正確地調控該第一控制信號,或由該該第二驅動電路52單獨根據該第一驅動電路51偵測到的電壓變化而正確地調控該第二控制信號。
第四實施例
參閱圖10,本發明驅動系統的一第四實施例,其與該第一實施例的差別在於:該驅動系統還包括多個電流緩衝器7,該等電流緩衝器7分別電連接該等資料線313,每一電流緩衝器7用以提
供一驅動電流到所對應的該資料線313上,更詳細而言,每一電流緩衝器7各自包括一運算放大器71、一開關72,及一電阻73,每一運算放大器71具有一接收一參考電壓的非反向端711、一反向端712,及一輸出一控制信號的輸出端713,每一開關72具有一與對應的資料線313電連接的第一端721、一電連接該運算放大器71的該反向端712的第二端722,及一電連接該運算放大器71的輸出端713以接收該控制信號的控制端723,且根據該控制信號切換於導通與不導通之間,每一電阻73,電連接於對應的該開關72的該第二端722與接地之間。
在該第四實施例中,該第一驅動電路51根據該共同接點FDC上的電壓產生該第一控制信號供該第一電壓轉換電路41接收,而該共同接FDC的電壓包含該等資料線313上的電壓、每一運算放大器71的輸出端713的電壓,及每一電阻73與對應的該開關72的該第二端722之間的電壓。
以下進一步說明該第四實施例的具體運作模式。
配合參閱圖11、12,設定該第一驅動電路51根據該第一開關S1、該第二開關S2於導通期間內控制及讀取該共同接點FDC電壓的判斷:
於該第一開關S1導通期間,當該第一驅動電路51判斷判斷任一輸出端713的電壓高於一第三比較電壓Vref3,該第一驅動電
路51在該第一時區t1將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,例如為邏輯0。
在該第二開關S2導通期間,當該第一驅動電路51判斷判斷每一輸出端713的電壓低於該第三比較電壓Vref3,該第一驅動電路51在該第二時區t2將該共同接點FDC上的電壓VFDC拉到該第二邏輯準位,例如為邏輯1。
此外,當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該第一開關S1、該第二開關S2導通期間,於該第一時區t1中被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即增加流入節點FBO1的電流IFBO1,而使該第一電壓轉換電路41調升該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該第一開關S1、該第二開關S2導通期間,於該第一時區t1與該第二時區t2未被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即減少流入節點FBO1的電流IFBO1,而使該第一電壓轉換電路41調降該第一輸出電壓Vout1的大小。
配合參閱圖13、14,設定該第一驅動電路51讀取該第一開關S1、該第二開關S2於導通期間內控制及讀取該共同接點FDC電壓的判斷:
於該第一開關S1導通期間,當該第一驅動電路51判斷判
斷每一開關72的該第二端722的電壓低於一第四比較電壓Vref4,該第一驅動電路51在該第一時區t1將該共同接點FDC上的電壓VFDC拉到該第一邏輯準位,例如為邏輯0。
於該第二開關S2導通期間,當該第一驅動電路51判斷判斷每一開關72的該第二端722的電壓與該第四比較電壓Vref4相同,該第一驅動電路51在該第二時區t2將該共同接點FDC上的電壓VFDC拉到該第二邏輯準位,例如為邏輯1。
此外,當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該第一開關S1、該第二開關S2導通期間,於該第一時區t1中被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即增加流入節點FBO1的電流IFBO1,而使該第一電壓轉換電路41調升該第一輸出電壓Vout1的大小。
當該第一驅動電路51判斷該共同接點FDC上的電壓VFDC在該第一開關S1、該第二開關S2導通期間,於該第一時區t1與該第二時區t2未被拉到該第一邏輯準位時,該第一驅動電路51透過該第一控制信號,亦即減少流入節點FBO1的電流IFBO1,而使該第一電壓轉換電路41調降該第一輸出電壓Vout1的大小。
綜上所述,本發明驅動系統可歸納出以下優點:
一、節省電路元件配置成本,不需要額外處理器。
二、電壓轉換電路可依據正確的控制信號而產生對應的
輸出電壓。
三、無須針對控制信號額外設計電壓轉換電路輸出端的分壓電阻,故確實能達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
3:發光裝置
31:第一發光陣列
311:發光元件
312:掃描線
313:資料線
41:第一電壓轉換電路
51:第一驅動電路
6:牽引電路
Vin:輸入電壓
Vout1:第一輸出電壓
Rpullup:牽引電阻
Claims (15)
- 一種驅動系統,用於驅動一發光裝置,該發光裝置包括一第一發光陣列,該第一發光陣列包括多個發光元件、多條掃描線,及多條資料線,該等發光元件成矩陣式排列,每一掃描線與一對應列的該等發光元件電連接,每一資料線與一對應行的該等發光元件電連接,該驅動系統包含: 一第一電壓轉換電路,接收一輸入電壓及一第一控制信號,且根據該第一控制信號將該輸入電壓轉換成一第一輸出電壓,該第一輸出電壓的大小相關於該第一控制信號;及 一第一驅動電路,電連接到該第一發光陣列的該等掃描線與該等資料線、該第一電壓轉換電路,及一共同接點,該第一驅動電路透過該第一發光陣列的該等掃描線與該等資料線驅動該第一發光陣列的該等發光元件,並根據該第一發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到一第一邏輯準位,且根據該共同接點上的電壓產生該第一控制信號供該第一電壓轉換電路接收。
- 如請求項1所述的驅動系統,還包含一牽引電路,該牽引電路電連接到該共同接點,且在該共同接點上的電壓沒有被拉到該第一邏輯準位時,將該共同接點上的電壓拉到一第二邏輯準位。
- 如請求項1所述的驅動系統,該發光裝置還包括一第二發光陣列,該第二發光陣列與該第一發光陣列具有相同的結構,該驅動系統還包含一第二驅動電路,該第二驅動電路電連接到該第二發光陣列的該等掃描線、該等資料線,及該共同接點,該第二驅動電路透過該第二發光陣列的該等掃描線與該等資料線驅動該第二發光陣列的該等發光元件,且根據該第二發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到該第一邏輯準位。
- 如請求項1所述的驅動系統,該發光裝置還包括一第二發光陣列、一第三發光陣列及一第四發光陣列,該第二至第四發光陣列與該第一發光陣列具有相同的結構,該第二發光陣列的該等掃描線分別電連接到該第一發光陣列的該等掃描線,該第四發光陣列的該等掃描線分別電連接到該第三發光陣列的該等掃描線,該第三發光陣列的該等資料線分別電連接到該第一發光陣列的該等資料線,該第四發光陣列的該等資料線分別電連接到該第二發光陣列的該等資料線,該驅動系統還包含一第二電壓轉換電路及一第二驅動電路,其中, 該第二電壓轉換電路接收該輸入電壓及一第二控制信號,且根據該第二控制信號將該輸入電壓轉換成一第二輸出電壓,該第二輸出電壓的大小相關於該第二控制信號, 該第二驅動電路電連接到該第四發光陣列的該等掃描線與該等資料線、該第二電壓轉換電路及該共同接點,透過該第四發光陣列的該等掃描線及該等資料線驅動該第二至第四發光陣列的該等發光元件,且根據該第四發光陣列的該等資料線上的電壓決定是否要將該共同接點上的電壓拉到該第一邏輯準位,且根據該共同接點上的電壓產生該第二控制信號供該第二電壓轉換電路接收, 該第一驅動電路還透過該第一發光陣列的該等掃描線及該等資料線驅動該第二與第三發光陣列的該等發光元件。
- 如請求項1所述的驅動系統,其中,該第一發光陣列的該等列分別對應多個不同的時段;該第一驅動電路使該第一發光陣列的每一列的該等發光元件在一相對應時段中發光;在每一時段中,該第一驅動電路根據該第一發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到該第一邏輯準位。
- 如請求項3所述的驅動系統,其中,該第一發光陣列的該等列分別對應多個不同的時段,該第一驅動電路使該第一發光陣列的每一列的該等發光元件在一相對應時段中發光,該第二發光陣列的該等列分別對應該等時段,該第二驅動電路使該第二發光陣列的每一列的該等發光元件在一相對應時段中發光,在每一時段中,該第一驅動電路根據該第一發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到該第一邏輯準位,該第二驅動電路根據該第二發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到該第一邏輯準位。
- 如請求項4所述的驅動系統,其中,該第一發光陣列的該等列分別對應多個不同的第一時段,該第一驅動電路使該第一發光陣列的每一列的該等發光元件在一相對應第一時段中發光,該第二發光陣列的該等列分別對應該等第一時段,該第一與第二驅動電路共同使該第二發光陣列的每一列的該等發光元件在一相對應第一時段中發光,該第三發光陣列的該等列分別對應多個不同的第二時段,該第一與第二驅動電路共同使該第三發光陣列的每一列的該等發光元件在一相對應第二時段中發光,該第四發光陣列的該等列分別對應該等第二時段,該第二驅動電路使該第四發光陣列的每一列的該等發光元件在一相對應第二時段中發光,在該等第一及第二時段的每一個中,該第一驅動電路根據該第一發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到該第一邏輯準位,該第二驅動電路根據該第四發光陣列的該等資料線上的電壓決定是否將該共同接點上的電壓拉到該第一邏輯準位。
- 如請求項5所述的驅動系統,其中,每個時段包括一第一時區,及一第二時區,在每一時段中, 當該第一驅動電路判斷該第一發光陣列的該等資料線上的電壓有至少一個小於一預設的第一參考電壓時,該第一驅動電路在該第一時區中將該共同接點上的電壓拉到該第一邏輯準位, 當該第一驅動電路判斷該第一發光陣列的該等資料線上的電壓有至少一個介於該第一參考電壓及一預設的第二參考電壓之間,且該等資料線上的電壓都沒有小於該第一參考電壓時,該第一驅動電路在該第二時區中將該共同接點上的電壓拉到該第一邏輯準位,該第二參考電壓大於該第一參考電壓。
- 如請求項8所述的驅動系統,其中, 當該第一驅動電路判斷該共同接點上的電壓在該等時段的至少一個的該第一時區中被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路調升該第一輸出電壓的大小, 當該第一驅動電路判斷該共同接點上的電壓在該等時段的該等第一時區中都沒有拉到該第一邏輯準位,且該共同接點上的電壓在該等時段的至少一個的該第二時區中被拉到該第一邏輯準位,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路維持該第一輸出電壓的大小, 當該第一驅動電路判斷該共同接點上的電壓在該等時段的該等第一時區及該等第二時區中都沒有被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路調降該第一輸出電壓的大小。
- 如請求項6所述的驅動系統,其中,每個時段包括一第一時區,及一第二時區,在每一時段中, 當該第一驅動電路判斷該第一發光陣列的該等資料線上的電壓有至少一個小於一預設的第一參考電壓時,該第一驅動電路在該第一時區中將該共同接點上的電壓拉到該第一邏輯準位, 當該第一驅動電路判斷該第一發光陣列的該等資料線上的電壓有至少一個介於該第一參考電壓及一預設的第二參考電壓之間時,該第一驅動電路在該第二時區中將該共同接點上的電壓拉到該第一邏輯準位,該第二參考電壓大於該第一參考電壓, 當該第二驅動電路判斷該第二發光陣列的該等資料線上的電壓有至少一個小於該第一參考電壓時,該第二驅動電路在該第一時區中將該共同接點上的電壓拉到該第一邏輯準位, 當該第二驅動電路判斷該第二發光陣列的該等資料線上的電壓有至少一個介於該第一參考電壓及該第二參考電壓之間,且該等資料線上的電壓都沒有小於該第一參考電壓時,該第二驅動電路在該第二時區中將該共同接點上的電壓拉到該第一邏輯準位。
- 如請求項10所述的驅動系統,其中, 當該第一驅動電路判斷該共同接點上的電壓在該等時段的至少一個的該第一時區中被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路調升該第一輸出電壓的大小, 當該第一驅動電路判斷該共同接點上的電壓在該等時段的該等第一時區中都沒有拉到該第一邏輯準位,且該共同接點上的電壓在該等時段的至少一個的該第二時區中被拉到該第一邏輯準位,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路維持該第一輸出電壓的大小, 當該第一驅動電路判斷該共同接點上的電壓在該等時段的該等第一時區及該等第二時區中都沒有被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路調降該第一輸出電壓的大小。
- 如請求項7所述的驅動系統,其中,該等第一及第二時段的每一個包括一第一時區,及一第二時區,在該等第一及第二時段的每一個中, 當該第一驅動電路判斷該第一發光陣列的該等資料線上的電壓有至少一個小於一預設的第一參考電壓時,該第一驅動電路在該第一時區中將該共同接點上的電壓拉到該第一邏輯準位,當該第一驅動電路判斷該第一發光陣列的該等資料線上的電壓有至少一個介於該第一參考電壓及一預設的第二參考電壓之間,且該等資料線上的電壓都沒有小於該第一參考電壓時,該第一驅動電路在該第二時區中將該共同接點上的電壓拉到該第一邏輯準位,該第二參考電壓大於該第一參考電壓, 當該第二驅動電路判斷該第四發光陣列的該等資料線上的電壓有至少一個小於該第一參考電壓時,該第二驅動電路在該第一時區中將該共同接點上的電壓拉到該第一邏輯準位, 當該第二驅動電路判斷該第四發光陣列的該等資料線上的電壓有至少一個介於該第一參考電壓及該第二參考電壓之間,且該等資料線上的電壓都沒有小於該第一參考電壓時,該第二驅動電路在該第二時區中將該共同接點上的電壓拉到該第一邏輯準位。
- 如請求項12所述的驅動系統,其中, 當該第一驅動電路判斷該共同接點上的電壓在該等第一時段的至少一個的該第一時區中被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路調升該第一輸出電壓的大小, 當該第一驅動電路判斷該共同接點上的電壓在該等第一時段的該等第一時區中都沒有拉到該第一邏輯準位,且該共同接點上的電壓在該等第一時段的至少一個的該第二時區中被拉到該第一邏輯準位,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路維持該第一輸出電壓的大小, 當該第一驅動電路判斷該共同接點上的電壓在該等第一時段的該等第一時區及該等第二時區中都沒有被拉到該第一邏輯準位時,該第一驅動電路透過該第一控制信號使該第一電壓轉換電路調降該第一輸出電壓的大小, 當該第二驅動電路判斷該共同接點上的電壓在該等第二時段的至少一個的該第一時區中被拉到該第一邏輯準位時,該第二驅動電路透過該第二控制信號使該第二電壓轉換電路調升該第二輸出電壓的大小, 當該第二驅動電路判斷該共同接點上的電壓在該等第二時段的該等第一時區中都沒有拉到該第一邏輯準位,且該共同接點上的電壓在該等第二時段的至少一個的該第二時區中被拉到該第一邏輯準位,該第二驅動電路透過該第二控制信號使該第二電壓轉換電路維持該第二輸出電壓的大小, 當該第二驅動電路判斷該共同接點上的電壓在該等第二時段的該等第一時區及該等第二時區中都沒有被拉到該第一邏輯準位時,該第二驅動電路透過該第二控制信號使該第二電壓轉換電路調降該第二輸出電壓的大小。
- 如請求項1所述的驅動系統,其中,該驅動系統還包括多個電流緩衝器,該多個電流緩衝器分別電連接該多個資料線,每一電流緩衝器用以提供一驅動電流到所對應的該資料線上。
- 如請求項14所述的驅動系統,其中,每一電流緩衝器包括, 一運算放大器,具有一接收一參考電壓的非反向端、一反向端,及一輸出一控制信號的輸出端, 一開關,具有一與對應的資料線電連接的第一端、一電連接該運算放大器的反向端的第二端,及一電連接該運算放大器的輸出端以接收該控制信號的控制端,且根據該控制信號切換於導通與不導通之間, 一電阻,電連接該開關的第二端與接地之間。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/198,880 US11151932B2 (en) | 2020-03-13 | 2021-03-11 | Driving system |
CN202110271179.4A CN113393802B (zh) | 2020-03-13 | 2021-03-12 | 电流驱动装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109108301 | 2020-03-13 | ||
TW109108301 | 2020-03-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202135599A TW202135599A (zh) | 2021-09-16 |
TWI769721B true TWI769721B (zh) | 2022-07-01 |
Family
ID=78777403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110107358A TWI769721B (zh) | 2020-03-13 | 2021-03-02 | 驅動系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI769721B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110012517A1 (en) * | 2008-03-31 | 2011-01-20 | Pioneer Corporation | Organic electroluminescent device |
TW201835590A (zh) * | 2017-03-21 | 2018-10-01 | 聚積科技股份有限公司 | 失效偵測系統及其方法 |
-
2021
- 2021-03-02 TW TW110107358A patent/TWI769721B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110012517A1 (en) * | 2008-03-31 | 2011-01-20 | Pioneer Corporation | Organic electroluminescent device |
TW201835590A (zh) * | 2017-03-21 | 2018-10-01 | 聚積科技股份有限公司 | 失效偵測系統及其方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202135599A (zh) | 2021-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4918929B2 (ja) | 発光ダイオード制御装置 | |
JP4848537B1 (ja) | 発光ダイオードアレイ駆動回路 | |
JP2005536849A (ja) | 閉ループ電流制御回路及びその方法 | |
TWI594664B (zh) | 發光二極體驅動裝置及驅動裝置的短路保護方法 | |
JP4653782B2 (ja) | Led点灯制御装置 | |
TWI769721B (zh) | 驅動系統 | |
KR20150116246A (ko) | 발광 소자 구동 장치 및 이를 포함하는 조명 장치 | |
JP2006165545A (ja) | 発光ダイオードの高速点滅回路 | |
JP2010062327A (ja) | 発光素子のドライブ回路 | |
CN113393802B (zh) | 电流驱动装置 | |
TWI409761B (zh) | 發光二極體驅動電路與其驅動方法及顯示裝置 | |
JPH09281925A (ja) | 発光素子の駆動回路 | |
KR101056046B1 (ko) | 충전기능을 갖는 led 회로 및 그 제공방법 | |
TWI804112B (zh) | 具短路偵測功能的掃描式顯示器及其資料裝置 | |
KR20110065698A (ko) | 발광 다이오드 어레이의 구동장치 | |
KR19990050213A (ko) | 디스플레이 소자의 그레이 스케일 레벨 제어장치 | |
TWI517758B (zh) | 發光二極體的驅動裝置、其驅動方法及其電子裝置 | |
TWI709953B (zh) | 畫素陣列 | |
KR100564138B1 (ko) | 듀얼전압 전원공급장치 | |
KR101306522B1 (ko) | Led 전류 구동회로 | |
TWI760202B (zh) | 發光二極體驅動系統、驅動裝置與亮度控制電路 | |
TWI571853B (zh) | 畫素單元及驅動電路 | |
JPH10114101A (ja) | 自己走査型発光装置の駆動方法 | |
JPH05129665A (ja) | Led駆動回路 | |
CN114241986B (zh) | 显示组件、显示面板及显示组件的控制方法 |