TWI763450B - 電源控制系統 - Google Patents
電源控制系統 Download PDFInfo
- Publication number
- TWI763450B TWI763450B TW110114288A TW110114288A TWI763450B TW I763450 B TWI763450 B TW I763450B TW 110114288 A TW110114288 A TW 110114288A TW 110114288 A TW110114288 A TW 110114288A TW I763450 B TWI763450 B TW I763450B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- voltage
- switch
- output
- transformer
- Prior art date
Links
Images
Landscapes
- Direct Current Feeding And Distribution (AREA)
Abstract
一種電源控制系統適用於一直流電源、支援ATX標準的一電源供應器、及一負載單元。該電源控制系統接收該電源供應器及該直流電源之其中一者的輸出電力作為輸入電壓,並包括一第一開關至一第七開關、一第一直流變壓器、及一第二直流變壓器,且藉由該第一開關至該第七開關、該第一直流變壓器、及該第二直流變壓器的多個致能端及多個禁能端的控制,以在支援進階組態與電源介面(ACPI)的不同狀態下,輸出多種輸出電壓至該負載單元。
Description
本發明是有關於一種電源控制系統,特別是指一種同時兼容以ATX標準電源供應器或直流電作為輸入電源的電源控制系統。
目前的支援X86標準的主板多是以支援ATX標準的電源供應器作為輸入電源。然而,在嵌入式系統(Embedded system)中,其嵌入式主板(Embedded motherboard)為了電源選擇的便利性,通常也會採用如12V或24V的直流電源作為輸入電源,又稱為DC-IN的供電方式。因此,在產品的開發階段,產品企劃人員常常必須要針對相同的硬體架構而開發出不同種類的產品來讓客戶作選擇。如此一來,導致人力資源及產品開發成本的增加。針對前述的現象,是否存有其他更具彈性的電源控制系統便成為一個待解決的問題。
因此,本發明的目的,即在提供一種同時兼容以ATX標準電源供應器或直流電作為輸入電源的硬體設備及電源控制系統。
於是,本發明提供一種電源控制系統,適用於一直流電源、支援ATX標準的一電源供應器、及一負載單元,並包含一第一開關至一第七開關、一第一直流變壓器、及一第二直流變壓器。
該第一開關包括接收來自該電源供應器且大小為5伏特的一第一輸入電壓的一第一端、一致能端、一禁能端、及輸出大小為5伏特的一第一中間電壓的一第二端。該第二開關包括電連接該第一開關的該第二端以接收該第一中間電壓的一第一端、一致能端、及輸出大小為5伏特的一第一輸出電壓的一第二端。
該第一直流變壓器包括接收來自該電源供應器或該直流電源且大小為12伏特的一第二輸入電壓的一輸入端、一致能端、一禁能端、及輸出大小為5伏特的一第二中間電壓的一輸出端。該第三開關包括電連接該第一直流變壓器的該輸出端以接收該第二中間電壓的一第一端、一致能端、及輸出該第一中間電壓的一第二端。
該第四開關包括電連接該第三開關的該第二端以接收該第一中間電壓的一第一端、一致能端、一禁能端、及輸出大小為5伏特的一第二輸出電壓的一輸出端。該第五開關包括接收來自該電源供應器或該直流電源的該第二輸入電壓的一第一端、一致能端、及輸出一第三中間電壓的一第二端。
該第二直流變壓器包括電連接該第五開關的該第二端以接收該第三中間電壓的一輸入端、一致能端、一禁能端、及輸出大小為3.3伏特的一第三輸出電壓的一輸出端。該第六開關包括電連接該第二直流變壓器的該輸出端以接收該第三輸出電壓的一第一端、一致能端、及輸出大小為3.3伏特的一第四輸出電壓的一第二端。該第七開關包括電連接該第二直流變壓器的該輸出端以接收該第三輸出電壓的一第一端、一致能端、一禁能端、及輸出大小為3.3伏特的一第五輸出電壓的一第二端。
其中,該第一輸出電壓及該第二輸出電壓並聯輸出為一第一並聯輸出電壓,該第四輸出電壓及該第五輸出電壓並聯輸出為一第二並聯輸出電壓,該直流電源及該電源供應器只有其中一者會與該電源控制系統形成電連接,且都能輸出該第二輸入電壓、該第一中間電壓、該第三輸出電壓、該第一並聯輸出電壓、及該第二並聯輸出電壓至該負載單元。
在一些實施態樣中,該電源控制系統還適用於一支援進階組態與電源介面(Advanced configuration and power interface,ACPI)的晶片組。其中,該第一開關的該致能端及該禁能端分別接收該第一輸入電壓及該第二中間電壓。該第二開關的該致能端接收來自該晶片組的一指示深度Sx狀態的信號。該第一直流變壓器的該致能端及該禁能端分別接收該第二輸入電壓及該第一輸入電壓。該第三開關的該致能端接收該第二中間電壓。該第四開關的該致能端及該禁能端分別接收來自該晶片組的一指示S3狀態的信號及該第一輸入電壓。該第五開關的該致能端接收該第一輸入電壓。該第二直流變壓器的該致能端接收該第二輸入電壓及該第一中間電壓。該第二直流變壓器的該禁能端接收該第一輸入電壓。該第六開關的該致能端接收該來自該晶片組的該指示深度Sx狀態的信號。該第七開關的該致能端及該禁能端分別接收該來自該晶片組的該指示S3狀態的信號及該第一輸入電壓。
在一些實施態樣中,該電源控制系統還包含一第一二極體,該第一二極體包括接收該第一輸入電壓的一陽極端,及電連接該第二直流變壓器的該輸入端的一陰極端。
在一些實施態樣中,其中,當該晶片組指示該負載單元操作在深度Sx狀態時,該電源控制系統輸出該第一中間電壓及該第三輸出電壓至該負載單元。當該晶片組指示該負載單元操作在深S5狀態時,該電源控制系統輸出該第二輸入電壓、該第一中間電壓、及該第三輸出電壓至該負載單元。當該晶片組指示該負載單元操作在S5狀態時,該電源控制系統輸出該第二輸入電壓、該第一中間電壓、該第三輸出電壓、該第一輸出電壓、及該第四輸出電壓至該負載單元。
當該晶片組指示該負載單元操作在S0狀態時,該電源控制系統輸出該第二輸入電壓、該第一中間電壓、該第三輸出電壓、該第一輸出電壓、該第四輸出電壓、該第二輸出電壓、及該第五輸出電壓至該負載單元。當該晶片組指示該負載單元操作在S3狀態時,該電源控制系統輸出該第一中間電壓、該第三輸出電壓、該第一輸出電壓、該第四輸出電壓、及該第二輸出電壓至該負載單元。
在一些實施態樣中,其中,當該晶片組所輸出的該指示深度Sx狀態的信號等於邏輯0時,控制該第二開關及該第六開關不導通,使得該負載單元操作在深度Sx狀態。而當該晶片組所輸出的該指示深度Sx狀態的信號等於邏輯1時,控制該第二開關及該第六開關導通,使得該負載單元不操作在深度Sx狀態。
在另一些實施態樣中,該電源控制系統還包含一第一接頭、一第二接頭、及一第三接頭。其中,該第一接頭及該第二接頭都支援ATX標準並分別包括24個腳位(pin)及4個腳位,且電連接該第一開關、該第四開關、該第五開關、該第七開關、該第一直流變壓器、該第二直流變壓器、及該第一二極體,並用於在電連接該電源供應器時,接收該第一輸入電壓,以輸出至該第一開關的該第一端與該致能端、該第四開關的該禁能端、該第五開關的該致能端、該第七開關的該禁能端、該第一直流變壓器的該禁能端、該第二直流變壓器的該禁能端、及該第一二極體的該陽極端,並還接收該第二輸入電壓,以輸出至該第五開關的該第一端、該第一直流變壓器的該第一端與該致能端、及該第二直流變壓器的該致能端。該第三接頭用於在電連接該直流電源時,接收該第二輸入電壓,以輸出至該第一接頭的一第4腳位及一第24腳位,進而輸出至該第五開關的該第一端、該第一直流變壓器的該第一端與該致能端、及該第二直流變壓器的該致能端。
本發明的功效在於:藉由該電源控制系統的該第一開關至該第七開關、該第一直流變壓器、及該第二直流變壓器的多個致能端及多個禁能端的控制,使得該硬體設備不論是藉由該電源供應器或該直流電源作為供電來源,都能夠在支援進階組態與電源介面(ACPI)的不同狀態下,輸出各種輸出電壓至該負載單元。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖1,本發明電源控制系統之一實施例,適用於一直流電源、支援ATX標準的一電源供應器,及一硬體設備。該電源控制系統1包含一第一開關至一第七開關11~17、一第一直流變壓器18、一該第二直流變壓器19、及一第一二極體20。
在本實施例中,該硬體設備例如是一嵌入式系統,並包含一晶片組(PCH)、及一負載單元、一機殼、及一主板。該晶片組、該負載單元、及該電源控制系統1設置於該主板上,且與該主板設置於該機殼之內。該晶片組支援進階組態與電源介面(Advanced configuration and power interface,ACPI)之標準。該負載單元例如是一處理器、至少一記憶體、及其他的應用電路與晶片。該電源供應器支援ATX標準。該直流電源例如是一交直流變壓器,以將交流的市電轉換為直流的一第二輸入電壓,在本實施例中,該第二輸入電壓的大小是12伏特,而在其他的實施例中,也可以例如是24伏特、或其他介於12~24伏特之間的數值。
參閱圖1與圖2,該硬體設備的電力運作來源是來自該電源供應器及該直流電源之其中一者。更詳細地說,該主板上設置有一第一接頭31、一第二接頭32、及一第三接頭33,當該電源供應器設置在該機殼內且藉由該第一接頭31及第二接頭32輸出該第一輸入電壓V_5P0_ATX或是該直流電源藉由該第三接頭33輸出該第二輸入電壓+12VIN時,能夠提供該晶片組及該負載單元運作所需的各種電壓。
更詳細地說,該第一接頭31及該第二接頭32都支援ATX標準並分別包括24個腳位(pin)及4個腳位,且電連接該第一開關11、該第四開關14、該第五開關15、該第七開關17、該第一直流變壓器18、該第二直流變壓器19、及該第一二極體20,並用於在電連接該電源供應器時,輸出所接收的該第一輸入電壓V_5P0_ATX,且該等腳位之其中的一第4腳位及一第24腳位輸出所接收的該第二輸入電壓+12VIN。而當該電源供應器未設置,且該直流電源藉由該第三接頭33輸入該第二輸入電壓+12VIN時,該第三接頭將該第二輸入電壓+12VIN輸出至該第一接頭31及第二接頭32的該第4腳位及該第24腳位,並藉由該第一開關11至該第七開關17、該第一直流變壓器18、該第二直流變壓器19、及該第一二極體20,以同樣能夠提供該晶片組及該負載單元運作所需的各種電壓。也就是說,當設置支援ATX標準的電源供應器時,該電源供應器藉由該第一接頭31及第二接頭32輸出該第一輸入電壓V_5P0_ATX,而當以該直流電源供電時,則與該第三接頭33相接,藉由該第三接頭33輸出該第二輸入電壓+12VIN至該第一接頭31及第二接頭32,進而提供該晶片組及該負載單元運作所需的各種電壓。另外要特別說明的是:圖2的該第三接頭33是包括8個腳位,而在其他的實施例中,該第三接頭33也可以是包括其他數量的腳位。
該第一開關11包括接收來自該電源供應器且大小為5伏特的一第一輸入電壓V_5P0_ATX的一第一端、接收該第一輸入電壓V_5P0_ATX的一致能端、接收一第二中間電壓V_5P0A_DC的一禁能端、及輸出大小為5伏特的一第一中間電壓V_5P0_A的一第二端。
該第二開關12包括電連接該第一開關11的該第二端以接收該第一中間電壓V_5P0_A的一第一端、接收來自該晶片組的一指示深度Sx狀態的信號SLP_SUS#的一致能端、及輸出大小為5伏特的一第一輸出電壓5VSB的一第二端。
該第一直流變壓器18包括接收來自該電源供應器或該直流電源且大小為12伏特的該第二輸入電壓+12VIN的一輸入端、接收該第二輸入電壓+12VIN的一致能端、接收該第一輸入電壓V_5P0_ATX的一禁能端、及輸出大小為5伏特的該第二中間電壓V_5P0A_DC的一輸出端。
該第三開關13包括電連接該第一直流變壓器18的該輸出端以接收該第二中間電壓V_5P0A_DC的一第一端、接收該第二中間電壓V_5P0A_DC的一致能端、及輸出該第一中間電壓V_5P0_A的一第二端。
該第四開關14包括電連接該第三開關13的該第二端以接收該第一中間電壓V_5P0_A的一第一端、接收來自該晶片組的一指示S3狀態的信號SLP_S3#的一致能端、接收該第一輸入電壓V_5P0_ATX的一禁能端、及輸出大小為5伏特的一第二輸出電壓VCC的一輸出端。
該第五開關15包括接收來自該電源供應器或該直流電源的該第二輸入電壓+12VIN的一第一端、接收該第一輸入電壓V_5P0_ATX的一致能端、及輸出一第三中間電壓+12V_A的一第二端。
該第二直流變壓器19包括電連接該第五開關15的該第二端以接收該第三中間電壓+12V_A的一輸入端、一致能端、一禁能端、及輸出大小為3.3伏特的一第三輸出電壓V_3P3_A的一輸出端。該致能端接收該第二輸入電壓+12VIN及該第一中間電壓V_5P0_A。該禁能端接收該第一輸入電壓V_5P0_ATX。
該第六開關16包括電連接該第二直流變壓器19的該輸出端以接收該第三輸出電壓V_3P3_A的一第一端、接收該來自該晶片組的該指示深度Sx狀態的信號SLP_SUS#的一致能端、及輸出大小為3.3伏特的一第四輸出電壓3VSB的一第二端。
該第七開關17包括電連接該第二直流變壓器19的該輸出端以接收該第三輸出電壓V_3P3_A的一第一端、接收該來自該晶片組的該指示S3狀態的信號SLP_S3#的一致能端、接收該第一輸入電壓V_5P0_ATX的一禁能端、及輸出大小為3.3伏特的一第五輸出電壓VCC3的一第二端。
該第一二極體20包括接收該第一輸入電壓V_5P0_ATX的一陽極端,及電連接該第二直流變壓器19的該輸入端的一陰極端。
更具體地說,該第一中間電壓V_5P0_A會經由另外至少一直流電壓轉換器,例如先轉出3.3伏特再轉出1.8伏特(或1.5伏特)大小的直流電壓以作為一備用電源(Standby power),進而將該備用電源提供給該晶片組作為運作在進階組態與電源介面(ACPI)的各種省電狀態下所需的電力來源。
此外,該第一輸出電壓5VSB及該第二輸出電壓VCC還並聯輸出為一第一並聯輸出電壓5V_DUAL。該第四輸出電壓3VSB及該第五輸出電壓VCC3還並聯輸出為一第二並聯輸出電壓3V_DUAL。
當該晶片組指示該負載單元操作在深度Sx(Deep Sx)狀態時,該晶片組控制所輸出的該指示深度Sx狀態的信號SLP_SUS#等於邏輯0,以使得該第二開關12及該第六開關16不導通,且控制所輸出的該指示S3狀態的信號SLP_S3#等於邏輯0時,以使得該第四開關14及該第七開關17不導通。此時,當該硬體設備的電力運作來源是來自該電源供應器時,該第一開關11導通,該第一直流變壓器18轉出該第二中間電壓V_5P0A_DC,該第三開關13導通輸出該第一中間電壓V_5P0_A,該第五開關15導通,該第二直流變壓器19轉出該第三輸出電壓V_3P3_A。也就是說,該電源控制系統1輸出該第一中間電壓V_5P0_A及該第三輸出電壓V_3P3_A至該負載單元。
反之,當該硬體設備的電力運作來源是來自該直流電源時,該第一開關11不導通,該第一直流變壓器18轉出該第二中間電壓V_5P0A_DC,該第三開關13導通輸出該第一中間電壓V_5P0_A,該第五開關15不導通,且該第二直流變壓器19轉出該第三輸出電壓V_3P3_A。也就是說,該電源控制系統1同樣輸出該第一中間電壓V_5P0_A及該第三輸出電壓V_3P3_A至該負載單元。
當該晶片組指示該負載單元操作在深S5(Deep S5)狀態時,此時,該晶片組所輸出的該指示深度Sx狀態的信號SLP_SUS#等於邏輯1,控制該第二開關12及該第六開關16導通,該電源控制系統1輸出該第二輸入電壓+12VIN、該第一中間電壓V_5P0_A、及該第三輸出電壓V_3P3_A至該負載單元。
當該晶片組指示該負載單元操作在S5狀態時,此時,該晶片組所輸出的該指示深度Sx狀態的信號SLP_SUS#等於邏輯1,控制該第二開關12及該第六開關16導通,該電源控制系統1輸出該第二輸入電壓+12VIN、該第一中間電壓V_5P0_A、該第三輸出電壓V_3P3_A、經由該第一輸出電壓5VSB輸出為該第一並聯輸出電壓5V_DUAL、及經由該第四輸出電壓3VSB輸出為該第二並聯輸出電壓3V_DUAL至該負載單元。
當該晶片組指示該負載單元操作在S0狀態時,此時,該晶片組所輸出的該指示深度Sx狀態的信號SLP_SUS#等於邏輯1,控制該第二開關12及該第六開關16導通,該電源控制系統1輸出該第二輸入電壓+12VIN、該第一中間電壓V_5P0_A、該第三輸出電壓V_3P3_A、經由該第一輸出電壓5VSB與該第二輸出電壓VCC輸出為該第一並聯輸出電壓5V_DUAL、及經由該第四輸出電壓3VSB與該第五輸出電壓VCC3輸出為該第二並聯輸出電壓3V_DUAL至該負載單元。
當該晶片組指示該負載單元操作在S3狀態時,該晶片組控制所輸出的該指示深度Sx狀態的信號SLP_SUS#等於邏輯1,以使得該第二開關12及該第六開關16導通,且控制所輸出的該指示S3狀態的信號SLP_S3#等於邏輯1時,以使得該第四開關14及該第七開關17導通。此時,當該硬體設備的電力運作來源是來自該電源供應器時,該第一開關11導通,該第一直流變壓器18轉出該第二中間電壓V_5P0A_DC,該第三開關13導通輸出該第一中間電壓V_5P0_A,該第五開關15導通,該第二直流變壓器19轉出該第三輸出電壓V_3P3_A。也就是說,該電源控制系統1輸出該第一中間電壓V_5P0_A、該第三輸出電壓V_3P3_A、經由該第一輸出電壓5VSB與該第二輸出電壓VCC輸出為該第一並聯輸出電壓5V_DUAL、及經由該第四輸出電壓3VSB輸出為該第二並聯輸出電壓3V_DUAL至該負載單元。
反之,當該硬體設備的電力運作來源是來自該直流電源時,該第一開關11不導通,該第一直流變壓器18轉出該第二中間電壓V_5P0A_DC,該第三開關13導通輸出該第一中間電壓V_5P0_A,該第五開關15不導通,且該第二直流變壓器19轉出該第三輸出電壓V_3P3_A。也就是說,該電源控制系統1同樣輸出該第一中間電壓V_5P0_A、該第三輸出電壓V_3P3_A、經由該第一輸出電壓5VSB與該第二輸出電壓VCC輸出為該第一並聯輸出電壓5V_DUAL、及經由該第四輸出電壓3VSB輸出為該第二並聯輸出電壓3V_DUAL至該負載單元。
參閱圖1與圖3,圖3舉例說明該第一開關11的一種態樣。該第一開關11包括兩個電阻器R1、R2、一N型電晶體N1、及一P型電晶體P1。當該電源供應器藉由該第一接頭輸出該第一輸入電壓V_5P0_ATX時,且當該致能端所接收的該第一輸入電壓V_5P0_ATX達到額定值的一半時,則該N型電晶體N1導通,且該P型電晶體P1導通,使得該第一開關11的該第二端與該第一端導通,即該第一中間電壓V_5P0_A等於該第一輸入電壓V_5P0 _ATX。而當該直流電源藉由該第二接頭輸出該第二輸入電壓+12VIN時,且當該第二中間電壓V_5P0A_DC達到額定值的一半時,該P型電晶體P1不導通,此時,該N型電晶體N1也不導通,以避免該第一中間電壓V_5P0_A回灌該第一輸入電壓V_5P0_ ATX。
參閱圖1與圖4,圖4舉例說明該第二開關12的一種態樣。該第二開關12包括一P型電晶體P2。當來自該晶片組的該指示深度Sx狀態的信號SLP_SUS#等於邏輯1時,該P型電晶體P2導通,使得該第二開關12的該第二端與該第一端導通,即該第一輸出電壓5VSB等於該第一中間電壓V_5P0_A。
參閱圖1與圖5,圖5舉例說明該第一直流變壓器18的一種態樣。該第一直流變壓器18包括一電阻器R4、一N型電晶體N2、及一第一直流轉換器(DC-DC converter)181。該第一直流轉換器181具有一致能端,以根據該致能端所接收的邏輯信號來控制該第一直流轉換器181決定轉出或不轉出一輸出電壓。藉由該電阻器及該N型電晶體N2與該第一直流轉換器181的該致能端的連接關係,使得原本只有具備致能用途的該第一直流轉換器181,能夠變成具備致能與禁能兩種用途的該第一直流變壓器18。要特別說明的是:在其他的實施例中,也可以採用本身即同時具備致能與禁能兩種用途的直流變壓器。
另外要特別補充說明的是:以本發明領域的現有技術來看,該第一開關至該第七開關11~17、該第一直流變壓器18、或該第二直流變壓器19的實施方式具有非常多且已知的電路架構與形式,前述圖3至圖5僅簡單且示例性地說明其中兩種開關與一種直流變壓器的實施方式,並不以此為限。
綜上所述,藉由該電源控制系統的該第一開關至該第七開關、該第一直流變壓器、及該第二直流變壓器的多個致能端及多個禁能端的控制,使得該硬體設備不論是藉由該電源供應器或該直流電源作為供電來源,都能夠在支援進階組態與電源介面(ACPI)的不同狀態下,輸出各種輸出電壓至該負載單元,進而實現一種同時兼容以ATX標準電源供應器或直流電作為輸入電源的電源控制系統,故確實能達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
1:電源控制系統
11~17:第一開關~第七開關
18:第一直流變壓器
181:第一直流轉換器
19:第二直流變壓器
20:第一二極體
31:第一接頭
32:第二接頭
33:第三接頭
V_5P0_ATX:第一輸入電壓
V_5P0_A:第一中間電壓
5VSB:第一輸出電壓
+12VIN:第二輸入電壓
V_5P0A_DC:第二中間電壓
VCC:第二輸出電壓
5V_DUAL:第一並聯輸出電壓
+12V_A:第三中間電壓
V_3P3_A:第三輸出電壓
3VSB:第四輸出電壓
VCC3:第五輸出電壓
3V_DUAL:第二並聯輸出電壓
SLP_SUS#:指示深度Sx狀態的信號
SLP_S3#:指示S3狀態的信號
R1~R4:電阻器
N1~N2:N型電晶體
P1~P2:P型電晶體
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中:
圖1是一方塊圖,說明本發明電源控制系統的一實施例;
圖2是一示意圖,說明該實施例的三種接頭;
圖3是一電路圖,說明該實施例的一第一開關的一種態樣;
圖4是一電路圖,說明該實施例的一第二開關的一種態樣;及
圖5是一電路圖,說明該實施例的一第一直流變壓器的一種態樣。
1:電源控制系統
11~17:第一開關~第七開關
18:第一直流變壓器
19:第二直流變壓器
20:第一二極體
V_5P0_ATX:第一輸入電壓
V_5P0_A:第一中間電壓
5VSB:第一輸出電壓
+12VIN:第二輸入電壓
V_5P0A_DC:第二中間電壓
VCC:第二輸出電壓
5V_DUAL:第一並聯輸出電壓
+12V_A:第三中間電壓
V_3P3_A:第三輸出電壓
3VSB:第四輸出電壓
VCC3:第五輸出電壓
3V_DUAL:第二並聯輸出電壓
SLP_SUS#:指示深度Sx狀態的信號
SLP_S3#:指示S3狀態的信號
Claims (6)
- 一種電源控制系統,適用於一直流電源、支援ATX標準的一電源供應器、及一負載單元,並包含: 一第一開關,包括接收來自該電源供應器且大小為5伏特的一第一輸入電壓的一第一端、一致能端、一禁能端、及輸出大小為5伏特的一第一中間電壓的一第二端; 一第二開關,包括電連接該第一開關的該第二端以接收該第一中間電壓的一第一端、一致能端、及輸出大小為5伏特的一第一輸出電壓的一第二端; 一第一直流變壓器,包括接收來自該電源供應器或該直流電源且大小為12伏特的一第二輸入電壓的一輸入端、一致能端、一禁能端、及輸出大小為5伏特的一第二中間電壓的一輸出端; 一第三開關,包括電連接該第一直流變壓器的該輸出端以接收該第二中間電壓的一第一端、一致能端、及輸出該第一中間電壓的一第二端; 一第四開關,包括電連接該第三開關的該第二端以接收該第一中間電壓的一第一端、一致能端、一禁能端、及輸出大小為5伏特的一第二輸出電壓的一輸出端; 一第五開關,包括接收來自該電源供應器或該直流電源的該第二輸入電壓的一第一端、一致能端、及輸出一第三中間電壓的一第二端; 一第二直流變壓器,包括電連接該第五開關的該第二端以接收該第三中間電壓的一輸入端、一致能端、一禁能端、及輸出大小為3.3伏特的一第三輸出電壓的一輸出端; 一第六開關,包括電連接該第二直流變壓器的該輸出端以接收該第三輸出電壓的一第一端、一致能端、及輸出大小為3.3伏特的一第四輸出電壓的一第二端;及 一第七開關,包括電連接該第二直流變壓器的該輸出端以接收該第三輸出電壓的一第一端、一致能端、一禁能端、及輸出大小為3.3伏特的一第五輸出電壓的一第二端; 其中,該第一輸出電壓及該第二輸出電壓並聯輸出為一第一並聯輸出電壓,該第四輸出電壓及該第五輸出電壓並聯輸出為一第二並聯輸出電壓,該直流電源及該電源供應器只有其中一者會與該電源控制系統形成電連接,且都能輸出該第二輸入電壓、該第一中間電壓、該第三輸出電壓、該第一並聯輸出電壓、及該第二並聯輸出電壓至該負載單元。
- 如請求項1所述的電源控制系統,還適用於一支援進階組態與電源介面(Advanced configuration and power interface,ACPI)的晶片組,其中,該第一開關的該致能端及該禁能端分別接收該第一輸入電壓及該第二中間電壓,該第二開關的該致能端接收來自該晶片組的一指示深度Sx狀態的信號,該第一直流變壓器的該致能端及該禁能端分別接收該第二輸入電壓及該第一輸入電壓,該第三開關的該致能端接收該第二中間電壓,該第四開關的該致能端及該禁能端分別接收來自該晶片組的一指示S3狀態的信號及該第一輸入電壓,該第五開關的該致能端接收該第一輸入電壓,該第二直流變壓器的該致能端接收該第二輸入電壓及該第一中間電壓,該第二直流變壓器的該禁能端接收該第一輸入電壓,該第六開關的該致能端接收該來自該晶片組的該指示深度Sx狀態的信號,該第七開關的該致能端及該禁能端分別接收該來自該晶片組的該指示S3狀態的信號及該第一輸入電壓。
- 如請求項2所述的電源控制系統,還包含一第一二極體,該第一二極體包括接收該第一輸入電壓的一陽極端,及電連接該第二直流變壓器的該輸入端的一陰極端。
- 如請求項3所述的電源控制系統,其中, 當該晶片組指示該負載單元操作在深度Sx狀態時,該電源控制系統輸出該第一中間電壓及該第三輸出電壓至該負載單元, 當該晶片組指示該負載單元操作在深S5狀態時,該電源控制系統輸出該第二輸入電壓、該第一中間電壓、及該第三輸出電壓至該負載單元, 當該晶片組指示該負載單元操作在S5狀態時,該電源控制系統輸出該第二輸入電壓、該第一中間電壓、該第三輸出電壓、該第一輸出電壓、及該第四輸出電壓至該負載單元, 當該晶片組指示該負載單元操作在S0狀態時,該電源控制系統輸出該第二輸入電壓、該第一中間電壓、該第三輸出電壓、該第一輸出電壓、該第四輸出電壓、該第二輸出電壓、及該第五輸出電壓至該負載單元, 當該晶片組指示該負載單元操作在S3狀態時,該電源控制系統輸出該第一中間電壓、該第三輸出電壓、該第一輸出電壓、該第四輸出電壓、及該第二輸出電壓至該負載單元。
- 如請求項4所述的電源控制系統,其中,當該晶片組所輸出的該指示深度Sx狀態的信號等於邏輯0時,控制該第二開關及該第六開關不導通,使得該負載單元操作在深度Sx狀態, 而當該晶片組所輸出的該指示深度Sx狀態的信號等於邏輯1時,控制該第二開關及該第六開關導通,使得該負載單元不操作在深度Sx狀態。
- 如請求項4所述的電源控制系統,還包含一第一接頭、一第二接頭、及一第三接頭, 該第一接頭及該第二接頭都支援ATX標準並分別包括24個腳位(pin)及4個腳位,且電連接該第一開關、該第四開關、該第五開關、該第七開關、該第一直流變壓器、該第二直流變壓器、及該第一二極體,並用於在電連接該電源供應器時,接收該第一輸入電壓,以輸出至該第一開關的該第一端與該致能端、該第四開關的該禁能端、該第五開關的該致能端、該第七開關的該禁能端、該第一直流變壓器的該禁能端、該第二直流變壓器的該禁能端、及該第一二極體的該陽極端,並還接收該第二輸入電壓,以輸出至該第五開關的該第一端、該第一直流變壓器的該第一端與該致能端、及該第二直流變壓器的該致能端, 該第三接頭用於在電連接該直流電源時,接收該第二輸入電壓,以輸出至該第一接頭的一第4腳位及一第24腳位,進而輸出至該第五開關的該第一端、該第一直流變壓器的該第一端與該致能端、及該第二直流變壓器的該致能端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110114288A TWI763450B (zh) | 2021-04-21 | 2021-04-21 | 電源控制系統 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110114288A TWI763450B (zh) | 2021-04-21 | 2021-04-21 | 電源控制系統 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI763450B true TWI763450B (zh) | 2022-05-01 |
TW202243378A TW202243378A (zh) | 2022-11-01 |
Family
ID=82594157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110114288A TWI763450B (zh) | 2021-04-21 | 2021-04-21 | 電源控制系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI763450B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW323822U (en) * | 1997-07-23 | 1997-12-21 | Axiomtek Co Ltd | CPU card and plug-in slot substrate compatible with the ATX power supply |
CN201562231U (zh) * | 2009-05-15 | 2010-08-25 | 康舒科技股份有限公司 | 电源供应装置 |
TWM404409U (en) * | 2010-10-26 | 2011-05-21 | Elitegroup Computer Sys Co Ltd | Power-saving circuit and computer system having power-saving circuit |
TW201324122A (zh) * | 2011-12-14 | 2013-06-16 | Universal Scient Ind Shanghai | 電源供應器及其控制電路與省電方法 |
US20150286274A1 (en) * | 2014-04-04 | 2015-10-08 | Zippy Technology Corp. | Power supply device and method for reducing power consumption of the same |
-
2021
- 2021-04-21 TW TW110114288A patent/TWI763450B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW323822U (en) * | 1997-07-23 | 1997-12-21 | Axiomtek Co Ltd | CPU card and plug-in slot substrate compatible with the ATX power supply |
CN201562231U (zh) * | 2009-05-15 | 2010-08-25 | 康舒科技股份有限公司 | 电源供应装置 |
TWM404409U (en) * | 2010-10-26 | 2011-05-21 | Elitegroup Computer Sys Co Ltd | Power-saving circuit and computer system having power-saving circuit |
TW201324122A (zh) * | 2011-12-14 | 2013-06-16 | Universal Scient Ind Shanghai | 電源供應器及其控制電路與省電方法 |
US20150286274A1 (en) * | 2014-04-04 | 2015-10-08 | Zippy Technology Corp. | Power supply device and method for reducing power consumption of the same |
Also Published As
Publication number | Publication date |
---|---|
TW202243378A (zh) | 2022-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6654264B2 (en) | System for providing a regulated voltage with high current capability and low quiescent current | |
US7380146B2 (en) | Power management system | |
US6091617A (en) | Automatic power supply selector for ACPI-compliant PCI devices | |
US6535944B1 (en) | Hot plug control of MP based computer system | |
CN110649694B (zh) | 一种ncsi网卡供电系统 | |
US9244509B2 (en) | Uninterruptible power system and power control system thereof | |
US8147138B2 (en) | Power supply circuit for motherboard | |
US9280357B2 (en) | Configuration based on chassis identifications | |
US10505441B2 (en) | Voltage regulation system, regulator chip and voltage regulation control method | |
TW201526467A (zh) | 電源供應裝置及其電源供應方法 | |
TWI503657B (zh) | 主機板及其電源控制方法 | |
TWI763450B (zh) | 電源控制系統 | |
US9513683B2 (en) | Control circuitry used in a computing system, and power supply having the control circuitry | |
US10281966B2 (en) | Power coupling device with detection and power adjustment function | |
TWI443500B (zh) | 並聯式電源供應器系統、電腦及其電源供應方法 | |
US7028194B2 (en) | Method and apparatus for activating a bleed circuit through logic in response to a back-driven voltage on a supply voltage plane | |
TW201306043A (zh) | 記憶體及具有該記憶體之記憶體供電系統 | |
US20140319915A1 (en) | Power adapter with proportional current sharing and mobile electronic device having the same | |
US9710036B2 (en) | Power mixing apparatus of multiple power supplies | |
CN115347757A (zh) | 电源控制系统 | |
CN108509372B (zh) | 一种片上系统芯片 | |
US7831848B2 (en) | Power management system for use in laptop computer and management method thereof | |
CN111381659A (zh) | 计算机系统及电源管理方法 | |
CN104076891A (zh) | 多功能引脚电路装置 | |
US20230049478A1 (en) | Power supply units |