TWI758247B - 用於長叢發長度之內部連續列存取技術 - Google Patents

用於長叢發長度之內部連續列存取技術 Download PDF

Info

Publication number
TWI758247B
TWI758247B TW105112427A TW105112427A TWI758247B TW I758247 B TWI758247 B TW I758247B TW 105112427 A TW105112427 A TW 105112427A TW 105112427 A TW105112427 A TW 105112427A TW I758247 B TWI758247 B TW I758247B
Authority
TW
Taiwan
Prior art keywords
memory device
memory
bank
command
groups
Prior art date
Application number
TW105112427A
Other languages
English (en)
Other versions
TW201712558A (zh
Inventor
冨嶋茂樹
士濂 呂
庫吉特S 貝恩斯
Original Assignee
美商英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾公司 filed Critical 美商英特爾公司
Publication of TW201712558A publication Critical patent/TW201712558A/zh
Application granted granted Critical
Publication of TWI758247B publication Critical patent/TWI758247B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1072Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1018Serial bit line access mode, e.g. using bit line address shift registers, bit line address counters, bit line burst counters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1018Serial bit line access mode, e.g. using bit line address shift registers, bit line address counters, bit line burst counters
    • G11C7/1021Page serial bit line access mode, i.e. using an enabled row address stroke pulse with its associated word line address and a sequence of enabled column address stroke pulses each with its associated bit line address
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1045Read-write mode select circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Dram (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)

Abstract

一種記憶體裝置可執行內部操作來提供一可規劃叢發長度。該記憶體裝置包括可獨立且分開定址之多個排組。該記憶體裝置選擇若干排組來於叢發序列中操作,其中所有選擇的排組可於從一相關聯記憶體控制器送出之一命令上操作。用以響應接收該存取命令,該記憶體裝置可產生多個內部操作來使所有選擇的記憶體排組來執行該存取命令,而不需來自該記憶體控制器之多個命令。

Description

用於長叢發長度之內部連續列存取技術 發明領域
本發明之實施例一般係有關記憶體裝置,而更特別是有關具有內部叢發操作之一記憶體裝置。
版權通知/許可
本專利文件之揭示內容的一部分可包含接受版權保護之材料。該專利文件或該專利揭示內容出現在專利與商標局之專利檔案或記錄中時,該版權擁有者並不反對任何人將其重製,但無論如何其可以其他方式來保留所有版權。該版權通知可應用在下述所有資料、與其附圖上、以及應用在下述任何軟體上:版權所有©2015,英代爾公司,保留所有權利。
發明背景
記憶體在從最小型嵌式系統至最強大伺服器之計算裝置中是相當普遍的。不同類型的記憶體基於速度、容量、效能、與其他因素可具有不同的應用。商用DRAM(動態隨機存取記憶體裝置)為可從若干不同製造商之任一個來輕易彼此替代、並遵循一操作標準或規格說明的記憶體 裝置。商用DRAM具有良好的存取速度、低相對成本、與高密度(大的記憶體大小),並可典型用來作為計算系統中之主要系統記憶體的記憶體資源。專門的DRAM亦可被完成且用於快取應用。
一DRAM用來作為一計算裝置之主要系統記憶體時,其典型組配來針對讀取操作而提取某些資料量,並於多個連續輸出I/O(輸入/輸出)交易之叢發中傳送該資料。同樣地針對寫入操作,該DRAM典型組配來接收多個連續輸出I/O(輸入/輸出)交易之一叢發來寫入該儲存媒體。一“叢發”操作典型包含致動一列以及該列致動時傳送多個連續行位址。由於較高的資料局部性,該類叢發操作針對主要記憶體是有意義的,其中資料典型於來自鄰近位址空間之連續資料塊中存取。參見下文相關圖1來說明。
因此,許多DRAM應用使用一斷開頁政策,其中資料之一頁面或列可在連續交易間保持斷開。若該下一交易係針對相同的資料列,則其已為斷開,而一行操作(例如,CAS或行位址選通)為需存取該下一所需的記憶體部段之全部。若該下一交易係針對不同的資料列,則會有一頁面錯誤,而先前列將需被放電且該新列於存取之前需斷開。若有高資料局部性時,則有較少頁面錯誤,而無一頁面錯誤時,一錯誤之效能損失會超過不需於每一交易中斷開該列之效能效益的偏移。
然而,其傾向比存取一主要記憶體資源還隨機來存取一快取記憶體。因此,作為快取記憶體資源之某些 DRAM應用中,相較於主要記憶體資源,連續交易較不常針對一快取記憶體中之相同列。具有較高的隨機存取之應用中,DRAM典型以一閉合頁政策(亦參照為一閉合頁政策)來管理。一閉合頁政策中,一列存取後會閉合。實際上,最流行的閉合頁政策使用一列保持斷開一段時間週期(例如,由一計時器決定),並在一臨界時間週期後閉合之定製、併合方法。併合方法必須視為針對本文目的之閉合頁政策。
任何閉合頁政策中,有一傳統上限制為於一給定交易(例如,有關執行一單一存取命令之操作)中有多少資料可被寫入或讀取。該類應用與有一組配的叢發長度(BL)之典型斷開頁政策不同。然而,即使在具有閉合頁政策提供較佳的整體效能之較高隨機存取的應用中,會有時機能夠以一叢發來執行存取以提供較佳效能。
現參照圖1,圖形100繪示一習知技術讀取命令之計時圖。圖形100繪示各種不同信號線之相對計時;亦即,該時鐘信號(CLK)、該命令信號(CMD)、該位址信號(ADDR)、該資料選通與選通補數(分別為DQS與DQS#(該虛線))、以及該資料信號(DQ)。該CLK顯示從一初始讀取命令於該CMD線發出之一時間T0,到針對一第二讀取命令之資料完成傳送之時間T13為止。於時間T0,該第一讀取命令伴隨一排組與行n之位址,而於時間T4,一第二讀取命令伴隨一排組與行b之位址。如該ADDR線所示,讀取命令間之時間為tCCD,其為一最小行對行的位址計時。tRPST為讀取 時間後同步碼。
如該DQS線所見,該記憶體裝置具有一tRPRE時間來作為一讀取前序以便在該第一讀取命令之叢發資料之前安排該選通線。該前序時間後,該DQ線顯示八個資料部分,DQn至DQ(n+7)之一叢發。應了解該記憶體裝置組配來從該排組提取與輸出一8位元資料之叢發。傳統上,用以響應該第一外部讀取記憶體存取命令,該預提取與輸出係基於該排組中之一單一交易。用以響應該第二外部讀取存取命令,一8位元資料之第二個叢發輸出於行b啟動(資料DQb至DQ(b+7))。如該選通線所示,該資料之最後位元亦可與一讀取後同步碼時間tRPST同時出現以便於該輸出交易後安排該選通線。該資料叢發傳統上用以響應一命令而發生,並基於該記憶體裝置之內部預提取機構來於一特定排組上操作。
依據本發明之一實施例,係特地提出一種用於記憶體裝置存取之方法,其包含下列步驟:從可分開定址之多個獨立的排組群組中,來動態選擇若干排組群組而於一叢發序列中操作,其中每一選擇的排組群組可於從一相關聯記憶體控制器接收之一命令上操作;從該相關聯記憶體控制器來接收一單一存取命令;以及於該記憶體裝置中產生多個內部操作來使所有選擇的排組群組來執行該存取命令。
100‧‧‧圖形
200、700‧‧‧系統
210‧‧‧主機
212、734、864‧‧‧記憶體控制器
220、732、862‧‧‧記憶體裝置
222‧‧‧記憶體排組
224‧‧‧輸入/輸出硬體
226‧‧‧控制器
228‧‧‧暫存器
230‧‧‧計數器
242‧‧‧命令/位址匯流排
244‧‧‧資料匯流排
310、400‧‧‧動態隨機存取記憶體
312、402‧‧‧控制邏輯
314、316‧‧‧輸入/輸出
404‧‧‧位址暫存器
406‧‧‧模式暫存器
410‧‧‧列位址多工器
412‧‧‧刷新計數器
422‧‧‧排組控制邏輯
424‧‧‧行位址計數器
430‧‧‧行解碼器
440‧‧‧輸入/輸出閘控
450‧‧‧讀取介面
452‧‧‧讀取驅動器
454‧‧‧DLL
460‧‧‧寫入接收器
462‧‧‧寫入資料介面
472‧‧‧ODT(晶載終止)控制
474‧‧‧ODT(晶載終止)
480‧‧‧ZQ校準
502、504‧‧‧圖形
510‧‧‧時鐘信號(CLK)
520、550‧‧‧記憶體控制器命令
522‧‧‧致動命令
524‧‧‧讀取命令
530、532、534、536、538、542、544、546、548、560‧‧‧內部操作
552‧‧‧致動-讀取命令
562‧‧‧RD-BG0
564‧‧‧RD-BG1
566‧‧‧RD-BG2
568‧‧‧RD-BG3
570‧‧‧資料信號
600‧‧‧程序
602、604、606、608、610、612、614、616‧‧‧方塊
710‧‧‧匯流排/匯流排系統
720、810‧‧‧處理器
730、860‧‧‧記憶體子系統
736‧‧‧作業系統
738‧‧‧指令
740‧‧‧輸入/輸出介面
750‧‧‧網路介面
760‧‧‧內部大量儲存裝置
762‧‧‧指令與資料
770‧‧‧周邊介面
780、890‧‧‧叢發控制
800‧‧‧裝置
820‧‧‧聲響子系統
830‧‧‧顯示器子系統
832‧‧‧顯示器介面
840‧‧‧輸入/輸出控制器
850‧‧‧電力管理
870‧‧‧連接
872‧‧‧蜂巢式連接
874‧‧‧無線連接
880‧‧‧周邊連接
882‧‧‧至
884‧‧‧來自
ADDR‧‧‧位址信號
BG0L、BG1L、BG0R、BG1R、BG2L、BG3L、BG0到BG3‧‧‧排組群組
CLK‧‧‧時鐘信號
CMD‧‧‧命令信號
DQS‧‧‧資料選通
DQS#‧‧‧資料選通補數
DQ‧‧‧資料信號
DQn至DQ(n+7)、DQb至DQ(b+7)、D0、D1、D2、D3、D4、D5、D6、D7‧‧‧資料
T0、T4、tCCD、tRPST、tRPRE、tRD‧‧‧時間
b、n‧‧‧欄位
tRCD‧‧‧延遲
下列說明包括具有藉由本發明之實施例的實施態樣之範例給定的圖例之圖形討論。該等圖式應藉由範例、而非藉由限制來加以理解。如本文所使用,參照為一或多個“實施例”可理解為說明包括在本發明之至少一實施態樣中的一特定特徵、結構、及/或特性。因此,本文出現諸如“於一實施例中”或“於一替代實施例中”之片語可說明本發明之各種不同實施例與實施態樣,並且不需皆參照為相同實施例。然而,其亦不需彼此互斥。
圖1為一習知技術讀取命令之一計時圖。
圖2為一具有包含內部叢發控制之一記憶體裝置的一系統之一實施例的方塊圖。
圖3為一提供內部叢發控制之一記憶體裝置的一實施例之方塊圖。
圖4為一具有執行內部叢發控制之控制邏輯的一記憶體裝置之一實施例的方塊圖。
圖5A為一記憶體裝置中之內部叢發控制的一實施例之一計時圖。
圖5B為一針對從具有內部叢發控制之一記憶體裝置讀取的一實施例之計時圖。
圖6為一用於存取具有內部叢發控制之一記憶體裝置的一程序之一實施例的流程圖。
圖7為一記憶體裝置內部叢發控制可得以執行之一計算系統的一實施例之方塊圖。
圖8為一記憶體裝置內部叢發控制可得以執行之 一行動裝置的一實施例之方塊圖。
下列某些細節與實施態樣之說明,包括該等圖形之一說明,其可描述某些或所有下述實施例、以及說明本文呈現之發明概念的其他潛在實施例或實施態樣。
較佳實施例之詳細說明
如本文所述,一記憶體裝置可執行內部操作來提供一可規劃叢發長度。該記憶體裝置包括可獨立與分開定址之多個排組。該記憶體裝置選擇若干排組或排組群組來以叢發序列操作,其中所有選擇的排組或排組群組可基於該記憶體裝置產生之內部操作,於從一相關聯記憶體控制器傳送之一命令上操作。一排組群組為可分開定址與存取之一或多個排組,因此,不同排組群組中之排組可視為彼此獨立,而不同排組群組中之排組的一存取命令可同時執行。典型一記憶體裝置包括邏輯來允許分開存取排組與排組群組。本文參照選擇排組群組與存取排組群組將理解為施加至可獨立定址之任何一或多個排組(諸如具有不同位址之不同群組)。於是,本文使用“排組群組”並非限制。用以響應接收該存取命令,該記憶體裝置可產生多個內部操作來使所有選擇的排組群組執行該存取命令,而不需來自該記憶體控制器之多個命令。因此,該記憶體裝置即使於一閉合頁政策中操作,仍可提供可規劃叢發操作。
參照記憶體裝置可施加至不同的記憶體類型。記憶體裝置一般參照為依電性記憶體技術。依電性記憶體為 若電力從該裝置中斷連接時,其狀態(與因而儲存其中之資料)為未定之記憶體。即使電力中斷連接時,非依電性記憶體或儲存器仍可保有其狀態(經過長時間週期後容易降級)。動態依電性記憶體需要刷新儲存於該裝置中的該資料以維持狀態。動態依電性記憶體之一範例包括DRAM(動態隨機存取記憶體)、或某些變化型態,諸如同步DRAM(SDRAM)。本文所述之一記憶體子系統可與若干記憶體技術相容,諸如DDR3(雙倍資料速率第三版,JEDEC(聯合電子裝置工程委員會)於2007年六月初始發布,目前第21次發行)、DDR4(JEDEC於2012年十二月發布之初始規格說明書,DDR第四版)、LPDDR3(JEDEC於2013年八月發布,JESD209-3B,低功率DDR第三版)、LPDDR4(JEDEC於2014年八月初始發布之低功率雙倍速率(LPDDR)第四版,JESD209-4)、WIO2(JEDEC於2014年八月初始發布之寬廣I/O 2(WideIO2),JESD229-2)、HBM DRAM(JEDEC於2013年十月初始發布之高頻寬記憶體,JESD235)、等等、以及基於該類規格說明之衍生或擴充的技術。
於一實施例中,除了依電性記憶體外或替代地,參照記憶體裝置可參照即使電力從該裝置中斷連接時,其狀態為未定之一非依電性記憶體裝置。於一實施例中,該非依電性記憶體裝置為一方塊可定址記憶體裝置,諸如NAND或NOR技術。因此,一記憶體裝置亦可包括一下一代非依電性裝置,諸如一三維度交叉點記憶體裝置、或其他位元組可定址非依電性記憶體裝置。於一實施例中,該 記憶體裝置可為或包括多臨界準位NAND快閃記憶體、NOR快閃記憶體、單一或多準位相變記憶體(PCM)、一電阻式記憶體、奈米線記憶體、鐵電電晶體隨機存取記憶體(FeTRAM)、合併憶阻器技術之磁性電阻式隨機存取記憶體(MRAM)記憶體、或自旋轉移轉矩(STT)-MRAM、或者任何上述、或其他記憶體之一組合。
本文說明參照一“DRAM”將理解為施加至允許隨機存取之任何記憶體裝置。該記憶體裝置或DRAM可參照為該晶粒本身及/或一封裝記憶體產品。該DRAM包括可作為分開的排組群組來予以管理之多個排組。
於專門的DRAM設計中,該DRAM可用來作為一末級快取記憶體或接近記憶體裝置。該類設計中,相較於一DRAM之典型主要記憶體應用,該記憶體子系統可以較短頁面大小來管理該DRAM。此外,由於能夠分開定址該記憶體裝置之更多獨立區域,該DRAM上之記憶體陣列(儲存媒體)典型可具有更多排組群組來達到較低功率、較短潛伏、以及具有較少衝突之較高有效頻寬。如參照上文,該類DRAM應用典型可使用閉合頁政策來對隨機存取具有較佳回應。
如本文所述,該DRAM中之叢發控制或內部連續列存取控制可提供叢發存取,允許類似一標準DRAM應用中之叢發模式提供的連續存取。因此,一快取應用中之專門的DRAM可提供叢發存取。由於使用較少I/O(輸入/輸出),故提供叢發控制可降低命令通量與降低該命令/位址功 率耗損。於一實施例中,一商用DRAM可提供叢發控制。於一實施例中,諸如SRAM、STTM(STT-MRAM)、FeDRAM、等等之其他記憶體技術可類似應用該記憶體裝置內部之叢發控制。
於一實施例中,一記憶體控制器可決定針對一存取命令何時應用叢發控制。於一實施例中,該記憶體控制器設定該DRAM中、組配該DRAM將如何操作之設定的一模式暫存器或其他機構。該叢發長度(BL)可調整與可動態規劃或組配。因此,該DRAM可基於該BL設定,來動態組配以提供讀取交易上之不同資料量、或接收寫入交易上之不同資料量。於一實施例中,該記憶體控制器可基於定義一協定中之一或多個額外命令來組配該DRAM BL設定。該等額外命令可為除了使用一模式暫存器之外或者替代地使用一模式暫存器。額外命令於該DRAM與該記憶體控制器間之一命令介面中會需要額外接腳。額外命令可允許該DRAM針對可變的叢發長度,來於一模式暫存器設定中組配一次,而之後以該等額外命令來改變該即時BL。
如本文所述,於一實施例中,該記憶體控制器不需傳送多個存取命令來達到一較長的叢發長度。而是,該DRAM本身可用以響應來自該記憶體控制器之一單一存取命令而產生多個內部操作來執行。應了解一“單一”存取命令可參照一存取命令序列,其表示觸發一單一存取交易之一序列或多個不同命令。例如,DRAM典型具有一致動(ACT)命令接著一行命令(CAS-行位址選通),其中該行命令 可特定於讀取(RD)或寫入(WR)。因此,該記憶體控制器可傳送一序列ACT而之後RD-CAS或ACT而之後WR-CAS以個別執行一讀取交易或一寫入交易。用以響應該單一命令或命令序列,DRAM可針對不同的排組群組來產生與執行多個內部操作。該類交易可基於一單一交易命令附加負擔來達到一較長BL。於一實施例中,該單一命令可為一致動命令、一行位址命令、與一預充電(PRE)命令。
於一實施例中,該DRAM可包括一內部計數器來使該DRAM本身能夠控制存取該等排組或排組群組的順序。於一實施例中,該DRAM以一固定序列,諸如以位址順序來存取該等排組群組。於一實施例中,針對非以位址順序之排組群組,該固定序列為一特定、預先設定的存取順序。於一實施例中,該序列非固定,而一內部DRAM控制器可基於指出排組群組已於一週期中存取之一或多個計數器來管理存取該等排組群組。因此,該DRAM可內部管理存取其排組群組之交錯。
圖2為一具有包含內部叢發控制之一記憶體裝置的一系統之一實施例的方塊圖。系統200代表可於一行動裝置中執行之一記憶體子系統。主機210代表執行一作業系統(OS)與應用之一主機計算平台。該等OS與應用可執行形成記憶體存取之操作。主機210包括一處理器或處理單元,其可為一單一或多核心處理器。系統200可作為一SoC來予以執行、或以獨立構件來執行。多個記憶體裝置220包括於系統200中時,每一記憶體裝置可各自管理內部操作的產生 以執行來自記憶體控制器212之命令。
記憶體控制器212代表用以響應該(等)處理器執行操作而產生記憶體存取命令之控制邏輯。於一實施例中,記憶體控制器212為主機210的一部分,諸如於與一主機處理器相同晶粒或封裝空間上執行之邏輯。於一實施例中,記憶體裝置220為系統200中之一DRAM末級快取記憶體(諸如一L3快取記憶體)。於一實施例中,記憶體裝置220執行一閉合頁政策。
記憶體裝置220代表系統200之記憶體資源,並可參照為DRAM。記憶體裝置220的每一個包括多個記憶體排組222。排組222代表記憶體裝置220儲存資料之儲存媒體。排組222可組織為排組群組。一記憶體排組為可與其他記憶體胞元的群組獨立存取之一記憶體胞元群組。一排組群組為可與其他排組獨立操作之一或多個排組。來自不同排組群組之排組可被並列存取。應了解該記憶體裝置中不支援真正的並列操作時,並列存取可依序發生。然而,即使序列操作從一外部連接並列發生,該結果存取並不會在該等排組間形成存取延遲。本文參照選擇排組群組與存取排組群組可理解為應用在可獨立定址之任何一或多個排組222(諸如藉由具有不同群組具有不同位址)。
記憶體裝置220包括I/O(輸入/輸出)硬體224來經由一或多個匯流排以連接至記憶體控制器212。I/O 224可包括驅動器、鎖存器、終止、及/或其他硬體。於一實施例中,記憶體控制器212與I/O 224間之介面可包括C/A(命令/位址) 匯流排242與資料匯流排244。C/A匯流排242可使記憶體控制器212將命令與位址資訊傳送至記憶體裝置220。資料匯流排244可使記憶體控制器212針對寫入交易來傳送資料,而針對記憶體裝置220係針對讀取交易來傳送資料。
控制器226代表記憶體裝置220上之控制邏輯,且可作為一晶載微控制器或微處理器來予以執行。控制器226可管理記憶體裝置220中的操作。控制器226可管理記憶體裝置220中的執行計時以便執行記憶體控制器212傳送之命令。於一實施例中,控制器226產生多個內部交易以執行記憶體控制器212傳送之一單一命令交易。
於一實施例中,系統200可併入需降低記憶體命令通量之一計算系統,來降低記憶體子系統功率耗損、及/或以簡單交易來填入一快取線路。藉由組配記憶體裝置220(例如,藉由控制器226之組態)作叢發操作,系統200可提供該所需利益。即使於具有閉合頁政策與小頁面大小之專門的DRAM之一應用中,仍可達到該類利益。
於一實施例中,記憶體控制器212可基於規劃暫存器228中之一設定來組配記憶體裝置220作叢發操作。暫存器228代表記憶體裝置220之一模式暫存器或其他設定儲存器。因此,叢發操作可被選擇性導通與關閉。於一實施例中,記憶體裝置220之BL可規劃為多個不同設定(例如,4或8)的其中之一。於一實施例中,叢發操作可規劃為從於來自記憶體控制器212之一命令中識別的一特定排組群組(BG)位址來開始。於一實施例中,叢發操作可規劃為總是 於BG位址0、或其他位址來開始。暫存器228可儲存該類開始位址設定。控制器226可基於暫存器228中之設定及/或其他設定來管理該叢發控制或連續列存取之實施態樣。
於一實施例中,記憶體裝置220包括計數器230。於一實施例中,計數器230為控制器226之一部分。計數器230可以一固定延遲(例如,一奈秒延遲)來產生BG位址。由於計數器230,控制器226可不需記憶體控制器212針對命令來產生該排組群組位址資訊。或者,控制器226可忽略從記憶體控制器212接收之BG位址資訊。於一實施例中,控制器226可使用計數器資料來監控排組群組操作。監控排組群組操作包括透過該等排組群組來監控該操作序列,以確認每一排組群組於一整個週期中依次被存取。該週期可指定每個排組群組在另一排組群組被存取第二次之前被存取一次。由於計數器230,控制器226可透過排組222以該等排組/排組群組之位址的順序來排序操作、及/或可透過以非順序位址的順序之一交錯方式來排序操作。
於一實施例中,記憶體控制器212與記憶體裝置220間之一介面協定支援額外的規格說明命令來即時改變該BL及/或叢發順序。即時操作參照為在不改變一暫存器設定的情況下來改變該記憶體裝置之一操作組態。一暫存器設定或其他組態設定可設定為將即時操作賦能,但之後即時操作可在運行時間發生而不需另外調整該記憶體裝置之組態。
於一實施例中,為了效率該記憶體控制器212可 監控存取行為。例如,該記憶體控制器可計數有多少交易遵循一叢發型樣,而之後從叢發存取記憶體裝置220來獲益。基於該監控資訊,該記憶體控制器可計算形成較高存取效率之一BL。記憶體裝置220針對叢發操作賦能時,來自記憶體控制器212之一單一命令序列,諸如ACT、CAS、與PRE可形成該相同的操作循環整個多個排組群組。
圖3為一提供內部叢發控制之一記憶體裝置的一實施例之方塊圖。DRAM 310繪示根據本文所述之任何DRAM,一記憶體裝置之一實施例的一範例。DRAM 310為圖2之記憶體裝置220的一範例。於一實施例中,相較於一商用DRAM設計,DRAM 310為具有額外的排組群組之一專門DRAM。於一實施例中,額外的排組群組可藉由包括額外的邏輯(例如,路由、信號、介面)以存取獨立群組中之記憶體資源來提供。如圖所示,DRAM 310包括組織為“左”與“右”排組群組、以及“上半”與“下半”排組群組之排組群組。應了解諸如左、右、上半、與下半之定向標記為相對地且不限制該裝置之操作。典型該類定向可參照一規定的接腳輸出或一封裝DRAM裝置來完成。參照圖3之標記僅為範例、而非限制。此外,圖3之DRAM 310的範例於晶粒中央具有I/O與控制邏輯,將如下文更詳細說明。該類組態僅為一範例、而非限制。用於執行內部操作以增加一叢發長度之技術亦可應用在於左與右晶粒邊緣具有I/O之DRAM,諸如LPDDR DRAM中。
該等上半部排組群組包括左排組群組BG0L與 BG1L、以及右排組群組BG0R與BG1R。該等下半部排組群組包括左排組群組BG2L與BG3L、以及右排組群組BG2R與BG3R。該DRAM之中心(例如,DRAM 310之一晶粒實施態樣的中心)可包括I/O襯墊與控制邏輯。於一實施例中,I/O 314提供左排組BG[0:3]L I/O,而I/O 316提供右排組BG[0:3]R I/O。於一封裝實施態樣中,I/O 314與316將連接至該介面封裝上之接腳。於一SoC(晶載系統)實施態樣中,可有晶片準位互連,諸如倒裝晶片連接、或銲線。於一典型範例中,DRAM 310可包括總數x64 I/O,分割為x32的兩個群組(左與右)。I/O 314與I/O 316可包括諸如驅動器與其他介面電路來連接至各種不同排組群組之硬體。於一實施例中,控制邏輯312包括控制DRAM 310中之操作的管理邏輯。
於一實施例中,DRAM 310可以一閉合頁政策來執行以增加該隨機存取彈性之潛能。於一實施例中,DRAM 310於每一側提供一通道:該左側為一通道而該右側為一不同通道。於是,DRAM 310可包括4個排組群組,每個位於兩分開通道上。於一實施例中,來自一相關聯記憶體控制器(未顯示)之命令可被控制邏輯312接收並處理。於一實施例中,用以響應一單一RD命令,DRAM 310可內部地、順序地產生多個內部操作以便於每一排組群組執行該RD命令(針對接收該命令之通道)。於一實施例中,控制邏輯312包括一BG計數器來產生連續BG位址,以便用以響應該命令而內部地與順序地存取每一BG。於一實施例中,每一BG 僅具有2N個預提取資料(其中N為使用的位址位元數量),而DRAM 310可產生等於選擇的排組群組數量乘以2N之一叢發。例如,DRAM 310可組配來於一叢發中產生8位元的輸出資料。於一實施例中,DRAM 310可以1奈秒潛伏來存取每一不同的BG。因此,考量於DRAM 310接收之一RD命令:控制邏輯312可以1奈秒命令潛伏來將該RD命令連續發出至不同的BG,並以一1吉赫時鐘頻率來無縫地產生具有DDR(兩倍資料速率)之讀出資料。
於一實施例中,DRAM 310為一DDR x4裝置。應了解一“x4”裝置參照為具有一4位元寬資料介面之一DRAM。替代方案包括一x8裝置(一8位元寬資料介面)、一x16裝置(一16位元寬資料介面)、等等。一商用DRAM可具有8Kb或更大之一頁面大小,其具有該頁面(記憶體胞元之列)與該僅32位元的晶片介面周邊電路(例如,讀取/寫入I/O緩衝器)間之一資料轉移寬度。因此,一商用實施態樣之叢發操作為合理來使用該較大頁面大小。於一實施例中,DRAM 310具有比商用DRAM還小的一頁面大小,諸如一64B、128B、256B、或其他長度的頁面大小或線段大小。由於致動,較小頁面大小可降低功率耗損,而同時由於較低電容性負載,其可增加該存取速度。較小頁面大小針對更多隨機存取亦更有效。
圖4為一具有執行內部叢發控制之控制邏輯的一記憶體裝置之一實施例的方塊圖。DRAM 400代表根據本文所述之任何系統、可使用具有內部叢發控制之一DRAM 的一記憶體裝置之一範例。控制邏輯402代表根據本文所述之任何系統的記憶體裝置中之一控制器或控制邏輯。控制邏輯402接收時鐘(CLK)、時鐘賦能(CKE)、與命令(CMD)信號,並根據該等信號來控制DRAM 400之操作。控制邏輯402可基於儲存於模式暫存器(MR)406中之設定來操作。於一實施例中,控制邏輯402提供對不同排組群組中之記憶體排組的控制,並用以響應來自該記憶體控制器或主機之一單一命令而產生多個內部操作。
位址暫存器404接收位址資訊(ADDR),諸如列位址與排組位址信號以識別受一特定命令影響之記憶體的一部分。位址暫存器404可將該位址資訊分布至列位址多工器410、排組控制邏輯422、行位址計數器424、與模式暫存器406。列位址多工器410可從刷新計數器412取得該列位址資訊與一信號來作為輸入,並針對每一排組群組控制該列位址閂鎖(RAL)與解碼器。該邏輯可連接至組成該排組群組之多個排組。排組控制邏輯422可選擇針對該接收的記憶體存取操作(命令)是哪個排組群組受選擇。行位址計數器424產生一信號來針對該操作選擇該行。於一實施例中,控制邏輯402包括一計數器(未明確顯示)來內部產生排組群組位址並針對一單一命令來排序該等選擇的排組群組。因此,一或多個選擇的排組群組可於一單一命令上操作。
該等排組群組之RAL與解碼器可選擇該等排組/排組群組之記憶體陣列中的一位址,而該等感測放大器可根據該操作受致動。I/O閘控440可針對一寫入操作將資料 放入該等感測放大器,且可針對一讀取操作將該資料讀出。行解碼器430接收該排組控制邏輯選擇以及該行位址計數器選擇並針對I/O閘控440來作一行選擇。
針對一讀取操作,讀取介面450可耦合來從I/O閘控440接收資料位元。讀取介面450可包括一讀取閂鎖與多工器、並將選擇的輸出資料饋送至讀取驅動器452,其將該資料置於資料匯流排之信號線(DATA)上。驅動該資料匯流排之計時由控制邏輯402控制之DLL 454提供。驅動器452可基於該計時來驅動資料選通線以伴隨該等資料信號。寫入接收器460從該資料匯流排接收寫入資料、並將其輸入至該寫入資料介面462之一輸入暫存器或輸入緩衝器。資料介面462可將該資料提供至I/O閘控440。
於一實施例中,DRAM 400包括ZQ校準480來提供有關該資料匯流排上之資料的阻抗校準功能。於一實施例中,DRAM 400包括ODT(晶載終止)控制472來控制將該I/O應用至該資料匯流排之輸入及/或輸出阻抗電路。ODT 474代表於一給定交易中,可根據DRAM 400之阻抗的一組態設定來應用之阻抗電路。
圖5A為一記憶體裝置中之內部叢發控制的一實施例之一計時圖。圖形502繪示一時鐘信號(CLK 510)、一記憶體控制器命令(CMD 520)、與一內部操作(INT OP 530)之一相關信號計時的範例。為了易讀性,圖形502包括一格柵。應了解該信號之計時意欲顯示在一高階、且針對一實際實施態樣不需精確的細節。
CLK 510代表該記憶體裝置中使用之一時鐘信號。於一實施例中,該記憶體裝置從一相關聯記憶體控制器,於命令線520接收一致動命令,ACT 522。ACT 522與READ 524間有一延遲tRCD。於一實施例中,READ 524代表一RD-CAS命令,而ACT 522與READ 524之序列代表該記憶體控制器傳送之一單一存取命令。該記憶體裝置之一內部控制器接收與處理該等接收命令。繪示一讀取命令的情況下,應了解一寫入命令會看來類似圖形502中所示。
於一實施例中,用以響應ACT 522,該記憶體裝置(經由其控制器)可產生多個內部操作。如圖繪示,該記憶體控制器產生四個內部操作532、534、536、與538。應了解基於圖形502該記憶體裝置組配來存取四個排組群組來作為一叢發。將依序存取之排組群組的數量可依照提供至該記憶體裝置之實施態樣與組態來改變。因此,其他交易可與圖形502中描繪的不同。可觀察到為了舉例解說,內部操作532與ACT 522排列對齊。於一實施例中,ACT 522與內部操作532之間可有一延遲,諸如一傳播延遲及/或處理延遲。其它內部操作之計時同樣可與圖中繪示的偏移。
於一實施例中,操作532為排組群組0(ACT-BG0)之一致動命令,操作534為排組群組1(ACT-BG1)之一致動命令,操作536為排組群組2(ACT-BG2)之一致動命令,而操作538為排組群組3(ACT-BG3)之一致動命令。該等繪示內部操作係以位址順序的情況下,應了解該記憶體裝置可不以位址順序來產生內部操作。用以響應READ 524,該記 憶體裝置亦可產生四個內部操作:542、544、546、與548。應了解內部操作530中之排組群組的順序可從圖所示的改變之情況下,用以響應READ 524產生之內部操作的順序可與針對ACT 522之內部操作的順序相同。於一實施例中,操作542為排組群組0(RD-BG0)之一讀取命令,操作544為排組群組1(RD-BG1)之一讀取命令,操作546為排組群組2(RD-BG2)之一讀取命令,而操作548為排組群組3(RD-BG3)之一讀取命令。
因此,於一實施例中,一ACT命令定義為斷開排組群組中之多個(依照該叢發操作有多少排組群組被選擇,諸如四個)頁面。於一實施例中,排序排組群組之順序以及排序排組群組之數量可定義在一模式暫存器中。於一實施例中,命令編碼定義來選擇排組群組之順序以便給該記憶體控制器更多彈性。於一實施例中,一預充電命令亦可以一類似方式來定義以便排序多個排組群組來預充電該等選擇的頁面數量。於一實施例中,具有一自動預充電之讀取或寫入命令亦會形成經由該記憶體裝置中之內部控制邏輯來循環該選擇的排組群組數量。
如圖繪示,該記憶體裝置用以響應接收ACT 522而產生四個內部操作:532、534、536、與538。同樣地,該記憶體裝置用以響應READ 524而產生四個對應的內部操作542、544、546、與548。應了解於一實施例中,針對一隨後的存取交易,該記憶體裝置可選擇一不同數量的排組群組。因此,圖形502之範例中選擇四個排組群組的情況 下,可選擇一不同數量的排組群組。此外,針對一隨後交易,並不需選擇該相同數量的排組群組。而是,該記憶體裝置可針對有多少排組群組受選擇來動態組配。於一實施例中,一記憶體控制器可計算一叢發長度並針對該叢發長度來組配該記憶體裝置。若該記憶體控制器中之活動改變,則該記憶體控制器可決定一不同的叢發長度提供較佳效能。於一實施例中,該記憶體控制器可針對該記憶體裝置來改變該叢發長度,且從圖形502中繪示於一隨後交易中,該記憶體裝置可選擇一不同數量的排組群組(例如,兩個)。
圖5B為一針對從具有內部叢發控制之一記憶體裝置讀取的一實施例之計時圖。圖形504為一根據圖5A之圖形502的一計時圖之範例。圖形502與504兩者可為根據本文所述之任何實施例,針對內部叢發控制之計時序列的範例。如同圖形502,圖形504繪示一讀取命令序列,但應了解該等相同原則可應用在一寫入命令上。圖形504繪示時鐘信號CLK 510、一記憶體控制器命令MC CMD 550、一記憶體裝置內部操作INT OP 560、與一資料信號DQ 570。其繪示該相同時鐘,而因此圖形504具有與圖形502相同的時鐘線。其他信號可與圖形502的信號相同或不同,而因此圖形504中不同地標記。
於一實施例中,CMD 550接收一讀取命令交易,其可包括一ACT命令與一RD命令,其一起繪示為ACT-RD 522。應了解ACT-RD 522代表單一命令或一命令序列之一 單一讀取命令交易。ACT-RD 522代表造成一記憶體致動與讀取之一命令,且包括列位址與行位址資訊。於一實施例中,該讀取交易包括不分開傳送之一ACT命令。接收該讀取命令與輸出資料之間的時間為tRD。於一實施例中,該ACT及/或RD命令包括該等選擇的記憶體胞元之列位址資訊。該命令可觸發該記憶體裝置來致動該列位址指定的字線(WL)以選擇該等記憶體胞元。選擇時,該胞元資料可被感測與閂鎖為該感測放大器(SA),諸如圖3所繪示。傳統上,該頁面大小為一字線,於一商用DRAM實施態樣中,其可為4Kb(0.5KB)、8Kb(1KB)、或16Kb(2KB)。應了解不同的架構有不同大小,但一存取位元計數頁面典型為32b、64b、或128b。於是,為了填上該計算系統之一512b快取線,傳統記憶體子系統可使該記憶體控制器來於一叢發操作之一序列中多次執行多個行操作(例如,RD-CAS、WR-CAS)。
如本文所述,該記憶體裝置用以響應一單一外部交易命令而產生多個內部命令。於一實施例中,該記憶體裝置用以響應ACT-RD 522而以命令產生多個BG位址。因此,例如,該記憶體裝置可產生RD BG0 562來作為排組群組0之一讀取命令、RD BG1 564來作為排組群組1之一讀取命令、RD BG2 566來作為排組群組2之一讀取命令、以及RD BG0 568來作為排組群組3之一讀取命令。內部操作562、564、566、與568代表需在該選擇的排組群組中執行一讀取交易之任何一個或多個內部操作。用以響應該等內部操作,每一排組群組可存取該請求的讀取資料。如上文 相關圖形502所述,由於傳播延遲及/或處理延遲,故ACT-RD 522與該等內部操作間之計時會有偏移。
如DQ 570繪示,BG0可產生資料D0與D1,BG1可產生資料D2與D3,BG2可產生資料D4與D5,而BG3可產生資料D6與D7。應了解不同的資料輸出可能取決於有多少排組群組係針對該叢發操作來選擇。於一實施例中,該記憶體裝置可以一1奈秒的命令潛伏來產生該等內部排組群組操作,以便在具有1奈秒延遲之每一BG上無縫地產生讀取操作。之後,該I/O接腳處,該記憶體裝置可從具有DDR之不同的排組群組來輸出連續資料。如圖形504所繪示,該輸出序列於一商用DRAM中等同於一BL=8。
圖6為一用於存取具有內部叢發控制之一記憶體裝置的一程序600之一實施例的流程圖。程序600可為根據本文所述之任何實施例,用於一叢發模式中存取的一程序。於一實施例中,602中,由一主機執行操作可產生一請求來存取一記憶體裝置。該執行可為該計算平台上之任何服務或代理器的執行,其可包括一作業系統構件及/或一應用程式構件。該主機包括一中央處理器或周邊處理器。該存取可用以響應主機執行所需之資料,而為一讀取或一寫入一快取記憶體。
於一實施例中,604中,該記憶體子系統決定使用叢發操作來存取該記憶體裝置。於一實施例中,該記憶體裝置以一閉合頁政策來管理,且針對多個連續操作不保持頁面斷開。即使於一斷開頁政策,該記憶體裝置用來執 行一內部操作叢發(例如,一“叢發模式”)之能力可避免該記憶體控制器需傳送額外命令來執行一叢發操作。於一實施例中,該記憶體控制器可基於監控存取流量來決定使用一叢發模式。於一實施例中,606中,該記憶體控制器可傳送一模式暫存器設定命令或其他命令來設定該記憶體裝置中之一叢發長度。就內部而言,該記憶體裝置將基於該叢發長度設定來選擇若干排組群組以便執行。於一DDR實施態樣中,該選擇的排組群組之數量為該叢發長度設定除以二。該叢發長度、與因此該選擇的排組群組之數量,可被動態執行與組配。
於一實施例中,608中,該記憶體控制器產生一命令或一命令序列來存取該記憶體裝置。一單一命令可包括依序傳送之多個信號部分、或可為一單一信號。針對該交易,該單一命令為該信號部分的全部,其需要識別該請求命令與存取位址。610中,該記憶體裝置接收與解碼該命令。612中,該記憶體裝置可動態選擇該等排組群組來於該叢發序列中存取。
614中,用以響應來自該記憶體控制器之命令,該記憶體裝置針對該等選擇的排組群組之每一個可內部產生多個內部操作。於是,616中,該記憶體裝置可選擇多個排組群組來於該接收命令上操作、並使所有選擇的排組群組執行該接收的存取命令。於一實施例中,執行該等存取操作可包括該記憶體裝置針對該等選擇的排組群組產生一序列操作。該操作順序可以排組群組位址的順序、或某些 其他順序。該記憶體裝置可包括用以產生該等排組群組之內部操作的一內部計數器。
圖7為一記憶體裝置內部叢發控制可得以執行之一計算系統的一實施例之方塊圖。系統700代表根據本文所述之任何實施例的一計算裝置、且可為一膝上型電腦、一桌上型電腦、一伺服器、一遊戲或娛樂控制系統、一掃描器、影印機、印表機、循路由或交換裝置、或其它電子裝置。系統700包括處理器720,其提供系統700之指令的處理、操作管理、與執行。處理器720可包括任何類型的微處理器、中央處理單元(CPU)、處理核心、或提供系統700之處理的其它處理硬體。處理器720控制系統700之整體操作、並可為或包括,一或多個可規劃通用或專用微處理器、數位信號處理器(DSP)、可規劃控制器、特定應用積體電路(ASIC)、可規劃邏輯裝置(PLD)、等等、或該類裝置之一組合。
記憶體子系統730代表系統700之主記憶體,並提供處理器720執行之編碼、或用來執行一常式之資料值暫時儲存器。記憶體子系統730可包括一或多個記憶體裝置,諸如唯讀記憶體(ROM)、快取記憶體、一或多個各種不同的隨機存取記憶體(RAM)、或其他記憶體裝置、或者該類裝置的一組合。除此之外,記憶體子系統730儲存與主宰作業系統(OS)736以提供用於執行系統700中之指令執行的一軟體平台。此外,其他指令738可從記憶體子系統730儲存與執行來提供系統700之邏輯與處理。OS 736與指令738可由 處理器720執行。記憶體子系統730包括儲存資料、指令、程式、或其他項目之記憶體裝置732。於一實施例中,記憶體子系統包括記憶體控制器734,其為一記憶體控制器以產生與發出命令至記憶體裝置732。應了解記憶體控制器734可為處理器720之一實體部分。
處理器720與記憶體子系統730耦合至匯流排/匯流排系統710。匯流排710為代表由適當橋接器、配接器、及/或控制器連接之任何一個或多個分開的實體匯流排、通信線路/介面、及/或點對點連接之一抽象表示法。因此,匯流排710可包括,例如,一系統匯流排、一周邊組件互連(PCI)匯流排、一超傳送協定或工業標準架構(ISA)匯流排、一小電腦系統介面(SCSI)匯流排、一通用串列匯流排(USB)、或一美國電機電子工程師協會(IEEE)標準1394匯流排(共同參照為“火線”)的其中之一或多個匯流排。匯流排710之匯流排亦可對應於網路介面750中之介面。
系統700亦包括一或多個輸入/輸出(I/O)介面740、網路介面750、一或多個內部大量儲存裝置760、以及耦合至匯流排710之周邊介面770。I/O介面740可包括一使用者所透過與系統700互動之一或多個介面構件(例如,視訊、聲響、及/或文數字介接)。於一實施例中,I/O介面740可包括將一輸出提供至一使用者之一高解析度(HD)顯示器。高解析度可參照為具有約100PPI(每英吋像素)或更大之一像素密度的一顯示器,且可包括諸如完全HD(例如,1080p)、網膜顯示、4K(超高解析度或UHD)、等等的格式。 高解析度亦可參照為具有視覺品質可與像素顯示器相比較之投射顯示器(例如,頭部安裝的顯示器)。網路介面750提供系統700於一或多個網路上與遠端裝置(例如,伺服器、其他計算裝置)通訊的功能。網路介面750可包括一乙太網路配接器、無線互連構件、USB(通用串列匯流排)、或其他有線或無線的標準式或專屬介面。
儲存器760可為或包括以一非依電性方法,諸如一或多個磁性、固態、或光學式碟片、或者一組合來儲存大量資料之任何習知媒體。儲存器760可將編碼或指令與資料762保持在一永久狀態(亦即,儘管系統700之電力中斷該數值仍可被保持)。雖然記憶體730為該執行或操作記憶體來將指令提供至處理器720,但儲存器760一般可視為一“記憶體”。其中儲存器760為非依電性,記憶體730可包括依電性記憶體(亦即,若系統700之電力中斷,該資料之數值或狀態為不確定)。
周邊介面770可包括未於上文特別陳述之任何硬體介面。周邊裝置一般參照為相依連接至系統700之裝置。一相依連接為系統700提供操作執行、與一使用者互動之軟體及/或硬體平台的連接。
於一實施例中,系統700包括叢發控制780,其可為記憶體子系統730之記憶體732中的邏輯。根據本文所述之任何實施例,叢發控制780可使記憶體732能夠用以響應來自該記憶體控制器734之一單一記憶體存取命令交易而產生多個內部操作。因此,記憶體732可內部執行操作來以 記憶體控制器734延伸I/O之一叢發長度,而不需該記憶體控制器傳送多個閂鎖命令。於一實施例中,叢發控制780可包括一內部排組群組計數器、以及用以控制該等內部操作之序列的邏輯。於一實施例中,叢發控制780可從一組態暫存器,諸如一模式暫存器來存取設定,以決定有多少排組群組選擇來用於每個存取交易之叢發。
圖8為一記憶體裝置內部叢發控制可得以執行之一行動裝置的一實施例之方塊圖。裝置800代表一行動計算裝置,諸如一計算平板、一行動電話或智慧型手機、一無線賦能e化讀取器、隨身計算裝置、或其他行動裝置。應了解一般僅顯示某些該等構件、而非該類裝置之所有構件皆顯示在裝置800中。
裝置800包括處理器810,其執行裝置800之主要處理操作。處理器810可包括一或多個實體裝置,諸如微處理器、應用處理器、微控制器、可規劃邏輯裝置、或其他處理裝置。處理器810執行之處理操作包括可執行應用程式及/或裝置功能之一操作平台或作業系統的執行。該等處理操作包括有關與一使用者或與其他裝置互動之I/O(輸入/輸出)的操作、有關電力管理的操作、及/或有關將裝置800連接至其他裝置的操作。該等處理操作亦可包括有關聲響I/O及/或顯示I/O的操作。
於一實施例中,裝置800包括聲響子系統820,其代表與將聲響功能提供至該計算裝置相關聯之硬體(例如,聲響硬體與聲響電路)與軟體(例如,驅動程式、編解 碼)構件。聲響功能可包括揚聲器及/或耳機輸出、以及麥克風輸入。該類功能之裝置可整合於裝置800中、或連接至裝置800。於一實施例中,一使用者可藉由提供處理器810接收並處理之聲響命令來與裝置800互動。
顯示器子系統830代表提供使用者一視覺及/或觸覺的顯示來與該計算裝置互動之硬體(例如,顯示裝置)與軟體(例如,驅動程式)構件。顯示器子系統830可包括顯示器介面832,其可包括用來將一顯示器提供至一使用者之特定螢幕或硬體裝置。於一實施例中,顯示器介面832包括與處理器810分開來執行有關該顯示器之至少某些處理的邏輯。於一實施例中,顯示器子系統830包括提供輸出與輸入兩者至一使用者之一觸控螢幕裝置。於一實施例中,顯示器子系統830包括將一輸出提供至一使用者之一高解析度(HD)顯示器。高解析度可參照為具有約100PPI(每英吋像素)或更大之一像素密度的一顯示器,且可包括諸如完全HD(例如,1080p)、網膜顯示、4K(超高解析度或UHD)、等等的格式。
I/O控制器840代表有關與一使用者互動之硬體裝置與軟體構件。I/O控制器840可操作來管理聲響子系統820及/或顯示器子系統830之一部分的硬體。此外,I/O控制器840繪示一使用者可透過它與該系統互動、且連接至裝置800之額外裝置的一連接點。例如,可附接於裝置800之裝置可包括麥克風裝置、揚聲器或身歷聲系統、視訊系統或其他顯示系統、鍵盤或小鍵盤裝置、或者與特殊應用 程式使用之其他I/O裝置,諸如讀卡機或其他裝置。
如上所述,I/O控制器840可與聲響子系統820及/或顯示器子系統830互動。例如,透過一麥克風或其他聲響裝置之輸入可提供裝置800之一或多個應用程式或功能輸入或命令。此外,替代或除了顯示器輸出外,亦可提供聲響輸出。另一範例中,若顯示器子系統包括一觸控螢幕,則該顯示器裝置亦可作為一輸入裝置,其可至少部分由I/O控制器840管理。裝置800上亦可有額外按鈕或開關來提供由I/O控制器840管理之I/O功能。
於一實施例中,I/O控制器840管理諸如加速器、攝影機、光感測器或其他的環境感測器、迴轉儀、全球定位系統(GPS)的裝置、或可包括於裝置800中之其他硬體。該輸入可為直接使用者互動的一部分、以及將環境上輸入提供至該系統來影響其操作(諸如過濾雜訊、針對亮度檢測來調整顯示器、針對攝影機應用閃光、或其他特徵)。於一實施例中,裝置800包括電力管理850,其管理電池電力使用率、電池的充電、以及有關省電操作之特徵。
記憶體子系統860包括用於將資訊儲存於裝置800中之記憶體裝置862。記憶體子系統860可包括非依電性(若該記憶體裝置之電力中斷則狀態不改變)及/或依電性(若該記憶體裝置之電力中斷則狀態不確定)記憶體裝置。記憶體860可儲存應用程式資料、使用者資料、音樂、相片、文件、或其他資料、以及有關系統800之應用程式與功能執行的系統資料(長期或暫時)。於一實施例中,記憶 體子系統860包括記憶體控制器864(其亦可視為系統800之控制的一部分,且可潛在地視為處理器810之一部分)。記憶體控制器864包括一排程器來產生與發出命令至記憶體裝置862。
連接870包括硬體裝置(例如,無線及/或有線連接器與通訊硬體)與軟體構件(例如,驅動程式、協定堆疊)來使裝置800能夠與外部裝置通訊。該裝置可為分開裝置,諸如其他計算裝置、無線存取點或基地站、以及諸如耳機、印表機、或其他裝置之周邊裝置。
連接870可包括多個不同類型的連接。概括來說,裝置800以蜂巢式連接872與無線連接874來繪示。蜂巢式連接872一般參照為由無線載波提供之蜂巢式網路連接,諸如經由GSM(全球行動通信系統)或變化型態或衍生元件、CDMA(碼分多重存取)或變化型態或衍生元件、TDM(時分多工)或變化型態或衍生元件、LTE(長期演進技術-亦參照為“4G”)、或其他蜂巢式服務標準來提供。無線連接874參照為非蜂巢式的無線連接,且可包括個人區域網路(諸如藍芽)、區域網路(諸如WiFi)、及/或廣域網路(諸如WiMax)、或其他無線通訊。無線通訊參照為透過使用透過一非固態媒體之調變電磁輻射的資料轉移。有線通訊透過一固態通訊媒體來出現。
周邊連接880包括硬體介面與連接器、以及軟體構件(例如,驅動程式、協定堆疊)來完成周邊連接。應了解裝置800可為至其它計算裝置之一周邊裝置(“至” 882)、以及具有與其連接之周邊裝置(“來自”884)。裝置800共同具有一“對接”連接器來連接至其他計算裝置,以便諸如管理(例如,下載及/或上載、改變、同步)裝置800的內容。此外,一對接連接器可允許裝置800連接至允許裝置800來控制內容輸出,例如,至影音或其他系統之某些周邊裝置。
除了一專屬對接連接器或其他專屬連接硬體外,裝置800可經由共同或標準式連接器來完成周邊連接880。共同類型可包括一通用串列匯流排(USB)連接器(其可包括若干不同的硬體介面之任一個)、包括迷你顯示埠(MDP)之顯示埠、高畫質多媒體介面(HDMI)、火線、或其他類型。
於一實施例中,系統800包括叢發控制890,其可為記憶體子系統860之記憶體862中的邏輯。根據本文所述之任何實施例,叢發控制890可使記憶體862能夠用以響應來自該記憶體控制器864之一單一記憶體存取命令交易而產生多個內部操作。因此,記憶體862可內部執行操作來以記憶體控制器864延伸I/O之一叢發長度,而不需該記憶體控制器傳送多個閂鎖命令。於一實施例中,叢發控制890可包括一內部排組群組計數器、以及用以控制該等內部操作之序列的邏輯。於一實施例中,叢發控制890可從一組態暫存器,諸如一模式暫存器來存取設定,以決定有多少排組群組選擇來用於每個存取交易之叢發。
於一觀點中,一種用於記憶體裝置存取之方法, 其包括下列步驟:從可分開定址之多個獨立的排組群組中,來動態選擇若干排組群組而於一叢發序列中操作,其中每一選擇的排組群組可於從一相關聯記憶體控制器接收之一命令上操作;從該相關聯記憶體控制器來接收一單一存取命令;以及於該記憶體裝置中產生多個內部操作來使所有選擇的排組群組來執行該存取命令。
於一實施例中,選擇該排組群組的數量包含用以響應該記憶體裝置之一模式暫存器中的一設定而選擇該排組群組的數量。於一實施例中,選擇該排組群組的數量包含用以響應來自指出一所欲之叢發長度的記憶體控制器之一即時命令而選擇該排組群組的數量。於一實施例中,選擇該排組群組的數量包含從多個可規劃叢發長度中來選擇。於一實施例中,接收該單一存取命令包含接收一單一致動與CAS(行位址選擇)序列,而其中產生該等多個內部操作包含將該致動與CAS序列施加至所有選擇的排組群組。於一實施例中,該致動與CAS序列包含一讀取命令。於一實施例中,該致動與CAS序列包含一寫入命令。於一實施例中,產生該等多個內部操作更包含經由該記憶體裝置內部之一排組群組計數器來監控排組群組操作。於一實施例中,產生該等多個內部操作包含以序列排組群組位址的順序來執行該等操作。於一實施例中,產生該等多個內部操作包含以具有交錯排組群組位址的非序列順序來執行該等操作。
於一觀點中,一種於一記憶體子系統之記憶體裝 置,包括有:多個記憶體排組,其中排組可與其他排組來分開定址;組配來接收一存取命令之I/O(輸入/輸出)硬體,該存取命令係由一相關聯記憶體控制器產生;以及該記憶體裝置中之控制邏輯,其用於動態選擇若干排組來以一叢發序列操作,以及用以響應該存取命令而於該記憶體裝置中產生多個內部操作,來使所有選擇的排組執行該存取命令。
於一實施例中,該等多個記憶體排組受組織為每一排組群組包括一或多個排組之獨立的排組群組,其中一排組群組中之所有排組可一起定址。於一實施例中,更包含一模式暫存器來儲存控制該記憶體裝置之操作的設定,其中該控制邏輯用於選擇該排組數量,包括於該模式暫存器中讀取一叢發模式設定、以及用以響應該叢發模式設定而選擇該排組數量。於一實施例中,該控制邏輯用以響應來自指出一所欲之叢發長度的記憶體控制器之一即時命令而選擇該排組數量。於一實施例中,該控制邏輯係用來基於多個可規劃叢發長度中來選擇該排組群組的數量。於一實施例中,該I/O硬體係用來接收一單一致動與CAS(行位址選擇)序列;而其中該控制邏輯用來將該致動與CAS序列施加至所有選擇的排組。於一實施例中,該致動與CAS序列包含一讀取命令。於一實施例中,該致動與CAS序列包含一寫入命令。於一實施例中,更包含該記憶體裝置內部之一計數器,而其中該控制邏輯經由該計數器來監控排組操作,包括追蹤該等排組之操作序列。於一實施例中,該控 制邏輯用來以序列排組群組位址的順序來產生該等多個內部操作。於一實施例中,該控制邏輯用來以具有交錯排組群組位址的非序列順序來產生該等多個內部操作。
於一觀點中,一種具有一記憶體子系統之電子裝置,包括有:一記憶體控制器;一與該記憶體控制器介接之記憶體裝置,該記憶體裝置包括多個排組群組,每一排組可分開定址;從該記憶體控制器接收一存取命令之I/O(輸入/輸出)硬體;該記憶體裝置中之控制邏輯,其用於動態選擇若干排組來以一叢發序列操作,以及用以響應該存取命令而於該記憶體裝置中產生多個內部操作,來使所有選擇的排組執行該存取命令;以及一觸控顯示器,其耦合來基於從該記憶體裝置存取之資料以產生一互動式顯示。該電子裝置可包括根據該記憶體裝置之任何實施例的一記憶體裝置。
於一觀點中,一種包含儲存有內容的一電腦可讀儲存媒體之製造物品,該內容受存取時可使一裝置來執行記憶體裝置存取之操作:從可分開定址之多個獨立的排組群組中,來動態選擇若干排組群組而於一叢發序列中操作,其中每一選擇的排組群組可於從一相關聯記憶體控制器接收之一命令上操作;從該相關聯記憶體控制器來接收一單一存取命令;以及於該記憶體裝置中產生多個內部操作來使所有選擇的排組群組來執行該存取命令。該製造物品可包括用以執行根據該方法之任何實施例的操作之內容。
於一觀點中,一種用於記憶體裝置存取之裝置包括用以從可分開定址之多個獨立的排組群組中,來動態選擇若干排組群組而於一叢發序列中操作之裝置,其中每一選擇的排組群組可於從一相關聯記憶體控制器接收之一命令上操作;用以從該相關聯記憶體控制器來接收一單一存取命令之裝置、以及用以於該記憶體裝置中產生多個內部操作來使所有選擇的排組群組來執行該存取命令之裝置。該等裝置可包括用以執行根據本文所述之任何實施例的操作之裝置。
如本文繪示之流程圖可提供各種不同程序動作之序列的範例。該等流程圖可指出由一軟體或韌體常式執行之操作、以及實體操作。於一實施例中,一流程圖可繪示以硬體及/或軟體來執行之一有限狀態機器(FSM)的狀態。雖然圖中以一特定序列或順序顯示,但除非於其他地方指定,否則該等動作之順序可加以改變。因此,該等繪示實施例應僅理解為一範例,而該程序可以一不同順序來執行,且某些動作可同時執行。此外,各種不同實施例中,一或多個動作可得以省略;因此,並非每一實施例皆需要所有動作。亦可有其他程序流程。
本文說明各種不同操作或功能之範圍中,其可說明或定義為軟體碼、指令、組態、及/或資料。該內容可為直接執行(“物件”或“可執行”格式)的來源碼、或差異碼(“差量”或“修補”碼)。本文所述之實施例的軟體內容可經由儲存有內容之一製造物品、或經由操作一通信介面來 經由該通信介面發送資料之一方法來提供。一機器可讀儲存媒體可使一機器來執行所述之功能或操作,並包括以一機器(例如,計算裝置、電子系統、等等)可存取之一格式來儲存資訊的任何機構,諸如可記錄/不可紀錄媒體(例如,唯讀記憶體(ROM)、隨機存取記憶體(RAM)、磁碟儲存媒體、光學儲存媒體、快取記憶體裝置、等等)。一通信介面包括介接至一硬線、無線、光學、等等媒體之任一個來傳遞至另一裝置的任何機構,諸如一記憶體匯流排介面、一處理器匯流排介面、一網際網路連接、一磁碟控制器、等等。該通信介面可藉由提供組態參數及/或送出信號來組配以準備該通信介面來提供說明該軟體內容之一資料信號。該通信介面可經由送至該通信介面之一或多個命令或信號來加以存取。
本文所述之各種不同構件可為用以執行所述之操作或功能的裝置。本文所述之每一構件包括軟體、硬體、或其一組合。該等構件可作為軟體模組、硬體模組、專用硬體(例如,特殊應用硬體、特殊應用積體電路(ASIC)、數位信號處理器(DSP)、等等)、嵌式控制器、硬體電路來予以執行。
除了本文說明的之外,本發明之該等揭示實施例與實施態樣在不違背其範疇的情況下可有各種不同修改。於是,本文之舉例說明與範例應以一舉例解說、而非一限制觀點來加以視之。本發明之範疇應僅參照下列請求項來估量。
200‧‧‧系統
210‧‧‧主機
212‧‧‧記憶體控制器
220‧‧‧記憶體裝置
222‧‧‧記憶體排組
224‧‧‧輸入/輸出硬體
226‧‧‧控制器
228‧‧‧暫存器
230‧‧‧計數器
242‧‧‧命令/位址匯流排
244‧‧‧資料匯流排

Claims (17)

  1. 一種用於記憶體裝置存取之方法,其包含下列步驟:從可分開定址的多個獨立排組群組當中動態性選擇要以一叢發序列操作的數個排組群組,其中,所選擇的每個排組群組係要就接收自一相關聯記憶體控制器的一命令而操作;接收來自該相關聯記憶體控制器的單一個存取命令,其中,接收該單一個存取命令包含接收一致動與CAS(行位址選擇)序列;以及產生在該記憶體裝置內的多個內部操作,以致使所有受選擇的排組群組要執行該單一個存取命令,其中,產生該等多個內部操作包含將該致動與CAS序列施用至所有受選擇的排組群組。
  2. 如請求項1之方法,其中,選擇該等數個排組群組的步驟包含:因應於該記憶體裝置之一模式暫存器中之一設定而選擇該等數個排組群組。
  3. 如請求項1之方法,其中,選擇該等數個排組群組之步驟包含:因應於來自該記憶體控制器的一即時命令而選擇該等數個排組群組,該即時命令指示出所欲叢發長度。
  4. 如請求項1之方法,其中,選擇該等數個排組群組之步驟包含:從多個可規劃叢發長度當中作選擇。
  5. 如請求項1之方法,其中,該致動與CAS序列包含一讀 取命令。
  6. 如請求項1之方法,其中,該致動與CAS序列包含一寫入命令。
  7. 如請求項1之方法,其中,產生該等多個內部操作的步驟進一步包含:藉由在該記憶體裝置內部的一排組群組計數器而監控排組群組操作。
  8. 如請求項7之方法,其中,產生該等多個內部操作的步驟包含:以排組群組位址的先後順序來循序執行該等操作。
  9. 如請求項7之方法,其中,產生該等多個內部操作的步驟包含:以使排組群組位址交錯的非依先後順序來執行該等操作。
  10. 一種在記憶體子系統中的記憶體裝置,其包含:多個記憶體排組,其中,各排組可與其他排組分開定址;受組配來接收單一個存取命令的I/O(輸入/輸出)硬體,該單一個存取命令係由一相關聯記憶體控制器產生,其中,接收該單一個存取命令包含接收一致動與CAS(行位址選擇)序列;以及在該記憶體裝置內的控制邏輯,其受組配為可動態性選擇要以一叢發序列操作的數個排組,並可因應於該單一個存取命令而產生在該記憶體裝置內的多個內部操作,以致使所有受選擇的排組要執行該單一個存取命令,其中,產生該等多個內部操作包含將該致動與CAS 序列施用至所有受選擇的排組群組。
  11. 如請求項10之記憶體裝置,其中,該等多個記憶體排組被組織成各含有一或多個排組的獨立排組群組,其中,在一排組群組中的所有排組係一起被定址。
  12. 如請求項10之記憶體裝置,其進一步包含:一模式暫存器,用以儲存控制該記憶體裝置之操作的設定,其中,該控制邏輯受組配為可讀取在該模式暫存器中的一叢發模式設定,並可因應於該叢發模式設定而選擇該等數個排組。
  13. 如請求項10之記憶體裝置,其中,該控制邏輯受組配為可因應於來自該記憶體控制器的一即時命令而選擇該等數個排組,該即時命令指示出所欲叢發長度。
  14. 如請求項10之記憶體裝置,其進一步包含:在該記憶體裝置內部的一計數器,並且其中,該控制邏輯受組配為可藉由該計數器而監控排組操作,包括追蹤該等排組的作業順序。
  15. 一種具有記憶體子系統的電子裝置,其包含:一記憶體控制器;與該記憶體控制器介接的一記憶體裝置,該記憶體裝置包括:各可分開定址的多個排組群組;I/O(輸入/輸出)硬體,用以接收來自該記憶體控制器的單一個存取命令,其中,接收該單一個存取 命令包含接收一致動與CAS(行位址選擇)序列;在該記憶體裝置內的控制邏輯,其受組配為可動態性選擇要以一叢發序列操作的數個排組群組,並可因應於該單一個存取命令而產生在該記憶體裝置內的多個內部操作,以致使所有受選擇的排組群組要執行該單一個存取命令,其中,產生該等多個內部操作包含將該致動與CAS序列施用至所有受選擇的排組群組;以及與該記憶體裝置耦接的一觸控顯示器,用以根據自該記憶體裝置所取得的資料而產生互動式顯示畫面。
  16. 如請求項15之電子裝置,該記憶體裝置進一步包含一模式暫存器,用以儲存控制該記憶體裝置之操作的設定,其中,該控制邏輯受組配為可讀取在該模式暫存器中的一叢發模式設定,並可因應於該叢發模式設定而選擇該等數個排組群組。
  17. 如請求項15之電子裝置,該記憶體裝置進一步包含一內部計數器,其中,該控制邏輯受組配為可藉由該計數器而監控排組群組操作,包括追蹤該等排組群組之作業順序。
TW105112427A 2015-06-24 2016-04-21 用於長叢發長度之內部連續列存取技術 TWI758247B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/749,605 US20160378366A1 (en) 2015-06-24 2015-06-24 Internal consecutive row access for long burst length
US14/749,605 2015-06-24

Publications (2)

Publication Number Publication Date
TW201712558A TW201712558A (zh) 2017-04-01
TWI758247B true TWI758247B (zh) 2022-03-21

Family

ID=57586146

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105112427A TWI758247B (zh) 2015-06-24 2016-04-21 用於長叢發長度之內部連續列存取技術

Country Status (5)

Country Link
US (1) US20160378366A1 (zh)
EP (1) EP3314446A4 (zh)
CN (1) CN107667403A (zh)
TW (1) TWI758247B (zh)
WO (1) WO2016209556A1 (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10025685B2 (en) * 2015-03-27 2018-07-17 Intel Corporation Impedance compensation based on detecting sensor data
KR102336666B1 (ko) * 2017-09-15 2021-12-07 삼성전자 주식회사 메모리 장치 및 이를 포함하는 메모리 시스템
US10380040B2 (en) 2017-10-24 2019-08-13 International Business Machines Corporation Memory request scheduling to improve bank group utilization
KR102412609B1 (ko) * 2017-11-03 2022-06-23 삼성전자주식회사 내부 커맨드에 따른 어드레스에 대한 저장 및 출력 제어를 수행하는 메모리 장치 및 그 동작방법
KR102570454B1 (ko) * 2018-04-06 2023-08-25 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그의 동작 방법
US10534565B1 (en) * 2018-04-11 2020-01-14 Cadence Design Systems, Inc. Programmable, area-optimized bank group rotation system for memory devices
US10372330B1 (en) * 2018-06-28 2019-08-06 Micron Technology, Inc. Apparatuses and methods for configurable memory array bank architectures
CN111240582B (zh) * 2018-11-29 2022-01-28 长鑫存储技术有限公司 数据读写方法、读写装置和动态随机存储器
US12026104B2 (en) * 2019-03-26 2024-07-02 Rambus Inc. Multiple precision memory system
US11823771B2 (en) * 2020-01-30 2023-11-21 Stmicroelectronics S.R.L. Streaming access memory device, system and method
US11681465B2 (en) * 2020-06-12 2023-06-20 Advanced Micro Devices, Inc. Dynamic multi-bank memory command coalescing
CN115116512A (zh) * 2021-03-19 2022-09-27 长鑫存储技术有限公司 数据处理电路及设备
CN113454720B (zh) * 2021-05-21 2024-04-23 长江先进存储产业创新中心有限责任公司 存储设备及其控制方法
JP2023150543A (ja) * 2022-03-31 2023-10-16 ソニーセミコンダクタソリューションズ株式会社 メモリ制御装置
KR20240009812A (ko) * 2022-07-14 2024-01-23 삼성전자주식회사 프리페치 기능을 지원하는 스토리지 모듈 및 그것의 동작 방법
KR20240009813A (ko) * 2022-07-14 2024-01-23 삼성전자주식회사 단일 직렬 쓰기 인터페이싱 방식을 지원하는 스토리지 모듈 및 그것의 동작 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7043617B2 (en) * 1994-12-23 2006-05-09 Micron Technology, Inc. System supporting multiple memory modes including a burst extended data out mode
US8595459B2 (en) * 2004-11-29 2013-11-26 Rambus Inc. Micro-threaded memory

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5617555A (en) * 1995-11-30 1997-04-01 Alliance Semiconductor Corporation Burst random access memory employing sequenced banks of local tri-state drivers
US6438062B1 (en) * 2000-07-28 2002-08-20 International Business Machines Corporation Multiple memory bank command for synchronous DRAMs
US6691204B1 (en) * 2000-08-25 2004-02-10 Micron Technology, Inc. Burst write in a non-volatile memory device
US6965980B2 (en) * 2002-02-14 2005-11-15 Sony Corporation Multi-sequence burst accessing for SDRAM
US6922770B2 (en) * 2003-05-27 2005-07-26 Sony Corporation Memory controller providing dynamic arbitration of memory commands
US7082075B2 (en) * 2004-03-18 2006-07-25 Micron Technology, Inc. Memory device and method having banks of different sizes
US20060143330A1 (en) * 2004-12-23 2006-06-29 Oliver Kiehl Method for data transmit burst length control
US7822915B2 (en) * 2007-06-30 2010-10-26 Alcatel-Lucent Usa Inc. Memory controller for packet applications

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7043617B2 (en) * 1994-12-23 2006-05-09 Micron Technology, Inc. System supporting multiple memory modes including a burst extended data out mode
US8595459B2 (en) * 2004-11-29 2013-11-26 Rambus Inc. Micro-threaded memory

Also Published As

Publication number Publication date
EP3314446A1 (en) 2018-05-02
US20160378366A1 (en) 2016-12-29
WO2016209556A1 (en) 2016-12-29
EP3314446A4 (en) 2019-01-02
TW201712558A (zh) 2017-04-01
CN107667403A (zh) 2018-02-06

Similar Documents

Publication Publication Date Title
TWI758247B (zh) 用於長叢發長度之內部連續列存取技術
CN107924693B (zh) 多区块系统中的可编程的片上端接定时
US20210020224A1 (en) Applying chip select for memory device identification and power management control
US20190252009A1 (en) Memory device with flexible internal data write control circuitry
TWI609370B (zh) 在具有排組群架構的記憶體裝置中預充電及刷新排組之技術
US10490239B2 (en) Programmable data pattern for repeated writes to memory
CN110083555B (zh) 具有独立接口路径的存储器设备的通用管芯实现
JP6729940B2 (ja) センサデータ検出に基づくインピーダンス補償
US11989106B2 (en) Inline buffer for in-memory post package repair (PPR)
US10025737B2 (en) Interface for storage device access over memory bus
US20160350002A1 (en) Memory device specific self refresh entry and exit
US10416912B2 (en) Efficiently training memory device chip select control
US20160092383A1 (en) Common die implementation for memory devices
US10599206B2 (en) Techniques to change a mode of operation for a memory device
TWI600010B (zh) 用於進行連續寫入至動態隨機存取記憶體的排組之設備、方法及系統
US11200113B2 (en) Auto-increment write count for nonvolatile memory
US11042315B2 (en) Dynamically programmable memory test traffic router