TWI757029B - 包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置 - Google Patents

包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置 Download PDF

Info

Publication number
TWI757029B
TWI757029B TW110100115A TW110100115A TWI757029B TW I757029 B TWI757029 B TW I757029B TW 110100115 A TW110100115 A TW 110100115A TW 110100115 A TW110100115 A TW 110100115A TW I757029 B TWI757029 B TW I757029B
Authority
TW
Taiwan
Prior art keywords
atomic
electrode
range
memory
switching
Prior art date
Application number
TW110100115A
Other languages
English (en)
Other versions
TW202217815A (zh
Inventor
鄭懷瑜
郭奕廷
龍翔瀾
鄭政偉
馬修 布萊斯凱
Original Assignee
旺宏電子股份有限公司
美商國際商業機器股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司, 美商國際商業機器股份有限公司 filed Critical 旺宏電子股份有限公司
Application granted granted Critical
Publication of TWI757029B publication Critical patent/TWI757029B/zh
Publication of TW202217815A publication Critical patent/TW202217815A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8822Sulfides, e.g. CuS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/02Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using elements whose operation depends upon chemical change
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8825Selenides, e.g. GeSe
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0078Write using current through the cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/884Other compounds of groups 13-15, e.g. elemental or compound semiconductors

Abstract

提供一種包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置。所述切換裝置具有第一電極、第二電極以及在第一電極與第二電極之間的切換層,切換層使用摻雜有抑制氧化的元素的硫族化物組成物來形成,其引起改進的可製造性及良率。對於基於AsSeGeSi、或包含硒或砷的其他硫族化物材料、或包含硒或砷及矽的其他硫族化物材料的選擇器材料,經添加以抑制氧化的元素可為硫。

Description

包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置
本發明是關於在一種包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置。
國際商業機器公司(International Business Machines Corporation)紐約公司及旺宏國際有限公司(Macronix International Corporation, Ltd.)臺灣公司為聯合研究協議的合作對象。
積體電路中有許多用於切換裝置(諸如電晶體及二極體)的應用,藉由諸如儲存類記憶體、固態磁碟、嵌入式非揮發性記憶體以及神經形態計算的應用,來促進諸如相變記憶體、電阻式記憶體的新穎非揮發性記憶體(nonvolatile memory;NVM)技術的出現,意味著可將這些應用密集地封裝在可提供數十億位元組的大量「交叉點」陣列中。
在此類陣列中,需要高度非線性關係的(在電流與電壓中)IV特性,以存取用於準確讀取或低功率寫入的陣列的任何小子集,使得經由選定裝置的電流極大地超過經由非選定裝置的殘餘漏電流。可藉由在每一交叉點處添加離散選擇器裝置,來明確地包含此非線性關係,或藉由亦呈現高度非線性IV特性的NVM裝置來隱含地包含此非線性關係。
一種用作開關及選擇器類型的切換裝置,稱為基於雙向材料的雙向定限開關(ovonic threshold switch,OTS),其特徵在於在切換臨界電壓下電阻大幅度下降,以及在電壓降低至保持臨界值之下時恢復高電阻阻斷狀態。
砷硒鍺矽(AsSeGeSi)OTS材料展示用於這些使用的潛能,但這些材料對空氣極敏感。
期望提供一種具有良好選擇器特性的切換裝置,所述特性包含相對高臨界電壓、低漏電流、快速切換速度以及在空氣存在及在製造期間及在領域中操作期間遇到的其他條件下的耐劣化性。
描述一種切換裝置,包括第一電極、第二電極以及在第一電極與第二電極之間的切換層,其中切換層包括摻雜有抑制氧化的元素的硫族化物組成物,其引起改進的可製造性及良率。對於基於AsSeGeSi或包含硒或砷的其他硫族化物材料或包含硒或砷及矽的其他硫族化物材料的選擇器材料,經添加以抑制氧化的元素可為硫。描述由As、Se、Ge、Si以及S的組合構成的用於OTS切換層的組成物。
在所描述實施例中,切換層包括在25原子%至33原子%的範圍內的砷As、在34原子%至46原子%的範圍內的硒Se、在8原子%至12原子%的範圍內的鍺Ge、在6原子%至12原子%的範圍內的矽Si以及在1原子%至5原子%的範圍內的硫S的組成物,其中自除在製造中形成的氧污染物之外的切換層中的材料的量計算原子百分比。(若氧存在,則排除其對「100原子%」的貢獻,且將其餘元素的貢獻標準化為100%)。呈原子百分比的濃度可在足以判定所列舉範圍的準確度下使用拉塞福背向散射光譜法(Rutherford backscattering spectrometry;RBS)來量測。
切換材料以足以充當適合用於積體電路記憶體中的切換裝置包含As、Se、Ge、Si以及S的量的組合。舉例而言,呈小於50奈米的厚度的切換層可為As、Se、Ge、Si以及S的組合,所述組合呈有效地具有大於3伏特的臨界電壓及切換層上偏壓為2伏特下具有小於2奈安培(及在一些實施例中,小於100微微安培)的關閉狀態漏電流I OFF
在所描述實施例中,障壁層形成於切換層與第一電極及第二電極中的一者之間,其可為碳或其他障壁材料。在製造方法中,藉由使用由As、Se、Ge、Si以及S組成的組合、或包括所述組合的濺鍍靶,進行濺鍍來沈積切換層,且藉由在同一腔室中進行濺鍍來原位沈積具有碳的障壁層。
描述一種記憶體裝置,包含第一電極、第二電極、與第一電極接觸的記憶體元件、在第一電極與第二電極之間的切換層(選擇器),所述切換層包括如本文中所描述的組成物。
提供一種OTS材料,所述OTS材料基於具有硫添加劑的As-Se-Ge-Si材料系統。
本發明實施例的一種積體電路記憶體裝置,包括記憶體單元的交叉點陣列,所述交叉點陣列中的記憶體單元各自包括第一電極;第二電極;與所述第一電極接觸的記憶體元件;以及在所述第一電極與所述第二電極之間的選擇器,所述選擇器包括包含硫族化物的組成物,所述硫族化物具有有效地抑制氧化的添加劑
在審閱接下來的圖式、實施方式及申請專利範圍之後可見本發明的其他態樣及優勢。
基於AsSeGeSi材料的選擇器材料具有良好效能,但低良率,此是因為當材料在薄膜沈積或處理之後暴露於空氣中的濕氣時,材料容易氧化。此外,材料的氧化引起有毒的AsH 3或SeH 2的釋放。
咸信當膜暴露於濕氣時將發生以下反應:
SiSe + H 2O → SiO 2+ SeH 2
SiAs + H 2O → SiO 2+ AsH 3
此外,此製程可顯著地改變使用材料的選擇器的電屬性。AsSeGeSi OTS材料的氧化可減小臨界電壓Vth且顯著地增大關閉狀態漏電流I OFF。在嚴重情況(包含氧含量 > 30原子%)中,在製造期間用於活化切換層或相關聯記憶體單元的第一成形製程之後,OTS裝置電性上可變「短路」。
提供具有經添加以抑制氧化的元素的OTS選擇器材料的實施例的詳細描述。對於基於AsSeGeSi材料的選擇器材料,或者包含硒或砷的其他硫族化物材料,或者包含硒或砷及矽的其他硫族化物材料,經添加以抑制氧化的元素可為硫。特定OTS材料藉由將S(少量)摻雜至AsSeGeSi系統中以抑制氧化而提供,且保留良好選擇器屬性。
在3原子百分比至4原子百分比 S摻雜至用作選擇器的特定AsSeGeSi組成物中,選擇器在20奈米OTS厚度下展示極佳Vth及低I OFF(在2伏特下,90微微安培),其適合於3D交叉點記憶體技術及其他記憶體裝置架構。
如下表中所展示已形成及測試組成物: 具有S摻雜的最佳化AsSeGeS組成物
  As Se Ge Si S O AsH3釋氣(ppb),原位封端30奈米碳 20奈米OTS,Vth/I OFF
膜#1 25.1 34.3 8.6 10.1 1.2 20.7 最大1.6 ppb/10分鐘內為0 3.5伏特/2奈安培@ 2伏特
膜#2 30.3 45.5 11 6.1 3.9 3.3 0 3.7伏特/90微微安培@ 2伏特
因此展示將S的摻雜量自1.2原子%增大至3.9原子%引起製造膜中的偵測到的氧含量自20.7原子%實質減小至3.3原子%。此外,20奈米膜的I OFF特性自約2奈安培減小至90微微安培。
如下描述具有組成物(除氧污染物之外)的一種類別的材料: As:25原子%至33原子% Se:34原子%至46原子% Ge:8原子%至12原子% Si:6原子%至12原子% S:1原子%至5原子%
作為選擇器或作為開關的有效操作的厚度可在13奈米與45奈米之間。
圖1為「蕈狀胞(mushroom cell)」組態中的切換裝置的簡圖,其包含包括如本文中所描述的S摻雜AsSeGeSi的選擇器材料的切換層10。用作積體電路上的開關的切換層具有在13奈米至45奈米的範圍內的厚度。在此實例中,切換層具有30奈米的厚度。切換裝置包含囊封在諸如二氧化矽的介電材料14(例如是15奈米的厚度)、諸如二氧化矽的介電材料16中的第一電極11及第二電極12,其中障壁層15及切換層10串聯於第一電極與第二電極之間。
可將第一電壓施加於第一電極11,且可將第二電壓施加於第二電極12。
此實施例中的第一電極11包括鎢或其他適合電極材料的柱,其在第一側上以一接觸面積接觸切換層。此實施例中的第二電極12(例如是40奈米)包括鎢或其他適合電極材料的層或線,其在第二側上以一接觸面積接觸切換層,所述接觸面積實質上大於切換層上的第一電極的接觸面積。
障壁層15可提供電阻、黏著力以及擴散障壁功能中的一或多者。障壁層15可包括碳(包含碳的原位沈積),或適合用作障壁材料的其他材料。用作積體電路上的開關的障壁層具有在10奈米至30奈米的範圍內的厚度。在此實例中,障壁層具有15奈米的厚度。
對於圖1的切換裝置,當第一電極11與第二電極12之間的切換層上電壓(第一電壓-第二電壓)超出切換層的臨界電壓時,接著接通切換裝置。當第一電極11及第二電極12上的電壓在切換層的保持臨界電壓之下時,切換裝置返回至高阻抗關閉狀態。圖1所展示的切換裝置可具有高度非線性電流與電壓IV特性,從而使其適合用作高密度記憶體裝置中及其他設置中的切換或選擇器元件。
用於障壁層15的其他實例材料可為金屬氮化物,諸如氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、氮化鉬(MoN)、氮化鈮(NbN)、氮化鈦矽(TiSiN)、氮化鈦鋁(TiAlN)、氮化鈦硼(TiBN)、氮化鋯矽(ZrSiN)、氮化鎢矽(WSiN)、氮化鎢硼(WBN)、氮化鋯鋁(ZrAlN)、氮化鉬矽(MoSiN)、氮化鉬鋁(WAlN)、氮化鉭矽(TaSiN)或氮化鉭鋁(TaAlN)。除金屬氮化物之外,障壁層15可包括以下材料,諸如碳/矽、摻雜多晶矽、鎢(W)、銅(Cu)、鈦(Ti)、鉬(Mo)、鉭(Ta)、矽化鈦(TiSi)、矽化鉭(TaSi)、鈦鎢(TiW)、氮氧化鈦(TiON)、氮氧化鈦鋁(TiAlON)、氮氧化鎢(WON)或氮氧化鉭(TaON)。
在一些實施例中,第二障壁層可設置於雙向定限開關材料的與所述第一提及的表面相對的第二表面(例如,底部表面)上。
描述在積體電路中可用作切換層10的一種類別的組成物,其中砷As、硒Se、鍺Ge、矽Si以及硫S以一定量及一定厚度合併在層10中,以在臨界電壓Vth > 3伏特下使用持續時間小於50奈秒(諸如小於10奈秒)的所施加電壓脈衝有效地進行切換。在一些實施例中,在積體電路中可用作切換層10的所描述類別的組成物具有在層10中以一定量及一定厚度合併的砷As、硒Se、鍺Ge、矽Si以及硫S,以使用具有小於5奈秒脈衝寬度的所施加電壓脈衝有效地進行切換。描述在積體電路中可用作切換層10的一種類別的組成物,其中砷As、硒Se、鍺Ge、矽Si以及硫S以一定量及一定厚度合併在層10中,以具有關閉狀態漏電流I OFF< 2奈安培。描述在積體電路中可用作切換層10的一種類別的組成物,其中砷As、硒Se、鍺Ge、矽Si以及硫S以一定量及一定厚度合併在層10中,以有效地具有在2伏特下的關閉狀態漏電流I OFF小於100微微安培。在一些實施例中,在積體電路中可用作切換層10的所描述類別的組成物具有以一定量及一定厚度合併在層10中的砷As、硒Se、鍺Ge、矽Si以及硫S,以使用具有小於50奈秒(及在一些實施例中,小於5奈秒)脈衝寬度的小於3伏特的所施加電壓脈衝有效地進行切換,且具有在2伏特下的關閉狀態漏電流I OFF小於2奈安培(及在一些實施例中在2伏特下I OFF小於1奈安培,及在一些實施例中在2伏特下I OFF小於100微微安培)。
圖2A為展示用於30奈米厚AsSeGeSi材料中的1.2原子% S的與圖1相似的選擇器元件的五個循環的臨界電壓分佈的盒狀圖。此測試展示在第一循環之後的約4.3伏特的臨界電壓。此材料作為OTS即使在實質上氧併入(>20%)的情況下亦為有效的。
圖2B為展示與圖1相似的選擇器元件的五個循環的關閉狀態漏電流I OFF分佈,展示在第一循環之後的用於切換層上電壓為2伏特的約0.03奈安培關閉狀態漏電流I OFF的盒狀圖。此材料作為OTS即使在實質上氧併入(>20%)的情況下亦為有效的。
圖3中展示用於開關的循環的強制電壓V/感測電流I的IV曲線圖。曲線圖藉由自0伏特至6伏特且接著自6伏特至0伏特掃描電壓且量測電流I而產生。在曲線圖中,遵從最大值100微安的設置,因此即使在此區的電壓增大時電流亦為恆定。第一循環為成形循環,其中臨界電壓相對高。在後續循環中,開關在約4.3伏特的臨界值下與在約2.2伏特下的保持電壓Vh一致地切換。此材料作為OTS即使在實質上氧併入(>20%)的情況下亦為有效的。
使用以類似方式製造的不具有硫的材料執行的比較測試在第一成形製程之後展示短路,此是因為氧化。
圖2A及圖2B以及圖3中所展示的測試結果展現在積體電路記憶體裝置中用作選擇器元件、或在其他積體電路裝置中用作開關的材料的有效性。使用藉由增加硫至多約5原子%抑制更多的氧化的材料,可具有甚至較佳效能特性。
圖4說明實例記憶體單元,其包括設置於第一存取線(例如列線401)及第二存取線(例如行線406或頂部電極406)的交叉點中的多層柱。
此實例中的柱包含列線401上的底部電極層402,諸如金屬、金屬氮化物、摻雜半導體或類似者。
可作為用於記憶體單元的選擇器操作的S摻雜OTS切換層403設置於底部電極402上。OTS層可為例如具有較佳地小於50奈米且更佳地在15奈米至45奈米的範圍內的厚度的S摻雜AsSeGeSi材料層。
障壁層404設置於OTS切換層403上,且可稱作用於OTS材料的罩蓋層。障壁層404可包括以下的組成物:碳、或矽及碳,或如本文所論述的其他材料。障壁層404可為例如15至30奈米厚。
包括記憶體材料層的記憶體元件405設置於障壁層404上。記憶體材料可包括可程式化電阻材料(programmable resistance material)。在技術的實施例中,記憶體材料包括相變記憶體材料,諸如GST(例如Ge 2Sb 2Te 5)、氧化矽摻雜GST、氮摻雜GST、氧化矽摻雜GaSbGe或其他相變記憶體材料。記憶體元件405可具有根據所利用特定材料選擇的厚度。對於相變材料,厚度的實例範圍可為5奈米至50奈米厚。可能適用的記憶體材料的一些實例在行11-13處揭露於奧維辛斯基(Ovshinsky)的美國專利第5,687,112號中,所述實例以引用之方式併入。
記憶體元件405可包括具有添加劑的硫族化物合金層以修改導電性、轉變溫度、熔融溫度以及其他屬性。代表性添加劑可包含氮(N)、矽(Si)、氧(O)、二氧化矽(SiOx)、氮化矽(SiN)、銅(Cu)、銀(Ag)、金(Au)、鋁(Al)、氧化鋁(Al2O3)、鉭(Ta)、氧化鉭(TaOx)、氮化鉭(TaN)、鈦(Ti)以及氧化鈦(TiOx)。
在一些實施例中,可實施其他可程式化電阻記憶體元件,諸如金屬-氧化物電阻式記憶體、磁電阻式記憶體以及導電橋電阻式記憶體,或其他類型的記憶體裝置。
第一存取線(列線)及第二存取線(行線)可包括各種金屬、金屬類材料以及摻雜半導體,或其組合。可使用材料的一或多個層來實施第一存取線及第二存取線的實施例,所述材料如鎢(W)、鋁(Al)、銅(Cu)、氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、摻雜多晶矽、矽化鈷(CoSi)、矽化鎢(WSi)、TiN/W/TiN以及其他材料。舉例而言,第一存取線及第二存取線的厚度可在10奈米至100奈米的範圍內。在其他實施例中,第一存取線及第二存取線可為極薄的或更厚。選擇用於第二存取線的材料,優選地為選擇用於與記憶體元件405具有相容性的材料。同樣地,選擇用於第一存取線的材料,優選地為選擇用於與層402具有相容性的材料。
在另一實施例中,與圖1所展示相似的底部電極具有比記憶體元件的表面更小的接觸表面,插入於記憶體元件405與切換層403之間、或記憶體材料層405與頂部電極(行線406)之間。如此,可實現記憶體元件中的觸點處的經增大電流密度。
記憶體單元可組織於交叉點架構中,諸如在以引用的方式併入本文中的2003年6月17日發佈的名稱為自對準可程式化相變記憶體( Self-Aligned, Programmable Phase Change Memory)的美國專利第6,579,760號中所描述。第一電極可為存取線,諸如字元線及/或位元線。在此類架構中,存取裝置經配置於切換裝置與存取線之間。
圖5A及圖5B展示適合用於交叉點陣列中的包含如本文中所描述的S摻雜OTS層及記憶體層的替代材料堆疊。這些堆疊組態表示可根據操作及製造考量實施的一系列適合組態。
在圖5A中,記憶體單元設置於導體411與導體417之間,其中的每一者可包括例如鎢W。諸如碳的障壁層412與導體411接觸設置。S摻雜OTS材料層413與障壁層412接觸設置。障壁層414與S摻雜OTS材料層413接觸設置。相變記憶體PCM材料層415與障壁層414接觸設置。障壁層416與PCM材料層415接觸設置。導體417與障壁層416接觸設置。障壁層416、障壁層414以及障壁層412可均包括碳,或其他適合的材料。
在圖5B中,記憶體單元設置於導體511與導體519之間,其中的每一者可包括例如鎢W。諸如碳的障壁層512與導體511接觸設置。S摻雜OTS材料層513與障壁層512接觸設置。障壁層514與S摻雜OTS材料層513接觸設置。電極層515(諸如鎢或適合於與記憶體層的材料接觸的其他導體)與障壁層514接觸設置。相變記憶體PCM材料層516與電極層515接觸設置。另一電極層517(例如鎢)為與PCM材料層516接觸設置的導體。電極層517為與障壁層518接觸設置的導體。障壁層518與電極層517接觸設置。導體519與障壁層518接觸設置。障壁層518、障壁層514以及障壁層512可均包括碳,或其他適合的材料。
圖6為用於包含如本文中所描述的S摻雜AsSeGeSi OTS材料的記憶體裝置的製造製程的簡化流程圖。
在步驟610處,藉由視情況選用的障壁層及諸如在以引用之方式併入的參考中論述的圖案化技術來形成包含如上文所描述的材料的第一電極。
在步驟612處,在濺鍍系統的濺鍍腔中形成包含S摻雜AsSeGeSi OTS材料的包含上文所描述的材料的切換層,其中靶標由選定材料組成。在一些實施例中,S摻雜AsSeGeSi材料使用用於OTS材料的單個濺鍍靶來沈積,所述OTS材料由憑經驗判定以得到如本文所論述的所要材料濃度的S、As、Se、Ge以及Si組成的組合。
在步驟614處,形成包括例如如上文所描述的碳的障壁層的沈積。在較佳實例中,藉由使用純碳濺鍍靶在與OTS材料相同的濺鍍腔中進行原位濺鍍來形成組成物。
在步驟616處,記憶體材料形成於障壁層上。記憶體材料可為可程式化電阻材料,如相變材料,或如上文所描述的其他材料。
在步驟618處,形成第二電極。第二電極可由例如導電材料的沈積及圖案化蝕刻形成。
可使用後段製程(back-end-of-line;BEOL)處理來完成裝置。BEOL製程用以完成晶片的半導體製程步驟,在一些製造技術中包含將材料暴露於約400℃或大於400℃的溫度。BEOL製程可為所屬領域中已知的標準製程,且執行的製程取決於其中實施切換裝置的晶片的組態。一般而言,藉由BEOL製程形成的結構可包含用於晶片上的互連的接觸件、層間介電質以及各種金屬層,包含電路以將切換裝置耦接至周邊電路。由於這些製程,如圖7中所展示的控制電路及偏壓電路形成於裝置上。
圖7為包含具有如本文所描述的S摻雜AsSeGeSi切換層(OTS開關)以及可程式化電阻記憶體層的交叉點記憶體單元的3D陣列702的積體電路700的簡化方塊圖。具有讀取、設置以及重置模式的列/層級線解碼器704耦接至呈層級且沿陣列702中的列配置的多個字元線706且與所述多個字元線進行電子通訊。行/層級解碼器708與在層級中及沿陣列702中的行配置的多個位元線710進行電子通訊以用於讀取、設置以及重置陣列702中的記憶體單元。在匯流排712上將位址供應至列/層級解碼器704及行/層級解碼器708。區塊714中的包含用於讀取、設置以及重置模式的電壓及/或電流源的感測電路(感測放大器)及資料輸入(data-in)結構,經由資料匯流排716耦接至解碼器708。資料經由資料輸入線718自積體電路700上的輸入/輸出埠或自積體電路700內部或外部的其他資料源,供應至區塊714中的資料輸入結構。其他電路720可包含於積體電路700(諸如通用處理器或專用應用程式電路)或提供由陣列702支援的系統單晶片功能性的模組的組合上。資料經由資料輸出線722自區塊714中的感測放大器供應至積體電路700上的輸入/輸出埠,或供應至積體電路700內部或外部的其他資料目的地。
在此實例中實施的使用偏壓配置狀態機的控制器724控制針對偏壓配置的應用的偏壓電路電壓源及電流源726的應用,包含讀取、設置、重置以及驗證字元線及位元線的電壓及/或電流。控制器包含控制電路,藉由在存取選定記憶體單元的讀取操作或其他操作期間,將電壓施加至選定記憶體單元以使得選定記憶體單元中的開關上的電壓高於臨界值,且將電壓施加至未選定記憶體單元以使得未選定記憶體單元中的開關上的電壓低於臨界值,所述控制電路取決於切換層的結構及組成物而經組態以用於如本文所描述的切換層。
控制器724可使用如本領域中已知的專用邏輯電路來實施。在替代性實施例中,控制器724包括通用處理器,所述通用處理器可實施於相同積體電路上來執行電腦程式以控制裝置的操作。在又其他實施例中,可利用專用邏輯電路與通用處理器的組合來實施控制器724。
儘管參考上文詳述的較佳實施例及實例揭露本發明,但應理解,這些實例意欲為說明性而非限制性意義。預期在所屬領域的技術人員將容易地想到各種修改及組合,所述修改及組合將在本發明的精神及以下申請專利範圍的範疇內。
10:切換層 11:第一電極 12:第二電極 14、16:介電材料 15、404、412、414、416、512、514、518:障壁層 401:列線 402:底部電極層 403:OTS切換層 405:記憶體元件 406:行線/頂部電極 411、417、511、519:導體 413、513:S摻雜OTS材料層 415、516:相變記憶體PCM材料層 515、517:電極層 610、612、614、616、618:步驟 700:積體電路 702:3D陣列 704:列/層級線解碼器 706:字元線 708:行/層級解碼器 710:位元線 712:匯流排 714:區塊 716:資料匯流排 718:資料輸入線 720:其他電路 722:資料輸出線 724:控制器 726:偏壓電路電壓源及電流源 I OFF:關閉狀態漏電流
圖1為包含包括S摻雜AsSeGeSi材料的組成物的切換層的切換裝置的橫截面的簡圖。 圖2A為用於30奈米厚AsSeGeSi材料中的1.2原子% S的如本文所描述的切換裝置的臨界電壓分佈與循環數的盒狀圖。 圖2B為用於30奈米厚AsSeGeSi材料中的1.2原子% S的如本文所描述的切換裝置的斷開電流分佈與循環數的盒狀圖。 圖3為用於30奈米厚AsSeGeSi材料中的1.2原子% S的包括本文中所描述的材料的OTS開關的循環的強制V/感測I曲線圖。 圖4為包含如本文中所描述的切換裝置的交叉點記憶體裝置中的記憶體單元的簡化3D透視圖。 圖5A及圖5B為包含如本文中所描述的切換裝置的交叉點記憶體裝置的替代堆疊組態的簡化層圖式。 圖6為用於製造如本文中所描述的切換裝置的簡化流程圖。 圖7為包括利用如本文中所描述的切換裝置的3D記憶體的積體電路記憶體裝置的簡化方塊圖。
10:切換層
11:第一電極
12:第二電極
14、16:介電材料
15:障壁層

Claims (14)

  1. 一種切換裝置,包括:第一電極;第二電極;以及切換層,在所述第一電極與所述第二電極之間,所述切換層包括包含硫族化物的組成物,其中所述組成物包含在25原子%至33原子%的範圍內的砷、在34原子%至46原子%的範圍內的硒、在8原子%至12原子%的範圍內的鍺、在6原子%至12原子%的範圍內的矽以及在1原子%至5原子%的範圍內的硫。
  2. 如請求項1所述的切換裝置,其中所述組成物包含砷、硒、鍺、矽以及硫的量,以在臨界電壓Vth大於3伏特下使用持續時間小於50奈秒的所施加電壓脈衝進行切換。
  3. 如請求項1所述的切換裝置,其中所述組成物包含砷、硒、鍺、矽以及硫的量,以在2伏特下具有小於2奈安培的關閉狀態漏電流(IOFF)。
  4. 如請求項1所述的切換裝置,其中所述組成物包含砷、硒、鍺、矽以及硫的量,以在2伏特下具有小於100微微安培的關閉狀態漏電流(IOFF)。
  5. 如請求項1所述的切換裝置,其中所述切換層的厚度小於50奈米。
  6. 如請求項1所述的切換裝置,其中所述切換層具有13奈米以上至45奈米以下的範圍內的厚度。
  7. 一種記憶體裝置,包括: 第一電極;第二電極;記憶體元件,與所述第一電極接觸;選擇器,在所述第一電極與所述第二電極之間,所述選擇器包括組成物,所述組成物包括在25原子%至33原子%的範圍內的砷、在34原子%至46原子%的範圍內的硒、在8原子%至12原子%的範圍內的鍺、在6原子%至12原子%的範圍內的矽以及在1原子%至5原子%的範圍內的硫;以及障壁層,在所述記憶體元件與所述選擇器之間。
  8. 如請求項7所述的記憶體裝置,其中所述組成物包含砷、硒、鍺、矽以及硫的量,以在臨界電壓Vth大於3伏特下使用持續時間小於50奈秒的所施加電壓脈衝進行切換。
  9. 如請求項7所述的記憶體裝置,其中所述組成物包含砷、硒、鍺、矽以及硫的量,以具有小於1奈安培的關閉狀態漏電流(IOFF)。
  10. 如請求項7所述的記憶體裝置,其中所述組成物包含砷、硒、鍺、矽以及硫的量,以在2伏特下具有小於100微微安培的關閉狀態漏電流(IOFF)。
  11. 如請求項7所述的記憶體裝置,其中所述選擇器的厚度小於50奈米。
  12. 如請求項7所述的記憶體裝置,其中所述選擇器具有13奈米以上至45奈米以下的範圍內的厚度。
  13. 如請求項7所述的記憶體裝置,其中所述記憶體元件包括可程式化電阻材料。
  14. 一種積體電路記憶體裝置,包括:記憶體單元的交叉點陣列,所述交叉點陣列中的所述記憶體單元各自包括第一電極;第二電極;與所述第一電極接觸的記憶體元件;以及在所述第一電極與所述第二電極之間的選擇器,所述選擇器包括包含硫族化物的組成物,其中所述組成物包含在25原子%至33原子%的範圍內的砷、在34原子%至46原子%的範圍內的硒、在8原子%至12原子%的範圍內的鍺、在6原子%至12原子%的範圍內的矽以及在1原子%至5原子%的範圍內的硫。
TW110100115A 2020-10-16 2021-01-04 包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置 TWI757029B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/072,906 US20220123209A1 (en) 2020-10-16 2020-10-16 SELECTOR DEVICES INCLUDING S-DOPED AsSeGeSi CHALCOGENIDES
US17/072,906 2020-10-16

Publications (2)

Publication Number Publication Date
TWI757029B true TWI757029B (zh) 2022-03-01
TW202217815A TW202217815A (zh) 2022-05-01

Family

ID=81138111

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110100115A TWI757029B (zh) 2020-10-16 2021-01-04 包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置

Country Status (3)

Country Link
US (1) US20220123209A1 (zh)
CN (1) CN114373862A (zh)
TW (1) TWI757029B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4262336A1 (en) * 2022-04-11 2023-10-18 Samsung Electronics Co., Ltd. Chalcogenide material, switching device including the chalcogenide material, and memory device including the switching device

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230270025A1 (en) * 2022-02-21 2023-08-24 Micron Technology, Inc. Chalcogenide memory device compositions

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180277601A1 (en) * 2017-03-27 2018-09-27 Samsung Electronics Co., Ltd. Memory device including a variable resistance material layer
TW202006931A (zh) * 2018-07-17 2020-02-01 旺宏電子股份有限公司 開關元件與記憶體元件
US20200227475A1 (en) * 2019-01-11 2020-07-16 Samsung Electronics Co., Ltd. Variable resistance memory device
TW202036850A (zh) * 2019-03-15 2020-10-01 旺宏電子股份有限公司 半導體裝置、記憶體裝置以及開關裝置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3961314A (en) * 1974-03-05 1976-06-01 Energy Conversion Devices, Inc. Structure and method for producing an image
US6955940B2 (en) * 2001-08-29 2005-10-18 Micron Technology, Inc. Method of forming chalcogenide comprising devices
KR102495000B1 (ko) * 2016-03-18 2023-02-02 삼성전자주식회사 반도체 소자 및 이의 제조방법
US10889887B2 (en) * 2016-08-22 2021-01-12 Honeywell International Inc. Chalcogenide sputtering target and method of making the same
US11296277B2 (en) * 2018-10-16 2022-04-05 Samsung Electronics Co., Ltd. Variable resistance memory device having an anti-oxidation layer and a method of manufacturing the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180277601A1 (en) * 2017-03-27 2018-09-27 Samsung Electronics Co., Ltd. Memory device including a variable resistance material layer
TW202006931A (zh) * 2018-07-17 2020-02-01 旺宏電子股份有限公司 開關元件與記憶體元件
US20200227475A1 (en) * 2019-01-11 2020-07-16 Samsung Electronics Co., Ltd. Variable resistance memory device
TW202036850A (zh) * 2019-03-15 2020-10-01 旺宏電子股份有限公司 半導體裝置、記憶體裝置以及開關裝置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
H. Y. Cheng et al.,"An ultra high endurance and thermally stable selector based on TeAsGeSiSe chalcogenides compatible with BEOL IC Integration for cross-point PCM",2017 IEEE International Electron Devices Meeting (IEDM), San Francisco, CA, USA, 2-6 Dec. 2017, *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4262336A1 (en) * 2022-04-11 2023-10-18 Samsung Electronics Co., Ltd. Chalcogenide material, switching device including the chalcogenide material, and memory device including the switching device

Also Published As

Publication number Publication date
TW202217815A (zh) 2022-05-01
US20220123209A1 (en) 2022-04-21
CN114373862A (zh) 2022-04-19

Similar Documents

Publication Publication Date Title
US9543514B2 (en) Memory component, memory device, and method of operating memory device
US7423300B2 (en) Single-mask phase change memory element
US8605495B2 (en) Isolation device free memory
TWI427633B (zh) 具有一電晶體、一電阻及一電容之相變化記憶體
US7619311B2 (en) Memory cell device with coplanar electrode surface and method
US7551473B2 (en) Programmable resistive memory with diode structure
US8395935B2 (en) Cross-point self-aligned reduced cell size phase change memory
US10541271B2 (en) Superlattice-like switching devices
US8687404B2 (en) Memory element and drive method for the same, and memory device
TWI708374B (zh) 半導體裝置、記憶體裝置以及開關裝置
US10374009B1 (en) Te-free AsSeGe chalcogenides for selector devices and memory devices using same
US20080173931A1 (en) Multilevel-Cell Memory Structures Employing Multi-Memory Layers with Tungsten Oxides and Manufacturing Method
US7527985B2 (en) Method for manufacturing a resistor random access memory with reduced active area and reduced contact areas
US9058873B2 (en) Memory element having ion source layers with different contents of a chalcogen element
JP2021527341A (ja) 遷移金属ドープのゲルマニウム−アンチモン−テルル(gst)メモリデバイスコンポーネント及び組成物
US7956344B2 (en) Memory cell with memory element contacting ring-shaped upper end of bottom electrode
US7884342B2 (en) Phase change memory bridge cell
TWI757029B (zh) 包含硫的切換裝置、記憶體裝置及積體電路記憶體裝置
TWI711122B (zh) 切換裝置及記憶體裝置
TWI742629B (zh) 記憶體裝置與積體電路