TWI756358B - 用於監測電流之設備、方法及系統 - Google Patents
用於監測電流之設備、方法及系統 Download PDFInfo
- Publication number
- TWI756358B TWI756358B TW107104144A TW107104144A TWI756358B TW I756358 B TWI756358 B TW I756358B TW 107104144 A TW107104144 A TW 107104144A TW 107104144 A TW107104144 A TW 107104144A TW I756358 B TWI756358 B TW I756358B
- Authority
- TW
- Taiwan
- Prior art keywords
- values
- current
- value
- circuit
- digital
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本發明揭示一種設備,其包含一監測電路、一轉譯電路、一第一濾波器電路、一第二濾波器電路及一介面。該監測電路可經組態以接收指示一電源供應信號之一電壓位準的複數個編碼值。該轉譯電路可經組態以將一特定編碼值轉譯成複數個電壓值之一對應電壓值。該第一濾波器電路可經組態以對該複數個電壓值之一或多者進行濾波而產生複數個濾波電壓值。該第二濾波器電路可經組態以使用該複數個濾波電壓值之一或多者且基於該電源供應信號之一脈衝回應而產生複數個電流值。該介面可經組態以將該複數個電流值之一或多者發送至一功能電路。
Description
在本發明內揭示之實施例係關於計算系統,且更特定言之係關於監測一積體電路中之電流。
積體電路(IC)(諸如(舉例而言)系統單晶片(SoC)或處理器單元)可用於各種計算系統中,該等計算系統諸如(舉例而言)桌上型電腦、膝上型電腦、資料庫伺服器、云端計算伺服器、網路交換機及類似者。可因各種原因而監測此等計算系統之電力消耗。例如,可監測一膝上型電腦中的一IC之電力消耗以評估IC對電池壽命之影響。可監測一資料庫或云端計算伺服器中之一IC以評估IC對伺服器中產生的熱之影響。
IC可將可變負載置於提供電力至IC之一電源供應電路上。隨著一IC在高活動性時段與低活動性時段之間轉變,由IC消耗之一電流可在對應高電流消耗時期與低電流消耗時期之間轉變。在一些計算系統中,可追蹤由一或多個IC消耗之電流,且使用該電流來判定正置於一電源供應器上之一最新電流負載。
本發明揭示一種用於實施且管理一通信鏈路的設備及方法之各種實
施例。廣泛而言,預期一種設備,其中該設備可包含一監測電路、一轉譯電路、一第一濾波器電路、一第二濾波器電路及一介面。該監測電路可經組態以接收指示包含於一積體電路之一配電網路中的一電源供應信號之一電壓位準的複數個編碼值。該轉譯電路可經組態以將該複數個編碼值之一特定編碼值轉譯成複數個電壓值之一對應電壓值。該第一濾波器電路可經組態以對該複數個電壓值之一或多者進行濾波而產生複數個濾波電壓值。該第二濾波器電路可經組態以使用該複數個濾波電壓值之一或多者且基於該電源供應信號之一脈衝回應而產生複數個電流值。該介面可經組態以將該複數個電流值之一或多者發送至一功能電路。
在又一實施例中,該轉譯電路可進一步經組態以使用一溫度值來轉譯該特定編碼值。在一項實施例中,該設備可包含一記憶體。該第一濾波器電路可進一步經組態以自該記憶體擷取至少一個係數值,且使用該至少一個係數值來對該複數個速率降低的電壓之該一或多者進行濾波。
在另一實施例中,該第一濾波器電路可包含一有限脈衝回應濾波器。該至少一個係數值可基於與該電源供應信號相關聯之一截止頻率。在一實施例中,該設備可包含一記憶體。該第二濾波器電路可進一步經組態以自該記憶體擷取指示該電源供應信號之該脈衝回應的資料,且使用該資料來產生該複數個電流值。
在又一實施例中,該第二濾波器電路可包含一有限脈衝回應濾波器。指示該脈衝回應之該資料亦可指示該電源供應信號之該電壓位準與源自該電源供應信號之一電流量之間的一解迴旋(inverse convolution)關係。在一項實施例中,該功能電路可經組態以基於該複數個電流值之子集而修改至少一個操作參數。
100:系統單晶片(SoC)
101:配電網路(PDN)
102:SoC電流監測器(SCM)
103:電源管理控制器(PMC)
104:時脈產生電路(CGC)
105a:功能電路
105b:功能電路
105c:功能電路
109:電源供應器
111:阻抗電路
118:回饋信號
119:電壓信號
120:電壓資料
202:SoC電流監測器(SCM)
203:電壓監測器
205:轉譯電路
207:低通(LP)濾波器
209:電流濾波器
213:介面
220:電壓資料
222:電流值
223:電壓位準值
224:濾波電壓位準值
302:SoC電流監測器(SCM)
303:電壓監測器
305:轉譯電路
306:隨機存取記憶體(RAM)
307:低通(LP)濾波器
308:隨機存取記憶體(RAM)
309:電流濾波器
310:先進先出(FIFO)緩衝器
311:隨機存取記憶體(RAM)
313:介面
320:電壓資料
321:溫度值
322:電流值
323:電壓位準值
324:濾波電壓位準值
325:係數值
326:係數值
400:解迴旋濾波器
410:先進先出(FIFO)緩衝器
410a:先進先出(FIFO)緩衝器部分/先進先出(FIFO)緩衝器
410b:先進先出(FIFO)緩衝器部分/先進先出(FIFO)緩衝器
412a:係數儲存器(coeffs)部分/係數儲存器(coeffs)
412b:係數儲存器(coeffs)部分/係數儲存器(coeffs)
413a:乘法器
413b:乘法器
414a:加法器
414b:加法器
415a:加總暫存器(sum)
415b:加總暫存器(sum)
416:加法器
417:電流資料暫存器
422:電流值
424:濾波電壓位準值
500:方法
501:方塊
502:方塊
504:方塊
506:方塊
508:方塊
510:方塊
511:方塊
600:方法
601:方塊
602:方塊
604:方塊
606:方塊
608:方塊
610:方塊
611:方塊
圖1繪示包含一系統單晶片(SoC)、一電源供應器及一阻抗電路的一系統之一實施例之一方塊圖。
圖2展示一SoC電流監測電路之一實施例之一方塊圖。
圖3係描繪一SoC電流監測電路之另一實施例之一方塊圖。
圖4繪示一解迴旋濾波器之一實施例之一方塊圖。
圖5展示用於操作一SoC電流監測電路的一方法之一實施例之一流程圖。
圖6繪示用於操作一解迴旋濾波器的一方法之一實施例之一流程圖。
雖然本發明易於以各種修改及替代形式呈現,但其之特定實施例在圖式中以實例之方式展示且將在本文中詳細描述。然而,應瞭解,圖式及其之詳細描述並不意欲將本發明限於所繪示之特定形式,恰相反,其意欲涵蓋落在如由隨附申請專利範圍定義的本發明之精神及範疇內之全部修改、等效物及替代物。本文中使用之標題僅用於組織目的,且並不意謂用以限制描述之範疇。如在本申請案各處使用,字詞「可」係以一允許意義(即,意謂具有可能性以)而非強制意義(即,意謂必須)使用。類似地,字詞「包含(include/including/includes)」意謂包含但不限於。
可針對多種用途而監測SoC或處理器單元之電流消耗。例如,高電流消耗可給一電源帶來壓力或可導致增加一計算系統之溫度。藉由識別達一擴展量之一電流消耗增加或一高電流消耗,一計算系統中之一處理器可能夠調整一操作條件以減少電流消耗,且可避免可能導致計算系統中之一故障之一狀況。
可以各種方式量測電流。例如,一已知阻抗可包含於一電源供應信號之路徑中,且跨此阻抗之一電壓降可指示流經該路徑之一電流量。然而,此方法可要求具有阻抗之一準確值以進行準確的電流量測,且此準確度可為昂貴的或難以一致地製造。
一些處理器由來自一電壓或電流調節電路之一電力信號供電。一些調節電路(諸如(舉例而言)切換式調節器)藉由反覆地將一輸出信號節點耦合至源信號且接著將其解耦而產生具有低於一源信號之一電壓位準的一輸出信號。每次發生將輸出節點耦合至源信號時可產生至輸出節點上之一電流脈衝。一配電電路可自來自調節電路的一系列電流脈衝產生一電壓信號。
在一些實施例中,配電電路可包含實施一轉移函數以基於經由該系列電流脈衝接收之電流量而產生一特定電壓位準的電路。特定電壓位準與電流脈衝之間的關係可稱為一「脈衝回應」。若已知脈衝回應之轉移函數及一電壓位準,則可判定一電流量。本文中揭示之實施例可演示用於使用一電壓位準的值及由一電壓產生電路使用的一轉移函數之一反函數來判定一電流的系統及方法。
圖1繪示包含一系統單晶片(SoC)、一電源供應器及一阻抗電路的一系統之一實施例之一方塊圖。在所繪示實施例中,系統包含SoC 100,該SoC 100耦合至阻抗電路111,該阻抗電路111繼而耦合至電源供應器109。SoC 100包含耦合至SoC電流監測器(SCM)102之配電網路(PDN)101。SCM 102進一步耦合至時脈產生電路(CGC)104及電源管理控制器(PMC)103。SoC 100進一步包含若干功能電路105a至105c。
電源供應器109可對應於用於將一電力信號供應至SoC 100之任何適合電路。在所繪示實施例中,電源供應器109對應於能夠提供具有一適合平
均電壓位準之一或多個電流信號的一切換式電壓調節器。切換式電壓調節器可產生具有隨著一電源接通及關斷而週期性地上升為高於平均電壓位準且接著降低為低於平均電壓位準的一電壓位準(在本文中亦稱為電源供應「漣波」)之一電流信號。在所繪示實施例中,阻抗電路111包含可提供對電源供應漣波之某一補償之組件,諸如(舉例而言)電阻器、電容器及電感器。另外,阻抗電路111可在來自SoC 100之電流需求低時提供對過量電荷之儲存,且接著在電流需求高時將經儲存電荷作為電流供給至SoC 100。然而,阻抗電路111可減慢來自電源供應器109之對來自SoC 100的電流需求變化之一回應時間。減慢的回應時間可引起回應於SoC 100之電流消耗的突然增加之電壓位準下降或回應於電流消耗的突然減少之電壓位準峰值。
將回饋信號118自SoC 100發送至電源供應器109。回饋信號118之一電壓位準可向電源供應器109提供SoC 100在一給定時間點正使用的電流量之一指示。接著,電源供應器109可使用此回饋來調整發送至SoC 100之電流信號。使用回饋信號118,電源供應器109可能夠維持儲存在阻抗電路111中之一適當電荷量以防止SoC 100電流匱乏(current starved)(此可能導致SoC 100之誤操作)。然而,回饋信號118可能未捕獲SoC 100中之電流消耗之較小波動,該等較小波動對於判定SoC 100是否正消耗可能導致晶粒溫度上升至SoC無法有效率地或正確地操作之一點的一不安全電流量可為有用的。
在所繪示實施例中,SoC 100對應於一IC,其包含用於將電力信號及時脈信號分配給亦包含於SoC 100中的複數個功能電路105a至105c(統稱為105)且管理該等信號的電路。PDN 101經由阻抗電路111自電源供應器
109接收至少一個電力信號。電力信號包含PDN 101所使用以產生一或多個電壓信號(包含電壓信號119)以在整個SoC 100中分配的一電流。PDN 101將電壓信號119分配給一或多個功能電路105。電壓信號119之電壓位準可基於用於自經接收電流以及藉由功能電路105的電力消耗之變化來產生電壓信號119的一過程而波動,此係因為耦合至電壓信號119之功能電路105中的活動性隨時間改變。
在所繪示實施例中,SCM 102自PDN 101接收對應於指示電壓信號119之電壓位準的編碼值之電壓資料120。電壓資料120之值可基於由PDN 101使用以產生電壓信號119之電壓產生過程。SCM 102可接收一系列此等編碼值,該等編碼值各自與電壓信號119在一特定時間點之一電壓位準相關。將此系列編碼值轉譯為一系列電壓值,接著,透過一降頻濾波器(decimation filter)及接著一解迴旋濾波器處理該系列電壓值以產生與耦合至電壓信號119之一些或全部電路之電流消耗相關的一系列電流值。該系列電流值可反映SoC 100在一時段內之電力消耗。SCM 102可將電流值之一或多者發送至PMC 103、CGC 104及/或功能電路105之任一者。下文揭示SCM 102之進一步細節。
在所繪示實施例中,PMC 103控制SoC 100中的各個電路(諸如(舉例而言)功能電路105)之電力模式。PMC 103可判定功能電路105之各者所進入之電力模式。例如,PMC 103可指示功能電路105a處於一電力減小狀態,同時指示功能電路105b及105c處於作用中狀態。若需要功能電路105a,則PMC 103可將功能電路105a切換至作用中狀態。在一些實施例中,PMC 103可將功能電路105a與電壓信號119解耦,藉此使功能電路105a斷電,過程在本文中稱為「電力閘控」。
在所繪示實施例中,CGC 104產生一或多個時脈信號且將時脈信號分配給功能電路105。PDN 101、SCM 102及PMC 103亦可自CGC 104接收一或多個時脈信號。另外,CGC 104可調整一或多個時脈信號之任一者之一頻率,以在使用一特定時脈信號之電路未作用時降低該特定時脈信號之一頻率,且反之亦然。類似於PMC 103,CGC 104可在一特定功能電路105未作用時禁止或阻止該特定功能電路105接收一時脈信號,過程在本文中稱為「時脈閘控」。
PMC 103及CGC 104可使用自SCM 102接收之電流值來回應於一當前電流消耗位準而判定是對一或多個功能電路105進行時脈閘控還是電力閘控及何時對其進行時脈閘控或電力閘控。例如,回應於判定電流消耗上升至SoC 100的電流消耗之一上限值或超過該上限值,PMC 103及/或CGC 104可對未作用功能電路進行電力閘控或時脈閘控以容許更多電流可用於作用中電路。例如,SoC 100可具有500毫安培(mA)之一典型操作電流且具有1安培(A)之一最大額定值。可將一上限值設定為800mA或900mA,使得可在電流消耗達到1A最大額定值之前啟動電力閘控或時脈閘控。在其他實施例中,可使用其他考量(諸如(舉例而言)一電源供應器能夠提供之一電流量,或與電流消耗有關的SoC之一熱特性)來設定上限值。在一些情況中,代替時脈閘控,CGC 104可降低至較少作用中功能電路105或在作用中但正處理較低優先級任務之功能電路105的時脈信號之一頻率,藉此容許更多電流用於較高優先級任務。在一些實施例中,CGC 104可降低至全部功能電路的信號之一頻率,直至判定電流消耗已下降為低於上限值。
功能電路105可對應於包含於一SoC中之任何適合電路。例如,功能電路105可包含處理器核心、快取記憶體、網路介面、記憶體介面、通信模
組及類似者之任何組合。儘管為清楚起見展示三個功能電路,然在各種實施例中,可使用任何數目個功能電路。
應注意,圖1中繪示之系統之實施例僅為一個實例。在其他實施例中,電路之不同數目及組態係可行的且預期的。
現轉至圖2,展示一SoC電流監測電路之一實施例之一方塊圖。SCM 202可對應於圖1中之SCM 102之一實施例。SCM 202包含耦合至轉譯電路205之電壓監測器203,該轉譯電路205繼而耦合至低通(LP)濾波器207。LP濾波器207耦合至電流濾波器209,該電流濾波器209接著耦合至介面213。電壓監測器203接收電壓資料220作為輸入,且介面213發送電流值222作為輸出。
在所繪示實施例中,類似於上文關於圖1中之SCM 102之描述,SCM 202自PDN 101接收呈電壓資料220之形式之值。電壓資料220可包含指示由PDN 101產生之一電壓信號(諸如(舉例而言)電壓信號119)之一電壓位準的編碼值。在各種實施例中,電壓監測器203接收電壓資料220作為一串列資料位元流、跨多個導線之一並行資料輸入或其等任何適合組合。依一特定取樣速率週期性地接收編碼值。例如,在一項實施例中,電壓資料220可依2.2千兆赫(GHz)之一取樣速率提供編碼值,或大約每455皮秒(psec)提供1個編碼樣本。電壓監測器203將經接收編碼值提供至轉譯電路205。
在所繪示實施例中,轉譯電路205包含用於儲存條目之一記憶體,以將自電壓監測器203接收之編碼值轉譯為對應於電壓信號119之電壓位準的電壓位準值223。除記憶體之外,轉譯電路205亦可包含用於自電壓監測器203接收編碼值以及額外資料(諸如(舉例而言)環境或操作條件)或對應於一當前操作溫度之資料的邏輯電路。使用記憶體中之一適當條目,轉譯電
路205產生表示所接收之各編碼值的一電壓位準之一值。將電壓位準值223發送至LP濾波器207。
在一項實施例中,LP濾波器207自轉譯電路205接收電壓位準值223且濾除表示電壓信號119之位準的高頻變化之值。例如,兩個或更多個連續接收之電壓位準值223之間的值之一大變化可對應於電壓信號119上之一短期切換雜訊或其他類型之雜訊。若期望反映較長期電力消耗使用而非短期消耗尖峰的電流值,則可使用一低通濾波器來使短期變化衰減且更佳表示SoC中之較長期電力使用。LP濾波器可採用一特定截止頻率而使與高於截止頻率的頻率相關聯之快速變化衰減,且代替性地返回對應於較長期電力消耗之電壓位準值223。
在一些實施例中,LP濾波器207可額外地用以使電壓資料220之取樣速率降頻。繼續其中採用2.2GHz之一取樣速率的先前實例,此取樣速率導致每微秒2200個樣本。雖然此取樣速率可用於一些任務,但此可提供多於判定電流消耗所需之資料樣本。電壓位準值223之降頻可包含使用特定數目個連續值來產生一個濾波電壓位準值。LP濾波器207基於一降頻因數或降頻比而產生數個濾波電壓位準值224。LP濾波器207針對所接收之每特定數目個電壓位準值223產生一個濾波電壓位準值。例如,LP濾波器207可經設計用於16或32或任何其他適合數目之一降頻因數。關於上文引用之實例,可使用22之一降頻因數而導致每微秒產生100個濾波電壓位準值224。將此等濾波電壓位準值224發送至電流濾波器209。
在所繪示實施例中,電流濾波器209接收濾波電壓位準值224且產生對應電流值222。電流濾波器209包含一有限脈衝回應(FIR)濾波器以產生電流值222。FIR濾波器使用多個係數,一次一個地將該等係數與經接收濾波電
壓位準值224相乘且接著將其等相加為一總值。可基於對應於從自電源供應器109接收之信號產生電壓信號119的若干因素來判定該等係數。例如,參考圖1,該等因素可包含由電源供應器109使用以產生一電力信號的一過程、阻抗電路111中所使用的組件之配置及值,及/或PDN 101中所使用以產生電壓信號119之一過程。例如,PDN 101可利用基於電力信號路徑中之阻抗(例如,阻抗電路111)與電流之間的關係之一迴旋公式來判定電壓信號119所設定為之一電壓位準。電流濾波器209可利用此迴旋公式之一逆運算來針對一給定濾波電壓位準值224且基於一已知阻抗判定一電流值222。稍後揭示一基於FIR之電流濾波器的操作之額外細節。
藉由電流濾波器209將電流值222發送至介面213以分配給適當電路。在各種實施例中,介面213可包含耦合至適當電路之一導線,或可包含一或多個暫存器及一資料匯流排介面。可將各電流值222並行發送至全部適當電路,或可將其定址至一或多個特定電路。
圖2中繪示之SCM 202之實施例僅為用於演示目的之一實例。為清楚起見,已省略各種功能電路區塊。在各種實施例中,可包含且預期不同功能電路區塊。此外,圖2僅繪示各種電路區塊之邏輯配置,且並不意欲演示所繪示電路區塊之一實體佈局。
現移至圖3,展示描繪一SoC電流監測電路之另一實施例之一方塊圖。類似於圖2中之SCM 202,SCM 302可對應於圖1中之SCM 102之一實施例。SCM 302包含耦合至轉譯電路305之電壓監測器303,該轉譯電路305繼而耦合至隨機存取記憶體(RAM)306。低通(LP)濾波器307耦合至RAM 306、RAM 308及先進先出(FIFO)緩衝器310。電流濾波器309耦合至FIFO緩衝器310、RAM 311及介面313。電壓監測器303接收電壓資料320作為輸
入,轉譯電路305接收溫度值321作為輸入。介面313發送電流值322作為輸出。
在所繪示實施例中,SCM 302包含類似於SCM 202之一些電路。圖3中類似命名且編號之電路區塊如上文關於圖2描述般執行,惟下文所揭示除外。電壓監測器303依一特定取樣速率自一配電網路(諸如(舉例而言)圖1中之PDN 101)接收呈電壓資料320之形式之值。將電壓資料320之值傳遞至轉譯電路305中以將其變換為電壓位準值323。轉譯電路305自SoC 100中別處或SoC 100外部之一溫度感測器接收溫度值321。基於一當前溫度值321及電壓資料320之值而讀取儲存於轉譯電路305中之一條目。在各種實施例中,經讀取條目可對應於一當前電壓位準值323,或經讀取條目可與當前電壓資料組合以計算對應當前電壓位準值。將對應電壓位準值儲存於RAM 306中。
LP濾波器307自RAM 306讀取經儲存電壓位準值323以及來自RAM 308之係數值325。如針對LP濾波器207描述,LP濾波器307使指示對應於大於LP濾波器307之一截止頻率的一頻率之快速變化之電壓位準值衰減。在所繪示實施例中,LP濾波器307包含經設計以使電壓位準值323之高頻變化衰減之一降頻濾波器。另外,降頻濾波器藉由針對每預定數目個經讀取電壓位準值323產生一個濾波電壓位準值324而降低電壓位準值之一取樣速率。如先前在本文中揭示,一降頻因數或降頻比判定所使用以判定濾波電壓位準值324的一個值之電壓位準值323之值的數目。在一項實例中,可使用22之一降頻比,使得使用電壓位準值323之22個值來判定濾波電壓位準值324之一個值。在一些實施例中,降頻濾波器可包含多個階段。在藉由LP濾波器307產生濾波電壓位準值324之後,可將其等儲存至FIFO緩衝器310中。
在所繪示實施例中,在一電力開啟事件或確證一重設信號之後,RAM 308可載有係數值325。係數值326可保持恆定,除非藉由一軟體或韌體更新更新至包含SCM 302的一計算系統之一系統記憶體。在SCM 302之整個操作中,係數值325可保持在RAM 308中之相同位置中。
如上文針對電流濾波器209描述,電流濾波器309基於濾波電壓位準值324而產生電流值322。在所繪示實施例中,電流濾波器309使用一FIR濾波器來實施基於一電壓位準及一已知阻抗值而判定電流值322的一解迴旋函數。RAM 311可用以儲存與解迴旋函數有關的係數值326。電流濾波器309自FIFO緩衝器310讀取一或多個濾波電壓位準值324及來自RAM 311之對應數目個係數值326。一經讀取係數可與一經讀取濾波電壓位準值組合以產生一各自項。接著,可將數個所產生項組合在一起以產生一電流值322。例如,在一項實施例中,可使用512個所產生項來產生各電流值322。在產生一電流值322之後,類似於如上文針對介面213描述,電流濾波器309將值發送至介面313。
在所繪示實施例中,儲存於FIFO緩衝器310中之濾波電壓位準值324在每次讀取之後在FIFO緩衝器310之一記憶體陣列中位移。例如,自記憶體中之位置N讀取之一第一濾波電壓位準值324將被寫回至位置N+1中。類似地,在將第一濾波電壓位準值324寫回至位置N+1中之同時,自位置N-1讀取之一第二濾波電壓位準值324被寫回至位置N中。在接收到一新的濾波電壓位準值324之後發生資料之位移。在接收到一新的濾波電壓位準值324之後,可丟棄最舊濾波電壓位準值324(例如,已在FIFO緩衝器310中存在最長時間量且在記憶體中之最後位置中的值)。可讀取各經接收濾波電壓位準值324且在將其丟棄之前使用其來產生多個項。
與FIFO緩衝器310中之值相反,係數值326可在SCM 302之整個操作中保持在RAM 311中之相同位置中。在所繪示實施例中,在一電力開啟事件或確證一重設信號之後,RAM 311可載有係數值326。類似於係數值325,係數值326可保持恆定,除非透過一軟體或韌體更新更新至一系統記憶體。
圖3中描繪之實例僅為一項實施例。在其他實施例中,可包含額外電路區塊。在一些實施例中,所繪示之電路區塊可依另一順序配置。
轉至圖4,繪示一解迴旋濾波器之一實施例之一方塊圖。在各種實施例中,解迴旋濾波器400可包含於分別圖2及圖3中之電流濾波器209或309中。解迴旋濾波器400包含FIFO緩衝器410(包含部分410a及410b)及係數儲存器(coeffs)412(包含部分412a及412b)。FIFO緩衝器410及係數儲存器412兩者耦合至乘法器413a及413b。乘法器413a及413b耦合至加法器414a及414b,該等加法器414a及414b分別耦合至加總暫存器(sum)415a及415b。加總暫存器415a及415b兩者耦合至加法器416,該加法器416繼而耦合至電流資料暫存器417。解迴旋濾波器400自一來源(諸如圖3之SCM 302中的LP濾波器307)接收濾波電壓位準值424。解迴旋濾波器產生電流值422作為一輸出。
在所繪示實施例中,解迴旋濾波器400接收濾波電壓位準值424,且基於經接收值及儲存於係數儲存器412中的係數值之一或多者而判定電流值422。解迴旋濾波器400所執行之操作及其所使用之係數係基於用以產生由PDN 101產生之一電源供應信號(諸如(舉例而言)圖1中之電壓信號119)的一過程。如先前描述,PDN 101自經由阻抗電路111自電源供應器109接收的電流信號產生電壓信號119。電源供應器109使用來自SoC 100之回饋來調整供應至SoC 100之經提供電流信號,因此產生導致電流信號波動之一循環過程。為減小電壓信號119上之電壓位準之波動,PDN 101使用一轉移
函數來基於來自電源供應器109之經接收電流而產生電壓信號119。使用此轉移函數之一反函數,可基於一經判定電壓位準而產生一電流值。
由PDN 101使用之轉移函數可由方程式1在時域中表示。
v(t)=i(t) * h(t) (1)
在方程式1中,「v」表示電壓,「i」表示電流,「t」表示時間,且「h」表示轉移函數。為基於一已知電壓值判定電流,針對i(t)求解方程式1,如方程式(2)中所示。
i(t)=v(t) * h-1(t) (2)
因此,為判定電流,計算h-1(t)(即,反轉移函數)。為使用反轉移函數判定一給定時間點時之電流,可使用一微分運算。為簡化計算,可藉由矩陣域函數取代時域函數。可將反轉移函數表達為一圓形、方形NxN迴旋矩陣(H[T])。類似地,可分別將電壓及電流表達為1xM矩陣向量(V[T]及I[T])。將此等矩陣域函數代入方程式2而得出方程式3。
I[T]=V[T] * H-1[T] (3)
因此,在矩陣域中判定一電流向量(I[T])涉及:將一經判定電壓向量(V[T])與反轉移函數之一矩陣(H-1[T])相乘。此大致等於電壓與脈衝回應之解迴旋。由於反轉移矩陣具一圓形、方形形式,故H-1[T]之一給定列或行的係數可對應於一有限脈衝回應(FIR)濾波器之係數。將此FIR濾波器與一系列基於時間的電壓位準值迴旋可判定對應電流值。
在所繪示實施例中,將自LP濾波器307接收之濾波電壓位準值424儲存於FIFO緩衝器410中。儲存於FIFO緩衝器410中之值表示來自方程式3之V[T]。將對應於H-1[T]之係數儲存於係數儲存器412中。為判定I[T],一次一個地將各濾波電壓位準值424與係數之一子集相乘且相加在一起。為增加
計算之速度,解迴旋濾波器400將FIFO緩衝器410及係數儲存器412劃分成兩半,使得將儲存於FIFO緩衝器410a中之濾波電壓位準值424與儲存於係數儲存器412a中之係數相乘,且將儲存於FIFO緩衝器410b中之濾波電壓位準值424與儲存於係數儲存器412b中之係數相乘。乘法器413a將來自FIFO緩衝器410a之值與來自係數儲存器412a之係數相乘。藉由加法器414a將乘積相加至加總暫存器415a。使用乘法器413b、加法器414b及加總暫存器415b對來自FIFO緩衝器410b及係數儲存器412b之值並行執行一類似過程。接著,藉由加法器416將加總暫存器415a及415b中之值相加在一起且儲存於電流資料暫存器417中。電流資料暫存器417將經儲存值提供為電流值422。
在各種實施例中,FIFO緩衝器410及/或係數儲存器412可包含為解迴旋濾波器400之部分,或與解迴旋濾波器400分離而作為一SoC電流監測電路之部分(諸如圖3中之SCM 302)。解迴旋濾波器400可接收一時脈信號(未展示)以使對FIFO緩衝器410及係數儲存器412中之值執行的操作同步。
應注意,圖4僅為一個實例實施例。在其他實施例中,可包含額外電路。圖4並不意欲表示所繪示電路之一實體配置而是僅為一邏輯呈現。
移至圖5,展示用於操作一SoC電流監測電路的一方法之一實施例之一流程圖。方法500可適用於用以監測一SoC(諸如圖1中之一SoC 100)中的電流之一SoC電流監測電路,諸如分別圖2及圖3中之SCM 202或SCM 302。共同參考圖1、圖3及圖5之方法500,方法可以方塊501開始。
接收基於一電力信號之編碼值(方塊502)。在當前實施例中,一監測電路(諸如(舉例而言)電壓監測器303)接收各自指示電力信號在一特定時間點的一電壓位準之複數個編碼值。可自一配電網路(諸如(舉例而言)圖1中之PDN 101)接收複數個編碼值。PDN 101可基於用於產生一電壓信號以提供
電力至一SoC中之電路的一過程而產生編碼值。
將編碼值轉譯為電壓值(方塊504)。在所繪示實施例中,使用由電壓監測器303接收之編碼值來存取轉譯電路305中之條目。各編碼值可具有轉譯電路305中之一記憶體中對應於一特定電壓位準之一各自條目。在一些實施例中,轉譯電路305可包含各編碼值之額外條目。可基於編碼值及一操作條件(諸如(舉例而言)來自一溫度感測器之一值)之一組合而選擇一個條目。
對電壓值進行濾波(方塊506)。可依對應於一取樣速率之一特定速率接收由電壓監測器303接收之編碼值。可使用轉譯電路305依相同速率將編碼值轉譯為電壓值。在所繪示實施例中,可藉由使用LP濾波器307降低電壓值之取樣速率或使其降頻而基於來自轉譯電路305之數個電壓值產生一個降頻電壓值。所使用之電壓值之數目可為任何適合數目,諸如(舉例而言)自16至32之任何數目。在此一實施例中,可針對來自轉譯電路305之每32個電壓值產生一個降頻電壓值。除使電壓值降頻之外,LP濾波器307亦可對電壓值進行濾波以使電壓值之高頻變化衰減,且藉此產生濾波電壓值。兩個或更多個連續電壓值之間的突然改變可能指示電壓信號上之雜訊。LP濾波器307使此等雜訊尖峰衰減,因此可藉由SCM 302判定SoC 100之較長期電力消耗。
自濾波電壓值產生電流值(方塊508)。在所繪示實施例中,電流濾波器309自LP濾波器307接收濾波電壓值,且產生指示SoC 100中消耗的一電流之電流值。為自濾波電壓值判定電流值,電流濾波器309可包含一解迴旋濾波器,諸如圖4中之解迴旋濾波器400。如上文描述,解迴旋濾波器400可利用其值基於藉由PDN 101產生電壓信號119之係數。係數可對應於用以基於來自一電源供應器之一電流信號而產生電壓信號119的一轉移函數之一
反函數。藉由將此等係數應用於濾波電壓值,可判定電流值。
將電流值發送至至少一個功能電路(方塊510)。可將由電流濾波器產生之電流值發送至一介面,諸如介面313。介面313可例如經由一資料匯流排耦合至一或多個功能區塊。在一些實施例中,介面313可包含可由一或多個功能電路存取以擷取一電流值之一暫存器。一或多個功能電路可利用電流值之一或多者來調整一操作參數,諸如(舉例而言)一時脈信號之一頻率或一電壓信號之位準。方法可以方塊511結束。
應注意,圖5之方法500僅為一實例。所揭示方法之變化係可行的。例如,可採用所呈現方塊之不同數目及不同順序。例如,在其他實施例中,方塊506及508中之操作可呈一反向順序或可並行完成。
現轉至圖6,描繪用於操作一解迴旋濾波器的一方法之一實施例之一流程圖。方法600可對應於在圖5中之方法500的方塊510中執行之操作。方法600之操作可適用於一解迴旋濾波器(諸如圖4中之解迴旋濾波器400),其可在包含於一SoC(諸如圖1中之SoC 100)中的一SoC電流監測電路(諸如圖3中之SCM 302)中使用。共同參考圖1之SoC 100、圖4之解迴旋濾波器400及方法600,方法可以方塊601開始。
基於電源供應特性而判定係數值(方塊602)。在所繪示實施例中,係數對應於一反轉移函數之一矩陣,諸如上文在方程式3中展示。PDN 101使用將電流信號近似表示為一脈衝回應的一轉移函數來基於來自電源供應器109之一電流信號產生電壓信號119。可藉由計算此轉移函數之一反函數而判定係數值。係數值之計算可在設計SoC 100期間基於模擬發生,或在其他實施例中,可在測試或評估SoC 100期間自經製造裝置上收集之經驗資料判定係數值。在SoC 100之操作期間,將係數值儲存於一記憶體(諸如(舉
例而言)RAM 311或係數儲存器412)中。
讀取一係數值及一濾波電壓位準資料值(方塊604)。在一項實施例中,LP濾波器307對電壓位準值323進行濾波,且將值儲存於FIFO緩衝器310中作為濾波電壓位準值324。在一些實施例中,FIFO緩衝器310可對應於圖4中之FIFO緩衝器410。解迴旋濾波器400自FIFO緩衝器410讀取濾波電壓位準值324之一特定者以及來自係數儲存器412之一特定係數值。若自FIFO緩衝器410a讀取特定濾波電壓位準值324,則自係數儲存器412a讀取特定係數值,且若自FIFO緩衝器410b讀取特定濾波電壓位準值324,則反之。
基於經讀取係數及經讀取濾波電壓位準資料值產生一項(方塊606)。在所繪示實施例中,解迴旋濾波器400使用乘法器413a或413b來將特定係數值與特定濾波電壓位準值324相乘。例如,若自FIFO緩衝器410b及係數儲存器412b讀取值,則乘法器413b產生兩個值之一乘積。接著,使用加法器414b來將所產生乘積相加至加總暫存器415b。
將所產生項相加為一總和(方塊608)。繼續來自上文之實例,解迴旋濾波器400將儲存於sum 415b中之所產生項相加至儲存於加總暫存器415a中之另一所產生項,且將值儲存於電流資料暫存器417中。在各種實施例中,加總暫存器415a及415b之各者可包含在被相加且儲存於電流資料暫存器417中而作為電流值422之一者之前與各自係數相乘的數個濾波電壓位準值324之相加。
將經讀取濾波電壓位準資料值儲存於FIFO緩衝器410中之一下一位址中(方塊610)。在所繪示實施例中,解迴旋濾波器400將特定濾波電壓位準值324儲存回至FIFO緩衝器410中自其讀取特定濾波電壓位準值324的位址之一後續位址處。自FIFO緩衝器410讀取之各值透過FIFO緩衝器410中
之位址位移,使得可每當自FIFO緩衝器410讀取各濾波電壓位準值324時將其與一不同係數值相乘。可將自FIFO緩衝器410a中之一最後位址讀取之一濾波電壓位準值324儲存回至FIFO緩衝器410b中之一第一位址中,此在一些實施例中容許將各濾波電壓位準值324與儲存於係數儲存器412a及412b中之各係數相乘。方法以方塊611結束。
圖6之方法600僅為一實例。在其他實施例中,不同操作及操作之不同數目係可行的且預期的。可依一不同順序執行操作,且在一些實施例中,可並行地執行操作。
儘管上文已描述特定實施例,然即使在關於一特定特徵描述僅一單一實施例之情況下,此等實施例仍不意欲限制本發明之範疇。除非另有陳述,否則在本發明中提供之特徵之實例意欲為闡釋性的而非限制性的。上文描述意欲涵蓋如獲益於本發明之熟習此項技術者將明白之此等替代物、修改及等效物。
本發明之範疇(明確地或隱含地)包含本文中揭示之任何特徵或特徵組合或其之任何概述,而不管其是否減輕本文中討論的任何或全部問題。因此,可在本申請案(或主張本申請案優先權之一申請案)之審查期間對任何此特徵組合制定新的申請專利範圍。特定言之,參考隨附申請專利範圍,來自附屬請求項之特徵可與獨立請求項之特徵組合,且來自各自獨立請求項之特徵可以任何適當方式組合,且非僅呈隨附申請專利範圍中所列舉之特定組合。
100:系統單晶片(SoC)
101:配電網路(PDN)
102:SoC電流監測器(SCM)
103:電源管理控制器(PMC)
104:時脈產生電路(CGC)
105a:功能電路
105b:功能電路
105c:功能電路
109:電源供應器
111:阻抗電路
118:回饋信號
119:電壓信號
120:電壓資料
Claims (20)
- 一種用於監測電流之設備,其包括:一監測電路,其經組態以接收複數個數位編碼值,各數位編碼值指示在一特定時間點包含於一積體電路之一配電網路中的一電源供應信號之一電壓位準;一轉譯電路,其經組態以將該複數個數位編碼值之一特定數位編碼值轉譯成複數個數位電壓值之一對應數位電壓值;一第一濾波器電路,其經組態以對該複數個數位電壓值之一或多者進行濾波而產生複數個濾波數位電壓值;一第二濾波器電路,其經組態以使用該複數個濾波數位電壓值之一或多者且基於該電源供應信號之一脈衝回應而產生複數個數位電流值;及一介面,其經組態以將該複數個數位電流值之一或多者發送至一功能電路。
- 如請求項1之設備,其中該轉譯電路進一步經組態以使用一溫度值來轉譯該特定數位編碼值。
- 如請求項1之設備,其進一步包括一記憶體,且其中該第一濾波器電路進一步經組態以自該記憶體擷取至少一個係數值,且使用該至少一個係數值來對該複數個數位電壓值之該一或多者進行濾波。
- 如請求項3之設備,其中該第一濾波器電路包含一有限脈衝回應濾波 器,且其中該至少一個係數值係基於與該電源供應信號相關聯之一截止頻率。
- 如請求項1之設備,其進一步包括一記憶體,其中該第二濾波器電路進一步經組態以自該記憶體擷取指示該電源供應信號之該脈衝回應的資料,且使用該資料產生該複數個數位電流值。
- 如請求項5之設備,其中該第二濾波器電路包含一有限脈衝回應濾波器,且其中該資料指示該電源供應信號之該電壓位準與源自該電源供應信號之一電流量之間的一解迴旋關係。
- 如請求項1之設備,其中該功能電路經組態以基於該複數個數位電流值之該一或多者而修改至少一個操作參數。
- 一種用於監測電流之方法,其包括:藉由一監測電路接收複數個數位編碼值,各數位編碼值指示在一特定時間點之一積體電路之一電源供應信號之一電壓位準;藉由一轉譯電路將該複數個數位編碼值之一特定數位編碼值轉譯成複數個數位電壓值之對應數位電壓值;藉由一第一濾波器電路對該複數個數位電壓值之一或多者進行濾波以產生複數個濾波數位電壓值;藉由一第二濾波器電路使用該複數個濾波數位電壓值之一或多者且基於該電源供應信號之一脈衝回應而產生複數個數位電流值;及 藉由一功能電路基於該複數個數位電流值之一子集而修改至少一個操作參數。
- 如請求項8之方法,其進一步包括使用一溫度值來轉譯該特定數位編碼值。
- 如請求項8之方法,其進一步包括自一記憶體擷取至少一個係數值,且使用該至少一個係數值來對該複數個數位電壓值之該一或多者進行濾波。
- 如請求項8之方法,其中對該複數個數位電壓值之該一或多者進行濾波包括:基於與該電源供應信號相關聯之一截止頻率而對該複數個數位電壓值之該一或多者進行濾波。
- 如請求項8之方法,其進一步包括自一記憶體擷取指示該電源供應信號之該脈衝回應的係數資料,且使用該係數資料來產生該複數個數位電流值。
- 如請求項8之方法,其中產生該複數個數位電流值包括:使用基於該電源供應信號之該電壓位準與源自該電源供應信號之一電流量之間的一解迴旋關係之資料來對該複數個數位電流值進行濾波。
- 如請求項8之方法,其進一步包括藉由該功能電路基於該複數個數位 電流值之該子集而調整一電源供應信號之一電壓位準。
- 一種用於監測電流之系統,其包括:一電源供應網路,其經組態以產生一或多個電源供應信號;至少一個功能電路;及一供應電流監測電路,其經組態以:接收複數個數位編碼值,各數位編碼值指示在一特定時間點之一積體電路中的一配電網路之一電源供應信號之一電壓位準;將該複數個數位編碼值之一特定數位編碼值轉譯成複數個數位電壓值之對應數位電壓值;對該複數個數位電壓值之一或多者進行濾波以產生複數個濾波數位電壓值;使用該複數個濾波數位電壓值之一或多者且基於該電源供應信號之一脈衝回應而產生複數個數位電流值;及將該複數個數位電流值之一子集發送至該功能電路;其中該功能電路經組態以基於該複數個數位電流值之子集而修改至少一個操作參數。
- 如請求項15之系統,其中為轉譯該複數個數位編碼值之一特定數位編碼值,該供應電流監測電路進一步經組態以使用一溫度值來轉譯該特定數位編碼值。
- 如請求項15之系統,其中該供應電流監測電路包含一記憶體,且其中 該供應電流監測電路進一步經組態以自該記憶體擷取至少一個係數值,且使用該至少一個係數值來對該複數個數位電壓值之該一或多者進行濾波。
- 如請求項17之系統,其中該供應電流監測電路包含一有限脈衝回應濾波器,且其中該至少一個係數值係基於與該一或多個電源供應信號之至少一個相關聯之一截止頻率。
- 如請求項15之系統,其中該供應電流監測電路包含一記憶體,且其中該供應電流監測電路進一步經組態以自該記憶體擷取指示該一或多個電源供應信號之至少一個之該脈衝回應的資料,且使用該資料來產生該複數個數位電流值。
- 如請求項19之系統,其中該供應電流監測電路包含一有限脈衝回應濾波器,且其中該資料指示該至少一個電源供應信號之該電壓位準與源自該至少一個電源供應信號之一電流量之間的一解迴旋關係。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/474,635 US10296063B2 (en) | 2017-03-30 | 2017-03-30 | Integrated circuit current metering using voltage variation detection circuit |
US15/474,635 | 2017-03-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201837480A TW201837480A (zh) | 2018-10-16 |
TWI756358B true TWI756358B (zh) | 2022-03-01 |
Family
ID=63670612
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107104144A TWI756358B (zh) | 2017-03-30 | 2018-02-06 | 用於監測電流之設備、方法及系統 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10296063B2 (zh) |
TW (1) | TWI756358B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10656700B2 (en) * | 2017-07-10 | 2020-05-19 | Oracle International Corporation | Power management in an integrated circuit |
US11340690B2 (en) * | 2020-01-23 | 2022-05-24 | Dell Products L.P. | System and method of utilizing different power levels of at least one processor of an information handling system |
US11169841B2 (en) * | 2020-03-17 | 2021-11-09 | Internationl Business Machines Corporation | Tunable power save loop for processor chips |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060152205A1 (en) * | 2004-09-10 | 2006-07-13 | Benjamim Tang | Active transient response circuits, system and method for digital multiphase pulse width modulated regulators |
TW200923377A (en) * | 2007-11-19 | 2009-06-01 | Inventec Corp | Power measuring apparatus |
TW201546470A (zh) * | 2014-04-30 | 2015-12-16 | Keysight Technologies Inc | 用以在受測裝置中隨目標電流來匯聚電流之系統與方法 |
US20150378411A1 (en) * | 2014-06-25 | 2015-12-31 | Advanced Micro Devices, Inc. | Calibrating a power supply using power supply monitors |
US20170070212A1 (en) * | 2015-09-09 | 2017-03-09 | Raytheon Company | Discrete time polyphase channelizer |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5153489A (en) | 1991-06-10 | 1992-10-06 | Unsworth Peter J | Electric current measurement apparatus for a solid state motor controller |
US6031777A (en) | 1998-06-10 | 2000-02-29 | Integrated Silicon Solution, Inc. | Fast on-chip current measurement circuit and method for use with memory array circuits |
US7812628B2 (en) | 2006-12-13 | 2010-10-12 | Renesas Electronics Corporation | Method of on-chip current measurement and semiconductor IC |
US8004351B2 (en) | 2006-12-28 | 2011-08-23 | Nec Corporation | Semiconductor integrated circuit device and power supply voltage control system |
JP4983688B2 (ja) | 2008-03-27 | 2012-07-25 | 富士通セミコンダクター株式会社 | 半導体装置 |
-
2017
- 2017-03-30 US US15/474,635 patent/US10296063B2/en active Active
-
2018
- 2018-02-06 TW TW107104144A patent/TWI756358B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060152205A1 (en) * | 2004-09-10 | 2006-07-13 | Benjamim Tang | Active transient response circuits, system and method for digital multiphase pulse width modulated regulators |
TW200923377A (en) * | 2007-11-19 | 2009-06-01 | Inventec Corp | Power measuring apparatus |
TW201546470A (zh) * | 2014-04-30 | 2015-12-16 | Keysight Technologies Inc | 用以在受測裝置中隨目標電流來匯聚電流之系統與方法 |
US20150378411A1 (en) * | 2014-06-25 | 2015-12-31 | Advanced Micro Devices, Inc. | Calibrating a power supply using power supply monitors |
US20170070212A1 (en) * | 2015-09-09 | 2017-03-09 | Raytheon Company | Discrete time polyphase channelizer |
Also Published As
Publication number | Publication date |
---|---|
US10296063B2 (en) | 2019-05-21 |
US20180284867A1 (en) | 2018-10-04 |
TW201837480A (zh) | 2018-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI756358B (zh) | 用於監測電流之設備、方法及系統 | |
US10560022B2 (en) | Setting operating points for circuits in an integrated circuit chip using an integrated voltage regulator power loss model | |
US9020655B2 (en) | Thermal management for integrated circuits | |
US8996192B2 (en) | Thermal management for integrated circuits | |
US20080046766A1 (en) | Computer system performance estimator and layout configurator | |
US20090187783A1 (en) | Adjusting Cap Settings of Electronic Devices According to Measured Workloads | |
TW200923632A (en) | Method for equalizing performance of computing components | |
GB2511628A (en) | Dynamically controlling a maximum operating voltage for a processor | |
CN109642924B (zh) | 动态可靠性质量监测 | |
CN110413032B (zh) | 功率监测中的负载线补偿 | |
WO2015191860A1 (en) | Memory controller power management based on latency | |
US20190114109A1 (en) | Power efficient retraining of memory accesses | |
US9117511B2 (en) | Control circuits for asynchronous circuits | |
US20150355698A1 (en) | System and method for determining power loads | |
US10877553B2 (en) | Systems and methods for power control based on power consumption of storage devices | |
US20240047966A1 (en) | Systems, devices and methods for power management and power estimation | |
CN113711060B (zh) | 具有变化采样频率的自适应功率测量结果累加器 | |
US20150171835A1 (en) | Integrated circuit failure prediction using clock duty cycle recording and analysis | |
JP2017503287A (ja) | 電子装置のための電力モニタ | |
US20220308606A1 (en) | Current Measurement for Power Converter Circuits | |
US9477277B2 (en) | Varying power load conditions on systems under test | |
US10877539B2 (en) | System and method to prevent power supply failures based on data center environmental behavior | |
WO2017139002A2 (en) | Mitigating component performance variation | |
US12055992B2 (en) | System and method for power supply input power management | |
US9268898B1 (en) | Estimating power consumption of a circuit design |