TWI750699B - 用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器 - Google Patents

用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器 Download PDF

Info

Publication number
TWI750699B
TWI750699B TW109120502A TW109120502A TWI750699B TW I750699 B TWI750699 B TW I750699B TW 109120502 A TW109120502 A TW 109120502A TW 109120502 A TW109120502 A TW 109120502A TW I750699 B TWI750699 B TW I750699B
Authority
TW
Taiwan
Prior art keywords
interposer
gate drive
wide bandgap
passive components
semiconductor device
Prior art date
Application number
TW109120502A
Other languages
English (en)
Other versions
TW202123466A (zh
Inventor
愛倫 坦伯頓
強 包樂特圖德
朗尼G 強斯
菲力普M 雷思納
Original Assignee
美商凱門特電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/531,255 external-priority patent/US10950688B2/en
Priority claimed from US16/553,395 external-priority patent/US11037871B2/en
Application filed by 美商凱門特電子股份有限公司 filed Critical 美商凱門特電子股份有限公司
Publication of TW202123466A publication Critical patent/TW202123466A/zh
Application granted granted Critical
Publication of TWI750699B publication Critical patent/TWI750699B/zh

Links

Images

Landscapes

  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Wire Bonding (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明提供一種改良的電子組件。該電子組件包括具有多層的陶瓷中介器。該多層的主動層形成一嵌入式電容器,該嵌入式電容器包括數個並聯電極且在相鄰電極之間具有一電介質,其中該相鄰電極具有相反的極性。一寬帶隙裝置也在該多層陶瓷中介器上。

Description

用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器
[0001]   本發明是2019年8月5日提交的美國專利申請案第16/531,255號的部分繼續申請案,而該美國專利申請案係請求於2019年2月21日提交的美國臨時申請案第第62/808,493號的優先權。 [0002]   本發明涉及一種改良的柵極驅動中介器。更具體地,本發明涉及一種具有積體式被動組件的改良的柵極驅動中介器,該積體被動組件特別適合與寬帶隙半導體裝置一起使用。
[0003]   縮小電子元件的尺寸是一項持續的需求。在本領域中被稱為小型化的努力係以兩種主要方式體現。其中,一主要重點是組件的階層,藉由不斷地詳細檢視每個組件在結構或功能上的不足,以期能在更小的體積內實現更高階的功能。另一個主要重點是模組或電子設備的階層,如何將電子組件組裝在一起以形成功能模組或功能裝置。本發明具體地涉及模組的小型化,特別是功率模組,並且更具體地涉及特別適合用於優選地具有約2至約4eV帶隙的寬帶隙半導體裝置中的功率模組。 [0004]   寬帶隙(WBG)半導體裝置為功率電子元件的設計人員提供了更高的開關頻率和更高的功率密度。隔離的柵極驅動器係位於控制電路和WBG器件之間,並提供必要的電壓和電流,以實現最佳性能。由於受限於本領域中通常被稱為等效串聯電感或ESL以及等效串聯電阻或ESR的寄生電感和電阻,因此在某種程度上限制了改良。 [0005]   WBG裝置廣泛用於諸如發光二極體、雷射、例如雷達的某些射頻應用、大型工業電動機、大型高效數據中心等設備,適用於例如風能和太陽能系統、運輸系統、衛星通訊和其他應用所使用的直流能量產生系統中的逆變器。WBG裝置可以在更高的開關頻率、更高的電壓和更高的溫度下工作,從而有助於在更小的裝置中進行更高效的能量轉換。將低損耗電容器整合在這些裝置和系統的操作條件下,具有持續的需求。 [0006]   諸如基於SiC和GaN的寬帶隙半導體可在更高的開關頻率和更高的電壓下工作。在較高的開關頻率下,所需的電容較小,因此減小了電容器佔用的空間。例如,在一給定頻率下以Hz為單位的DC鏈路電容器為例所需的電容量可以使用公式1計算:
Figure 02_image001
Figure 02_image002
公式1 其中: C =電容量(F); Pload =功率(W); Uripple =漣波電壓(V); Umax =最大電壓(V);和 f =開關頻率(Hz) [0007]   使用公式1,可以估計給定功率負載所需的電容量,如圖1和2所示。圖1和2顯示,增加電壓進一步減小了所需的電容量,但是隨著功率負載的增加,需要更高的電容量。增大開關頻率也會減小緩衝電容器所需的電容量。為了減小尺寸,需要較低的電容值,但是在較高的頻率下,電磁干擾(EMI)成為一個問題。 [0008]   如圖1和2所示,在低頻下,高功率和較低電壓須要很大的DC鏈路電容器。在20kHz的開關頻率下,例如典型的Si基半導體,所需的大電容量係由薄膜和電解電容器供給。然而,採用基於SiC和GaN的寬帶隙半導體裝置,因為它們支持高轉換效率和更小的尺寸,故可以在更高的頻率和電壓切換。 [0009]   低溫共燒陶瓷(LTCC)已用於將半導體與其他被動組件一起封裝。但是,所用的玻璃陶瓷材料的介電常數小於10,並且主要用於高頻和低壓能量轉換以及控制電子裝置。低介電常數的結果是只能得到原有的低電容,並且必須通過表面黏著將低壓獨立電容器的更高電容值併入這些封裝中。 [0010]   本文提供一種功率模組,該功率模組適用於高電壓和高開關頻率。此外,本文提供了用於高壓和高開關頻率的功率模組,其允許功率模組的進一步小型化,並且特別適合與寬帶隙器件一起使用。
[0011]   本發明涉及一種改良的陶瓷中介器,其特別適合用作寬帶隙半導體裝置的柵極驅動中介器。 [0012]   本發明的特定特徵是減小了總體積,其滿足了電路設計中的持續需求。 [0013]   更具體地,本發明涉及層狀陶瓷中介器,該層狀陶瓷中介器的主動層包括極性交替的平行電極與相鄰電極之間的電介質。 [0014]   除了併入DC鏈路電容器之外,本發明還允許將其他類型的電容器併入中介器中,以進行去耦、濾波、計時和緩衝。本發明還允許將其他功能結合在中介器的一部分中,並允許散熱。這些優點將在下面的說明中予以描述。 [0015]   如將瞭解的,這些和其他實施例被提供在包括陶瓷中介器的電子組件中,該陶瓷中介器包括多層。多層的主動層形成嵌入式電容器,該嵌入式電容器包括具有在相鄰電極之間具有電介質的平行電極,其中,相鄰電極具有相反的極性。寬帶隙裝置也在多層陶瓷中介器上。 [0016]   在電子組件中所提供的又一個實施例包括具有多層的陶瓷中介器。多層的主動層形成一嵌入式電容器,該電容器包括具有在相鄰電極之間具有電介質的平行電極,其中,相鄰電極具有相反的極性,並且其中該電介質是相對介電常數在10以上且在300以下的順電陶瓷電介質。寬帶隙裝置也在多層陶瓷中介器上。
[0018]   本發明涉及一種改良的功率模組,更具體地係涉及一種特別適用於寬帶隙裝置的功率模組,其中該功率模組包括具有嵌入式或積體式電容的中介器。更具體地,本發明涉及使用嵌入式多層陶瓷電容器結構的高功率電子設備的改良封裝,以有效地將嵌入在模組或微處理器的中介器內或積體在其內的電容積體在一起,而不是作為分開安裝的組件。 [0019]   在本發明的實施例中,特別是隨著開關頻率的增加,提供了低寄生ESR和ESL去耦合電容器,以減輕瞬態電流並改善柵極驅動器的性能。在特定實施例中,諸如零電壓開關(ZVS)、高壓緩衝電容器之類的軟式開關跨接在WBG開關裝置之間,使WBG開關到緩衝電容器的感應環路面積最小化,從而隨著開關頻率的增加而改善了緩衝性能。 [0020]   如本文所述,具有積體的去耦合電容器和緩衝電容器的WBG開關中介器的柵極驅動器使電路佈局的有害寄生效應最小化,並且通過將裝置封裝在一起而增加了功率密度。封裝還縮小了互相連接的體積。 [0021]   本發明的中介器提供了能夠將柵極驅動器輸入與柵極驅動器輸出隔離的高壓陶瓷層。積體的輸入濾波器可提高抗電雜訊性能,並最大程度地減少輸入控制信號品質引起的驅動器振鈴。一計時電容器較佳地整合以控制WBG切換之間的截止時間。 [0022]   典型驅動器去耦合電容器(D-Caps)、開關緩衝電容器電感迴路面積和功率封裝體積所形成的寄生電感ESL和電阻ESR相關的問題,通常是使用一包括積體電容器的中介器將柵極驅動器連接至一WBG開關裝置來緩解。 [0023]   現有技術中的一個特殊問題是當超過臨限電壓的振鈴時會有意外開啟的風險。本發明的中介器減小了柵極驅動器和開關的輸入柵極之間的距離。距離的減小可降低振鈴的趨勢。中介器的積體輸入濾波電容器可減少由於輸入信號質量而引起的振鈴,從而提高了抗雜訊能力。最好提供一個可控制WBG切換之間的截止時間的積體計時電容器。 [0024]   本發明的中介器的另一個優點是減輕了驅動器的控制輸入與WBG裝置的輸出之間以及柵極驅動器的輸出通道之間的電隔離問題。中介器在中介器內提供高壓電絕緣區域。 [0025]   本發明的中介層的積體電容器可以結合屏蔽電極和間隙以提供進一步的電隔離。可以將緩衝整合到中介器中,以利用寬帶隙裝置減少電感環路,從而幫助實現零電壓開關(ZVS)。另一個優點是可以將熱緩衝整合至中介層內。 [0026]   以下將參照本文所揭露的積體組件的附圖對本發明作一說明,但不限於此。在各個附圖中,相似的元件將以相應的編號予以標示。 [0027]   以下將參閱圖3對本發明的一實施例予以描述,其係以方塊圖的型式顯示一陶瓷中介器的輸入、絕緣體、輸出和緩衝器。在圖3中,中介器300與一柵極驅動器302電連通。柵極驅動器在輸入和輸出之間需要電隔離。在至少一個積體緩衝電容器306之間具有一電隔離區304。該電隔離區304還可以包括熱緩衝區316。一輸入濾波電阻器308電連通於至少一個積體功能區310,優選地包括積體的輸入濾波和至少一個去耦合電容器。一積體輸出區域312電連通於一柵極驅動電流控制電阻器314,其中該積體輸出區域包括至少一個輸出去耦合電容器。 [0028]   以下將參閱圖4對本發明的一實施例予以描述,其係以電路示意圖型式顯示一中介器和WBG開關。大部分電性功能是使用分立的表面黏著電容器的市售隔離式雙通道柵極驅動器,例如可使用德州儀器公司的的商用驅動器UCC21530-Q1作為示例,但不限於此。圖4表示的電路圖對於本領域技術人員而言是已知的,因此,除了本文所提到的電路設計的變化之外,沒有必要進一步闡述。 [0029]   圖4中示意地顯示了一中介器輸入電路320。中介器輸入電路包括多個濾波電容器322,其可以相同或不同,用以提供濾除本領域中已知不想要的頻率。在一個特別優選的實施例中,至少一個濾波電容器,並且更優選地所有濾波電容器,係被內嵌到中介器中且係使用如同以下說明中進一步描述的順電介質電容器(PDC)。特別優選的是,去耦合電容器被嵌入在中介器中。在一個特別優選的實施例中,中介器輸入電路中的任何去耦合電容器都是使用PDC。中介器輸入電路中至少有一個去耦合電容器324。如本領域中已知的,通常與一電阻器並聯的一計時電容器336共同控制WBG切換間的截止時間。在優選實施例中,計時電容器是PDC,其優選地嵌入在中介器中。 [0030]   在圖4中,示意性地顯示一中介器輸出電路338。該中介器輸出電路包括至少一個去耦合電容器324。在特別優選的實施例中,中介器輸出電路中的任何去耦合電容器是使用PDC,並且優選地,去耦合電容器被嵌入在中介器中。優選地,在中介器輸出電路中提供至少一個去耦合電容器324、至少一個DC鏈路電容器325,以使電路的一部分與另一部分去耦合,如同本領域中已知者。 [0031]   在圖4中,WBG開關340具有與WBG開關電並聯的緩衝電容器342。緩衝電容器優選地係嵌入在中介器中,該中介器為電路提供了顯著減小的電流路徑長度,從而減小了電路的體積,因此減小了電感。緩衝電容器優選是PDC電容器。 [0032]   以下將參閱圖1和2描述本發明的優點。參照圖5和6,其中圖5示意地顯示電子組件佈設在電路板上的傳統市售柵極驅動印刷電路板(PCB)。圖6示意地顯示本發明實施例中作為柵極驅動器的陶瓷中介器的電子組件的佈局。為了清楚起見,並未顯示其佈線。在圖5中,驅動器400係以本領域常見技術被表面黏著到電路板401的陶瓷中介器。電阻器404、二極體406、寬帶隙裝置408和緩衝電容器410通常被表面黏著在公同側,以使電流路徑長度最小化。解耦合電容器和濾波電容器係共同地以標號412予以表示,且安裝在與驅動器400相對的表面上,並通過通孔414進行電連接。 [0033]   在圖6中,優選地將驅動器400、電阻器404、二極體406和寬帶隙裝置408安裝在電路板403上的陶瓷中介器420的公同面上,並將去耦合電容器、濾波電容器和緩衝電容器嵌入到陶瓷中介器中作為主動層,因此在佈局中看不到這些組件。 [0034]   相對於可商購的柵極驅動器,本發明的中介器的優點是可減少寄生電感,該寄生電感是由現有技術中不理想的電路板佈局和較長的封裝引線的組件所引入的。電流路徑長度的減小使得電容器得以進行更好的優化,最好包括使用PDC電容器,這可以降低在高dI/dt和dv/dt切換期間功率電晶體的柵極-源極驅動電壓的電子振鈴。通過減少電子振鈴,可以減少超過臨限電壓的振鈴狀況,以及減少意外接通甚至擊穿的風險。在現有技術的裝置中,通常通過在柵極驅動器上施加負偏壓來減輕振鈴,但本發明的中介器是不必要的,如此消除了負偏壓或反向偏壓的電源,從而有助於進一步的小型化。 [0035]   本發明陶瓷中介器的一個特別優點是將用於橫向散熱的熱緩衝器316予以積體化。雖然適用於現有技術的設備,但是受到空間限制,通常不希望採用熱緩衝技術。本發明的中介器,可以將由於具有較小封裝尺寸而騰出的區域重新作為散熱或其他組件的空間,而不會增加整體尺寸,也不會超出現有技術裝置所佔據的尺寸。 [0036]   在一特別優選的實施例中,提供一包括嵌入式電容器的改良功率模組封裝,其中該嵌入式電容器優選地包括在本文中稱為順電介質電容器(PDC)的順電介質。PDC的使用可以使電源模組進一步小型化,並可以操作於更高的電壓和更高的頻率。將PDC嵌入到基板中可以使該基板的體積在不犧牲電路面積和不需要安裝組件的情況下提供嵌入式電容。此外,組成功率模組的電路傳導路徑被顯著最小化,這改善了ESR和ESL,從而改善了模組的電性功能。為便於小型化,電容器須可以在更高的電壓和頻率下工作,儘管電容器的界面溫度可能高達250℃,但它們仍可以封裝在靠近寬帶隙(WBG)半導體的位置。 [0037]   以下將參閱圖7對本發明的實施例予以說明。在圖7中以隔離視圖顯示了模組的一部分。順電介質電容器(PDC)係以標號10予以表示。PDC包括平行的平面內部電極14,相鄰電極之間具有相反的極性。在相鄰電極之間是順電介質12。內部電極形成電容耦合,而平行的平面內部電極和順電介質共同形成主動層。電容耦合外部端子16與交替的內部電極14電接觸,從而提供電容耦合的電性連接至PDC界面焊墊18或等效的電連接,如此使其得以電連接到以下將進一步說明的模組的至少一個組件24。連接到界面焊墊的方式並不受特別限制,優選地可以通過焊球、焊柱或引線焊接來連接。 [0038]   以下將參閱圖8對本發明的實施例予以說明。在圖8中以局部示意圖顯示模組20。該模組包括至少一個電容性耦合,並且優選地將PDC10嵌入到陶瓷中介器的結構基板22,可選地並且優選地,至少一PDC10的內部電極被封裝在順電介質12中。安裝到結構基板、結構基板上或結構基板中的數個組件24係彼此電連接及/或連接到PDC,以提供模組所須的電功能,該模組在本文中也稱為中介器。一電源28可提供電源至模組,而控制器26可調節供應至一受電設備30的電源。圖8中未示出PDC與多個組件之間的電路佈線,因為各組件之間的連接對於如何組成一模組在本領域中是已知的,並且不限於此。 [0039]   PDC10、結構基板22和組件24可以組合在一起形成一微處理器,微處理器可選地位於模組20內。嵌入在微處理器中的PDC特別適合使用在例如低於200伏特的較低電壓。 [0040]   以下將參閱圖9-12對PDC作一說明,其示意性地顯示包括順電介質的多層式陶瓷電容器。在圖9中,為了便於討論,一對內部電極100係以標號A和B予以標示。實際上,內部電極優選是相同的。每個內部電極具有一個電容區域102和數個接線凸耳104。內部電極與相鄰電極之間的順電介質堆疊在一起,而內部電極A和B交替排列,以使電容區域對準並交替接線凸耳,例如各個內部電極A係對準而形成堆疊內部電極。在圖10的俯視示意圖中顯示該堆疊,其中相鄰的接線凸耳具有交替的極性。整個組件優選地封裝在陶瓷中,優選地在順電介質中。在圖11所示的實施例中,外部端子106係與共同極性的對準接線凸耳電接觸。在使用時,外部端子是作為電容耦合端子,隨後與PDC界面焊墊電接觸。外部端子優選地包括選自銅、鎳、鎢、銀、鈀、鉑、金或其組合的至少一種材料。 [0041]   在圖12所示的實施例中,具有共同極性的對準接線凸耳堆疊後,形成穿過該堆疊的通孔108。通孔用作電容耦合端子,其隨後優選地通過優選在PDC表面上的外部端子與PDC界面焊墊電接觸。通孔提供了一低熱阻路徑,以去除模組中多餘的熱量。在使用具有鎳內部電極的鋯酸鈣基的電介質的優選情況下,以銅填充通孔為佳。在接線凸耳和通孔上露出的銅表面可以鍍鎳,銀、錫、金、鈀或其組合。通孔可以藉由使用於結構中的介電帶的孔隙來形成,或在生坯或燒結體中機加工而形成。本領域技術人員還將瞭解,當不接觸內部電極時,它們可以用於純機構附件。此外,可以通過具有可選過鍍層的網版印刷銅來形成組件表面上的佈線,以提供焊墊和電觸區,以將其他組件封裝在模組內以及與半導體接觸。 [0042]   以下將參閱圖13說明本發明的實施例,為便於討論目的和描述清楚,在示意圖中顯示三相功率模組。在圖13中,第一組件由交流電源200表示。第二組件由電磁干擾或射頻干擾濾波器EMI/RFI 202表示,其可以表面黏著整合至交流電源或該EMI/RFI可以內嵌於陶瓷中介器的結構基板22中,如圖所示,電容耦合端子161 -163 終止於PDC界面焊墊181 -183 。代表性的EMI/RFI濾波器在圖14中被示意性地標示為A。在一實施例中,該EMI/RFI濾波器的至少電容器是如本文所述的嵌入式PDC。以AC諧波濾波器204標示的第三組件優選地通過內部電極2011 -2013 接收EMI/RFI濾波過的電能。在圖14中以標號B示意性地表示代表性的AC諧波濾波器。在一個實施例中,AC諧波濾波器的電容器和電感器是如本文所述的嵌入式PDC。以AC/DC轉換器206標示的第四組件可以用於將AC信號轉換為DC信號。AC/DC轉換器可以通過電容耦合端子164 -166 電連接到AC諧波濾波器,該端子耦合於PDC界面焊墊184 -186 ,從而使導電路徑長度最小。在AC/DC轉換器和標示為DC/AC逆變器214的第五組件之間,設有緩衝器208、212以及一DC鏈路電容器210的嵌入式組件。在圖14中示意性地顯示以標號C標示的代表性緩衝器,以及在圖14中以標號D標示的代表性DC鏈路電容器。緩衝器的電容器優選地係通過電容耦合端子167 -1610 與PDC界面焊墊187 -1810 電連通的嵌入式PDC。DC鏈路電容器優選地是嵌入式PDC,並且優選地通過內部電極2013 -2016 與每個緩衝器電連接。內部電極的使用改善了法拉第屏蔽,從而將模組發出的EMI雜訊降至最低。 [0043]   在某些電路設計中,具有最低等效串聯電感(ESL)和/或最低等效串聯電阻(ESR)以獲得最佳性能是有利的。結構中包含多個極性相反的電容器,可將ESL降至最低。如從圖15中將瞭解到,如同以上對於圖9至圖10的說明,交替地將層A和層B堆疊,以可將兩個電容性耦合在一共同結構中,其中相鄰的外部端子具有相反的極性,如此可將ESL降至最低。 [0044]   為了防止電路振鈴,有時期望增加電容器的ESR。通過增加PDC內部電極中的路徑長度,可以增加PDC中ESR。從圖16中可以瞭解到,使用如同由交替的層A-1和B-1之間設有電介質的PDC內的矩形內部電極,可達到更大的重疊面積。如圖16中從左到右所示,隨著路徑長度而寬度變小,可使ESR增大。通過組合電容器的數量和電極形狀,可以優化ESL和/或ESR。 [0045]   使用這些技術,可以優化包含PDC的模組或中介器的性能。 [0046]   低電感是有益的,因為在WBG半導體應用中,較高的切換電流波沿速率dI/dt和較高的切換頻率會產生較大的電壓振鈴驅動電感性負載。緩衝電容器鄰近位於開關封裝有助於減少這種振鈴。將緩衝器積體化在基板中可以進一步減小從緩衝器到開關裝置的總環路電感,從而最大程度地發揮了緩衝器的優勢。 [0047]   嵌入式PDC與其他組件一起可以使模組或電子封裝適用於許多應用。圖17示意性地顯示一飛馳電容器電路。圖18示意性地顯示零電壓開關(ZVS)金屬氧化物半導體場效應電晶體(MOSFET)電路。圖19示意性地顯示MOSFET的H橋式電路。圖20示意性地顯示積體式整流電容器。 [0048]   在圖17中所示具有2個開關單元的示例中,多階飛馳電容器反相器整流環路電感是一個限制因素。在開關附近增加一個額外的積體式整流電容器可改善整流性能。如圖18所示的軟式開關中,當負載電流改變方向而使零電壓開關(ZVS)致動時,緩衝器可以用來提供充電和放電電流。 [0049]   在圖19及圖20所示的4個開關電路中,在開關鄰近處增加電容可改善例如直流鏈路或位在稍離開該開關裝置位置的飛馳電容器的高平滑電容器的性能。 [0050]   以下將參閱圖24對本發明的實施例予以描述。在圖24中,一模組218可以是陶瓷中介器的組件,其上具有至少一個散熱層20接觸於至少一半導體19。該散熱層有助於從模組橫向散熱。至少一個優選為PDC10的電容器與半導體電接觸,優選地,與半導體和PDC之間的散熱層電接觸。PDC可以通過散熱層通過絕緣的通孔222電連接到半導體,其中絕緣通孔具有導電芯226和絕緣體224,該絕緣體224將導電芯與延伸穿過散熱層的通孔中的散熱層予以電隔離。 [0051]   採用具有通孔的PDC(尤其是貫通孔)可以提供分開封裝的替代方法。使用現有技術中眾所周知的技術,例如焊球黏著,將得到的數個電容器PDC封裝到微處理器中,以形成積體式微處理器-電容器組件。可以考慮將其他類型的組件包裝為PDC的一部分,這些組件包括ESD抑制器、電感器和其他組件。 [0052]   由諸如Al2 O3 、BeO、AlN、Si3 N4 的氧化物形成的具有各種金屬化的典型高功率基底可以用作散熱層。例如,AlN和BeO因其高導熱性而受到重視。例如,AlN具有140-200W/m-K的導熱率。但是,BeO有毒,而AlN的銅金屬化可靠性存在問題。由於這些原因,具有35-60 W/m-K的熱導率且具有硬焊Al的Si3 N4 適合作為本發明的示範例。為了改善z方向上的PDC熱傳導性,優選較高熱導率的材料。PDC可以在主動內部電極的最後一層上併入覆蓋層,該覆蓋層包括比PDC電介質更高的導熱率材料。本領域技術人員將瞭解到,這可以通過使用絕緣黏結層或更實際地在製造過程中與PDC一起焙燒包含高導熱率電介質的覆蓋層來實現。在基於CaZrO3 的電介質中,由於對氧氣的親和力高,因此可以與空氣敏感材料(如AlN,Si3 N4 )結合使用。在燒結貧金屬電極和非氧化物陶瓷所需的還原氣氛中,在燒製過程中氧不會損失。其他氧化物陶瓷會失去氧氣,因此產生的空位隨後會在電場下遷移,從而損害了可靠性。鋯酸鈣的這種行為使得與非氧化物基底材料的組合成為可行。當考慮熱膨脹係數(CTE)時,有效地將CaZrO3 與這些非氧化物基底材料結合的能力也很重要。這是由於最小化CTE與可靠性的提高不匹配很重要。鋯酸鈣的CTE為8.4 PPM/℃,接近商業化的以Al2 O3 和BeO為基礎的基底的8-10 PPM/℃。但是,諸如AlN和Si3 N4 等非氧化物基底材料的CTE較低,為3.3-5.6 PPM/℃,因此將這些材料與CaZrO3 有效結合可以解決這種不匹配問題。 [0053]   用於散熱層的特別優選材料是介電常數比PDC的介電常數低的電介質。包括介電常數比PDC的陶瓷低的介電常數的散熱層在高頻性能方面具有特別的優勢。 [0054]   在另一實施例中,與PDC的內部自熱有關的問題,可以藉由加入至少一個穿過PDC主體的散熱通道(優選地是連續的)來予以緩解,如此可使PDC的核心溫度通過熱傳導介質來降低。儘管在高功率應用中,PDC的內部電極可以更有效地將熱量通過電極表面散發到端子,但仍需要更有效地散熱。導熱介質可以是流量有限的靜態,也可以是流入並通過散熱通道以促使熱能可以由MLCC內部傳送出。 [0055]   以下將參閱圖25、26描述本發明的實施例,其中在圖25的側視斷面圖和在圖26的端視斷面圖中所顯示的一PDC係以標號110予以標示。在圖25和26中,PDC包括交錯的平行內部電極112和114以及電介質116,該電介質116位於內部電極和相反極性的外部端子118、120之間。平行於內部電極的散熱通道122優選地穿過電容器本體的至少一個表面,並且更優選地提供具有穿過電容器本體的連續通道。散熱通道或散熱口的端部優選地位於電容器本體表面上沒有外部端子的位置,從而允許進出該通道的散熱口124以使導熱介質進入散熱通道的一散熱口並優選地由另一散熱口離開散熱通道。可以提供橫跨散熱通道高度的可選支柱126,以改善結構整體性或提供亂流以減少層流,從而增加電容器主體與導熱介質之間的導熱速率。支柱優選地不延伸電容器的整個寬度,例如從散熱口到散熱口。在圖25和圖26的實施例中,散熱通道在所有側面上都由陶瓷予以限定,散熱通道與內部電極112和114之間沒有接觸點。陶瓷不是有效的熱導體,因此,散熱通道在所有側面上都由陶瓷限定。陶瓷缺乏導熱效率。然而,陶瓷是不導電的,這允許更大範圍的導熱介質,因此該實施例在某些應用中是有利的。 [0056]   在替代實施例中,散熱通道在三個側面上由陶瓷限定,並且在至少一側上的一部分由內部電極限定。在另一個替代實施例中,散熱通道在兩側由陶瓷限定,並且在兩側的至少一部分上由內部電極限定,如在本文結合參照的美國專利第10,147,544號中所述。由至少一個內部電極限定的散熱通道的一特別優點是內部電極所提供的增強導熱,其在導熱方面通常比陶瓷更有效。如果導熱介質與內部電極接觸,則優選地,導熱介質是不導電且無腐蝕性的。 [0057]   以下將參照圖27描述本發明的實施例,其中以側視斷面圖顯示本發明的PDC係以標號110予以表示。在圖27中,PDC包括具有電絕緣屏障127的多個散熱通道122,其中散熱通道係佈置在多個公共散熱通道平面中,其中每個公共散熱通道平面係平行於內部電極。本領域技術人員將瞭解到,所描述的熱緩衝可以應用於中介器內的多個獨立電容器。 [0058]   以下將參閱圖28描述本發明的實施例,其係以斷面示意圖示出一PDC。在圖28中,外部端子118和120以及電介質116如上所述。顯示的屏蔽電極128和129係被定義為位於PDC中最外面具有相反極性的內部電極的共平面電極。屏蔽電極可防止從外部端子到極性相反的內部電極產生電弧。舉例來說,電極128和129'防止外部端子和最接近的相反極性的內部電極130和131之間的電弧。散熱通道122與相對的極性相反的共平面內部電極132和134呈共平面。在圖28所示的實施例中,如上所述,散熱通道在所有側面上都由陶瓷限定。 [0059]   以下將參閱圖29描述本發明的實施例,其係以斷面示意圖示出一PDC。圖29的PDC包括極性相反的共平面主動內部電極136和138與平行於該共平面主動內部電極的浮置電極140,並且優選地每個浮置電極的每一側相鄰處都有共平面主動內部電極。主動電極在本文中定義為與外部端子電接觸的內部電極。浮置電極是不與外部端子電接觸的內部電極。至少一個散熱通道122係共平面於該具有相反極性的共平面主動電極。 [0060]   以下將參閱圖30描述本發明的實施例,其係以斷面示意圖示出一PDC。圖30的PDC包括極性相反的共平面主動內部電極136和138與平行於該共平面主動內部電極的浮置電極140,並且優選地每個浮置電極的每一側相鄰處都有共平面主動內部電極。至少一個散熱通道122係共平面於該具有相反極性的共平面主動電極,並且可選地可流體接觸於該內部電極。 [0061]   以下將參閱圖31描述本發明的實施例,其係以斷面示意圖示出一PDC。圖31中,散熱通道122的內部塗覆一可選的塗層130,該塗層優選地是導熱塗層,從而增加了陶瓷與導熱介質128之間的熱傳導。該塗覆的材料並不特別受限於可塗覆在電介質並可提供電介質到導熱介質的足夠導熱功能的偏好材料。以下將參閱圖32描述本發明的實施例。圖32中,一PDC110具有散熱通道122,其並不平行於電極112、114且較佳地重直於該電極。藉由穿過電極的散熱通道,可以在傳熱介質和內部電極之間形成更高的接觸。在一實施例中,導熱介質是不導電的。在另一個實施例中,可以將導熱但電絕緣的塗層施加到散熱通道的內部。 [0062]   以下將參閱圖33描述本發明的實施例。圖33中,一模組218具有安裝在至少一個半導體19的PDC110,其中PDC包括至少一個貫通的散熱通道,其中散熱通道係平行於電極、垂直於電極或在電極之間呈一中間角度。冷卻裝置228可將通過散熱通道所收集的熱量予以散發。冷卻裝置可以是被動裝置,其藉由與諸如散熱器之類的介質(優選地是空氣)相互作用來散發熱量。替代地,冷卻裝置可以是主動裝置,其通過電、機械或化學方法例如通過絕熱膨脹、流動介質或通過帕爾帖(Peltier)技術來散熱。 [0063]   包含金屬、導熱陶瓷、聚合物及其組合的導熱無機或有機材料特別適用於本發明。有機矽導熱油脂由於其高導熱性、低耐熱性、成本、可加工性和可重複利用性而特別優選。作為本發明的非限制性實例,例如可使用Dow Corning®TC-5026,Dow Corning®TC-5022,Dow Corning®TC-5600,Dow Corning®TC-5121,Dow Corning® SE4490CV,Dow Corning®SC 102; Dow Corning®340散熱器;Shin-Etsu MicroSI®X23-7853W1,Shin-Etsu MicroSI®X23-7783 D,Shin-Etsu MicroSI®G751和Shin-Etsu MicroSI®X23-7762D特別適合用作散熱通道中的塗層。 [0064]   傳熱介質可以是靜態或流動的氣體或液體,以改善熱傳導。非導電的材料是特別優選的。全氟化烴,納米流體,礦物油和醚由於具有高效的導熱能力和最小的電導率而特別適合。作為非限制性實例,例如可使用Galden®HT55,Galden®HT70,Galden®HT80,Galden®HT110,Galden®HT135,Galden®HT170,Galden®HT200,Galden®HT230和Galden®HT270特別適合作為本發明的導熱介質。諸如空氣,至少部分乾燥的空氣或惰性氣體之類的氣體特別適合作為傳熱介質。 [0065]   可以在PDC的製造過程中,通過多種技術來形成散熱通道。陶瓷前體層可以用犧牲有機材料或碳以對應於散熱通道的預定圖案印刷。在PDC的烘烤和共燒期間,優選地通過蒸發除去犧牲有機材料或碳。可以在PDC的層壓之前去除陶瓷帶的區域,或者可以在烘烤和燒結之前或之後加工出散熱通道。 [0066]   如本領域中已知的,PDC是通過以適當的對準順序層疊陶瓷前體和導體前體而製備的。建立足夠數量的層後,將組件加熱以形成內部導體和燒結陶瓷的交替層,並在陶瓷層中形成散熱通道前驅體。 [0067]   在預備形成散熱通道的每一層中,印刷上與散熱通道相對應的預通道材料的圖案。燒結後,預通道材料汽化,留下印刷的預通道材料形狀的間隙。可以將非揮發性材料(優選為陶瓷)添加到預通道材料中,以在間隙中形成支撐體。 [0068]   該預通道材料可以以預定圖案施加、並且在對該層進行燒結時將散熱通道留為間隙的任何材料。特別優選的材料是不包括金屬的電極油墨。這種材料是優選的,因為它們容易獲得且對製造環境具有固有的適應性。另一種特別合適的材料是與陶瓷前體一起使用的黏合劑,不包括陶瓷前體。 [0069]   大面積的結構基底通常不具有電功能。重新分配這些區域以形成嵌入式電容可為電容耦合增加重疊面積,而不會增加模組的總體積。這些優點,再加上電介質的高介電常數,可在功率模組區域內提供高電容值,否則該區域將無法實現電功能。此外,通過在結構中結合高壓電容,基本上消除了相反極性的組件之間的表面電弧,這相對於表面黏著的獨立組件是一個主要優點。 [0070]   在PDC的構造中使用的陶瓷材料對於功能可靠和更高的電壓(例如200V以上的電壓)至關重要。這是因為多層陶瓷結構可以與導致陶瓷致動器形成機械位移的高電壓牢固地耦合。在鐵電材料和反鐵電類型的材料中,這種電致耦合很高,這會對高壓電容器引起故障。因此,優選的陶瓷材料是具有低電致耦合係數的順電材料。特別優選的是相對介電常數在10以上至不超過300,更優選地在至少25至不超過175的順電介質。特別優選的順電介質包括鋯酸鈣,非化學計量的鋇鈦氧化物,例如Ba2 Ti9 O20 ; BaTi4 O9 ; 含釹或鐠的鋇稀土氧化物,摻雜有各種添加劑的二氧化鈦,鈦酸鈣,鈦酸鍶,鋯酸鍶,鈦酸鋅鎂,鈦酸鋯錫,鈮酸鉍鋅,鉭酸鉍鋅及其組合。特別地,第1類EIA的電介質是特別優選的,特別是那些包含至少50重量%的鋯酸鈣。此外,可符合C0G規範的溫度穩定電介質是最優選的。C0G表示具有溫度係數為+ 30o C的電介質。使用鋯酸鈣的PDC可以在至少260o C的工作溫度下達到1V到10,000V的額定電壓,更優選地達到20,000V的額定電壓。使用具有相對介電常數為32的鋯酸鈣作為電介質,可以得到額定電壓為500V至10,000V的PDC,其在500V時的單位體積電容量為1.0µF/cc,在10,000V時的單位體積電容量至少為0.003µF/cc,且其適用於-65至300oC 的額定工作溫度範圍和150至300o C的最高額定溫度。 [0071]        適用於本發明的結構基板在此不受特別限制,條件是它可以承受高壓、高開關頻率應用中預期的電壓和溫度範圍。本領域技術人員將理解,結構基板不干擾PDC的功能,並且如果結構基板是導電的,則PDC與結構基板是電隔離的。非導電基底是優選的。特別優選的結構基底包括諸如氧化鋁之類的陶瓷,例如96%的Al2 O3 或99.6%的Al2 O3 ;氮化鋁氮化矽或氧化鈹;G10;FR(阻燃)材料,例如FR 1-6,FR 4(環氧樹脂和玻璃的複合材料),使用酚醛紙或酚醛棉和紙的FR2;複合環氧材料(CEM),例如CEM 1,2,3,4,5;絕緣金屬基板,例如可從Bergquist Mfg獲得的鋁基板,以及包括諸如聚酰亞胺材料的可撓性電路。層壓板,纖維增強樹脂,陶瓷填充樹脂,特種材料和可撓性基材特別適合。阻燃(FR)層壓板特別適合用作中介層材料,尤其是FR-1,FR-2,FR-3,FR-4,FR-5或FR-6。FR-2是酚醛紙,酚醛棉紙或酚醛樹脂浸漬紙。特別優選FR-4,其為浸漬有環氧樹脂的玻璃纖維編織布。複合環氧材料(CEM)是合適的,尤其是CEM-1,CEM-2,CEM-3,CEM-4或CEM-5,每種材料都包含增強材料,例如棉紙,無紡玻璃或環氧的編織玻璃。玻璃基板(G)被廣泛使用,例如G-5,G-7,G-9,G-10,G-11等,其中最優選的是G-10和G-11,每種玻璃基板都是玻璃環氧。聚四氟乙烯(PTFE)可以是陶瓷填充的,也可以是玻璃纖維增強的,例如RF-35,是特別合適的基材。聚醚醚酮(PEEK)也是一種合適的聚合物,特別是由於其耐高溫性。電子級陶瓷材料,例如可取得的氧化鋁或氧化釔穩定的氧化鋯,其中96%的Al2 O3 和99.6%的Al2 O3 易於商購。雙馬來酰亞胺-三嗪(BT)環氧樹脂是一種特別合適的基材。撓性基材通常是聚酰亞胺,例如可商購到的Kapton或UPILEX聚酰亞胺箔或可商購的Pyralux聚酰亞胺-含氟聚合物複合物。這些基板可以包含由鐵合金(例如合金42,因鋼,科伐合金)或非鐵材料(例如銅,磷青銅或鈹銅)製成的引線。 [0072]        組件係可選自於電晶體,電容器,二極體,電阻器,壓敏電阻,電感器,保險絲,積體電路,過電壓放電裝置,感測器,開關,靜電放電抑制器,逆變器,整流器和濾波器。特別優選的電晶體是基於GaN和SiC的寬帶隙元件。這些組件優選地積體到例如交流/直流轉換器,直流/交流逆變器,EMI/RFI濾波器,緩衝器,諧波濾波器,尤其是交流諧波濾波器等功能裝置中。 [0073]   內部電極優選包含例如鎳,銅等卑金屬或例如銀,鈀,鎢,鉑或金等貴金屬/半貴金屬或它們的組合,其中鎳或鎳合金是優選的。優選的鎳合金包括選自錳,鉻,鈷和鋁中的至少一種,並且這種鎳合金較佳地包含至少95重量%的鎳。要注意的是,鎳和鎳合金可包含至多約0.1重量%的磷和其他微量成分。 實施例 [0074]   製備包括一順電介質和如圖16所示第1組的鎳電極的PDC。電極被鋯酸鈣作為電介質隔開,並且PDC的尺寸為3.1cm x 5cm x 0.3cm(公分)。電介質的厚度是基於650 VDC額定的BME C0G MLCC的示例可靠性而選定。典型的MLCC製造工藝用於製作包含110個主動層的PDC。圖23是CSAM掃描圖像,顯示沒有裂紋、離層或與結構相關缺陷的跡象。PDC的最終電容量為2.7µF,得到的電容量(µF)/體積(CC)為0.58µF/cc。 [0075]   在圖21和22中呈現的數據說明了對於500V至10,000V的電介質K值為32時的電容量(µF)/體積(cc)可以達到1.0至0.003。以相同的結果用於K值為300及10的電介質時,可以預期其電容量(µF)/體積(cc)分別為9.8至0.020和0.33至0.001。 [0076]   本發明已經參閱優選實施例予以描述,但不限於此。本領域技術人員將瞭解到本文未具體描述但在所附申請專利範圍中更具體闡述的本發明專利範圍內的其他實施例和改良。
[0077] 10:順電介質電容器 12:順電介質 14:內部電極 16:電容耦合端子 18:界面焊墊 19:半導體 20:模組 22:結構基板 24:組件 26:控制器 28:電源 30:受電設備 100:內部電極 102:電容區域 104:接線凸耳 106:外部端子 110:順電介質電容器 112、114:內部電極 116:電介質 118、120:外部端子 122:散熱通道 124:散熱口 127:電絕緣屏障 128、129:屏蔽電極 130、131:內部電極 132、134:內部電極 136、138:內部電極 140:浮動電極 200:交流電源 201:內部電極 202:濾波器 204:AC諧波濾波器 206:AC/DC轉換器 208:緩衝器 210:DC鏈路電容器 212:緩衝器 214:DC/AC逆變器 218:模組 222:通孔 224:絕緣體 226:導電芯 228:冷卻裝置 300:中介器 302:柵極驅動器 304:電隔離區 306:緩衝電容器 308:輸入濾波電阻器 310:積體功能區 312:積體輸出區域 314:柵極驅動電流控制電阻器 316:熱緩衝區 320:中介器輸入電路 322:濾波電容器 324:去耦合電容器 325:DC鏈路電容器 336:計時電容器 338:中介器輸出電路 340:WBG開關 342:緩衝電容器 400:驅動器 401:電路板 403:電路板 404:電阻器 406:二極體 408:寬帶隙裝置 410:緩衝電容器 412:解耦合電容器和濾波電容器 414:通孔 420:陶瓷中介器
[0017] 圖1顯示在400V和10%鏈波電壓下各種功率準位的電容量與頻率關係的圖形。 圖2顯示在1200V和10%鏈波電壓下各種功率準位的電容量與頻率關係的圖形。 圖3係本發明的方塊圖。 圖4係本發明的電路圖。 圖5係現有技術裝置的示意圖。 圖6係本發明裝置的示意圖 圖7係本發明實施例的示意圖。 圖8係本發明實施例的示意圖。 圖9-12係本發明中的一PDC的實施例示意圖。 圖13係本發明實施例的示意圖。 圖14係本發明代表性組件的實施例示意圖。 圖15-16顯示適用於本發明的內部電極圖型的示意圖。 圖17-20係本發明實施例的示意圖。 圖21-22係本發明實施例的圖形。 圖23係本發明實施例的圖像。 圖24係本發明一實施例的示意圖。 圖25係本發明一實施例的示意圖。 圖26係本發明一實施例的示意圖。 圖27係本發明一實施例的示意圖。 圖28係本發明一實施例的示意圖。 圖29係本發明一實施例的示意圖。 圖30係本發明一實施例的示意圖。 圖31係本發明一實施例的示意圖。 圖32係本發明一實施例的示意圖。 圖33係本發明一實施例的示意圖。
300:中介器
302:柵極驅動器
304:電隔離區
306:緩衝電容器
308:輸入濾波電阻器
310:積體功能區
312:積體輸出區域
314:柵極驅動電流控制電阻器
316:熱緩衝區

Claims (34)

  1. 一種用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,包括:一陶瓷中介器,包括多層;其中該多層中的主動層形成嵌入式電容器,該嵌入式電容器包括複數個並聯電極且在相鄰電極之間具有一電介質,其中該相鄰電極具有相反的極性,其中該電介質係具有相對介電常數高於10及低於300的順電陶瓷電介質,且其中該順電陶瓷電介質包括至少50重量%的鋯酸鈣;和一寬帶隙裝置,位在多層的該陶瓷中介器上。
  2. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述嵌入式電容器中的至少一個電容器係選自去耦合電容器、緩衝電容器、計時電容器、濾波電容器和直流鏈路電容器之一。
  3. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,包括至少一個間隙區域,以電隔離所述嵌入式電容器。
  4. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述介電常數為至少25至不大於175。
  5. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述順電介質是COG電介質。
  6. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,還包括至少一個PDC界面焊墊。
  7. 依據請求項6所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述寬帶隙裝置係電接觸於所述PDC界面焊墊。
  8. 依據請求項7所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述PDC界面焊墊通過焊球、焊柱、引線焊接、厚膜漿料或其他冶金結合而連接至所述半導體裝置。
  9. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述電極包括銅、鎳、鎢、銀、鈀、鉑、或金。
  10. 依據請求項9所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述電極包括鎳。
  11. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,還包括外部端子。
  12. 依據請求項11所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述外部端子係電接觸於所述電極,其中所述外部端子包括銅、鎳、鎢、銀、鈀、鉑、或金。
  13. 依據請求項12所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述外部端子通過所述陶瓷中介器中的通孔與所述電極電接觸。
  14. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,所述陶瓷中介器上還包括一柵極驅動器。
  15. 依據請求項14所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,所述陶瓷中介器上包括至少一選自於包括電晶體,電容器,二極體,電阻器,壓敏電阻,電感器,保險絲,積體電路,過電壓放電裝置,感測器,開關,靜電放電抑制器,逆變器,整流器,濾波器和電隔離電源的組群之一的組件。
  16. 依據請求項15所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述電絕緣電源是反向偏壓電源。
  17. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述嵌入式電容器中的至少一個嵌入式電容器具有1V至20,000V的額定電壓。
  18. 一種用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,包括:一陶瓷中介器,包括多層;其中該多層中的主動層形成嵌入式電容器,該嵌入式電容器包括複數個並聯電極且在相鄰電極之間具有一電介質,其中該相鄰電極具有相反的極性;和一寬帶隙裝置,位在多層的該陶瓷中介器上;其中,所述嵌入式電容器的額定電壓為500V至10,000V,在500V下的單位體積的電容量至少為1.0μF/cc,在10,000V下的單位體積的電容量為至少0.003μF/cc。
  19. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述嵌入式電容器中的至少一個嵌入式電容器包括至少一個散熱通道。
  20. 依據請求項19所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,至少一個所述散熱通道係選自於與所述內部電極平行並且與所述內部電極垂直。
  21. 依據請求項19所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述嵌入式電容器係位在所述半導體與一冷卻裝置之間。
  22. 依據請求項21所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述冷卻裝置選自一被動裝置和一主動裝置。
  23. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,還包括與所述電容器中的至少一個電容器電接觸的至少一個組件。
  24. 依據請求項23所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述組件係選自於包括電晶體,電容器,二極體,電阻器,壓敏電阻,電感器,保險絲,積體電路,過電壓放電裝置,感測器,開關,靜電放電抑制器,逆變器,整流器,濾波器和電隔離電源的組群之一的組件。
  25. 依據請求項23所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述電絕緣電源是反向偏壓電源。
  26. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,至少一個所述電容器包括一通孔。
  27. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述內部電極中的至少一個內部電極係通過通孔與一外部端子電接觸。
  28. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,還包括一散熱層。
  29. 一種用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,包括:一陶瓷中介器,包括多層;其中該多層中的主動層形成嵌入式電容器,該嵌入式電容器包括複數個並聯電極且在相鄰電極之間具有一電介質,其中該相鄰電極具有相反的極性;一寬帶隙裝置,位在多層的該陶瓷中介器上;和一散熱層;其中所述散熱層係位在所述嵌入式電容器和所述半導體裝置之間。
  30. 依據請求項29所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,還包括穿過所述散熱層的至少一個通孔。
  31. 依據請求項30所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述通孔是一絕緣通孔。
  32. 依據請求項1所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,還包括至少一個開關。
  33. 依據請求項32所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,包括與所述至少一個開關電並聯的一緩衝電容器。
  34. 依據請求項32所述的用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器,其中,所述緩衝電容器是PDC。
TW109120502A 2019-08-05 2020-06-18 用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器 TWI750699B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US16/531,255 US10950688B2 (en) 2019-02-21 2019-08-05 Packages for power modules with integrated passives
US16/531,255 2019-08-05
US16/553,395 2019-08-28
US16/553,395 US11037871B2 (en) 2019-02-21 2019-08-28 Gate drive interposer with integrated passives for wide band gap semiconductor devices

Publications (2)

Publication Number Publication Date
TW202123466A TW202123466A (zh) 2021-06-16
TWI750699B true TWI750699B (zh) 2021-12-21

Family

ID=77516951

Family Applications (2)

Application Number Title Priority Date Filing Date
TW109120502A TWI750699B (zh) 2019-08-05 2020-06-18 用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器
TW110127397A TWI795855B (zh) 2019-08-05 2020-06-18 用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW110127397A TWI795855B (zh) 2019-08-05 2020-06-18 用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器

Country Status (1)

Country Link
TW (2) TWI750699B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841645A (en) * 1996-06-03 1998-11-24 Kabushiki Kaisha Toshiba Multi-level inverter with low loss snubbing circuits
DE102004063560A1 (de) * 2004-12-30 2006-07-20 Infineon Technologies Ag Kapazitive Struktur und Verfahren zur Herstellung einer kapazitiven Struktur
US20070297157A1 (en) * 2006-06-26 2007-12-27 Ibiden Co., Ltd. Wiring board with built-in capacitor
US20100052099A1 (en) * 2008-08-29 2010-03-04 Industrial Technology Research Institute Capacitor device and method for manufacturing the same
US20110018100A1 (en) * 2008-03-28 2011-01-27 Takashi Nakagawa Capacitor, semiconductor device comprising the same, method for manufacturing the capacitor, and method for manufacturing the semiconductor device
CN102142409A (zh) * 2010-01-28 2011-08-03 通用汽车环球科技运作有限责任公司 非直接结合铜隔离的横向宽带隙半导体器件
US20140035114A1 (en) * 2012-01-19 2014-02-06 Semiconductor Components Industries, Llc Semiconductor package structure and method
US20140160624A1 (en) * 2012-12-06 2014-06-12 Kemet Electronics Corporation Multi-Layered Ceramic Capacitor with Soft Leaded Module
US8885324B2 (en) * 2011-07-08 2014-11-11 Kemet Electronics Corporation Overvoltage protection component
US20150262904A1 (en) * 2014-03-14 2015-09-17 Taiwan Semiconductor Manufacturing Company, Ltd. Package with Embedded Heat Dissipation Features
US20160104584A1 (en) * 2014-10-10 2016-04-14 Corning Incorporated Electrical double-layer capacitor for high-voltage operation at high-temperatures
CN106463482A (zh) * 2014-05-28 2017-02-22 克里公司 用于宽带隙半导体装置的包覆成型封装
US9589868B2 (en) * 2015-03-11 2017-03-07 Gan Systems Inc. Packaging solutions for devices and systems comprising lateral GaN power transistors
WO2019132926A1 (en) * 2017-12-28 2019-07-04 Intel Corporation A front end system having an acoustic wave resonator (awr) on an interposer substrate

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841645A (en) * 1996-06-03 1998-11-24 Kabushiki Kaisha Toshiba Multi-level inverter with low loss snubbing circuits
DE102004063560A1 (de) * 2004-12-30 2006-07-20 Infineon Technologies Ag Kapazitive Struktur und Verfahren zur Herstellung einer kapazitiven Struktur
US20070297157A1 (en) * 2006-06-26 2007-12-27 Ibiden Co., Ltd. Wiring board with built-in capacitor
US20110018100A1 (en) * 2008-03-28 2011-01-27 Takashi Nakagawa Capacitor, semiconductor device comprising the same, method for manufacturing the capacitor, and method for manufacturing the semiconductor device
US20100052099A1 (en) * 2008-08-29 2010-03-04 Industrial Technology Research Institute Capacitor device and method for manufacturing the same
CN102142409A (zh) * 2010-01-28 2011-08-03 通用汽车环球科技运作有限责任公司 非直接结合铜隔离的横向宽带隙半导体器件
US8885324B2 (en) * 2011-07-08 2014-11-11 Kemet Electronics Corporation Overvoltage protection component
US20140035114A1 (en) * 2012-01-19 2014-02-06 Semiconductor Components Industries, Llc Semiconductor package structure and method
US20140160624A1 (en) * 2012-12-06 2014-06-12 Kemet Electronics Corporation Multi-Layered Ceramic Capacitor with Soft Leaded Module
US20150262904A1 (en) * 2014-03-14 2015-09-17 Taiwan Semiconductor Manufacturing Company, Ltd. Package with Embedded Heat Dissipation Features
CN106463482A (zh) * 2014-05-28 2017-02-22 克里公司 用于宽带隙半导体装置的包覆成型封装
US20160104584A1 (en) * 2014-10-10 2016-04-14 Corning Incorporated Electrical double-layer capacitor for high-voltage operation at high-temperatures
US9589868B2 (en) * 2015-03-11 2017-03-07 Gan Systems Inc. Packaging solutions for devices and systems comprising lateral GaN power transistors
WO2019132926A1 (en) * 2017-12-28 2019-07-04 Intel Corporation A front end system having an acoustic wave resonator (awr) on an interposer substrate

Also Published As

Publication number Publication date
TW202123466A (zh) 2021-06-16
TW202145580A (zh) 2021-12-01
TWI795855B (zh) 2023-03-11

Similar Documents

Publication Publication Date Title
US8441128B2 (en) Semiconductor arrangement
US10325895B2 (en) Semiconductor module
CN113614865B (zh) 具有集成无源件的功率模块的封装件
JP6053668B2 (ja) 半導体モジュールおよび電力変換装置
CN112309994B (zh) 半导体模块装置
TWI750699B (zh) 用於寬帶隙半導體裝置的具有積體被動組件的柵極驅動中介器
US11037871B2 (en) Gate drive interposer with integrated passives for wide band gap semiconductor devices
CN108885940B (zh) 模块
KR100586947B1 (ko) 인덕턴스 감소 구조를 갖는 적층 세라믹 커패시터
US20240258196A1 (en) Inverter power module
KR102474608B1 (ko) 적층 구조를 이용한 파워모듈 및 이를 이용한 전기자동차용 3상 구동 모듈
US11527456B2 (en) Power module with organic layers
JP7367506B2 (ja) 半導体モジュール
CN116569333A (zh) 层叠型电容器以及半导体装置
US12028969B2 (en) Carrier board and power module using same
Wöhrle et al. Power Module Design for GaN Transistors Enabling High Switching Speed in Multi‐Kilowatt Applications
WO2023175701A1 (ja) 半導体装置
CN111223619B (zh) 变阻器及制造变阻器的方法
JP2004063810A (ja) スイッチング回路基板
KR20220129076A (ko) 알루미늄 스너버 커패시터가 통합된 전력 모듈
JPH08167504A (ja) チップ型バリスタとその製造方法