TWI706635B - 抗製程漂移之時間數位轉換器及其製程漂移偵測器 - Google Patents

抗製程漂移之時間數位轉換器及其製程漂移偵測器 Download PDF

Info

Publication number
TWI706635B
TWI706635B TW108126430A TW108126430A TWI706635B TW I706635 B TWI706635 B TW I706635B TW 108126430 A TW108126430 A TW 108126430A TW 108126430 A TW108126430 A TW 108126430A TW I706635 B TWI706635 B TW I706635B
Authority
TW
Taiwan
Prior art keywords
signal
delay
process drift
inverter circuit
units
Prior art date
Application number
TW108126430A
Other languages
English (en)
Other versions
TW202105917A (zh
Inventor
王朝欽
樓邦彥
趙冠瑜
Original Assignee
國立中山大學
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 國立中山大學 filed Critical 國立中山大學
Priority to TW108126430A priority Critical patent/TWI706635B/zh
Application granted granted Critical
Publication of TWI706635B publication Critical patent/TWI706635B/zh
Publication of TW202105917A publication Critical patent/TW202105917A/zh

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

一種抗製程漂移之時間數位轉換器包含一製程漂移偵測器、一時間數位轉換器及一解碼器,該製程漂移偵測器用以偵測製程漂移並輸出一製程漂移偵測訊號,該時間數位轉換器接收該製程漂移偵測訊號以對製程漂移進行補償,且該時間數位轉換器將兩個訊號之間的時間差轉換為一編碼訊號,該解碼器對該編碼訊號解碼而輸出一數位訊號。

Description

抗製程漂移之時間數位轉換器及其製程漂移偵測器
本發明是關於一種時間數位轉換器,特別是關於一種抗製程漂移之時間數位轉換器及其製程漂移偵測器。
時間數位轉換器是將兩個訊號之間的時間差轉換為數位訊號供機器運算,可應於掃描測距、雷達測距或粒子壽命量測…等,一般時間數位轉換器可大致分為短量測時間高解析度及長量測時間低解析度兩個方向,目前,高解析度之時間數位轉換器的解析度已達到0.1 ps,而長量測時間之時間數位轉換器的解析度則可達到數微秒至數毫秒。時間數位轉換器多以延遲線為主架構的方式達成,而隨著先進製程的發展,半導體尺寸不斷縮小,使得延遲線中的延遲元件容易受到製程、電壓及溫度(Process Voltage Temperature, PVT)漂移而影響其作動速度,進而讓精準度下降。先前技術中一般是以延遲鎖相迴路(Delay-lock-loop, DLL)控制延遲線的延遲量而降低PVT漂移的影響,但由於延遲鎖相迴路也會收到PVT漂移的干擾,使得PVT漂移的問題無法被真正的克服。
本發明的主要目的在於藉由製程漂移偵測器偵測製程漂移,而可透過製程飄偵測訊號對時間數位轉換器進進行製程漂移的調整,而達成抗製程漂移之時間數位轉換器。
本發明之一種抗製程漂移之時間數位轉換器包含一製程漂移偵測器、一時間數位轉換器及一解碼器,該製程漂移偵測器具有複數個第一延遲單元及複數個第一儲存單元,該些第一延遲單元相互串聯並接收一時脈訊號,各該第一儲存單元電性連接各該第一延遲單元之一輸出端,各該第一儲存單元受該時脈訊號觸發而儲存各該第一延遲單元輸出之一第一延遲訊號,且該些第一儲存單元輸出一製程漂移偵測訊號,該時間數位轉換器具有複數個第二延遲單元及複數個第二儲存單元,該些第二延遲單元相互串聯並接收一第一輸入訊號及該製程漂移偵測訊號,各該第二儲存單元電性連接各該第二延遲單元之一輸出端,各該第二儲存單元受一第二輸入訊號觸發而儲存各該第二延遲單元輸出之一第二延遲訊號,且該些第二儲存單元輸出一編碼訊號,該解碼器電性連接該時間數位轉換器以接收該編碼訊號,且該解碼器用以將該編碼訊號解碼為一數位訊號。
本發明之一種製程漂移偵測器包含複數個延遲單元及複數個儲存單元,該些延遲單元相互串聯並接收一時脈訊號,且各該延遲單元輸出一延遲訊號,各該儲存單元電性連接各該延遲單元之一輸出端,各該儲存單元受該時脈訊號觸發而儲存各該延遲單元輸出之該延遲訊號,且該些儲存單元輸出一製程漂移偵測訊號。
本發明藉由該製程漂移偵測器偵測製程漂移,而能對該時間數位轉換器之製程漂移進行補償,使該抗製程漂移之時間數位轉換器能確實克服製成漂移的問題而精準地測得兩個訊號之間的時間差。
請參閱第1圖,為本發明之一實施例,一種抗製程漂移之時間數位轉換器100之功能方塊圖,該抗製程漂移之時間數位轉換器100包含一製程漂移偵測器110、一時間數位轉換器120及一解碼器130。
該製程漂移偵測器110接收一時脈訊號clk,且該製程漂移偵測器110根據該時脈訊號clk偵測製程漂移而輸出一製程漂移偵測訊號C[1:0]。該時間數位轉換器120電性連接該製程漂移偵測器110以接收該製程漂移偵測訊號C[1:0]並藉由該製程漂移偵測訊號C[1:0]進行製程漂移之補償,該時間數位轉換器120另接收一第一輸入訊號start及一第二輸入訊號stop,且該時間數位轉換器120偵測該第一輸入訊號start及該第二輸入訊號stop之間的時間差而輸出一可表示時間差大小之編碼訊號Q[30:0]。該解碼器130電性連接該時間數位轉換器120並接收該編碼訊號Q[30:0],該解碼器130用以解碼該編碼訊號Q[30:0]並輸出一數位訊號D[4:0]。由於該製程漂移偵測器110及該時間數位轉換器120是在相同半導體製程中形成而具有相同之製程漂移,因此可透過該製程漂移偵測器110測得之該製程漂移偵測訊號C[1:0]對該時間數位轉換器120進行製程漂移的補償,而達成抗製程漂移之功效,以下為各元件的詳細電路說明。
請參閱第1及2圖,該製程漂移偵測器110具有複數個第一延遲單元111及複數個第一儲存單元112,該些第一延遲單元111相互串聯並接收該時脈訊號clk,各該第一儲存單元112之一資料輸入端電性連接各該第一延遲單元111之一輸出端,各該第一儲存單元112之一時脈接收端接收該時脈訊號clk,各該第一儲存單元112受該時脈訊號clk觸發而儲存各該第一延遲單元111輸出之一第一延遲訊號S d1,且該些第一儲存單元112之一負極輸出端輸出複數個反儲存值P[0]~P[m],在本實施例中,各該第一儲存單元112為一負緣(訊號由高電位轉為低電位)觸發之正反器(Flip-flop),而在該時脈訊號clk負緣時儲存各該第一延遲單元111輸出之該第一延遲訊號S d1
請參閱第3圖,為各該第一延遲單元111的電路圖,在本實施例中,該第一延遲單元111具有一第一反相電路111a、一第二反相電路111b、一電流源111c及一MOS電容111d,該第一反相電路111a接收一輸入訊號S in1將其反相並輸出一反相訊號,該第二反相電路111b電性連接該第一反相電路111a並接收該反相訊號,該第二反相電路111b將反相訊號反相並輸出該第一延遲訊號S d1,使得該第一延遲訊號S d1與該輸入訊號S in1同相,由於該第一及第二反相電路111a、111b皆是由一PMOS電晶體及一NMOS電晶體構成,且將訊號反相時需要充放電時間,而可透過兩個反相電路對該輸入訊號S in1進行延遲,請配合參閱第2圖,最左邊之該第一延遲單元111之該第一反相電路111a接收之該輸入訊號S in1為該時脈訊號clk,而剩餘之該該第一延遲單元111之該第一反相電路111a接收之該輸入訊號S in1為前一個該第一延遲單元111輸出之該第一延遲訊號S d1,使得越後方之該第一延遲單元111輸出之該第一延遲訊號S d1相對於該時脈訊號clk的延遲量越多。該電流源111c電性連接該第一反相電路111a以提供該第一反相電路111a放電電流,該MOS電容111d電性連接該第一反相電路111a及該第二反相電路111b,該MOS電容111d用以增加各該第一延遲單元111的延遲量。
請參閱第2及4圖,其中第4圖為該製程漂移偵測器110偵測製程漂移的示意圖,圖中clk為該製程漂移偵測器110接收的該時脈訊號clk,而S d1x、S d1y分別為第x個及第y個該第一延遲單元111於不同製程漂移下輸出之該第一延遲訊號S d1,且x為相對y延遲較少之該第一延遲單元111,由於製程漂移會影響各該第一延遲單元111的延遲量,因此S d1x、S d1y在不同的製程漂移下會與相對該時脈訊號clk有著不同的延遲時間。此外,各該第一儲存單元112為負緣觸發而在該時脈訊號clk負緣時擷取各該第一延遲單元111輸出之該第一延遲訊號S d1,因此可透過該時脈訊號clk負緣觸發時所儲存之各該第一延遲訊號S d1的電位高低得知延遲時間的大小,以藉由電性連接第x個及第y個該第一延遲單元111之第x個及第y個該第一儲存單元112輸出之該反儲存值P[x]、P[y]偵測製程漂移。其中x及y是採用第幾級之該第一儲存單元112可透過事先測試得知。
請參閱第4圖,當第x個該第一延遲單元111之該第一延遲訊號S d1x於該時脈訊號clk負緣為低電位時(黑色實線位於灰色實線右方),該反儲存值P[x]為1,這表示前x個該第一延遲單元111的延遲量過多,因此,可以判定製程漂移為“慢”。當該第一延遲訊號S d1x於該時脈訊號clk負緣為高電位時(黑色實線位於灰色實線左方),該反儲存值P[x]為1,表示前x個該第一延遲單元111的延遲量正常或過少,此時僅能判定製程漂移為“中”或“快”。當該第y個該第一延遲單元111之該第一延遲訊號S d1x於該時脈訊號clk負緣為低電位時(黑色實線位於灰色實線右方),該反儲存值P[y]為0,表示前y個該第一延遲單元111的延遲量正常或過多,可判定製程漂移為“中”或“慢”。當該第y個該第一延遲單元111之該第一延遲訊號S d1x於該時脈訊號clk負緣為高電位時黑色實線位於灰色實線左方),該反儲存值P[y]為1,表示前y個該第一延遲單元111的延遲量過少,而可判定製程漂移為“快”,因此,綜合上述兩個該第一延遲訊號S d1x、S d1y及該反儲存值P[x]、P[y]的電位可以得到下表:
製程角落 P[x] P[y]
1 1
0 1
0 0
該製程漂移偵測器110透過兩個該第一延遲訊號S d1於該時脈訊號clk負緣時的電位高低得知其延遲量大小是否正常,而可由兩個該第一儲存單元112之該反儲存值P[x]、P[y]的電位大小判定製程角落為“快”、“中”或“慢”,因此,其中兩個該第一儲存單元112之該反儲存值P[x]、P[y]輸出為該製程漂移偵測訊號C[1:0]的兩個位元C[0]及C[1]。
請參閱第1及5圖,該時間數位轉換器120之結構與該製程飄移偵測器110相似,其具有複數個第二延遲單元121及複數個第二儲存單元122,該些第二延遲單元121相互串聯並接收該第一輸入訊號start及該製程漂移偵測訊號C[1:0],各該第二儲存單元122一資料輸入端電性連接各該第二延遲單元121之一輸出端,各該第二儲存單元122之一時脈接收端接收該第二輸入訊號stop,各該第二儲存單元122受該第二輸入訊號stop觸發而儲存各該第二延遲單元121輸出之一第二延遲訊號S d2,且各該第二儲存單元122由一輸出端輸出一儲存值Q[0]~Q[n],該些儲存值Q[0]~Q[n]構成該編碼訊號Q[30:0]。
請參閱第6圖,為該時間數位轉換器120之各該第二延遲單元121的電路圖,在本實施例中,各該第二延遲單元121具有一第一反相電路121a、一第二反相電路121b、一電流源121c、一第一補償電流源121d及一第二補償電流源121e,該第一反相電路121a接收一輸入訊號S in2並輸出一反相訊號,該第二反相電路121b電性連接該第一反相電路121a並接收該反相訊號,該第二反相電路121b輸出該第二延遲訊號S d2,請配合參閱第5圖,最左邊之該第二延遲單元121之該第一反相電路121a接收之該輸入訊號S in2為該第一輸入訊號start,而剩餘之該第二延遲單元121之該第一反相電路121a接收之該輸入訊號S in2為前一個該第二延遲單元121輸出之該第二延遲訊號S d2,使得越後方之該第二延遲單元121輸出之該第二延遲訊號S d2相對於該第一輸入訊號start的延遲量越多。該電流源121c、該第一補償電流源121d及該第二補償電流源121e電性連接該第一反相電路121a,其中該第一補償電流源121d及該第二補償電流源121e分別受該製程漂移偵測訊號C[1:0]之兩位元C[0]、C[1]控制。
請參閱第6圖,當製程角落為“慢”時,該製程漂移偵測訊號C[1:0]之兩位元C[0]、C[1]皆為1,開啟該第一補償電流源121d及該第二補償電流源121e,讓該第一反相電路121a以最大之放電電流進行放電,使得該第一反相電路121a的速度可以加快,而對製程漂移進行補償。當製程角落為“中”時,該製程漂移偵測訊號C[1:0]之兩位元C[0]、C[1]分別為0及1,開啟該第一補償電流源121d並關閉該第二補償電流源121e,讓該第一反相電路121a以正常之放電電流進行放電,使得該第一反相電路121a的速度正常。當製程角落為“快”時,該製程漂移偵測訊號C[1:0]之兩位元C[0]、C[1]皆為0,關閉該第一補償電流源121d及該第二補償電流源121e,讓該第一反相電路121a以最小之放電電流進行放電,使得該第一反相電路121a的速度可以減慢,而對製程漂移進行補償。
請參閱第5圖,在本實施例中,各該第二儲存單元122為一正緣觸發之正反器,而在該第二輸入訊號stop正緣時儲存各該第二延遲單元121輸出之該第二延遲訊號S d2。請參閱第7圖,為該時間數位轉換器120進行時間數位轉換的示意圖,其中,該第一輸入訊號start由該些第二延遲單元121進行延遲,使得各該第二延遲單元121輸出之該第二延遲訊號S d2的正緣越來越接近該第二輸入訊號stop的正緣,因此當第K該第二儲存單元122由該第二輸入訊號stop的正緣觸發儲存之該儲存值為0時,即可表示前K-1個該第二延遲訊號S d2的延遲量與該第一輸入訊號start及該第二輸入訊號stop之間的時間差相同,使得該編碼訊號Q[30:0]中為1之位元數乘上各該第二延遲單元121的延遲量即為該第一輸入訊號start及該第二輸入訊號stop之間的時間差。
最後,請參閱第1圖,該解碼器130接收該編碼訊號Q[30:0],且該解碼器130將該編碼訊號Q[30:0]解碼為該數位訊號D[4:0],由於該編碼訊號Q[30:0]中為1之位元數乘上各該第二延遲單元121的延遲量為該第一輸入訊號start及該第二輸入訊號stop之間的時間差,而可將該編碼訊號Q[30:0]視為一溫度碼,因此,在本實施例中,該解碼器130為一溫度計碼至二進位碼之解碼器(Thermometer to binary encoder),以將該編碼訊號Q[30:0]解碼為二進制之該數位訊號D[4:0]而供機器將其運算為該時間差。
本發明藉由該製程漂移偵測器110偵測製程漂移,而能對該時間數位轉換器120之製程漂移進行補償,使該抗製程漂移之時間數位轉換器100能確實克服製成漂移的問題而精準地測得兩個訊號之間的時間差。
本發明之保護範圍當視後附之申請專利範圍所界定者為準,任何熟知此項技藝者,在不脫離本發明之精神和範圍內所作之任何變化與修改,均屬於本發明之保護範圍。
100:抗製程漂移之時間數位轉換器 110:製程漂移偵測器 111:第一延遲單元 111a:第一反相電路 111b:第二反相電路 111c:電流源 111d:MOS電容 112:第一儲存單元 120:時間數位轉換器 121:第二延遲單元 121a:第一反相電路 121b:第二反相電路 121c:電流源 121d:第一補償電流源 121e:第二補償電流源 122:第二儲存單元 130:解碼器 Q[30:0]:編碼訊號 clk:時脈訊號 Sd1:第一延遲訊號 Sd2:第二延遲訊號 D[4:0]:數位訊號 start:第一輸入訊號 stop:第二輸入訊號 Q[0]~Q[n]:儲存值 C[1:0]:製程漂移偵測訊號 P[0]~P[m]:反儲存值 Sin1:輸入訊號 Sin2:輸入訊號
第1圖:依據本發明之一實施例,一種抗製程漂移之時間數位轉換器之功能方塊圖。 第2圖:依據本發明之一實施例,一製程漂移偵測器的電路圖。 第3圖:依據本發明之一實施例,該製程漂移偵測器之延遲單元的電路圖。 第4圖:依據本發明之一實施例,該製程漂移偵測器進行製程漂移偵測的示意圖。 第5圖:依據本發明之一實施例,一時間數位轉換器的電路圖。 第6圖:依據本發明之一實施例,該時間數位轉換器之延遲單元的電路圖。 第7圖:依據本發明之一實施例,該時間數位轉換器進時間數位轉換的示意圖。
110:製程漂移偵測器
111:第一延遲單元
112:第一儲存單元
clk:時脈訊號
Sd1:第一延遲訊號
P[0]~P[m]:反儲存值

Claims (9)

  1. 一種抗製程漂移之時間數位轉換器,其包含:一製程漂移偵測器,具有複數個第一延遲單元及複數個第一儲存單元,該些第一延遲單元相互串聯並接收一時脈訊號,各該第一儲存單元電性連接各該第一延遲單元之一輸出端,各該第一儲存單元受該時脈訊號觸發而儲存各該第一延遲單元輸出之一第一延遲訊號,且該些第一儲存單元輸出一製程漂移偵測訊號;一時間數位轉換器,具有複數個第二延遲單元及複數個第二儲存單元,該些第二延遲單元相互串聯並接收一第一輸入訊號及該製程漂移偵測訊號,各該第二儲存單元電性連接各該第二延遲單元之一輸出端,各該第二儲存單元受一第二輸入訊號觸發而儲存各該第二延遲單元輸出之一第二延遲訊號,且該些第二儲存單元輸出一編碼訊號;以及一解碼器,電性連接該時間數位轉換器以接收該編碼訊號,且該解碼器用以將該編碼訊號解碼為一數位訊號。
  2. 如申請專利範圍第1項所述之抗製程漂移之時間數位轉換器,其中各該第一儲存單元為一負緣觸發之正反器。
  3. 如申請專利範圍第1項所述之抗製程漂移之時間數位轉換器,其中各該第二儲存單元為一正緣觸發之正反器。
  4. 如申請專利範圍第1項所述之抗製程漂移之時間數位轉換器,其中該製程漂移偵測訊號具有兩位元,該兩位元為其中兩個該第一儲存單元輸出之兩個反儲存值。
  5. 如申請專利範圍第4項所述之抗製程漂移之時間數位轉換器,其中 各該第二延遲單元具有一第一反相電路、一第二反相電路、一電流源、一第一補償電流源及一第二補償電流源,該第一反相電路接收一輸入訊號並輸出一反相訊號,該第二反相電路電性連接該第一反相電路並接收該反相訊號,該第二反相電路輸出該第二延遲訊號,該電流源、該第一補償電流源及該第二補償電流源電性連接該第一反相電路,其中該第一補償電流源及該第二補償電流源分別受該製程漂移偵測訊號之兩位元控制。
  6. 如申請專利範圍第1項所述之抗製程漂移之時間數位轉換器,其中該解碼器為一溫度計碼至二進位碼解碼器(Thermometer to binary encoder)。
  7. 一種製程漂移偵測器,其包含:複數個延遲單元,該些延遲單元相互串聯並接收一時脈訊號,且各該延遲單元輸出一延遲訊號;以及複數個儲存單元,各該儲存單元電性連接各該延遲單元之一輸出端,各該儲存單元受該時脈訊號觸發而儲存各該延遲單元輸出之該延遲訊號,且該些儲存單元輸出一製程漂移偵測訊號,其中該製程漂移偵測訊號具有兩位元,該兩位元為其中兩個該儲存單元輸出之兩個反儲存值。
  8. 如申請專利範圍第7項所述之製程漂移偵測器,其中各該儲存單元為一負緣觸發之正反器。
  9. 一種製程漂移偵測器,其包含:複數個延遲單元,該些延遲單元相互串聯並接收一時脈訊號,且各該延遲單元輸出一延遲訊號;以及複數個儲存單元,各該儲存單元電性連接各該延遲單元之一輸出端,各該儲存單元受該時脈訊號觸發而儲存各該延遲單元輸出之該延遲訊號,且該些儲存 單元輸出一製程漂移偵測訊號,其中該延遲單元具有一第一反相電路、一第二反相電路、一電流源及一MOS電容,該第一反相電路接收一輸入訊號並輸出一反相訊號,該第二反相電路電性連接該第一反相電路並接收該反相訊號,該第二反相電路輸出該第一延遲訊號,該電流源電性連接該第一反相電路,該MOS電容電性連接該第一反相電路及該第二反相電路。
TW108126430A 2019-07-25 2019-07-25 抗製程漂移之時間數位轉換器及其製程漂移偵測器 TWI706635B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108126430A TWI706635B (zh) 2019-07-25 2019-07-25 抗製程漂移之時間數位轉換器及其製程漂移偵測器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108126430A TWI706635B (zh) 2019-07-25 2019-07-25 抗製程漂移之時間數位轉換器及其製程漂移偵測器

Publications (2)

Publication Number Publication Date
TWI706635B true TWI706635B (zh) 2020-10-01
TW202105917A TW202105917A (zh) 2021-02-01

Family

ID=74091639

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108126430A TWI706635B (zh) 2019-07-25 2019-07-25 抗製程漂移之時間數位轉換器及其製程漂移偵測器

Country Status (1)

Country Link
TW (1) TWI706635B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070069784A1 (en) * 2005-09-28 2007-03-29 Dong-Suk Shin Open-loop slew-rate controlled output driver
US20080079458A1 (en) * 2006-10-02 2008-04-03 Hynix Semiconductor Inc. Impedance-controlled pseudo-open drain output driver circuit and method for driving the same
WO2013145136A1 (ja) * 2012-03-27 2013-10-03 富士通株式会社 時間対デジタル変換器、および制御方法
US8570082B1 (en) * 2013-02-27 2013-10-29 Taiwan Semiconductor Manufacturing Co., Ltd. PVT-free calibration circuit for TDC resolution in ADPLL
US20140015562A1 (en) * 2012-07-13 2014-01-16 Arm Limited Performance characteristic monitoring circuit and method
US20140203857A1 (en) * 2013-01-24 2014-07-24 Freescale Semiconductor, Inc. Variable delay and setup time flip-flop

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070069784A1 (en) * 2005-09-28 2007-03-29 Dong-Suk Shin Open-loop slew-rate controlled output driver
US20080079458A1 (en) * 2006-10-02 2008-04-03 Hynix Semiconductor Inc. Impedance-controlled pseudo-open drain output driver circuit and method for driving the same
WO2013145136A1 (ja) * 2012-03-27 2013-10-03 富士通株式会社 時間対デジタル変換器、および制御方法
US20140015562A1 (en) * 2012-07-13 2014-01-16 Arm Limited Performance characteristic monitoring circuit and method
US20140203857A1 (en) * 2013-01-24 2014-07-24 Freescale Semiconductor, Inc. Variable delay and setup time flip-flop
US8570082B1 (en) * 2013-02-27 2013-10-29 Taiwan Semiconductor Manufacturing Co., Ltd. PVT-free calibration circuit for TDC resolution in ADPLL

Also Published As

Publication number Publication date
TW202105917A (zh) 2021-02-01

Similar Documents

Publication Publication Date Title
US7864093B2 (en) Pulse phase difference detecting circuit and A/D converter using the same
US9529336B2 (en) Analog to digital converter compatible with image sensor readout
US9746832B1 (en) System and method for time-to-digital converter fine-conversion using analog-to-digital converter (ADC)
US20100277158A1 (en) Delay time measurement circuit and method
US20090112499A1 (en) Device for jitter measurement and method thereof
US7603602B2 (en) Built-in self test circuit for analog-to-digital converter and phase lock loop and the testing methods thereof
US11042126B2 (en) Time-to-digital converter
EP1922813A1 (en) Rail-to-rail delay line for time analog-to-digital converters
US7248197B2 (en) A/D converter that is implemented using only digital circuit components and digital signal processing
TW200926609A (en) Time to digital converter apparatus
KR20090010663A (ko) 계층구조 위상 디지털 변환기
JP2010045579A (ja) コンパレータ回路及びそれを有するアナログデジタルコンバータ
Kim et al. A 0.63 ps, 12b, synchronous cyclic TDC using a time adder for on-chip jitter measurement of a SoC in 28nm CMOS technology
US8305248B2 (en) Sub-exponent time-to-digital converter using phase-difference enhancement device
Junnarkar et al. FPGA based self calibrating 40 picosecond resolution, wide range time to digital converter
TWI706635B (zh) 抗製程漂移之時間數位轉換器及其製程漂移偵測器
US20240030925A1 (en) Digitally Calibrated Programmable Clock Phase Generation Circuit
KR20150068599A (ko) 이중 데이터 레이트 카운터 및 그를 이용한 아날로그-디지털 변환 장치와 씨모스 이미지 센서
KR100728654B1 (ko) 시간-디지털 변환 회로
US7816956B2 (en) Power-on reset circuit
US11159151B1 (en) Calibrating a phase interpolator by amplifying timing differences
CN112770068A (zh) 模数转换器、图像传感器、及操作模数转换器的方法
JP4349266B2 (ja) A/d変換装置
Chen et al. A low power 10-bit time-to-digital converter utilizing vernier delay lines
TWI760191B (zh) 時間至數位轉換器