TWI690936B - 固態硬碟裝置與相關的固態硬碟控制電路 - Google Patents

固態硬碟裝置與相關的固態硬碟控制電路 Download PDF

Info

Publication number
TWI690936B
TWI690936B TW108109651A TW108109651A TWI690936B TW I690936 B TWI690936 B TW I690936B TW 108109651 A TW108109651 A TW 108109651A TW 108109651 A TW108109651 A TW 108109651A TW I690936 B TWI690936 B TW I690936B
Authority
TW
Taiwan
Prior art keywords
data
state drive
word line
flash memory
control circuit
Prior art date
Application number
TW108109651A
Other languages
English (en)
Other versions
TW202036552A (zh
Inventor
黃識夫
謝易霖
陳政宇
Original Assignee
大陸商合肥沛睿微電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商合肥沛睿微電子股份有限公司 filed Critical 大陸商合肥沛睿微電子股份有限公司
Priority to TW108109651A priority Critical patent/TWI690936B/zh
Application granted granted Critical
Publication of TWI690936B publication Critical patent/TWI690936B/zh
Publication of TW202036552A publication Critical patent/TW202036552A/zh

Links

Images

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

本發明提出一種固態硬碟裝置,包含:一固態硬碟,包含一目標區塊,且該目標區塊中包含多條字元線與多條位元線;一傳輸介面,設置成接收待寫入固態硬碟的資料;以及一固態硬碟控制電路,包含:一存取電路;以及一快閃記憶體控制電路,設置成控制該存取電路以一第一編程模式,將一第一資料寫入該目標區塊的一第一字元線所耦接的一或多個實體頁,以及控制該存取電路以一第二編程模式,將一第二資料寫入該目標區塊的一第二字元線所耦接的一或多個實體頁,使得該第一資料與該第二資料同時存在於該目標區塊中。

Description

固態硬碟裝置與相關的固態硬碟控制電路
本發明涉及固態硬碟(solid-state drive,SSD),尤指一種可彈性調整資料編程模式(program scheme)的固態硬碟裝置與相關的固態硬碟控制電路。
固態硬碟裝置中包含許多快閃記憶體區塊,這些區塊通常會被劃分為預留空間區塊(over provision block,OP block)與資料區塊。預留空間區塊的數量會影響固態硬碟裝置的運作效能,而資料區塊的數量則會影響固態硬碟裝置的資料儲存容量。當任一區塊中無法使用的實體頁超過一定數量時,傳統固態硬碟裝置的控制電路便會將該區塊整個標示為壞塊(bad block),而不再使用該區塊中的任何實體頁來儲存資料。
另一方面,傳統固態硬碟裝置的控制電路是以整個區塊為單位來設置每一區塊的資料編程模式。因此,倘若某一區塊有部分實體頁出現瑕疵而不適用該種資料編程模式,便容易發生資料出錯的情況,或是增加該區塊被傳統控制電路判定為壞塊(bad block)的可能性,進而降低固態硬碟裝置的可用儲存空間。
很明顯地,傳統固態硬碟裝置的控制機制無法充分運用快閃記憶體區塊的儲存能力,而且在快閃記憶體區塊的使用上也缺乏彈性,所以也難以有效改善固態硬碟裝置的運作效能。
有鑑於此,如何減輕或消除上述傳統固態硬碟裝置的缺失,實為有待解決的問題。
本說明書提供一種固態硬碟裝置的實施例,其包含:一固態硬碟,包含有多個快閃記憶體區塊,其中,該多個快閃記憶體區塊包含一目標區塊,且該目標區塊中包含多條字元線與多條位元線;一傳輸介面,設置成接收待寫入固態硬碟的資料;以及一固態硬碟控制電路,該固態硬碟控制電路包含:一存取電路,耦接於該固態硬碟;以及一快閃記憶體控制電路,耦接於該存取電路與該傳輸介面,且設置成進行以下運作:在一第一時間點控制該存取電路以一第一編程模式,將一第一資料寫入該目標區塊的一第一字元線所耦接的一或多個實體頁;以及在一第二時間點控制該存取電路以一第二編程模式,將一第二資料寫入該目標區塊的一第二字元線所耦接的一或多個實體頁,使得該第一資料與該第二資料同時存在於該目標區塊中。
本說明書另提供一種用於控制一固態硬碟的固態硬碟控制電路的實施例。該固態硬碟包含有多個快閃記憶體區塊與一傳輸介面,其中,該多個快閃記憶體區塊包含一目標區塊,該目標區塊中包含多條字元線與多條位元線,且該傳輸介面設置成接收待寫入固態硬碟的資料,該固態硬碟控制電路包含:一存取電路,用於耦接該固態硬碟;以及一快閃記憶體控制電路,耦接於該存取電路並用於耦接該傳輸介面,且設置成進行以下運作:在一第一時間點控制該存取電路以一第一編程模式,將該第一資料寫入該目標區塊的一第一字元線所耦接的一或多個實體頁;以及在一第二時間點控制該存取電路以一第二編程模式,將該第二資料寫入該目標區塊的一第二字元線所耦接的一或多個實體頁,使得該第一資料與該第二資料同時存在於該目標區塊中。
上述實施例的優點之一,是快閃記憶體控制電路以字元線為單位來設置個別快閃記憶體區塊中的不同部分的資料編程模式,可大幅提升寫入資料至快閃記憶體區塊時的資料編程模式選擇彈性,有利於 充分運用快閃記憶體區塊的儲存能力,進而可在不增加快閃記憶體區塊數量的情況下等效增加固態硬碟裝置的儲存空間。
上述實施例的另一優點,是快閃記憶體控制電路會對同一區塊中的不同類型的字元線採用不同的資料編程模式來寫入資料,所以能夠提升區塊中的資料可靠度。
本發明的其他優點將搭配以下的說明和圖式進行更詳細的解說。
100:固態硬碟裝置(SSD device)
110:固態硬碟(SSD)
112、114、116:快閃記憶體區塊(flash memory block)
121~129:字元線(word line)
131~139:位元線(bit line)
140:傳輸介面(communication interface)
150:非揮發性儲存電路(non-volatile storage circuit)
152:字元線分類紀錄(word-line category record)
160:固態硬碟控制電路(SSD controller circuit)
162:存取電路(access circuit)
164:快閃記憶體控制電路(flash memory control circuit)
210~290、630、650:資料項目(data entry)
圖1為本發明第一實施例的固態硬碟裝置簡化後的功能方塊圖。
圖2為本發明一實施例的字元線分類紀錄簡化後的示意圖。
圖3至圖5為固態硬碟裝置中的一個快閃記憶體區塊在不同情境下的資料寫入方式的一實施例簡化後的示意圖。
圖6為本發明另一實施例的字元線分類紀錄簡化後的示意圖。
圖7為本發明第二實施例的固態硬碟裝置簡化後的功能方塊圖。
以下將配合相關圖式來說明本發明的實施例。在圖式中,相同的標號表示相同或類似的元件或方法流程。
圖1為本發明第一實施例的固態硬碟裝置100簡化後的功能方塊圖。固態硬碟裝置100包含一固態硬碟110、一傳輸介面140、一非揮發性儲存電路150、以及一固態硬碟控制電路160。
固態硬碟110中包含多個快閃記憶體區塊(flash memory block),例如,圖1中的示例性區塊112、114、與116。如圖1所示,每個快閃記憶體區塊中都包含多條字元線與多條位元線。例如,區塊112中包含示例性的字元線121、122、與123、以及示例性的位元線131、132、與133;區塊114中包含示例性的字元線124、125、與126、以及示例性的位元線134、135、與136;區塊116中包含示例性的字元線127、128、與129、以及示例性的位元線137、138、與139。
在各快閃記憶體區塊中,每一字元線與每一位元線的相交處都設置 有一儲存單元(storage cell),可用於儲存資料。因此,每個快閃記憶體區塊中都會包含許多儲存單元。為了降低圖面複雜度起見,這些儲存單元並未繪示於圖1中。
前述固態硬碟110中的區塊112、114、與116皆可用一階儲存單元(Single-level cell,SLC)晶片、多階儲存單元(Multi-level cell,MLC)晶片、三階儲存單元(Triple-level cell,TLC)晶片、四階儲存單元(Quad-level cell,QLC)晶片、或是更高階的儲存單元晶片來實現。
傳輸介面140設置成與一主控裝置(host device,未繪示於圖1中)進行資料通信。實作上,傳輸介面140可用相容於各種序列式先進附加技術(Serial Advanced Technology Attachment,SATA)系列傳輸標準、快速週邊組件互連(peripheral component interconnect express,PCIe)系列傳輸標準、和/或通用串列匯流排(Universal Serial Bus,USB)系列傳輸標準的介面電路來實現。
儲存電路150用於儲存固態硬碟110的個別區塊中的所有字元線的分類結果。
固態硬碟控制電路160包含一存取電路162以及一快閃記憶體控制電路164。存取電路162耦接於固態硬碟110。快閃記憶體控制電路164耦接於傳輸介面140與儲存電路150,設置成透過存取電路162對固態硬碟110進行存取。當需要寫入資料至固態硬碟110時,快閃記憶體控制電路164可從固態硬碟110中挑選合適的區塊,並依據儲存電路150所儲存的字元線的分類結果,來決定選定區塊中的個別字元線所連接的儲存單元的資料編程方式。
實作上,儲存電路150可獨立設置於固態硬碟控制電路160之外,也可以整合到固態硬碟控制電路160中。為了說明上的方便,在圖1中並未繪示固態硬碟裝置100中的其他元件及相關的連接與實施方式。
在固態硬碟110的製造或組裝過程中,製造商可對固態硬碟110中的 所有快閃記憶體區塊進行各種電路特性檢測,以判斷個別區塊的主陣列(main array)的瑕疵程度和/或瑕疵分布狀況。固態硬碟110的製造商可根據前述檢測的結果研判各區塊中的不同部位的硬體品質、資料讀取可靠度、資料長期保留能力、和/或耐用度等電路特性,並根據研判結果將該區塊中的不同部位以字元線為單位進行分類。
例如,在固態硬碟110中的區塊是以四階儲存單元晶片實現的實施例中,製造商可將各區塊中的不同字元線區分為Q類、T類、M類、與S類四個類型。S類(S-type)代表字元線所連接的多數儲存單元只適合用每儲存單元一位元(one-bit-per-cell,1bpc)的編程模式(以下簡稱一位元模式,1bpc scheme)來寫入資料。M類(M-type)代表字元線所連接的多數儲存單元可以用每儲存單元兩位元(two-bit-per-cell,2bpc)的模式(以下簡稱兩位元模式,2bpc scheme)來寫入資料,也可以用一位元模式來寫入資料。T類(T-type)代表字元線所連接的多數儲存單元可以用每儲存單元三位元(three-bit-per-cell,3bpc)的模式(以下簡稱三位元模式,3bpc scheme)來寫入資料,也可以用兩位元模式或是一位元模式來寫入資料。Q類(Q-type)代表字元線所連接的多數儲存單元可以用每儲存單元四位元(four-bit-per-cell,4bpc)的模式(以下簡稱四位元模式,4bpc scheme)來寫入資料,也可以用三位元模式、兩位元模式、或是一位元模式來寫入資料。
前述的分類方式在某種程度上代表M類字元線所連接的儲存單元的整體瑕疵少於S類字元線,T類字元線所連接的儲存單元的整體瑕疵少於M類字元線,而Q類字元線所連接的儲存單元的整體瑕疵又少於T類字元線。換言之,Q類字元線所連接的儲存單元的整體電路品質比其他類型的字元線來得好。
又例如,在固態硬碟110中的區塊是以三階儲存單元晶片實現的實施例中,製造商可將各區塊中的字元線區分為前述的T類、M類、 與S類三個類型。
又例如,在固態硬碟110中的區塊是以多階儲存單元晶片實現的實施例中,製造商可將各區塊中的字元線區分為前述的M類與S類兩個類型。
由前述說明可知,一位元模式可適用於S類字元線、M類字元線、T類字元線、或Q類字元線所連接的儲存單元。二位元模式只適用於M類字元線、T類字元線、或Q類字元線所連接的儲存單元,而不適用於S類字元線所連接的儲存單元。三位元模式只適用於T類字元線或Q類字元線所連接的儲存單元,而不適用於M類字元線與S類字元線所連接的儲存單元。四位元模式只適用於Q類字元線所連接的儲存單元,而不適用於T類字元線、M類字元線、與S類字元線所連接的儲存單元。
請注意,前述的Q類、T類、M類、與S類等用語,只是為了方便區別不同的類型,實作上可用任何合適的名稱、代碼、數字、或索引值來表達不同的字元線類型。
製造商可將固態硬碟110的各區塊中的字元線分類結果,預先儲存在固態硬碟裝置100中。例如,在本實施例中,可將固態硬碟110的各區塊中的字元線分類結果,以合適的形式預先記錄在前述的儲存電路150中,以做為一字元線分類紀錄。
例如,圖2所繪示為本發明一實施例的字元線分類紀錄152簡化後的示意圖。字元線分類紀錄152包含固態硬碟110中的多個區塊的字元線分類結果。例如,字元線分類紀錄152中的資料項目210、220、與230,分別代表區塊112中的字元線121、122、與123的字元線類型(word-line type);資料項目240、250、與260分別代表區塊114中的字元線124、125、與126的字元線類型;而資料項目270、280、與290則分別代表區塊116中的字元線127、128、與129的字元線類型。
從圖2實施例中的資料項目210~290的內容可以得知,區塊112中的字元線121屬於S類字元線;區塊112中的字元線122與123、以及區塊114中的字元線126都屬於M類字元線;區塊114中的字元線124屬於T類字元線;區塊114中的字元線125以及區塊116中的字元線127、128、與129都屬於Q類字元線。
由前述的字元線分類方式可知,Q類字元線所連接的儲存單元在資料編程模式的選擇上具有最大的彈性、T類字元線次之、M類字元線再次之。
因此,當需要寫入資料至固態硬碟110時,快閃記憶體控制電路164可從固態硬碟110中挑選出合適的區塊,並依據字元線分類紀錄152的內容選用相應的編程模式,以將資料寫入選定區塊中的個別字元線所連接的一或多個實體頁(page)。
以下將進一步說明固態硬碟控制電路160對於固態硬碟110的存取方式。為了方便說明起見,在此假設快閃記憶體控制電路164選擇區塊114做為要寫入資料的區塊。
當快閃記憶體控制電路164要在某一時間點T1將一資料D1寫入區塊114中的字元線124所對應的實體位置時,快閃記憶體控制電路164可從圖2的字元線分類紀錄152中查詢字元線124的分類,並得知字元線124屬於T類字元線。
如前所述,T類代表字元線所連接的儲存單元可以用三位元模式、兩位元模式、或是一位元模式來寫入資料。快閃記憶體控制電路164可依據當時採用的區塊管理策略選擇合適的編程模式,並控制存取電路162採用選定的編程模式將資料D1寫入字元線124所連接的一或多個實體頁。
例如,假設當時的區塊管理策略為容量優先模式(capacity-take-priority approach),則存取電路162可採用三位元模式來寫入資料D1。
又例如,假設當時的區塊管理策略為效能優先模式(performance-take-priority approach),則存取電路162可採用一位元模式來寫入資料D1。
又例如,假設當時的區塊管理策略為平衡模式(balance approach),則存取電路162可採用三位元模式或兩位元模式來寫入資料D1。
當快閃記憶體控制電路164要在另一時間點T2將另一資料D2寫入區塊114中的字元線125所對應的實體位置時,快閃記憶體控制電路164可從圖2的字元線分類紀錄152中查詢字元線125的分類,並得知字元線125屬於Q類字元線。
如前所述,Q類代表字元線所連接的儲存單元可以用四位元模式、三位元模式、兩位元模式、或是一位元模式來寫入資料。快閃記憶體控制電路164可依據當時的區塊管理策略選擇合適的編程模式,並控制存取電路162採用選定的編程模式將資料D2寫入字元線125所連接的一或多個實體頁。
例如,假設當時的區塊管理策略為容量優先模式,則存取電路162可採用四位元模式來寫入資料D2。
又例如,假設當時的區塊管理策略為效能優先模式,則存取電路162可採用一位元模式來寫入資料D2。
又例如,假設當時的區塊管理策略為平衡模式,則存取電路162可採用三位元模式或兩位元模式來寫入資料D2。
當快閃記憶體控制電路164要在另一時間點T3將另一資料D3寫入區塊114中的字元線126所對應的實體位置時,快閃記憶體控制電路164可從圖2的字元線分類紀錄152中查詢字元線126的分類,並得知字元線126屬於M類字元線。
如前所述,M類代表字元線所連接的儲存單元可以用兩位元模式或是一位元模式來寫入資料。快閃記憶體控制電路164可依據當時的區塊管理策略選擇合適的編程模式,並控制存取電路162採用選定 的編程模式將資料D3寫入字元線126所連接的一或多個實體頁。
例如,假設當時的區塊管理策略為容量優先模式,則存取電路162可採用兩位元模式來寫入資料D3。
又例如,假設當時的區塊管理策略為效能優先模式,則存取電路162可採用一位元模式來寫入資料D3。
又例如,假設當時的區塊管理策略為平衡模式,則存取電路162可採用兩位元模式來寫入資料D3。
由前述說明可知,固態硬碟控制電路160可依據不同字元線的電路特性,對同一區塊114中的不同字元線採用不同的資料編程模式。因此,區塊114中的不同字元線所連接的儲存單元的資料編程模式在同一時間點可能會有所不同。
例如,如圖3所示,在快閃記憶體控制電路164採用容量優先模式管理固態硬碟110的情況下,存取電路162可在時間點T1採用三位元模式將資料D1寫入字元線124所連接的一或多個實體頁、在時間點T2採用四位元模式將資料D2寫入字元線125所連接的一或多個實體頁、並在時間點T3採用兩位元模式將資料D3寫入字元線126所連接的一或多個實體頁。如此一來,區塊114中便會同時存在以三位元模式寫入的資料D1、以四位元模式寫入的資料D2、以及以兩位元模式寫入的資料D3。
對於固態硬碟110中的其他區塊,固態硬碟控制電路160都能依據字元線分類紀錄152的內容,來選擇個別字元線所連接的儲存單元的資料編程模式。
隨著時間的經過,快閃記憶體控制電路164可以在適當的時機將區塊114中所儲存的資料抹除,以使區塊114能夠用來儲存其他的資料。
另外,在運作的過程中,快閃記憶體控制電路164可以依照固態硬碟110的剩餘儲存空間、待寫入資料的資料屬性、主控裝置的要求、用戶的設置、或是當時固態硬碟裝置100的操作環境,動態調整區 塊管理模式。
例如,一般可將會被經常存取的資料稱為熱資料,並將較不會被經常存取的資料稱為冷資料。在區塊114被抹除之後,倘若快閃記憶體控制電路164需要將屬於熱資料的新資料D4、D5、與D6分別寫入區塊114中的字元線124、125、與126所對應的實體位置,則快閃記憶體控制電路164可採用效能優先模式來存取區塊114。在此情況下,如圖4所示,快閃記憶體控制電路164可在時間點T4控制存取電路162採用一位元模式將資料D4寫入字元線124所連接的一或多個實體頁、在時間點T5採用一位元模式將資料D5寫入字元線125所連接的一或多個實體頁、並在時間點T6採用一位元模式將資料D6寫入字元線126所連接的一或多個實體頁。如此一來,區塊114中所儲存的資料D4、D5、與D6便會具有相同的編程模式,亦即,一位元模式。
又例如,在區塊114被抹除之後,倘若主控裝置或用戶要求快閃記憶體控制電路164將區塊管理策略改為平衡模式、且快閃記憶體控制電路164需要將新資料D7、D8、與D9分別寫入區塊114中的字元線124、125、與126所對應的實體位置,則快閃記憶體控制電路164可採用平衡模式來對存取區塊114。在此情況下,如圖5所示,快閃記憶體控制電路164可在時間點T7控制存取電路162採用三位元模式將資料D7寫入字元線124所連接的一或多個實體頁、在時間點T8採用三位元模式將資料D8寫入字元線125所連接的一或多個實體頁、並在時間點T9採用兩位元模式將資料D9寫入字元線126所連接的一或多個實體頁。如此一來,區塊114中便會同時存在以三位元模式寫入的資料D7與D8、以及以兩位元模式寫入的資料D9。
由前述說明可知,對於區塊114中的同一條字元線所連接的實體頁而言,固態硬碟控制電路160在不同的時間點可以採用不同的資料編程模式來寫入資料。例如,在前述的實施例中,區塊114中的字元線124所對應的資料編程模式有時候是三位元模式、有時候則是 一位元模式;字元線125所對應的資料編程模式有時候是四位元模式、有時候是一位元模式、有時候則是三位元模式;字元線126所對應的資料編程模式有時候是兩位元模式、有時候則是一位元模式。
由前述說明可知,快閃記憶體控制電路164是以字元線為單位來設置相關實體頁的資料編程模式,因此能大幅提升寫入資料至快閃記憶體區塊時的資料編程模式選擇彈性。
前述的區塊使用方式有利於充分運用每個快閃記憶體區塊的儲存能力,進而能夠在不增加固態硬碟110中的快閃記憶體區塊數量的情況下等效增加固態硬碟裝置100的儲存空間。
另一方面,由於快閃記憶體控制電路164會對同一區塊中的不同類型的字元線適應性採用不同的資料編程模式來寫入資料,所以能夠提升個別區塊中的資料可靠度。
隨著資料寫入或抹除次數的增加,個別字元線所連接的儲存單元的電路瑕疵可能會加、或是資料可靠度可能會有所降低。因此,快閃記憶體控制電路164可以在運作的過程中,根據各字元線所連接的實體頁的資料寫入次數或抹除次數,動態調整前述字元線分類紀錄152中的相應資料項目的內容。快閃記憶體控制電路164也可以採用各種合適的測試方式對各字元線所連接的實體頁進行可靠度測試,並根據測試的結果動態調整前述字元線分類紀錄152中的相應資料項目的內容。
例如,如圖6所示,當快閃記憶體控制電路164判定區塊112中的字元線123所連接的多數儲存單元變成只適合用一位元模式來寫入資料時,快閃記憶體控制電路164可將字元線分類紀錄152中原先的資料項目230修改為新的資料項目630,使得字元線123的類型從M類變成S類。
又例如,當快閃記憶體控制電路164判定區塊114中的字元線125所連接的多數儲存單元變成只適合用三位元模式、兩位元模式、或是 一位元模式來寫入資料,而不再適合用四位元模式來寫入資料時,快閃記憶體控制電路164可將字元線分類紀錄152中原先的資料項目250修改為新的資料項目650,使得字元線125的類型從Q類變成T類。
眾所周知,傳統的快閃記憶體控制電路對於整個區塊中的所有實體頁都是採用相同的資料編程模式,但這種做法沒有考慮到區塊中的不同部位的電路特性可能有所差異。因此,當傳統的快閃記憶體控制電路採用較高階的資料編程模式寫入資料至某一區塊、但該區塊中的部分實體位置因具有電路瑕疵而無法支援較高階的資料編程模式時,便容易發生資料出錯的情況,或是增加該區塊被傳統的快閃記憶體控制電路判定為壞塊(bad block)的可能性。一旦區塊被標示為壞塊的可能性增加,便會降低整體固態硬碟的可用儲存空間。
不同於傳統的壞塊管理機制,只要固態硬碟110中的任一區塊中還有足夠數量的字元線所連接的實體頁能夠支援較低階的資料編程模式,本實施例中的快閃記憶體控制電路164便會依據前述的方式來使用該區塊,而不會將該區塊標示為壞塊。只有在某一區塊內的全部字元線或超過預定數量的字元線所連接的實體頁都不適合再被用來儲存資料時,快閃記憶體控制電路164才會將該區塊標示為壞塊。如此一來,便可降低區塊被判定為壞塊的可能性,進而增加固態硬碟110中的可用儲存空間並延長固態硬碟110的使用期限。
在某些實施例中,前述的快閃記憶體控制電路164還可彈性調整固態硬碟110中的個別區塊的用途。在實際應用中,可以將固態硬碟110的部份區塊劃分為預留空間區塊(over provision block,OP block)並將其他區塊劃分為資料區塊(data block)。如前所述,預留空間區塊的數量會影響固態硬碟裝置100的運作效能,而資料區塊的數量則會影響固態硬碟裝置100的資料儲存容量。
因此,在運作的過程中,快閃記憶體控制電路164可按照預定的管理策略、固態硬碟110的剩餘儲存空間、主控裝置的要求、用戶的 設置、或是當時固態硬碟裝置100的操作環境,彈性調整固態硬碟110中的部份區塊的用途。
例如,快閃記憶體控制電路164可在需要固態硬碟110提供較多資料儲存空間的一第一時段P1中,將區塊114設置成一資料區塊使用,並在快閃記憶體控制電路164需要提升固態硬碟110的存取效能的一第二時段P2中,則可將區塊114設置成一預留空間區塊使用。換言之,固態硬碟110中的部份區塊(例如,前述的區塊114)可以在不同的時段扮演不同的用途。
如此一來,便可大幅提升固態硬碟110中的區塊用途的調整彈性,進而有效增加固態硬碟裝置100的運作彈性與使用彈性。
請注意,前述圖1中的電路架構只是一示範性的實施例,並非侷限本發明的實際實施方式。
例如,圖7為本發明第二實施例的固態硬碟裝置簡化後的功能方塊圖。在圖7的實施例中,前述的字元線分類紀錄152是儲存在固態硬碟110的某一區塊中,例如,區塊112。
在某些實施例中,亦可將前述的字元線分類紀錄152分成多個區段分別儲存在固態硬碟110的不同區塊中。
在說明書及申請專利範圍中使用了某些詞彙來指稱特定的元件,而本領域內的技術人員可能會用不同的名詞來稱呼同樣的元件。本說明書及申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的基準。在說明書及申請專利範圍中所提及的「包含」為開放式的用語,應解釋成「包含但不限定於」。另外,「耦接」一詞在此包含任何直接及間接的連接手段。因此,若文中描述第一元件耦接於第二元件,則代表第一元件可通過電性連接或無線傳輸、光學傳輸等信號連接方式而直接地連接於第二元件,或通過其它元件或連接手段間接地電性或信號連接至第二元件。
在說明書中所使用的「和/或」的描述方式,包含所列舉的其中一個項目或多個項目的任意組合。另外,除非說明書中特別指明,否則任何單數格的用語都同時包含複數格的含義。
以上僅為本發明的較佳實施例,凡依本發明請求項所做的等效變化與修改,皆應屬本發明的涵蓋範圍。
100:固態硬碟裝置
110:固態硬碟
112、114、116:快閃記憶體區塊
121~129:字元線
131~139:位元線
140:傳輸介面
150:非揮發性儲存電路
152:字元線分類紀錄
160:固態硬碟控制電路
162:存取電路
164:快閃記憶體控制電路

Claims (8)

  1. 一種固態硬碟裝置(100),包含:一固態硬碟(110),包含有多個快閃記憶體區塊(112、114、116),其中,該多個快閃記憶體區塊(112、114、116)包含一目標區塊(114),且該目標區塊中包含多條字元線(124、125、126)與多條位元線(134、135、136);一傳輸介面(140),設置成接收待寫入固態硬碟(110)的資料;以及一固態硬碟控制電路(160),該固態硬碟控制電路(160)包含:一存取電路(162),耦接於該固態硬碟(110);以及一快閃記憶體控制電路(164),耦接於該存取電路(162)與該傳輸介面(140),且設置成進行以下運作:在一第一時間點(T1)從一字元線分類紀錄(152)中查詢該目標區塊(114)中的一第一字元線(124)的分類,依據該第一字元線(124)所對應的一字元線類型來決定一第一編程模式,並控制該存取電路(162)以該第一編程模式,將一第一資料(D1)寫入該第一字元線(124)所耦接的一或多個實體頁;以及在一第二時間點(T2)從該字元線分類紀錄(152)中查詢該目標區塊(114)中的一第二字元線(125)的分類,依據該第二字元線(125)所對應的一字元線類型來決定一第二編程模式,並控制該存取電路(162)以該第二編程模式,將一第二資料(D2)寫入該第二字元線(125)所耦接的一或多個實體頁,使得該第一資料(D1)與該第二資料(D2)同時存在於該目標區塊(114)中;其中,該字元線分類紀錄(152)中記錄有該多條字元線(124、 125、126)個別的字元線類型,且該字元線分類紀錄(152)儲存於該固態硬碟(110)以外的一非揮發性儲存電路(150)中,或是儲存於該多個快閃記憶體區塊(112、114、116)的至少其中之一。
  2. 如請求項1所述的固態硬碟裝置(100),其中,該第一字元線(124)屬於一第一字元線類型,且該第二字元線(125)屬於一相異的第二字元線類型;其中,該第一編程模式是該第一字元線類型所對應的多個編程模式之一,也是該第二字元線類型所對應的多個編程模式之一,該第二編程模式是該第二字元線類型所對應的多個編程模式之一,但不是該第一字元線類型所對應的多個編程模式之一。
  3. 如請求項1所述的固態硬碟裝置(100),其中,該快閃記憶體控制電路(164)還設置成進行以下運作:在一第三時間點(T5)控制該存取電路(162)以相異於該第二編程模式的編程模式,將一第三資料(D5)寫入該目標區塊(114)的該第二字元線(125)所耦接的一或多個實體頁。
  4. 如請求項1所述的固態硬碟裝置(100),其中,該快閃記憶體控制電路(164)還設置成在一第一時段(P1)中將該目標區塊(114)設置成一資料區塊使用,並在一相異的第二時段(P2)中將該目標區塊(114)設置成一預留空間區塊使用。
  5. 一種用於控制一固態硬碟(110)的固態硬碟控制電路(160),該固態硬碟(110)包含有多個快閃記憶體區塊(112、114、116)與一傳輸介面(140),其中,該多個快閃記憶體區塊(112、114、116)包含一目標區塊(114),該目標區塊中包含多條字元線(124、125、126)與多條位元線(134、135、136),且該傳輸介面(140)設置成接收待寫入固態硬碟(110)的資料,該固態硬碟控制電路(160)包含: 一存取電路(162),用於耦接該固態硬碟(110);以及一快閃記憶體控制電路(164),耦接於該存取電路(162)並用於耦接該傳輸介面(140),且設置成進行以下運作:在一第一時間點(T1)從一字元線分類紀錄(152)中查詢該目標區塊(114)中的一第一字元線(124)的分類,依據該第一字元線(124)所對應的一字元線類型來決定一第一編程模式,並控制該存取電路(162)以該第一編程模式,將該第一資料(D1)寫入該第一字元線(124)所耦接的一或多個實體頁;以及在一第二時間點(T2)從該字元線分類紀錄(152)中查詢該目標區塊(114)中的一第二字元線(122)的分類,依據該第二字元線(125)所對應的一字元線類型來決定一第二編程模式,並控制該存取電路(162)以該第二編程模式,將該第二資料(D2)寫入該第二字元線(125)所耦接的一或多個實體頁,使得該第一資料(D1)與該第二資料(D2)同時存在於該目標區塊(114)中;其中,該字元線分類紀錄(152)中記錄有該多條字元線(124、125、126)個別的字元線類型,且該字元線分類紀錄(152)儲存於該固態硬碟(110)以外的一非揮發性儲存電路(150)中,或是儲存於該多個快閃記憶體區塊(112、114、116)的至少其中之一。
  6. 如請求項5所述的固態硬碟控制電路(160),其中,該第一字元線(124)屬於一第一字元線類型,且該第二字元線(125)屬於一相異的第二字元線類型;其中,該第一編程模式是該第一字元線類型所對應的多個編程模式之一,也是該第二字元線類型所對應的多個編程模式之一,該第二編程模式是該第二字元線類型所對應的多個編程模式之一, 但不是該第一字元線類型所對應的多個編程模式之一。
  7. 如請求項5所述的固態硬碟控制電路(160),其中,該快閃記憶體控制電路(164)還設置成進行以下運作:在一第三時間點(T5)控制該存取電路(162)以相異於該第二編程模式的編程模式,將一第三資料(D5)寫入該目標區塊(114)的該第二字元線(125)所耦接的一或多個實體頁。
  8. 如請求項5所述的固態硬碟控制電路(160),其中,該快閃記憶體控制電路(164)還設置成在一第一時段(P1)中將該目標區塊(114)設置成一資料區塊使用,並在一相異的第二時段(P2)中將該目標區塊(114)設置成一預留空間區塊使用。
TW108109651A 2019-03-20 2019-03-20 固態硬碟裝置與相關的固態硬碟控制電路 TWI690936B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108109651A TWI690936B (zh) 2019-03-20 2019-03-20 固態硬碟裝置與相關的固態硬碟控制電路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108109651A TWI690936B (zh) 2019-03-20 2019-03-20 固態硬碟裝置與相關的固態硬碟控制電路

Publications (2)

Publication Number Publication Date
TWI690936B true TWI690936B (zh) 2020-04-11
TW202036552A TW202036552A (zh) 2020-10-01

Family

ID=71132556

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108109651A TWI690936B (zh) 2019-03-20 2019-03-20 固態硬碟裝置與相關的固態硬碟控制電路

Country Status (1)

Country Link
TW (1) TWI690936B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200834591A (en) * 2006-09-12 2008-08-16 Sandisk Corp Non-volatile memory and method for reduced erase/write cycling during trimming of initial programming voltage
WO2009153781A1 (en) * 2008-06-16 2009-12-23 Sandisk Il Ltd. Reverse order page writing in flash memories
US20190043566A1 (en) * 2018-06-26 2019-02-07 Intel Corporation Demarcation voltage determination via write and read temperature stamps

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200834591A (en) * 2006-09-12 2008-08-16 Sandisk Corp Non-volatile memory and method for reduced erase/write cycling during trimming of initial programming voltage
WO2009153781A1 (en) * 2008-06-16 2009-12-23 Sandisk Il Ltd. Reverse order page writing in flash memories
TW201009842A (en) * 2008-06-16 2010-03-01 Sandisk Il Ltd Reverse order page writing in flash memories
US8339855B2 (en) * 2008-06-16 2012-12-25 Sandisk Il Ltd. Reverse order page writing in flash memories
US20190043566A1 (en) * 2018-06-26 2019-02-07 Intel Corporation Demarcation voltage determination via write and read temperature stamps

Also Published As

Publication number Publication date
TW202036552A (zh) 2020-10-01

Similar Documents

Publication Publication Date Title
US11150808B2 (en) Flash memory system
US7864572B2 (en) Flash memory storage apparatus, flash memory controller, and switching method thereof
US8037232B2 (en) Data protection method for power failure and controller using the same
US9098395B2 (en) Logical block management method for a flash memory and control circuit storage system using the same
US8296507B2 (en) Memory management and writing method and rewritable non-volatile memory controller and storage system using the same
US9009399B2 (en) Flash memory storage system and controller and data writing method thereof
US9213631B2 (en) Data processing method, and memory controller and memory storage device using the same
US8037236B2 (en) Flash memory writing method and storage system and controller using the same
US8352673B2 (en) Data writing method for a flash memory, and flash memory controller and flash memory storage system using the same
CN111651371B (zh) 非对称型平面管理方法以及数据存储装置及其控制器
US20130332653A1 (en) Memory management method, and memory controller and memory storage device using the same
US8417909B2 (en) Block management and data writing method, and flash memory storage system and controller using the same
US8572350B2 (en) Memory management, memory control system and writing method for managing rewritable semiconductor non-volatile memory of a memory storage system
TWI690936B (zh) 固態硬碟裝置與相關的固態硬碟控制電路
TWI701677B (zh) 固態硬碟裝置與相關的資料寫入方法
US11055023B2 (en) Electronic device, related controller circuit and method
TWI718635B (zh) 非對稱型平面管理方法以及資料儲存裝置及其控制器
CN113450843B (zh) 电路布局结构与存储器存储装置
US20240241642A1 (en) Storage device including non-volatile memory device and operating method of storage device
CN116578244A (zh) 损耗平衡方法、存储器存储装置及存储器控制器