TWI683199B - 適應性放電電路以及電源供應器 - Google Patents
適應性放電電路以及電源供應器 Download PDFInfo
- Publication number
- TWI683199B TWI683199B TW107144328A TW107144328A TWI683199B TW I683199 B TWI683199 B TW I683199B TW 107144328 A TW107144328 A TW 107144328A TW 107144328 A TW107144328 A TW 107144328A TW I683199 B TWI683199 B TW I683199B
- Authority
- TW
- Taiwan
- Prior art keywords
- discharge
- voltage
- circuit
- power supply
- reference voltage
- Prior art date
Links
Images
Landscapes
- Direct Current Feeding And Distribution (AREA)
Abstract
本發明提供一種適應性放電電路以及相關的電源供應器,其中該適應性放電電路係可應用於該電源供應器中之輸出電容器。該適應性放電電路可包含:多路徑放電模組,耦接於電源電壓與接地電壓之間;以及控制電路,耦接於該電源電壓與該接地電壓之間、且耦接至該多路徑放電模組。該多路徑放電模組可具有第一放電路徑及第二放電路徑,以供選擇性地對該輸出電容器進行放電。該控制電路可控制該適應性放電電路之操作,且可監控該電源電壓以啟用該第一放電路徑及該第二放電路徑中之一或多個放電路徑,其中該一或多個放電路徑的數量對應於該電源電壓。
Description
本發明有關於電源輸出管理,尤指一種適應性放電電路以及相關的電源供應器。
符合電源遞送(Power Delivery,簡稱PD)規格的PD充電器之輸出功率有上限,這可導致PD充電器無法提供足夠的電源給高功耗的電子裝置諸如高階筆記型電腦。依據相關技術,類PD(PD-like)充電器可進行輸出電壓之切換,但其電路設計可能不完全遵循PD規格。
一般而言,當PD充電器切換輸出電壓時,完成切換電壓的時間通常可在285ms(millisecond;毫秒)以內。然而,當類PD充電器切換輸出電壓時,完成切換電壓的時間典型地超過285毫秒,這可能發生某些問題。舉例來說,使用者可能先利用類PD充電器以一較高電壓對筆記型電腦進行充電,然後嘗試利用類PD充電器以一較低電壓對多功能行動電話進行充電。為了便於理解,該較高電壓可為15V(Volt;伏特)或20V,而該較低電壓可為5V。假設多功能行動電話之過電壓保護機制之最大容許電壓是7.5V。在使用者將類PD充電器的連接器插入多功能行動電話的連接器之後,當類PD充電器中之輸出電容器上殘留的電壓超過7.5V時,多功能行動電話因充電的電壓過高而被燒壞。於是,使用者可能遭遇危險。
相關技術中之類PD充電器有嚴重的問題,尤其,可能造成裝置損壞以及讓使用者遭遇危險。因此,需要一種新穎的架構,以改善電源輸出管理。
本發明之一目的在於提供一種適應性放電電路以及相關的電源供應器,以解決上述問題。
本發明之至少一實施例提供一種適應性放電電路,其中該適應性放電電路係可應用於(applicable to)一電源供應器中之一輸出電容器。該適應性放電電路可包含:一多路徑放電模組,耦接於一電源電壓與一接地電壓之間,其中該電源供應器透過一組端子輸出電源,該輸出電容器耦接於該組端子之間,且該電源電壓與該接地電壓分別為該組端子上的電壓;以及一控制電路,耦接於該電源電壓與該接地電壓之間、且耦接至該多路徑放電模組。例如,該多路徑放電模組可具有一第一放電路徑及一第二放電路徑,以供選擇性地對該輸出電容器進行放電。另外,該控制電路可用來控制該適應性放電電路之操作,其中該控制電路可監控(monitor)該電源電壓以啟用(enable)該第一放電路徑及該第二放電路徑中之一或多個放電路徑,以及該一或多個放電路徑的數量對應於該電源電壓。
本發明之至少一實施例提供一種電源供應器,其可包含:一組端子,其中該電源供應器透過該組端子輸出電源;一輸出電容器,耦接於該組端子之間;以及一適應性放電電路,耦接於一電源電壓與一接地電壓之間,其中該電源電壓與該接地電壓分別為該組端子上的電壓。該適應性放電電路可包含:一多路徑放電模組,耦接於該電源電壓與該接地電壓之間;以及一控制電路,耦接於該電源電壓與該接地電壓之間、且耦接至該多路徑放電模組。例如,該多路徑放電模組可具有一第一放電路徑及一第二放電路徑,以供選擇性地對該輸出電容器進行放電。另外,該控制電路可用來控制該適應性放電電路之操作,其中該控制電路可監控該電源電壓以啟用該第一放電路徑及該第二放電路徑中
之一或多個放電路徑,以及該一或多個放電路徑的數量對應於該電源電壓。
本發明的好處之一是,針對電源供應器之整個輸出電壓範圍,適應性放電電路皆能夠有效地提升放電速度,以確保電子產品不會被殘留於輸出電容器的過高電壓損壞。
10‧‧‧電源供應器
12‧‧‧電源供應電路
100,200‧‧‧適應性放電電路
100C,200C‧‧‧控制電路
110,210‧‧‧多路徑放電模組
111,112,113‧‧‧放電電路
201‧‧‧動態參考電壓產生器
202‧‧‧分壓電路
203‧‧‧參考電壓產生器
204‧‧‧比較器電路
205‧‧‧驅動器電路
Co‧‧‧輸出電容器
C1,C2,C3‧‧‧電容器
COMP1,COMP2,COMP3‧‧‧比較器
DRV1,DRV2,DRV3‧‧‧驅動器
D‧‧‧二極體
Q1,Q2,Q3‧‧‧功率開關
R1,R2,R3,Ra,Rb‧‧‧電阻器
Vbus,Vo,Va,Vb‧‧‧電壓
Vref1,Vref2,Vref3‧‧‧參考電壓
△V‧‧‧電壓差
第1圖為依據本發明一實施例之一種電源供應器的示意圖。
第2圖繪示第1圖所示適應性放電電路於一實施例中之實施細節。
第3圖繪示第1圖所示適應性放電電路的放電管理方案的例子。
第1圖為依據本發明一實施例之一種電源供應器10的示意圖。電源供應器10可包含一電源供應電路12、一組端子諸如電源供應電路12的上方端子與下方端子、一輸出電容器Co以及一適應性放電電路100,其中電源供應器10(尤其,其內的電源供應電路12)可透過該組端子輸出電源。如第1圖所示,輸出電容器Co耦接於該組端子之間。另外,適應性放電電路100可包含一控制電路100C與一多路徑放電模組110,而多路徑放電模組110可包含複數個放電電路諸如一組放電電路{111,112,113}。適應性放電電路100耦接於一電源電壓與一接地電壓之間,其可分別為該組端子(諸如電源供應電路12的上方端子與下方端子)上的電壓,並且控制電路100C與多路徑放電模組110均耦接於該電源電壓與該接地電壓之間、且彼此耦接。為了便於理解,輸出電容器Co的上方端子與下方端子之間的電壓可稱為電壓Vbus,且電源供應器10的電源端子與接地端子之間的電壓可稱為電壓Vo,其中該電源端子與該接地端子可視為電源供應器10的輸出端。
假設該接地電壓被定義為0(V)。基於此定義,該電源電壓可等於電壓Vbus。
依據本實施例,多路徑放電模組110可具有複數個放電路徑,以供選擇性地對輸出電容器Co進行放電,其中該複數個放電路徑可分別通過該複數個放電電路。舉例來說,該複數個放電電路可包含放電電路111、112與113,其可分別位於該複數個放電路徑中之一第一放電路徑、一第二放電路徑及一第三放電路徑,諸如分別通過放電電路111、112與113之三個放電路徑。另外,控制電路100C可控制適應性放電電路100之操作。尤其,控制電路100C可監控該電源電壓以啟用該複數個放電電路(諸如放電電路111、112與113)中之一或多個放電路徑,而該一或多個放電路徑的數量可對應於該電源電壓。當控制電路100C啟用該一或多個放電路徑時,該複數個放電電路中之位於該一或多個放電路徑上之一或多個放電電路可對輸出電容器Co進行放電。
在上述的實施例中,電源供應器10可以採用類PD充電器或其他合適的電路架構等方式實施;放電電路111、112與113可以採用串聯於開關之阻抗元件或其他的電路元件等方式實施。另外,電源供應器10(尤其,其內的電源供應電路12)可控制該電源電壓於複數個預定電源電壓之間切換,以輸出該複數個預定電源電壓中之一預定電源電壓作為該電源電壓。例如,該複數個預定電源電壓可包含5V、9V、15V與20V。於某些實施例中,該複數個預定電源電壓可予以變化。
依據某些實施例,當該電源電壓(例如:其電壓位準)小於一參考電壓Vref時,控制電路100C可啟用該複數個放電路徑中之一放電路徑且禁用(disable)該複數個放電路徑中之另一放電路徑。當該電源電壓(例如:其電壓位準)大於參考電壓Vref時,控制電路100C可啟用這兩個放電路徑。另外,參考電壓Vref可代表複數個參考電壓(諸如分別對應於該組放電電路{111,112,113}之一組參考電壓{Vref1,Vref2,Vref3})中之某一個參考電壓。例如:該放電
路徑與該另一放電路徑可分別代表該第一放電路徑及該第二放電路徑,且參考電壓Vref可代表參考電壓Vref2。又例如:該放電路徑與該另一放電路徑可分別代表該第二放電路徑及該第三放電路徑,且參考電壓Vref可代表參考電壓Vref3。
依據某些實施例,該複數個放電電路(例如:該組放電電路{111,112,113})的數量、該複數個放電路徑的數量、及/或該複數個參考電壓(諸如該組參考電壓{Vref1,Vref2,Vref3})的數量可予以變化,且控制電路100C的相關控制可對應地變化。
第2圖繪示第1圖所示適應性放電電路100於一實施例中之實施細節。本實施例之適應性放電電路200可作為適應性放電電路100的例子,其中控制電路200C與多路徑放電模組210可分別作為控制電路100C與多路徑放電模組110的例子。
依據本實施例,多路徑放電模組210可包含一第一放電電路、一第二放電電路及一第三放電電路,其均耦接於該電源電壓與該接地電壓之間,尤其,該第一放電電路包含一功率開關(power switch)Q1與一電阻器R1,該第二放電電路包含一功率開關Q2與一電阻器R2,且該第三放電電路包含一功率開關Q3與一電阻器R3,其中符號「GND」代表接地。本實施例之該第一放電電路、該第二放電電路及該第三放電電路可分別作為放電電路111、112與113的例子,且可分別位於該第一放電路徑、該第二放電路徑及該第三放電路徑上。舉例來說,功率開關Q1與電阻器R1於該第一放電路徑上以串聯的方式彼此耦接,功率開關Q2與電阻器R2於該第二放電路徑上以串聯的方式彼此耦接,功率開關Q3與電阻器R3於該第三放電路徑上以串聯的方式彼此耦接,且功率開關Q1、Q2與Q3均耦接至控制電路200C。多路徑放電模組210可另包含至少一二極體諸如二極體D,且該第一放電電路、該第二放電電路及該第三放電電路可共享二極體D。在第2圖所示架構中,通過二極體D的局部(partial)路徑可視為該第一放電路徑、該
第二放電路徑及該第三放電路徑之共同局部路徑。
另外,控制電路200C可包含一動態參考電壓產生器201、一分壓電路202、一參考電壓產生器203、一比較器電路204以及一驅動器電路205,其中分壓電路202可包含電阻器Ra與Rb,參考電壓產生器203可包含電容器C1、C2與C3,比較器電路204可包含比較器COMP1、COMP2與COMP3,且驅動器電路205可包含驅動器DRV1、DRV2與DRV3。如第2圖所示,動態參考電壓產生器201耦接至該電源電壓,分壓電路202耦接於動態參考電壓產生器201與該接地電壓之間,比較器電路204耦接至分壓電路202與參考電壓產生器203,且驅動器電路205耦接至比較器電路204。例如,比較器COMP1具有一第一輸入端子(諸如非反向輸入端子「+」)、一第二輸入端子(諸如反向輸入端子「-」)與一輸出端子,其中比較器COMP1之該第一輸入端子與該第二輸入端子分別耦接至分壓電路202的一輸出端子與參考電壓產生器203的一第一輸出端子(諸如電容器C1的上方端子)。比較器COMP2具有一第一輸入端子(諸如非反向輸入端子「+」)、一第二輸入端子(諸如反向輸入端子「-」)與一輸出端子,其中比較器COMP2之該第一輸入端子與該第二輸入端子分別耦接至分壓電路202的該輸出端子與參考電壓產生器203的一第二輸出端子(諸如電容器C2的上方端子)。比較器COMP3具有一第一輸入端子(諸如非反向輸入端子「+」)、一第二輸入端子(諸如反向輸入端子「-」)與一輸出端子,其中比較器COMP3之該第一輸入端子與該第二輸入端子分別耦接至分壓電路202的該輸出端子與參考電壓產生器203的一第三輸出端子(諸如電容器C3的上方端子)。此外,驅動器DRV1、DRV2與DRV3分別耦接至比較器COMP1、COMP2與COMP3(尤其,其各自的輸出端子)。
基於控制電路200C之控制,功率開關Q1、Q2與Q3可分別啟用或禁用該第一放電路徑、該第二放電路徑及該第三放電路徑。控制電路200C可利用動態參考電壓產生器201將該電源電壓(例如:電壓Vbus,基於上述定義)減去
一基準值(例如電壓差△V),再利用分壓電路202取得分壓電壓,其可被輸入至比較器電路204中之某一比較器COMP(例如:比較器COMP1、COMP2與COMP3)之第一輸入端子(諸如非反向輸入端子「+」)。比較器COMP可比較其第一輸入端子與第二輸入端子(諸如反向輸入端子「-」)之各自的輸入訊號來控制對應的功率開關Q(例如:功率開關Q1、Q2與Q3的其中之一)的開啟或關閉狀態。
舉例來說,動態參考電壓產生器201可依據該電源電壓(例如:電壓Vbus)產生一動態參考電壓諸如電壓Va,其中該電源電壓與該動態參考電壓之間的電壓差△V可為定值。分壓電路202可對該動態參考電壓進行分壓以產生一中間(intermediate)電壓諸如電壓Vb,且透過其輸出端子輸出該中間電壓。另外,參考電壓產生器203可產生至少一參考電壓諸如參考電壓Vref1、Vref2與Vref3,且分別透過其第一輸出端子、第二輸出端子及第二輸出端子(諸如電容器C1、C2與C3之各自的上方端子)輸出參考電壓Vref1、Vref2與Vref3。此外,比較器電路204(尤其,其內的比較器COMP1、COMP2與COMP3)可將該中間電壓與上述至少一參考電壓諸如參考電壓Vref1、Vref2與Vref3進行比較,以產生對應於上述至少一參考電壓之至少一比較結果,而驅動器電路205(尤其,其內的驅動器DRV1、DRV2與DRV3)可依據上述至少一比較結果驅動多路徑放電模組210。
例如,比較器COMP1可將該中間電壓與參考電壓Vref1進行比較,以產生對應於參考電壓Vref1之一第一比較結果,且驅動器DRV1可依據該第一比較結果來決定是否啟用該第一放電路徑。比較器COMP2可將該中間電壓與參考電壓Vref2進行比較,以產生對應於參考電壓Vref2之一第二比較結果,且驅動器DRV2可依據該第二比較結果來決定是否啟用該第二放電路徑。比較器COMP3可將該中間電壓與參考電壓Vref3進行比較,以產生對應於參考電壓Vref3之一第三比較結果,且驅動器DRV3可依據該第三比較結果來決定是否啟用該第三放電路徑。於是,控制電路200C可分別依據該第一比較結果、該第二比較結果與該第三比較結果來
控制(例如開啟或關閉)功率開關Q1、Q2與Q3,以對應地控制(例如啟用或禁用)該第一放電路徑、該第二放電路徑及該第三放電路徑。
假設參考電壓Vref1小於參考電壓Vref2且參考電壓Vref2小於參考電壓Vref3。當該電源電壓(例如:電壓Vbus)小於參考電壓Vref1時,控制電路200C可禁用該第一放電路徑、該第二放電路徑及該第三放電路徑,例如,關閉功率開關Q1、Q2與Q3。當該電源電壓大於參考電壓Vref1時,控制電路200C可啟用至少該第一放電路徑,例如,開啟至少功率開關Q1。尤其是,當該電源電壓大於參考電壓Vref1、且小於參考電壓Vref2時,控制電路200C可啟用該第一放電路徑、且禁用該第二放電路徑及該第三放電路徑,例如,開啟功率開關Q1、且關閉功率開關Q2與Q3。當該電源電壓大於參考電壓Vref2時,控制電路200C可啟用至少該第一放電路徑及該第二放電路徑,例如,開啟至少功率開關Q1與Q2。更具體而言,當該電源電壓大於參考電壓Vref2、且小於參考電壓Vref3時,控制電路200C可啟用該第一放電路徑及該第二放電路徑、且禁用該第三放電路徑,例如,開啟功率開關Q1與Q2、且關閉功率開關Q3。當該電源電壓大於參考電壓Vref3時,控制電路200C可啟用該第一放電路徑、該第二放電路徑及該第三放電路,例如,開啟功率開關Q1、Q2與Q3。
在上述的實施例中,功率開關Q1、Q2與Q3可以採用電晶體或其他的電路元件等方式實施。
依據某些實施例,若電壓Vb大於參考電壓Vref1,則該第一比較結果可為邏輯高狀態(例如高電壓位準);否則,該第一比較結果可為邏輯低狀態(例如低電壓位準)。另外,若電壓Vb大於參考電壓Vref2,則該第二比較結果可為邏輯高狀態(例如高電壓位準);否則,該第二比較結果可為邏輯低狀態(例如低電壓位準)。此外,若電壓Vb大於參考電壓Vref3,則該第三比較結果可為邏輯高狀態(例如高電壓位準);否則,該第三比較結果可為邏輯低狀態(例如低
電壓位準)。上述邏輯高狀態可為正飽和狀態。
依據某些實施例,該第一放電電路、該第二放電電路及該第三放電電路可包含各自的二極體。舉例來說,上述至少一二極體諸如二極體D可取代為分別位於該第一放電路徑、該第二放電路徑及該第三放電路徑上的二極體D(1)、D(2)與D(3),且二極體D(1)、D(2)與D(3)可具有和二極體D相同的排列方向,其中二極體D(1)、功率開關Q1與電阻器R1於該第一放電路徑上以串聯的方式彼此耦接,二極體D(2)、功率開關Q2與電阻器R2於該第二放電路徑上以串聯的方式彼此耦接,且二極體D(3)、功率開關Q3與電阻器R3於該第三放電路徑上以串聯的方式彼此耦接。
第3圖繪示第1圖所示適應性放電電路100的放電管理方案的例子,其中橫軸代表時間t,而縱軸代表輸出電容器Co上之電壓Vbus。第3圖中之這三個曲線可視為放電曲線,而這些放電曲線中之任一放電曲線於縱軸的交點(例如:t=0)可代表適應性放電電路100開始進行放電以前的一初始值。如第3圖所示,當電壓Vbus為9V時,適應性放電電路100可採用快速放電方案(標示「快速」),例如,開啟功率開關Q1、且關閉功率開關Q2與Q3;當電壓Vbus為15V時,適應性放電電路100可採用高速放電方案(標示「高速」),例如,開啟功率開關Q1與Q2、且關閉功率開關Q3;以及當電壓Vbus為20V時,適應性放電電路100可採用超高速放電方案(標示「超高速」),例如,開啟功率開關Q1、Q2與Q3。於本實施例中,輸出電容器Co上之電壓Vbus放電至5V的時間設計在200ms以內。
為了便於理解,以下說明中某些元件(例如Co)的參數可用其斜體字的相同符號(例如C o )表示。依據本實施例,輸出電容器Co可具有電容值C o ,而電阻器Ra、Rb、R1、R2與R3可分別具有電阻值Ra、Rb、R1、R2與R3。舉例來說,該複數個預定電源電壓可包含5V、9V、15V與20V。另外,Co=680μF(microfarads;微法拉),Ra=3kΩ(kilo-ohm;千歐姆),Rb=1kΩ,R1=500
Ω(ohm;歐姆),R2=573Ω,且R3=1030Ω。此外,△V=5V,Vref1=0.9V,Vref2=2.4V,且Vref3=3.65V。
依據某些實施例,假設電壓Vbus於t=0時具有初始值V bus (以斜體字的相同符號表示)。於從初始值V bus 起放電的期間,電壓Vbus對時間t的函數V(t)可表示如下:
其中τ可代表電容時間常數。若R代表多路徑放電模組210中所有被啟用的放電路徑的等效電阻,則τ=R * Co。假設電容值C o 為已知(Co=680μF),且電壓Vbus於t=200ms時達到一目標電壓(例如5V)。於是,上列方程式可重寫如下:
令目標電壓等於5V。針對V bus =9V的狀況,方程式(1)可簡化如下:
於是,R=500Ω。由於考慮到一個放電路徑,故R=500Ω是採用電阻器R1來實現,其中R1=500Ω。針對V bus =15V的狀況,方程式(1)可簡化如下:
於是,R=267Ω。由於考慮到兩個放電路徑,故R=267Ω是採用並聯的電阻器R1與R2來實現,其中R1=500Ω且R2=573Ω。針對V bus =20V的狀況,方程式(1)可簡化如下:
於是,R=212Ω。由於考慮到三個放電路徑,故R=212Ω是採用並聯的電阻器R1、R2與R3來實現,其中R1=500Ω,R2=573Ω且R3=1030Ω。
依據某些實施例,相關參數(例如:電容值C o ,電阻值Ra、Rb、R1、R2與R3,電壓差△V以及參考電壓Vref1、Vref2與Vref3)可予以變化。以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10‧‧‧電源供應器
12‧‧‧電源供應電路
100‧‧‧適應性放電電路
100C‧‧‧控制電路
110‧‧‧多路徑放電模組
111,112,113‧‧‧放電電路
Co‧‧‧輸出電容器
Vbus,Vo‧‧‧電壓
Claims (9)
- 一種適應性放電電路,可應用於(applicable to)一電源供應器中之一輸出電容器,該適應性放電電路包含:一多路徑放電模組,耦接於一電源電壓與一接地電壓之間,其中該電源供應器透過一組端子輸出電源,該輸出電容器耦接於該組端子之間,且該電源電壓與該接地電壓分別為該組端子上的電壓,其中該多路徑放電模組具有一第一放電路徑及一第二放電路徑,以供選擇性地對該輸出電容器進行放電;以及一控制電路,耦接於該電源電壓與該接地電壓之間、且耦接至該多路徑放電模組,用來控制該適應性放電電路之操作,其中該控制電路監控(monitor)該電源電壓以啟用(enable)該第一放電路徑及該第二放電路徑中之一或多個放電路徑,以及該一或多個放電路徑的數量對應於該電源電壓;其中該控制電路包含:一動態參考電壓產生器,耦接至該電源電壓,用來依據該電源電壓產生一動態參考電壓,其中該電源電壓與該動態參考電壓之間的電壓差為定值;一分壓電路,耦接於該動態參考電壓產生器與該接地電壓之間,用來對該動態參考電壓進行分壓以產生一中間(intermediate)電壓;一參考電壓產生器,用來產生至少一參考電壓;一比較器電路,耦接至該分壓電路與該參考電壓產生器,用來將該中間電壓與該至少一參考電壓進行比較,以產生對應於該至少一參考電壓之至少一比較結果;以及一驅動器電路,耦接至該比較器電路,用來依據該至少一比較結果驅 動該多路徑放電模組。
- 如申請專利範圍第1項所述之適應性放電電路,其中該多路徑放電模組包含:一第一放電電路及一第二放電電路,分別位於該第一放電路徑及該第二放電路徑上,其中當該控制電路啟用該第一放電路徑及該第二放電路徑中之該一或多個放電路徑時,該第一放電電路及該第二放電電路中之位於該一或多個放電路徑上之一或多個放電電路對該輸出電容器進行放電。
- 如申請專利範圍第1項所述之適應性放電電路,其中該多路徑放電模組包含:一第一放電電路,耦接於該電源電壓與該接地電壓之間、且位於該第一放電路徑上,其中該第一放電電路包含:一第一功率開關,耦接至該控制電路,用來基於該控制電路之控制啟用或禁用(disable)該第一放電路徑;以及一第一電阻器,其中該第一功率開關與該第一電阻器於該第一放電路徑上以串聯的方式彼此耦接;以及一第二放電電路,耦接於該電源電壓與該接地電壓之間、且位於該第二放電路徑上,其中該第二放電電路包含:一第二功率開關,耦接至該控制電路,用來基於該控制電路之控制啟用或禁用該第二放電路徑;以及一第二電阻器,其中該第二功率開關與該第二電阻器於該第二放電路徑上以串聯的方式彼此耦接。
- 如申請專利範圍第1項所述之適應性放電電路,其中該至少一參考電壓包含一第一參考電壓;該比較器電路將該中間電壓與該第一參考電壓進行比較,以產生對應於該第一參考電壓之一第一比較結果;以及該驅動器電路依據該第一比較結果來決定是否啟用該第一放電路徑。
- 如申請專利範圍第4項所述之適應性放電電路,其中該至少一參考電壓另包含一第二參考電壓;該比較器電路將該中間電壓與該第二參考電壓進行比較,以產生對應於該第二參考電壓之一第二比較結果;以及該驅動器電路依據該第二比較結果來決定是否啟用該第二放電路徑。
- 如申請專利範圍第1項所述之適應性放電電路,其中當該電源電壓小於一參考電壓時,該控制電路啟用該第一放電路徑且禁用(disable)該第二放電路徑;以及當該電源電壓大於該參考電壓時,該控制電路啟用該第一放電路徑及該第二放電路徑。
- 如申請專利範圍第1項所述之適應性放電電路,其中當該電源電壓小於一第一參考電壓時,該控制電路禁用(disable)該第一放電路徑及該第二放電路徑;以及當該電源電壓大於該第一參考電壓時,該控制電路啟用至少該第一放電路徑。
- 如申請專利範圍第7項所述之適應性放電電路,其中該第一參考電壓小於一第二參考電壓;當該電源電壓大於該第一參考電壓、且小於該第二參考電壓時,該控制電路啟用該第一放電路徑、且禁用該第二放電路徑; 以及當該電源電壓大於該第二參考電壓時,該控制電路啟用該第一放電路徑及該第二放電路徑。
- 一種電源供應器,包含:一組端子,其中該電源供應器透過該組端子輸出電源;一輸出電容器,耦接於該組端子之間;以及一適應性放電電路,耦接於一電源電壓與一接地電壓之間,其中該電源電壓與該接地電壓分別為該組端子上的電壓,以及該適應性放電電路包含:一多路徑放電模組,耦接於該電源電壓與該接地電壓之間,其中該多路徑放電模組具有一第一放電路徑及一第二放電路徑,以供選擇性地對該輸出電容器進行放電;以及一控制電路,耦接於該電源電壓與該接地電壓之間、且耦接至該多路徑放電模組,用來控制該適應性放電電路之操作,其中該控制電路監控(monitor)該電源電壓以啟用(enable)該第一放電路徑及該第二放電路徑中之一或多個放電路徑,以及該一或多個放電路徑的數量對應於該電源電壓;其中該控制電路包含:一動態參考電壓產生器,耦接至該電源電壓,用來依據該電源電壓產生一動態參考電壓,其中該電源電壓與該動態參考電壓之間的電壓差為定值;一分壓電路,耦接於該動態參考電壓產生器與該接地電壓之間,用來對該動態參考電壓進行分壓以產生一中間(intermediate)電壓;一參考電壓產生器,用來產生至少一參考電壓; 一比較器電路,耦接至該分壓電路與該參考電壓產生器,用來將該中間電壓與該至少一參考電壓進行比較,以產生對應於該至少一參考電壓之至少一比較結果;以及一驅動器電路,耦接至該比較器電路,用來依據該至少一比較結果驅動該多路徑放電模組。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107144328A TWI683199B (zh) | 2018-12-10 | 2018-12-10 | 適應性放電電路以及電源供應器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107144328A TWI683199B (zh) | 2018-12-10 | 2018-12-10 | 適應性放電電路以及電源供應器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI683199B true TWI683199B (zh) | 2020-01-21 |
TW202022522A TW202022522A (zh) | 2020-06-16 |
Family
ID=69942563
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107144328A TWI683199B (zh) | 2018-12-10 | 2018-12-10 | 適應性放電電路以及電源供應器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI683199B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200941704A (en) * | 2008-03-18 | 2009-10-01 | Mediatek Inc | ESD protection circuit and ESD protection method |
US9590612B2 (en) * | 2014-07-17 | 2017-03-07 | Fuji Electric Co., Ltd. | Drive circuit of voltage-controlled device |
TW201734691A (zh) * | 2016-03-25 | 2017-10-01 | 威盛電子股份有限公司 | 操作系統及控制方法 |
-
2018
- 2018-12-10 TW TW107144328A patent/TWI683199B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200941704A (en) * | 2008-03-18 | 2009-10-01 | Mediatek Inc | ESD protection circuit and ESD protection method |
US9590612B2 (en) * | 2014-07-17 | 2017-03-07 | Fuji Electric Co., Ltd. | Drive circuit of voltage-controlled device |
TW201734691A (zh) * | 2016-03-25 | 2017-10-01 | 威盛電子股份有限公司 | 操作系統及控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202022522A (zh) | 2020-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10664029B2 (en) | Power supply apparatus and power receiving apparatus | |
CN106354591B (zh) | 通用串行总线的检测电路 | |
US7180757B2 (en) | Sequential soft-start circuit for multiple circuit channels | |
TWI413893B (zh) | 決定電路系統之啟動時間點的延遲方法、輸出裝置及電源系統 | |
CN110858711A (zh) | 通用串行总线接口中用于过压保护的电路和方法 | |
JP2016140211A (ja) | 給電システム | |
US11463085B2 (en) | Semiconductor integrated circuit | |
US9608476B2 (en) | Charging system and charging method thereof | |
US9742131B2 (en) | Power transfer systems | |
US20070220287A1 (en) | Large current supply device for USB terminal device and connection structure for USB terminal device | |
JP2018529301A (ja) | 電源アダプタ、端末装置、充電システム及び充電方法 | |
TWI683199B (zh) | 適應性放電電路以及電源供應器 | |
US20230123847A1 (en) | Handshake controllers for charging protocols related to multiport chargers and methods thereof | |
CN217904051U (zh) | 供电系统 | |
CN113836065B (zh) | 一拖多数据线电路及数据线 | |
US11121563B2 (en) | Power control circuit | |
CN206650886U (zh) | 指示灯控制电路及电子设备 | |
CN110442220B (zh) | 一种用于usb-c接口设备的电源控制装置和方法 | |
US20130003428A1 (en) | Power supply system and electrical device with same | |
KR20080009895A (ko) | 평활용 커패시터의 충전 및 방전 회로 | |
GB2556688A (en) | Interface assembly for the connecting of a peripheral device to an interface of a host system, method and electronic device, in particular computer system | |
US11973420B2 (en) | Voltage supply device and voltage supply device control method | |
TWI527339B (zh) | 充電裝置 | |
JP5750326B2 (ja) | 電子機器の保護回路 | |
JP5584179B2 (ja) | 接続機器の検出回路 |