TWI657665B - 高線性度的循續漸近式類比至數位轉換器 - Google Patents
高線性度的循續漸近式類比至數位轉換器 Download PDFInfo
- Publication number
- TWI657665B TWI657665B TW107141356A TW107141356A TWI657665B TW I657665 B TWI657665 B TW I657665B TW 107141356 A TW107141356 A TW 107141356A TW 107141356 A TW107141356 A TW 107141356A TW I657665 B TWI657665 B TW I657665B
- Authority
- TW
- Taiwan
- Prior art keywords
- analog converter
- capacitor
- digital
- analog
- converter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
一種高線性度的循續漸近式類比至數位轉換器,用以產生n位元轉換輸出,包含第一電容數位至類比轉換器與第二電容數位至類比轉換器。將第一電容數位至類比轉換器與第二電容數位至類比轉換器當中具有較大輸出信號者定義為較高電壓電容數位至類比轉換器,另一者定義為非切換電容數位至類比轉換器。於第m轉換階段,根據較高電壓電容數位至類比轉換器與非切換電容數位至類比轉換器的輸出信號的比較結果,以切換非切換電容數位至類比轉換器的第m-1電容器。
Description
本發明係有關一種類比至數位轉換器(ADC),特別是關於一種循續漸近式類比至數位轉換器(SAR ADC)。
循續漸近式類比至數位轉換器(successive approximation register analog-to-digital converter, SAR ADC)為類比至數位轉換器(ADC)的一種,用以等效轉換類比信號為數位信號。循續漸近式類比至數位轉換器藉由比較與搜尋所有可能的量化階層以執行轉換,用以得到數位輸出。相較於一般的類比至數位轉換器,循續漸近式類比至數位轉換器使用較少的電路面積與相應成本。雖然循續漸近式類比至數位轉換器消耗較少的功率,但是對於電源受限的一些電子裝置而言,循續漸近式類比至數位轉換器的功耗仍然過高。此外,傳統循續漸近式類比至數位轉換器具有非線性與電容不匹配等缺點。
因此亟需提出一種新穎的循續漸近式類比至數位轉換器,其具有增強的線性度、功耗與電容匹配。
鑑於上述,本發明實施例的目的之一在於提出一種高線性度、低功耗與增強電容匹配的循續漸近式類比至數位轉換器。
本發明實施例提出一種循續漸近式類比至數位轉換器,用以產生n位元轉換輸出,該循續漸近式類比至數位轉換器包含第一電容數位至類比轉換器與第二電容數位至類比轉換器。於取樣階段,切換第一電容數位至類比轉換器與第二電容數位至類比轉換器的所有電容器至共電壓。於第一轉換階段,根據第一電容數位至類比轉換器與第二電容數位至類比轉換器的輸出信號的比較結果,以決定轉換輸出的第一最高有效位元。將第一電容數位至類比轉換器與第二電容數位至類比轉換器當中具有較大輸出信號者定義為較高電壓電容數位至類比轉換器,另一者定義為非切換電容數位至類比轉換器。切換較高電壓電容數位至類比轉換器的所有電容器至地,其中共電壓介於電源與地之間。於第m轉換階段(1<m<n),根據第一電容數位至類比轉換器與第二電容數位至類比轉換器的輸出信號的比較結果,以決定轉換輸出的第m最高有效位元。根據較高電壓電容數位至類比轉換器與非切換電容數位至類比轉換器的輸出信號的比較結果,以切換非切換電容數位至類比轉換器的第m-1電容器。於第n轉換階段,根據第一電容數位至類比轉換器與第二電容數位至類比轉換器的輸出信號的比較結果,以決定轉換輸出的最低有效位元。
第一圖顯示本發明實施例之高線性度與低功耗的循續漸近式類比至數位轉換器(successive approximation register analog-to-digital converter, SAR ADC)100的方塊圖。
在本實施例中,循續漸近式類比至數位轉換器(以下簡稱類比至數位轉換器)100可包含第一電容數位至類比轉換器11A與第二電容數位至類比轉換器11B,分別接收第一輸入信號Vip(例如正輸入信號)與第二輸入信號Vin(例如負輸入信號),用以分別產生第一輸出信號Vop(例如正輸出信號)與第二輸出信號Von(例如負輸出信號)。
第二A圖顯示第一圖之第一電容數位至類比轉換器11A的電路。本實施例之類比至數位轉換器100可為n位元,第一電容數位至類比轉換器11A可包含n-1個電容器組成的陣列,其包含第一電容器、第二電容器…第(n-1)電容器。另外,額外的電容器Cd為雜散(parasitic)電容器,其連接至地且為不可切換。在n-1個電容器當中,較大序號(ordinal number)之電容器的電容值小於或等於較小序號之電容器的電容值。例如,從序號1至序號n-1之電容器的電容值分別為2
n-3C、2
n-4C…2
2C、2
1C、2
1C,其中C為預設值,最後二個電容器具相同電容值。如第二A圖所例示,類比至數位轉換器100為5位元,第一電容數位至類比轉換器11A包含4個電容器C1至C4,其電容值依序為4C、2C、1C及1C。n-1個電容器的第一極板(plate),例如上極板,可經由第一輸入開關SWip連接至第一輸入信號Vip。所有電容器的第二極板(例如下極板)經由相應開關(例如SW1至SW4)可分別切換至共電壓(common voltage)Vcm、電源Vdd或地Gnd,其中共電壓Vcm位於Vdd與Gnd的中間。
類似的情形,第二B圖顯示第一圖之第二電容數位至類比轉換器11B的電路。本實施例之類比至數位轉換器100可為n位元,第二電容數位至類比轉換器11B可包含n-1個電容器組成的陣列,其包含第一電容器、第二電容器…第(n-1)電容器。另外,額外的電容器Cd為雜散電容器,其連接至地且為不可切換。在n-1個電容器當中,較大序號之電容器的電容值小於或等於較小序號之電容器的電容值。例如,從序號1至序號n-1之電容器的電容值分別為2
n-3C、2
n-4C…2
2C、2
1C、2
1C,其中C為預設值,最後二個電容器具相同電容值。如第二A圖所例示,類比至數位轉換器100為5位元,第二電容數位至類比轉換器11B包含4個電容器C1至C4,其電容值依序為4C、2C、1C及1C。n-1個電容器的第一極板(例如上極板)可經由第二輸入開關SWin連接至第二輸入信號Vin。所有電容器的第二極板(例如下極板)經由相應開關(例如SW1至SW4)可分別切換至共電壓Vcm、電源Vdd或地Gnd,其中共電壓Vcm位於Vdd與Gnd的中間。
參閱第一圖,本實施例之類比至數位轉換器100可包含比較器12(例如運算放大器(operational amplifier)),於比較器12的第一輸入節點(例如正(+)輸入節點)與第二輸入節點(例如負(-)輸入節點)分別接收第一輸出信號Vop與第二輸出信號Von。本實施例之類比至數位轉換器100可包含循續漸近式控制器13,其根據比較器12的比較輸出以產生轉換輸出Dout。循續漸近式控制器13更根據比較器12的比較輸出以控制第一電容數位至類比轉換器11A的開關(例如SW1至SW4)與第二電容數位至類比轉換器11B的開關(例如SW1至SW4)。
第三圖顯示本發明實施例之執行第一圖之循續漸近式類比至數位轉換器100的方法的流程圖。第四A圖至第九B圖例示於不同階段(phase)執行循續漸近式類比至數位轉換器100時,第一電容數位至類比轉換器11A與第二電容數位至類比轉換器11B的切換。第四A圖至第九B圖例示的5位元類比至數位轉換器100,第一電容數位至類比轉換器11A的電容器C1至C4的電容值分別為4C、2C、1C、1C,且第二電容數位至類比轉換器11B的電容器C1至C4的電容值分別為4C、2C、1C、1C。
於步驟31的取樣(sampling)階段,如第四A圖所示,第一電容數位至類比轉換器11A的所有電容器的第二極板經由相應開關切換至共電壓Vcm,且第二電容數位至類比轉換器11B的所有電容器的第二極板經由相應開關切換至共電壓Vcm。閉合第一輸入開關SWip因而將第一電容數位至類比轉換器11A的所有電容器的第一極板切換至第一輸入信號Vip,且閉合第二輸入開關SWin因而將第二電容數位至類比轉換器11B的所有電容器的第一極板切換至第二輸入信號Vin。第四B圖例示第一輸出信號Vop與第二輸出信號Von的波形。完成取樣階段(步驟31)後,接著依序執行n個轉換階段,以分別產生轉換輸出Dout的n位元。
於步驟32(轉換階段1),如第五A圖所示,打開第一輸入開關SWip與第二輸入開關SWin。根據比較器12的比較輸出以決定轉換輸出Dout的第一最高有效位元(most significant bit, MSB)(亦即最左位元)位置的位元。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定第一最高有效位元位置的位元為“1”,否則決定為“0”。
接著,根據比較器12的比較輸出以決定第一電容數位至類比轉換器11A與第二電容數位至類比轉換器11B之間何者為較高電壓(higher-voltage)電容數位至類比轉換器。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定第一電容數位至類比轉換器11A為較高電壓電容數位至類比轉換器,否則決定第二電容數位至類比轉換器11B為較高電壓電容數位至類比轉換器。經由相應開關將較高電壓電容數位至類比轉換器(在這個例子中為第二電容數位至類比轉換器11B)的所有電容器的第二極板(從共電壓Vcm)切換至地Gnd,如第五圖所例示。第五B圖例示第一輸出信號Vop與第二輸出信號Von的波形。在本實施例中,相對於較高電壓電容數位至類比轉換器的另一個電容數位至類比轉換器定義為非切換(un-switching)電容數位至類比轉換器(在這個例子中為第一電容數位至類比轉換器11A)。
在另一替代實施例中,於步驟32,經由相應開關將較低電壓(lower-voltage)電容數位至類比轉換器(在這個例子中為第一電容數位至類比轉換器11A)的所有電容器的第二極板(從共電壓Vcm)切換至電源Vdd。
於轉換階段2,如第六A圖所示,根據比較器12的比較輸出以決定轉換輸出Dout的第二最高有效位元(MSB)(亦即左邊第二位元)位置的位元。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定第二最高有效位元位置的位元為“1”,否則決定為“0”。接著,根據比較器12的比較輸出,經由相應開關對非切換電容數位至類比轉換器(在這個例子中為第一電容數位至類比轉換器11A)的第一電容器的第二極板進行切換。其中,如果非切換電容數位至類比轉換器的輸出信號大於較高電壓電容數位至類比轉換器的輸出信號,則切換至地Gnd,否則切換至電源Vdd,如第六A圖所示。第六B圖例示第一輸出信號Vop與第二輸出信號Von的波形。
類似的情形,於轉換階段3,如第七A圖所示,根據比較器12的比較輸出以決定轉換輸出Dout的第三最高有效位元(MSB)(亦即左邊第三位元)位置的位元。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定第三最高有效位元位置的位元為“1”,否則決定為“0”。接著,根據比較器12的比較輸出,經由相應開關對非切換電容數位至類比轉換器(在這個例子中為第一電容數位至類比轉換器11A)的第二電容器的第二極板進行切換。其中,如果非切換電容數位至類比轉換器的輸出信號大於較高電壓電容數位至類比轉換器的輸出信號,則切換至地Gnd,如第七A圖所示,否則切換至電源Vdd。第七B圖例示第一輸出信號Vop與第二輸出信號Von的波形。
類似的情形,於轉換階段4,如第八A圖所示,根據比較器12的比較輸出以決定轉換輸出Dout的第四最高有效位元(MSB)(亦即左邊第四位元)位置的位元。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定第四最高有效位元位置的位元為“1”,否則決定為“0”。接著,根據比較器12的比較輸出,經由相應開關對非切換電容數位至類比轉換器(在這個例子中為第一電容數位至類比轉換器11A)的第三電容器的第二極板進行切換。其中,如果非切換電容數位至類比轉換器的輸出信號大於較高電壓電容數位至類比轉換器的輸出信號,則切換至地Gnd,如第八A圖所示,否則切換至電源Vdd。第八B圖例示第一輸出信號Vop與第二輸出信號Von的波形。
一般來說,於轉換階段m(1<m<n),根據比較器12的比較輸出以決定轉換輸出Dout的第m最高有效位元(MSB)位置的位元。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定第m最高有效位元位置的位元為“1”,否則決定為“0”。接著,根據比較器12的比較輸出,經由相應開關對非切換電容數位至類比轉換器的第m-1電容器的第二極板進行切換。其中,如果非切換電容數位至類比轉換器的輸出信號大於較高電壓電容數位至類比轉換器的輸出信號,則切換至地Gnd,否則切換至電源Vdd。
於步驟34(轉換階段5、轉換階段n或最終轉換階段),如第九A圖所示,根據比較器12的比較輸出以決定轉換輸出Dout的最低有效位元(least significant bit, LSB)(亦即最右邊位元)位置的位元。例如,如果第一輸出信號Vop大於第二輸出信號Von,則決定最低有效位元位置的位元為“1”,否則決定為“0”。在本步驟中,不需如先前步驟對電容器進行切換。第九B圖例示第一輸出信號Vop與第二輸出信號Von的波形。
上述實施例可應用於其他演算法,例如偵測並跳過(detect-and-skip, DAS)演算法。在一例子中,使用前述實施例以轉換n位元的前面數個位元,因此得到電容數位至類比轉換器因不精確所產生的誤差,將其儲存於查表(lookup table)或實施為邏輯電路。根據所得到的誤差,執行偵測並跳過(DAS)演算法以轉換n位元的其他後面數個位元。有關偵測並跳過(DAS)演算法的細節可參閱戴宏言(Hung-Yen Tai的音譯)等人所提出之“以40奈米互補式金屬氧化半導體的0.85fJ/轉換步驟10b 200kS/s次區循續漸近式類比至數位轉換器(A 0.85fJ/conversion-step 10b 200kS/s subranging SAR ADC in 40nm CMOS)”,發表於電機電子工程師學會國際固態電路會議(IEEE International Solid-State Circuits Conference),2014年,其內容視為本說明書的一部份。
以上所述僅為本發明之較佳實施例而已,並非用以限定本發明之申請專利範圍;凡其它未脫離發明所揭示之精神下所完成之等效改變或修飾,均應包含在下述之申請專利範圍內。
100‧‧‧循續漸近式類比至數位轉換器
11A‧‧‧第一電容數位至類比轉換器
11B‧‧‧第二電容數位至類比轉換器
12‧‧‧比較器
13‧‧‧循續漸近式控制器
31‧‧‧取樣階段
32‧‧‧(轉換階段1)切換較高電壓電容數位至類比轉換器的所有電容器
33‧‧‧(轉換階段m)對非切換電容數位至類比轉換器的第m-1電容器進行切換
34‧‧‧轉換階段n
Vip‧‧‧第一輸入信號
Vin‧‧‧第二輸入信號
Vop‧‧‧第一輸出信號
Von‧‧‧第二輸出信號
Dout‧‧‧轉換輸出
Vdd‧‧‧電源
Vcm‧‧‧共電壓
Gnd‧‧‧地
C1~C4‧‧‧電容器
Cd‧‧‧電容器
SWip‧‧‧第一輸入開關
SWin‧‧‧第二輸入開關
SW1~SW4‧‧‧開關
第一圖顯示本發明實施例之高線性度與低功耗的循續漸近式類比至數位轉換器(SAR ADC)的方塊圖。 第二A圖顯示第一圖之第一電容數位至類比轉換器的電路。 第二B圖顯示第一圖之第二電容數位至類比轉換器的電路。 第三圖顯示本發明實施例之執行第一圖之循續漸近式類比至數位轉換器的方法的流程圖。 第四A圖至第九B圖例示於不同階段執行循續漸近式類比至數位轉換器時,第一電容數位至類比轉換器與第二電容數位至類比轉換器的切換。
Claims (12)
- 一種高線性度的循續漸近式類比至數位轉換器,用以產生n位元轉換輸出,包含: 一第一電容數位至類比轉換器;及 一第二電容數位至類比轉換器; 其中於取樣階段,切換該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的所有電容器至共電壓; 於第一轉換階段,根據該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的輸出信號的比較結果,以決定該轉換輸出的第一最高有效位元; 將該第一電容數位至類比轉換器與該第二電容數位至類比轉換器當中具有較大輸出信號者定義為較高電壓電容數位至類比轉換器,另一者定義為非切換電容數位至類比轉換器; 切換該較高電壓電容數位至類比轉換器的所有電容器至地,其中共電壓介於電源與地之間; 於第m轉換階段(1<m<n),根據該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的輸出信號的比較結果,以決定該轉換輸出的第m最高有效位元; 根據該較高電壓電容數位至類比轉換器與該非切換電容數位至類比轉換器的輸出信號的比較結果,以切換該非切換電容數位至類比轉換器的第m-1電容器;及 於第n轉換階段,根據該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的輸出信號的比較結果,以決定該轉換輸出的最低有效位元。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中該第一電容數位至類比轉換器包含n-1個電容器,其電容值從序號1至n-1依序為2 n-3C、2 n-4C…2 2C、2 1C、2 1C,其中C為預設值。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中該第二電容數位至類比轉換器包含n-1個電容器,其電容值從序號1至n-1依序為2 n-3C、2 n-4C…2 2C、2 1C、2 1C,其中C為預設值。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中如果該第一電容數位至類比轉換器的輸出信號大於該第二電容數位至類比轉換器的輸出信號,則決定該轉換輸出的第一最高有效位元為“1”,否則決定為“0”。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中如果該第一電容數位至類比轉換器的輸出信號大於該第二電容數位至類比轉換器的輸出信號,則決定該轉換輸出的第m最高有效位元為“1”,否則決定為“0”。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中如果該非切換電容數位至類比轉換器的輸出信號大於該較高電壓電容數位至類比轉換器的輸出信號,則將該非切換電容數位至類比轉換器的第m-1電容器切換至地,否則切換至電源。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中如果該第一電容數位至類比轉換器的輸出信號大於該第二電容數位至類比轉換器的輸出信號,則決定該轉換輸出的最低有效位元為“1”,否則決定為“0”。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,更包含: 根據所產生的該n位元轉換輸出,以執行偵測並跳過演算法。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,其中於該取樣階段,該第一電容數位至類比轉換器取樣正輸入信號,且該第二電容數位至類比轉換器取樣負輸入信號。
- 根據申請專利範圍第1項所述高線性度的循續漸近式類比至數位轉換器,更包含一比較器,接收該第一電容數位至類比轉換器的輸出信號與該第二電容數位至類比轉換器的輸出信號。
- 一種高線性度的循續漸近式類比至數位轉換器,用以產生n位元轉換輸出,包含: 一第一電容數位至類比轉換器;及 一第二電容數位至類比轉換器; 其中於取樣階段,切換該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的所有電容器至共電壓; 於第一轉換階段,根據該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的輸出信號的比較結果,以決定該轉換輸出的第一最高有效位元; 將該第一電容數位至類比轉換器與該第二電容數位至類比轉換器當中具有較小輸出信號者定義為較低電壓電容數位至類比轉換器,另一者定義為非切換電容數位至類比轉換器; 切換該較低電壓電容數位至類比轉換器的所有電容器至電源,其中共電壓介於電源與地之間; 於第m轉換階段(1<m<n),根據該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的輸出信號的比較結果,以決定該轉換輸出的第m最高有效位元; 根據該較低電壓電容數位至類比轉換器與該非切換電容數位至類比轉換器的輸出信號的比較結果,以切換該非切換電容數位至類比轉換器的第m-1電容器;及 於第n轉換階段,根據該第一電容數位至類比轉換器與該第二電容數位至類比轉換器的輸出信號的比較結果,以決定該轉換輸出的最低有效位元。
- 根據申請專利範圍第11項所述高線性度的循續漸近式類比至數位轉換器,其中如果該非切換電容數位至類比轉換器的輸出信號大於該較低電壓電容數位至類比轉換器的輸出信號,則將該非切換電容數位至類比轉換器的第m-1電容器切換至地,否則切換至電源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107141356A TWI657665B (zh) | 2018-11-21 | 2018-11-21 | 高線性度的循續漸近式類比至數位轉換器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107141356A TWI657665B (zh) | 2018-11-21 | 2018-11-21 | 高線性度的循續漸近式類比至數位轉換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI657665B true TWI657665B (zh) | 2019-04-21 |
TW202021282A TW202021282A (zh) | 2020-06-01 |
Family
ID=66995991
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107141356A TWI657665B (zh) | 2018-11-21 | 2018-11-21 | 高線性度的循續漸近式類比至數位轉換器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI657665B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6124818A (en) * | 1998-10-21 | 2000-09-26 | Linear Technology Corporation | Pipelined successive approximation analog-to-digital converters |
US20120274489A1 (en) * | 2011-04-28 | 2012-11-01 | Ncku Research And Development Foundation | Successive approximation register adc with a window predictive function |
TW201526552A (zh) * | 2013-12-31 | 2015-07-01 | Realtek Semiconductor Corp | 連續逼近暫存式類比數位轉換器及其控制方法 |
CN106685420A (zh) * | 2016-12-15 | 2017-05-17 | 西安邮电大学 | 一种逐次逼近adc电容阵列的低功耗高线性度切换方法 |
TW201836279A (zh) * | 2016-12-23 | 2018-10-01 | 美商艾孚諾亞公司 | 連續近似暫存器類比至數位轉換器中之參考干擾減輕 |
-
2018
- 2018-11-21 TW TW107141356A patent/TWI657665B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6124818A (en) * | 1998-10-21 | 2000-09-26 | Linear Technology Corporation | Pipelined successive approximation analog-to-digital converters |
US20120274489A1 (en) * | 2011-04-28 | 2012-11-01 | Ncku Research And Development Foundation | Successive approximation register adc with a window predictive function |
TW201526552A (zh) * | 2013-12-31 | 2015-07-01 | Realtek Semiconductor Corp | 連續逼近暫存式類比數位轉換器及其控制方法 |
CN106685420A (zh) * | 2016-12-15 | 2017-05-17 | 西安邮电大学 | 一种逐次逼近adc电容阵列的低功耗高线性度切换方法 |
TW201836279A (zh) * | 2016-12-23 | 2018-10-01 | 美商艾孚諾亞公司 | 連續近似暫存器類比至數位轉換器中之參考干擾減輕 |
Also Published As
Publication number | Publication date |
---|---|
TW202021282A (zh) | 2020-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI467924B (zh) | 連續近似暫存器類比對數位轉換器及其轉換方法 | |
Van Elzakker et al. | A 1.9 μW 4.4 fJ/conversion-step 10b 1MS/s charge-redistribution ADC | |
US7965218B2 (en) | Sar adc | |
JP6111662B2 (ja) | アナログ/デジタル変換器 | |
US20170244421A1 (en) | Pipelined sar with tdc converter | |
Cho et al. | A 9-bit 80 MS/s successive approximation register analog-to-digital converter with a capacitor reduction technique | |
US8188902B2 (en) | Ternary search SAR ADC | |
US8957803B2 (en) | Capacitive voltage divider | |
JP2009525678A5 (zh) | ||
JP2006303671A (ja) | 積分器およびそれを使用する巡回型ad変換装置 | |
JP2010045723A (ja) | デジタルアナログコンバータ | |
TWI521888B (zh) | 連續逼近暫存式類比數位轉換器及其控制方法 | |
TW201943211A (zh) | 類比數位轉換器與方法 | |
KR20190071536A (ko) | 연속근사 레지스터 아날로그 디지털 변환기 및 그것의 동작 방법 | |
CN111181563A (zh) | 一种低功耗逐次逼近型模数转换器和模数转换方法 | |
Lu et al. | A 10-bits 50-MS/s SAR ADC based on area-efficient and low-energy switching scheme | |
Wen et al. | Chip design of a 12-bit 5MS/s fully differential SAR ADC with resistor-capacitor array DAC technique for wireless application | |
Kim et al. | A 12-bit 200-kS/s SAR ADC with hybrid RC DAC | |
US10476513B1 (en) | SAR ADC with high linearity | |
TWI657665B (zh) | 高線性度的循續漸近式類比至數位轉換器 | |
Huang et al. | A 10-bit 12-MS/s successive approximation ADC with 1.2-pF input capacitance | |
TWI739722B (zh) | 類比數位轉換器及其操作方法 | |
KR101568228B1 (ko) | 전하 공유와 전하 재분배를 기반으로 한 저전력 아날로그 디지털 변환기 및 그 방법 | |
CN111294050B (zh) | 高线性度的循续渐近式模拟至数字转换器 | |
Shriashwinraja et al. | 8 Bit SAR Low Power Data Converter Design in 90nm Technology for Low Frequency Signal Acquisition |