TWI618432B - 頻率校正裝置及方法 - Google Patents
頻率校正裝置及方法 Download PDFInfo
- Publication number
- TWI618432B TWI618432B TW105103111A TW105103111A TWI618432B TW I618432 B TWI618432 B TW I618432B TW 105103111 A TW105103111 A TW 105103111A TW 105103111 A TW105103111 A TW 105103111A TW I618432 B TWI618432 B TW I618432B
- Authority
- TW
- Taiwan
- Prior art keywords
- time
- frequency
- value
- packets
- offset
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0638—Clock or time synchronisation among nodes; Internode synchronisation
- H04J3/0658—Clock or time synchronisation among packet nodes
- H04J3/0661—Clock or time synchronisation among packet nodes using timestamps
- H04J3/0667—Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
- H04W56/0035—Synchronisation arrangements detecting errors in frequency or phase
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0638—Clock or time synchronisation among nodes; Internode synchronisation
- H04J3/0658—Clock or time synchronisation among packet nodes
- H04J3/0661—Clock or time synchronisation among packet nodes using timestamps
- H04J3/0664—Clock or time synchronisation among packet nodes using timestamps unidirectional timestamps
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0852—Delays
- H04L43/0864—Round trip delays
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Electric Clocks (AREA)
- Environmental & Geological Engineering (AREA)
Abstract
一種頻率校正裝置及方法。該頻率校正裝置之一震盪器具有一工作頻率。該頻率校正裝置於複數個第一時間點自一網路時間協定伺服器接收複數時間封包,各該時間封包記錄該網路時間協定伺服器傳送該時間封包之一第二時間點。該頻率校正裝置針對該等時間封包之一子集合所包含之各該時間封包,計算一偏移量,利用該子集合所包含之該等時間封包之該等第一時間點及該等偏移量計算一頻率偏移值,計算該頻率偏移值與一頻率基準值間之一差值,判斷該差值之一絕對值大於一門檻值,且於判斷該絕對值大於該門檻值後,因應地將該工作頻率調整至一初始頻率。
Description
本發明係關於一種頻率校正裝置及頻率校正方法。具體而言,本發明係關於一種利用網路時間協定(Network Time Protocol;NTP)之頻率校正裝置及頻率校正方法。
隨著科技的發展,許多設備/裝置需配置震盪器方能運作,例如:小型基地台。然而,這些設備/裝置於使用一段時間後,往往會隨著外在環境(例如:溫度、濕度)的變化或硬體的老舊,造成其震盪器之工作頻率偏移。當震盪器之工作頻率之偏移過大時,設備/裝置即可能無法正常地運作。舉例而言,小型基地台與其他裝置同步時,其震盪器所需提供之時脈精度為50~250十億分之一(Parts Per Billion;以下簡稱「ppb」)。在此條件下,若小型基地台之震盪器所提供之時脈精度無法介於50~250ppb,則該小型基地台便無法正常地進行某些運作,例如:切換網路(handover)。
目前已有一些習知技術可使裝置之間同步。這些習知技術中,大部分皆是針對時間同步,例如:網路時間協定(Network Time Protocol;NTP)、精密時間同步協定(Precision Time synchronization Protocol;PTP)及全球定位系統(Global Positioning System;GPS)。習知技術中的同步乙太網路(Synchronous Ethernet;SyncE)則是針對頻率同步。不論採用精密時
間同步協定及全球定位系統進行計算以達到頻率同步,或以同步乙太網路直接進行頻率同步,皆需設置額外的硬體。然而,這些硬體之費用相當昂貴,對於使用者而言為相當大的負擔。此外,若採用全球定位系統,則尚有無法用於室內環境之缺點。
有鑑於此,如何以低成本之方式校正偏移的工作頻率,乃是業界亟待解決的問題。
本發明之一目的在於提供一種頻率校正裝置,其包含一震盪器、一收發器以及一處理器,且該處理器電性連接至該震盪器及該收發器。該震盪器具有一工作頻率。該收發器於複數個第一時間點自一網路時間協定伺服器(Network Time Protocol server;NTP server)接收複數時間封包,且各該時間封包記錄該網路時間協定伺服器傳送該時間封包之一第二時間點。該處理器針對該等時間封包之一子集合進行以下運作:對該子集合所包含之各該時間封包,將該第二時間點減去該第一時間點以得一偏移量。該處理器更利用該子集合所包含之該等時間封包之該等第一時間點及該等偏移量計算一頻率偏移值,計算該頻率偏移值與一頻率基準值間之一差值,判斷該差值之一絕對值大於一門檻值,且於判斷該絕對值大於該門檻值後,因應地將該工作頻率調整至一初始頻率。
本發明之另一目的在於提供一種用於一電子裝置之頻率校正方法。該電子裝置包含一震盪器,且該震盪器具有一工作頻率。該頻率校正方法包含下列步驟:(a)於複數個第一時間點自一網路時間協定伺服器接收複數時間封包,其中各該時間封包記錄該網路時間協定伺服器傳送該時
間封包之一第二時間點,(b)針對該等時間封包之一子集合進行以下步驟:對該子集合所包含之各該時間封包,將該第二時間點減去該第一時間點以得一偏移量,(c)利用該子集合所包含之該等時間封包之該等第一時間點及該等偏移量計算一頻率偏移值,(d)計算該頻率偏移值與一頻率基準值間之一差值,(e)判斷該差值之一絕對值大於一門檻值,以及(f)於判斷該絕對值大於該門檻值後,因應地將該工作頻率調整至一初始頻率。
本發明所提供之頻率校正裝置及方法與網路時間協定伺服器協同運作,藉此適時地校正頻率校正裝置之震盪器之工作頻率。因此,若一裝置/設備(例如:小型基地台)採用本發明之技術,可減少震盪器之工作頻率偏移時所導致之運作失能之發生機率。再者,由於網路時間協定伺服器之成本較低,亦可減輕使用者費用上之負擔。
在參閱圖式及隨後描述之實施方式後,此技術領域具有通常知識者便可瞭解本發明之其他目的,以及本發明之技術手段及實施態樣。
11‧‧‧頻率校正裝置
13‧‧‧網路時間協定伺服器
111‧‧‧震盪器
113‧‧‧收發器
115‧‧‧處理器
S1、S2、……、SN‧‧‧時間點
P1、P2、……、PN‧‧‧時間封包
R1、R2、……、RN‧‧‧時間點
O1、O2、……、ON‧‧‧偏移量
C1、C2、……、CM‧‧‧參考時間點
Q1、Q2、……、QM‧‧‧參考時間封包
D1、D2、……、DM‧‧‧參考時間點
K1、K2、……、KM‧‧‧參考偏移量
S201~S211‧‧‧步驟
S301~S305‧‧‧步驟
第1A圖係描繪頻率校正裝置11之架構示意圖;第1B圖係描繪頻率校正裝置11之收發器113與網路時間協定伺服器13間之訊號傳遞之示意圖;第1C圖係描繪參考時間封包之傳遞示意圖;第2圖係描繪頻率校正方法之流程圖;以及第3圖係描繪頻率校正方法之初始化流程。
以下將透過實施方式來解釋本發明所提供之頻率校正裝置
及頻率校正方法。然而,該等實施方式並非用以限制本發明須在如實施方式例所述之任何環境、應用或方式方能實施。因此,關於實施方式之說明僅為闡釋本發明之目的,而非用以限制本發明之範圍。應理解,在以下實施方式及圖式中,與本發明非直接相關之元件已省略而未繪示。此外,在以下圖式中,各元件間之尺寸關係僅為便於理解,並非用以限制實際比例。
本發明之第一實施方式為一頻率校正裝置11,其架構示意圖係描繪於第1A圖。頻率校正裝置11包含一震盪器111、一收發器113以及一處理器115,且處理器115電性連接至震盪器111及收發器113。震盪器111可為一石英震盪器、一電子震盪器或本發明所屬技術領域中具有通常知識者所知之其他類型的震盪器。收發器113可為任何能與一伺服器通訊連線之介面。處理器115可為各種處理器、中央處理單元(Central Processing Unit;CPU)、微處理器或本發明所屬技術領域中具有通常知識者所知之其他計算裝置。
震盪器111以一工作頻率(未繪示)運作。初始時(例如:頻率校正裝置11剛啟動時),震盪器111之工作頻率為預設之一初始頻率(未繪示)。隨著外在環境(例如:溫度及濕度)的變化或硬體的老舊,震盪器111之工作頻率可能會偏移(亦即,與初始頻率不同)。於本實施方式中,頻率校正裝置11與一網路時間協定伺服器(Network Time Protocol server;NTP server)13協同運作,因此當震盪器111之工作頻率偏移時,頻率校正裝置11可適時地校正。關於頻率校正裝置11如何校正偏移之工作頻率,請容後詳述。由於頻率校正裝置11之震盪器111具有一工作頻率,且當該工作頻率偏移時會被校正,因此本發明之某些實施方式可將頻率校正裝置11整合至其
他需要震盪器之裝置/設備(例如:小型基地台),使該等裝置/設備正常地運作。
現說明頻率校正裝置11如何適時地校正震盪器111所提供之工作頻率。請參閱第1B圖,其係描繪頻率校正裝置11之收發器113與網路時間協定伺服器13間之訊號傳遞之示意圖。網路時間協定伺服器13於時間點S1、S2、……、SN分別傳送時間封包P1、P2、……、PN,而收發器113則於時間點R1、R2、……、RN分別自網路時間協定伺服器13接收時間封包P1、P2、……、PN。時間封包P1、P2、……、PN中的每一個記錄網路時間協定伺服器13傳送該時間封包之時間點。舉例而言,時間封包P1記錄著時間點S1,時間封包P2記錄著時間點S2,以及時間封包PN記錄著時間點SN。
需說明者,於某些實施方式中,收發器113會傳送複數個請求訊號至網路時間協定伺服器13,且該等請求訊號一對一地對應至時間封包P1、P2、……、PN。換言之,網路時間協定伺服器13每收到一個收發器113所傳送的請求訊號,就會傳送一個對應的時間封包。再者,於某些實施方式中,收發器113則是傳送一個請求訊號,網路時間協定伺服器13收到該請求訊號後,便會傳送多個時間封包。
接著,頻率校正裝置11之處理器115會決定時間封包P1、P2、……、PN之一子集合。於某些實施方式中,該子集合為時間封包P1、P2、……、PN之一部分。另外,於某些實施方式中,該子集合則可為時間封包P1、P2、……、PN全部。茲以一具體範例說明處理器115如何決定該子集合,但該具體範例並非用以限制本發明之範圍。舉例而言,於某些實施方式中,時間封包P1、P2、……、PN中的每一個對應至一往返時間(Round-
Trip Time;RTT)。一個時間封包所對應之往返時間係自收發器113傳送一請求訊號之時間點至收發器113接收該時間封包之時間點。處理器115可根據該等往返時間決定該子集合。舉例而言,於某些實施方式中,處理器115計算時間封包P1、P2、……、PN之該等往返時間之一平均時間,並利用該平均時間決定該子集合,例如:該子集合所包含之該等時間封包之該等往返時間小於該平均時間。於其他實施方式中,前述之該等往返時間之該平均時間亦可為該等往返時間之一中位數、一眾數、一幾何平均數、一調和平均數或一四分位數。
接著,頻率校正裝置11之處理器115針對該子集合中之各時間封包,將網路時間協定伺服器13傳送該時間封包之時間點減去收發器113接收該時間封包之時間點以得一偏移量。為便於理解,茲假設該子集合為時間封包P1、P2、……、PN全部。在此假設下,針對時間封包P1,處理器115將時間點S1減去時間點R1以得偏移量O1,針對時間封包P2,處理器115將時間點S2減去時間點R2以得偏移量O2,而針對時間封包PN,處理器115將時間點SN減去時間點RN以得偏移量ON。
接著,處理器115利用該子集合所包含之該等時間封包被網路時間協定伺服器13傳送之該等時間點及該等偏移量,計算一頻率偏移值。為便於理解,茲假設該子集合為時間封包P1、P2、……、PN全部,此時,處理器115便是利用時間點S1、S2、……、SN及偏移量O1、O2、……、ON計算一頻率偏移值。於某些實施方式中,處理器115可將該子集合所包含之該等時間封包被網路時間協定伺服器13傳送之該等時間點及該等偏移量,以一線性規劃(linear programming)法或一線性回歸(linear regression)法
計算出一頻率偏移值。
茲進一步地以線性規劃法為例,詳述處理器115如何計算一頻率偏移值。為便於理解,茲假設該子集合為時間封包P1、P2、……、PN全部。處理器115可將時間點S1、S2、……、SN及偏移量O1、O2、……、ON視為複數個點集合(point set),且各點集合包含一時間點及該時間點所對應之偏移量。舉例而言,時間點S1與偏移量O1形成一點集合,時間點S2與偏移量O2形成一點集合,以及時間點SN與偏移量ON形成一點集合。採用線性規劃法之基本概念在於以下列公式(1)作為該等點集合之上限。
y=αx+β (1)
上述公式(1)中,參數y代表偏移量,參數x代表時間點,參數α代表欲求得之頻率偏移值,且參數β代表截距。關於參數β,當x為0時,y的初始值為β,且參數β不會影響頻率偏移值(即參數α)。因此,當以線性規劃法及該等點集合計算頻率偏移值時,每一點集合需滿足以下公式(2)之限制。
上述公式(2)中,參數S i 代表第i個點集合中的時間點,參數O i 代表第i個點集合中的偏移量,參數n代表點集合之數目,參數α代表欲求得之頻率偏移值,且參數β代表截距。需說明者,處理器115利用線性規劃法所求得之解將使以下公式(3)之值為最小。
處理器115計算出頻率偏移值後,進一步地計算該頻率偏移值與一頻率基準值(未繪示)間之一差值(未繪示)。需說明者,該頻率基準值可內建於頻率校正裝置1中或於一初始化流程(容後詳述)設定。接著,
處理器115將該差值之絕對值與一第一門檻值(未繪示)比較。若該差值之絕對值大於該第一門檻值,代表震盪器111之工作頻率之偏移程度過大,則處理器115將該工作頻率調整至初始頻率。若該差值之絕對值小於該第一門檻值,代表震盪器111之工作頻率之偏移程度仍可接受,則處理器115不調整該工作頻率。茲假設頻率基準值為12.150百萬分之一(Parts Per Million;以下簡稱「ppm」),且假設第一門檻值為200十億分之一(Parts Per Billion;以下簡稱「ppb」)。在此假設下,若頻率偏移值為12.134ppm,則由於此頻率偏移值與第一門檻值間之差值之絕對值(亦即,16ppb)小於第一門檻值,故處理器115不會調整震盪器111之工作頻率。倘若頻率偏移值為12.354ppm,則由於此頻率偏移值與第一門檻值間之差值之絕對值(亦即,204ppb)大於第一門檻值,故處理器115將震盪器111之工作頻率調整至初始頻率。
如前所述,於某些實施方式中,頻率校正裝置11所使用之頻率基準值可於一初始化流程設定。茲以二個具體範例說明如何於一初始化流程計算一頻率基準值。需說明者,該二具體範例並非用以限制本發明之範圍。
茲說明第一具體範例,請參第1C圖。網路時間協定伺服器13於參考時間點C1、C2、……、CM分別傳送參考時間封包Q1、Q2、……、QM,且收發器113於參考時間點D1、D2、……、DM分別自網路時間協定伺服器13接收參考時間封包Q1、Q2、……、QM。需說明者,參考時間點C1、C2、……、CM、D1、D2、……、DM早於時間點S1、S2、……、SN、R1、R2、……、RN。參考時間封包Q1、Q2、……、QM中的每一個記錄網路時間協定伺服器13傳送該參考時間封包之時間點。舉例而言,參考時間封包
Q1記錄參考時間點C1,參考時間封包Q2記錄參考時間點C2,以及參考時間封包QM記錄參考時間點CM。針對參考時間封包Q1、Q2、……、QM中的每一個,處理器115將網路時間協定伺服器13傳送該參考時間封包之參考時間點減去收發器113接收該參考時間封包之參考時間點以得一參考偏移量。舉例而言,針對參考時間封包Q1,處理器115將參考時間點C1減去參考時間點D1以得參考偏移量K1,針對參考時間封包Q2,處理器115將參考時間點C2減去參考時間點D2以得參考偏移量K2,針對參考時間封包QM,處理器115將參考時間點CM減去參考時間點DM以得參考偏移量KM。接著,處理器115利用參考時間點C1、C2、……、CM及參考偏移量K1、K2、……、KM計算頻率基準值。具體而言,處理器115計算頻率基準值之方式與計算頻率偏移值之方式雷同。本發明所屬技術領域中具有通常知識者依據本專利說明書有關計算頻率偏移值之相關敘述,應可理解如何利用參考時間點C1、C2、……、CM及參考偏移量K1、K2、……、KM以雷同的方式計算出頻率基準值,茲不贅言。
茲說明第二具體範例,其係為第一具體範例之延伸。具體而言,頻率校正裝置11會重複地以第一具體範例所述之方式計算頻率基準值,重複地計算連續二個頻率基準值之差值,再判斷是否有連續二個差值皆小於一第二門檻值(未繪示)。若有連續二個差值皆小於第二門檻值,則頻率校正裝置11之處理器115以相對應之頻率基準值決定最後之頻率基準值。
為便於理解,茲假設頻率校正裝置11以第一具體範例所述之方式,依序地計算出三個頻率基準值。為便於後續說明,茲將該三個頻率基準值稱之為一第一參考頻率基準值、一第二參考頻率基準值及一第三參考
頻率基準值,其中第一參考頻率基準值先於第二參考頻率基準值,且第二參考頻率基準值先於第三參考頻率基準值。處理器115計算該第一參考頻率基準值及該第二參考頻率基準值間之一第一差值,且計算該第二參考頻率基準值及該第三參考頻率基準值間之一第二差值。若處理器115判斷該第一差值及該第二差值皆小於第二門檻值,則處理器115進一步地利用該第一參考頻率基準值、該第二參考頻率基準值及該第三參考頻率基準值,決定該頻率基準值。舉例而言,處理器115可取該第一參考頻率基準值、該第二參考頻率基準值及該第三參考頻率基準值之中位數作為該頻率基準值。再舉例而言,處理器115可取該第一參考頻率基準值、該第二參考頻率基準值及該第三參考頻率基準值之平均值作為該頻率基準值。
由上述說明可知,頻率校正裝置11透過與網路時間協定伺服器13協同運作,便可適時地校正頻率校正裝置11之震盪器111之工作頻率。因此,當一裝置/設備(例如:小型基地台)與頻率校正裝置11一起運作或是其內設置頻率校正裝置11時,便可減少震盪器111之工作頻率偏移時所導致之運作失能之發生機率。再者,由於網路時間協定伺服器13之成本較低,亦可減輕使用者費用上之負擔。
本發明之第二實施方式為一頻率校正方法,其流程圖係描繪於第2圖。該頻率校正方法適用於一電子裝置(例如:第一實施方式之頻率校正裝置11)。該電子裝置包含一震盪器,且該震盪器具有一工作頻率。於初始運作時,該震盪器之該工作頻率為一初始頻率。
首先,執行步驟S201,由該電子裝置於複數個第一時間點自一網路時間協定伺服器接收複數時間封包。需說明者,各該時間封包記錄該
網路時間協定伺服器傳送該時間封包之一第二時間點。接著,執行步驟S203,由該電子裝置針對該等時間封包之一子集合(亦即,該等時間封包全部或該等時間封包中之一部分)中之各該時間封包,將該第二時間點減去該第一時間點以得一偏移量。
需說明者,於某些實施方式中,各該時間封包對應至一往返時間。於該等實施方式中,頻率校正方法可再執行一步驟以根據該等往返時間決定該子集合。舉例而言,頻率校正方法可執行一步驟以計算該等往返時間之一平均時間,且該子集合所包含之該等時間封包之該等往返時間小於該平均時間。於其他實施方式中,前述之該等往返時間之該平均時間亦可為該等往返時間之一中位數、一眾數、一幾何平均數、一調和平均數或一四分位數。
之後,於步驟S205,由該電子裝置利用該子集合所包含之該等時間封包之該等第一時間點及該等偏移量計算一頻率偏移值。需說明者,於某些實施方式中,步驟S205可利用該等第一時間點、該等偏移量及一線性規劃法計算該頻率偏移值。另外,於某些實施方式中,步驟S205則可利用該等第一時間點、該等偏移量及一線性回歸法計算該頻率偏移值。
接著,於步驟S207,由該電子裝置計算該頻率偏移值與一頻率基準值間之一差值。之後,於步驟S209,由該電子裝置判斷該差值之一絕對值是否大於一第一門檻值。若步驟S209之判斷結果為該差值之絕對值大於第一門檻值,則執行步驟S211,由該電子裝置將該工作頻率調整至該初始頻率。之後,再次執行步驟S201以進行下一階段之評估。若步驟S209之判斷結果為該差值之絕對值不大於第一門檻值,則無需調整震盪器之工作頻率,
故直接執行步驟S201以進行下一階段之評估。
需說明者,某些實施方式可於步驟S201之前執行如第3圖所示之初始化流程。具體而言,於步驟S301,由該電子裝置於複數個第一參考時間點自該網路時間協定伺服器接收複數個參考時間封包。需說明者,各該參考時間封包記錄該網路時間協定伺服器傳送該參考時間封包之一第二參考時間點。接著,於步驟S303,由該電子裝置將各該參考時間封包之該第二參考時間點減去該第一參考時間點以得一參考偏移量。由於有複數個參考時間封包,故將得到複數個參考偏移量。
於步驟S305,由該電子裝置利用該等第一參考時間點及該等參考偏移量計算該頻率基準值。具體而言,步驟S305計算頻率基準值之方式與步驟S205計算頻率偏移值之方式雷同。本發明所屬技術領域中具有通常知識者依據前述步驟S205之相關敘述,應可理解步驟S305如何計算出頻率基準值,茲不贅言。
需說明者,於某些實施方式中,頻率校準方法可重複地執行步驟S301至步驟S305以算出多個頻率基準值,重複地計算連續二個頻率基準值之差值,再判斷是否有連續二個差值皆小於一第二門檻值。若有連續二個差值皆小於第二門檻值,則頻率校正方法以相對應之頻率基準值決定最後之頻率基準值。
為便於理解,茲假設頻率校準方法重複地執行步驟S301至步驟S305,依序得到三個頻率基準值。為便於後續說明,茲將該三個頻率基準值稱之為一第一參考頻率基準值、一第二參考頻率基準值及一第三參考頻率基準值。頻率校準方法再執行一步驟以計算該第一參考頻率基準值及
該第二參考頻率基準值間之一第一差值,再執行另一步驟以計算該第二參考頻率基準值及該第三參考頻率基準值間之一第二差值。若頻率校準方法判斷該第一差值及該第二差值皆小於第二門檻值,則進一步地利用該第一參考頻率基準值、該第二參考頻率基準值及該第三參考頻率基準值,決定該頻率基準值。
除了上述步驟,第二實施方式之頻率校正方法亦能執行第一實施方式所描述之頻率校正裝置11之所有運作及步驟,具有同樣之功能,且達到同樣之技術效果。本發明所屬技術領域中具有通常知識者可直接瞭解第二實施方式如何基於上述第一實施方式以執行此等運作及步驟,具有同樣之功能,並達到同樣之技術效果,故不贅述。
需說明者,於本發明專利說明書中,第一門檻值及第二門檻值中之「第一」及「第二」僅用來表示該等門檻值為不同門檻值而已。第一差值及第二差值中之「第一」及「第二」僅用來表示該等差值為不同差值而已。第一參考頻率基準值、第二參考頻率基準值及第三參考頻率基準值中之「第一」、「第二」及「第三」僅用來表示該等參考基準值為不同參考基準值而已。第一時間點及第二時間點中之「第一」及「第二」僅用來表示該等時間點為不同時間點而已。第一參考時間點及第二參考時間點中之「第一」及「第二」僅用來表示該等參考時間點為不同參考時間點而已。
綜上所述,本發明所提供之頻率校正裝置及方法與網路時間協定伺服器協同運作,藉此適時地校正頻率校正裝置之震盪器之工作頻率。因此,若一裝置/設備(例如:小型基地台)採用本發明之技術,可減少震盪器之工作頻率偏移時所導致之運作失能之發生機率。再者,由於網路時間
協定伺服器之成本較低,亦可減輕使用者費用上之負擔。
上述實施方式僅用來例舉本發明之部分實施態樣,以及闡釋本發明之技術特徵,而非用來限制本發明之保護範疇及範圍。任何本發明所屬技術領域中具有通常知識者可輕易完成之改變或均等性之安排均屬於本發明所主張之範圍,本發明之權利保護範圍應以申請專利範圍為準。
Claims (12)
- 一種頻率校正裝置,包含:一震盪器,具有一工作頻率;一收發器,於複數個第一時間點自一網路時間協定伺服器(Network Time Protocol server;NTP server)接收複數時間封包,各該時間封包記錄該網路時間協定伺服器傳送該時間封包之一第二時間點;以及一處理器,電性連接至該震盪器及該收發器,且針對該等時間封包之一子集合進行以下運作:對該子集合所包含之各該時間封包,將該第二時間點減去該第一時間點以得一偏移量,其中,該處理器更利用該子集合所包含之該等時間封包之該等第一時間點及該等偏移量計算一頻率偏移值,計算該頻率偏移值與一頻率基準值間之一差值,判斷該差值之一絕對值大於一第一門檻值,且於判斷該絕對值大於該第一門檻值後,因應地將該工作頻率調整至一初始頻率。
- 如請求項1所述之頻率校正裝置,其中該收發器更於複數個第一參考時間點自該網路時間協定伺服器接收複數個參考時間封包,各該參考時間封包記錄該網路時間協定伺服器傳送該參考時間封包之一第二參考時間點,該處理器更將各該參考時間封包之該第二參考時間點減去該第一參考時間點以得一參考偏移量,且該處理器更利用該等第一參考時間點及該等參考偏移量計算該頻率基準值。
- 如請求項1所述之頻率校正裝置,其中該收發器更於複數個第一參考時間點自該網路時間協定伺服器接收複數個第一參考時間封包,各該第一參考時間封包記錄該網路時間協定伺服器傳送該第一參考時間封包之一第二參考時間點,該處理器更將各該第一參考時間封包之該第二參考 時間點減去該第一參考時間點以得一第一參考偏移量,該處理器更利用該等第一參考時間點及該等第一參考偏移量計算一第一參考頻率基準值,該收發器更於複數個第三參考時間點自該網路時間協定伺服器接收複數個第二參考時間封包,各該第二參考時間封包記錄該網路時間協定伺服器傳送該第二參考時間封包之一第四參考時間點,該處理器更將各該第二參考時間封包之該第四參考時間點減去該第三參考時間點以得一第二參考偏移量,該處理器更利用該等第二參考時間點及該等第二參考偏移量計算一第二參考頻率基準值,該收發器更於複數個第五參考時間點自該網路時間協定伺服器接收複數個第三參考時間封包,各該第三參考時間封包記錄該網路時間協定伺服器傳送該第三參考時間封包之一第六參考時間點,該處理器更將各該第三參考時間封包之該第六參考時間點減去該第五參考時間點以得一第三參考偏移量,該處理器更利用該等第五參考時間點及該等第三參考偏移量計算一第三參考頻率基準值,該處理器更計算該第一參考頻率基準值及該第二參考頻率基準值間之一第一差值,該處理器更計算該第二參考頻率基準值及該第三參考頻率基準值間之一第二差值,該處理器更判斷該第一差值及該第二差值皆小於一第二門檻值,該處理器更利用該第一參考頻率基準值、該第二參考頻率基準值及該第三參考頻率基準值決定該頻率基準值。
- 如請求項1所述之頻率校正裝置,其中該處理器係利用該等第一時間點、該等偏移量及一線性規劃法計算該頻率偏移值。
- 如請求項1所述之頻率校正裝置,其中各該時間封包對應至一往返時間(Round-Trip Time;RTT),該處理器根據該等往返時間決定該子集合。
- 如請求項1所述之頻率校正裝置,其中各該時間封包對應至一往返時間,該處理器計算該等往返時間之一平均時間,該子集合所包含之該等 時間封包之該等往返時間小於該平均時間。
- 一種頻率校正方法,適用於一電子裝置,該電子裝置包含一震盪器,該震盪器具有一工作頻率,該頻率校正方法包含下列步驟:(a)於複數個第一時間點自一網路時間協定伺服器接收複數時間封包,各該時間封包記錄該網路時間協定伺服器傳送該時間封包之一第二時間點;(b)針對該等時間封包之一子集合進行以下步驟:對該子集合所包含之各該時間封包,將該第二時間點減去該第一時間點以得一偏移量;(c)利用該子集合所包含之該等時間封包之該等第一時間點及該等偏移量計算一頻率偏移值;(d)計算該頻率偏移值與一頻率基準值間之一差值;(e)判斷該差值之一絕對值大於一第一門檻值;以及(f)於判斷該絕對值大於該第一門檻值後,因應地將該工作頻率調整至一初始頻率。
- 如請求項7所述之頻率校正方法,更包含下列步驟:於複數個第一參考時間點自該網路時間協定伺服器接收複數個參考時間封包,各該參考時間封包記錄該網路時間協定伺服器傳送該參考時間封包之一第二參考時間點;將各該參考時間封包之該第二參考時間點減去該第一參考時間點以得一參考偏移量;以及利用該等第一參考時間點及該等參考偏移量計算該頻率基準值。
- 如請求項7所述之頻率校正方法,更包含下列步驟:於複數個第一參考時間點自該網路時間協定伺服器接收複數個第 一參考時間封包,各該第一參考時間封包記錄該網路時間協定伺服器傳送該第一參考時間封包之一第二參考時間點;將各該第一參考時間封包之該第二參考時間點減去該第一參考時間點以得一第一參考偏移量;利用該等第一參考時間點及該等第一參考偏移量計算一第一參考頻率基準值;於複數個第三參考時間點自該網路時間協定伺服器接收複數個第二參考時間封包,各該第二參考時間封包記錄該網路時間協定伺服器傳送該第二參考時間封包之一第四參考時間點;將各該第二參考時間封包之該第四參考時間點減去該第三參考時間點以得一第二參考偏移量;利用該等第二參考時間點及該等第二參考偏移量計算一第二參考頻率基準值;於複數個第五參考時間點自該網路時間協定伺服器接收複數個第三參考時間封包,各該第三參考時間封包記錄該網路時間協定伺服器傳送該第三參考時間封包之一第六參考時間點;將各該第三參考時間封包之該第六參考時間點減去該第五參考時間點以得一第三參考偏移量;利用該等第五參考時間點及該等第三參考偏移量計算一第三參考頻率基準值;計算該第一參考頻率基準值及該第二參考頻率基準值間之一第一差值;計算該第二參考頻率基準值及該第三參考頻率基準值間之一第二差值; 判斷該第一差值及該第二差值皆小於一第二門檻值;以及利用該第一參考頻率基準值、該第二參考頻率基準值及該第三參考頻率基準值決定該頻率基準值。
- 如請求項7所述之頻率校正方法,其中該步驟(c)係利用該等第一時間點、該等偏移量及一線性規劃法計算該頻率偏移值。
- 如請求項7所述之頻率校正方法,其中各該時間封包對應至一往返時間,該頻率校正方法更包含下列步驟:根據該等往返時間決定該子集合。
- 如請求項7所述之頻率校正方法,其中各該時間封包對應至一往返時間,該處理器計算該等往返時間之一平均時間,該子集合所包含之該等時間封包之該等往返時間小於該平均時間。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105103111A TWI618432B (zh) | 2016-02-01 | 2016-02-01 | 頻率校正裝置及方法 |
CN201610120787.4A CN107027167A (zh) | 2016-02-01 | 2016-03-03 | 频率校正装置及方法 |
US15/082,553 US10069584B2 (en) | 2016-02-01 | 2016-03-28 | Frequency calibration apparatus and method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105103111A TWI618432B (zh) | 2016-02-01 | 2016-02-01 | 頻率校正裝置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201729628A TW201729628A (zh) | 2017-08-16 |
TWI618432B true TWI618432B (zh) | 2018-03-11 |
Family
ID=59387691
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105103111A TWI618432B (zh) | 2016-02-01 | 2016-02-01 | 頻率校正裝置及方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10069584B2 (zh) |
CN (1) | CN107027167A (zh) |
TW (1) | TWI618432B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110876178B (zh) * | 2018-08-31 | 2023-05-23 | 展讯通信(上海)有限公司 | 32k时钟的校准方法及装置 |
US10602402B1 (en) * | 2019-08-28 | 2020-03-24 | Ambit Microsystems (Shanghai) Ltd. | Method and system for adjusting packet length and mobile device using the method |
US11848749B1 (en) * | 2022-03-31 | 2023-12-19 | Meta Platforms, Inc. | Systems and methods for smooth transitions between time servers |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201115904A (en) * | 2009-07-30 | 2011-05-01 | Sumitomo Electric Industries | Receiving section, station side device and frequency correction method for clock/data regeneration circuit |
US8301181B2 (en) * | 2007-11-23 | 2012-10-30 | Ubiquisys Limited | Oscillator calibration |
CN103945521A (zh) * | 2014-04-03 | 2014-07-23 | 京信通信技术(广州)有限公司 | 一种校准基站晶振频率的方法及装置 |
TW201536078A (zh) * | 2014-03-10 | 2015-09-16 | Hon Hai Prec Ind Co Ltd | 家庭基站及其校正頻率的方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7733919B2 (en) * | 2004-07-12 | 2010-06-08 | General Instrument Corporation | Method and apparatus for processing transport stream packets to compensate for jitter |
CN102006128B (zh) * | 2010-11-01 | 2014-02-26 | 华为技术有限公司 | 终端频率偏移检测方法、装置及系统 |
EP2734904B1 (en) * | 2011-07-20 | 2018-03-07 | Aviat Networks, Inc. | Systems and methods of network synchronization |
WO2014037684A1 (en) | 2012-09-04 | 2014-03-13 | Khalifa University of Science, Technology, and Research | Methods and devices for clock synchronization |
US8873589B2 (en) * | 2012-09-04 | 2014-10-28 | Khalifa University Of Science, Technology And Research | Methods and devices for clock synchronization |
CN104270217B (zh) * | 2014-09-19 | 2018-09-14 | 国家电网公司 | 一种实现增强时间同步过程中链路延时容错性的方法 |
-
2016
- 2016-02-01 TW TW105103111A patent/TWI618432B/zh active
- 2016-03-03 CN CN201610120787.4A patent/CN107027167A/zh active Pending
- 2016-03-28 US US15/082,553 patent/US10069584B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8301181B2 (en) * | 2007-11-23 | 2012-10-30 | Ubiquisys Limited | Oscillator calibration |
TW201115904A (en) * | 2009-07-30 | 2011-05-01 | Sumitomo Electric Industries | Receiving section, station side device and frequency correction method for clock/data regeneration circuit |
TW201536078A (zh) * | 2014-03-10 | 2015-09-16 | Hon Hai Prec Ind Co Ltd | 家庭基站及其校正頻率的方法 |
CN103945521A (zh) * | 2014-04-03 | 2014-07-23 | 京信通信技术(广州)有限公司 | 一种校准基站晶振频率的方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
US20170222744A1 (en) | 2017-08-03 |
TW201729628A (zh) | 2017-08-16 |
US10069584B2 (en) | 2018-09-04 |
CN107027167A (zh) | 2017-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8370675B2 (en) | Precise clock synchronization | |
US9671822B2 (en) | Method and devices for time transfer using end-to-end transparent clocks | |
US8451867B2 (en) | Network time protocol precision timestamping service | |
US7839897B2 (en) | Methods and apparatus for unidirectional timing message transport over packet networks | |
US11316605B2 (en) | Method, device, and computer program for improving synchronization of clocks in devices linked according to a daisy-chain topology | |
US11965971B2 (en) | Systems for timestamping events on edge devices | |
US8644350B2 (en) | Packet-based timing measurement | |
US11349587B2 (en) | Generating a timestamp | |
EP3163787B1 (en) | Method and device for compensating time stamp of clock | |
TWI618432B (zh) | 頻率校正裝置及方法 | |
WO2017054554A1 (zh) | 一种时钟同步方法、装置及通信设备 | |
US20220269223A1 (en) | Wireless time servicing method, device, and system | |
CN110800246A (zh) | 通信系统、主装置及从装置 | |
EP4044466A1 (en) | Synchronization method and device | |
CN114157381A (zh) | 一种面向网络时延抖动的时延估计周期动态调整方法 | |
CN103532693A (zh) | 一种时间同步装置和方法 | |
US20130132554A1 (en) | Method and device for processing data on a connection between two nodes of a communication network | |
US11853116B2 (en) | Clock error-bound tracker | |
CN114615736A (zh) | 一种时间同步网络装置及方法 | |
JP2009199139A (ja) | パケット監視装置 | |
WO2016092243A1 (en) | Method and devices for time transfer using end to end transparent clocks | |
US10784976B2 (en) | Nanosecond accuracy of timestamping by leveraging alignment marker and method for producing the same | |
US20170117980A1 (en) | Time synchronization for network device | |
CN114035740B (zh) | 一种时钟晶振同步的方法、装置及系统 | |
JP7258261B2 (ja) | ネットワークトランスレータおよびデバイストランスレータ |