TWI615807B - 用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及系統 - Google Patents

用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及系統 Download PDF

Info

Publication number
TWI615807B
TWI615807B TW102142056A TW102142056A TWI615807B TW I615807 B TWI615807 B TW I615807B TW 102142056 A TW102142056 A TW 102142056A TW 102142056 A TW102142056 A TW 102142056A TW I615807 B TWI615807 B TW I615807B
Authority
TW
Taiwan
Prior art keywords
block
rendering
primitives
stage
depth
Prior art date
Application number
TW102142056A
Other languages
English (en)
Other versions
TW201428683A (zh
Inventor
湯姆斯A 皮阿薩
比莫 波達
彼得L 多伊爾
Original Assignee
英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾公司 filed Critical 英特爾公司
Publication of TW201428683A publication Critical patent/TW201428683A/zh
Application granted granted Critical
Publication of TWI615807B publication Critical patent/TWI615807B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/005General purpose rendering architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/10Geometric effects
    • G06T15/40Hidden part removal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Graphics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Image Generation (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

根據本發明之一些實施例,可藉由執行深度測試且記錄關於輸入幾何物件之粒度的結果而改良像素輸送量。輸入幾何物件為由基元表示之描繪內的任何物件,諸如,輸入三角形清單內之三角形,或輸入圖塊清單內之圖塊。

Description

用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及 系統
本發明係有關於用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及系統。
發明背景
本發明大體上係關於圖形處理(graphics processing)。
在圖形處理中,效能很大程度上依據像素計算輸送量及/或記憶體頻寬限制(尤其是在低功率消耗裝置中)。
因此,已開發許多技術以縮減需要執行之像素計算(尤其是對在最終描繪中歸因於其他場景物件之阻擋而最終為不可視的像素)的量。舉例來說,早期深度或Z剔除首先執行針對一像素之阻擋或深度測試,且接著僅在該像素為可視時計算該像素。在延遲渲染中,執行渲染階段(rendering pass)之應用程式實際上僅執行深度測試以查看像素是否為可視的。此深度測試渲染階段引起深度緩衝器被填入有第二次渲染階段中使用之資訊,在第二次渲染階 段中,僅計算最終可視像素。
在以區塊為基礎之延遲渲染(tile-based deferred rendering)中,將一場景影像劃分成若干矩形區塊區域且按區塊區域遞增地渲染。相對於記憶體快取能力來設定區塊區域之大小,使得可在快取記憶體內含有用於區塊區域之色彩及深度緩衝器。
雖然此等技術已引起改良,但需要縮減圖形處理引擎中之幾何處理的像素計算負擔及不必要重複。
依據本發明之一實施例,係特定提出一種用於圖形處理之電腦實施方法,其包含:對一圖形處理器中之一輸入幾何物件的粒度執行深度測試。
12、14、16、18、20、22、24、26、28、30、32‧‧‧方塊
300‧‧‧系統
302‧‧‧平台
305‧‧‧晶片組
310‧‧‧處理器
312‧‧‧記憶體
314‧‧‧儲存體
315‧‧‧圖形子系統
316‧‧‧軟體應用程式
318‧‧‧無線電
320、404‧‧‧顯示器
322‧‧‧使用者介面
330‧‧‧內容服務裝置
340‧‧‧內容遞送裝置
350‧‧‧導覽控制器
360‧‧‧網路
400‧‧‧小外觀尺寸裝置
402‧‧‧外殼
406‧‧‧輸入/輸出(I/O)裝置
408‧‧‧天線
412‧‧‧導覽特徵
關於以下諸圖來描述一些實施例:圖1為根據本發明之一實施例的用於以區塊為基礎之延遲渲染序列的流程圖;圖2為根據本發明之另一實施例的用於延遲渲染深度階段序列之流程圖;圖3為根據本發明之一實施例的用於另一以區塊為基礎之延遲渲染處理序的流程圖;圖4為本發明之一實施例的示意性描繪;以及圖5為本發明之一實施例的前正視圖。
較佳實施例之詳細說明
根據本發明之一些實施例,可藉由執行深度測試且記錄關於輸入幾何物件之粒度的結果而改良像素輸送量。輸入幾何物件為由基元表示之描繪內的任何物件,諸如,輸入三角形清單內之三角形,或輸入圖塊清單內之圖塊。
在一些實施例中,可縮減冗餘幾何處理,且可在初始渲染階段次期間執行可視度測試。接著,可將此等測試之結果記錄於記憶體緩衝器中以消除在後續的渲染階段期間對彼輸入幾何物件進行不必要重新處理。
在一些實施例中,可藉由增強幾何管線以攜載使來自個別輸入幾何物件之結果分隔以及使繪製命令內之個別執行個體分隔的標記而支援每物件之可視度結果。
在一些實施例中可記錄兩種不同類型之可視度資訊。首先,可記錄關於所剔除之物件的資訊。物件被視為由管線剔除,例如,歸因於剪輯簡單式拒絕(clip trivial reject)、背面剔除(backface culling)或任何其他原因。因此,在一些實施例中可記錄物件被認為被剔除之資訊。
在其他實施例中,亦可記錄物件未被剔除但與最終渲染不相關之資訊。作為一實例,物件可未被剔除,但其可未通過早期深度測試,且因此將不產生任何像素以供渲染。另外,未被阻擋之物件仍可不產生任何輸出。一實例將為不覆蓋任何樣本之極小條狀三角形。即使條形三角形可未被完全地阻擋,其亦將未必出現於最終描繪中。
雖然可使用任何可視度測試,但在本發明之一些 實施例中,最初可基於每輸入幾何物件而計算結果。若物件關於一些所要準則為可視的,則將可視度結果記錄為可視的。因此,可將特定位元指派至被認為可視之所有彼等基元。
接著可應用一演算法以針對一些極典型條件來壓縮可視度測試結果。此類典型條件之實例包括完全可視或完全不可視物件之長期運轉,或基元命令內之整個執行個體在其他狀況下為完全地可視或完全地不可視的狀況。接著,可將經壓縮串流寫入至記憶體緩衝器。
隨後,可由管線內之頂點獲取級(vertex fetch stage)輸入剔除及/或阻擋記錄緩衝器以供在渲染階段期間使用。以一些例外狀況為條件,由頂點獲取級跳過由至少一緩衝器標記為「不可視」之物件或執行個體。因為可視度資訊特定於頂點獲取輸入物件及執行個體,所以可支援除了簡單頂點著色器或像素著色器工作負載以外之鑲嵌式及幾何著色。
根據一些實施例,可藉由添加針對以區塊為基礎之延遲渲染及/或延遲渲染深度階段的支援而擴增延遲渲染系統能力。在兩種狀況下,在初始渲染階段期間記錄用於圖框之命令串流以供在後續的渲染階段中使用,如(例如)圖1之20所指示。在圖1所展示之實施例中,描繪以區塊為基礎之延遲渲染的實施例。因此,最初,應用程式提交待渲染之圖框,如方塊12所指示。在第一區塊矩形(區塊[0])之渲染期間,如方塊14所指示,記錄關於其他區塊矩形中 每一者中之輸入幾何物件之可視度的資訊,如方塊16所指示。接著,在方塊18處渲染彼等區塊期間使用方塊16處所記錄之資訊(區塊(i)資料)。因此,可在方塊18處之渲染期間跳過特定區塊矩形內被偵測為不可視之輸入幾何物件。
可針對區塊[1...N]將可視度資訊記錄僅一次,同時渲染區塊[0]。因此,在一些實施例中可針對區塊[1...N]來僅執行及記錄經設置產生之二維剔除測試。在渲染區塊之後,菱形22處之檢查判定是否已渲染所有區塊,且若否,則遞增變數i以取得下一區塊以供渲染。一旦已渲染所有區塊,就可重設經記錄資料緩衝器,此被指示為26。
根據圖2所展示之延遲渲染深度階段的實施例,應用程式提交圖框(如12所指示)且在20處記錄圖框命令,如先前所描述。延遲渲染深度階段首先藉由產生深度緩衝器以供在後續色彩渲染階段中使用而遍及所關注之整個圖框來執行僅深度渲染階段,如方塊28所指示。在初始的僅深度階段期間,在方塊30處記錄用於所有經提交幾何物件之阻擋(後期-早期-Z)可視度資訊。若需要單一完整圖框色彩渲染,則使用經記錄完整圖框阻擋可視度資訊以發送至完整圖框色彩渲染方塊32,且使用經記錄完整圖框阻擋可視度資訊以跳過未倖免於早期Z或以其他方式被剔除之物件。
最終,若將使用以區塊為基礎之延遲渲染以執行完整渲染(如圖3所指示),則在僅深度階段期間記錄用於所 有區塊之剔除資訊,如方塊16所指示。對於每一後續區塊渲染階段,使用在30處之完整圖框阻擋資訊及來自方塊16之區塊特定剔除資訊兩者以跳過在渲染方塊18處被視為不可視之物件。序列係在其他方面與圖1之序列相同。
可以軟體、韌體及/或硬體來實施圖1至圖3之序列。在軟體及/或韌體實施例中,序列可由儲存於諸如磁性儲存體、半導體儲存體或光學儲存體之一或多個非暫時性電腦可讀媒體中的電腦執行指令實施。舉例來說,在一實施例中,該儲存體可為圖形處理單元之部分,或耦接至圖形處理單元。
圖4說明系統300之實施例。在實施例中,系統300可為媒體系統,但系統300不限於此上下文。舉例來說,系統300可併入至以下各者中:個人電腦(PC)、膝上型電腦、超級膝上型電腦、平板電腦、觸控板、攜帶型電腦、手持型電腦、掌上型電腦、個人數位助理(PDA)、蜂巢式電話、組合蜂巢式電話/PDA、電視、智慧型裝置(例如,智慧型手機、智慧型平板電腦或智慧型電視)、行動網際網路裝置(MID)、傳訊裝置、資料通信裝置等等。
在實施例中,系統300包含耦接至顯示器320之平台302。平台302可自諸如內容服務裝置330或內容遞送裝置340或其他相似內容來源之內容裝置接收內容。包含一或多個導覽特徵之導覽控制器350可用以與(例如)平台302及/或顯示器320互動。下文更詳細地描述此等組件中每一者。
在實施例中,平台302可包含晶片組305、處理器310、記憶體312、儲存體314、圖形子系統315、應用程式316及/或無線電318之任何組合。晶片組305可提供處理器310、記憶體312、儲存體314、圖形子系統315、應用程式316及/或無線電318之間的相互通信。舉例來說,晶片組305可包括能夠提供與儲存體314之相互通信的儲存配接器(未描繪)。
處理器310可被實施為複雜指令集電腦(Complex Instruction Set Computer,CISC)或精簡指令集電腦(Reduced Instruction Set Computer,RISC)處理器、x86指令集相容處理器、多核心,或任何其他微處理器或中央處理單元(CPU)。在實施例中,處理器310可包含雙核心處理器、雙核心行動處理器等等。
記憶體312可被實施為依電性記憶體裝置,諸如但不限於,隨機存取記憶體(Random Access Memory,RAM)、動態隨機存取記憶體(Dynamic Random Access Memory,DRAM),或靜態RAM(Static RAM,SRAM)。
儲存體314可被實施為非依電性儲存裝置,諸如但不限於,磁碟機、光碟機、磁帶機、內部儲存裝置、附接型儲存裝置、快閃記憶體、電池後備型SDRAM(同步DRAM),及/或網路可存取儲存裝置。在實施例中,舉例來說,儲存體314可包含用以在包括多個硬碟機時增加針對有價值之數位媒體之儲存效能增強型保護的技術。
圖形子系統315可執行諸如靜態或視訊之影像 的處理以供顯示。舉例來說,圖形子系統315可為圖形處理單元(GPU)或視覺處理單元(VPU)。可使用類比或數位介面而以通信方式耦接圖形子系統315及顯示器320。舉例來說,該介面可為高清晰度多媒體介面(High-Definition Multimedia Interface)、DisplayPort、無線HDMI及/或符合無線HD技術中任一者。圖形子系統315可整合至處理器310或晶片組305中。圖形子系統315可為以通信方式耦接至晶片組305之單機卡。
可以各種硬體架構來實施本文所描述之圖形及/或視訊處理技術。舉例來說,圖形及/或視訊功能性可整合於晶片組內。或者,可使用離散圖形及/或視訊處理器。作為又一實施例,圖形及/或視訊功能可由包括多核心處理器之一般用途處理器實施。在一另外實施例中,該等功能可實施於消費型電子裝置中。
無線電318可包括能夠使用各種合適無線通信技術來傳輸及接收信號之一或多個無線電。此類技術可涉及橫越一或多個無線網路之通信。例示性無線網路包括(但不限於)無線區域網路(WLAN)、無線個人區域網路(WPAN)、無線都會區域網路(WMAN)、蜂巢式網路,及衛星網路。在橫越此類網路而通信時,無線電318可根據呈任何版本之一或多種適用標準而操作。
在實施例中,顯示器320可包含任何電視類型監視器或顯示器。舉例來說,顯示器320可包含電腦顯示螢幕、觸控螢幕顯示器、視訊監視器、類電視裝置,及/或電 視。顯示器320可為數位的及/或類比的。在實施例中,顯示器320可為全像顯示器。又,顯示器320可為可接收視覺投影之透明表面。此類投影可輸送各種形式之資訊、影像及/或物件。舉例來說,此類投影可為用於行動擴增實境(mobile augmented reality,MAR)應用程式之視覺覆疊。在一或多個軟體應用程式316之控制下,平台302可將使用者介面322顯示於顯示器320上。
在實施例中,內容服務裝置330可由任何國家、國際及/或獨立服務代管,且因此可由平台302經由(例如)網際網路而存取。內容服務裝置330可耦接至平台302及/或顯示器320。平台302及/或內容服務裝置330可耦接至網路360以向及自網路360傳達(例如,發送及/或接收)媒體資訊。內容遞送裝置340亦可耦接至平台302及/或顯示器320。
在實施例中,內容服務裝置330可包含能夠遞送數位資訊及/或內容之有線電視盒、個人電腦、網路、電話、具備網際網路功能之裝置或器具,及能夠經由網路360或直接地在內容提供者與平台302及/或顯示器320之間單向地或雙向地傳達內容之任何其他相似裝置。應瞭解,可經由網路360而向及自系統300中之組件中任一者及內容提供者單向地及/或雙向地傳達內容。內容之實例可包括任何媒體資訊,包括(例如)視訊、音樂、醫療及遊戲資訊等等。
內容服務裝置330接收諸如有線電視廣播節目之內容,包括媒體資訊、數位資訊及/或其他內容。內容提 供者之實例可包括任何有線電視或衛星電視,或無線電或網際網路內容提供者。所提供實例不意欲限制本發明之實施例。
在實施例中,平台302可自具有一或多個導覽特徵之導覽控制器350接收控制信號。舉例來說,控制器350之導覽特徵可用以與使用者介面322互動。在實施例中,導覽控制器350可為指標裝置,其可為允許使用者將空間(例如,連續且多維)資料輸入至電腦中之電腦硬體組件(尤其是人性化介面裝置(human interface device))。諸如圖形使用者介面(GUI)以及電視及監視器之許多系統允許使用者使用實體示意動作來控制資料且將資料提供至電腦或電視。
可在顯示器(例如,顯示器320)上藉由顯示於該顯示器上之指標、游標、聚焦環或其他視覺指示符的移動而回應控制器350之導覽特徵的移動。舉例來說,在軟體應用程式316之控制下,可將位於導覽控制器350上之導覽特徵映射至顯示於(例如)使用者介面322上之視覺導覽特徵。在實施例中,控制器350可不為分離組件,而可整合至平台302及/或顯示器320中。然而,實施例不限於本文所展示或描述之元件,或在本文所展示或描述之上下文中不受到限制。
在實施例中,舉例來說,驅動器(未圖示)可包含用以使使用者能夠藉由在啟用時在初始開機之後觸碰按鈕而瞬時地接通及關斷比如電視之平台302的技術。程式邏 輯可允許平台302在該平台「關斷」時將內容串流至媒體轉接器或其他內容服務裝置330或內容遞送裝置340。另外,舉例來說,晶片組305可包含針對5.1環場音效音訊及/或高清晰度7.1環場音效音訊之硬體及/或軟體支援。驅動器可包括用於整合式圖形平台之圖形驅動器。在實施例中,圖形驅動器可包含周邊組件互連(PCI)快速圖形卡。
在各種實施例中,系統300所展示之組件中的任何一或多者可為整合式。舉例來說,平台302及內容服務裝置330可為整合式,或平台302及內容遞送裝置340可為整合式,或平台302、內容服務裝置330及內容遞送裝置340可為整合式。在各種實施例中,平台302及顯示器320可為整合式單元。舉例來說,顯示器320及內容服務裝置330可為整合式,或顯示器320及內容遞送裝置340可為整合式。此等實例不意欲限制本發明。
在各種實施例中,系統300可被實施為無線系統、有線系統,或此兩者之組合。當被實施為無線系統時,系統300可包括適合於經由無線共用媒體而通信之組件及介面,諸如,一或多個天線、傳輸器、接收器、收發器、放大器、濾波器、控制邏輯等等。無線共用媒體之實例可包括無線頻譜之部分,諸如,RF頻譜等等。當被實施為有線系統時,系統300可包括適合於經由有線通信媒體而通信之組件及介面,諸如,輸入/輸出(I/O)配接器、用以將I/O配接器與對應有線通信媒體進行連接之實體連接器、網路介面卡(NIC)、光碟控制器、視訊控制器、音訊控制器等等。 有線通信媒體之實例可包括電線、纜線、金屬引線、印刷電路板(PCB)、後擋板、交換網狀架構、半導體材料、雙絞線、同軸纜線、光纖等等。
平台302可建立一或多個邏輯或實體通道以傳達資訊。該資訊可包括媒體資訊及控制資訊。媒體資訊可指表示意欲用於使用者之內容的任何資料。舉例來說,內容之實例可包括來自如下各者之資料:語音交談、視訊會議、串流視訊、電子郵件訊息、語音郵件訊息、文數字符號、圖形、影像、視訊、文字等等。舉例來說,來自語音交談之資料可為話語資訊、無聲時期、背景雜訊、舒適雜訊、音調等等。控制資訊可指表示意欲用於自動化系統之命令、指令或控制字的任何資料。舉例來說,控制資訊可用以經由系統而路由媒體資訊,或指示節點以預定方式來處理媒體資訊。然而,實施例不限於圖4所展示或描述之元件,或在圖4所展示或描述之上下文中不受到限制。
如上文所描述,可以變化之實體樣式或外觀尺寸來體現系統300。圖5說明小外觀尺寸裝置400之實施例,系統300可體現於小外觀尺寸裝置400中。在實施例中,舉例來說,裝置400可被實施為具有無線能力之行動計算裝置。行動計算裝置可指具有處理系統及行動電源或電力供應器(諸如,一或多個電池)之任何裝置。
如上文所描述,行動計算裝置之實例可包括個人電腦(PC)、膝上型電腦、超級膝上型電腦、平板電腦、觸控板、攜帶型電腦、手持型電腦、掌上型電腦、個人數位 助理(PDA)、蜂巢式電話、組合蜂巢式電話/PDA、電視、智慧型裝置(例如,智慧型手機、智慧型平板電腦或智慧型電視)、行動網際網路裝置(MID)、傳訊裝置、資料通信裝置等等。
行動計算裝置之實例亦可包括經配置以由個人佩戴之電腦,諸如,腕式電腦、手指式電腦、環狀電腦、眼鏡式電腦、皮帶夾式電腦、臂帶式電腦、鞋式電腦、服裝式電腦,及其他可佩戴電腦。在實施例中,舉例來說,行動計算裝置可被實施為能夠執行電腦應用程式以及語音通信及/或資料通信之智慧型手機。儘管可作為實例而運用被實施為智慧型手機之行動計算裝置來描述一些實施例,但可瞭解,亦可使用其他無線行動計算裝置來實施其他實施例。實施例在此上下文中不受到限制。
耦接至處理器310之記憶體312可儲存用於在軟體及/或韌體實施例中實施圖1至圖3所展示之序列的電腦可讀指令。
如圖5所展示,裝置400可包含外殼402、顯示器404、輸入/輸出(I/O)裝置406,及天線408。裝置400亦可包含導覽特徵412。顯示器404可包含用於顯示適於行動計算裝置之資訊的任何合適顯示單元。I/O裝置406可包含用於將資訊輸入至行動計算裝置中之任何合適I/O裝置。用於I/O裝置406之實例可包括文數字鍵盤、數字小鍵盤、觸控板、輸入按鍵、按鈕、開關、搖臂開關、麥克風、揚聲器、語音辨識裝置及軟體等等。亦可藉由麥克風將資訊 輸入至裝置400中。此類資訊可由語音辨識裝置數位化。實施例在此上下文中不受到限制。
可使用硬體元件、軟體元件或此兩者之組合來實施各種實施例。硬體元件之實例可包括處理器、微處理器、電路、電路元件(例如,電晶體、電阻器、電容器、電感器等等)、積體電路、特殊應用積體電路(ASIC)、可規劃邏輯裝置(PLD)、數位信號處理器(DSP)、場可規劃閘陣列(FPGA)、邏輯閘、暫存器、半導體裝置、晶片、微晶片、晶片組等等。軟體之實例可包括軟體組件、程式、應用程式、電腦程式、系統程式、機器程式、作業系統軟體、中介軟體、韌體、軟體模組、常式、次常式、函式、方法、程序、軟體介面、應用程式介面(API)、指令集、計算程式碼、電腦程式碼、程式碼片段、電腦程式碼片段、字組、值、符號,或其任何組合。判定是否使用硬體元件及/或軟體元件來實施一實施例可根據諸如以下各者之任何數目個因素而變化:所要計算速率、功率位準、熱容許度、處理循環預算、輸入資料速率、輸出資料速率、記憶體資源、資料匯流排速度,及其他設計或效能約束。
可以各種硬體架構來實施本文所描述之圖形處理技術。舉例來說,圖形功能性可整合於晶片組內。或者,可使用離散圖形處理器。作為又一實施例,圖形功能可由包括多核心處理器之一般用途處理器實施。
貫穿本說明書對「一實施例」之參考意謂結合該實施例所描述之特定特徵、結構或特性包括於本發明內涵 蓋之至少一實施中。因此,片語「一實施例」或「在一實施例中」之出現未必係指同一實施例。此外,可以除了所說明之特定實施例以外的其他合適形式來實行特定特徵、結構或特性,且本發明之申請專利範圍內可涵蓋所有此類形式。
雖然已關於有限數目個實施例而描述本發明,但熟習此項技術者將瞭解對該等實施例之眾多修改及變化。希望附加申請專利範圍涵蓋屬於本發明之真實精神及範疇的所有此類修改及變化。
12、14、16、18、20、22、24、26‧‧‧方塊

Claims (18)

  1. 一種用於圖形處理之電腦實施方法,其包含:接收要被渲染之一圖框,其中該圖框包括複數個區塊;於一第一階段,在一圖形處理器中,對該圖框之每一個區塊,辨識在該區塊中之可視基元;記錄出自該第一階段之基元之經辨識可視度為區塊特定剔除資訊;於一後續第二階段,在該圖形處理器中,對該整個圖框執行唯深度渲染以產生整個圖框剔除資訊,其中該整個圖框剔除資訊包括對所有該等基元之可視度資訊;以及於一後續區塊渲染階段,使用該整個圖框及該區塊特定剔除資訊兩者以跳過不可視之基元來渲染該區塊。
  2. 如請求項1之方法,其包括使用唯深度渲染結果以防止在該後續區塊渲染階段期間之該等基元的不必要再處理。
  3. 如請求項1之方法,其包括記錄在該基元粒度上之唯深度渲染結果。
  4. 如請求項1之方法,其包括使用區塊式之延遲渲染。
  5. 如請求項1之方法,其包括使用延遲渲染深度階段。
  6. 一種包括一或多個非暫時性電腦可讀媒體之媒體,其儲存指令,該等指令被一處理器執行以施行一序列動作, 該序列動作包含:接收要被渲染之一圖框,其中該圖框包括複數個區塊;於一第一階段,在一圖形處理器中,對該圖框之每一個區塊,辨識該區塊中之可視基元;記錄出自該第一階段之基元之經辨識可視度為區塊特定剔除資訊;於一後續第二階段,在該圖形處理器中,對該整個圖框執行唯深度渲染以產生整個圖框剔除資訊,其中該整個圖框剔除資訊包括對所有該等基元之可視度資訊;以及於一後續區塊渲染階段,使用該整個圖框及該區塊特定剔除資訊兩者以跳過不可視之基元來渲染該區塊。
  7. 如請求項6之媒體,其進一步儲存用以施行一序列動作之指令,該序列動作包括使用唯深度渲染結果以防止在該後續區塊渲染階段期間之該等基元的不必要再處理。
  8. 如請求項6之媒體,其進一步儲存用以施行一序列動作之指令,該序列動作包括記錄在該基元粒度上之唯深度渲染結果。
  9. 如請求項6之媒體,其進一步儲存用以施行一序列動作之指令,該序列動作包括使用區塊式之延遲渲染。
  10. 如請求項6之媒體,其進一步儲存用以施行一序列動作之指令,該序列動作包括使用延遲渲染深度階段。
  11. 一種用於圖形處理之設備,其包含: 一圖形處理器,其接收要被渲染之一圖框,其中該圖框包括複數個區塊,其於一第一階段,對該圖框之每一個區塊,辨識在該區塊中之可視基元;記錄出自該第一階段之基元之經辨識可視度為區塊特定剔除資訊;於一後續第二階段對該整個圖框執行唯深度渲染以產生於該第二階段之整個圖框剔除資訊,其中該整個圖框剔除資訊包括對所有該等基元之可視度資訊;以及於一後續區塊渲染階段,使用該整個圖框及該區塊特定剔除資訊兩者以跳過不可視之基元來渲染該區塊;以及一記憶體,其耦接至該圖形處理器。
  12. 如請求項11之設備,該圖形處理器用以使用唯深度渲染結果以防止在後續區塊渲染階段期間之該等基元的不必要再處理。
  13. 如請求項11之設備,該圖形處理器用以記錄在該基元粒度上之唯深度渲染結果。
  14. 如請求項11之設備,該圖形處理器用以使用區塊式之延遲渲染。
  15. 如請求項11之設備,該圖形處理器用以使用延遲渲染深度階段。
  16. 如請求項11之設備,其包括一作業系統。
  17. 如請求項11之設備,其包括一電池。
  18. 如請求項11之設備,其包括韌體以及用來更新該韌體的一模組。
TW102142056A 2012-11-21 2013-11-19 用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及系統 TWI615807B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/682,967 2012-11-21
US13/682,967 US9741154B2 (en) 2012-11-21 2012-11-21 Recording the results of visibility tests at the input geometry object granularity

Publications (2)

Publication Number Publication Date
TW201428683A TW201428683A (zh) 2014-07-16
TWI615807B true TWI615807B (zh) 2018-02-21

Family

ID=50727498

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102142056A TWI615807B (zh) 2012-11-21 2013-11-19 用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及系統

Country Status (5)

Country Link
US (1) US9741154B2 (zh)
CN (1) CN104737198B (zh)
GB (1) GB2522566B (zh)
TW (1) TWI615807B (zh)
WO (1) WO2014081474A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9754407B2 (en) 2014-08-12 2017-09-05 Nvidia Corporation System, method, and computer program product for shading using a dynamic object-space grid
US9747718B2 (en) * 2014-08-12 2017-08-29 Nvidia Corporation System, method, and computer program product for performing object-space shading
GB2537137B (en) * 2015-04-08 2021-02-17 Advanced Risc Mach Ltd Graphics processing systems
US20170221242A1 (en) * 2016-02-01 2017-08-03 Facebook, Inc. Automatic overdraw reduction before rendering
US10671450B2 (en) 2017-05-02 2020-06-02 Facebook, Inc. Coalescing events framework
US11069019B2 (en) 2017-05-04 2021-07-20 Facebook, Inc. Multi-threaded asynchronous frame processing
US10796478B2 (en) 2018-09-26 2020-10-06 Qualcomm Incorporated Dynamic rendering for foveated rendering

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030025695A1 (en) * 2001-07-24 2003-02-06 Stephen Morphet Three dimensional graphics systems
US7023437B1 (en) * 1998-07-22 2006-04-04 Nvidia Corporation System and method for accelerating graphics processing using a post-geometry data stream during multiple-pass rendering
US20090027383A1 (en) * 2003-11-19 2009-01-29 Lucid Information Technology, Ltd. Computing system parallelizing the operation of multiple graphics processing pipelines (GPPLs) and supporting depth-less based image recomposition

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6646639B1 (en) * 1998-07-22 2003-11-11 Nvidia Corporation Modified method and apparatus for improved occlusion culling in graphics systems
WO2000011603A2 (en) 1998-08-20 2000-03-02 Apple Computer, Inc. Graphics processor with pipeline state storage and retrieval
TW588289B (en) 2002-10-08 2004-05-21 Silicon Integrated Sys Corp 3-D digital image processor and method for visibility processing for use in the same
FI20030072A (fi) * 2003-01-17 2004-07-18 Hybrid Graphics Oy Piiloalueiden poistomenetelmä
US20060082593A1 (en) 2004-10-19 2006-04-20 Microsoft Corporation Method for hardware accelerated anti-aliasing in 3D
GB0425204D0 (en) * 2004-11-15 2004-12-15 Falanx Microsystems As Processing of 3-dimensional graphics
TWI283835B (en) 2005-08-30 2007-07-11 Via Tech Inc An adaptive method and apparatus for generating shadow using shadow volume
US8207975B1 (en) 2006-05-08 2012-06-26 Nvidia Corporation Graphics rendering pipeline that supports early-Z and late-Z virtual machines
KR101349171B1 (ko) 2007-01-17 2014-01-09 삼성전자주식회사 3차원 그래픽 가속기 및 그것의 픽셀 분배 방법
US8203564B2 (en) 2007-02-16 2012-06-19 Qualcomm Incorporated Efficient 2-D and 3-D graphics processing
US8169442B2 (en) 2007-12-27 2012-05-01 Stmicroelectronics S.R.L. Graphic system comprising a fragment graphic module and relative rendering method
GB0810205D0 (en) * 2008-06-04 2008-07-09 Advanced Risc Mach Ltd Graphics processing systems
GB0810311D0 (en) 2008-06-05 2008-07-09 Advanced Risc Mach Ltd Graphics processing systems
TWI474280B (zh) 2010-04-21 2015-02-21 Via Tech Inc 增進繪圖處理單元之總處理量的方法與系統
CN101882323B (zh) * 2010-05-19 2012-06-13 北京航空航天大学 基于高度图的微结构表面全局光照实时绘制方法
US10242481B2 (en) * 2012-03-15 2019-03-26 Qualcomm Incorporated Visibility-based state updates in graphical processing units

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7023437B1 (en) * 1998-07-22 2006-04-04 Nvidia Corporation System and method for accelerating graphics processing using a post-geometry data stream during multiple-pass rendering
US20030025695A1 (en) * 2001-07-24 2003-02-06 Stephen Morphet Three dimensional graphics systems
US20090027383A1 (en) * 2003-11-19 2009-01-29 Lucid Information Technology, Ltd. Computing system parallelizing the operation of multiple graphics processing pipelines (GPPLs) and supporting depth-less based image recomposition

Also Published As

Publication number Publication date
CN104737198A (zh) 2015-06-24
GB201505250D0 (en) 2015-05-13
TW201428683A (zh) 2014-07-16
US20140139512A1 (en) 2014-05-22
GB2522566A (en) 2015-07-29
US9741154B2 (en) 2017-08-22
CN104737198B (zh) 2018-03-27
WO2014081474A1 (en) 2014-05-30
GB2522566B (en) 2020-03-18

Similar Documents

Publication Publication Date Title
TWI596571B (zh) 於中段排序架構中利用訊框對訊框之同調性的技術(三)
JP6676703B2 (ja) 選択的ラスタライゼーション
TWI615807B (zh) 用於記錄在輸入幾何物件粒度上的可視度測試之結果的方法、設備及系統
US20140347363A1 (en) Localized Graphics Processing Based on User Interest
TWI535277B (zh) 用於深度緩衝之方法、設備及系統
TWI619071B (zh) 基於聚焦點判定之解碼視訊圖框的選擇性後處理技術
TW201535316A (zh) 藉由合倂自相鄰圖元之片段以減少著色之技術
US20140002732A1 (en) Method and system for temporal frame interpolation with static regions excluding
TW201403539A (zh) 用於去耦取樣為主描繪管線之低功率質心決定及紋理覆蓋區最佳化
JP2019057320A (ja) 方法、コンピュータプログラム、コンピュータ可読記録媒体および装置
US20130318458A1 (en) Modifying Chrome Based on Ambient Conditions
US9262841B2 (en) Front to back compositing
US9773477B2 (en) Reducing the number of scaling engines used in a display controller to display a plurality of images on a screen
US20150279089A1 (en) Streaming compression anti-aliasing approach to deferred shading
JP5968463B2 (ja) データを別の記憶装置にコピーせずにデータソースによりバッファに格納されたデータを処理するためのポインタのスワッピング
TWI587694B (zh) 固定功能媒體裝置之先佔
US20140043344A1 (en) Techniques for a secure graphics architecture
US8903193B2 (en) Reducing memory bandwidth consumption when executing a program that uses integral images
TW201342299A (zh) 用於隨機柵格化之使用線性邊界的淘汰技術