TWI598289B - 製造高密度奈米線陣列之方法 - Google Patents

製造高密度奈米線陣列之方法 Download PDF

Info

Publication number
TWI598289B
TWI598289B TW104138211A TW104138211A TWI598289B TW I598289 B TWI598289 B TW I598289B TW 104138211 A TW104138211 A TW 104138211A TW 104138211 A TW104138211 A TW 104138211A TW I598289 B TWI598289 B TW I598289B
Authority
TW
Taiwan
Prior art keywords
nanowires
conformal layer
substrate
layer
array
Prior art date
Application number
TW104138211A
Other languages
English (en)
Other versions
TW201711949A (zh
Inventor
布萊戴恩 杜瑞茲
馬丁 克里斯多福 荷蘭德
育佳 楊
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201711949A publication Critical patent/TW201711949A/zh
Application granted granted Critical
Publication of TWI598289B publication Critical patent/TWI598289B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02603Nanowires
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y30/00Nanotechnology for materials or surface science, e.g. nanocomposites
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0676Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Composite Materials (AREA)
  • Thin Film Transistor (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Semiconductor Memories (AREA)
  • Inorganic Chemistry (AREA)

Description

製造高密度奈米線陣列之方法
本揭露係關於一種高密度奈米線陣列。
半導體積體電路產業在過去的數十年中已經歷快速的發展。半導體材料與設計中的技術進步已產生越來越小與越來越複雜的電路。由於關於加工與製造的技術亦經歷技術進步,因此此等材料與設計進步已成為可能。在半導體演進的過程中,功能密度(即,每晶片面積互連裝置的數目)通常在幾何大小(即,可使用製程產生的最小元件(或線))減小時增大。儘管在材料與製造中有進步,然而為了進一步減小幾何大小,一般的平面MOSFET裝置已遇到挑戰。因此,不是基於平面的或包含非平面元件的各種裝置受到關注,例如鰭式FET裝置、垂直FET等。
雖製造基於奈米線/奈米線陣列的非平面裝置(例如,垂直FET)之各種技術通常已足以滿足其預期的目的,但其並非在每一方面中都完全令人滿意。
依據一實施例,本揭露提供一方法,包含:於基板上方形成遮罩層,其中遮罩層包含複數開口;使第一複數奈米線通過複數開口成長;於第一複數奈米線與遮罩層上方形成共形層;平坦化第一複數奈米線上方之共形層以形成由第一複數奈米線與共形層界定的共面之頂部表面;移除共形層之一部分與遮罩層之一部分以暴露基板,其中共形層與遮罩層之該部分位於來自複數奈米線的相鄰之奈米線間;及使第二複數奈米線於暴露出的基板上成長。
在另一實施例中,本揭露提供一方法,包含:使第一複數奈米線通過以 配置於基板上方之遮罩層界定的複數開口而成長;於第一複數奈米線與遮罩層上方形成共形層;移除位於來自第一複數奈米線的相鄰之奈米線間的共形層與遮罩層之一部分以暴露基板;使第二複數奈米線於暴露出的基板上成長;及從基板移除共形層與遮罩層之剩餘部分。
在又一實施例中,本揭露提供一方法,包含:於基板上方形成奈米線之第一陣列;於奈米線之第一陣列上方形成共形層;移除共形層之第一部分以暴露奈米線之第一陣列;移除位於來自奈米線之第一陣列的相鄰之奈米線間的共形層之第二部分以暴露基板;於暴露出的基板上形成奈米線之第二陣列;及從基板移除共形層之剩餘部分。
200‧‧‧奈米線陣列(裝置)
202‧‧‧基板
204‧‧‧遮罩層
206‧‧‧開口
208、218‧‧‧奈米線
208a‧‧‧表面
210‧‧‧共形層
210a‧‧‧表面
210c、210c'‧‧‧對應共形層
212‧‧‧填隙共形層
214、214'‧‧‧合併共形層
自後述詳述說明與附屬圖式,可最佳理解本申請案之各方面。須注意,依據產業之標準實施方式,各種構件並非依比例繪製。實際上,為了清楚討論,可任意增大或減小各種構件之尺寸。
圖1描繪根據各種實施例之製造奈米線陣列的方法。
圖2A描繪根據各種實施例之由圖1的方法製造之奈米線陣列的俯視圖。
圖2B與2C描繪根據各種實施例之關於圖2A的奈米線陣列之橫剖面圖。
圖3A與3B分別描繪根據各種實施例之由圖1的方法製造之奈米線陣列的俯視圖與立體圖。
圖4A與4B分別描繪根據各種實施例之由圖1的方法製造之奈米線陣列的俯視圖與立體圖。
圖5A與5B分別描繪根據各種實施例之由圖1的方法製造之奈米線陣列的俯視圖與立體圖。
圖5C與5D描繪根據各種實施例之關於圖5A與5B的奈米線陣列之橫剖面圖。
圖6A描繪根據各種實施例之由圖1的方法製造之奈米線陣列的俯視圖。
圖6B與6C描繪根據各種實施例之關於圖6A的奈米線陣列之橫剖面圖。
圖7A描繪根據各種實施例之由圖1的方法製造之奈米線陣列的俯視圖。
圖7B與7C描繪根據各種實施例之關於圖7A的奈米線陣列之橫剖面圖。
圖8A與8B分別描繪根據各種實施例的由圖1的方法製造之奈米線陣列的俯視圖與立體圖。
在閱讀下文的詳細描述之後,上文簡要描述的圖式中所揭示的各種構件對於所屬領域中具有通常知識者變得更顯而易見。在各圖式中描繪的構件在兩個或兩個以上的圖之間為共通的情況下,為使描述的清晰化,使用相同的識別符號。
以下揭露之內容提供許多不同的實施例或範例,用於實施本案所提供之主題的不同特徵。元件與配置的特定範例之描述如下,以簡化本揭露。自然,此等僅為範例,並非用於限制本揭露。此外,以下在第二構件上或上方形成第一構件的敘述,可包含形成直接接觸之第一與第二構件的實施例,亦可包含在該第一與第二構件之間形成其他構件,因而該第一與第二構件並未直接接觸的實施例。為了簡化與清晰化,圖中的各種構件可任意以不同比例繪製。
圖1為在一或多個實施例中根據本揭露之各方面建構的製造奈米線陣列200之方法100的流程圖。參考圖1並結合圖2A、2B、2C、3A、3B、4A、4B、5A、5B、5C、5D、6A、6B、6C、7A、7B、7C、8A與8B描述方法100。更確切而言,圖2A、3A、4A、5A、6A、7A與8A為根據一些 實施例藉由方法100形成奈米線陣列200的俯視圖;圖2B、2C、5C、5D、6B、6C、7B、7C與8B為根據一些實施例藉由方法100形成奈米線陣列200的橫剖面圖;圖3B、4B與5B為根據一些實施例藉由方法100形成奈米線陣列200的立體圖。在一些實施例中,根據所揭示的方法100製造之奈米線陣列200可為場效應電晶體(FET)的元件。舉例而言,奈米線陣列可各自形成垂直FET的通道、源極構件及/或汲極構件。應理解,可在方法100之前、期間及/或之後提供其他步驟,且對於方法100的其他實施例,所描述的步驟中的一些可經替換、移除及/或前後移動。
參考圖1、2A、2B與2C,方法100在操作102以提供藉由經圖案化之遮罩層204覆蓋的基板202開始。如同前述,圖2A為陣列200的俯視圖;且圖2B與2C進一步包含陣列200的兩個橫剖面圖,圖2B(AA')與2C(BB')。圖2B表示沿著關於圖2A的線AA'之陣列200的橫剖面圖;且圖2C表示沿著關於圖2A的線BB'之陣列200的橫剖面圖。
仍參考圖2A、2B與2C,在一實施例中,基板202為半導體基板且包含矽。或者,基板包含鍺、矽鍺或其他恰當的半導體材料,例如III/V材料。在另一實施例中,基板202可包含藉由適當的技術(例如,被稱作注氧隔離(SIMOX)的技術)形成之用於隔離的嵌入式介電材料層。在一些實施例中,基板202可為例如絕緣體上覆矽(SOI)等絕緣體上覆半導體。關於遮罩層204,根據一些實施例,經圖案化之遮罩層204可藉由例如SiNx及/或SiOx等介電層形成。經圖案化之遮罩層204可藉由使用各種沉積製程(例如,物理氣相沉積(PVD)製程、化學氣相沉積(CVD)製程及/或原子層沉積(ALD)製程)中的任一者來形成,後續接著圖案化製程以形成開口206。在當前實施例中,延伸穿過遮罩層204的開口206,可藉由使用適合形成穿過遮罩層之開口的各種方法中的一者形成,該開口具有良好控制的大小(例如,直徑)與位置。舉例而言,開口206可藉由使用電子束微影(EBL)、奈米印刷微影、光學微影與反應性離子蝕刻(RIE)及/或濕式化學蝕刻方法形成。在圖 2A的當前實施例中,經圖案化之遮罩層204包含開口206的陣列且此陣列具有第一密度,例如每基板12個奈米線。
儘管如圖2A中所說明,開口206中的每一者具有曲線形狀(例如,圓形),但開口206可具有各種形狀(例如,正方形、多邊形、三角形等)中的任一者。由於開口206中的每一者經描述為圓形,因此每一開口206可具有直徑D1。在一些實施例中,直徑D1的範圍可位於約15奈米至約100奈米之間。
現參考圖1、3A與3B,方法100前進到操作104,其中通過開口206形成第一複數奈米線208。如同前述,圖3A為陣列200的俯視圖;且圖3B進一步包含陣列200的立體圖。根據一些實施例,奈米線208可由與基板202的材料相同或與基板202的材料不同之材料形成。在一範例中,奈米線208可由III/V或II-VI複合材料(例如,InAs、GaAs、InP、GaN等)形成,而基板的材料由矽形成。在另一範例中,奈米線208可由矽形成,而基板的材料亦由矽形成。因此,奈米線208可包含各種材料(例如矽、鍺、InAs、InP、GaAs、GaSb、InSb、GaP、InGaAs、InGaP、及/或其等之組合)中的至少一者。在一特定實施例中,通過開口206形成奈米線208可包含選擇性區域成長金屬有機化學氣相沉積(SAG-MOCVD)或金屬有機氣相磊晶(SAG-MOVPE)。在其他實施例中,形成奈米線208可包含各種沉積方法(例如,CVD、MOCVD)中的任一者且保持在本揭露之範圍內。在一實施例中,由於奈米線208係在開口206之後形成於遮罩層204中,因此奈米線208可包含曲線橫截面(即,圓形形狀)且此種曲線奈米線208可包含與直徑D1大致相同的直徑。此外,在一些實施例中,奈米線208中的每一者可包含個別的高度,其中平均高度的範圍位於約數百奈米(例如,200奈米)至約數十微米(例如,10微米)之間。
現在參考圖1、4A與4B,方法100前進到操作106,其中在第一複數奈米線208與經圖案化之遮罩層204上方形成共形層210。如同前述,圖 4A為陣列200的俯視圖;且圖4B進一步包含陣列200的立體圖。如圖所示,共形層210具有實質上均一的厚度。可根據各種參數(例如,形成的奈米線208的密度、形成的奈米線208的直徑等)選擇此種厚度,將在下文中關於圖5A描述該參數。在圖4B所說明之實施例中,共形層210覆蓋遮罩層204的一部分且沿著奈米線208中之每一者的側壁延伸。因此,為了清楚起見,共形層210可包含多個部分(或段)。舉例而言,沿著奈米線208的側壁延伸之共形層210的部分被稱作對應共形層210c;與遮罩層204接觸且位於相鄰的奈米線/對應共形層之間的空間之共形層210的部分被稱作填隙共形層212。在一些實施例中,共形層210可由具有與奈米線208不同的蝕刻選擇性之各種材料(例如,非晶矽、SiOx、SiNx等)中的任一者形成。確切而言,共形層210的形成可包含使用原子層沉積(ALD)、電漿增強化學氣相沉積(PECVD)及/或各種沉積方法中的任一者,同時保持在本揭露之範圍內。此外,在一些實施例中,共形層210可包含實質上均一的厚度「h1」,其範圍位於約20奈米至約50奈米之間。
方法100繼續到操作108,如圖5A與5B中所說明,將奈米線208中之每一者與每一奈米線之對應共形層210c的頂部表面平坦化。在一些實施例中,平坦化可包含使用化學機械研磨/平坦化製程。圖5A與5B分別說明平坦化後之裝置200的俯視圖與立體圖之範例。另外,圖5C說明沿著線AA'的裝置200之橫剖面圖的範例,圖5D說明沿著關於圖5A與5B之線BB'的裝置200之橫剖面圖的範例。
參考圖5A,如圖所示,每一奈米線208的側壁可由對應共形層210c包裹,此外,每一相鄰之奈米線208的對應共形層210c實質上相鄰。在圖5A所說明之範例中,每一奈米線208的對應共形層210c形成為圓形形狀,且每一對應共形層210c與相鄰之對應共形層中的每一者觸碰(或物理上接觸)。在一些實施例中,每一奈米線208的對應共形層210c可形成為曲線形狀(即,圓形形狀),且每一對應共形層210c可在一個以上的點處與相鄰之 對應共形層中的每一者接觸(例如,相鄰之對應共形層可部分合併)。無論對應共形層210c的實施例,填隙共形層212可形成於多個相鄰的奈米線/對應共形層之間。在圖5A與5B所說明之實施例中,填隙共形層212由四個相鄰之奈米線/對應共形層環繞/界定。現在參考圖5C與5D,如同前述,由於每一對應共形層210c與至少一個相鄰之對應共形層接觸,因此可形成合併共形層214。
仍參考圖1、5B、5C與5D,在操作108的平坦化製程之後,由奈米線208與對應共形層210c形成共面的表面210a/208a。因此,奈米線208中的每一者以及合併共形層214具有實質上類似的高度「h2」(如圖5C中所說明)。
現在參考圖1、6A、6B與6C,方法100前進到操作110,藉由選擇性蝕刻製程601使共形層210的一部分凹陷。如圖6B中所說明,在將選擇性蝕刻製程601應用於奈米線208、對應共形層210c與填隙共形層212之後,奈米線208保持完好,此係歸因於其與共形層210不同的蝕刻選擇性。
亦即,在操作110期間,將對應共形層210c的上部部分蝕刻/移除(如圖6B中所說明),將填隙共形層212與對應之被覆蓋的遮罩層204蝕刻/移除(如圖6C中所說明)。因此,暴露出奈米線208的頂部表面,且形成對應共形層210c'的剩餘部分。另外,位於相鄰之合併共形層214/214'當中之基板202的部分在執行操作110後暴露。在一些實施例中,發生在操作110期間的選擇性蝕刻製程601包含乾蝕刻製程(例如,電漿輔助乾蝕刻)。在其他實施例中,選擇性蝕刻製程601可包含乾蝕刻製程、濕蝕刻製程及/或其等之組合。
現在參考圖1、7A、7B與7C,方法100前進到操作112,其中在相鄰之合併共形層214/214'當中形成第二複數奈米線218。在一些實施例中,第二複數奈米線218中的每一者可由基板202形成,且更確切而言,位於多個相鄰剩餘的對應共形層210c'之間的空間中,填隙共形層212慣常位於此處 (如圖7C中所說明)。因此,合併共形層214/214'與剩餘的對應共形層210c'可形成用於形成第二複數奈米線218的經圖案化之遮罩層。
根據一些實施例,奈米線218可由與第一複數奈米線208及基板202的材料相同或與第一複數奈米線208及基板202的材料不同之材料形成。因此,奈米線218可包含各種材料(例如矽、鍺、InAs、InP、GaAs、GaSb、InSb、GaP、InGaAs、InGaP及/或其等之組合)中的至少一者。在一特定實施例中,在相鄰之合併共形層214/214'當中形成奈米線218可包含選擇性區域成長金屬有機化學氣相沉積(SAG-MOCVD)或金屬有機氣相磊晶(SAG-MOVPE)。在其他實施例中,形成奈米線218可包含各種沉積方法(例如,CVD、MOCVD)中的任一者且仍保持在本揭露之範圍內。
現在參考圖1、8A與8B,方法100前進到操作114,移除剩餘的共形層210c'與遮罩層204。在一些實施例中,剩餘共形層與遮罩層的移除可包含使用濕蝕刻製程及/或乾蝕刻製程。如圖8A與8B中所說明,在從基板202移除剩餘共形層210c'與遮罩層204後,第一複數奈米線208與第二複數奈米線218形成奈米線的新陣列且此種奈米線的新陣列可具有第二密度之奈米線(例如,每基板24條奈米線)(即,第一密度的兩倍)。因此,藉由使用所揭示之方法的實施例,可形成較高密度之奈米線。
通常,需要一或多個圖案化製程來提高奈米線陣列的密度。在此類典型的製程期間,可能出現若干問題。舉例而言,可能出現在陣列當中的奈米線中的任兩者或兩者以上之間的橋接,可能出現對奈米線之表面造成的損害等。相比之下,藉由使用當前揭示內容的實施例,藉由使用第一經圖案化之遮罩層形成奈米線之第一陣列,且將犧牲層(例如,共形層)形成於陣列之奈米線的側壁上方。此種犧牲層可實質上形成嵌入(交叉)於第一經圖案化之遮罩層內的第二經圖案化之遮罩層。此後,藉由使用第二經圖案化之遮罩層,形成奈米線之第二陣列。因此,較高密度的奈米線陣列可連同奈米線的第一與第二陣列一起形成。
揭示製造奈米線陣列之方法的各種實施例。在一實施例中,該方法包含:於基板上方形成遮罩層,其中遮罩層包含複數開口;使第一複數奈米線通過複數開口成長;於第一複數奈米線與遮罩層上方形成共形層;平坦化第一複數奈米線上方之共形層以形成由第一複數奈米線與共形層界定的共面之頂部表面;移除共形層之一部分與遮罩層之一部分以暴露基板,其中共形層與遮罩層之該部分位於來自複數奈米線的相鄰之奈米線間;及使第二複數奈米線於暴露出的基板上成長。
在另一實施例中,該方法包含:使第一複數奈米線通過以配置於基板上方之遮罩層界定的複數開口而成長;於第一複數奈米線與遮罩層上方形成共形層;移除位於來自第一複數奈米線的相鄰之奈米線間的共形層與遮罩層之一部分以暴露基板;使第二複數奈米線於暴露出的基板上成長;及從基板移除共形層與遮罩層之剩餘部分。
在又一實施例中,該方法包含:於基板上方形成奈米線之第一陣列;於奈米線之第一陣列上方形成共形層;移除共形層之第一部分以暴露奈米線之第一陣列;移除位於來自奈米線之第一陣列的相鄰之奈米線間的共形層之第二部分以暴露基板;於暴露出的基板上形成奈米線之第二陣列;及從基板移除共形層之剩餘部分。
前文已概述了若干實施例的特徵以以使所屬領域的技術人員可更好地理解詳細描述。所屬領域的技術人員應理解,其可易於使用本揭露作為設計或修改用於實現本文中所引入的實施例的相同目的及/或獲得相同優點的其他製程與結構的基礎。所屬領域的技術人員還應認識到,此類等效構造並未脫離本揭露的精神與範圍,且其可在不脫離本揭露的精神與範圍的情況下在本文中進行各種改變、替代與更改。

Claims (10)

  1. 一種製造奈米線陣列之方法,其包括:於基板上方形成遮罩層,其中該遮罩層包含複數開口;使第一複數奈米線通過該複數開口成長;於該第一複數奈米線與該遮罩層上方形成共形層;平坦化該第一複數奈米線上方之該共形層以形成由該第一複數奈米線與該共形層界定的共面之頂部表面;移除該共形層之一部分與該遮罩層之一部分以暴露該基板,其中該共形層與該遮罩層之該部分位於來自該複數奈米線的相鄰之奈米線間;及使第二複數奈米線於該暴露出的基板上成長。
  2. 如申請專利範圍第1項所述之方法,其中在該第一複數奈米線與該遮罩層上方形成該共形層包含沿著該第一複數奈米線中之每一者的側壁形成該共形層,其中在該第一複數奈米線上方形成該共形層之後,沿著該第一複數奈米線中之每一者的每一側壁之對應共形層具有厚度,以使該第一複數奈米線中之每一者的該對應共形層與相鄰之奈米線的該對應共形層接觸。
  3. 如申請專利範圍第2項所述之方法,其中在移除該共形層的該部分與該遮罩層的該部分之後,暴露出該第一複數奈米線中之每一者的該側壁之一部分。
  4. 如申請專利範圍第1項所述之方法,其中該第一複數奈米線由半導體材料形成且該第二複數奈米線分別由相同的半導體材料形成但具有不同的導電型。
  5. 如申請專利範圍第1項所述之方法,其中該第一複數奈米線中的每一者係由選自於由以下各者所組成之群組的材料形成:矽、鍺、矽鍺、III/V複合材料、及其等之組合。
  6. 如申請專利範圍第1項所述之方法,其中該第二複數奈米線中的每一者係由選自於由以下各者所組成之群組的材料形成:矽、鍺、矽鍺、III/V複合材料、及其等之組合。
  7. 如申請專利範圍第1項所述之方法,其進一步包括在使該第二複數奈米線於該暴露的基板上成長後,從該基板移除該共形層與該遮罩層之剩餘部分。
  8. 如申請專利範圍第1項所述之方法,其中該共形層與該第一複數奈米線中之每一者具有不同的蝕刻選擇性。
  9. 一種製造奈米線陣列之方法,其包括:使第一複數奈米線通過以配置於基板上方之遮罩層界定的複數開口而成長;於該第一複數奈米線與該遮罩層上方形成共形層;移除位於來自該第一複數奈米線的相鄰之奈米線間的該共形層與該遮罩層之一部分以暴露該基板;使第二複數奈米線於該暴露出的基板上成長;及從該基板移除該共形層與該遮罩層之剩餘部分。
  10. 一種製造奈米線陣列之方法,其包括:於基板上方形成奈米線之第一陣列; 於奈米線之該第一陣列上方形成共形層;移除該共形層之第一部分以暴露奈米線之該第一陣列;移除位於來自奈米線之該第一陣列的相鄰之奈米線間的該共形層之第二部分以暴露該基板;於該暴露出的基板上形成奈米線之第二陣列;及從該基板移除該共形層之剩餘部分。
TW104138211A 2015-09-29 2015-11-19 製造高密度奈米線陣列之方法 TWI598289B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14/868,641 US9558942B1 (en) 2015-09-29 2015-09-29 High density nanowire array

Publications (2)

Publication Number Publication Date
TW201711949A TW201711949A (zh) 2017-04-01
TWI598289B true TWI598289B (zh) 2017-09-11

Family

ID=57867328

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104138211A TWI598289B (zh) 2015-09-29 2015-11-19 製造高密度奈米線陣列之方法

Country Status (3)

Country Link
US (1) US9558942B1 (zh)
CN (1) CN106558472B (zh)
TW (1) TWI598289B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9484347B1 (en) * 2015-12-15 2016-11-01 International Business Machines Corporation FinFET CMOS with Si NFET and SiGe PFET
CN111213222A (zh) * 2017-10-05 2020-05-29 六边钻公司 具有平面iii-n半导体层的半导体装置和制造方法
WO2020055501A1 (en) * 2018-09-14 2020-03-19 Applied Materials, Inc. Method of forming a nanopore and resulting structure
CN111856636B (zh) * 2020-07-03 2021-10-22 中国科学技术大学 一种变间距光栅掩模线密度分布可控微调方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101008294B1 (ko) * 2001-03-30 2011-01-13 더 리전트 오브 더 유니버시티 오브 캘리포니아 나노구조체 및 나노와이어의 제조 방법 및 그로부터 제조되는 디바이스
US20080178921A1 (en) * 2006-08-23 2008-07-31 Qi Laura Ye Thermoelectric nanowire composites
US7608905B2 (en) * 2006-10-17 2009-10-27 Hewlett-Packard Development Company, L.P. Independently addressable interdigitated nanowires
CA2674448A1 (en) * 2007-01-12 2008-07-17 Qunano Ab Nitride nanowires and method of producing such
GB2462108A (en) * 2008-07-24 2010-01-27 Sharp Kk Deposition of a thin film on a nanostructured surface
US20110140072A1 (en) 2008-08-21 2011-06-16 Nanocrystal Corporation Defect-free group iii - nitride nanostructures and devices using pulsed and non-pulsed growth techniques
US20100139772A1 (en) * 2008-11-11 2010-06-10 Alliance For Sustainable Energy, Llc Nanowire sensitized solar cells
TWI424955B (zh) 2009-07-14 2014-02-01 Univ Nat Central P型氮化鎵奈米線之製造方法
JP5911856B2 (ja) * 2010-06-18 2016-04-27 グロ アーベーGlo Ab ナノワイヤledの構造体およびそれを製作する方法
WO2013121289A2 (en) * 2012-02-14 2013-08-22 Qunano Ab Gallium nitride nanowire based electronics
TWI460121B (zh) 2012-07-27 2014-11-11 Univ Nat Taiwan Science Tech 圖形化矽奈米線陣列及矽微結構之製作方法
US9318412B2 (en) 2013-07-26 2016-04-19 Nanya Technology Corporation Method for semiconductor self-aligned patterning

Also Published As

Publication number Publication date
US9558942B1 (en) 2017-01-31
CN106558472A (zh) 2017-04-05
CN106558472B (zh) 2019-09-06
TW201711949A (zh) 2017-04-01

Similar Documents

Publication Publication Date Title
US9614058B2 (en) Methods of forming low defect replacement fins for a FinFET semiconductor device and the resulting devices
US9530654B2 (en) FINFET fin height control
CN106910716B (zh) Si基高迁移率CMOS装置的制造方法及所得装置
US9978834B2 (en) Method of forming ultra-thin nanowires
US20080157130A1 (en) Expitaxial fabrication of fins for FinFET devices
TWI598289B (zh) 製造高密度奈米線陣列之方法
US9202894B1 (en) Methods for forming semiconductor fin support structures
US9722024B1 (en) Formation of semiconductor structures employing selective removal of fins
US9324710B2 (en) Very planar gate cut post replacement gate process
US20150364543A1 (en) Silicon nanowire formation in replacement metal gate process
WO2015096467A1 (en) Manufacturing method for vertical channel gate-all-around mosfet by epitaxy processes
US20160181097A1 (en) Epitaxial Growth Techniques for Reducing Nanowire Dimension and Pitch
FR3005309A1 (fr) Transistors a nanofils et planaires cointegres sur substrat soi utbox
US9437699B2 (en) Method of forming nanowires
US10068922B2 (en) FinFET devices with multiple channel lengths
US20170162567A1 (en) Self heating reduction for analog radio frequency (rf) device
TWI576898B (zh) 形成具有閘極環繞通道組構的奈米線裝置的方法及該奈米線裝置
EP3185299A1 (en) Self-alligned nanostructures for semi-conductor device
US9698240B2 (en) Semiconductor device and formation thereof
US11296210B2 (en) Symmetrical two-dimensional fin structure for vertical field effect transistor and method for manufacturing the same
US9698239B2 (en) Growing groups III-V lateral nanowire channels
US20230207632A1 (en) Vertical field effect transistor with crosslink fin arrangement
US9349634B2 (en) Semiconductor arrangement and formation thereof
CN107004712A (zh) 利用基于深宽比沟槽的工艺形成均匀层
US9401310B2 (en) Method to form trench structure for replacement channel growth