TWI573403B - 用於通訊頻道上的補償模式轉換之系統與方法 - Google Patents

用於通訊頻道上的補償模式轉換之系統與方法 Download PDF

Info

Publication number
TWI573403B
TWI573403B TW105100523A TW105100523A TWI573403B TW I573403 B TWI573403 B TW I573403B TW 105100523 A TW105100523 A TW 105100523A TW 105100523 A TW105100523 A TW 105100523A TW I573403 B TWI573403 B TW I573403B
Authority
TW
Taiwan
Prior art keywords
signal
differential
pair
mode
circuit
Prior art date
Application number
TW105100523A
Other languages
English (en)
Other versions
TW201614963A (en
Inventor
安德魯 朱 金
格林 樂夫
Original Assignee
英特希爾美國公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特希爾美國公司 filed Critical 英特希爾美國公司
Publication of TW201614963A publication Critical patent/TW201614963A/zh
Application granted granted Critical
Publication of TWI573403B publication Critical patent/TWI573403B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/12Shaping pulses by steepening leading or trailing edges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • H04L25/0276Arrangements for coupling common mode signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Description

用於通訊頻道上的補償模式轉換之系統與方法 相關申請案之交互參考
本專利申請案申請以下的優先權:美國暫時專利申請案,案號61/577,716,標題為〝內對偏斜與模式轉換補償器〞並且以Andrew Kim與Gwilym Luff為名在2011年12月20日提出申請;美國暫時專利申請案,案號61/622,668,標題為〝內對偏斜與模式轉換補償器〞並且以Andrew Kim與Gwilym Luff為名在2012年4月11日提出申請;以及美國暫時專利申請案,案號61/665,577,標題為〝用於通訊頻道上的補償模式轉換之系統與方法〞並且以Andrew Kim與Gwilym Luff為名在2012年6月28日提出申請。在以上所識別之三個暫時專利申請案之每一個的整個內容在此以引用的方式併入本文。
先前技術參考案件為Fung等人之US No.2009/0121761美國專利公開案(此後簡稱為「Fung案」)。
在Fung案中,其係說明在一差動序列(serial)通訊接收器10 中用於對內偏斜(intra-pair skew)補償的對內偏斜補償電路20。根據Fung案,對內偏斜係被定義為在一互補差動信號對(即,在該差動序列通訊接收器10處的非反相輸入信號42和反相輸入信號44)之內的相位偏移。(請見Fung案說明書第[0005]段)。
在Fung案中,其係說明該對內偏斜補償電路20係被組構用以將該對內偏斜補償以一對內偏斜調整,其係在一串列周期(training period)期間被設定。在該串列周期中,該對內偏斜補償電路20係接收零(zero)和一(one)的串列資料樣式,而非實際的資料酬載(payload)。該串列資料樣式可被輸出為一互補差動輸入信號對。此外,該互補差動信號對之反相輸入信號44係被饋入到該對內偏斜補償電路20之一第一偏斜調整電路318,而該非反相輸入信號42係被饋入到該對內偏斜補償電路20之一第二偏斜調整電路320。
響應於接收該互補差動輸入信號,該第一偏斜調整電路318係產生一經偏斜補償的第一差動輸出信號50,而該第二偏斜調整電路320係產生一經偏斜補償的第二差動輸出信號52。此外,根據Fung案,該對內偏斜補償電路20的一差動輸入相位偵測器324係被組構用以偵測在該經偏斜補償的第一差動輸出信號50和經偏斜補償的第二差動輸出信號52之間的相位延遲。響應於偵測一相位延遲,一偏斜調整控制電路322係被組構用以產生控制信號以將該反相輸入信號44或該非反相輸入信號42以增量的方式予以延遲,使得在該經偏斜補償的第一差動輸出信號50和經偏斜補償的第二差動輸出信號52之間的該相位延遲或偏斜係被最小化。
本技術的一種示範性實施例包含一種改善差動訊號完整性的方法。該差動訊號包含在第一導體上所攜載的第一訊號與在相鄰第一導體延伸之第二導體上同時攜載的第二訊號。此一方法包含用一電路來處理第一訊號與第二訊號,以產生兩者均為第一與第二訊號之線性組合的第三與第四訊號。在特定實施例中,處理第一訊號與第二訊號包含以下步驟:檢測共用模式電壓;以及檢測差動模式電壓。在特定實施例中,處理第一訊號與第二訊號進一步包含藉由將共用模式電壓的控制部份注入到差動模式電壓上來進行電壓校正。在特定實施例中,進行第一與第二訊號的線性組合包含將使第一與第二訊號比例縮放的結果相加。在特定實施例中,將第一與第二訊號比例縮放包含第一訊號與第二訊號之至少其中一個的頻率相依性濾波。在特定實施例中,處理第一訊號與第二訊號包含藉由施加校正偏斜到該差動訊號來補償在第一訊號與第二訊號之間的偏斜。在特定實施例中,處理第一訊號與第二訊號包含藉由施加校正模式轉換到該差動訊號來補償模式轉換。在特定實施例中,相關於第二訊號來改變第一訊號,包含藉由在頻率相依性振幅變化的頻帶中調整第一訊號相關於第二訊號的振幅,而來校正在第一訊號與第二訊號之間的頻序相依性振幅變化。在特定實施例中,相關於第二訊號來改變第一訊號,包含施加一頻序相依性相位調整到第一訊號或第二訊號。在特定實施例中,相關於第二訊號來改變第一訊號包含造成在第一訊號與第二訊號之間的相位位移。
本技術的一種示範性實施例包含一種用來處理一訊號的系統,以呈現與在不完美傳送通道上之傳播有關的模式轉換,該訊號包含依 據彼此相反來調制之兩電壓的一共用模式電壓與一差動模式電壓。此一系統包含:一對輸入口,其係被操作以接收該兩調制電壓;一對輸出口,其係被操作以輸出該兩調制電壓的補償版本;以及一電路,其係延伸於該對輸入口與該對輸出口之間並且被操作以形成第一與第二電壓的補償版本,其中該電路包含一對節點,其係被操作以將該共用模式電壓的控制部份加到差動模式電壓上,以補償模式轉換。在特定實施例中,該系統進一步包含具有導電體被連接到該對輸入口的纜線,其中該纜線包含不完美的傳送通道。在特定實施例中,該模式轉換包含在該兩調制電壓之間的偏斜,且將該共用模式電壓之控制部份相加到該差動電壓包含減少偏斜。在特定實施例中,該模式轉換包含在該兩調制電壓之間的相位位移,而且將該共用模式電壓的控制部份加到該差動電壓上包含減少該相位位移。在特定實施例中,該模式轉換包含在該兩調制電壓之間的一頻率相依性偏移,且將該共用模式電壓之控制部份加到該差動電壓包含校正該頻序相依性偏離。在特定實施例中,該電路會被操作以將與該模式轉換相反的另一模式轉換施加到該信號。在特定實施例中,該電路包含用來形成該控制部份的一數位控制電位計。在特定實施例中,該電路包含一差動放大器,其係包含被電性耦合到該節點的輸入線以及被電性耦合到該輸出口的輸出線。
本技術的一種示範性實施例包含一電路,該電路包含:一對輸入線;一對輸出線;至少一檢測器,電耦合到該對輸入線,其係被操作以檢測由模式轉換所損害之差動訊號的共用模式電壓與差動模式電壓;以及至少一節點,電耦合於該至少一檢測器與該對輸出線之間,其係被操作以藉由施加一加工形式的共用模式電壓到該差動模式電壓而來補償該模式 轉換。在特定實施例中,將該加工形式的共用模式電壓施加到該差動模式電壓包含將偏斜反向。在特定實施例中,將該加工形式的共用模式電壓施加到該差動模式電壓包含校正在該差動模式電壓中的頻域凹口。
100‧‧‧S-參數圖
110‧‧‧SDD21
120‧‧‧SCD21
200‧‧‧S-參數圖
220‧‧‧SCD21
300‧‧‧S-參數圖
310‧‧‧補償SDD21
400‧‧‧模式轉換補償系統
401a‧‧‧電阻器
401b‧‧‧電阻器
402‧‧‧節點
410‧‧‧轉換器
420‧‧‧可調整增益放大器
420a‧‧‧可調整增益放大器
420b‧‧‧可調整增益放大器
421a‧‧‧差動代表
421b‧‧‧差動代表
430‧‧‧節點
430a‧‧‧相加節點
430b‧‧‧相加節點
440a‧‧‧補償差動輸出
440b‧‧‧補償差動輸出
500‧‧‧模式轉換補償系統
510‧‧‧分壓器
520‧‧‧差動放大器
600‧‧‧差動接收器
810‧‧‧切換陣列架構
820‧‧‧解碼邏輯
830‧‧‧電阻器網路
900‧‧‧模式轉換補償系統
910‧‧‧濾波器方塊
1000‧‧‧模式轉換補償系統
1010‧‧‧第三數位控制電位計(DCP)
圖1顯示‘好’(低偏斜)纜線之S-參數的圖式,其係顯示具有由相關於SCD21響應之強SDD21響應所顯現之可忽略模式轉換之通道的希望效果。
圖2顯示藉由將在圖1之纜線用之兩電導體其中一個上的延遲引入到模組偏斜所得到之‘不良’(嚴重偏斜)纜線之S參數的圖式。
圖3顯示從圖2之不良纜線之補償SDD21響應的圖式,其係並且根據本技術的特定示範性實施例來顯示該補償響應如何更接近地類似在圖1中的好纜線響應。
圖4顯示根據本技術之特定示範性實施例所設計的模式轉換與偏斜補償器。
圖5顯示根據本技術特定示範性實施例所設計之模式轉換以及具有可變電阻器之偏斜補償器的接收器側實施。
圖6顯示用於比較的習知差動接收器。
圖7A顯示在圖1好纜線上所溝通之模擬10Gbaud二元訊號的眼圖,其係並且以習知平衡器來平衡。
圖7B顯示在圖2‘不良’纜線上所溝通之模擬10Gbaud二元訊號的眼圖,其係並且以習知平衡器來平衡。
圖7C顯示在圖2‘不良’纜線上所溝通之模擬10Gbaud二元訊號的眼圖,其係根據本技術的特定示範性實施例來處理並且以習知平衡器來平衡。
圖8顯示根據本技術之特定示範性實施例所設計的數位控制電位計圖解。
圖9顯示根據本技術特定示範性實施例所設計之提出頻率相依性模式轉換的模式轉換與偏斜補償器。
圖10顯示根據本技術特定示範性實施例所設計之支撐延伸範圍被動模式轉換的模式轉換與偏斜補償器。
本技術的許多態樣可參考以上圖式被較佳理解。該等圖式僅僅顯示該技術的示範性實施例,其係並且因此不被考慮為限制其範圍,因為本發明可承認其它等同有效的實施例。在該圖式中所顯示的元件與特徵不一定按照比例,反而是將重點放在清楚顯示本發明示範性實施例的原理。此外,特定尺寸可被誇張化,以有助於在視覺上傳送此等原理。在該等圖式中,參考數字指出相似或對應,但不一定相等的元件。
藉由嚴重扭曲該通道的SDD21 S-參數響應,在差動通道中的模式轉換與內對偏斜可損害高速差動訊號通訊。在模式轉換與偏斜的極端例子中,這些扭曲可如此極端,以致於甚至用複雜的平衡,該資料仍可在噪音存在之下無法恢復。結果,該習知技術憑藉著限制一適用通道所呈線之模式轉換或偏斜的數量,但是不幸地,這會造成在遮蔽以後與更緊密 製造容差以及/或者更低產量有關的更高生產成本。本技術可減輕此些成本,其係藉由允許更低等級的通道使用以可補償通道之以接收器或發射器為主的電路,以藉由審慎進行第二模式轉換來呈現嚴重數量的偏斜或模式轉換,該第二模式轉換可被操作來計數發生在該通道上的模式轉換或偏斜。
差動信號化係為一種用於訊號通訊的技術,包含將訊號與其補數傳送到兩電導體上。本技術可使用於串列資料傳送,尤其當該資料速率超過100Mb/s時。印刷電路板(PCB)軌跡與差動纜線(例如,扭轉對、雙軸與成對的共軸纜線)係為可攜帶差動訊號的通道實例。此些通道可呈現相當可觀的頻率相依性分散,以用於藉由平衡器的校正。該通道耗損可以訊號頻率的函數來變化,且一平衡器可以一補充頻率相依增益或耗損來補償此耗損。圖1顯示來自通常為高速通訊所希望之‘好’通道之被測量散射參數(通常稱為S-參數)的SDD21 110與SCD21 120成分。誠如在該技藝中已知,SDD21響應可傳送當差動傳送訊號在通道上被通訊時其中有多少在該差動模式中被接收。此訊號通常被希望儘可能靠近0dB(或者在線性標度上為量值1),不管頻率與否。SCD21響應傳送當差動傳送訊號在通道上被通訊時其中有多少在該共用模式中被接收。此訊號一般被希望在分貝尺度上儘可能接近負無限大(或者在線性尺度上為零)。換句話說,吾入希望,儘可能保留在差動模式中的很多差動傳送訊號而不是將它轉換成在該通道上的共用模式內。
平衡方法,譬如連續時間線性平衡器(CTLE)或者極-零點平衡器、有限脈衝響應(FIR)濾波器、與決定反饋平衡器(DFE),可補償在差動纜線與軌跡上的特定退化,其係具有種種優點與缺點。不過,關 於習知平衡器經常無法提供足夠補償的通道特徵係為嚴重的內對偏斜或模式轉換。具有嚴重偏斜或模式轉換的通道可呈現極端與不可預測的頻率相依性耗損,譬如在相關傳送功能中的深凹口。例如,比較在圖2中‘不良’通道的SDD21 210與SCD21 220 S-參數響應與在圖1中‘好’通道的那些(110與120)。典型的習知差動接收器與平衡器僅僅利用該差動訊號元件並且排除該共用模式元件。結果,在偏斜或模式轉換通道中的差動訊號耗損如此嚴重,以便能夠以合理複雜性與功率耗損的濾波器來排除回收再利用。甚至在不存在此複雜性或功率限制之下,該等耗損可如此嚴重,以致於電噪音(例如,來自外面源頭的熱噪音或干涉)可吸引出該衰減訊號到它不可恢復之點。就這些因素而言,極偏斜與模式轉換(如在圖2中所示)無法應用習知技術被適當補償係為一般可被接受的原理。
習知補救辦法需要經由遮蔽或更準確的製造方法而嘗試在纜線(或者電路板軌跡或其它物理通道)生產期間內管理該問題,以限制如在VESA顯示口PHY相容性測試標準(版本1,修訂2,2010年11月1日)與Maxim應用註解AN4218 Olisar於2008年12月15日所公告的〝不平衡扭轉對可造成抖動〞所註解的偏斜或模式轉換數量。不幸的是,此些補救辦法會增加該纜線的生產成本。
本技術的特定實施例可應用低功率電路,以校正譬如內對偏斜與模式轉換的問題。該校正有助於使用更低容差、更低成本纜線與印刷電路板(PCB)路由以用於高速通訊。因為本技術成本的實施例遠遠小於精確的纜線製造與遮蔽,所以該終端使用者可得到明顯的資本支出減少。更者,因為本技術支撐用於平衡的小型、非常低功率CTLE,所以結果產生的 能量節省會呈現操作性的資本節省。
習知思考被認為是正確的,其中,習知平衡(亦即,差動訊號的頻率相依性放大)通常在補償嚴重偏斜或模式轉換通道中無效。不過,偏斜與模式轉換無法被補償的外推法是不正確的。
補償偏斜的洞察力係關於模式轉換不一定會造成差動訊號能量耗損的理解。更確切地,該能量基本上會被轉換成共用模式訊號。因此,最初差動訊號可藉由進行第二模式轉換步驟而恢復,其中本技術可藉由將部份的共用模式訊號能量往回傳送到差動模式內而來計數該通道的偏斜或模式轉換。
本技術的特定示範性實施例係為:1)藉由將計數該通道模式轉換的第二或校正模式轉換效果應用,補償在一通道中的內對偏斜或模式轉換;2)在將它往回注入於差動模式內以前,以頻率相依性濾波器來處理該共用模式訊號;以及/或者3)以使用積體電阻器與金屬氧化物半導體(MOS)切換器的被動電路來實施該反向模式轉換。在特定實施例中,這些動作可有效地進行而不一定會消耗主動功率。
本技術的特定實施例支持處理在差動傳送線之遠端上所接收到的電壓,以將藉由在那傳送線上之缺陷所導致的模式轉換反轉。圖3顯示從施加此校正到以上所討論之在圖2所示‘不良’纜線之有效線的示範性結果(模擬)。於是,圖2‘不良’纜線的性能可被改善,以根據‘不良’通道之SDD21 210的回復之與圖1‘好’纜線一致的訊號整體性結果,以產生密切類似‘好’通道之SDD21 110的補償SDD21 310。示範性步驟包括:各別檢測從該傳送線所收到的共用模式與差動模式電壓;以及將那共用模式電壓的 控制部份加總到差動電壓,以產生校正電壓。
考慮從差動傳送線之兩配線所接收到的電壓。稱它們為xp與xm。典型的習知差動接收器擷取該希望的差動訊號Vout=xp-xm,並且故意地忽視共用模式訊號(xp+xm)/2。不過,結合本技術之接收器的特定實施例可擷取xp-xm與xp+xm兩者,並且隨後將它們組合(基本上,但不一定線性),以產生希望的模式轉換輸出Vout。
直接地,本技術的一種示範性實施例可計算Vout為:Vout=(xp-xm)+a(xp+xm) (1)
在此,a係為控制模式轉換補償程度的參數。呈功能性方塊圖形式之圖4中所顯示的示範性模式轉換補償系統400實施方程式(1)。一平衡對電阻器401a與401b橋接由xp與xm所組成的接收差動訊號,以產生共用模式訊號於節點402。此共用模式訊號隨後可藉由單一對差動轉換器410而轉換成差動代表421a、421b並且由其增益控制模式轉換補償程度的一或更多放大器420來比例縮放。該共用模式訊號的比例縮放差動代表421a、421b隨後可藉由相加節點430a、430b而被注入於接收差動訊號內,以產生該補償差動輸出440a、440b。
所顯示的單一端點-至差動訊號轉換器410與可調整增益放大器420可在高資料速率上(10Gb/s)具有明顯的相位位移與衰減,以致於該差動訊號與被處理的共用模式訊號當它們在節點430上被相加時可即時不成一直線。匹配延遲可被插入於差動路徑,但伴隨著功率耗損的增加。
本技術的特定實施例可依據重新排序以上方程式(1):
如在圖5之示範性模式轉換補償系統500中所示,方程式(2)可藉由兩分壓器510與差動放大器520來實施,a係在-1≦a≦1的範圍中。在不受限於本技術的範圍下,該模式轉換補償系統500會將數位控制電位計(DCP)應用於分壓器510。該模式轉換補償系統500可藉由將兩DCP方塊添加到圖6的習知差動接收器600而來實施。DCP電路可使用電阻器與MOS切換器,並因此可在不消耗主動功率之下有效地操作。
-1≦a≦1的限制約束兩極端情形之間的校正範圍,在此訊號可從差動訊號路徑之兩導體中的僅僅其中一個取出。這包括共用模式電壓不超過差動模式電壓的情形,並且排除共用模式電壓超過差動模式電壓的情形。
圖8係為以DCP來實施之分壓器510的圖解。在右手邊上的電阻器串與切換陣列架構810可依據習知電路,就如在左手邊上的解碼邏輯820。在其間的電阻器網路830可藉由降低其總電阻來延伸DCP的頻率響應,而無需使用在半導體技術中被不良定義的小值電阻。
圖7顯示從模擬展示提供本技術之示範性實施例之明顯改善的眼圖。圖7A顯示起因於傳送10Gbaud差動訊號於圖1之‘好’纜線上並且以調整CTLE來濾波它的眼圖。在該技術中,該開啟眼圖眾所皆知為指出好訊號完整性的希望特徵。圖7B顯示起因於傳送相同10Gbaud差動訊號但現在於圖2‘不良’偏斜纜線上並且以調整CTLE來濾波它的眼圖。既使 CTLE被最佳化,但是由於先前在圖2中所示的嚴重SDD21耗損210,它無法產生眼圖。不過,如在圖7B中的‘不良’纜線上擷取相同接收訊號,但現在應用由本技術示範性實施例結合CTLE所涵蓋的提出補償技術卻可產生開啟眼圖在圖7C中,其係顯示比在圖7B中之未補償‘不良’纜線明顯更佳的訊號完整性,並且幾乎與在圖7A中之‘好’纜線不可分辨。
本技術的特定實施例包括以下其中一個或更多個(標示a、b、c與d,有助於改善讀者人數並且沒有意味任何限制):
a.頻率相依性模式轉換。在圖9的示範性模式轉換補償系統900中,濾波器方塊910會相關於圖4實施例來添加,以致於該回復共用模式電壓能夠在相加入該差動訊號路徑以前在振幅與/或相位中以頻率函數來改良。此濾波函數的此實例包括有限脈衝響應(FIR)濾波器、無限脈衝響應(IIR)濾波器、時間延遲、或者一些訊號處理元件,其係適用於(I)隔離一或更多頻帶,(Ⅱ)應用一頻率相依性增益,以及/或者(Ⅲ)應用一頻率相依性相位調整。
b.延伸範圍的被動模式轉換。在圖10的示範性模式轉換補償系統1000中,在補償因子a範圍的上述限制-1≦a≦1可藉由添加跨距兩輸入電壓xp與xm的第三DCP1010來移除。當差動放大器520的一輸入被連接到訊號地,且另一者被連接到在此第三DCP1010上的DCP分接頭時,該反轉模式轉換空間包括共用模式電壓大於差動模式電壓的情形,其係包括由該方程式所代表的純共用模式情形。
Vout=βxp+(1-β)xm (3)
c.在發送器或接收器上的施加。該校正模式轉換可被應用在該通道的發送端或接收端。一種實施例在該接收器上實施本技術,以簡化對具有未知偏斜之通道的可控性/適應性。不過,吾人亦可類似地施加該校正模式轉換於發送器中。
d.替代性被動實施例。在圖5、8與10中所顯示的被動實施例使用電阻器與切換器,以便得到寬頻校正模式轉換。這些元件的其他被動元件與架構可被使用來得到相同功能或者產生頻率相依性於該校正模式轉換中。
在此所呈現之該等實施例中所說明的示範性方法與動作係為顯示性,且在替代性實施例中,特定動作可呈不同順序、彼此平行地被進行、被完全省略以及/或者被合併於不同示範性實施例之間,以及/或者特定的額外動作可被進行而沒有背離本發明的範圍與精神。於是,此等替代性實施例會被包括於在此所說明的發明中。
雖然本發明的特定實施例在以上已經被詳細說明,但是該說明僅僅為了顯示。應該理解的是,因此,本發明的許多態樣可僅僅藉由實例而說明於上,其係並且不傾向做為本發明的必須或必要元件,除非被另外明確陳述。除了以上所說明的那些以外,所揭露之示範性實施例態樣的種種改良,以及相對應的等同動作,可由一般熟諳該技藝者所進行,以在不背離申請專利範圍所定義之本發明的精神與範圍下具有本發明的優勢,本發明的範圍則符合最廣的詮釋,以便包含此等改良與等同結構。
400‧‧‧模式轉換補償系統
401a,b‧‧‧電阻器
402‧‧‧節點
410‧‧‧轉換器
420a,b‧‧‧可調整增益放大器
421a,b‧‧‧差動代表
430a,b‧‧‧相加節點
440a,b‧‧‧補償差動輸出

Claims (20)

  1. 一種改善差動訊號之完整性的方法,該差動訊號包含在第一導體上所攜載的第一訊號以及同時在相鄰第一導體而延伸之第二導體上所攜載的第二訊號,該方法包含:以輸出第三訊號與第四訊號的電路來處理該第一訊號與該第二訊號,該第三訊號與該第四訊號的每一者皆包含該第一訊號與該第二訊號的線性組合,其中該第一訊號與該第二訊號的線性組合包含該第一訊號的第一比例縮放與該第二訊號的第二比例縮放之差。
  2. 如申請專利範圍第1項之方法,其中該第一比例縮放與該第二比例縮放中的至少一者包含頻率相依性濾波。
  3. 如申請專利範圍第1項之方法,其中處理該第一訊號與該第二訊號包含藉由施加校正偏斜到該差動訊號來補償該第一訊號與該第二訊號之間的偏斜。
  4. 如申請專利範圍第1項之方法,其中該電路包含差動放大器,其經組構用以實施該差,且其中該第一比例縮放和該第二比例縮放實質上相同。
  5. 如申請專利範圍第1項之方法,其中該電路操作上用以對該差動信號上的模式轉換進行補償,且其中該第一比例縮放和該第二比例縮放不同。
  6. 如申請專利範圍第1項之方法,其中該電路操作上用以對該差動信號上的模式轉換進行補償,其係藉由施加與該模式轉換相反的另一模式轉換。
  7. 如申請專利範圍第1項之方法,其中該電路包含數位控制電位計,用以形成該線性組合。
  8. 如申請專利範圍第1項之方法,其中該電路包含差動放大器,該差動放大器的輸入線係電性耦合到節點,且該差動放大器的輸出線係電性耦合到輸出口。
  9. 一種用來處理呈現與不完美傳送通道上之傳播有關之模式轉換的訊號之系統,該訊號包含依據彼此相反來調制之兩個電壓的共用模式電壓與差動模式電壓,該系統包含:一對輸入口,其操作上用以接收兩個經調制電壓;一對輸出口,其操作上用以輸出該等兩個經調制電壓之補償版本;以及一電路,其延伸於該對輸入口與該對輸出口之間,並且操作上用以形成該等兩個經調制電壓之補償版本,該電路包含:差動放大器;以及至少一個分壓器,其係電性地設置於該差動放大器和該對輸入口之間。
  10. 如申請專利範圍第9項之系統,其中該至少一個分壓器包含一對可控制電位計。
  11. 如申請專利範圍第9項之系統,其中該至少一個分壓器包含一對數位控制電位計。
  12. 如申請專利範圍第9項之系統,其中該至少一個分壓器包含兩個數 位控制電位計電路,其包含電阻器和MOS切換器。
  13. 如申請專利範圍第9項之系統,其中該至少一個分壓器包含至少一個數位控制電位計,其有效地進行操作而不消耗主動功率。
  14. 如申請專利範圍第9項之系統,其中該至少一個分壓器包含數位控制電位計,其操作於被動功率。
  15. 如申請專利範圍第9項之系統,其中該系統進一步包含電纜,該電纜具有的電導體連接到該對輸入口,其中該電纜包含該不完美傳送通道。
  16. 如申請專利範圍第9項之系統,其中該模式轉換包含該等兩個經調制電壓之間的偏斜,且其中形成該等兩個經調制電壓之補償版本包含減少該偏斜。
  17. 如申請專利範圍第9項之系統,其中該模式轉換包含該等兩個經調制電壓之間的相位位移,且其中形成該等兩個經調制電壓之補償版本包含減少該相位位移。
  18. 如申請專利範圍第9項之系統,其中該模式轉換造成該等兩個經調制電壓之間的頻率相依性耗損,且其中形成該等兩個經調制電壓之補償版本包含減少該頻率相依性耗損。
  19. 一種電路,包含:一對輸入線,其係經配置用以接收具有模式轉換的差動信號;一對輸出線,其係經配置用以發射具有減少的模式轉換的差動信號之一版本;差動放大器,其係電性耦合於該對輸入線和該對輸出線之間;以及 一對數位控制電位計,其係電性耦合於該對輸入線和該差動放大器之間。
  20. 如申請專利範圍第19項之電路,其中該對數位控制電位計包含被動電路,其包含積體電阻器和金屬氧化物半導體切換器。
TW105100523A 2011-12-20 2012-09-11 用於通訊頻道上的補償模式轉換之系統與方法 TWI573403B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201161577716P 2011-12-20 2011-12-20
US201261622668P 2012-04-11 2012-04-11
US201261665577P 2012-06-28 2012-06-28

Publications (2)

Publication Number Publication Date
TW201614963A TW201614963A (en) 2016-04-16
TWI573403B true TWI573403B (zh) 2017-03-01

Family

ID=48609515

Family Applications (2)

Application Number Title Priority Date Filing Date
TW105100523A TWI573403B (zh) 2011-12-20 2012-09-11 用於通訊頻道上的補償模式轉換之系統與方法
TW101133096A TWI523439B (zh) 2011-12-20 2012-09-11 用於通訊頻道上的補償模式轉換之系統與方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW101133096A TWI523439B (zh) 2011-12-20 2012-09-11 用於通訊頻道上的補償模式轉換之系統與方法

Country Status (3)

Country Link
US (2) US8638150B2 (zh)
CN (2) CN107465402B (zh)
TW (2) TWI573403B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013084391A1 (ja) * 2011-12-08 2013-06-13 日本電気株式会社 デジタル受信機及び波形補償方法
US9240912B1 (en) 2014-11-26 2016-01-19 Altera Corporation Transceiver circuitry with summation node common mode droop reduction
US9608845B2 (en) 2015-02-27 2017-03-28 Huawei Technologies Co., Ltd. Transmit apparatus and method
JP6337818B2 (ja) * 2015-03-27 2018-06-06 ブラザー工業株式会社 工作機械
US9858370B2 (en) 2015-09-25 2018-01-02 International Business Machines Corporation Spice circuit model for twinaxial cable
DE102016212991A1 (de) * 2016-02-26 2017-08-31 Volkswagen Aktiengesellschaft Datenübertragungssystem, Steuergerät und Verfahren zur Datenübertragung
US9705708B1 (en) 2016-06-01 2017-07-11 Altera Corporation Integrated circuit with continuously adaptive equalization circuitry
TWI601373B (zh) * 2016-09-13 2017-10-01 瑞昱半導體股份有限公司 差動訊號偏斜偵測電路與方法
US10044377B1 (en) * 2017-02-06 2018-08-07 Huawei Technologies Co., Ltd. High swing transmitter driver with voltage boost
CN109308391B (zh) * 2018-09-20 2022-02-18 郑州云海信息技术有限公司 一种针对共模与差模转换的信号补偿方法与系统
CN112311378B (zh) * 2019-10-12 2022-06-03 成都华微电子科技股份有限公司 单端口模式选择电路及多工作模式集成电路
CN114598281A (zh) * 2020-12-03 2022-06-07 扬智科技股份有限公司 差分信号的去偏斜电路
CN116055268B (zh) * 2023-03-30 2023-06-13 苏州浪潮智能科技有限公司 连续时间线性均衡电路、芯片互连物理接口电路和接收端

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6417687B1 (en) * 1999-06-02 2002-07-09 Stmicroelectronics Gmbh Slope control device for an electric data transmission system
US6573764B1 (en) * 2001-09-24 2003-06-03 Intel Corporation Method and apparatus for voltage-mode differential simultaneous bi-directional signaling
US6646482B2 (en) * 2000-06-05 2003-11-11 Nec Electronics Corporation Variable drive current driver circuit
US20090121761A1 (en) * 2004-12-10 2009-05-14 Ati Technologies Ulc Intra-pair differential skew compensation method and apparatus for high-speed cable data transmission systems
TW201134088A (en) * 2010-03-31 2011-10-01 Sunplus Technology Co Ltd Differential offset calibration circuit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3656003A (en) * 1970-07-10 1972-04-11 Sperry Rand Corp Sense amplifier for computer memory operating under high speed cycle times
US4567384A (en) * 1982-12-27 1986-01-28 Motorola, Inc. Voltage offset producing circuit for use with a line receiver or the like
US6329843B1 (en) * 1999-10-14 2001-12-11 Matsushita Electric Industrial Co., Ltd. Output driver with current compensation circuit for variation of common mode voltage
US6980773B2 (en) * 2001-07-18 2005-12-27 Telefonaktiebolaget L M Ericsson (Publ) Apparatus and method for bias compensation in line circuits
US7453306B2 (en) * 2005-11-07 2008-11-18 Jds Uniphase Corporation Pulse shaping circuit
US7937605B2 (en) * 2006-01-19 2011-05-03 Redmere Technology Ltd. Method of deskewing a differential signal and a system and circuit therefor
US7405598B2 (en) * 2006-10-04 2008-07-29 Infineon Technologies Ag Differential line compensation apparatus, method and system
US7646229B2 (en) * 2006-11-03 2010-01-12 Micron Technology, Inc. Method of output slew rate control
US8429439B2 (en) * 2009-05-20 2013-04-23 Quellan, Inc. Inter-pair skew adjustment

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6417687B1 (en) * 1999-06-02 2002-07-09 Stmicroelectronics Gmbh Slope control device for an electric data transmission system
US6646482B2 (en) * 2000-06-05 2003-11-11 Nec Electronics Corporation Variable drive current driver circuit
US6573764B1 (en) * 2001-09-24 2003-06-03 Intel Corporation Method and apparatus for voltage-mode differential simultaneous bi-directional signaling
US20090121761A1 (en) * 2004-12-10 2009-05-14 Ati Technologies Ulc Intra-pair differential skew compensation method and apparatus for high-speed cable data transmission systems
TW201134088A (en) * 2010-03-31 2011-10-01 Sunplus Technology Co Ltd Differential offset calibration circuit

Also Published As

Publication number Publication date
US9065436B2 (en) 2015-06-23
TW201614963A (en) 2016-04-16
CN103220244A (zh) 2013-07-24
TWI523439B (zh) 2016-02-21
CN103220244B (zh) 2017-10-13
US20130154704A1 (en) 2013-06-20
CN107465402A (zh) 2017-12-12
US20140103979A1 (en) 2014-04-17
CN107465402B (zh) 2020-11-06
TW201328204A (zh) 2013-07-01
US8638150B2 (en) 2014-01-28

Similar Documents

Publication Publication Date Title
TWI573403B (zh) 用於通訊頻道上的補償模式轉換之系統與方法
US7321259B1 (en) Programmable logic enabled dynamic offset cancellation
TWI392232B (zh) 差動驅動電路及通信裝置
US7777526B2 (en) Increased sensitivity and reduced offset variation in high data rate HSSI receiver
CA2703361C (en) Active guarding for reduction of resistive and capacitive signal loading with adjustable control of compensation level
US8108710B2 (en) Differential communication link with skew compensation circuit
TWI388139B (zh) 可調均衡器及用於調整均衡器的方法
US20210044086A1 (en) Non-linear filter for dml
US10263811B2 (en) Equalizing device, equalizing method, and signal transmitting device
WO2012151496A2 (en) Intra-pair skew cancellation for differential signaling
US20050276289A1 (en) Eye diagram improving method for laser transmitter
US20080198912A1 (en) Equalizing Filter Circuit
US11063628B2 (en) Communication device capable of echo cancellation
US20170117860A1 (en) Amplifier
KR20070095770A (ko) 신호증폭회로 및 광수신기
US7848402B1 (en) Phase-adjusted pre-emphasis and equalization for data communication
JP2007129619A (ja) イコライザ回路
US8170093B2 (en) Equalizing filter circuit
US8571095B2 (en) Equalization filter and distortion compensating method
CN109495421B (zh) 一种同相分量正交分量失配补偿装置及方法
EP2127330A1 (en) Multi-stage differential warping amplifier and method
JP4545477B2 (ja) 平衡伝送装置
CN112311419B (zh) 能够消除回音的通信装置
US20070098058A1 (en) Method and apparatus for compensating a signal for transmission media attenuation
Inac et al. A 128 Gb/s 7-Tap FIR Filter in 130 nm SiGe BiCMOS for High-Speed Channel Equalization

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees