TWI570970B - Construction of the substrate - Google Patents

Construction of the substrate Download PDF

Info

Publication number
TWI570970B
TWI570970B TW104133491A TW104133491A TWI570970B TW I570970 B TWI570970 B TW I570970B TW 104133491 A TW104133491 A TW 104133491A TW 104133491 A TW104133491 A TW 104133491A TW I570970 B TWI570970 B TW I570970B
Authority
TW
Taiwan
Prior art keywords
conductor
substrate
external connection
electrode
reflective film
Prior art date
Application number
TW104133491A
Other languages
English (en)
Other versions
TW201622188A (zh
Inventor
Yuki Fukui
Junko Izumitani
Tadayuki Okawa
Original Assignee
Murata Manufacturing Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co filed Critical Murata Manufacturing Co
Publication of TW201622188A publication Critical patent/TW201622188A/zh
Application granted granted Critical
Publication of TWI570970B publication Critical patent/TWI570970B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • H01L33/60Reflective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/866Zener diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Led Device Packages (AREA)

Description

構裝基板
本發明係關於一種在表面構裝發光元件之構裝基板。
在專利文獻1揭示有用以在母基板構裝半導體發光二極體(LED元件)之LED用副安裝座。專利文獻1記載之LED用副安裝座,在LED用副安裝座之Si製底基板與構裝於其之LED元件之間形成有反射膜(Al薄膜)。藉此,從LED元件往Si製底基板側輸出之光被反射膜反射。其結果,LED元件之發光效率提升。
專利文獻1:日本特開2006-86176號公報
在專利文獻1,反射膜係以露出之狀態設置。因此,會有反射膜因LED用副安裝座之保存狀況或利用環境受到水分等之影響而變質之虞。當反射膜變質時,即導致反射率降低,引起品質劣化,其結果,會有發光效率降低之虞。
因此,本發明之目的在於提供一種防止反射膜變質以抑制發光效率降低之構裝基板。
本發明之構裝基板,具備:基材,具有貫通孔;外部連接用電極,形成在該基材之第1主面;構裝用電極,形成在該基材之第2主面,用以構裝構裝零件;連接導體,形成在該貫通孔,將該外部連接用電極、 及該構裝用電極加以電性連接;導電薄膜之反射膜,形成在該第2主面;以及絕緣膜層,覆蓋該反射膜;該構裝用電極係形成在該絕緣膜層上。
在此構成,可藉由以絕緣膜層覆蓋反射膜,保護反射膜免於受到周圍環境之影響。其結果,可防止反射膜變質。再者,由於能使導電薄膜之膜厚均勻地成膜,因此構裝時之發光元件之高度均勻化,能保持發光元件對構裝用電極之構裝性。又,藉由使用導電薄膜,可期待散熱性之提升。
較佳為,該外部連接用電極具有分離形成之第1外部連接用導體及第2外部連接用導體;該構裝用電極具有分離形成之第1零件構裝用導體及第2零件構裝用導體;該連接導體,具有:第1連接導體,將該第1外部連接用導體及該第1零件構裝用導體加以連接;以及第2連接導體,將該第2外部連接用導體及該第2零件構裝用導體加以連接;該反射膜係以被該基材與該第1零件構裝用導體及該第2零件構裝用導體夾著之方式形成,在俯視時,在形成有該第1連接導體及該第2連接導體之區域具有第1開口及第2開口;該第1開口及該第2開口,在俯視時,小於該第1零件構裝用導體及該第2零件構裝用導體。
在此構成,反射膜係以進入至少第1零件構裝用導體及第2零件構裝用導體之外周下側(基材側)之方式形成。亦即,成為在俯視時,基材之第2主面未在第1零件構裝用導體及第2零件構裝用導體周圍露出之構成。因此,從發光元件往基材側射出之光被反射膜反射,不會往基材側透射。其結果,能使來自發光元件之光高效率地反射,可提高發光元件之發光效率。
較佳為,該外部連接用電極具有分離形成之第1外部連接用導體及第2外部連接用導體;該構裝用電極具有分離形成之第1零件構裝用導體及第2零件構裝用導體;該連接導體,具有:第1連接導體,將該第1外部連接用導體及該第1零件構裝用導體加以連接;以及第2連接導體,將該第2外部連接用導體及該第2零件構裝用導體加以連接;該反射膜係以被該基材與該第1零件構裝用導體及該第2零件構裝用導體夾著之方式形成,在俯視時,在形成有該第1連接導體及該第2連接導體之區域具有第1開口及第2開口;該第1開口及該第2開口,在俯視時,大於該第1零件構裝用導體及該第2零件構裝用導體。
在此構成,在俯視時,由於反射膜與第1零件構裝用導體及第2零件構裝用導體不會重疊,因此可防止有在此等之間產生之虞之短路缺陷,可確保絕緣性。
較佳為,該反射膜係含有Al、Ag或Rh之薄膜。
在此構成,可藉由構成為具有高反射率之薄膜,進一步提升發光元件之發光效率。又,由於不易產生溼度等之環境因素造成之變質,因此可長期間獲得穩定之反射特性。
較佳為,該反射膜係形成在該基材之該第2主面之周緣部內側。
在此構成,不將反射膜形成在基材之第2主面整面,而藉由絕緣膜層被覆反射膜,即可抑制在以樹脂膜直接被膜之情形時容易產生之應力造成之變質。
較佳為,在該基材之該第1主面,具備形成在該第1外部連 接用導體及第2外部連接用導體之間之靜電保護元件。
在此構成,可保護構裝在構裝基板之發光元件免於受到ESD放電造成之損傷。又,從發光元件發出之光藉由形成在基材之第2主面之反射膜不會往基材側漏出,因此可保護靜電保護元件。
較佳為,該基材具有複數個該貫通孔;在複數個該貫通孔之各個形成有該連接導體。在此構成,可提高構裝電極及外部連接用電極間之導電率。
根據本發明,從發光元件往基材側放出之光被反射膜反射,不會往基材側透射。其結果,能使來自發光元件之光高效率地反射,可提高發光元件之發光效率。此外,可藉由以絕緣膜層覆蓋反射膜,保護反射膜免於受到周圍環境之影響,可防止反射膜變質,抑制發光效率降低。
10,10A‧‧‧構裝基板
20‧‧‧基材
21,22,23,25‧‧‧高絕緣膜
30‧‧‧增納二極體
31‧‧‧井層
32‧‧‧n型摻雜層
33‧‧‧p型摻雜層
40,42‧‧‧反射膜
40A,40B‧‧‧開口
42A,42B‧‧‧開口
41‧‧‧絕緣膜層
41A‧‧‧開口
51,52‧‧‧孔內電極
53‧‧‧構裝區域
61,62‧‧‧外部連接用電極
71,72‧‧‧構裝用電極
200‧‧‧半導體發光元件
201,202‧‧‧連接電極
圖1係實施形態1之構裝基板之剖面圖。
圖2係構裝基板之俯視圖。
圖3係顯示反射膜含有Al、Ag、Rh之情形之反射率之圖表。
圖4係依序顯示構裝基板之製程之圖。
圖5係依序顯示構裝基板之製程之圖。
圖6係形成有複數個孔內電極之構裝基板之俯視圖。
圖7係實施形態2之構裝基板之剖面圖。
圖8係構裝基板之俯視圖。
圖9係形成有複數個孔內電極之構裝基板之俯視圖。
(實施形態1)
圖1係本實施形態之構裝基板10之剖面圖。圖2係構裝基板10之俯視圖。圖1係圖2之I-I線剖面圖。又,圖2係透視一部分(後述構裝用電極71,72)之圖。
構裝基板10係構裝半導體發光元件200之基板。半導體發光元件200,表面側發光,在背面側具備連接電極201,202。此連接電極201,202焊接在構裝基板10,半導體發光元件200構裝在構裝基板10。
構裝基板10具備基材20。基材20係具有與厚度方向正交之表面(第2主面)與背面(第1主面)之長方體形狀,由單晶矽等絕緣性半導體構成。此外,基材20並不一定要絕緣性,亦可為由半導體成之基材。基材20之表面係構裝半導體發光元件200側之面。又,基材20之背面係構裝在未圖示之母基板側之面。
在基材20之背面形成有井層31。在井層31之一部分形成有n型摻雜層32與p型摻雜層33。藉由此n型摻雜層32與p型摻雜層33之層構造形成增納二極體30。此增納二極體30具有靜電保護元件之功能,保護構裝在構裝基板10之半導體發光元件200免於受到ESD放電造成之損傷。
在基材20之背面及表面整體形成有高絕緣膜21,22。高絕緣膜21,22係例如SiOx膜。
在高絕緣膜21之表面形成有外部連接用電極61,62。外部連接用電極61,62,在基材20之背面上,分離既定距離形成。在外部連接 用電極61,62之端部附近,高絕緣膜21被除去。在該高絕緣膜21被除去之部分,外部連接用電極61連接於n型摻雜層32,外部連接用電極62連接於p型摻雜層33。藉此,成為在與外部連接用電極61,62之間連接有增納二極體30之構造。
在高絕緣膜21之表面以覆蓋外部連接用電極61,62之方式形成有聚醯亞胺等之高絕緣膜25。在高絕緣膜25以外部連接用電極61,62之一部分露出之方式形成有開口25A。在高絕緣膜25之表面設有透過開口25A連接於外部連接用電極61,62之未圖示之引出電極,該電極焊接於母基板(未圖示)之電極,藉此構裝基板10構裝在母基板。外部連接用電極61,62相當於本發明之「第1外部連接用導體」及「第2外部連接用導體」。
在高絕緣膜22之表面形成有反射膜40。以被覆該反射膜40之方式形成有絕緣膜層41。關於反射膜40及絕緣膜層41,將於之後詳細說明。
在絕緣膜層41之表面,分離既定距離形成有構裝用電極71,72。構裝用電極71隔著基材20與外部連接用電極61對向。構裝用電極72隔著基材20與外部連接用電極62對向。半導體發光元件200之連接電極201,202藉由焊料構裝在構裝用電極71,72。構裝用電極71,72相當於本發明之「第1零件構裝用導體」及「第2零件構裝用導體」。
在外部連接用電極61與構裝用電極71重疊之區域及外部連接用電極62與構裝用電極72重疊之區域之各個,分別形成有在基材20之厚度方向貫通之孔(未圖示)。在各孔之內壁面形成有SiOx等之高絕緣膜23。此外,在該孔形成有孔內電極51,52。孔內電極51將外部連接用電極61與 構裝用電極71加以連接。孔內電極52將外部連接用電極62與構裝用電極72加以連接。孔內電極51,52相當於本發明之「第1連接導體」及「第2連接導體」。
形成在高絕緣膜22之表面之反射膜40係含有Al之薄膜,例如AlSiCu或AlCu等。從構裝在構裝基板10之半導體發光元件200往基材20側放出之光被反射膜40反射。反射膜40,在俯視時,小於基材20之表面整面,在構裝用電極71,72周圍,基材20以未露出之方式形成。
具體而言,反射膜40係以被基材20與構裝用電極71,72夾著之方式形成,在內側具有配置孔內電極51,52之開口40A,40B。開口40A,40B之大小及形狀並未特別限定,但至少在俯視時小於構裝用電極71,72。因此,成為反射膜40與構裝用電極71,72之外周部重疊之構成。藉此,在俯視時,基材20在構裝用電極71,72之周圍未露出。如上述,藉由形成反射膜40,從半導體發光元件200往基材20側放出之光被反射膜40反射,不會往基材20側透射。
開口40A,40B相當於本發明之「第1開口」及「第2開口」。
此外,反射膜40係以在俯視時與構裝用電極71,72重疊之方式形成,但亦可不與構裝用電極71,72重疊。此處,圖2中,將半導體發光元件200構裝在構裝基板10之區域設為構裝區域53。反射膜40,只要以在俯視時在構裝用電極71,72周圍被覆與至少構裝區域53對向之區域之方式形成即可。藉此,在俯視時,基材20在構裝用電極71,72周圍未露出。其結果,從半導體發光元件200往基材20側放出之光被反射膜40反射,不會往基材20側透射。
絕緣膜層41係以覆蓋反射膜40之方式形成在基材20表面整體。絕緣膜層41,與高絕緣膜21,22同樣地,為例如SiOx膜。如上述,反射膜40未形成在基材20表面之外周部。因此,藉由在基材20表面整體形成絕緣膜層41,反射膜40整體被絕緣膜層41被覆。藉此,可防止反射膜因使用時之環境、尤其是濕度影響而變質,又,可緩和來自半導體發光元件構裝時使用之樹脂之應力。
由於反射膜40為含有Al之薄膜、亦即導電薄膜,因此可膜厚均勻地成膜。因此,形成在被覆反射膜40之絕緣膜層41表面之構裝用電極71,72平坦,構裝時之半導體發光元件200之高度均勻化,可保持半導體發光元件200之構裝性。又,由於構裝用電極71,72平坦,因此構裝用電極71,72與連接電極201,202之密合面積變廣,散熱性提升。再者,本實施形態中,由於形成有絕緣膜層41,因此構裝用電極71,72不會透過反射膜40導通。
尤其是,本實施形態中,反射膜40為含有Al之薄膜,被絕緣膜層41被覆。因此,可抑制應力、濕度等環境因素造成之變質,能穩定地反射光。又,由於Al因波長造成之反射率變動較小,因此能穩定地反射光。此外,反射膜40,除了Al以外,亦可為含有具有高反射率之Ag或Rh之薄膜。
又,從構裝在構裝基板10之半導體發光元件200發出之光,不僅往前方(表面側),亦往構裝基板10側放出。往基材20側放出之光被反射膜40反射。此時,在俯視時,由於基材20之表面未露出,因此往基材20側放出之光不會往基材20側透射。假設,在反射膜40形成有狹縫等, 基材20之表面露出時,光會往基材20透射,其結果,導致半導體發光元件200之發光效率降低。本實施形態中,由於可抑制光往基材20透射,因此可高效率地反射來自半導體發光元件200之光,可提高半導體發光元件200之發光效率。
圖3係顯示反射膜含有Al、Ag、Rh之情形之反射率之圖表。圖3所示之圖表之橫軸為光之波長[μm],縱軸為反射膜之反射率[%]。Al之情形,與光之波長無關,可獲得大致90%之反射率。Ag之情形,可獲得大致95%之反射率,Rh之情形,可獲得大致77%之反射率。如上述,在反射膜40使用Al、Ag、Rh,與光之波長無關,可獲得大致一定之高反射率,因此可提高半導體發光元件200之發光效率。
此外,此處,作為反射膜40雖顯示導電膜,但只要具有反射光之功能,則不限於導電膜,亦可由樹脂等絕緣體構成。
以下,說明構裝基板10之製造方法。
圖4及圖5係依序顯示構裝基板10之製程之圖。圖4及圖5中,以構裝基板10之剖面圖顯示。
在基材20之背面形成由上述n型摻雜層32與p型摻雜層33構成之增納二極體30。n型摻雜層32及p型摻雜層33係例如使用離子注入法等形成。對基材20形成孔(未圖示)。在基材20背面及較高之內壁面,藉由熱氧化法等形成高絕緣膜21,23。在孔形成孔內電極51,52,在基材20背面形成與孔內電極51,52導通之外部連接用電極61,62。
具體而言,藉由濺鍍法在基材20背面形成電鍍種子層。電鍍種子層係藉由對例如鈦(Ti)、銅(Cu)依序進行濺鍍形成。此外,藉由光微 影法使電鍍種子層圖案化,在圖案化之電鍍種子層表面,使銅(Cu)、鎳(Ni)、金(Au)依序鍍敷成長,形成外部連接用電極61,62。
在基材20之背面形成被覆外部連接用電極61,62之高絕緣膜25。在高絕緣膜25形成使外部連接用電極61,62之一部分露出之開口25A。
接著,在基材20表面藉由熱氧化法等形成高絕緣膜22。接著,在高絕緣膜22表面形成反射膜40。形成方法為例如剝離(lift off)或乾式蝕刻等。在此反射膜40形成時,較佳為,在Al薄膜下形成含有20nm以下之Ti之層。藉此,提升密合性。又,藉由使Ti層成膜,能使Al薄膜均勻,其結果,可提高在反射膜40之反射率。
接著,以覆蓋反射膜40之方式形成絕緣膜層41,在高絕緣膜22及絕緣膜層41形成開口41A。接著,在絕緣膜層41形成由鈦(Ti)、銅(Cu)構成之電鍍種子層後,進行圖案化,進一步地,藉由使銅(Cu)、鎳(Ni)、金(Au)依序鍍敷成長,形成構裝用電極71,72。構裝用電極71,72係透過形成在高絕緣膜22及絕緣膜層41之開口41A與孔內電極51,52連接。藉由此步驟,形成構裝基板10。
此外,本實施形態之構裝基板10中,孔內電極51,52雖分別形成有一個,但為了提高外部連接用電極61,62與構裝用電極71,72之間之導電率,孔內電極51,52亦可形成有複數個。
圖6係形成有複數個孔內電極51,52之構裝基板10之俯視圖。在此例,在形成在反射膜40之開口40A內形成有三個孔內電極51,在開口40B內形成有三個孔內電極52。三個孔內電極51將構裝用電極71與 外部連接用電極61(圖6中未圖示)加以連接,三個孔內電極52將構裝用電極72與外部連接用電極62(圖6中未圖示)加以連接。即使形成有複數個孔內電極51,52之情形,在構裝用電極71,72周圍亦以在俯視時基材20不會露出之方式形成有反射膜40。藉此,從半導體發光元件200往基材20側放出之光被反射膜40反射,不會往基材20側透射,可提高半導體發光元件200之發光效率。
(實施形態2)
圖7係本實施形態之構裝基板10A之剖面圖。圖8係構裝基板10A之俯視圖。圖7係圖8之VII-VII線剖面圖。本實施形態中,形成在反射膜42之開口42A,42B之大小與實施形態1不同。以下,僅說明反射膜42。由於其他構成與實施形態1相同,因此省略說明。
反射膜42係含有Al之薄膜,形成在高絕緣膜22表面。以被覆該反射膜42之方式形成有絕緣膜層41。反射膜42係以被基材20與構裝用電極71,72夾著之方式形成,在內側具有配置孔內電極51,52之開口42A,42B。開口42A,42B之形狀並未特別限定,但其大小在俯視時大於構裝用電極71,72。又,開口42A,42B為不超過構裝區域53之大小。
藉由使在俯視時之開口42A,42B之大小大於構裝用電極71,72,反射膜42與構裝用電極71,72不會重疊,因此可防止有在此等之間產生之虞之短路缺陷,可確保絕緣性。反射膜42為含有Al之薄膜,被絕緣膜層41被覆,藉此,可抑制應力、濕度等環境因素造成之變質,能穩定地反射光。
圖9係形成有複數個孔內電極51,52之構裝基板10A之俯視 圖。在此例,在形成在反射膜42之開口42A內形成有三個孔內電極51,在開口42B內形成有三個孔內電極52。三個孔內電極51將構裝用電極71與外部連接用電極61(圖9中未圖示)加以連接,三個孔內電極52將構裝用電極72與外部連接用電極62(圖9中未圖示)加以連接。即使形成有複數個孔內電極51,52之情形,在俯視時,反射膜42之開口42A,42B亦大於構裝用電極71,72。因此,反射膜42與構裝用電極71,72不會重疊,因此可防止有在此等之間產生之虞之短路缺陷,又,反射膜42為含有Al之薄膜,被絕緣膜層41被覆,藉此,可抑制應力、濕度等環境因素造成之變質,能穩定地反射光。
10‧‧‧構裝基板
20‧‧‧基材
21,22,23,25‧‧‧高絕緣膜
25A‧‧‧開口
31‧‧‧井層
32‧‧‧n型摻雜層
33‧‧‧p型摻雜層
40‧‧‧反射膜
40A,40B‧‧‧開口
41‧‧‧絕緣膜層
51,52‧‧‧孔內電極
61,62‧‧‧外部連接用電極
71,72‧‧‧構裝用電極
200‧‧‧半導體發光元件
201,202‧‧‧連接電極

Claims (7)

  1. 一種構裝基板,具備:基材,具有貫通孔;外部連接用電極,形成在該基材之第1主面;構裝用電極,形成在該基材之第2主面,用以構裝構裝零件;連接導體,形成在該貫通孔,將該外部連接用電極、及該構裝用電極加以電性連接;導電薄膜之反射膜,形成在該第2主面;以及絕緣膜層,覆蓋該反射膜;該構裝用電極係形成在該絕緣膜層上。
  2. 如申請專利範圍第1項之構裝基板,其中,該外部連接用電極具有分離形成之第1外部連接用導體及第2外部連接用導體;該構裝用電極具有分離形成之第1零件構裝用導體及第2零件構裝用導體;該連接導體,具有:第1連接導體,將該第1外部連接用導體及該第1零件構裝用導體加以連接;以及第2連接導體,將該第2外部連接用導體及該第2零件構裝用導體加以連接;該反射膜係以被該基材與該第1零件構裝用導體及該第2零件構裝用導體夾著之方式形成,在俯視時,在形成有該第1連接導體及該第2連接導體之區域具有第1開口及第2開口; 該第1開口及該第2開口,在俯視時,小於該第1零件構裝用導體及該第2零件構裝用導體。
  3. 如申請專利範圍第1項之構裝基板,其中,該外部連接用電極具有分離形成之第1外部連接用導體及第2外部連接用導體;該構裝用電極具有分離形成之第1零件構裝用導體及第2零件構裝用導體;該連接導體,具有:第1連接導體,將該第1外部連接用導體及該第1零件構裝用導體加以連接;以及第2連接導體,將該第2外部連接用導體及該第2零件構裝用導體加以連接;該反射膜係以被該基材與該第1零件構裝用導體及該第2零件構裝用導體夾著之方式形成,在俯視時,在形成有該第1連接導體及該第2連接導體之區域具有第1開口及第2開口;該第1開口及該第2開口,在俯視時,大於該第1零件構裝用導體及該第2零件構裝用導體。
  4. 如申請專利範圍第3項之構裝基板,其中,該反射膜係含有Al、Ag或Rh之薄膜。
  5. 如申請專利範圍第3或4項之構裝基板,其中,該反射膜係形成在該基材之該第2主面之周緣部內側。
  6. 如申請專利範圍第2至4項中任一項之構裝基板,其中,在該基材之該第1主面,具備形成在該第1外部連接用導體及第2外部連接用導體之 間之靜電保護元件。
  7. 如申請專利範圍第1至4項中任一項之構裝基板,其中,該基材具有複數個該貫通孔;在複數個該貫通孔之各個形成有該連接導體。
TW104133491A 2014-10-22 2015-10-13 Construction of the substrate TWI570970B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014215474 2014-10-22
PCT/JP2015/070640 WO2016063590A1 (ja) 2014-10-22 2015-07-21 実装基板

Publications (2)

Publication Number Publication Date
TW201622188A TW201622188A (zh) 2016-06-16
TWI570970B true TWI570970B (zh) 2017-02-11

Family

ID=55760640

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104133491A TWI570970B (zh) 2014-10-22 2015-10-13 Construction of the substrate

Country Status (5)

Country Link
US (1) US10177289B2 (zh)
JP (1) JP6222377B2 (zh)
CN (1) CN106796979B (zh)
TW (1) TWI570970B (zh)
WO (1) WO2016063590A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN212648273U (zh) * 2020-07-29 2021-03-02 隆达电子股份有限公司 发光二极管装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201214793A (en) * 2010-07-26 2012-04-01 Asahi Glass Co Ltd Substrate for mounting light emitting element, method for manufacturing the same and light emitting device
US20120248481A1 (en) * 2010-09-30 2012-10-04 Seoul Opto Device Co., Ltd. Wafer level light emitting diode package and method of fabricating the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006086176A (ja) 2004-09-14 2006-03-30 Hitachi Kyowa Engineering Co Ltd Led用サブマウント及びその製造方法
US7719099B2 (en) * 2005-10-21 2010-05-18 Advanced Optoelectronic Technology Inc. Package structure for solid-state lighting devices and method of fabricating the same
KR100896282B1 (ko) 2007-11-01 2009-05-08 엘지전자 주식회사 발광 소자 패키지 및 그 제조방법
JP5345363B2 (ja) 2008-06-24 2013-11-20 シャープ株式会社 発光装置
JP5720454B2 (ja) * 2010-07-26 2015-05-20 旭硝子株式会社 発光素子搭載用基板とその製造方法および発光装置
CN102347426A (zh) 2010-07-26 2012-02-08 旭硝子株式会社 发光元件搭载用基板、其制造方法及发光装置
JP2012151191A (ja) * 2011-01-17 2012-08-09 Ibiden Co Ltd Led用配線基板、発光モジュール、led用配線基板の製造方法、及び発光モジュールの製造方法
KR20130011088A (ko) * 2011-07-20 2013-01-30 삼성전자주식회사 발광소자 패키지 및 그 제조방법
JP2013089717A (ja) 2011-10-17 2013-05-13 Rohm Co Ltd Ledモジュール
JP2013115088A (ja) * 2011-11-25 2013-06-10 Citizen Holdings Co Ltd 半導体発光装置
JPWO2013121787A1 (ja) * 2012-02-15 2015-05-11 パナソニックIpマネジメント株式会社 発光装置およびその製造方法
JP6004795B2 (ja) * 2012-07-06 2016-10-12 シチズンホールディングス株式会社 Led光源装置及び光反射性基板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201214793A (en) * 2010-07-26 2012-04-01 Asahi Glass Co Ltd Substrate for mounting light emitting element, method for manufacturing the same and light emitting device
US20120248481A1 (en) * 2010-09-30 2012-10-04 Seoul Opto Device Co., Ltd. Wafer level light emitting diode package and method of fabricating the same

Also Published As

Publication number Publication date
JP6222377B2 (ja) 2017-11-01
WO2016063590A1 (ja) 2016-04-28
JPWO2016063590A1 (ja) 2017-04-27
US10177289B2 (en) 2019-01-08
CN106796979B (zh) 2019-03-05
US20170213943A1 (en) 2017-07-27
TW201622188A (zh) 2016-06-16
CN106796979A (zh) 2017-05-31

Similar Documents

Publication Publication Date Title
TWI692122B (zh) 發光二極體封裝結構及其製作方法
JP6526809B2 (ja) デバイスおよびデバイスの製造方法
JP6097353B2 (ja) オプトエレクトロニクス半導体チップの支持体および半導体チップ
TWI569470B (zh) 發光二極體及其製造方法
TWI699011B (zh) 半導體發光裝置
JP2016039324A (ja) 発光装置及び発光装置の製造方法
US8772793B2 (en) Light emitting diodes and method for manufacturing the same
TWI538185B (zh) 高電壓固態傳感器及具有電交叉連接之固態傳感器陣列,以及相關系統及方法
TWI581468B (zh) 發光二極體、發光裝置及其製造方法
US10651337B2 (en) Supporting substrate for semiconductor device, semiconductor apparatus comprising the same, and method for manufacturing the same
KR102461968B1 (ko) 발광 소자
US9406635B2 (en) Semiconductor light emitting device and semiconductor light emitting device package using the same
TWI487150B (zh) 發光二極體封裝結構及其製造方法
JP2021527965A (ja) 半導体発光デバイス
TWI455363B (zh) 發光二極體封裝結構及其製造方法
TWI570970B (zh) Construction of the substrate
US8975659B2 (en) Chip on board light emitting diode device having dissipation unit array
US20190027669A1 (en) Semiconductor chip
TWI420713B (zh) 發光二極體封裝結構及其製造方法
US20160126437A1 (en) Light-emitting device
TWI407603B (zh) 發光元件封裝結構及其製程
US8643022B2 (en) Light emitting diodes and method for manufacturing the same
KR101297353B1 (ko) 발광 다이오드