TWI539311B - 用以將一單個文件編輯應用內之複數個連接文件之顯示、應用程式視窗及佈局之顯示同步化之方法、系統及儲存有指令之非暫時性電腦可讀媒體 - Google Patents
用以將一單個文件編輯應用內之複數個連接文件之顯示、應用程式視窗及佈局之顯示同步化之方法、系統及儲存有指令之非暫時性電腦可讀媒體 Download PDFInfo
- Publication number
- TWI539311B TWI539311B TW101137962A TW101137962A TWI539311B TW I539311 B TWI539311 B TW I539311B TW 101137962 A TW101137962 A TW 101137962A TW 101137962 A TW101137962 A TW 101137962A TW I539311 B TWI539311 B TW I539311B
- Authority
- TW
- Taiwan
- Prior art keywords
- file
- components
- window
- display
- displayed
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2113/00—Details relating to the application field
- G06F2113/18—Chip packaging
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- User Interface Of Digital Computer (AREA)
Description
本發明之態樣一般而言係關於積體電路設計之領域,且更特定而言係關於顯示及編輯堆疊設計。
本申請案係以下同在申請中之美國申請案之一部分接續申請案:2011年11月17日提出申請、標題為「Synchronized Three-Dimensional Display of Connected Documents」、序列號為13/299,268,且本申請案主張2011年10月31日提出申請、標題為「Synchronized Three-Dimensional Display of Connected Documents」之同在申請中之美國臨時申請案第61/553,902號之優先權。
積體電路(IC)設計係一複雜程序,通常涉及大量元件、形狀或幾何結構,且可藉助允許一設計者互動地定位(「放置」)及連接(「佈線」)一電路上之各種形狀之一電子設計自動化(EDA)工具而得到促進。EDA工具然後形成含有依據原始設計之然後可經製作而形成IC的電路之組件、互連及各種層之實體位置及尺寸之一電路佈局或文件。
IC可經設計以使得毗鄰晶粒經連接以形成由多個相異但連接之晶粒組成之一複雜封裝。可使用一導線連接兩個晶粒之間的觸點或經由放置於每一晶粒上之一或多個微凸塊來連接晶粒。當兩個毗鄰晶粒具有重疊微凸塊時,其可形成一連接。因此,一晶粒上之微凸塊之放置及對準對一封
裝中之毗鄰晶粒之有效設計而言至關重要。然而,一第一晶粒中之一微凸塊放置之對準及效應在其中每一晶粒被個別地顯示、存取、編輯、測試及證實之一毗鄰晶粒中可並非顯而易見。另外,當要求不具有一編輯對毗鄰晶粒之效應之特定知識之設計者觀看及獨立編輯每一設計佈局時,校正毗鄰晶粒中之微凸塊之對準可頗困難。可使編輯一封裝中之一晶粒進一步複雜化,其中使用一不同佈局編輯器或一不同技術形成每一晶粒。一設計者然後可逐個重複地存取及編輯每一個別晶粒之設計佈局以在微凸塊放置中作出小改變以校正微凸塊對準或作出其他元件放置調整。
因此,在此項技術中需要一個三維電路設計編輯器藉由同步化多個連接晶粒之顯示與編輯來更有效地存取針對多個晶粒之設計檔案且促進適當微凸塊對準。此一編輯器可用于其中將兩個文件或佈局展示為以除微凸塊以外之某一其他方式連接之其他上下文中,其中(舉例而言)在各別晶粒中暗示特徵本身且其中可藉由在同一視窗中而非單獨地觀看兩個此等特徵來促進將其對準之能力。
本發明之各種實施例之上述及其他態樣透過結合隨附繪製圖審查其以下詳細說明將顯而易見,在該等圖中類似參考編號用以指示功能類似元件。
本發明闡述一種用於同步化一單個文件編輯應用內之複數個連接佈局、設計或文件之顯示之系統及方法。為提及方便,本文中將提及「文件(document)」或「多個文件
(documents)」,但應理解,本說明同樣適用於佈局或設計,包含電路佈局或電路設計。在EDA上下文中,藉由本發明之實施例促進諸如微凸塊等元件之對準。亦預計其他連接器元件之對準。
可藉由在一第一視窗中將一第一文件或一第一文件之第一複數個元件顯示為一現用文件或現用元件且將一第二文件或一第二文件之第二複數個元件顯示為一背景文件或背景元件來同步化多個文件之顯示。然後在一第二視窗中將該第二文件或第二複數個元件顯示為現用且將該第一文件或第一複數個元件顯示為背景。然後在任一視窗中偵測到之任何動作可在另一視窗中接近同時顯示,藉此允許使用者即時觀看該動作或編輯之效應或結果。因此提供多個連接文件之一同步顯示可促進堆疊文件及封裝中之元件之放置及編輯。
類似地,闡述一種用於顯示來自一單個文件編輯應用內之一複數個佈局或文件之連接元件之系統及方法。如先前所闡述,可跨越兩個或兩個以上視窗同步化複數個文件之顯示。然後,在選擇任何現用元件之後旋即可醒目提示、列舉或以其他方式識別實體地連接至選定元件之元件。另一選擇係,在選擇經預定義用於現用文件中之一者之一網狀列表或選擇在一預定義網狀列表中識別之一元件之後,旋即可醒目提示、列舉或以其他方式識別藉由該網狀列表中之定義邏輯連接之元件。為識別文件之間的邏輯連接,可定義識別現有網狀列表之間的連接之一文件間網狀列
表。然後,跨越多個文件連接之元件之同步顯示可促進連接文件中之元件之設計、放置及編輯。
一使用者可利用一獨立用戶端系統、用戶端-伺服器環境或一網路連接環境中之同步三維顯示與編輯工具來存取一積體電路設計編輯器或其他佈局設計工具。圖1係圖解說明根據一實施例之一例示性系統100之組件之一簡單方塊圖。如在圖1中所展示,一系統100可包括執行一文件編輯應用111(舉例而言,一設計自動化工具)且具有一記憶體儲存器120之一用戶端110。用戶端110可係執行一文件編輯應用111或以其他方式促進對記憶體儲存器120之存取之任何計算系統(舉例而言,一個人電腦)。用戶端110可包含執行根據所揭示實施例之一方法之處理器。此一用戶端將係根據所揭示實施例之一總體文件編輯系統之部分。
由文件編輯應用111利用之文件及其他物件125可儲存於記憶體儲存器120中。儲存於記憶體儲存器120中之物件125可包含構成封裝之元件、形狀、胞元、頁、電路及佈局。一使用者可藉助用戶端110經由文件編輯應用111來存取儲存於記憶體儲存器120中之文件125,文件編輯應用111能夠存取記憶體儲存器120且顯示文件125、封裝及儲存於其中之相關電路設計資料。文件編輯應用111可包含一使用者介面,舉例而言,充當記憶體儲存器120(舉例而言,一示意圖或電路設計編輯器或其他設計編輯應用)中之物件之一前端且促進對記憶體儲存器120中之物件之存取之一程式、應用或中間體。文件編輯應用111可使用本
文中所闡述之顯示與編輯工具及程序來促進一封裝中之佈局之同步三維顯示與編輯。使用者可透過若干輸入裝置(諸如藉由藉助一滑鼠輸入一選擇或藉助一鍵盤輸入一請求)與文件編輯應用111互動。使用者可觀察一輸出裝置或顯示器上之對存取請求之回應。文件編輯應用111可在由使用者控制之一應用程式視窗中運行。
如在圖1中所展示,一用戶端110可係一獨立系統,如在正開發之設計係高度機密之情形下可特別受關注。另外,根據如在圖2中所展示之一實施例之一態樣,一用戶端210可係一網路連接環境之部分。
圖2係圖解說明根據一實施例之一例示性系統200之組件之一簡單方塊圖。如在圖2中所展示,系統200可包括具有一使用者介面211之一用戶端210。用戶端210可經由一網路230連接至一伺服器240。文件編輯應用241(其在此實施例中係在伺服器240中)可接達儲存由文件編輯應用241利用之佈局、文件、封裝及其他物件之儲存裝置220。伺服器240可包含執行根據所揭示實施例之一方法之處理器。此一伺服器然後將係根據所揭示實施例之一總體文件編輯系統之部分。
一使用者可經由具有能夠存取及顯示所儲存佈局及物件程式庫之一使用者介面211之用戶端210伺服器240處存取一文件編輯應用241。用戶端210可係促進使用者存取儲存裝置220之任何計算系統(舉例而言一個人電腦)。網路230可係一有線或無線網路,其可包含一區域網路(LAN)、一
無線區域網路(WAN)、網際網路或可用於自用戶端210存取儲存裝置220之任何其他網路。
伺服器240可係可經由網路230存取至用戶端210之一網路伺服器,網路230可管理對儲存裝置220之存取。使用者介面211可接收關於來自使用者之一佈局設計且利用儲存於記憶體儲存器220中之物件之指令、促進一封裝中之文件之一同步三維顯示。多個不同用戶端(未展示)可經由網路230存取儲存裝置220且請求對儲存於其中之物件之存取。
在另一網路連接環境中,文件編輯應用可在一有網路能力之用戶端上執行且經由一網路及通信伺服器存取儲存於一或多個儲存裝置中之文件、封裝及其他物件。
圖3圖解說明根據一實施例儲存於用於同步三維顯示與編輯之一例示性系統中之一例示性封裝300。一文件編輯應用可促進一封裝300中之連接文件之三維顯示與編輯。舉例而言,一或多個經個別設計晶粒351、356可藉由儲存於一儲存裝置320中之一或多個文件350、355來表示。每一文件可儲存於一單個儲存裝置320上或可經由一文件編輯應用存取之多個不同儲存裝置(未展示)上。類似地,不同文件可藉助不同技術來設計且因此可要求存取至儲存於亦可經由一文件編輯應用存取之一或多個儲存裝置上之不同技術檔案資料庫。
每一經設計晶粒351、356可包含一或多個微凸塊352.1至352.N、357.1至357.N。每一晶粒上之微凸塊之放置可
反映在各別文件350、355中之微凸塊353.1至353.N、358.1至358.N中。然後,在兩個單獨晶粒藉由一微凸塊連接時,文件編輯應用可顯示用於同步顯示與編輯之毗鄰且連接文件。
根據一實施例之一態樣,一使用者可觀看一第一文件(例如,文件A350)且然後請求連接至文件A350之一文件之一同步觀看。然後,文件編輯應用可將一第二文件(例如,文件B355)識別及顯示為一連接文件。所識別連接文件與原始文件之顯示可與如本文中所闡述之多個文件之同步顯示一致。
圖4圖解說明根據一實施例之一例示性編輯應用410中之一例示性同步三維顯示。如在圖4中所展示,一例示性編輯應用410可包含多個顯示視窗420、430。每一視窗420、430可然後顯示藉由微凸塊連接之多個文件451、455。舉例而言,如在視窗1 420中所展示,可將文件A 451.1顯示為一現用文件以使得可使用一文件編輯應用中之編輯工具來編輯視窗1 420中之文件A 451.1。在視窗1 420中,可將文件B 455.1顯示為文件A 451.1之背景。然後,可參考顯示於視窗1 420中之背景中之文件B 455.1中之元件作出對文件A 451.1之對準調整或其他編輯。
另一選擇係,可將來自文件A 451.1之元件顯示為現用元件以使得可使用一文件編輯應用中之編輯工具來編輯如在視窗1 420中所展示之文件A 451.1中之元件。然後,在視窗1 420中,可將來自文件B 455.1之元件顯示為來自文
件A 451.1之元件之背景。然後,可參考顯示於視窗1 420之背景中之文件B 455.1中之元件作出對文件A 451.1之元件之對準調整或其他編輯。
類似地,可在視窗2 430中將文件B 455.2或文件B之元件顯示為現用以使得可使用一文件編輯應用中之編輯工具來編輯顯示于視窗2 430中之文件B 455.2之態樣。然後,可在視窗2 430中將文件A 451.2或文件A之元件顯示為文件B 455.2之背景,且可參考顯示于背景中作為文件A 451.2之部分之元件及形狀來編輯文件B 455.2。
當在一個視窗中之一現用文件中執行一動作時,(舉例而言)若編輯一現用文件或調整一現用文件之視圖,則可在顯示彼文件之其他視窗中顯示一對應文件。舉例而言,可將對視窗1 420中之文件A 451.1之任何編輯顯示于視窗2 430之背景文件451.2中。類似地,可將對視窗2 430中之文件B 455.2之任何編輯顯示于視窗1 420之背景文件455.1中。
對一現用文件作出之編輯之在背景文件中之顯示可實質上與原始編輯同時顯現。當實施一編輯時,可將其保存且同步化以使得可自動再新對應背景文件中之文件之顯示。然後,藉由立即觀看任何連接文件之背景中之新編輯可觀看且適應或調節對該連接文件之編輯之任何結果。
根據一實施例,作為文件B 455之部分實施之每一元件及物件可在窗1 420中顯示為背景。另一選擇係,僅將文件A 451直接連接至文件B 455之彼等元件及物件(舉例而
言,連接微凸塊)可顯示於視窗1 420中之背景中之文件B 455.1中。類似地,僅受連接影響之彼等元件(舉例而言,連接至現用文件A 451.1上之元件的文件B 455中之彼等元件或文件B 455中之元件之某一其他子集)可顯示於視窗1 420之背景中。
可提供一可見度選項以使得使用者可選擇一可見度或所顯示元件密度設定,藉此允許使用者(舉例而言)藉由過濾出可見文件中之一或多個層來調整展示於一視窗中之每一文件中之資訊之量。可針對一應用中之所有視窗調整一單個層可見度設定,或可調整多個不同可見度設定而每一可見度設定可適用於該等視窗之一子集。可將針對一視窗(例如,視窗1 420)中之一現用文件(例如,文件A 451.1)作出之一可見度調整顯示於另一視窗(例如,視窗2 430)中,在該另一視窗中經調整文件在背景(例如,文件A 451.2)中係可觀看的。然後,顯示於現用文件A 451.1中之資訊係顯示於背景文件A 451.2中之相同資訊。
根據一實施例,文件編輯應用可包含驗證與分析工具,該等驗證與分析工具可分析一文件且識別關於文件設計之任何潛在問題。當編輯一文件且彼等編輯影響一連接文件時,可分析該連接文件且可將分析之結果展示於在一背景文件中顯示有最近編輯之一現用文件中。
圖5係圖解說明用於連接文件之同步編輯與顯示之一例示性方法500之一簡化流程圖。如在圖5中所展示,可將多個文件顯示於多個對應應用程式視窗中以使得每一所顯示
文件係一視窗中之一現用文件(方塊505)。然後,在每一視窗中,可將連接至現用文件之一文件顯示為該視窗之背景中之一非現用文件(方塊510)。針對隨後在一現用文件中所偵測到之任何動作(方塊515),將一對應動作顯示于具有經編輯文件作為一非現用背景文件之一視窗中(方塊520)。
圖6圖解說明根據一實施例之一例示性編輯應用610中之一動作之一例示性同步三維顯示。如在圖6中所展示,可將文件A 651.1顯示為視窗1(a)620中之一現用文件且可將文件B 655.1顯示為視窗1(a)620中之文件A 651.1之背景。類似地,可將文件B 655.2顯示為視窗2(a)630中之一現用文件且可將文件A 651.2顯示為視窗2(a)630中之文件B 655.2之背景。
然後,可將視窗1(a)620中之文件A 651.1中執行之任何動作顯示於視窗2之背景中之文件A 651.2中。舉例而言,如在圖6中所展示,當在視窗1中起始一變焦功能時,可在圖2中展示一對應變焦。如在視窗1(a)620中所展示,可藉助一變焦視窗615起始一變焦功能。在視窗1(b)625中展示對應變焦視圖。在偵測到視窗1中之動作之後,旋即可針對視窗2之顯示一對應動作。如所展示,亦在視窗2(b)635中顯示對應變焦視圖。類似地,可將視窗2(a)630中之文件B 655.2中之任何動作顯示於視窗1之背景中。
圖7圖解說明根據一實施例之一例示性編輯應用710中之另一動作之一例示性同步三維顯示。如在圖7中所展示,可將文件A 751.1顯示為視窗1(a)720中之一現用文件且可
將文件B 755.1顯示為視窗1(a)720中之文件A 751.1之背景。類似地,可將文件B 755.2顯示為視窗2(a)730中之一現用文件且可將文件A 751.2顯示為視窗2(a)730中之文件B 755.2之背景。
然後,可將視窗1中之文件A 751.1中執行之任何動作顯示於視窗2之背景中之文件A 751.2中。舉例而言,如在圖7中所展示,當在視窗1中起始一視窗移動時,可在視窗2中展示一對應移動。如所展示,可在視窗1(a)720上起始一平搖功能。在視窗1(b)725中展示對應移動。在偵測到視窗1中之動作之後,旋即可針對視窗2顯示一對應動作。亦在視窗2(b)735中顯示對應動作。類似地,可將視窗2(a)730中之文件B 755.2中之任何動作顯示於視窗1之背景中。
圖8圖解說明根據一實施例之一例示性編輯應用810中之另一動作之一例示性同步三維顯示。如在圖8中所展示,可將文件A 851.1顯示為視窗1(a)820中之一現用文件且可將文件B 855.1顯示為視窗1(a)820中之文件A 851.1之背景。類似地,可將文件B 855.2顯示為視窗2(a)830中之一現用文件且可將文件A 851.2顯示為視窗2(a)830中之文件B 855.2之背景。
然後,可將對視窗1中之文件A 851.1之任何編輯顯示于視窗2之背景中之文件A 851.2。舉例而言,如在圖8中所展示,當在視窗1中之文件A 851.1中添加、刪除、移動或以其他方式改變一元件時,可將一對應編輯顯示于視窗2中之文件A 851.2中。如在視窗1(a)820中所展示,可將一元
件815添加至文件A 851.1。在偵測到對視窗1之編輯之後,旋即亦可在視窗2(b)835中之文件A 851.2中顯示一對應元件。類似地,可在視窗1之背景中顯示對視窗2(a)830中之文件B 855.2之任何編輯。
雖然上文闡述數個不同編輯,但應將此等編輯視為僅為例示性的。應理解,可將對一第一視窗中之一現用文件之任何編輯顯示于一第二視窗之背景中之各別文件之一同步顯示中。
另外,連接文件之同步顯示可促進交叉文件探測。實體或邏輯文件探測藉由識別實體地或如由一元件網狀列表所定義地連接的一文件之元件來促進文件設計。圖9係圖解說明用於連接文件中之實體連接元件之同步三維顯示之一例示性方法900之一簡化流程圖。
如在圖9中所展示,可將多個文件顯示于多個對應應用程式視窗中以使得針對每一視窗將一單個文件識別為現用文件(方塊905)。然後,在每一視窗中,可將連接至現用文件之一文件顯示為視窗之背景中之一非現用文件(方塊910)。若隨後選擇一現用文件中之一元件(方塊915),則可識別連接至選定元件之現用文件中之元件(方塊920)。若(舉例而言)藉由一微凸塊將一背景文件中之任何元件另外連接至一經識別元件(方塊925),則然後可將彼元件及連接至經識別背景元件之任何元件識別為連接的(方塊930)。在識別連接至選定元件之元件之後,可將其醒目提示或以其他方式顯示於含有現用文件(其含有經識別元件)之視窗中
(方塊935)。
圖10圖解說明根據一實施例之一例示性編輯應用1010中之實體連接元件之一例示性同步三維顯示。如在圖10中所展示,可將對應於文件A 1011.1至1011.N之元件顯示為視窗1(a)1020中之現用元件且可將對應於文件B 1012.1至1012.N之元件顯示為視窗1(a)1020中之文件A之背景。類似地,可將對應於文件B 1012.1至1012.N之元件顯示為視窗2(a)1030中之現用元件且可將對應於文件A 1011.1至1011.N之元件顯示為視窗2(a)1030中之文件B之背景。
然後,為探測實體地連接至一元件之元件,可自現用元件選擇一元件。舉例而言,如在圖10中所展示,可選擇視窗2(a)1030中之元件1013。如在視窗2(b)1035中所展示,可將元件1014.1至1014.N識別為連接至選定元件1013且可將每一連接元件1014.1至1014.N在視窗2(b)1035中醒目提示或以其他方式識別或列舉為連接至選定元件1013。
另外,可藉由連接至選定元件1013之一微凸塊來連接文件A及文件B。然後,如在視窗1(b)1025中所展示,可將連接至該微凸塊之文件A中之每一元件1015.1至1015.N另外識別為連接至選定元件1013且可將每一連接元件1015.1至1015.N在視窗1(b)1025中醒目提示或以其他方式識別或列舉為連接至選定元件1013。
邏輯探測類似於實體探測。然而,元件之間的連接定義於一網狀列表中而非依賴於實體連接。圖11係圖解說明用於連接文件中之邏輯連接元件之同步三維顯示之一例示性
方法1100之一簡化流程圖。
如在圖11中所展示,可定義識別網狀列表兩個文件之間的連接之一文件間網狀列表(方塊1105)。然後,可將多個文件顯示于多個對應應用程式視窗中以使得針對每一視窗將一單個文件識別為現用文件(方塊1110)。然後,在每一視窗中,可將連接至現用文件之一文件顯示為視窗之背景中之一非現用文件(方塊1115)。
若隨後選擇一經定義網狀列表中之一元件(方塊1120)或若僅選擇一網狀列表,則可識別藉由網狀列表中之定義連接的現用文件中之元件(方塊1125)。若如由文件間網狀列表所定義將一背景文件中之任何元件另外連接至一經識別元件(方塊1130),則可將彼元件及由一預定義網狀列表連接至經識別背景元件之任何元件識別為連接的(方塊1135)。一旦識別邏輯連接至選定元件之元件,即可將其醒目提示或以其他方式顯示於含有現用文件(其含有經識別元件)之視窗中(方塊1140)。
圖12圖解說明根據一實施例之一例示性編輯應用1210中之邏輯連接元件之一例示性同步三維顯示。如在圖12中所展示,可在視窗1(a)1220中將對應于文件A 1211.1至1211.N之元件顯示為現用且可在視窗1(a)1220中將對應于文件B 1212.1至1212.N之元件顯示為文件A之背景。類似地,可在視窗2(a)1230中將對應于文件B 1212.1至1212.N之元件顯示為現用且可在視窗2(a)1230中將對應于文件A 1211.1至1211.N之元件顯示為文件B之背景。
每一文件可包含識別文件中之元件之間的邏輯連接之一經定義網狀列表。在圖12中,出於例示性目的,藉助一網狀列表標簽將識別為一網狀列表之部分之元件展示為文件A中之網狀列表a之一部件或展示為文件B中之網狀列表b之一部件。可由識別網狀列表a與網狀列表b之間的一或多個連接之使用者定義一文件間網狀列表。
然後,為探測邏輯連接元件,可自現用元件選擇一元件或網狀列表。舉例而言,如在圖12中所展示,可選擇視窗2(a)1230中之網狀列表b之一部件(元件1213)。如在視窗2(b)1235中所展示,可將元件1214.1至1214.N識別為選定網狀列表b之部分且可將其在視窗2(b)1235中醒目提示或以其他方式識別或列舉為連接至選定元件1213。
另外,如於一文件間網狀列表中所定義的文件A與文件B之間的連接可識別網狀列表a與網狀列表b之間的一連接,藉此識別邏輯連接至文件B中之選定元件1213的文件A中之額外元件。然後,如在視窗1(b)1225中所展示,可識別文件A中之每一網狀列表a元件1215.1至1215.N且可將其在視窗1(b)1225中醒目提示或以其他方式識別或列舉為連接至選定元件1213。
如先前所述,一文件編輯應用可促進連接元件之三維顯示與編輯。舉例而言,可由儲存於一儲存裝置中之一或多個文件表示一或多個經個別設計晶粒。每一經設計晶粒可包含一或多個微凸塊。類似地,可由一或多個文件表示一或多個插入物元件。每一晶粒或插入物上之微凸塊之放置
可反映於各別文件中之微凸塊中。然後,當藉由一微凸塊將一晶粒連接至一插入物時,文件編輯應用可顯示用於同步顯示與編輯之連接文件。
根據一實施例之一態樣,一使用者可觀看一第一文件且然後請求連接至該第一文件之一第二文件之一同步觀看,該第二文件然後可藉由文件編輯應用顯示于一同步顯示中。一例示性編輯應用可包含多個顯示視窗,每一視窗顯示多個連接文件。然後,可參考顯示於該視窗之背景中之一第二文件中之元件作出對一第一文件之對準調整或其他編輯。
圖13圖解說明根據一實施例儲存於用於同步三維顯示與編輯之一例示性系統中之一例示性封裝1300。如先前所述,一文件編輯應用可促進一封裝1300中之連接文件之三維顯示與編輯。舉例而言,可由儲存於一儲存裝置1320中之一或多個文件1350、1355表示一或多個經個別設計之佈局1351、1356。每一文件可儲存於一單個儲存裝置1320上或可經由一文件編輯應用之存取之多個不同儲存裝置(未展示)上。類似地,不同文件可藉助不同技術來設計且因此可要求存取至儲存於亦可經由一文件編輯應用存取之一或多個儲存裝置上之不同技術檔案資料庫。
每一經設計佈局1351、1356可包含一或多個微凸塊1352.1至1352.N、1357.1至1357.N。每一佈局上之微凸塊之放置可反映於各別文件1350、1355中之微凸塊1353.1至1353.N、1358.1至1358.N中。然後,當藉由一微凸塊連接
兩個單獨佈局時,文件編輯應用可顯示用於同步顯示與編輯之毗鄰且連接文件。
根據一實施例之一態樣,一使用者可觀看一第一文件(例如,文件A 1350)且然後請求連接至文件A 1350之一文件之一同步觀看。然後,文件編輯應用可將一第二文件(例如,插入物文件B 1355)識別及顯示為一第二文件。所識別連接文件與原始文件之顯示可與如本文中所闡述之多個文件之同步顯示一致。
圖14圖解說明根據一實施例之一例示性編輯應用1410中之一例示性同步三維顯示。如在圖4中所展示,一例示性編輯應用1410可包含多個顯示視窗1420、1430。每一視窗1420、1430可然後顯示經由微凸塊連接至一插入物之一晶粒。舉例而言,如在視窗1 1420中所展示,可將晶粒A 1451.1顯示為一現用文件以使得可使用一文件編輯應用之編輯工具來編輯視窗1 1420中之晶粒A 1451.1。在視窗1 1420中,可將插入物1455.1顯示為晶粒A 1451.1之背景。然後,可參考顯示於視窗1 1420中之背景中之插入物1455.1中之元件作出對晶粒A 1451.1之對準調整或其他編輯。
類似地,可在視窗2 1430中將插入物文件1455.2或該插入物之元件顯示為現用以使得可使用一文件編輯應用之編輯工具來編輯視窗2 1430中所顯示之插入物文件1455.2之態樣。然後,可在視窗2 1430中將文件A 1451.2或文件A之元件顯示為插入物文件1455.2之背景且可參考顯示于背景
中作為文件A 1451.2之部分之元件及形狀編輯插入物文件1455.2。
然後,當在一個視窗中之一現用文件中執行一動作時,(舉例而言)若編輯一現用文件或調整一現用文件之視圖,則然後可在顯示彼文件之其他視窗中顯示一對應動作。舉例而言,可將對視窗1 1420中之晶粒A 1451.1之任何編輯顯示于視窗2 1430之背景文件1451.2中。類似地,可將對視窗2 1430中之插入物1455.2之任何編輯顯示于視窗1 1420之背景文件1455.1中。
對一現用文件作出之編輯之在背景文件中之顯示可實質上與原始編輯同時顯現。當實施一編輯時,可將其保存且同步化以使得可自動再新對應背景文件中之佈局之顯示。然後,藉由立即觀看任何連接文件之背景中之新編輯,可觀看且適應或調節對該連接文件之編輯之任何結果。
根據一實施例,文件編輯應用可包含驗證及分析工具,該驗證及分析工具可分析一文件且識別關於文件設計之任何潛在問題。當編輯一文件且彼等編輯影響一連接文件時,可分析該連接文件且可將分析之結果展示於在一背景文件中顯示有最近編輯之一現用文件中。
為準確地校正一晶粒及一插入物且因此顯示連接,在形成第一及第二晶粒佈局之後,來自可連接至插入物佈局之每一晶粒佈局之微凸塊將接著匯入至該插入物佈局且建立元件之間的連接性。在微凸塊之匯入期間,可在如本文中所闡述之一顯示器上展示相關晶粒佈局及插入物佈局以促
進適當對準。
在一實施例之另一態樣中,可將一第一晶粒佈局顯示於一第一視窗中之現用文件中,且可將連接至該晶粒之一插入物顯示於該第一視窗之背景文件中,然後經由該插入物連接至該第一晶粒之一第二晶粒佈局可係一第二視窗中之現用文件且連接至該晶粒之該插入物佈局可係該第二視窗之背景文件。
圖15圖解說明用於藉助一插入物連接兩個晶粒之一例示性方法1500。如在圖15中所展示,首先可藉助一編輯應用形成多個晶粒佈局(該多個晶粒佈局中之某些晶粒佈局待連接)(方塊1505)。作為佈局形成之部分,多個輸入及輸出端子以及微凸塊可連接至端子網狀列表。然後,若一第一晶粒及一第二晶粒待連接,則可判定是否經由一插入物作出彼連接(方塊1510)。若一插入物待用以連接兩個晶粒,則可藉助編輯應用形成一插入物佈局(方塊1515)。作為插入物形成之部分,可形成插入物端子且自動產生端子接針。此外,可藉由編輯應用翻轉該第一晶粒佈局及第二晶粒佈局,藉此將每一晶粒之第一側與插入物之第一側對準,此乃因每一晶粒上之微凸塊可係在一第一側上更易於接達。
然後,可利用編輯應用來將每一晶粒佈局連接至插入物佈局。預先地,可將第一晶粒佈局之微凸塊匯入於插入物佈局中(方塊1520)。此匯入可包含使用編輯應用將插入物佈局上之微凸塊與第一晶粒之第一側上之微凸塊對準。然
後,可將第二晶粒之微凸塊匯入於插入物佈局中(包含藉由使微凸塊)對準(方塊1525)。然後,可藉由移動插入物之接針至微凸塊、自動佈線連接及如完成編輯應用內之連接所需要之任何其他動作來完成連接(方塊1530)。
在經由一插入物連接第一晶粒佈局及第二晶粒佈局之後,可將各別佈局文件中之兩者或兩者以上顯示于如本文中所闡述之多個對應視窗中(方塊1535)。如先前所闡述,文件編輯應用可顯示用於同步顯示與編輯之連接文件。
根據一實施例之一態樣,第一晶粒及第二晶粒可並不經由一插入物連接而是經由微凸塊直接連接(方塊1540)。然後,可經由編輯應用形成、對準及連接該等微凸塊(方塊1545)。在連接第一晶粒及第二晶粒之後,可將文件顯示于如上文所闡述之用於同步顯示與編輯之多個對應視窗中(方塊1535)。
圖16係圖解說明根據本發明之一實施例之一例示性用戶端1610之組件之一簡單方塊圖。如在圖16中所展示,經組態以執行如本文中所闡述之文件編輯應用之用戶端1610可包含進行通信之一處理器1602、一記憶體系統1620及一或多個輸入/輸出(I/O)裝置1606。該通信可以多種方式實施且可包含如在圖16中所展示之一或多個電腦匯流排1607、1608及/或橋接器裝置1609。I/O裝置1606可包含網路配接器及/或大容量儲存裝置,用戶端1610可自該等網路配接器及/或大容量儲存裝置接收用於執行設計自動化工具1611之命令。
如在圖1中所展示,一用戶端1610可係一獨立系統,如在正開發之設計係高度機密之情形下可特別受關注。另外,根據如在圖2中所展示之一實施例之一態樣,一用戶端210可係一網路連接環境之部分。
雖然本文中所闡述之實施例主要針對使用微凸塊連接一晶粒及一插入物,但可利用元件之間的其他連接方法。
在某些應用中,可將上文中所闡述之模組提供為一積體軟體系統之元件,在該積體軟體系統中可將該等方塊提供為一電腦程式之單獨元件。舉例而言,某些實施例可使用可儲存一指令或一指令集之一電腦可讀儲存媒體或物件來實施,該指令或該指令集若藉由一處理器執行則可致使處理器執行根據本發明之一方法。本發明之其他應用可體現為專用硬體及軟體組件之一混合系統。此外,並非需要提供本文中所闡述之所有模組或需要將其提供為單獨單元。另外,應注意,圖5、圖9及圖11中之方塊之配置未必暗示事件之一特定次序或順序,其亦並非意欲排除其他可能性。舉例而言,在方塊1105、1110及1115處繪示之操作可以任何次序或實質上彼此同時發生。除非上文另外陳述,否則此等實施方案細節對本發明之操作而言並不重要。
可在可包含可儲存資訊之任何媒體之一電腦可讀儲存媒體上體現例示性方法及電腦程式指令。一電腦可讀儲存媒體之實例包含電子電路、半導體記憶體裝置、ROM、快閃記憶體、可抹除ROM(EROM)、軟式磁片、CD-ROM、光碟、硬碟、光纖媒體或任何電磁或光學儲存裝置。另外,
一伺服器或資料庫伺服器可包含經組態以儲存可執行程序指令之電腦可讀媒體。本發明之實施例之特徵可在硬體、軟體、韌體或及其一組合中實施且在系統、子系統、組件或及其子組件中利用。
雖然主要闡述實施用於編輯積體電路設計之同步顯示,但所揭示系統及方法可適用于編輯其他類型之互連但單獨形成且個別儲存之文件。雖然上文已參考某些實施例詳細闡述了本發明,但熟習此項技術者將瞭解本發明之範疇及精神內之變化形式。因此,應將本發明視為僅由隨附申請專利範圍之範疇限制。
110‧‧‧用戶端
111‧‧‧文件編輯應用
120‧‧‧記憶體儲存器
125‧‧‧文件或其他物件/文件/物件
210‧‧‧用戶端
211‧‧‧使用者介面
220‧‧‧儲存裝置/記憶體儲存器
230‧‧‧網路
240‧‧‧伺服器
241‧‧‧文件編輯應用
300‧‧‧例示性封裝/封裝
320‧‧‧儲存裝置
350‧‧‧文件
351‧‧‧經個別設計晶粒/經設計晶粒/晶粒
352.1至352.N‧‧‧微凸塊
353.1至353.N‧‧‧微凸塊
355‧‧‧文件/文件B
356‧‧‧經個別設計晶粒/經設計晶粒/晶粒
357.1至357.N‧‧‧微凸塊
358.1至358.N‧‧‧微凸塊
410‧‧‧例示性編輯應用
420‧‧‧視窗1/視窗/顯示視窗
430‧‧‧視窗2/視窗/顯示視窗
451.1‧‧‧文件A/現用文件A
451.2‧‧‧文件A/背景文件/背景文件A
455.1‧‧‧文件B/背景文件
455.2‧‧‧文件B
610‧‧‧例示性編輯應用
615‧‧‧變焦視窗
620‧‧‧視窗1(a)
625‧‧‧視窗1(b)
630‧‧‧視窗2(a)
635‧‧‧視窗2(b)
651.1‧‧‧文件A
651.2‧‧‧文件A
655.1‧‧‧文件B
655.2‧‧‧文件B
710‧‧‧例示性編輯應用
720‧‧‧視窗1(a)
725‧‧‧視窗1(b)
730‧‧‧視窗2(a)
735‧‧‧視窗2(b)
751.1‧‧‧文件A
751.2‧‧‧文件A
755.1‧‧‧文件B
755.2‧‧‧文件B
810‧‧‧例示性編輯應用
815‧‧‧元件
820‧‧‧視窗1(a)
830‧‧‧視窗2(a)
835‧‧‧視窗2(b)
851.1‧‧‧文件A
851.2‧‧‧文件A
855.1‧‧‧文件B
855.2‧‧‧文件B
1010‧‧‧例示性本編輯應用
1011.1至1011.N‧‧‧文件A
1012.1至1012.N‧‧‧文件B
1013‧‧‧選定元件/元件
1014.1至1014.N‧‧‧連接元件/元件
1015.1至1015.N‧‧‧連接元件/元件
1020‧‧‧視窗1(a)
1025‧‧‧視窗1(b)
1030‧‧‧視窗2(a)
1035‧‧‧視窗2(b)
1210‧‧‧例示性編輯應用
1211.1至1211.N‧‧‧文件A
1212.1至1212.N‧‧‧文件B
1213‧‧‧選定元件/元件
1215.1至1215.N‧‧‧網狀列表a元件
1220‧‧‧視窗1(a)
1225‧‧‧視窗1(b)
1230‧‧‧視窗2(a)
1235‧‧‧視窗2(b)
1300‧‧‧例示性封裝/封裝
1320‧‧‧儲存裝置
1350‧‧‧文件/文件A
1351‧‧‧經個別設計之佈局/經設計佈局
1352.1至1352.N‧‧‧微凸塊
1353.1至1353.N‧‧‧微凸塊
1355‧‧‧插入物文件B/文件
1356‧‧‧經個別設計之佈局/經設計佈局
1357.1至1357.N‧‧‧微凸塊
1358.1至1358.N‧‧‧微凸塊
1410‧‧‧例示性編輯應用
1420‧‧‧視窗/顯示視窗/視窗1
1430‧‧‧視窗/顯示視窗/視窗2
1451.1‧‧‧晶粒A
1451.2‧‧‧文件A/背景文件
1455.1‧‧‧插入物/背景文件
1455.2‧‧‧插入物文件/插入物
1602‧‧‧處理器
1606‧‧‧輸入/輸出(I/O)裝置
1607‧‧‧電腦匯流排
1608‧‧‧電腦匯流排
1609‧‧‧橋接器裝置
1610‧‧‧用戶端/例示性用戶端
1620‧‧‧記憶體系統
圖1係圖解說明根據一實施例之一例示性系統之組件之一簡單方塊圖。
圖2係圖解說明根據一實施例之一例示性系統之組件之一簡單方塊圖。
圖3圖解說明根據一實施例儲存於用於同步三維顯示與編輯之一例示性系統中之一例示性封裝。
圖4圖解說明根據一實施例之一例示性編輯應用中之一例示性同步三維顯示。
圖5係圖解說明用於連接文件之同步編輯與顯示之一例示性方法之一簡化流程圖。
圖6圖解說明根據一實施例之一例示性編輯應用中之一動作之一例示性同步三維顯示。
圖7圖解說明根據一實施例之一例示性編輯應用中之一
動作之一例示性同步三維顯示。
圖8圖解說明根據一實施例之一例示性編輯應用中之一動作之一例示性同步三維顯示。
圖9係圖解說明用於連接文件中之實體連接元件之同步三維顯示之一例示性方法之一簡化流程圖。
圖10圖解說明根據一實施例之一例示性編輯應用中之實體連接元件之一例示性同步三維顯示。
圖11係圖解說明用於連接文件中之邏輯連接元件之同步三維顯示之一例示性方法之一簡化流程圖。
圖12圖解說明根據一實施例之一例示性編輯應用中之邏輯連接元件之一例示性同步三維顯示。
圖13圖解說明根據一實施例儲存於用於同步三維顯示與編輯之一例示性系統中之一例示性封裝。
圖14圖解說明根據一實施例之一例示性編輯應用中之一例示性同步三維顯示。
圖15圖解說明用於連接兩個晶粒與一插入物之一例示性方法。
圖16係圖解說明根據本發明之一實施例之一例示性系統之組件之一簡單方塊圖。
410‧‧‧例示性編輯應用
420‧‧‧視窗1/視窗/顯示視窗
430‧‧‧視窗2/視窗/顯示視窗
451.1‧‧‧文件A/現用文件A
451.2‧‧‧文件A/背景文件/背景文件A
455.1‧‧‧文件B/背景文件
455.2‧‧‧文件B
Claims (54)
- 一種使用一處理器來同步化一單個文件編輯應用內之複數個連接文件之顯示之方法,該方法包括:在一顯示器中之一第一視窗中,將一第一文件之第一複數個元件顯示為現用元件且將一第二文件之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該第二文件之該第二複數個元件顯示為現用元件且將該第一文件之該第一複數個元件顯示為背景元件;其中該第一文件及該第二文件係積體電路設計佈局且該單個文件編輯應用係一設計自動化工具,而且該第一文件係經由該第一複數個元件中之一元件連接於該第二複數個元件中之一元件而連接於該第二文件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及在偵測到該第一視窗中之一動作之後,旋即在該第二視窗中顯示一對應動作以同步化該顯示。
- 如請求項1之方法,其進一步包括在每一視窗中僅編輯彼視窗之該等現用元件。
- 如請求項1之方法,其中該所偵測動作包括對該第一複數個元件中之一元件作出至少一個編輯且該顯示一對應動作包括將對一對應元件之該至少一個編輯顯示于該第二視窗之該等背景元件中。
- 如請求項1之方法,其中該所偵測動作包括顯示該第一 視窗中之該等現用元件之一證實分析之一結果。
- 如請求項1之方法,其中經由對準微凸塊連接該等佈局。
- 如請求項1之方法,其進一步包括:在接收到減小顯示於每一視窗中之元件之一密度之一請求之後,旋即自該第一複數個元件過濾複數個元件。
- 如請求項1之方法,其進一步包括:在接收到增加顯示於每一視窗中之元件之一密度之一請求之後,旋即將來自該第一文件之複數個元件添加至該第一複數個元件。
- 如請求項1之方法,其進一步包括:自複數個經儲存文件選擇連接至該第一文件之一文件;及將該選定文件設定為該第二文件。
- 一種使用一處理器來同步化一單個文件編輯應用內之複數個連接文件之顯示之方法,該方法包括:在一顯示器中之一第一視窗中,將一第一文件顯示為一現用文件且將一第二文件顯示為一非現用背景文件;在該顯示器中之一第二視窗中,將該第二文件顯示為一現用文件且將該第一文件顯示為一非現用背景文件;其中該第一文件及該第二文件係積體電路設計佈局且該單個文件編輯應用係一設計自動化工具,而且該第一文件係經由該第一複數個元件中之一元件連接於該第二複數個元件中之一元件而連接於該第二文件; 其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及在偵測到一現用文件中之一動作之後,旋即在將該現用文件顯示為一非現用背景文件之一視窗中顯示一對應動作以同步化該顯示。
- 如請求項9之方法,其進一步包括:自複數個經儲存文件選擇連接至該第一文件之一文件;及將該選定文件顯示為該第二文件。
- 一種儲存有指令之非暫時性電腦可讀媒體,該等指令在由一處理器執行時執行同步化一單個文件編輯應用中之複數個連接文件之顯示之一方法,該方法包括:在一顯示器中之一第一視窗中,將一第一文件之第一複數個元件顯示為現用元件且將一第二文件之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該第二文件之該第二複數個元件顯示為現用元件且將該第一文件之該第一複數個元件顯示為背景元件;其中該第一文件及該第二文件係積體電路設計佈局且該單個文件編輯應用係一設計自動化工具,而且該第一文件係經由該第一複數個元件中之一元件連接於該第二複數個元件中之一元件而連接於該第二文件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及 在偵測到該第一視窗中之一動作之後,旋即在該第二視窗中顯示一對應動作以同步化該顯示。
- 如請求項11之非暫時性電腦可讀媒體,其中該所偵測動作包括對該第一複數個元件中之一元件作出至少一個編輯且該顯示一對應動作包括將對一對應元件之該至少一個編輯顯示于該第二視窗之該等背景元件中。
- 如請求項11之非暫時性電腦可讀媒體,其進一步包括:自複數個經儲存文件選擇連接至該第一文件之一文件;及將該選定文件設定為該第二文件。
- 一種用於顯示一單個文件編輯應用內之複數個連接文件之系統,其包括:一記憶體,其用以儲存複數個文件;一顯示器,其用以顯示複數個應用程式視窗,每一視窗顯示複數個連接文件;及一處理器,其經組態以藉由以下操作同步化該複數個連接文件之該顯示:在該顯示器中之一第一視窗中,將一第一文件之第一複數個元件顯示為現用元件且將一第二文件之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該第二文件之該第二複數個元件顯示為現用元件且將該第一文件之該第一複數個元件顯示為背景元件;其中該第一文件及該第二文件係積體電路設計佈局 且該單個文件編輯應用係一設計自動化工具,而且該第一文件係經由該第一複數個元件中之一元件連接於該第二複數個元件中之一元件而連接於該第二文件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及在偵測到該第一視窗中之一動作之後,旋即在該第二視窗中顯示一對應動作。
- 如請求項14之系統,其中該處理器進一步經組態以僅允許對每一視窗之該等現用元件之編輯。
- 如請求項14之系統,其中該所偵測動作包括對該第一複數個元件中之一元件作出至少一個編輯且該顯示一對應動作包括將對一對應元件之該至少一個編輯顯示于該第二視窗之該等背景元件中。
- 如請求項14之系統,其中該第一文件及該第二文件係積體電路設計佈局且該文件編輯應用係一設計自動化工具。
- 如請求項14之系統,其中:在接收到調整該第一視窗之一可見度設定之一請求之後,該控制器旋即調整來自該第二複數個元件之在該第一視窗中顯示為背景元件之元件之一數目。
- 如請求項14之系統,其中:在接收到同步化連接至該第一文件之一文件之該顯示之一請求之後,該控制器旋即:自該複數個所儲存文件選擇連接至該第一文件之一 文件;及將該選定文件設定為該第二文件。
- 一種用以同步化一單個文件編輯應用內之複數個連接文件中之連接元件之顯示之電腦實施方法,該方法包括:在一顯示器中之一第一視窗中,將一第一文件之第一複數個元件顯示為現用元件且將一第二文件之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該第二文件之該第二複數個元件顯示為現用元件且將該第一文件之該第一複數個元件顯示為背景元件;其中該第一文件及該第二文件係積體電路設計佈局且該單個文件編輯應用係一設計自動化工具;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及醒目提示經連接之該第一視窗中之第三複數個元件,其中該第三複數係該第一複數之一子集;及醒目提示經連接之該第二視窗中之第四複數個元件,其中該第四複數係該第二複數之一子集;其中該第四複數中之一元件連接至該第三複數中之一元件;且其中該醒目提示用以同步化該顯示。
- 如請求項20之方法,其中該第三複數中之一元件係實體地連接於該第四複數中之一元件。
- 如請求項21之方法,其進一步包括: 在偵測到該第一複數中之一元件之一選擇之後,旋即將該選定元件及連接至該選定元件之該第一複數中之一元件指派至該第三複數;及將連接至該第三複數中之一元件之來自該第二複數之一元件指派至該第四複數。
- 如請求項20之方法,其中該第三複數之元件係藉由一第一網狀列表中之定義連接,且該第四複數之元件係藉由一第二網狀列表中之定義連接。
- 如請求項23之方法,其中藉由一文件間網狀列表連接該第一網狀列表及該第二網狀列表。
- 如請求項24之方法,其進一步包括:在偵測到一網狀列表之一選擇之後,旋即將如在該選定網狀列表中所識別之連接元件指派至該第三複數;識別經由該文件間網狀列表連接至該選定網狀列表之一網狀列表;及將如在該連接網狀列表中所識別之連接元件指派至該第四複數。
- 如請求項24之方法,其進一步包括:在偵測到一元件之一選擇之後,旋即識別列舉該選定元件之一網狀列表;將在該所識別網狀列表中所識別之連接元件指派至該第三複數;識別經由該文件間網狀列表連接至該所識別網狀列表之一網狀列表;及 將如在該連接網狀列表中所識別之連接元件指派至該第四複數。
- 一種儲存有指令之非暫時性電腦可讀媒體,該等指令在由一處理器執行時執行顯示一單個文件編輯應用內之複數個連接文件之連接元件之一方法,該方法包括:在一顯示器中之一第一視窗中,將一第一文件之第一複數個元件顯示為現用元件且將一第二文件之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該第二文件之該第二複數個元件顯示為現用元件且將該第一文件之該第一複數個元件顯示為背景元件;其中該第一文件及該第二文件係積體電路設計佈局且該單個文件編輯應用係一設計自動化工具;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及醒目提示經連接之該第一視窗中之第三複數個元件,其中該第三複數係該第一複數之一子集;及醒目提示經連接之該第二視窗中之第四複數個元件,其中該第四複數係該第二複數之一子集;其中該第四複數中之一元件連接至該第三複數中之一元件;且其中該醒目提示用以同步化該顯示。
- 如請求項27之非暫時性電腦可讀媒體,其中該第三複數中之一元件與該第四複數中之一元件係實體地連接。
- 如請求項28之非暫時性電腦可讀媒體,其進一步包括:在偵測到該第一複數中之一元件之一選擇之後,旋即將該選定元件及連接至該選定元件之該第一複數中之一元件指派至該第三複數;及將連接至該第三複數中之一元件之來自該第二複數之一元件指派至該第四複數。
- 如請求項29之非暫時性電腦可讀媒體,其中該第三複數之元件藉由一第一網狀列表中之定義連接且該第四複數之元件藉由一第二網狀列表中之定義連接。
- 如請求項30之非暫時性電腦可讀媒體,其中該第一網狀列表及該第二網狀列表藉由一文件間網狀列表連接。
- 如請求項31之非暫時性電腦可讀媒體,其進一步包括:在偵測到一網狀列表之一選擇之後,旋即將如在該選定網狀列表中所識別之連接元件指派至該第三複數;識別經由該文件間網狀列表連接至該選定網狀列表之一網狀列表;及將如在該連接網狀列表中所識別之連接元件指派至該第四複數。
- 如請求項31之非暫時性電腦可讀媒體,其進一步包括:在偵測到一元件之一選擇之後,旋即識別列舉該選定元件之一網狀列表;將如在該所識別網狀列表中所識別之連接元件指派至該第三複數;識別經由該文件間網狀列表連接至該所識別網狀列表 之一網狀列表;及將如在該連接網狀列表中所識別之連接元件指派至該第四複數。
- 一種用以同步化一單個文件編輯應用內之複數個連接文件之顯示之系統,該系統包括:一記憶體,其用以儲存複數個文件;一顯示器,其用以顯示複數個應用程式視窗,每一視窗顯示複數個連接文件;及一處理器,其經組態以藉由以下操作同步化一單個文件編輯應用內之該複數個連接文件中之連接元件之該顯示:在該顯示器中之一第一視窗中,將一第一文件之第一複數個元件顯示為現用元件且將一第二文件之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該第二文件之該第二複數個元件顯示為現用元件且將該第一文件之該第一複數個元件顯示為背景元件;其中該第一文件及該第二文件係積體電路設計佈局且該單個文件編輯應用係一設計自動化工具,而且該第一文件係經由該第一複數個元件中之一元件連接於該第二複數個元件中之一元件而連接於該第二文件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;及醒目提示經連接之該第一視窗中之第三複數個元 件,其中該第三複數係該第一複數之一子集;及醒目提示經連接之該第二視窗中之第四複數個元件,其中該第四複數係該第二複數之一子集;其中該第四複數中之一元件連接至該第三複數中之一元件;且其中該醒目提示用以同步化該顯示。
- 如請求項34之系統,其中該第三複數中之該等元件與該第四複數中之該等元件係實體地連接。
- 如請求項35之系統,其進一步包括:在偵測到該第一複數中之一元件之一選擇之後,該控制器旋即將該選定元件及連接至該選定元件之該第一複數中之一元件指派至該第三複數且將連接至該第三複數中之一元件之來自該第二複數之一元件指派至該第四複數。
- 如請求項34之系統,其中該第三複數之元件藉由一第一網狀列表中之定義連接且該第四複數之元件藉由一第二網狀列表中之定義連接。
- 如請求項37之系統,其中該處理器維持定義該第一網狀列表與該第二網狀列表之間的一連接之一文件間網狀列表。
- 如請求項38之系統,其中:在偵測到一網狀列表之一選擇之後,該處理器旋即將如在該選定網狀列表中所識別之連接元件指派至該第三複數、識別經由該文件間網狀列表連接至該選定網狀列 表之一網狀列表及將如在該連接網狀列表中所識別之連接元件指派至該第四複數。
- 如請求項38之系統,其中:在偵測到一元件之一選擇之後,該處理器旋即識別列舉該選定元件之一網狀列表、將如在該所識別網狀列表中所識別之連接元件指派至該第三複數、識別經由該文件間網狀列表連接至該所識別網狀列表之一網狀列表及將如在該連接網狀列表中所識別之連接元件指派至該第四複數。
- 一種使用一處理器來同步化一單個文件編輯應用內之複數個連接文件之顯示之方法,該方法包括:在一顯示器中之一第一視窗中,將一第一積體電路設計佈局之第一複數個元件顯示為現用元件且將一插入物佈局之第二複數個元件顯示為背景元件;及在該顯示器中之一第二視窗中,將一第二積體電路設計佈局之第三複數個元件顯示為現用元件且將該插入物佈局之第四複數個元件顯示為背景元件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到;其中該第一積體電路設計佈局及該第二積體電路設計佈局係經由該插入物佈局而相連接;且其中一將該第一積體電路設計佈局連接於該插入物佈局之元件可在該第一視窗被看到,而一將該第二積體電路設計佈局連接於該插入物佈局之元件可在該第二視窗 被看到。
- 如請求項41之方法,其中經由對準微凸塊將該第一積體電路設計佈局及該第二積體電路設計佈局連接至該插入物。
- 一種使用一處理器來連接複數個佈局且同步化一單個編輯應用內之佈局之顯示之方法,該方法包括:形成一第一積體電路設計佈局及一第二積體電路設計佈局;形成一插入物佈局;將來自該等第一及第二積體電路設計佈局中之每一者之微凸塊匯入至該插入物佈局中;藉助該文件編輯應用將該等第一及第二積體電路設計佈局之每一者邏輯地連接至該插入物佈局;在一顯示器中之一第一視窗中,將該第一積體電路設計佈局之第一複數個元件顯示為現用元件且將該插入物佈局之第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該插入物佈局之該第二複數個元件顯示為現用元件且將該積體電路設計佈局之該第一複數個元件顯示為背景元件;及在偵測到該第一視窗中之一動作之後,旋即在該第二視窗中顯示一對應動作以同步化該顯示;其中該第一視窗及該第二視窗可在該顯示器中同時被看到。
- 如請求項43之方法,其中經由對準微凸塊連接該等積體 電路設計佈局及該插入物佈局。
- 一種使用一處理器來同步化一單個文件編輯應用內之複數個連接文件之顯示之方法,該方法包括:在一顯示器中之一第一視窗中,將一積體電路設計佈局之第一複數個元件顯示為現用元件且將一插入物佈局之第二複數個元件顯示為背景元件;及在該顯示器中之一第二視窗中,將該插入物佈局之該第二複數個元件顯示為現用元件且將該積體電路設計佈局之該第一複數個元件顯示為背景元件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到且該第一複數個元件之各元件及該第二複數個元件之各元件係均被顯示在該第一及第二視窗兩者;在偵測到該第一視窗中之一動作之後,旋即在該第二視窗中顯示一對應動作,以同步化該顯示。
- 如請求項45之方法,其中該等積體電路設計佈局及該插入物佈局係經由對準微凸塊連接。
- 如請求項45之方法,其中該插入物佈局將該積體電路設計佈局連接至一第二積體電路設計佈局。
- 如請求項45之方法,其中該單個文件編輯應用係一設計自動化工具。
- 一種儲存有指令之非暫時性電腦可讀媒體,該等指令在由一處理器執行時執行同步化一單個文件編輯應用中之複數個連接文件之顯示之一方法,該方法包括:在一顯示器中之一第一視窗中,將一積體電路設計佈 局之一第一複數個元件顯示為現用元件且將一插入物佈局之一第二複數個元件顯示為背景元件;在該顯示器中之一第二視窗中,將該插入物佈局之該第二複數個元件顯示為現用元件且將該積體電路設計佈局之該第一複數個元件顯示為背景元件;其中該第一視窗及該第二視窗可在該顯示器中同時被看到且該第一複數個元件之各元件及該第二複數個元件之各元件係均被顯示在該第一及第二視窗兩者;在偵測到該第一視窗中之一動作之後,旋即在該第二視窗中顯示一對應動作,以同步化該顯示。
- 如請求項49之非暫時性電腦可讀媒體,其中該等積體電路設計佈局及該插入物佈局係經由對準微凸塊連接。
- 如請求項49之非暫時性電腦可讀媒體,其中該插入物佈局將該積體電路設計佈局連接至一第二積體電路設計佈局。
- 一種用以同步化一顯示器中顯示複數個連接佈局之應用程式視窗之系統,該系統包括:一記憶體,其用以儲存複數個佈局;一顯示器,其用以顯示複數個應用程式視窗,每一視窗以一連接方式顯示該複數個佈局中之佈局,以顯示一連接佈局;及一處理器,其用以執行藉由以下操作同步化顯示該複數連接佈局之應用程式視窗之指令:在該顯示器中之一第一應用程式視窗中,將一 積體電路設計佈局之一第一複數個元件顯示為現用元件且將一插入件佈局之第二複數個元件顯示為背景元件;在該顯示器中之一第二應用程式視窗中,將該插入件佈局之該第二複數個元件顯示為現用元件且將該積體電路設計佈局之該第一複數個元件顯示為背景元件;其中該第一應用程式視窗及該第二應用程式視窗可在該顯示器中同時被看到,且該第一複數個元件之各元件及該第二複數個元件之各元件係均被顯示在該第一及第二應用程式視窗兩者;在偵測到該第一應用程式視窗中之一動作之後,旋即在該第二應用程式視窗中顯示一對應動作,以同步化該顯示器中之應用程式視窗。
- 如請求項52之系統,其中該等積體電路設計佈局及該插入物佈局係經由對準微凸塊連接。
- 如請求項52之系統,其中該插入物佈局將該積體電路設計佈局連接至一第二積體電路設計佈局。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161553902P | 2011-10-31 | 2011-10-31 | |
US13/299,268 US9129081B2 (en) | 2011-10-31 | 2011-11-17 | Synchronized three-dimensional display of connected documents |
US13/603,885 US20130290834A1 (en) | 2011-10-31 | 2012-09-05 | Synchronized three-dimensional display of connected documents |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201329764A TW201329764A (zh) | 2013-07-16 |
TWI539311B true TWI539311B (zh) | 2016-06-21 |
Family
ID=49225748
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101137962A TWI539311B (zh) | 2011-10-31 | 2012-10-15 | 用以將一單個文件編輯應用內之複數個連接文件之顯示、應用程式視窗及佈局之顯示同步化之方法、系統及儲存有指令之非暫時性電腦可讀媒體 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20130290834A1 (zh) |
TW (1) | TWI539311B (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105335112B (zh) * | 2014-05-30 | 2020-08-18 | 阿里巴巴集团控股有限公司 | 多屏显示的信息处理和主控端内容发送方法、装置 |
US9280621B1 (en) | 2014-08-05 | 2016-03-08 | Cadence Design Systems, Inc. | Methods, systems, and articles of manufacture for analyzing a multi-fabric electronic design and displaying analysis results for the multi-fabric electronic design spanning and displaying simulation results across multiple design fabrics |
US9881119B1 (en) | 2015-06-29 | 2018-01-30 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for constructing a simulation schematic of an electronic design across multiple design fabrics |
US10346573B1 (en) | 2015-09-30 | 2019-07-09 | Cadence Design Systems, Inc. | Method and system for performing incremental post layout simulation with layout edits |
US9881120B1 (en) | 2015-09-30 | 2018-01-30 | Cadence Design Systems, Inc. | Method, system, and computer program product for implementing a multi-fabric mixed-signal design spanning across multiple design fabrics with electrical and thermal analysis awareness |
US10331841B1 (en) | 2016-01-15 | 2019-06-25 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for implementing virtual prototyping for electronic designs |
US10354037B1 (en) | 2016-06-30 | 2019-07-16 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for implementing an electronic design by manipulating a hierarchical structure of the electronic design |
US9934354B1 (en) | 2016-06-30 | 2018-04-03 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for implementing a layout-driven, multi-fabric schematic design |
US10133841B1 (en) | 2016-09-30 | 2018-11-20 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for implementing three-dimensional integrated circuit designs |
US10192020B1 (en) * | 2016-09-30 | 2019-01-29 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for implementing dynamic maneuvers within virtual hierarchies of an electronic design |
US10282505B1 (en) | 2016-09-30 | 2019-05-07 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for implementing legal routing tracks across virtual hierarchies and legal placement patterns |
US10210299B1 (en) | 2016-09-30 | 2019-02-19 | Cadence Design Systems, Inc. | Methods, systems, and computer program product for dynamically abstracting virtual hierarchies for an electronic design |
US11450043B2 (en) * | 2018-04-25 | 2022-09-20 | Adobe Inc. | Element association and modification |
US10671793B1 (en) * | 2018-07-31 | 2020-06-02 | Cadence Design Systems, Inc. | Editing of layout designs for fixing DRC violations |
US11381391B2 (en) * | 2020-06-15 | 2022-07-05 | Cisco Technology, Inc. | Pre-shared secret key capabilities in secure MAC layer communication protocols |
CN115688672B (zh) * | 2022-11-14 | 2024-03-08 | 深圳市奇普乐芯片技术有限公司 | 显示方法、装置、终端及存储介质 |
-
2012
- 2012-09-05 US US13/603,885 patent/US20130290834A1/en not_active Abandoned
- 2012-10-15 TW TW101137962A patent/TWI539311B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US20130290834A1 (en) | 2013-10-31 |
TW201329764A (zh) | 2013-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI539311B (zh) | 用以將一單個文件編輯應用內之複數個連接文件之顯示、應用程式視窗及佈局之顯示同步化之方法、系統及儲存有指令之非暫時性電腦可讀媒體 | |
US9129081B2 (en) | Synchronized three-dimensional display of connected documents | |
TWI423057B (zh) | 佈局對原理圖錯誤系統及方法 | |
US9348965B2 (en) | Parasitic component library and method for efficient circuit design and simulation using the same | |
US7159202B2 (en) | Methods, apparatus and computer program products for generating selective netlists that include interconnection influences at pre-layout and post-layout design stages | |
KR101921658B1 (ko) | 상호 양자 로직(rql) 회로 합성 | |
US9881119B1 (en) | Methods, systems, and computer program product for constructing a simulation schematic of an electronic design across multiple design fabrics | |
EP1729232A1 (en) | Methods for producing structured application-specific integrated circuits that are equivalent to field-programmable gate arrays | |
US9589096B1 (en) | Method and apparatus for integrating spice-based timing using sign-off path-based analysis | |
US8332803B1 (en) | Method and apparatus for integrated circuit package thermo-mechanical reliability analysis | |
TW201218003A (en) | Method, apparatus, and article of manufacture for providing in situ, customizable information in designing electronic circuits with electrical awareness | |
CN102439469A (zh) | 单元意识错误模型创建和模式生成 | |
US8601422B2 (en) | Method and system for schematic-visualization driven topologically-equivalent layout design in RFSiP | |
CN102667867A (zh) | 改进的计算机实施的几何特征检测方法 | |
US20090326874A1 (en) | Designing support method, designing support equipment, program and computer-readable storage medium | |
JP6352744B2 (ja) | Ic設計データの比較およびマージング | |
US9064081B1 (en) | Generating database for cells routable in pin layer | |
US8386977B2 (en) | Circuit design checking for three dimensional chip technology | |
US9400853B2 (en) | System and method for identifying under-defined geometries due to singular constraint schemes | |
US9348963B1 (en) | Automatic abutment for devices with horizontal pins | |
JP2012208907A (ja) | 実装設計支援プログラム、方法及び装置 | |
CN102955123A (zh) | 含异方ip的客户方芯片天线效应的检查方法 | |
US20140298278A1 (en) | Graphical method and product to assign physical attributes to entities in a high level descriptive language used for vlsi chip design | |
US20150227660A1 (en) | Integrated circuit clock tree visualizer | |
US7890303B2 (en) | Parameter managing method, design parameter managing system, program and computer readable recording medium |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |