TWI517639B - 類比前端電路傳送端與其連線方法 - Google Patents

類比前端電路傳送端與其連線方法 Download PDF

Info

Publication number
TWI517639B
TWI517639B TW102112616A TW102112616A TWI517639B TW I517639 B TWI517639 B TW I517639B TW 102112616 A TW102112616 A TW 102112616A TW 102112616 A TW102112616 A TW 102112616A TW I517639 B TWI517639 B TW I517639B
Authority
TW
Taiwan
Prior art keywords
signal
output
generate
analog front
circuit
Prior art date
Application number
TW102112616A
Other languages
English (en)
Other versions
TW201440461A (zh
Inventor
朱宏鎭
陳永泰
林見儒
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW102112616A priority Critical patent/TWI517639B/zh
Priority to US14/248,944 priority patent/US9413539B2/en
Publication of TW201440461A publication Critical patent/TW201440461A/zh
Application granted granted Critical
Publication of TWI517639B publication Critical patent/TWI517639B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/26Arrangements for supervision, monitoring or testing with means for applying test signals or for measuring
    • H04M3/28Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor
    • H04M3/30Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop
    • H04M3/302Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop using modulation techniques for copper pairs
    • H04M3/304Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop using modulation techniques for copper pairs and using xDSL modems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • H04L12/6418Hybrid transport
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13039Asymmetrical two-way transmission, e.g. ADSL, HDSL
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/1319Amplifier, attenuation circuit, echo suppressor

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Amplifiers (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Description

類比前端電路傳送端與其連線方法
第1圖顯示一習知數位用戶迴路連線(x-Digital Subscriber Line,xDSL)電路之示意圖。數位用戶迴路連線100包含有一傳送端101、一數位訊號處理器(DSP)102、一變壓器103、及一接收端104。傳送端101包含有一數位類比轉換器101a、一傳送濾波器(TXF)101b、及一線性驅動器(Line driver,LD)101c,其中傳送濾波器101b可為傳輸路徑濾波器(transmit path filter)。而接收端104包含有一接收器(RX)104a與一類比數位轉換器104b。接收器104a包含有一運算放大器(OP)與濾波器電路。
數位用戶迴路連線100利用數位訊號處理器輸出數位(digital)訊號給傳送端101之數位類比轉換器101a,以將該訊號轉換為類比(analog)訊號。接著,透過傳送端101之其他電路101b、101c與變壓器103將訊號傳輸到電話線上。同時,數位用戶迴路連線100也透過變壓器103與接收端104之電路104a、104b將電話線上之訊號接收回來,由類比數位轉換器104b將接收之訊號轉換為數位訊號,並傳送至數位訊號處理器102處理。
由於電話線為低阻抗高負載,約50~150歐姆(ohm),因此數位用戶迴路連線100之傳送端101之輸出級-線性驅動器必消耗很大的功耗才可推動電話線負載。但在推動此負載的同時還必須維持高線性度。一般,為了保持或提高線性驅動器101c之線性度,會使用更大的功耗、或更大的面積來交換。然而,線性驅動器101c大功耗會使整體系 統之耗電量快速上升。面對日驅嚴格的省電規定,如何使線性驅動器101c在保持可接受的性能與盡量能少耗電,變成一個設計的目標。尤其是在電信局的局端,因為埠數非常多,總功耗的降低為一急需解決的問題。
本發明之目的之一,在提供一種類比前端電路傳送端,可偵測其線性驅動器之輸入輸出誤差,以提高線性驅動器之線性度。
本發明之目的之一,在提供一種預失真資料偵測機制,利用預先知道之訊號失真,而補償類比前端電路傳送端之訊號。
本發明之一實施例提供了一種類比前端電路傳送端,包含一線性驅動器與一預失真訊號產生單元。線性驅動器接收一輸入差動訊號,產生一輸出差動訊號。輸入差動訊號包含有一第一輸入訊號與一第二輸入訊號。輸出差動訊號包含有一第一輸出差動訊號與一第二輸出差動訊號。該線性驅動器由一第一輸入節點接收第一輸入訊號,以產生第一輸出訊號,且由一第二輸入節點接收第二輸入訊號,以產生第二輸出訊號。
預失真訊號產生單元,耦接線性驅動器,預失真訊號產生單元依據一對應線性驅動器之放大倍率調整第一輸入訊號與第二輸入訊號,計算調整後之第一輸入訊號與第一輸出訊號產生一第一誤差值,且計算調整後之第二輸入訊號與第二輸出訊號產生一第二誤差值,依據第一誤差值與第二誤差值產生之一預失真訊號調整類比前端電路傳送端之訊號輸出狀態。
本發明實施例之類比前端電路傳送端利用偵測線驅動器輸入輸出訊號之誤差,產生預失真資料以補償線驅 動器之性能,可達成提高線驅動器之線性度與減少改善數位用戶迴路連線電路的功耗。
100、200、300、400、500‧‧‧數位用戶迴路連線電路
101、201、301、401、501‧‧‧類比前端電路傳送端
102、202、302、402、502‧‧‧數位訊號處理器
103、203、303、403、503‧‧‧變壓器
101a、201a、301a、401a、501a‧‧‧數位類比轉換器
101b、201b、301b、401b、501b‧‧‧傳送濾波器
101c、201c、301c、401c、501c‧‧‧線性驅動器
201d、301d、401d、501d‧‧‧預失真訊號產生單元
301d1、401d1、501d1‧‧‧計算電路
301d2、401d2、501d2‧‧‧溫度感測器
301d3、401d3、501d3‧‧‧記憶單元
104、504‧‧‧類比前端電路接收端
104a‧‧‧接收器
104b、504a‧‧‧類比數位轉換器
第1圖顯示習知技術之數位用戶迴路連線電路之示意圖。
第2A圖顯示本發明一實施例之數位用戶迴路連線電路之示意圖。
第2B圖顯示本發明一實施例之數位用戶迴路連線電路之波形圖。
第3圖顯示本發明另一實施例之數位用戶迴路連線電路之示意圖。
第4A圖顯示本發明另一實施例之數位用戶迴路連線電路之示意圖。
第4B圖顯示本發明另一實施例之數位用戶迴路連線電路之波形圖。
第5A圖顯示本發明另一實施例之數位用戶迴路連線電路之示意圖。
第5B圖顯示本發明另一實施例之數位用戶迴路連線電路之示意圖。
第6圖顯示本發明一實施例之數位用戶迴路連線電路連線方法之流程圖。
第2A圖顯示本發明一實施例之一數位用戶迴路連線(x-Digital Subscriber Line,xDSL)電路200之示意圖。 數位用戶迴路連線電路200包含有一類比前端電路傳送端201、一數位訊號處理器202、一變壓器203。類比前端電路傳送端201包含一數位類比轉換器201a、一傳送濾波器(TXF)201b、一線性驅動器(Line driver,LD)201c、及一預失真訊號產生單元201d。
數位訊號處理器202用以產生一數位訊號D給數位類比轉換器201a。
數位類比轉換器201a將該數位訊號D轉換為類比之輸入差動訊號A1、A2。
傳送濾波器(transmission filter)201b濾波並發送該輸入差動訊號A1、A2。
線性驅動器201c接收一輸入差動訊號A1、A2,放大輸入差動訊號A1、A2,以產生一輸出差動訊號B1、B2。線性驅動器201c由一第一輸入節點P1接收第一輸入訊號A1,以產生第一輸出訊號B1。線性驅動器201c由一第二輸入節點P2接收第二輸入訊號A2,以產生第二輸出訊號B2。
預失真訊號產生單元201d耦接線性驅動器201c,對應該線性驅動器之放大倍率調整該第一輸入訊號A1與該第二輸入訊號A2,計算調整後之第一輸入訊號A1與第一輸出訊號B1,產生一第一誤差值ER1(未圖示),且計算調整後之第二輸入訊號A2與該第二輸出訊號B2,產生一第二誤差值ER2(未圖示)。接著,預失真訊號產生單元201d依據第一誤差值ER1與第二誤差值ER2產生之一預失真訊號PR1,以提供給數位訊號處理器202調整類比前端電路傳送端201之訊號輸出狀態。
本發明實施之預失真訊號產生單元201d偵測線性驅動器201c之輸入與輸出訊號間之誤差,可預先得知線性驅動器201c之訊號輸出與輸入之間的誤差狀態,進而提供數位訊號處理器202該誤差狀態,而達成調整線性驅動器 201c線性度之功效。
一實施例,本發明實施例之預失真訊號產生單元201d偵測出之訊號誤差值ER1與ER2產生之預失真訊號PR1如第2B圖左邊之預失真波形所示。而線性驅動器201c之失真時的波形ER如第2B圖中間所示。本發明實施例中,數位訊號處理器202依據預失真訊號PR1補償類比前端電路傳送端201之線性驅動器201c失真的輸出差動訊號B1、B2,則可如第2B圖之輸出訊號波形O所示,以提高線性驅動器201c輸出之線性度。
第3圖顯示本發明一實施例之一數位用戶迴路連線電路300之示意圖。數位用戶迴路連線電路300包含有一類比前端電路傳送端301、一數位訊號處理器302、一變壓器303。類比前端電路傳送端301包含一數位類比轉換器301a、一傳送濾波器(TXF)301b、一線性驅動器(Line driver,LD)301c、及一預失真訊號產生單元301d。其中,數位訊號處理器302、數位類比轉換器301a、傳送濾波器301b、一線性驅動器(Line driver,LD)301c、變壓器303之運作方式與第2圖之示例大致相同。
而預失真訊號產生單元310d包含有一計算電路301d1、一溫度感測器301d2、及一記憶單元301d3。
計算電路301d1用以計算第一輸入訊號A1、第一輸出訊號B1,及第二輸入訊號A2、第二輸出訊號B2,以產生預失真數值PV1。
一實施例,數位訊號處理器302可產生一擺幅訊號(swing)與頻寬(band)計畫資訊(plan information)SBPI至記憶單元301d3以提供預失真資料表之設定規範。
一實施例,計算電路301da包含有一第一運算放大器OP1、一計算單元CA、一第二運算放大器OP2、及一類比數位轉換器ADC。
第一運算放大器OP1接收第一輸入訊號A1、該第二輸入訊號A2,以產生一第一放大訊號X1與一第二放大訊號X2。需注意,一實施例中,第一運算放大器OP1輸出之第一、第二放大訊號之大小與相位(Phase)需與線性驅動器301c相同。第一運算放大器OP1之輸出端所看到之阻抗必須遠大於線性驅動器301c之輸出端所看到的阻抗,以減小第一運算放大器OP1設計的難度。第一運算放大器OP1之線性度需大於線性驅動器301c,且本發明之預失真補償效果,可由傳送濾波器(TXF)301b與第一運算放大器OP1之性能決定。
再者,由於第一運算放大器OP1不需要如線性驅動器301c傳送訊號能量至電話線,因此,第一運算放大器OP1看到的阻抗會遠大於線性驅動器301c,比較容易設計。依此方式,本發明知預失真機制,係在第一運算放大器OP1之輸出性能優於線性驅動器301c之輸出的前提下,進行接下來的計算處理,可得到精確的預失真資料。
計算單元CA相加第一放大訊號X1與第二輸出訊號B2,因訊號X1與B2二者相位相差180度,以於一節點a1抵銷第一放大訊號X1與第二輸出訊號B2產生一第一計算訊號C1;相加第二放大訊號X2與第一輸出訊號B1,因訊號X2與B1二者相位相差180度,以於另一節點a2抵銷第二放大訊號X2與第一輸出訊號B1產生一第二計算訊號C2。一實施例,計算單元CA包含有複數個阻值相同電阻R3,第一對電阻R3耦接形成一節點a1、第二對電阻R3耦接形成一節點a2,每一電阻R3接收第一放大訊號X1、第一輸出訊號B1、第二放大訊號X2與第二輸出訊號B2其中之一,並於節點a1與a2進行計算處理,以產生第一、第二計算訊號C1、C2。須注意,上述複數個電阻R3組合之計算單元僅為示例,本發明不限於此,亦可利用其他元件或其他組 合方式實施。
須注意,為了讓第一運算放大器OP1之輸出端所看到之阻抗遠大於線性驅動器301c之輸出端所看到的阻抗,因此一實施例中電阻R3之阻值係遠大於線性驅動器301c之輸出負載。
一第二運算放大器OP2,放大第一計算訊號C1與第二訊算訊號C2,以產生第一誤差值ER1與第二誤差值ER2。
類比數位轉換器ADC,轉換第一誤差值ER1與第二誤差值ER2,以產生預失真數值PV1。
溫度感測器301d2用以感測類比前端電路傳送端301之溫度變化,以產生一感測訊號S。
記憶單元301d3接收預失真數值PV1以產生一預失真資料表(Pre-distortion table),依據感測訊號S之數值提供對應之預失真訊號PR1至數位訊號處理器302。數位訊號處理器302依據預失真訊號調整類比前端電路傳送端301之數位類比轉換器301a之輸出訊號A1、A2,以調整類比前端電路傳送端301之訊號輸出狀態、補償線性驅動器301c之失真。
一實施例,假設線性驅動器301c之放大倍率為2.5倍,第一輸入訊號A1為+2V、第二輸入訊號A2為-2V,理想狀態下第一輸出訊號B1應為-5V、第二輸出訊號B2應為+5V。此時,第一運算放大器OP1之放大倍率設為對應線性驅動器301c之放大倍率,例如為2.5倍,因此第一輸入訊號A1(+2V)、第二輸入訊號A2(-2V)放大2.5倍後,產生第一放大訊號X1=-5V與一第二放大訊號X2=(+5V)。假設線性驅動器301c本身之輸出產生誤差,例如第一輸出訊號B1變為-4.9V,第二輸出訊號B2變為+4.9V。接著,計算單元CA計算第一放大訊號X1與第二輸出訊號B2,可得到第一計算 訊號C1=-0.1V;計算單元CA計算第二放大訊號X2與第一輸出訊號B1,可得到第二計算訊號C2=+0.1V。為了讓類比數位轉換器ADC能夠處理第一、第二計算訊號C1、C2,第二運算放大器OP2放大第一、第二計算訊號C1、C2以產生第一誤差值ER1與第二誤差值ER2,例如將C1=-0.1V與C2=+0.1V皆乘上10倍,得到第一、第二誤差值ER1=-1V、ER2=+1V。之後類比數位轉換器ADC轉換第一誤差值ER1與第二誤差值ER2,產生預失真數值PV至記憶單元301d3。
須注意,上述之數值與與倍數僅為示例,本發明不限於此,可採用各種數值來設計。
再者,由於第二運算放大器OP2之的輸入訊號是線性驅動器301c之輸出與第一運算放大器OP1之輸出相互抵消所得之差值,需經過放大來符合類比數位轉換器ADC之動態範圍(dynamic range)標準,且該差值經過第二運算放大器OP2放大後可降低對類比數位轉換器ADC的規格要求,不需要與一般數位用戶迴路連線電路正常運作處理時一樣高的解析度,即可達到預失真的補償效果,且可降低類比數位轉換器ADC設計的難度。當類比數位轉換器ADC輸出之預失真數值PV1傳送到記憶單元之預失真資料表後,即可關閉計算電路301d1之電源,依據之前重覆偵側所得到的預失真參數對線性驅動器301c作補償,並籍由溫度感測器301d3來偵測溫度的變化做參數的微調,當訊號的特性有改變時,即啟動計算電路301d1重新偵測預失真參數以對預失真資料表進行調整,得到資料後即可再度關閉計算電路301d1,以達到省電之效果。
數位用戶迴路連線電路之傳送端在連上線前會有很多不同的情形發生,隨著不同的電話線環境,會產生很多不同的特性,但在用戶端,只要連上線,其外在的條件就會固定下來,不會突然改變,因此本發明之數位用戶迴路連 線電路300確定預失真參數後,重新偵測預失真資料之機率較低。
綜上所述,本發明實施例數位用戶迴路連線電路300偵測預失真資料來補償線性驅動器301,可達成提高線性驅動器301之線性度、改善數位用戶迴路連線電路的功耗且能保持性能之功效。
第4圖顯示本發明一實施例之一數位用戶迴路連線電路400之示意圖。數位用戶迴路連線電路400包含有一類比前端電路傳送端401、一數位訊號處理器402、一變壓器403。類比前端電路傳送端401包含一數位類比轉換器401a、一傳送濾波器(TXF)401b、一線性驅動器(Line driver,LD)401c、及一預失真訊號產生單元401d。預失真訊號產生單元401d包含有一計算電路401d1、一溫度感測器401d2、及一記憶單元401d3。
其中,數位訊號處理器402、數位類比轉換器401a、傳送濾波器401b、一線性驅動器(Line driver,LD)401c、變壓器403、一溫度感測器401d2、及一記憶單元401d3之運作方式與第3圖之示例大致相同。
計算電路401d1包含有一第一延遲單元d1、一第二延遲單元d2、一計算單元CA、一第二運算放大器OP2、及一類比數位轉換器ADC。
第一延遲單元d1用以延遲第一輸入訊號A1,以產生一第一延遲訊號D1。第二延遲單元d2用以延遲第二輸入訊號A2,以產生一第二延遲訊號D2。需注意,如第4B圖所示,第一輸入訊號A1與第一輸出訊號B1之間會因為經過線性驅動器401c而具有一延遲時間dt,同理,第二輸入訊號A2與第二輸出訊號B2亦具有一延遲時間dt。而第一延遲單元d1與第二延遲單元d2可將第一、第二輸入訊號A1、A2延遲,以讓第一、第二輸入訊號A1、A2與第一、第二延 遲訊號D1、D2之相位差(phase difference)相同(或接近)於與線性驅動器401c輸入輸出訊號之相位差。
計算單元CA調整第一延遲訊號D1,例如將第一延遲訊號D1乘以一預設比例以產生一第一比例調整訊號Ar1;計算單元CA調整第二延遲訊號D2,例如將第二延遲訊號D2乘上一預設比例以產生一第二比例調整訊號Ar2。接著,計算單元CA相加第一比例調整訊號Ar1與該第一輸出訊號B1,以抵銷第一比例調整訊號Ar1與第一輸出訊號B1,產生一第一計算訊號C1;相加第二比例調整訊號Ar2與第二輸出訊號B2,以抵銷第二比例調整訊號Ar2與第二輸出訊號B2,產生一第二計算訊號C2。一實施例,計算單元CA包含有複數個阻值相同電阻R3與阻值為R3/(R2/R1)之複數個電阻,第一個電阻R3與第一個電阻R3/(R2/R1)耦接形成一節點a1、第二個電阻R3與第二個電阻R3/(R2/R1)耦接形成一節點a2。第一個電阻R3/(R2/R1)接收第一延遲訊號D1,並產生一第一比例調整訊號Ar1。第二個電阻R3/(R2/R1)接收第二延遲訊號D2,並產生一第二比例調整訊號Ar2。第一個電阻R3接收第一輸出訊號B1,且第二個電阻R3接收第二輸出訊號B2。計算單元CA於節點a1與a2對第一、第二比例調整訊號Ar1、Ar2與第一、第二輸出訊號B1、B2計算處理,以產生第一、第二計算訊號C1、C2。須注意,上述複數個電阻構成之計算單元CA僅為示例,本發明不限於此,亦可利用其他元件或其他組合方式實施。需注意,計算單元CA調整阻值為R3/(R2/R1)以讓第一、第二比例調整訊號Ar1、Ar2之振幅與第一、第二輸出訊號B1、B2一致,以取代第3圖之第一運算放大器OP1。
須注意,為了讓第一延遲單元d1、一第二延遲單元d2之輸出端所看到之阻抗遠大於線性驅動器401c之輸出端所看到的阻抗,因此一實施例中電阻R3之阻值遠大於 線性驅動器401c之輸出負載。
一第二運算放大器OP2,放大第一計算訊號C1與第二訊算訊號C2至一預設範圍,以產生第一誤差值ER1與第二誤差值ER2。
需注意,第3圖之實施例中係利用第一運算放大器OP1來進行訊號之延遲與放大動作,而本實施例係利用第一、第二延遲單元d1、d2取代第一運算放大器OP1之時間延遲功能,且利用計算單元CA調整第一、第二延遲訊號D1、D2之比例進行與第一、第二輸出B1、B2訊號抵銷之動作,此種方式可減少第一運算放大器OP1可能造成的不理想效應。
再者,本發明實施例之類比數位轉換器ADC及/或第二運算放大電路OP2可設置於一類比前端電路接收端。第5A圖顯示本發明一實施例之一數位用戶迴路連線電路500之示意圖。數位用戶迴路連線電路500包含有一類比前端電路傳送端501、一數位訊號處理器502、一變壓器503、一類比前端電路接收端504。類比前端電路傳送端501包含一數位類比轉換器501a、一傳送濾波器(TXF)501b、一線性驅動器(Line driver,LD)501c、及一預失真訊號產生單元501d。預失真訊號產生單元501d包含有一計算電路501d1、一溫度感測器501d2、及一記憶單元501d3。
如該圖所示,類比前端電路傳送端501,更包含複數個開關S1、S2,用以於預設時間開關該類比數位轉換器ADC與該類比前端電路傳送端501之耦接,且用以於預設時間開關該第二運算放大器OP2與該類比前端電路傳送端501之耦接。如該圖所示,類比前端電路傳送端501在預設期間借用類比前端電路接收端504之類比數位轉換器504a與接收端運算放大器RX OP,不需額外增加類比數位轉換器與運算放大器。數位用戶迴路連線電路500利用開關(switch)切 換,再一般模式時(normal mode)開關S1關閉(off)、S2導通(on),讓類比前端電路接收端504得以接收變壓器503傳送之訊號RX_INN與RX_INP;而於預設時間之預失真偵測模式(pre-distortion mode)時,=>開關S1導通(on)、開關S2關閉(off),此時,類比前端電路接收端504暫停運作,其類比數位轉換器504a與接收端運算放大器RX OP借給類比前端電路傳送端501使用。此種,利用內部模塊進行預失真模式(pre-distortion mode)來建立各種不同操作環境的預失真查表,並將預失真查表資料存於記憶單元503d3中。而於數位用戶迴路連線電路500實際連線時關閉預失真模式,藉由數位訊號處理器502所提供的擺幅頻寬計畫資訊SBPI與溫度感測器501d2之控制來讀取相對應的預失真參數,以調整類比前端電路傳送端501之訊號狀態,補償線性驅動器501c之線性誤差。
當然,類比數位轉換器ADC及/或第二運算放大電路OP2設置於一類比前端電路接收端亦可如另一實施例,如第5B圖所示來實現,其架構與耦接關係如該圖所示,熟悉本領域之技術者應能由上述內容理解,不再贅述其細節。
第6圖顯示本發明一實施例之數位用戶迴路連線電路連線方法流程圖。
步驟S602:開始。
步驟S604:一數位用戶迴路連線電路偵測連線迴路長度。
步驟S606:數位用戶迴路連線電路進行交握動作,定義線上(On line)訊號功率、頻寬大小之計畫。
步驟S608:一類比前端電路傳送端提供一預失真資料找查表,依據目前線上訊號狀態選擇一預失真參數。
步驟S610:一數位訊號處理器依據該預失真參 數調整該類比前端電路傳送端之線性驅動器之輸入輸出訊號誤差。
步驟S612:結束。
本發明實施例之類比前端電路傳送端利用偵測線驅動器輸入輸出訊號之誤差,產生預失真資料以補償線驅動器之性能,可達成提高線驅動器之線性度與減少改善數位用戶迴路連線電路的功耗。
以上雖以實施例說明本發明,但並不因此限定本發明之範圍,只要不脫離本發明之要旨,該行業者所進行之各種變形或變更,皆落入本發明之申請專利範圍。
200‧‧‧數位用戶迴路連線電路
201‧‧‧類比前端電路傳送端
202‧‧‧數位訊號處理器
203‧‧‧變壓器
201a‧‧‧數位類比轉換器
201b‧‧‧傳送濾波器
201c‧‧‧線性驅動器
201d‧‧‧預失真訊號產生單元

Claims (12)

  1. 一種類比前端電路傳送端,包含:一線性驅動器,接收一輸入差動訊號,產生一輸出差動訊號,該輸入差動訊號包含有一第一輸入訊號與一第二輸入訊號,該輸出差動訊號包含有一第一輸出差動訊號與一第二輸出差動訊號,該線性驅動器接收該第一輸入訊號,以產生一第一輸出訊號;且接收該第二輸入訊號,以產生一第二輸出訊號;以及一預失真訊號產生單元,耦接該線性驅動器,該預失真訊號產生單元依據一對應該線性驅動器之放大倍率調整該第一輸入訊號與該第二輸入訊號,計算調整後之該第一輸入訊號與該第一輸出訊號產生一第一誤差值,且計算調整後之該第二輸入訊號與該第二輸出訊號產生一第二誤差值,依據該第一誤差值與該第二誤差值產生之一預失真訊號調整該類比前端電路傳送端之訊號輸出狀態。
  2. 如申請專利範圍第1項所述之類比前端電路傳送端,其中該預失真訊號產生單元包含有:一計算電路,用以計算該第一輸入訊號、第一輸出訊號,及該第二輸入訊號、該第二輸出訊號,以產生一預失真數值;一溫度感測器,用以感測該類比前端電路之溫度變化,以產生一感測訊號;以及一記憶單元,接收該預失真數值產生一預失真資料表,依據該感測訊號之數值提供對應之預失真訊號,以調整該類比前端電路傳送端之訊號輸出狀態。
  3. 如申請專利範圍第1項所述之類比前端電路傳送端,其中該預失真輸出數值係提供至一數位訊號處理器,該數位訊號處理器依據該預失真輸出數值調整該類比前端電路傳送端之一數位類比轉換器之輸出訊號。
  4. 如申請專利範圍第3項所述之類比前端電路傳送端,其中該數位訊號處理器產生一擺幅頻寬計畫資訊給該記憶單元,以定義一預失真找查表。
  5. 如申請專利範圍第1項所述之類比前端電路傳送端,其中該計算電路包含有:一第一運算放大器,接收該第一輸入訊號、該第二輸入訊號,以產生一第一放大訊號與一第二放大訊號,其中該第一輸出訊號之相位與該第二放大訊號反相,該第二輸出訊號之相位與該第一放大訊號反相;一計算單元,相加該第一放大訊號與該第二輸出訊號,以於一節點抵銷該第一放大訊號與該第二輸出訊號產生一第一計算訊號,相加該第二放大訊號與該第一輸出訊號,以於另一節點抵銷該第二放大訊號與該第一輸出訊號產生一第二計算訊號;以及一第二運算放大器,放大該第一計算訊號與該第二訊算訊號,以產生該第一誤差值與該第二誤差值。
  6. 如申請專利範圍第1項所述之類比前端電路傳送端,其中該計算電路包含有:一第一延遲電路,延遲該第一輸入訊號,以產生一第一延遲訊號;一第二延遲電路,延遲該第二輸入訊號,以產生一第二延遲訊號;一計算單元,調整該第一延遲訊號以產生一第一比例調整訊號, 調整該第二延遲訊號以產生一第二比例調整訊號,且相加該第一比例調整訊號與該第一輸出訊號,以於一節點抵銷該第一比例調整訊號與該第一輸出訊號產生一第一計算訊號,相加該第二比例調整訊號與該第二輸出訊號,以於另一節點抵銷該第二比例調整訊號與該第二輸出訊號產生一第二計算訊號;以及一第二運算放大器,放大該第一計算訊號與該第二訊算訊號至一預設範圍,以產生該第一誤差值與該第二誤差值。
  7. 如申請專利範圍第5或6項所述之類比前端電路傳送端,其中該計算電路更包含一類比數位轉換器,轉換該第一誤差值與該第二誤差值,以產生一預失真數值。
  8. 如申請專利範圍第7項所述之類比前端電路傳送端,其中該類比數位轉換器係設置於一類比前端電路接收端。
  9. 如申請專利範圍第7項所述之類比前端電路傳送端,其中該第二運算放大電路係設置於一類比前端電路接收端。
  10. 如申請專利範圍第8項所述之類比前端電路傳送端,更包含複數個開關,用以於預設時間開關該類比數位轉換器與該類比前端電路傳送端之耦接,且用以於該預設時間開關該第二運算放大器與該類比前端電路傳送端之耦接。
  11. 如申請專利範圍第9項所述之類比前端電路傳送端,更包含複數個開關,用以於預設時間開關該類比數位轉換器與該類比前端電路傳送端之耦接,且用以於該預設時間開關該第二運算放大器與該類比前端電路傳送端之耦接。
  12. 一種用於如請求項1之類比前端電路傳送端之數位用戶迴路連線電路連線方法,包含有: 提供一數位用戶迴路連線電路,以偵測連線迴路長度;該數位用戶迴路連線電路進行交握動作,定義線上訊號功率、頻寬大小之計畫;其中該類比前端電路傳送端依據多數次計算產生之複數個該預失真訊號,產生複數個預失真參數;提供一數位訊號處理器產生一擺幅頻寬計畫資訊給一記憶單元,以定義一預失真資料找查表,偵測溫度的變化取得目前線上訊號狀態,依據該訊號狀態選擇一預失真參數;以及該數位訊號處理器依據該預失真參數調整該數位訊號處理器之輸出以調整該類比前端電路傳送端之該線性驅動器之輸入輸出訊號誤差。
TW102112616A 2013-04-10 2013-04-10 類比前端電路傳送端與其連線方法 TWI517639B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW102112616A TWI517639B (zh) 2013-04-10 2013-04-10 類比前端電路傳送端與其連線方法
US14/248,944 US9413539B2 (en) 2013-04-10 2014-04-09 Analog front-end transmitter and a connection method of an X-digital subscriber line having a pre-distortion mechanism

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102112616A TWI517639B (zh) 2013-04-10 2013-04-10 類比前端電路傳送端與其連線方法

Publications (2)

Publication Number Publication Date
TW201440461A TW201440461A (zh) 2014-10-16
TWI517639B true TWI517639B (zh) 2016-01-11

Family

ID=51686816

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102112616A TWI517639B (zh) 2013-04-10 2013-04-10 類比前端電路傳送端與其連線方法

Country Status (2)

Country Link
US (1) US9413539B2 (zh)
TW (1) TWI517639B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI641253B (zh) * 2016-12-06 2018-11-11 瑞昱半導體股份有限公司 網路驅動電路及網路裝置之驅動方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5049832A (en) * 1990-04-20 1991-09-17 Simon Fraser University Amplifier linearization by adaptive predistortion
US6035000A (en) * 1996-04-19 2000-03-07 Amati Communications Corporation Mitigating radio frequency interference in multi-carrier transmission systems
US6055268A (en) * 1996-05-09 2000-04-25 Texas Instruments Incorporated Multimode digital modem
US5872814A (en) * 1997-02-24 1999-02-16 At&T Wireless Services Inc. Method for linearization of RF transmission electronics using baseband pre-distortion in T/R compensation pilot signals
US6072364A (en) * 1997-06-17 2000-06-06 Amplix Adaptive digital predistortion for power amplifiers with real time modeling of memoryless complex gains
US6345071B1 (en) * 1998-07-24 2002-02-05 Compaq Computer Corporation Fast retrain based on communication profiles for a digital modem
FI990680A (fi) * 1999-03-26 2000-09-27 Nokia Networks Oy I/Q-modulaattorin epälineaarisuuden korjaus
US6873653B1 (en) * 1999-12-17 2005-03-29 Ikanos Communication, Inc. Method and apparatus for pre-distortion of an X-DSL line driver
US7158563B2 (en) * 2001-06-01 2007-01-02 The Board Of Trustees Of The Leland Stanford Junior University Dynamic digital communication system control
CN101641906A (zh) * 2007-01-16 2010-02-03 Nxp股份有限公司 在存在突发干扰的情况下操作无线接入点的方法和系统
WO2009104420A1 (ja) 2008-02-21 2009-08-27 株式会社アドバンテスト デジタル変調信号の試験装置ならびにデジタル変調器、デジタル復調器、これらを用いた半導体装置
US8515014B2 (en) * 2009-11-30 2013-08-20 At&T Intellectual Property I, L.P. Methods, apparatus and articles of manufacture to characterize customer-premises networks
US8416893B2 (en) * 2010-11-30 2013-04-09 Texas Instruments Incorporated Systems and methods of improved power amplifier efficiency through adjustments in crest factor reduction

Also Published As

Publication number Publication date
US20140307867A1 (en) 2014-10-16
US9413539B2 (en) 2016-08-09
TW201440461A (zh) 2014-10-16

Similar Documents

Publication Publication Date Title
US7321259B1 (en) Programmable logic enabled dynamic offset cancellation
JP5071370B2 (ja) 歪補償装置及び方法
US20100074367A1 (en) Adaptive combiner error calibration algorithms in all-digital outphasing transmitter
EP3066752B1 (en) Reduced power amplifier load impact for open loop envelope tracking
CN110326215B (zh) 放大器和前置电路的偏移校准
US20120274399A1 (en) Pop-Up Noise Reduction in a Device
JP2004538701A (ja) スイッチモード増幅器を補償する回路および方法
JP2008509588A (ja) Rf電力検知回路
JP2020524423A (ja) 超音波デバイスのための多段トランスインピーダンス増幅器(tia)
JP2009534988A5 (zh)
EP3698470A1 (en) Calibration of a dual-path pulse width modulation system
CN109690939A (zh) 用于脉宽调制放大器的可配置控制环路拓扑
TWI517639B (zh) 類比前端電路傳送端與其連線方法
CN104749513B (zh) 通信系统及用于检测功率放大器的负载变化的方法
CN104125183B (zh) 模拟前端电路传送端
CN216390921U (zh) 功率放大器
Ramachandran et al. A 3.3-v cmos adaptive analog video line driver with low distortion performance
TWI492521B (zh) 放大電路以及其校正方法
JP2002208823A (ja) 増幅回路
TW200947182A (en) Reference voltage adjustment circuits for temperature compensation and related transmitter devices
CN216595483U (zh) 直流多普勒雷达校准装置
JP2014183454A (ja) 検波回路および高周波増幅回路
CN104365018A (zh) 用于可变电源电压的开关放大器
TWI774196B (zh) 可動態調整增益的類比前端電路
US11539331B2 (en) Signal amplitude-selected signal predistortion in an amplifier