TWI509594B - 使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置 - Google Patents
使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置 Download PDFInfo
- Publication number
- TWI509594B TWI509594B TW100113350A TW100113350A TWI509594B TW I509594 B TWI509594 B TW I509594B TW 100113350 A TW100113350 A TW 100113350A TW 100113350 A TW100113350 A TW 100113350A TW I509594 B TWI509594 B TW I509594B
- Authority
- TW
- Taiwan
- Prior art keywords
- display
- sync signal
- horizontal sync
- signal
- external
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/12—Synchronisation between the display unit and other units, e.g. other display units, video-disc players
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/10—Use of a protocol of communication by packets in interfaces along the display data pipeline
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Liquid Crystal (AREA)
Description
本發明係有關於一種訊號同步方法,尤指一種使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置。
由視訊電子標準協會(Video Electronics Standards Association,VESA)所制定的新一代介面標準-DisplayPort,不但可以簡化顯示設計及其相關之連接方式,且由於DisplayPort具備穩健的電器特性,因此可以支援更高的解析度。
在DisplayPort的基礎規範下,目前已衍生出幾個重要的規格,以為不同產品提供專屬應用規格。舉例來說,針對平面電視或高階顯示器已衍生出internal DisplayPort(iDP)、針對嵌入式顯示器(如筆記型電腦)已衍生出embedded DisplayPort(eDP),另亦有小型化的Mini DisplayPort(mDP)接頭。以eDP介面為例,筆記型電腦可透過eDP介面從處理單元(例如圖形處理單元)直接輸出訊號控制面板,減少螢幕與主機板間電路的配置及所需線路的數目。如此,能減少筆記型電腦的功耗,並更加精簡其外觀設計及重量。
請參考第1圖。第1圖係為說明先前包含DisplayPort介面之可攜式裝置100之示意圖。可攜式裝置100包含一處理單元110及一顯示器120。處理單元110可為中央處理單元(CPU)或圖型處理單元(GPU)等,其包含一傳輸端Tx。顯示器120包含一接收端Rx、一緩衝記憶體M及一時序控制器TCON。傳輸端Tx及接收端Rx皆為DisplayPort介面。處理單元110之傳輸端Tx藉由單向之主連結(Main Link)ML以及雙向之輔助連結(AUX Link)AL耦接於顯示器120之接收端Rx。緩衝記憶體M儲存有一靜態畫面之資料。
DisplayPort介面包含「面板自我更新」(Panel Self-Refresh,PSR)技術。當使用者操作可攜式裝置100時,處理單元110傳送驅動訊號至顯示器120。時序控制器TCON根據處理單元110傳送之驅動訊號驅動顯示器120。當可攜式裝置100閒置一預定時間後,處理單元110停止傳送驅動訊號給顯示器120。時序控制器TCON自行產生驅動訊號以驅動顯示器120,以顯示緩衝記憶體M儲存之靜態畫面。如此,「面板自我更新」技術能在可攜式裝置100閒置時進一步減少可攜式裝置100之功耗。
當可攜式裝置100從閒置狀態再次被操作時,處理單元110重新傳送驅動訊號至顯示器120。然而,此時處理單元110及時序控制器TCON所產生驅動訊號的時序及相位不盡相同,因此時序控制器TCON需與處理單元110同步,以讓時序控制器TCON重新根據處理單元110傳送之驅動訊號驅動顯示器120。一般來說,時序控制器TCON係利用「連續擷取」(continuous capture)方式調整顯示器120之內部訊號時序,即藉由改變顯示器120的畫面更新率(frame rate)來使處理單元110及時序控制器TCON所產生的驅動訊號同步。為了減少同步時圖框資料的損失,必須控制圖框緩衝器(frame buffer)的讀寫以讓時序控制器TCON之驅動訊號同步於處理單元110。然而,將時序控制器TCON之內部驅動訊號同步於處理單元110之外部驅動訊號需要複雜的圖框緩衝器之讀寫控制,並需耗費更多的硬體資源,如線緩衝器(line buffer)。另外,達到同步需要大量圖框時間,而可能讓使用者感受到顯示器120顯示的畫面出現暫態,造成使用者瀏覽時的不舒適感。
本發明揭露一種使顯示器水平同步訊號與外部水平同步訊號同步之方法。該方法包含接收該外部水平同步訊號;計算該外部水平同步訊號與該顯示器水平同步訊號之差異;以及根據該外部水平同步訊號與該顯示器水平同步訊號之差異,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
本發明另揭露一種顯示器。該顯示器包含一接收單元、一計算單元及一同步單元。該接收單元用以接收一外部水平同步訊號。該計算單元用以計算該外部水平同步訊號與一顯示器水平同步訊號之差異。該同步單元用以根據該外部水平同步訊號與該顯示器水平同步訊號之差異,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
本發明之方法僅需要最多二個圖框就能使顯示器水平同步訊號與外部水平同步訊號同步,不會讓使用者感覺到畫面暫態或閃爍。
下文揭露本發明之使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置,特舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍,而方法流程步驟編號更非用以限制其執行先後次序,任何由方法步驟重新組合之執行流程,所產生具有均等功效的方法,皆為本發明所涵蓋的範圍。
請參考第2圖。第2圖係為說明本發明之使顯示器水平同步訊號與外部水平同步訊號同步之方法20之流程圖。方法20步驟說明如下:步驟21:接收外部水平同步訊號(horizontal synchronization signal,H-SYNC);步驟22:計算外部水平同步訊號與顯示器水平同步訊號之差異;步驟23:根據外部水平同步訊號與顯示器水平同步訊號之差異,調整顯示器水平同步訊號之垂直遮沒間隔期(vertical blanking interval)。
於步驟23中,係將外部水平同步訊號與顯示器水平同步訊號之差異與一臨界值進行比較,再根據該差異與該臨界值之比較結果,調整顯示器水平同步訊號之垂直遮沒間隔期,以使顯示器水平同步訊號與外部水平同步訊號同步。本發明之方法20最多僅需要兩個圖框時段,就能將顯示器水平同步訊號與外部水平同步訊號同步。
請參考第3圖。第3圖係為本發明之使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步之方法之第一實施例之示意圖。外部水平同步訊號VDE_source之每一突波VA’及顯示器水平同步訊號VDE_sink之每一突波VA對應於顯示器依序驅動複數條掃描線,以於一圖框中顯示畫面之動作;換言之,每一突波VA’及VA可視為由複數個子突波所組成,而每一子突波對應顯示器驅動一掃描線之掃描訊號。垂直遮沒間隔期VB對應於垂直同步訊號(vertical synchronization signal,V-SYNC)之遮沒間隔期。外部水平同步訊號VDE_source(例如由處理單元110傳送之驅動訊號)相似於顯示器水平同步訊號VDE_sink,但通常會具有不同時序及頻率;舉例來說,外部水平同步訊號VDE_source之頻率為60赫茲(Hz),而顯示器水平同步訊號VDE_sink之頻率介於40-60Hz範圍之間。
當顯示器接收到外部水平同步訊號VDE_source時,時序控制器根據外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink的差異,來調整顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB。舉例來說,外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink的差異係根據同一圖框中,「外部水平同步訊號VDE_source對應於驅動第一掃描線的起始時間tr」與「顯示器水平同步訊號VDE_sink對應最後一條掃描線的結束時間tf」之時間差D而得。顯示器水平同步訊號VDE_sink對應最後一調掃描線的結束時間tf對應顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB的起始時間。簡言之,時間差D為外部水平同步訊號VDE_source之突波的升緣及同一圖框中顯示器水平同步訊號VDE_sink之突波的降緣的時間差。
若時間差D大於一臨界值Th(代表外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink的相位接近),顯示器直接調整(例如延長或縮短)顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB,以讓顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於下一圖框之相同時間觸發。如第3圖所示,顯示器縮短顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB為垂直遮沒間隔期VBa,以讓顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於下一圖框之相同時間ts觸發。當突波VA及VA’於相同時間ts觸發後,再調整顯示器水平同步訊號VDE_sink之突波VA及垂直遮沒間隔期VBa之週期為相同於外部水平同步訊號VDE_source之突波VA’及垂直遮沒間隔期VB’之週期。如此,顯示器水平同步訊號VDE_sink便同步於外部水平同步訊號VDE_source,而顯示器之時序控制器便能根據外部水平同步訊號VDE_source驅動顯示器。於本實施例中,當時間差D大於臨界值Th時,僅需一個圖框的時間便能使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。
須注意的是,在調整垂直遮沒間隔期VBa時的圖框F所對應之畫面更新率需等於或大於一預設頻率,以避免畫面出現閃爍。舉例來說,該預設頻率等於或大於40Hz,但不限於此。
請參考第4圖。第4圖係為本發明之使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步之方法之第二實施例之示意圖。第4圖之顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source相似於第3圖之實施例,不同的是,時間差D小於臨界值Th,代表外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink的相位具有很大的差異。
當時間差D小於臨界值Th時,若直接延長顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB以讓顯示器水平同步訊號VDE_sink及外部水平同步訊號VDE_source於相同時間觸發,會將畫面更新率拉至過低(例如低於40Hz),導致讓使用者感受到畫面閃爍。因此,當時間差D小於臨界值Th時,無法直接調整顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB以使外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink在一個圖框內同步。
因此,當於第一圖框Fa接收到外部水平同步訊號VDE_source且時間差D小於臨界值Th時,顯示器於第一圖框Fa內調整顯示器水平同步訊號VDE_sink之第一垂直遮沒間隔期VB1,以使第二圖框Fb中顯示器水平同步訊號VDE_sink及外部水平同步訊號VDE_source的時間差D’大於臨界值Th。之後,再調整顯示器水平同步訊號VDE_sink之第二垂直遮沒間隔期VB2,以讓顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於下一圖框之相同時間ts觸發。當突波VA及VA’於相同時間ts觸發後,再調整顯示器水平同步訊號VDE_sink之突波VA及第二垂直遮沒間隔期VB2之週期為相同於外部水平同步訊號VDE_source之突波VA’及垂直遮沒間隔期VB’之週期。如此,於本實施例中,在接收到外部水平同步訊號VDE_source後僅需二個圖框即能使顯示器水平同步訊號VDE_sink和外部水平同步訊號VDE_source同步。
如上述,顯示器水平同步訊號VDE_sink之頻率介於40-60Hz範圍之間。不論顯示器水平同步訊號VDE_sink為40-60Hz範圍之間何種頻率,當於第一圖框Fa內調整第一垂直遮沒間隔期VB1時,係將第一垂直遮沒間隔期VB1調整為未造成畫面閃爍之最低畫面更新率(例如40Hz)所對應的垂直遮沒間隔期與時間差D之差值。舉例來說,第一垂直遮沒間隔期VB1可根據式(1)計算而得:
VB1=Vb_40hz-D ...(1)
其中,Vb_40hz為一常數,代表未造成畫面閃爍之最低畫面更新率(例如40Hz)所對應的垂直遮沒間隔期。舉例來說,當畫面更新率為40Hz時,顯示器水平同步訊號VDE_sink之週期為25微秒(millisecond,ms),假設突波VA為14.36ms,對應之垂直遮沒間隔期即常數Vb_40hz為10.64ms。
請參考第5圖。第5圖係為說明本發明之使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步之方法之第三實施例之示意圖。第5圖之實施例相似於第4圖,不同的是,時間差D為「0」,也就是「外部水平同步訊號VDE_source對應於驅動第一掃描線的起始時間tr」重疊於「顯示器水平同步訊號VDE_sink對應最後一條掃描線的結束時間tf」。假設外部水平同步訊號VDE_source及顯示器水平同步訊號VDE_sink之畫面更新率分別為60Hz及40Hz,外部水平同步訊號VDE_source及顯示器水平同步訊號VDE_sink之週期F1、F2分別為16.66ms及25ms。假設顯示器水平同步訊號VDE_sink之突波VA為14.36ms,顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB及常數Vb_40hz皆為25ms-14.36ms=10.64ms。由於時間差D=0,小於臨界值Th,外部水平同步訊號VDE_source及顯示器水平同步訊號VDE_sink的相位差異過大,無法在不造成畫面閃爍的情況下於一個圖框內完成同步。
根據式(1),顯示器水平同步訊號VDE_sink於第一圖框Fa中的第一垂直遮沒間隔期VB1=10.64ms-0=10.64ms。此時第二圖框Fb中的時間差D’大於臨界值Th。換言之,在第二圖框Fb中可直接調整第二垂直遮沒間隔期VB2,以使顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於相同時間ts觸發,而不會將對應畫面更新率拉至過低而造成畫面閃爍。
在接收到外部水平同步訊號VDE_source後,必須在二個圖框即2*16.66ms=33.32ms內完成同步;突波VA及第一垂直遮沒間隔期VB1之週期為已知,因此顯示器水平同步訊號VDE_sink於第二圖框Fb中的第二垂直遮沒間隔期VB2對應調整為33.32ms-(14.36ms+10.64ms)=8.32ms。如此,顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於相同時間ts觸發。當突波VA及VA’於相同時間ts觸發後,再調整顯示器水平同步訊號VDE_sink之突波VA及垂直遮沒間隔期VB2之週期為相同於外部水平同步訊號VDE_source之突波VA’及垂直遮沒間隔期VB’之週期。如此,外部水平同步訊號VDE_source及顯示器水平同步訊號VDE_sink便可在二個圖框後同步。於本實施例中,將第二垂直遮沒間隔期VB2由10.64ms縮短為8.32ms,第二圖框Fb之週期對應改變為(14.36ms+8.32ms)-1
=44Hz,並不會造成畫面閃爍。
於第4、5圖之本實施例中,當時間差D小於臨界值Th時,僅需二個圖框的時間,便能使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。更進一步地說,當時間差D小於臨界值Th時,可縮短第一垂直遮沒間隔期VB1,並縮短第二垂直遮沒間隔期VB2,來使顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於相同時間觸發。然而,當顯示器水平同步訊號VDE_sink為未造成畫面閃爍之最低畫面更新率(例如40Hz)之頻率且時間差D為「0」時,第一垂直遮沒間隔期VB1不變,而第二垂直遮沒間隔期VB2縮短,來使顯示器水平同步訊號VDE_sink之突波VA及外部水平同步訊號VDE_source之突波VA’於相同時間觸發。
第3圖說明當時間差D大於臨界值Th時,利用一個圖框來進行同步之實施例。第4、5圖說明當時間差D小於臨界值Th時,利用兩個圖框來進行同步之實施例。當時間差D等於臨界值Th時,可根據第3圖或第4、5圖之方式來使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。舉例來說,於另一實施例中,若時間差D大於臨界值Th時,直接調整顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB如第3圖,以使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步;若時間差D不大於(如等於或小於)臨界值Th時,先調整顯示器水平同步訊號VDE_sink之第一垂直遮沒間隔期VB1,以使時間差D’大於臨界值Th,再調整顯示器水平同步訊號VDE_sink之第二垂直遮沒間隔期VB2如第4圖或第5圖,以使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。
反之,於另一實施例中,若時間差不小於(如大於或等於)臨界值Th時,直接調整顯示器水平同步訊號VDE_sink之垂直遮沒間隔期VB如第3圖,以使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步;若時間差D小於臨界值Th時,依序調整顯示器水平同步訊號VDE_sink之第一垂直遮沒間隔期VB1及第二垂直遮沒間隔期VB2如第4圖或第5圖,以使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。
請參考第6圖。第6圖為本發明之顯示器600之一實施例之示意圖。顯示器600包含一接收單元610、一計算單元620以及一同步單元630。接收單元610用以接收一外部水平同步訊號VDE_source。計算單元620耦接於接收單元610,用以計算外部水平同步訊號VDE_source與一顯示器水平同步訊號VDE_sink之差異(例如時間差D)。同步單元630耦接於接收單元610及計算單元620,用以輸出顯示器水平同步訊號VDE_sink。同步單元630根據外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink之差異,調整顯示器水平同步訊號VDE_sink之垂直遮沒間隔期,以使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。當顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步時,同步單元630可直接由接收單元610接收外部水平同步訊號VDE_source以驅動顯示器600。接收單元610、計算單元620以及同步單元630可設置於顯示器600之時序控制器中,但不限於此。
請參考第7圖。第7圖為本發明之顯示器700之另一實施例之示意圖。顯示器700相似於第6圖之顯示器600,不同的是,顯示器700另包含一比較單元710,耦接於計算單元620以及同步單元630之間,以將外部水平同步訊號VDE_source與顯示器水平同步訊號VDE_sink之差異與一臨界值進行比較。同步單元630自比較單元710接收該差異與該臨界值之比較結果。同步單元630再根據該比較結果,調整顯示器水平同步訊號VDE_sink之垂直遮沒間隔期,以使顯示器水平同步訊號VDE_sink與外部水平同步訊號VDE_source同步。
上述方法及相關裝置僅為本發明之實施例。本領域具通常知識者當可根據實際需求作適當地修改,而不限於此。
綜上所述,本發明之方法根據外部水平同步訊號與顯示器水平同步訊號之差異,調整顯示器水平同步訊號之垂直遮沒間隔期。本發明之方法需要最少一個圖框,或最多二個圖框就能使顯示器水平同步訊號與外部水平同步訊號同步。由於本發明之方法在調整顯示器水平同步訊號之垂直遮沒間隔期時,會將顯示器之畫面更新率維持在可避免畫面閃爍之最低畫面更新率(例如40Hz)之上,因此同步過程並不會讓使用者感受到畫面閃爍。另外,由於本發明之方法最多僅需要二個圖框便能完成同步,同步所需時間極短,因此進行同步時使用者亦不會感受到畫面出現暫態。本發明之方法可利用利用既有的硬體資源調整顯示器水平同步訊號之垂直遮沒間隔期;不需複雜的圖框緩衝器的讀寫控制,亦不需耗費更多的硬體資源如線緩衝器。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100...可攜式裝置
110...處理單元
120、600、700...顯示器
Tx...傳輸端
Rx...接收端
ML...主連結
AL...輔助連結
M...緩衝記憶體
TCON...時序控制器
20...方法
21-23...步驟
VDE_sink...顯示器水平同步訊號
VDE_source...外部水平同步訊號
VA’...外部水平同步訊號之突波
VA...顯示器水平同步訊號之突波
VB’、VB、VBa、VB1、VB2...垂直遮沒間隔期
D、D’...時間差
tr、tf、tx...時間
F...圖框
Vb_40hz...常數
Th...臨界值
F1、F2...週期
Fa‧‧‧第一圖框
Fb‧‧‧第二圖框
610‧‧‧接收單元
620‧‧‧計算單元
630‧‧‧同步單元
710‧‧‧比較單元
第1圖係為說明一般包含DisplayPort介面之可攜式裝置之示意圖。
第2圖係為說明本發明之使顯示器水平同步訊號與外部水平同步訊號同步之方法之流程圖。
第3圖係為本發明之使顯示器水平同步訊號與外部水平同步訊號同步之方法之第一實施例之示意圖。
第4圖係為本發明之使顯示器水平同步訊號與外部水平同步訊號同步之方法之第二實施例之示意圖。
第5圖係為說明本發明之使顯示器水平同步訊號與外部水平同步訊號同步之方法之第三實施例之示意圖。
第6圖為本發明之顯示器之一實施例之示意圖。
第7圖為本發明之顯示器之另一實施例之示意圖。
20...方法
21-23...步驟
Claims (8)
- 一種使顯示器水平同步訊號與外部水平同步訊號同步之方法,包含:接收該外部水平同步訊號;計算該外部水平同步訊號與該顯示器水平同步訊號之差異;及根據該外部水平同步訊號與該顯示器水平同步訊號之差異,調整該顯示器水平同步訊號之垂直遮沒間隔期(vertical blanking interval),以使該顯示器水平同步訊號與該外部水平同步訊號同步;其中根據該外部水平同步訊號與該顯示器水平同步訊號之差異,調整該顯示器水平同步訊號之垂直遮沒間隔期,係為根據該外部水平同步訊號對應於第一掃描線的起始時間與該顯示器水平同步訊號之垂直遮沒間隔期的起始時間之時間差,調整該顯示器水平同步訊號之垂直遮沒間隔期。
- 如請求項1所述之方法,其中根據該外部水平同步訊號對應於第一掃描線的起始時間與該顯示器水平同步訊號之垂直遮沒間隔期的起始時間之時間差,調整該顯示器水平同步訊號之垂直遮沒間隔期,係為若該時間差大於一臨界值時,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
- 如請求項1所述之方法,其中根據該外部水平同步訊號對應於第一掃描線的起始時間與該顯示器水平同步訊號之垂直遮沒間隔期的起始時間之時間差,調整該顯示器水平同步訊號之垂直遮沒間隔期,係為若該時間差不大於一臨界值時,先調整該顯示器水平同步訊號之第一垂直遮沒間隔期,以使該時間差大於該臨界值,再調整該顯示器水平同步訊號之第二垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
- 如請求項1所述之方法,其中根據該外部水平同步訊號對應於第一掃描線的起始時間與該顯示器水平同步訊號之垂直遮沒間隔期的起始時間之時間差,調整該顯示器水平同步訊號之垂直遮沒間隔期,係為若該時間差不小於一臨界值時,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
- 如請求項1所述之方法,其中根據該外部水平同步訊號對應於第一掃描線的起始時間與該顯示器水平同步訊號之垂直遮沒間隔期的起始時間之時間差,調整該顯示器水平同步訊號之垂直遮沒間隔期,係為若該時間差小於一臨界值時,先調整該顯示器水平同步訊號之第一垂直遮沒間隔期,以使該時間差不小於該臨界值,再調整該顯示器水平同步訊號之第二垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部 水平同步訊號同步。
- 如請求項3或5所述之方法,其中調整該顯示器水平同步訊號之第一垂直遮沒間隔期,係為將該顯示器水平同步訊號之第一垂直遮沒間隔期調整為未造成該顯示器閃爍之最低垂直掃描頻率所對應的垂直遮沒間隔期與該時間差之差值。
- 如請求項1所述之方法,另包含將該差異與一臨界值進行比較,其中根據該外部水平同步訊號與該顯示器水平同步訊號之差異,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步,係為根據該差異與該臨界值之比較結果,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
- 一種顯示器,包含:一接收單元,用以接收一外部水平同步訊號;一計算單元,用以計算該外部水平同步訊號與一顯示器水平同步訊號之差異;一同步單元,用以根據該外部水平同步訊號與該顯示器水平同步訊號之差異,調整該顯示器水平同步訊號之垂直遮沒間隔期(vertical blanking interval),以使該顯示器水平同步訊號與該外部水平同步訊號同步;及 一比較單元,用以將該差異與一臨界值進行比較,其中該同步單元係根據該差異與該臨界值之比較結果,調整該顯示器水平同步訊號之垂直遮沒間隔期,以使該顯示器水平同步訊號與該外部水平同步訊號同步。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100113350A TWI509594B (zh) | 2011-04-18 | 2011-04-18 | 使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置 |
CN201110183140.3A CN102231267B (zh) | 2011-04-18 | 2011-06-27 | 水平同步信号同步的方法及显示器 |
US13/354,351 US9236031B2 (en) | 2011-04-18 | 2012-01-20 | Method for synchronizing a display horizontal synchronization signal with an external horizontal synchronization signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100113350A TWI509594B (zh) | 2011-04-18 | 2011-04-18 | 使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201243821A TW201243821A (en) | 2012-11-01 |
TWI509594B true TWI509594B (zh) | 2015-11-21 |
Family
ID=44843827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100113350A TWI509594B (zh) | 2011-04-18 | 2011-04-18 | 使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9236031B2 (zh) |
CN (1) | CN102231267B (zh) |
TW (1) | TWI509594B (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9007384B2 (en) * | 2012-12-18 | 2015-04-14 | Apple Inc. | Display panel self-refresh entry and exit |
TW201519208A (zh) | 2013-11-01 | 2015-05-16 | Novatek Microelectronics Corp | 顯示器驅動裝置及顯示器驅動方法 |
KR102193918B1 (ko) * | 2014-10-24 | 2020-12-23 | 삼성디스플레이 주식회사 | 표시 장치의 동작 방법 |
CN106898312A (zh) * | 2015-12-21 | 2017-06-27 | 联芯科技有限公司 | 一种液晶显示器的控制方法、系统和智能同步模块 |
CN106445752B (zh) * | 2016-08-30 | 2019-04-12 | 硅谷数模半导体(北京)有限公司 | 显示测试方法和装置 |
US10354569B2 (en) * | 2017-02-08 | 2019-07-16 | Microsoft Technology Licensing, Llc | Multi-display system |
KR102223032B1 (ko) * | 2017-03-27 | 2021-03-04 | 삼성전자주식회사 | 디스플레이 구동 장치 |
US11314310B2 (en) * | 2017-12-29 | 2022-04-26 | Intel Corporation | Co-existence of full frame and partial frame idle image updates |
CN109767732B (zh) | 2019-03-22 | 2021-09-10 | 明基智能科技(上海)有限公司 | 减少影像延迟的显示方法及显示系统 |
TWI698851B (zh) * | 2019-03-25 | 2020-07-11 | 明基電通股份有限公司 | 減少影像延遲的顯示方法及顯示系統 |
TWI707339B (zh) * | 2019-08-27 | 2020-10-11 | 瑞昱半導體股份有限公司 | 影像處理電路以及影像處理方法 |
CN112562597B (zh) * | 2019-09-26 | 2022-03-11 | 瑞昱半导体股份有限公司 | 具有动态背光调整机制的显示器控制装置及方法 |
TWI733373B (zh) * | 2020-03-16 | 2021-07-11 | 瑞昱半導體股份有限公司 | 影像播放系統及其具有同步資料傳輸機制的影像資料傳輸裝置及方法 |
CN112885295B (zh) * | 2020-08-24 | 2022-10-25 | 友达光电股份有限公司 | 发光二极管显示装置及其激光控制方法 |
CN112305939A (zh) * | 2020-11-10 | 2021-02-02 | 中国科学院长春光学精密机械与物理研究所 | 自动调整同步的仿真系统 |
TWI817484B (zh) * | 2021-08-31 | 2023-10-01 | 聯詠科技股份有限公司 | 時序控制電路及時序控制方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW514859B (en) * | 2000-07-04 | 2002-12-21 | Hannstar Display Corp | Signal processing method of timing controller for liquid crystal display module |
TW567460B (en) * | 2001-11-26 | 2003-12-21 | Advanced Display Kk | Liquid crystal driving device |
TW200708003A (en) * | 2005-06-24 | 2007-02-16 | Silicon Image Inc | Method and system for transmiting N-bit video data over a serial link |
TW200733718A (en) * | 2006-02-22 | 2007-09-01 | Beyond Innovation Tech Co Ltd | Image processing method and device |
TW200810536A (en) * | 2006-08-03 | 2008-02-16 | Realtek Semiconductor Corp | Video processing system and related method thereof |
TW200816814A (en) * | 2006-09-22 | 2008-04-01 | Mstar Semiconductor Inc | Apparatus and method for detecting vertical blanking interval signals |
TW200832350A (en) * | 2007-01-29 | 2008-08-01 | Benq Corp | Method and related device of increasing efficiency of video display |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6693459B2 (en) * | 2001-09-17 | 2004-02-17 | Fujitsu Limited | Method and system for improving speed in a flip-flop |
US7009604B2 (en) | 2002-07-19 | 2006-03-07 | Sun Microsystems, Inc. | Frame detector for use in graphics systems |
US7176848B1 (en) | 2003-04-14 | 2007-02-13 | Ati Technologies, Inc. | Method of synchronizing images on multiple display devices with different refresh rates |
CN100416487C (zh) * | 2003-09-26 | 2008-09-03 | 威盛电子股份有限公司 | 视频信号时序的调整系统及其方法 |
CN1700290A (zh) * | 2004-05-20 | 2005-11-23 | 钰创科技股份有限公司 | 用于液晶显示控制装置的广域及平衡显示位置调整方法 |
JP4851118B2 (ja) * | 2005-05-23 | 2012-01-11 | ソニー株式会社 | 撮像システム,撮像制御装置,垂直同期方法およびプログラム |
US7430139B2 (en) | 2006-06-12 | 2008-09-30 | Via Technologies, Inc. | Shared memory synchronization systems and methods |
US8576204B2 (en) | 2006-08-10 | 2013-11-05 | Intel Corporation | Method and apparatus for synchronizing display streams |
CN100468492C (zh) * | 2007-04-04 | 2009-03-11 | 友达光电股份有限公司 | 修正显示器的数据使能信号的方法 |
US20090079746A1 (en) * | 2007-09-20 | 2009-03-26 | Apple Inc. | Switching between graphics sources to facilitate power management and/or security |
TW201035956A (en) * | 2009-03-27 | 2010-10-01 | Hannstar Display Corp | Liquid crystal display device having low power consumption and method thereof |
JP5508836B2 (ja) * | 2009-12-24 | 2014-06-04 | 株式会社メガチップス | 設定制御装置、および設定制御装置の動作方法 |
-
2011
- 2011-04-18 TW TW100113350A patent/TWI509594B/zh active
- 2011-06-27 CN CN201110183140.3A patent/CN102231267B/zh active Active
-
2012
- 2012-01-20 US US13/354,351 patent/US9236031B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW514859B (en) * | 2000-07-04 | 2002-12-21 | Hannstar Display Corp | Signal processing method of timing controller for liquid crystal display module |
TW567460B (en) * | 2001-11-26 | 2003-12-21 | Advanced Display Kk | Liquid crystal driving device |
TW200708003A (en) * | 2005-06-24 | 2007-02-16 | Silicon Image Inc | Method and system for transmiting N-bit video data over a serial link |
TW200733718A (en) * | 2006-02-22 | 2007-09-01 | Beyond Innovation Tech Co Ltd | Image processing method and device |
TW200810536A (en) * | 2006-08-03 | 2008-02-16 | Realtek Semiconductor Corp | Video processing system and related method thereof |
TW200816814A (en) * | 2006-09-22 | 2008-04-01 | Mstar Semiconductor Inc | Apparatus and method for detecting vertical blanking interval signals |
TW200832350A (en) * | 2007-01-29 | 2008-08-01 | Benq Corp | Method and related device of increasing efficiency of video display |
Also Published As
Publication number | Publication date |
---|---|
US20120262627A1 (en) | 2012-10-18 |
CN102231267B (zh) | 2014-06-04 |
CN102231267A (zh) | 2011-11-02 |
US9236031B2 (en) | 2016-01-12 |
TW201243821A (en) | 2012-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI509594B (zh) | 使顯示器水平同步訊號與外部水平同步訊號同步之方法及相關裝置 | |
KR101727792B1 (ko) | 수신장치, 비디오 리프레쉬 주파수의 제어 방법, 장치 및 시스템 | |
EP3133582B1 (en) | Display apparatus and method of driving the same | |
US10049642B2 (en) | Sending frames using adjustable vertical blanking intervals | |
KR101329706B1 (ko) | 액정표시장치 및 이의 구동방법 | |
TWI408634B (zh) | 液晶顯示面板基礎顯示中動態選定圖框速率轉換或圖素過度驅動 | |
US20140307166A1 (en) | Dynamic frame rate adjustment | |
US20070146479A1 (en) | Integrated video control chipset | |
JP2015018245A (ja) | アプリケーションプロセッサと、それを含むディスプレイシステム | |
KR102100915B1 (ko) | 표시장치를 위한 타이밍 제어장치 및 방법 | |
KR20180109250A (ko) | 디스플레이 구동 장치 | |
CN114822377A (zh) | 显示驱动电路、显示模组、显示屏的驱动方法及电子设备 | |
US10825419B2 (en) | Collision avoidance schemes for displays | |
KR20150007948A (ko) | 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템 | |
CN111613181B (zh) | 显示驱动电路、显示模组、显示屏的驱动方法及电子设备 | |
TWI599998B (zh) | 顯示裝置及其時序控制器的運作方法 | |
EP4390909A1 (en) | Local dimming driving circuit, method and system | |
TW201322230A (zh) | 顯示裝置及其控制方法 | |
JP2012242729A (ja) | データ処理装置、データ処理方法、およびプログラム | |
TWI698851B (zh) | 減少影像延遲的顯示方法及顯示系統 | |
CN109830219B (zh) | 一种降低eDP信号链路功耗方法 | |
WO2024217197A1 (zh) | 背光调节方法、介质及电子设备 | |
TWI718503B (zh) | 影像顯示方法及影像顯示系統 | |
KR20060108933A (ko) | 액정 표시장치의 구동장치 및 구동방법 | |
WO2023240699A1 (zh) | 显示装置及电子设备 |