TWI498812B - 資料存取方法以及使用此資料存取方法的電子裝置 - Google Patents

資料存取方法以及使用此資料存取方法的電子裝置 Download PDF

Info

Publication number
TWI498812B
TWI498812B TW102100431A TW102100431A TWI498812B TW I498812 B TWI498812 B TW I498812B TW 102100431 A TW102100431 A TW 102100431A TW 102100431 A TW102100431 A TW 102100431A TW I498812 B TWI498812 B TW I498812B
Authority
TW
Taiwan
Prior art keywords
storage device
data portion
data
electronic device
control unit
Prior art date
Application number
TW102100431A
Other languages
English (en)
Other versions
TW201428608A (zh
Inventor
Ying Chieh Tu
Wei Hsiang Hung
Yu Cheng Lin
Original Assignee
Mstar Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mstar Semiconductor Inc filed Critical Mstar Semiconductor Inc
Priority to TW102100431A priority Critical patent/TWI498812B/zh
Priority to US14/147,767 priority patent/US9304708B2/en
Publication of TW201428608A publication Critical patent/TW201428608A/zh
Application granted granted Critical
Publication of TWI498812B publication Critical patent/TWI498812B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0617Improving the reliability of storage systems in relation to availability
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/062Securing storage systems
    • G06F3/0622Securing storage systems in relation to access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/068Hybrid storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7208Multiple device management, e.g. distributing data over multiple flash devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0688Non-volatile semiconductor memory arrays

Description

資料存取方法以及使用此資料存取方法的電子裝置
資料存取方法以及使用此資料存取方法的電子裝置,特別有關於將資料分別儲存在不同存取路徑上的儲存裝置之資料存取方法以及使用此資料存取方法的電子裝置。
習知技術中,通常會將單一資料群組儲存在同一記憶體中,如第1圖所示,會將一影像圖框Fr儲存在單一記憶體100中。然而,這樣的機制會有要選擇那一記憶體來儲存的問題。舉例來說,一電子裝置的記憶體通常可分為內部記憶體和外部記憶體,內部記憶體為內建於電子裝置中的記憶體,可能會跟其他電路整合於同一晶片上。外部記憶體可由使用者自行增加至電子裝置或自電子裝置移除,例如記憶卡。基於成本考量,僅能選用具有有限資料傳輸頻寬之外部記憶體,也就是僅具有較低之資料存取速度之外部記憶體,例如外接硬碟(External hard drive),另一方面,亦僅能選用具有有限容量之內部記憶體。也就是說,在既有的外部記憶體以及內部記憶體規格下,若僅使用內部記憶體來存取單一資料群組,由於所需之容量過大,會有實質困難,但若僅使用外部記憶體來存取單一資料群組,則可能會有速度較慢的問題。
此外,若單一資料群組儲存在同一記憶體中,則會使用同一存取路徑來存取此資料群組,如此一來會佔用此記憶體大量的傳輸頻寬,因此此記憶體同時間便沒有辦法再提供傳輸頻寬給其他資料。
因此,本發明之一目的為提供一種可併用兩種具不同特性的儲存裝置以及不同存取路徑的資料存取方法。
因此,本發明之一目的為提供一種可併用兩種具不同特性的儲存裝置以及不同存取路徑的電子裝置。
本發明之一實施例揭露了一種電子裝置資料存取方法,此電子裝置具有一控制單元、一第一儲存裝置以及一第二儲存裝置。此資料存取方法包含:將一總資料群組中的一第一資料部份以及一第二資料部份分別以不同存取路徑儲存於該第一儲存裝置以及該第二儲存裝置;以及判斷並選擇性存取該第一儲存裝置以及該第二儲存裝置以分別以不同存取路徑讀取該第一資料部份和該第二資料部份,其中對該第一儲存裝置的存取速度不同於對該第二儲存裝置的存取速度。
本發明之另一實施例揭露了一種電子裝置,其包含:一第一儲存裝置;一第二儲存裝置,其中該第一儲存裝置的存取速度比該第二儲存裝置的存取速度快;以及一控制單元,以不同存取路徑存取該第一儲存裝置和該第二儲存裝置;其中,該控制單元將總資料群組中的一第一資料部份以及一第二資料部份分別以不同存取路徑儲存於該第一儲存裝置以及該第二儲存裝置,以及判斷並選擇性存取該第一儲存裝置以及該第二儲存裝置以分別以不同存取路徑讀取該第一資料部份和該第二資料部份。
藉由前述之實施例,可運用兩種具不同特性的儲存裝置來儲存單一資料群組,可避免習知技術中使用單一種儲存裝置的問題,而且藉由兩不同路徑來存取兩種不同儲存裝置,亦可避免習知技術中單一儲存裝置的傳輸頻寬被佔據的問題。
100‧‧‧記憶體
200、500‧‧‧電子裝置
201、503‧‧‧第一儲存裝置
203、505‧‧‧第二儲存裝置
205‧‧‧控制單元
501‧‧‧螢幕
507‧‧‧晶片
509‧‧‧插槽
511‧‧‧連接介面
513‧‧‧控制單元
第1圖繪示了習知技術中,單一資料群組儲存在一記憶體內的示意圖。
第2圖繪示了根據本發明一實施例的電子裝置之方塊圖。
第3(a)圖和第3(b)圖分別繪示了根據本發明另一實施例的電子裝置之示意圖。
第4圖繪示了根據本發明之電子裝置用以存取影像圖框的示意圖。
第5圖繪示了根據本發明另一實施例的電子裝置之示意圖。
第6圖繪示了根據本發明一實施例的資料存取方法。
第2圖繪示了根據本發明一實施例的電子裝置之方塊圖。如第2圖所示,電子裝置200包含了一第一儲存裝置201、一第二儲存裝置203以及一控制單元205,其中第一儲存裝置201和第二儲存裝置203可為記憶體或記憶體之外的儲存裝置,且第一儲存裝置201的存取速度比第二儲存裝置203的存取速度快。控制單元205分別以存取路徑P1 、P2 存取第一儲存裝置201和第二儲存裝置203。在寫入資料時,控制單元205將一總資料群組DA 中的第一資料部份D1 以及第二資料部份D2 分別儲存於第一儲存裝置201以及第二儲存裝置203。在讀取資料時,控制單元205判斷欲讀取資料屬於第一資料部份D1 或第二資料部份D2 ,以分別自第一儲存裝置201或第二儲存裝置203讀取該欲讀取資料。該欲讀取資料亦可能同時包含屬於第一資料部份D1 以及第二資料部份D2 之部分,則控制單元205分別自第一儲存裝置201以及第二儲存裝置203讀取相對應資料,自不待言。第一資料部份D1 與第二資料部份D2 之加總可以是總資料群組DA 的一部份,也可以是全部的總資料群組DA 。於一實施例中,該總資料群組DA 係交錯分類至該第一資料部分D1 以及該第二資料部分D2 ,且該電子裝置200係交替存取該第一儲存裝置201以及該 第二儲存裝置203。
第3(a)圖和第3(b)圖繪示了根據本發明另一實施例的電子裝置之示意圖。在此實施例中,總資料群組DA 除了第一資料部份D1 以及第二資料部份D2 之外,更包含第三資料部份D3 。且第二資料部份D2 接續於第一資料部份D1 ,第三資料部份D3 接續於第二資料部份D2 。控制單元205將第一資料部份D1 和第三資料部份D3 儲存於第一儲存裝置201,而將第二資料部份D2 儲存於第二儲存裝置203,如第3(b)圖所示。控制單元205在讀取資料時,會先讀取第一資料部份D1 ,再讀取第二資料部份D2 ,然後讀取第三資料部份D3 ,這樣便可以組出原先所儲存的資料狀態。還請留意第一資料部份D1 、第二資料部份D2 和第三資料部份D3 的儲存方式不限定於第3(b)圖所示的實施例,舉例來說,控制單元205將第一資料部份D1 和第三資料部份D3 儲存於第二儲存裝置203,而將第二資料部份D2 儲存於第一儲存裝置201。
前述的總資料群組DA 可以是一影像圖框。第4圖繪示了根據本發明之電子裝置用以存取影像圖框的示意圖。如第4圖所示,影像圖框Fr(即前述的總資料群組DA )包含了像素列1-10。在一實施例中,控制單元(未繪示在第4圖)會將奇數像素列1、3、5、7、9儲存在第一儲存裝置201中,並將偶數像素列2、4、6、8、10儲存在第二儲存裝置203中,而在讀取資料時會依序交叉讀取第一儲存裝置201中的像素列1,第二儲存裝置203中的像素列2,第一儲存裝置201中的像素列3,以此類推。如此依序將像素列讀出,便可得到原來的影像圖框Fr。於一實施例中,第一儲存裝置201和第二儲存裝置203是做為影像緩衝器(image buffer)使用,其所儲存的像素列在讀出後會被壓縮然後儲存。請留意第一儲存裝置201中和讀取第二儲存裝置203可共同儲存整張圖框Fr,但亦可只儲存圖框Fr的一部份。而且,像素列的儲存方式亦不限定於第4圖中所述的形式,於一實施例中,可將偶數像素列儲存在第一儲存裝置201 中,並將奇數像素列儲存在第二儲存裝置203。此外,像素列的儲存方式亦不限定於以列為單位,於一實施例中,可將每一列的左半部像素資料儲存在第一儲存裝置201中,並將右半部像素資料儲存在第二儲存裝置203。
於一實施例中,第一儲存裝置為電子裝置的內部記憶體,而第二儲存裝置為電子裝置的外部記憶體。第5圖繪示了根據本發明另一實施例的電子裝置之示意圖。於此實施例中,電子裝置500為一手機,但電子裝置500亦可為其他電子裝置如筆記型電腦等。如第5圖所示,電子裝置500包含一螢幕501,此螢幕501可做為使用者介面使用,電子裝置500亦可包含未繪示在第5圖中之其他使用者介面。於第5圖的實施例中,第一儲存裝置503為一內部記憶體,會跟其他內部電路整合於一晶片507上,其為存取速度較快的儲存元件,例如靜態隨機存取記憶體或正反器。電子裝置500具有一插槽509以及連接介面511。第二儲存裝置505在此實施例中為一記憶卡,可置入插槽509內並透過連接介面511跟電子裝置500連接,且第二儲存裝置505可自連接介面511移除。控制單元513分別藉由存取路徑P1 、P2 來存取第一儲存裝置503以及第二儲存裝置505。
根據前述的實施例,可得到一資料存取方法,其使用在如第2圖所示的電子裝置上,此資料存取方法包含如第6圖所示的步驟:
步驟601
將一總資料群組(如DA )中的一第一資料部份(如D1 )以及一第二資料部份(如D2 )分別儲存於第一儲存裝置以及第二儲存裝置。
步驟603
分別讀取第一資料部份和第二資料部份。
其他詳細步驟可由前述實施例推得,故於此不再贅述。
藉由前述之實施例,可運用兩種具不同特性的儲存裝置來儲存單一資料群組,可避免習知技術中使用單一種儲存裝置的問題,而且藉由兩不同路徑來存取兩種不同儲存裝置,亦可避免習知技術中單一儲存裝置的傳輸頻寬被佔據的問題。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
200‧‧‧電子裝置
201‧‧‧第一儲存裝置
203‧‧‧第二儲存裝置
205‧‧‧控制單元

Claims (8)

  1. 一種電子裝置資料存取方法,該電子裝置具有一控制單元、一第一儲存裝置以及一第二儲存裝置,該資料存取方法包含:將一總資料群組中的一第一資料部份以及一第二資料部份分別以不同存取路徑儲存於該第一儲存裝置以及該第二儲存裝置;以及判斷並選擇性存取該第一儲存裝置以及該第二儲存裝置以分別以不同存取路徑讀取該第一資料部份和該第二資料部份,其中對該第一儲存裝置的存取速度不同於對該第二儲存裝置的存取速度;其中該電子裝置包含至少一內部電路,該第一儲存裝置與至少一該內部電路整合於一晶片上,而該第二儲存裝置透過一連接介面跟該電子裝置連接,且該第二儲存裝置可自該連接介面移除。
  2. 如申請專利範圍第1項所述之資料存取方法,其中該總資料群組之一部分係交錯分類至該第一資料部分以及該第二資料部分,且該電子裝置係交替存取該第一儲存裝置以及該第二儲存裝置。
  3. 如申請專利範圍第1項所述之資料存取方法,其中該總資料群組更具有一第三資料部份,其中該第二資料部份接續於該第一資料部份,該第三資料部份接續於該第二資料部份,該資料存取方法更包含:將該第一資料部份以及該第三資料部份儲存於該第一儲存裝置以及該第二儲存裝置其中之一;將該第二資料部份儲存於該第一儲存裝置以及該第二儲存裝置中的另一個;以及依序讀取該第一資料部份、該第二資料部份以及該第三資料部份。
  4. 如申請專利範圍第1項所述之資料存取方法,其中該總資料群組為一影像 圖框,該資料存取方法更包含:將該影像圖框的複數奇數像素列儲存於該第一儲存裝置以及該第二儲存裝置其中之一;將該影像圖框的複數偶數像素列儲存於該第一儲存裝置以及該第二儲存裝置中的另一個;以及依序讀取該影像圖框的該些像素列。
  5. 一種電子裝置,包含:一第一儲存裝置;一第二儲存裝置,其中該第一儲存裝置的存取速度比該第二儲存裝置的存取速度快;以及一控制單元,以不同存取路徑存取該第一儲存裝置和該第二儲存裝置;其中,該控制單元將總資料群組中的一第一資料部份以及一第二資料部份分別以不同存取路徑儲存於該第一儲存裝置以及該第二儲存裝置,以及判斷並選擇性存取該第一儲存裝置以及該第二儲存裝置以分別以不同存取路徑讀取該第一資料部份和該第二資料部份;其中該電子裝置包含至少一內部電路,該第一儲存裝置與至少一該內部電路整合於一晶片上,而該第二儲存裝置透過一連接介面跟電子裝置連接,且該第二儲存裝置可自該連接介面移除。
  6. 如申請專利範圍第5項所述之電子裝置,其中該總資料群組之一部分係交錯分類至該第一資料部分以及該第二資料部分,且該電子裝置係交替存取該第一儲存裝置以及該第二儲存裝置。
  7. 如申請專利範圍第5項所述之電子裝置,其中該總資料群組具有一第一資料部份、一第二資料部份以及一第三資料部份,其中該第二資料部份接續 於該第一資料部份,該第三資料部份接續於該第二資料部份,該控制單元將該第一資料部份以及該第三資料部份儲存於該第一儲存裝置以及該第二儲存裝置其中之一;且該控制單元將該第二資料部份儲存於該第一儲存裝置以及該第二儲存裝置中的另一個;於讀取時,該控制單元依序讀取該第一資料部份、該第二資料部份以及該第三資料部份。
  8. 如申請專利範圍第5項所述之電子裝置,其中該總資料群組為一影像圖框,該控制單元將該影像圖框的複數奇數像素列儲存於該第一儲存裝置以及該第二儲存裝置其中之一;且該控制單元將該影像圖框的複數偶數像素列儲存於該第一儲存裝置以及該第二儲存裝置中的另一個;以及於讀取時,該控制單元依序讀取該影像圖框的該些像素列。
TW102100431A 2013-01-07 2013-01-07 資料存取方法以及使用此資料存取方法的電子裝置 TWI498812B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW102100431A TWI498812B (zh) 2013-01-07 2013-01-07 資料存取方法以及使用此資料存取方法的電子裝置
US14/147,767 US9304708B2 (en) 2013-01-07 2014-01-06 Data accessing method and electronic apparatus utilizing the data accessing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102100431A TWI498812B (zh) 2013-01-07 2013-01-07 資料存取方法以及使用此資料存取方法的電子裝置

Publications (2)

Publication Number Publication Date
TW201428608A TW201428608A (zh) 2014-07-16
TWI498812B true TWI498812B (zh) 2015-09-01

Family

ID=51061914

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102100431A TWI498812B (zh) 2013-01-07 2013-01-07 資料存取方法以及使用此資料存取方法的電子裝置

Country Status (2)

Country Link
US (1) US9304708B2 (zh)
TW (1) TWI498812B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9904793B2 (en) 2015-03-23 2018-02-27 Intel Corporation Systems, methods, and apparatus to provide private information retrieval
CN115933997B (zh) * 2023-01-30 2023-06-13 南京芯驰半导体科技有限公司 数据访问方法、相关设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090219779A1 (en) * 2008-02-29 2009-09-03 Qualcomm Incorporated Dual Channel Memory Architecture Having a Reduced Interface Pin Requirements Using a Double Data Rate Scheme for the Address/Control Signals
TW201026070A (en) * 2008-12-29 2010-07-01 Sunplus Technology Co Ltd Apparatus and method for accessing data
TW201243608A (en) * 2011-04-25 2012-11-01 Mediatek Inc Data access system and data access method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050036046A1 (en) * 2003-08-14 2005-02-17 Nokia Corporation Method of or device for processing image data, a processed image data format, and a method of or device for displaying at least one image from the processed image data
US8352671B2 (en) * 2008-02-05 2013-01-08 Spansion Llc Partial allocate paging mechanism using a controller and a buffer
US8296517B2 (en) * 2009-08-19 2012-10-23 Oracle International Corporation Database operation-aware striping technique
US8782370B2 (en) * 2011-05-15 2014-07-15 Apple Inc. Selective data storage in LSB and MSB pages

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090219779A1 (en) * 2008-02-29 2009-09-03 Qualcomm Incorporated Dual Channel Memory Architecture Having a Reduced Interface Pin Requirements Using a Double Data Rate Scheme for the Address/Control Signals
TW201026070A (en) * 2008-12-29 2010-07-01 Sunplus Technology Co Ltd Apparatus and method for accessing data
TW201243608A (en) * 2011-04-25 2012-11-01 Mediatek Inc Data access system and data access method

Also Published As

Publication number Publication date
TW201428608A (zh) 2014-07-16
US20140195736A1 (en) 2014-07-10
US9304708B2 (en) 2016-04-05

Similar Documents

Publication Publication Date Title
CN102819517A (zh) Pcie接口卡
US20090228624A1 (en) Derivative logical output
CN106502922B (zh) 一种fifo数据缓存器的数据读写方法及数据缓存器
US20100185811A1 (en) Data processing system and method
US7761668B2 (en) Processor architecture having multi-ported memory
WO2019222958A1 (en) System and method for flash storage management using multiple open page stripes
US9449650B2 (en) Memory module
CN106575273A (zh) 用于扩展片上系统的存储器的系统和方法
US20130286028A1 (en) Address generator of image processing device and operating method of address generator
TWI498812B (zh) 資料存取方法以及使用此資料存取方法的電子裝置
WO2015088704A1 (en) Managing redundancy information in a non-volatile memory
US20160275650A1 (en) System and Method for Performing Orthogonal Rotation and Mirroring Operation in a Device
CN101212680A (zh) 图像数据的存储器存取方法及系统
US20200327638A1 (en) Connected component detection method, circuit, device and computer-readable storage medium
CN116934573A (zh) 数据读写方法、存储介质及电子设备
CN103970479B (zh) 数据存取方法以及使用此数据存取方法的电子装置
CN103444189B (zh) 全景图片滚动
JP5499131B2 (ja) デュアルポートメモリおよびその方法
US10152766B2 (en) Image processor, method, and chipset for increasing intergration and performance of image processing
CN116360672A (zh) 访问存储器的方法、装置和电子设备
CN105335296A (zh) 一种数据处理方法、装置及系统
CN115145842A (zh) 数据缓存处理器及方法
JP2007140858A (ja) メモリアクセス方法及びメモリアクセス装置
CN105453062A (zh) 实现硬件自动设备操作启动器
US11030976B2 (en) Image combination device and display system comprising the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees
MM4A Annulment or lapse of patent due to non-payment of fees