TWI436692B - 具有發光二極體驅動電路之發光二極體電路及其運作方法 - Google Patents
具有發光二極體驅動電路之發光二極體電路及其運作方法 Download PDFInfo
- Publication number
- TWI436692B TWI436692B TW99146957A TW99146957A TWI436692B TW I436692 B TWI436692 B TW I436692B TW 99146957 A TW99146957 A TW 99146957A TW 99146957 A TW99146957 A TW 99146957A TW I436692 B TWI436692 B TW I436692B
- Authority
- TW
- Taiwan
- Prior art keywords
- delay
- voltage
- capacitor
- type mos
- circuit
- Prior art date
Links
Landscapes
- Circuit Arrangement For Electric Light Sources In General (AREA)
Description
本揭示內容是有關於一種電路結構及其運作方法,且特別是有關於一種具有發光二極體驅動電路之發光二極體電路及其運作方法。
發光二極體(light emitting diode;LED)與傳統的燈泡照明工具相較下,估計效率約為傳統燈泡的四倍。並且,發光二極體並沒有傳統的燈泡含有有毒的水銀,更擁有較燈泡更長的使用壽命。種種因素下,發光二極體已經成為現代照明科技最新的主流技術。
當發光二極體電路裝的所有發光二極體串同時導通時,發光二極體串將需要汲取相當大的電流。如果發光二極體電路具有愈多的發光二極體串,則所需要驅動這些發光二極體串的電流就愈大,然而在驅動電路之輸出端要產生這樣大的電流,將容易使雜訊以及電壓/電流漣波產生的機率提高,是非常不理想的。
因此,如何設計一個具有發光二極體驅動電路之發光二極體電路及其運作方法,以克服上述的大電流問題,乃為此一業界亟待解決的問題。
因此,本揭示內容之一態樣是在提供一種發光二極體(light emitting diode;LED)驅動電路,具有平緩之暫態轉換機制以驅動複數個發光二極體串(channel),包含:調光(dimming)模組、直流至直流轉換器、延遲模組以及電流汲取模組。調光模組用以產生調光電壓。直流至直流轉換器包含控制模組以及連接於發光二極體串之功率放大器,其中控制模組用以根據調光電壓產生驅動電壓,以控制功率放大器之閘極,進一步控制發光二極體串之導通與關閉。延遲模組包含複數個串聯之延遲單元,用以對調光電壓進行延遲處理,以產生分別位於各延遲單元之輸出端之複數個延遲訊號,其中各延遲單元包含延遲電容以及開關模組,延遲電容連接至輸出端,開關模組用以根據延遲單元之輸入電壓對延遲電容進行充放電過程,以使輸出端之電壓與輸入電壓間產生具有特定時脈數之延遲,俾產生延遲訊號其中之一。電流汲取模組分別連接於發光二極體串其中之一,以根據延遲訊號其中之一調整對應之發光二極體串之導通週期。
依據本揭示內容一實施例,延遲訊號間部分重疊。依據本揭示內容另一實施例,直流至直流轉換器更包含:電感、二極體以及電容。電感用以將供應電壓耦合至第一端。二極體連接於第一端以及發光二極體串間。電容連接於發光二極體串,其中功率放大器實質連接於第一端,以根據驅動電壓對電容進行充放電。二極體之陽極端(anode)連接至第一端,二極體之陰極端(cathode)連接至電容。
依據本揭示內容又一實施例,當延遲訊號其中之一位於高電壓準位,電流汲取模組其中之一被致能以使發光二極體串其中之一導通,當延遲訊號其中之一位於低電壓準位,電流汲取模組其中之一被抑能以使發光二極體串其中之一不導通。
依據本揭示內容再一實施例,其中開關模組包含高側P型金氧半電晶體以及低側N型金氧半電晶體,高側P型金氧半電晶體以及低側N型金氧半電晶體之閘極接收輸入電壓,延遲電容實質上透過反相器與輸出端連接。
依據本揭示內容更具有之一實施例,其中開關模組包含高側P型金氧半電晶體以及低側N型金氧半電晶體,高側P型金氧半電晶體以及低側N型金氧半電晶體之閘極連接於反相器,以透過反相器接收輸入電壓。
依據本揭示內容再具有之一實施例,其中延遲單元中包含第一延遲單元,第一延遲單元之輸入電壓為調光電壓,延遲單元中非第一延遲單元者之輸入電壓來自前一延遲單元。
本揭示內容之另一態樣是在提供一種發光二極體電路,包含:複數個發光二極體串以及發光二極體驅動電路。發光二極體驅動電路包含:調光模組、直流至直流轉換器、延遲模組以及電流汲取模組。調光模組用以產生調光電壓。直流至直流轉換器包含控制模組以及連接於發光二極體串之功率放大器,其中控制模組用以根據調光電壓產生驅動電壓,以控制功率放大器之閘極,進一步控制發光二極體串之導通與關閉。延遲模組包含複數個串聯之延遲單元,用以對調光電壓進行延遲處理,以產生分別位於各延遲單元之輸出端之複數個延遲訊號,其中各延遲單元包含延遲電容以及開關模組,延遲電容連接至輸出端,開關模組用以根據延遲單元之輸入電壓對延遲電容進行充放電過程,以使輸出端之電壓與輸入電壓間產生具有特定時脈數之延遲,俾產生延遲訊號其中之一。電流汲取模組分別連接於發光二極體串其中之一,以根據延遲訊號其中之一調整對應之發光二極體串之導通週期。
依據本揭示內容一實施例,延遲訊號間部分重疊。
依據本揭示內容另一實施例,直流至直流轉換器更包含:電感、二極體以及電容。電感用以將供應電壓耦合至第一端。二極體連接於第一端以及發光二極體串間。電容連接於發光二極體串,其中功率放大器實質連接於第一端,以根據驅動電壓對電容進行充放電。二極體之陽極端(anode)連接至第一端,二極體之陰極端(cathode)連接至電容。
依據本揭示內容又一實施例,當延遲訊號其中之一位於高電壓準位,電流汲取模組其中之一被致能以使發光二極體串其中之一導通,當延遲訊號其中之一位於低電壓準位,電流汲取模組其中之一被抑能以使發光二極體串其中之一不導通。
依據本揭示內容再一實施例,其中開關模組包含高側P型金氧半電晶體以及低側N型金氧半電晶體,高側P型金氧半電晶體以及低側N型金氧半電晶體之閘極接收輸入電壓,延遲電容實質上透過反相器與輸出端連接。
依據本揭示內容更具有之一實施例,其中開關模組包含高側P型金氧半電晶體以及低側N型金氧半電晶體,高側P型金氧半電晶體以及低側N型金氧半電晶體之閘極連接於反相器,以透過反相器接收輸入電壓。
依據本揭示內容再具有之一實施例,其中延遲單元中包含第一延遲單元,第一延遲單元之輸入電壓為調光電壓,延遲單元中非第一延遲單元者之輸入電壓來自前一延遲單元。
本揭示內容之再一態樣是在提供一種發光二極體電路運作方法,包含下列步驟:產生調光電壓;根據調光電壓產生驅動電壓,以控制發光二極體電路之功率放大器之閘極,進一步控制複數發光二極體串之導通與關閉;藉由延遲模組所包含之複數個串聯之延遲單元對調光電壓進行延遲處理,以產生複數個延遲訊號,各位於延遲單元之輸出端,各延遲單元包含連接於輸出端之延遲電容以及開關模組,產生延遲訊號之步驟更包含:接收輸入訊號至開關模組;使開關模組根據輸入電壓對延遲電容進行充放電過程;以及使輸出端之電壓與輸入電壓間產生具有特定時脈數之延遲,俾產生延遲訊號其中之一;以及根據延遲訊號其中之一調整對應之發光二極體串之導通週期。
依據本揭示內容一實施例,延遲訊號間部分重疊。
依據本揭示內容另一實施例,當延遲訊號其中之一位於高電壓準位,發光二極體電路之複數個電流汲取模組其中之一被致能以使發光二極體串其中之一導通,當延遲訊號其中之一位於低電壓準位,電流汲取模組其中之一被抑能以使發光二極體串其中之一不導通。
應用本揭示內容之優點係在於藉由延遲模組之設置,使發光二極體串可以依序而非同時導通,避免瞬時大電流的產生造成雜訊或電壓/電流漣波,達到平緩的暫態轉換機制而輕易地達到上述之目的。
請參照第1圖。第1圖為本揭示內容之一實施例中,發光二極體電路1之示意圖。發光二極體電路1包含:複數發光二極體串10以及發光二極體驅動電路。發光二極體驅動電路包含:調光模組12、直流至直流轉換器、延遲模組16以及複數個電流汲取模組18(於第1圖中僅以一個區塊繪示)。
直流至直流轉換器包含電感140、二極體142、電容144、控制模組146以及功率放大器148。
電感140用以將供應電壓Vp耦合至第一端P。二極體142連接於第一端P以及發光二極體串10之間。其中,二極體142之陽極端連接至第一端P,而二極體142之陰極端則連接至電容144以及發光二極體串10。需注意的是,此些發光二極體串10的所具有的串數以及各發光二極體串中包含的發光二極體的數目於不同實施例中,可視情況進行調整。
於一實施例中,控制模組146包含誤差放大器及波寬調變器(未繪示),其中誤差放大器根據一個參考電壓Vr以及一個與此些發光二極體串10的電壓相關的迴授電壓Vfb產生一個比較結果,並由波寬調變器進一步根據比較結果與一個振盪訊號產生控制電壓Vc。控制電壓Vc於一實施例中為一個方波的形式。本實施例中,控制模組146更包含一個接收控制電壓Vc的及閘141(AND gate)。
調光模組12可以產生調光電壓Vdm。上述的及閘141除了接收控制電壓Vc外,更接收調光電壓Vdm以產生驅動電壓Vd至功率放大器148的閘極。因此,只有在控制電壓Vc及調光電壓Vdm均為高態時,驅動電壓Vd才會為高態,以使功率放大器148導通。而當控制電壓Vc及調光電壓Vdm至少其中之一為低態時,驅動電壓Vd即為低態,而使功率放大器148關閉。功率放大器148因此可以在導通及關閉間切換,以對電容144進行充放電。電容144的充放電過程則可使發光二極體串10據以導通或關閉。各個電流汲取模組18則分別連接於發光二極體串其中之一,以提供一穩壓機制。
然而,當發光二極體電路1中的此些發光二極體串的串數增加時,需要同時驅動這些發光二極體串10的電流相應地增加。大電流將容易在第一端P造成雜訊以及電壓/電流漣波,是不理想的結果。
因此,本實施例中的延遲模組16提供一個平緩的暫態轉換機制。請參照第2圖。第2圖為數個發光二極體串10、延遲模組16以及電流汲取模組18之示意圖。
為對本揭示內容之實施態樣進行清楚的說明,第2圖中的數個發光二極體串10中,僅以三個發光二極體串100、102及104為例進行說明。於其他實施例中,此些發光二極體串10的串數以及各發光二極體串中包含的發光二極體的數目可視情況進行調整。因此,延遲模組16於本實施例中包含三個相串聯的延遲單元160、162及164,而此些電流汲取模組18中則包含三個電流汲取模組180、182及184。各個電流汲取模組180、182及184分別連接於發光二極體串100、102及104。需注意的是,調光模組12、及閘141、控制模組146以及功率放大器148於第2圖中並未繪示。然而,實質上,延遲模組16是如第1圖所示,與調光模組16相連接。
請同時參照第3圖。第3圖為延遲單元160之示意圖。延遲單元160包含連接於輸出端Out的延遲電容30、開關模組以及反相器36。開關模組於本實施例中包含高側P型金氧半電晶體32以及低側N型金氧半電晶體34。高側P型金氧半電晶體32以及低側N型金氧半電晶體34的閘極用以接收輸入電壓Vin。對延遲模組16中的第一個延遲單元160來說,其輸入電壓Vin為調光電壓Vdm。而對其他非第一個延遲單元160的延遲單元162及164來說,其輸入電壓Vin為來自前一級的輸出電壓。亦即,延遲單元162的輸入電壓Vin源於延遲單元160的輸出端,而延遲單元164的輸入電壓Vin源於延遲單元162的輸出端。
對延遲單元160來說,在接收到輸入電壓Vin,亦即調光電壓Vdm後,高側P型金氧半電晶體32以及低側N型金氧半電晶體34將隨其閘極之電壓運作而對延遲電容30進行充電或放電。於本實施例中,當調光電壓Vdm變為低態時,高側P型金氧半電晶體32導通,而逐漸地對延遲電容30進行充電。在一個特定的時間後,延遲電容30將到達高準位,連接在延遲電容30與輸出端Out間的反相器36將進一步使輸出端Out的電壓轉為低態。然而,由於對延遲電容30充電需要時間,因此輸出端Out的電壓將與輸入的調光電壓Vdm間產生一個特定時脈數的延遲。
類似地,當調光電壓Vdm轉為高態,低側N型金氧半電晶體34將導通,以逐漸使延遲電容30放電。在一個特定時間後,延遲電容30將放電至低準位,反相器36將進一步使輸出端Out的電壓轉為高態。由於延遲模組16中的延遲單元160、162及164為串聯之形式,因此分別由延遲單元160、162及164所產生的延遲訊號D1、D2及D3,具有相距調光電壓Vdm愈來愈大的相位延遲結果。
請參照第4圖。第4圖為調光電壓Vdm與延遲訊號D1、D2及D3之波形圖。如第4圖所示,延遲訊號D1、D2及D3由於開關模組以及延遲電容之運作而各相對調光電壓Vdm具有一個特定的延遲時間。
請參照第5圖。第5圖為電流汲取模組180之示意圖。電流汲取模組180包含運算放大器50、開關52以及開關54。開關52在對應的發光二極體串100導通時,自發光二極體串100接收電流I1。運算放大器50控制開關52之閘極,以對電流I1提供穩定的效果。開關54也連接至開關52之閘極。然而,開關54自延遲單元160接收延遲訊號D1,因此當延遲訊號D1在低準位時,反相器56將接收到延遲訊號D1以使開關54打開,俾拉低開關52之閘極電壓,進而使開關52關閉。因此,電流汲取模組180將被抑能,以使發光二極體串100無法導通。當延遲訊號D1在高低準位時,反相器56將接收到延遲訊號D1以使開關54關閉,進而使開關52打開。以使發光二極體串100照常運作。
連接於發光二極體串之功率放大器,其中控制模組用以根據調光電壓產生驅動電壓,以控制功率放大器之閘極,進一步控制發光二極體串之導通與關閉。,其中功率放大器實質連接於第一端,以根據驅動電壓對電容進行充放電。
因此,當驅動電壓Vd根據調光電壓Vdm控制第1圖中的功率放大器148以讓其控制這些發光二極體串10導通時,第2圖中的發光二極體串100、發光二極體串102發光二極體串104將根據延遲訊號D1、D2及D3依序導通。因此,供應至這些發光二極體串10的總電流將逐漸增加而非瞬間增加。大電流將引起的雜訊或漣波將因此而被抑制。需注意的是,如第4圖所示,延遲訊號D1、D2及D3將部份重疊,以使發光二極體串100、發光二極體串102發光二極體串104可以一個接一個快速地導通,以使供應至這些發光二極體串10的電流呈現一個平緩且連續的曲線。
請參照第6圖。第6圖為本揭示內容另一實施例中,延遲單元160之示意圖。於本實施例中,反相器36是設置以接收輸入電壓Vin,並輸出以進一步控制高側P型金氧半電晶體32以及低側N型金氧半電晶體34之閘極。因此於本實施例中,當調光電壓Vdm變為低態時,反相器36將使低側N型金氧半電晶體34導通,以逐漸使延遲電容30放電。在一個特定時間後,延遲電容30將放電至低準位,使輸出端Out的電壓成為低態。相反地,當調光電壓Vdm轉為高態,反相器36將使高側P型金氧半電晶體32導通,而逐漸地對延遲電容30進行充電。在一個特定的時間後,延遲電容30將到達高準位,使輸出端Out的電壓成為高態。第6圖所繪示的延遲單元160可以達到與如第3圖所繪示的延遲單元160相同的運作效果。
請參照第7圖。第7圖為本揭示內容一實施例中,一種發光二極體電路運作方法之流程圖。發光二極體電路運作方法可應用於如第1圖所繪示的發光二極體電路1中。發光二極體電路運作方法包含下列步驟(應瞭解到,在本實施方式中所提及的步驟,除特別敘明其順序者外,均可依實際需要調整其前後順序,甚至可同時或部分同時執行)。
於步驟701,由調光模組12產生調光電壓Vdm。接著在步驟702中,控制模組146根據調光電壓Vdm產生驅動電壓Vd,以控制發光二極體電路1之功率放大器148之閘極,進一步控制複數發光二極體串10之導通與關閉。
於步驟703,藉由延遲模組16所包含之複數個串聯之延遲單元160、162及164對調光電壓Vdm進行延遲處理,以產生複數個延遲訊號D1、D2及D3,延遲訊號D1、D2及D3各位於延遲單元160、162及164之輸出端。其中,各延遲單元160、162及164產生延遲訊號D1、D2及D3之步驟更包含:接收輸入訊號Vin至延遲單元160、162及164之開關模組;使開關模組根據輸入電壓Vin對延遲電容30進行充放電過程;以及使輸出端Out之電壓與輸入電壓Vin間產生具有特定時脈數之延遲,俾產生延遲訊號D1、D2及D3其中之一。於步驟704,根據延遲訊號D1、D2及D3調整此些發光二極體串10之導通週期。
應用本揭示內容之優點在於藉由延遲模組之設置,使發光二極體串可以依序而非同時導通,避免瞬時大電流的產生造成雜訊或電壓/電流漣波,達到平緩的暫態轉換機制。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本揭示內容,任何熟習此技藝者,在不脫離本揭示內容之精神和範圍內,當可作各種之更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
1...發光二極體電路
10...複數發光二極體串
100、102、104...發光二極體串
12...調光模組
140...電感
141...及閘
142...二極體
144...電容
146...控制模組
148...功率放大器
16...延遲模組
160、162、164...延遲單元
18...複數電流汲取模組
180、182、184...電流汲取模組
30...延遲電容
32...高側P型金氧半電晶體
34...低側N型金氧半電晶體
36...反相器
50...運算放大器
52、54...開關
56...反相器
701-704...步驟
為讓本揭示內容之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:
第1圖為本揭示內容之一實施例中,發光二極體電路之示意圖;
第2圖為第1圖之發光二極體串、延遲模組以及電流汲取模組之示意圖;
第3圖為第2圖之延遲單元之示意圖;
第4圖為本揭示內容之一實施例中,調光電壓與延遲訊號之波形圖;
第5圖為第2圖之電流汲取模組之示意圖;
第6圖為本揭示內容另一實施例中,第2圖之延遲單元之示意圖;以及
第7圖為本揭示內容一實施例中,一種發光二極體電路運作方法之流程圖。
10...複數發光二極體串
100、102、104...發光二極體串
140...電感
142...二極體
16...延遲模組
160、162、164...延遲單元
18...複數電流汲取模組
180、182、184...電流汲取模組
Claims (19)
- 一種發光二極體(light emitting diode;LED)驅動電路,具有一平緩之暫態轉換機制以驅動複數個發光二極體串(channel),包含:一調光(dimming)模組,用以產生一調光電壓;一直流至直流轉換器,包含一控制模組以及連接於該等發光二極體串之一功率放大器,其中該控制模組用以根據該調光電壓產生一驅動電壓,以控制該功率放大器之一閘極,進一步控制該等發光二極體串之導通與關閉;一延遲模組,包含複數個串聯之延遲單元,用以對該調光電壓進行一延遲處理,以產生分別位於各該等延遲單元之一輸出端之複數個延遲訊號,其中各該等延遲單元包含一延遲電容以及一開關模組,該延遲電容連接至該輸出端,該開關模組用以根據該延遲單元之一輸入電壓對該延遲電容進行一充放電過程,以使該輸出端之電壓與該輸入電壓間產生具有一特定時脈數之延遲,其中該特定時脈數之延遲由延遲電容之充放電時間所決定,俾產生該等延遲訊號其中之一;以及複數個電流汲取模組,分別連接於該等發光二極體串其中之一,以各根據該等延遲訊號其中之一調整對應之該等發光二極體串之一導通週期。
- 如請求項1所述之發光二極體驅動電路,其中該等延遲訊號間部分重疊。
- 如請求項1所述之發光二極體驅動電路,其中該直流至直流轉換器更包含:一電感,用以將一供應電壓耦合至一第一端;一二極體,連接於該第一端以及該等發光二極體串間;以及一電容,連接於該等發光二極體串,其中該功率放大器實質連接於該第一端,以根據該驅動電壓對該電容進行充放電。
- 如請求項3所述之發光二極體驅動電路,其中該二極體之一陽極端(anode)連接至該第一端,該二極體之一陰極端(cathode)連接至該電容。
- 如請求項1所述之發光二極體驅動電路,當該等延遲訊號其中之一位於一高電壓準位,該等電流汲取模組其中之一被致能以使該等發光二極體串其中之一導通,當該等延遲訊號其中之一位於一低電壓準位,該等電流汲取模組其中之一被抑能以使該等發光二極體串其中之一不導通。
- 如請求項1所述之發光二極體驅動電路,其中該開關模組包含一高側P型金氧半電晶體以及一低側N型金氧半電晶體,該高側P型金氧半電晶體以及該低側N型金氧半電晶體之閘極接收該輸入電壓,該延遲電容實質上透過一反相器與該輸出端連接。
- 如請求項1所述之發光二極體驅動電路,其中該開關模組包含一高側P型金氧半電晶體以及一低側N型金氧半電晶體,該高側P型金氧半電晶體以及該低側N型金氧半電晶體之閘極連接於一反相器,以透過該反相器接收該輸入電壓。
- 如請求項1所述之發光二極體驅動電路,其中該等延遲單元中包含一第一延遲單元,該第一延遲單元之該輸入電壓為該調光電壓,該等延遲單元中非該第一延遲單元者之該輸入電壓來自一前一延遲單元。
- 一種發光二極體電路,包含:複數個發光二極體串;以及一發光二極體驅動電路,包含:一調光模組,用以產生一調光電壓;一直流至直流轉換器,包含一控制模組以及連接於該等發光二極體串之一功率放大器,其中該控制模組用以根據該調光電壓產生一驅動電壓,以控制該功率放大器之一閘極,進一步控制該等發光二極體串之導通與關閉;一延遲模組,包含複數個串聯之延遲單元,用以對該調光電壓進行一延遲處理,以產生分別位於各該等延遲單元之一輸出端之複數個延遲訊號,其中各該等延遲單元包含一延遲電容以及一開關模組,該延遲 電容連接至該輸出端,該開關模組用以根據該延遲單元之一輸入電壓對該延遲電容進行一充放電過程,以使該輸出端之電壓與該輸入電壓間產生具有一特定時脈數之延遲,其中該特定時脈數之延遲由延遲電容之充放電時間所決定,俾產生該等延遲訊號其中之一;以及複數個電流汲取模組,分別連接於該等發光二極體串其中之一,以各根據該等延遲訊號其中之一調整對應之該等發光二極體串之一導通週期。
- 如請求項9所述之發光二極體電路,其中該等延遲訊號間部分重疊。
- 如請求項9所述之發光二極體電路,其中該直流至直流轉換器更包含:一電感,用以將一供應電壓耦合至一第一端;一二極體,連接於該第一端以及該等發光二極體串間;以及一電容,連接於該等發光二極體串,其中該功率放大器實質連接於該第一端,以根據該驅動電壓對該電容進行充放電。
- 如請求項11所述之發光二極體電路,其中該二極體之一陽極端連接至該第一端,該二極體之一陰極端連接至該電容。
- 如請求項9所述之發光二極體電路,當該等延遲訊號其中之一位於一高電壓準位,該等電流汲取模組其中之一對應者被致能以使該等發光二極體串其中之一對應者導通,當該等延遲訊號其中之一位於一低電壓準位,該等電流汲取模組其中之一對應者被抑能以使該等發光二極體串其中之一對應者不導通。
- 如請求項9所述之發光二極體電路,其中該開關模組包含一高側P型金氧半電晶體以及一低側N型金氧半電晶體,該高側P型金氧半電晶體以及該低側N型金氧半電晶體之閘極接收該輸入電壓,該延遲電容實質上透過一反相器與該輸出端連接。
- 如請求項9所述之發光二極體電路,其中該開關模組包含一高側P型金氧半電晶體以及一低側N型金氧半電晶體,該高側P型金氧半電晶體以及該低側N型金氧半電晶體之閘極連接於一反相器,以透過該反相器接收該輸入電壓。
- 如請求項9所述之發光二極體電路,其中該等延遲單元中包含一第一延遲單元,該第一延遲單元之該輸入電壓為該調光電壓,該等延遲單元中非該第一延遲單元者之該輸入電壓來自該等延遲單元中之一前一延遲單元。
- 一種發光二極體電路運作方法,包含下列步驟:產生一調光電壓;根據該調光電壓產生一驅動電壓,以控制一發光二極體電路之一功率放大器之一閘極,進一步控制複數發光二極體串之導通與關閉;藉由一延遲模組所包含之複數個串聯之延遲單元對該調光電壓進行一延遲處理,以產生複數個延遲訊號,各位於該等延遲單元之一輸出端,各該等延遲單元包含連接於該輸出端之一延遲電容以及一開關模組,產生該等延遲訊號之步驟更包含:接收一輸入訊號至該開關模組;使該開關模組根據該輸入電壓對該延遲電容進行一充放電過程;以及使該輸出端之電壓與該輸入電壓間產生具有一特定時脈數之延遲,其中該特定時脈數之延遲由延遲電容之充放電時間所決定,俾產生該等延遲訊號其中之一;以及根據該等延遲訊號其中之一調整對應之該等發光二極體串之一導通週期。
- 如請求項17所述之發光二極體電路運作方法,其中該等延遲訊號間部分重疊。
- 如請求項17所述之發光二極體電路運作方法,當該等延遲訊號其中之一位於一高電壓準位,該發光二極體 電路之複數個電流汲取模組其中之一被致能以使該等發光二極體串其中之一對應者導通,當該等延遲訊號其中之一位於一低電壓準位,該等電流汲取模組其中之一被抑能以使該等發光二極體串其中之一對應者不導通。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99146957A TWI436692B (zh) | 2010-12-30 | 2010-12-30 | 具有發光二極體驅動電路之發光二極體電路及其運作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99146957A TWI436692B (zh) | 2010-12-30 | 2010-12-30 | 具有發光二極體驅動電路之發光二極體電路及其運作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201228475A TW201228475A (en) | 2012-07-01 |
TWI436692B true TWI436692B (zh) | 2014-05-01 |
Family
ID=46933644
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW99146957A TWI436692B (zh) | 2010-12-30 | 2010-12-30 | 具有發光二極體驅動電路之發光二極體電路及其運作方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI436692B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI457892B (zh) * | 2012-08-14 | 2014-10-21 | Upi Semiconductor Corp | 發光二極體驅動電路及其運作方法 |
CN113178166A (zh) * | 2021-04-08 | 2021-07-27 | Tcl华星光电技术有限公司 | Led面板及其驱动方法 |
-
2010
- 2010-12-30 TW TW99146957A patent/TWI436692B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW201228475A (en) | 2012-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8754587B2 (en) | Low cost power supply circuit and method | |
US9924569B2 (en) | LED driving circuit | |
US7285941B2 (en) | DC-DC converter with load intensity control method | |
US8278897B2 (en) | Power supply converter and method | |
US9131553B2 (en) | LED driver | |
US11539294B2 (en) | Multi-level power converter with light load flying capacitor voltage regulation | |
CN108055737B (zh) | 一种升压dc-dc led恒流驱动电路 | |
CN105025632B (zh) | 一种开关调色的led灯具及其控制电路 | |
US20100295478A1 (en) | Led driving circuit | |
TWI505748B (zh) | 發光二極體驅動電路 | |
CN108430139B (zh) | 具有可控硅调光器的led驱动电路及其控制方法 | |
TWI390482B (zh) | 驅動發光二極體之電路與方法 | |
CN102664524B (zh) | 采用数字pwm控制的恒流型dc-dc变换器与恒流型led驱动dc-dc变换器 | |
KR101400475B1 (ko) | 전류원의 시간지연 기능을 갖는 엘이디 구동회로 | |
TW201415745A (zh) | 具有箝位裝置之發光二極體照明系統 | |
CN105532074A (zh) | 变换器和操作用于将电流提供给发光装置的变换器的方法 | |
TWI436692B (zh) | 具有發光二極體驅動電路之發光二極體電路及其運作方法 | |
US9673622B2 (en) | Power supplying system, linear controlling module thereof, and controlling method of switching component | |
CN107409460A (zh) | 双控led驱动器 | |
CN109410848B (zh) | Led背光驱动双控制器级联的系统和方法 | |
CN219268125U (zh) | 激光器控制电路 | |
US10440785B2 (en) | Current holding circuit for bidirectional triode thyristor dimmer and linear dimming driving circuit using the same | |
CN102595681A (zh) | 具有发光二极管驱动电路的发光二极管电路及其运作方法 | |
CN113286398B (zh) | 一种负载驱动电路和驱动方法 | |
TWI462651B (zh) | 轉換器及其轉換控制電路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |