TWI427382B - 液晶顯示裝置及其液晶顯示面板 - Google Patents
液晶顯示裝置及其液晶顯示面板 Download PDFInfo
- Publication number
- TWI427382B TWI427382B TW098104553A TW98104553A TWI427382B TW I427382 B TWI427382 B TW I427382B TW 098104553 A TW098104553 A TW 098104553A TW 98104553 A TW98104553 A TW 98104553A TW I427382 B TWI427382 B TW I427382B
- Authority
- TW
- Taiwan
- Prior art keywords
- liquid crystal
- crystal display
- region
- pixel
- area
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/40—Arrangements for improving the aperture ratio
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Geometry (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
本發明係關於一種顯示裝置及其顯示面板,特別關於一種液晶顯示裝置及其液晶顯示面板。
液晶顯示(Liquid Crystal Display,LCD)裝置以其耗電量低、發熱量少、重量輕、以及非輻射性等等優點,已經被使用於各式各樣的電子產品中,並且逐漸地取代傳統的陰極射線管(Cathode Ray Tube,CRT)顯示裝置。
一般而言,液晶顯示裝置主要包含一液晶顯示面板(LCD Panel)以及一背光模組(Backlight Module)。其中,液晶顯示面板主要具有一薄膜電晶體基板、一彩色濾光基板以及一夾設於兩基板間的液晶層,且兩基板與液晶層形成複數個陣列設置的畫素。背光模組可將一光源的光線均勻地分佈到液晶顯示面板,並經由各畫素顯示色彩而形成一圖案。然而,由於畫素的電壓-穿透率曲線會隨著使用者觀看液晶顯示面板的角度(例如正看及側看)而有所不同,因此於不同視角觀看顯示面板時將會有色偏的現象產生。
為改善色偏現象,已有多種習知技術研發出來,其中多是將單一畫素再分成一暗區及一亮區,藉由此兩區正看及側看的電壓-穿透率曲線不同,而具有相互補償的效果,以達到低色偏(Low Color Shift,LCS)的目的。
圖1為採用LCS技術之液晶顯示面板之一畫素P1的佈線示意圖。請參照圖1所示,液晶顯示面板包含一薄膜電晶體基板及彩色濾光基板,薄膜電晶體基板具有複數條掃描線SLN
、SLN+1
、複數條資料線DLM
、DLM+1
、複數條訊號線SC、一畫素電極層11及複數個薄膜電晶體T1~T3。掃描線SLN
、SLN+1
與資料線DLM
、DLM+1
定義出各畫素的範圍,畫素電極層11設置於各畫素內。在此以單一畫素P1為例說明,畫素電極層11設置於畫素P1之內,薄膜電晶體T1、T2與掃描線SLN
電性連結,薄膜電晶體T3則與下一條掃描線SLN+1
電性連結。訊號線SC橫設畫素P1並與掃描線SLN+1
相隔一間距D。
畫素電極層11在畫素P1中具有一狹縫圖案g1,狹縫圖案g1包含一主狹縫g11及複數個次狹縫g12,主狹縫g11將畫素電極層11分成電性隔離的一亮區111及一暗區112(亮區111包圍暗區112),主狹縫g11與次狹縫g12使畫素P1具有多區域(Multi-Domain)配向的效果。當掃描線SLN
開啟時,畫素電極層11藉由薄膜電晶體T1、T2驅動暗區112及亮區111(此時因施加相同電壓,故亮區111與暗區112的亮度相同),並於下一條掃描線SLN+1
開啟時,藉由薄膜電晶體T3開啟,造成暗區112畫素電極層的電壓下降,使得暗區112的亮度小於亮區111。如此,由於畫素P1的亮區111及暗區112於正看及側看的電壓-穿透率曲線不同,而具有相互補償的效果,以達到低色偏的目的。
另外,彩色濾光基板具有一遮光層21(其範圍在圖式中以霧點表示),用以遮蔽非受控制的發光區及漏光區,以提高畫面顯示品質。
由於掃描線SLN
、SLN+1
與彩色濾光基板之共同電極層(未繪示)會形成一邊緣電場(Fringe Field),當掃描線SLN
、SLN+1
的訊號改變時,共通電極與掃描線SLN
、SLN+1
以及共通電極與畫素電極層11之間的液晶會感受到大小不同的邊緣電場(一由畫素電極產生,另一由掃描線SLN
、SLN+1
產生),而開始改變液晶倒向角度而造成亮度變化,同樣的情形也會發生在資料線DLM
、DLM+1
與畫素電極層11之間,以致於在掃描線SLN
、SLN+1
、資料線DLM
、DLM+1
的兩側產生漏光現象。
故為避免上述的漏光,習知係利用遮光層21自掃描線SLN
、SLN+1
及資料線DLM
、DLM+1
的兩側往畫素電極層11內部延伸,且覆蓋至訊號線SC之內,以致訊號線SC與掃描線SLN
、SLN+1
之間的區域(即間距D的區域)無法成為顯示區,進而大幅縮小單位畫素的開口率(Aperture Ratio)。
有鑑於上述課題,本發明之目的之一為提供一種能夠解決畫素邊緣漏光問題並提高開口率,以提升顯示品質的液晶顯示裝置及其液晶顯示面板。
為達上述目的,依據本發明之一種液晶顯示面板具有複數個畫素,液晶顯示面板包含一第一基板以及一第二基板彼此相對而設。第一基板具有一共同電極層,共同電極層具有一第一共同區與一第二共同區。第二基板具有複數條資料線、複數條掃描線、複數條訊號線及一畫素電極層,該等資料線及該等掃描線呈陣列配置於該等畫素的周緣,各訊號線橫設於各畫素。其中,在各畫素中,畫素電極層與資料線及/或掃描線相疊設置,並由訊號線區分為一第一畫素區及一第二畫素區。共同電極層之第一共同區與第二畫素區對應設置。第一畫素區具有一第一狹縫圖案,第一共同區及第二畫素區至少其中之一具有一第二狹縫圖案,第一狹縫圖案與第二狹縫圖案具有不同的幾何類別。
為達上述目的,依據本發明之一種液晶顯示裝置包含一背光模組以及一液晶顯示面板,液晶顯示面板設置於背光模組的一側並具有複數個畫素。液晶顯示面板包含一第一基板及一第二基板彼此相對而設。第一基板具有一共同電極層,共同電極層具有一第一共同區與一第二共同區。第二基板具有複數條資料線、複數條掃描線、複數條訊號線及一畫素電極層,該等資料線及該等掃描線呈陣列配置於該等畫素的周緣,各訊號線橫設於各畫素。其中,在各畫素中,畫素電極層與資料線及/或掃描線相疊設置,並由訊號線區分為一第一畫素區及一第二畫素區。共同電極層之第一共同區與第二畫素區對應設置。第一畫素區具有一第一狹縫圖案,第一共同區及第二畫素區至少其中之一具有一第二狹縫圖案,第一狹縫圖案與第二狹縫圖案具有不同的幾何類別。
承上所述,依據本發明之一種液晶顯示裝置及其液晶顯示面板,一方面藉由畫素電極層與資料線及/或掃描線相疊設置,對邊緣電場產生屏蔽效應而防止漏光;另一方面,在橫設各畫素的訊號線的兩側皆有不同幾何類別的狹縫圖案(或設置在畫素電極層、或設置在共同電極層),進而使訊號線至兩掃描線之間的區域皆可形成顯示區,並藉由狹縫圖案使液晶轉向迅速定位,進而增加畫素開口率並提高液晶反應速率及畫面顯示品質。
以下將參照相關圖式,說明依本發明較佳實施例之一種液晶顯示裝置及其液晶顯示面板,其中相同的元件將以相同的參照符號加以說明。
請參照圖2A至圖2D所示,圖2A為本發明較佳實施例之一種液晶顯示面板20,圖2B至圖2D為液晶顯示面板20之各層結構。為更清楚顯示本發明之技術特徵,圖2A係省略圖2B之部分結構,將於下列實施例說明中詳述。
請共同參照圖2A至圖2D所示,本發明之一種液晶顯示面板20具有複數個呈陣列設置的畫素,圖2A為其單一畫素P2的佈線示意圖。
液晶顯示面板20包含一第一基板30、一第二基板40及夾置於第一基板30與第二基板40之間的液晶層(圖未顯示)。於本實施例中,第一基板30為彩色濾光基板,其包含一遮光層31及一共同電極層32。其中,共同電極層32為一透明電極層(如圖2B所示),遮光層31(其範圍在圖2A中以霧點表示),係設置於各畫素P2的周緣,例如為一含鉻抗反射材質的黑色矩陣層或是黑色樹脂層。
第二基板40與第一基板30相對而設,本實施例之第二基板40為薄膜電晶體基板,並具有複數條資料線DLM
、DLM+1
、複數條掃描線SLN
、SLN+1
、複數條訊號線SC及一畫素電極層41(如圖2C所示)。資料線DLM
、DLM+1
及掃描線SLN
、SLN+1
呈陣列配置於畫素P2的周緣。單一畫素P2的範圍由掃描線SLN
、SLN+1
及資料線DLM
、DLM+1
所定義,液晶顯示面板20的所有掃描線及資料線定義所有的畫素。
於本實施例中,畫素電極層41例如為一銦錫氧化透明層,並與資料線DLM
、DLM+1
及/或掃描線SLN
、SLN+1
相疊設置,於此,畫素電極層41與資料線DLM
、DLM+1
及掃描線SLN
、SLN+1
相疊設置,以對邊緣電場提供屏蔽效應。需補充說明的是,本實施例可在資料線DLM
、DLM+1
及/或掃描線SLN
、SLN+1
與畫素電極層41之間形成一較厚的低介電常數複合材料層,以降低資料線DLM
、DLM+1
及/或掃描線SLN
、SLN+1
與畫素電極層41之間的耦合電容。
於本實施例中,訊號線SC為一共同電極走線,橫設於畫素P2,並將畫素電極層41區分為一第一畫素區A1及一第二畫素區A2(於圖2A及圖2C中顯示)。另外,訊號線SC亦使共同電極層32具有一第一共同區C1以及一第二共同區C2,其中第一共同區C1與第二畫素區A2對應設置(於圖2A及圖2B中顯示),而第二共同區C2與第一畫素區A1對應設置。於本實施例中,係以第一畫素區A1具有第一狹縫圖案B1與第一共同區C1具有第二狹縫圖案B2為例說明。需注意的是,於本實施例中,為更清楚對照第一狹縫圖案B1與第二狹縫圖案B2具有不同的幾何類別,圖2A僅以虛線顯示第一共同區C1之第二狹縫圖案B2,而未顯示完整之共同電極層32。
於本實施例中,第一狹縫圖案B1與第二狹縫圖案B2具有不同的幾何類別且相互不對稱。其中,第一狹縫圖案B1及第二狹縫圖案B2的幾何類別可分別選自文字(例如中文字或英文字母等)或符號(例如數學符號或注音符號等),例如<型、>型、米字型、十字型、L型、Y型及其組合所構成的群組。於本實施例中,第一狹縫圖案B1選自類似鯊魚箭之>型,第二狹縫圖案B2選自米字型。需注意的是,第二狹縫圖案B2亦可設置於第二畫素區A2或是同時設置於第二畫素區A2及第一共同區C1,使第一狹縫圖案B1與第二狹縫圖案B2具有不同的幾何類別。另外,共同電極層32之第二共同區C2(如圖2B所示),其與第一畫素區A1對應設置,並可具有次狹縫g22或不具有次狹縫圖案g22,本實施例係以其具有第一狹縫圖案B1'為例。
在本發明中,第一畫素區A1可具有一第一狹縫圖案B1,而第一共同區C1及第二畫素區A2具有一第二狹縫圖案B2,且第一狹縫圖案B1與第二狹縫圖案B2具有不同的幾何類別;或是第一畫素區A1可具有一第一狹縫圖案B1,而第一共同區C1或第二畫素區A2其中之一具有一第二狹縫圖案B2,且第一狹縫圖案B1與第二狹縫圖案B2具有不同的幾何類別。於本實施例中,由於在訊號線SC與掃描線SLN+1
有第二畫素區A2存在,故可增加畫素可視區之面積,此外,由於第一共同區C1具有第二狹縫圖案B2,故當液晶顯示面板施加電壓時,可於短時間之內(約10ms)使對應第一共同區C1的液晶迅速定位,增加液晶反應速率及畫面顯示品質;相反地,若第一共同區C1不具有第二狹縫圖案B2,就算液晶顯示面板施加電壓一段時間(約60ms)之後,亦無法使對應第二畫素區A2的液晶轉向至預定位置,而降低液晶反應速率及畫面顯示品質。
另外,本實施例之第二狹縫圖案B2更可具有不同之變化態樣,請參照圖3A及圖3B所示,係可將第二狹縫圖案B2a設置於圖2C之第二畫素區A2或是圖2B之第一共同區C1,且第二狹縫圖案B2a為類似十字型或L型之圖案以使第一狹縫圖案B1與第二狹縫圖案B2a具有不同的幾何類別。另外,如圖3B所示,於第二畫素區A2或第一共同區C1之第二狹縫圖案B2b亦可為類似連續米字型或<型之圖案以使第一狹縫圖案B1與第二狹縫圖案B2b具有不同的幾何類別。另外,於本實施例中,畫素P2採用低色偏技術,且訊號線SC較靠近掃描線SLN+1
,於此,第一畫素區A1與第二畫素區A2之面積比例大於4,或是訊號線SC至掃描線SLN
的距離大於訊號線SC至掃描線SLN+1
的4倍。另外,畫素電極層41包含電性隔離的一第一區411及一第二區412,本發明不限制第一區411及第二區412的形狀及態樣。於本實施例中,第一狹縫圖案B1具有一主狹縫g21及複數個次狹縫g22,藉由主狹縫g21隔離出第一區411及第二區412並使二者電性隔離。第一區411包圍第二區412,且第一區411為亮區,第二區412為暗區。此外,第一區411及第二區412各具有次狹縫g22相對而設,次狹縫g22使畫素P2具有多區域配向的效果。
第二基板40更具有複數薄膜電晶體T1~T3,薄膜電晶體T1、T2與掃描線SLN
電性連結,並分別與第一區411及第二區412電性連結,薄膜電晶體T3與下一條掃描線SLN+1
及第二區412電性連結。當掃描線SLN
開啟時,畫素電極層41藉由薄膜電晶體T1、T2分別驅動第一區411及第二區412(此時第一區411與第二區412的亮度相同),並於下一條掃描線SLN+1
開啟時,藉由薄膜電晶體T3使得第二區412的亮度小於第一區411而形成暗區。如此,由於畫素P2的第一區411與第二區412於正看及側看的電壓-穿透率曲線不同,而具有相互補償的效果,以達到低色偏的目的。本發明除可提高液晶反應速率之外,為更大幅增加畫素之開口率,請參照圖2A配合4A與圖4B所示,在各畫素P2中,畫素電極層41為一銦錫氧化透明層並包含電性隔離的第一區411及第二區412,以下係以第一區411為亮區,第二區412為暗區說明,亦可改變驅動方式使以第一區411為暗區,第二區412為亮區。
第一區411與資料線DLM
、DLM+1
及/或掃描線SLN
、SLN+1
相疊設置,於本實施例中,第一區411與資料線DLM
、DLM+1
及掃描線SLN
、SLN+1
相疊設置,且較佳的是,第一區411重疊於相鄰的兩資料線DLM
、DLM+1
或相鄰的兩掃描線SLN
、SLN+1
的面積實質相等,使得各畫素中,由資料線DLM
、DLM+1
或掃描線SLN
、SLN+1
與第一區411所形成的電容值能夠相等,以簡化電路控制。
以下以圖4A及圖4B說明於本實施例中第一區411與資料線DLM
及掃描線SLN
重疊的情況。圖4A及圖4B分別為圖2A中資料線DLM
及掃描線SLN
兩個局部放大區A及B的放大圖。
如圖4A所示,第一區411具有相連的一第一部a11及一第二部a12,第一部a11與資料線DLM
重疊,第二部a12與資料線DLM
不重疊。另外,第二部a12與第二區412位於主狹縫g21的兩側。
由於主狹縫g21靠近資料線DLM
,故可能會因為畫素電極層41之黃光製程的誤差導致主狹縫g21與資料線DLM
重疊,或是第一部a11無法與資料線DLM
相疊設置,使得資料線DLM
的一側並無畫素電極層41的存在,以致無法對邊緣電場產生屏蔽效應而導致漏光現象。故,本實施例藉由與資料線DLM
重疊的第一部a11以及與資料線DLM
不重疊的第二部a12,可讓畫素電極層41的黃光製程在一定的誤差之下(例如畫素電極層41向左移或向右移),還能使畫素電極層41與資料線DLM
重疊,而提供屏蔽效應。
於本實施例中,主狹縫的一寬度D1大於等於2微米(μm)。第一部a11及第二部a12平行於資料線DLM
,且第一部a11的一寬度D2大於等於2微米,第二部a12的一寬度D3大於等於2微米。
如圖4B所示,上述第一部a11及第二部a12設置的原則亦可應用於第一區411與掃描線SLN
重疊的部分。其中,第一區411具有相連的一第一部a21及一第二部a22,第一部a21與掃描線SLN
重疊,第二部a22與掃描線SLN
不重疊。
由於主狹縫g21靠近掃描線SLN
,故可能會因為畫素電極層41之黃光製程的誤差導致主狹縫g21與掃描線SLN
重疊,或是第一部a21無法與掃描線SLN
相疊設置,使得即掃描線SLN
的一側並無畫素電極層41的存在,以致無法對邊緣電場產生屏蔽效應而導致漏光現象。故,本實施例藉由與掃描線SLN
重疊的第一部a21以及與掃描線SLN
不重疊的第二部a22,可讓畫素電極層41的黃光製程在一定的誤差之下(例如畫素電極層41向上移或向下移),還能使畫素電極層41與掃描線SLN
重疊,而提供屏蔽效應。
於本實施例中,第一部a21及第二部a22平行於掃描線SLN
,且第一部a21的一寬度D4大於等於2微米,第二部a22的一寬度D5大於等於2微米。
圖5顯示本發明較佳實施例之一種液晶顯示裝置5,其包含一液晶顯示面板20及一背光模組BL。其中,液晶顯示面板20設置於背光模組BL的一側,並可包含上述液晶顯示面板20之所有技術特徵,故於此不再贅述。背光模組BL可為側光式背光模組或直下式背光模組,於此是以側光式背光模組為例。背光模組BL可包含一導光板、一光源、一反射罩、一反射片以及一光學膜組等,故不在此贅述。
綜上所述,依據本發明之一種液晶顯示裝置及其液晶顯示面板,一方面藉由畫素電極層與資料線及/或掃描線相疊設置,對邊緣電場產生屏蔽效應而防止漏光;另一方面,在橫設各畫素的訊號線的兩側皆有不同幾何類別的狹縫圖案(或設置在畫素電極層、或設置在共同電極層),進而使訊號線至兩掃描線之間的區域皆可形成顯示區,並藉由狹縫圖案使液晶轉向迅速定位,進而增加畫素開口率並提高液晶反應速率及畫面顯示品質。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發明之精神與範疇,而對其進行之等效修改或變更,均應包含於後附之申請專利範圍中。
11、41...畫素電極層
111...亮區
112...暗區
20...液晶顯示面板
21、31...遮光層
30...第一基板
32...共同電極層
40...第二基板
411...第一區
412...第二區
5...液晶顯示裝置
A、B...局部放大區
A1...第一畫素區
A2...第二畫素區
a11、a21...第一部
a12、a22...第二部
B1、B1'...第一狹縫圖案
B2、B2a、B2b...第二狹縫圖案
BL...背光模組
C1...第一共同區
C2...第二共同區
D...間距
D1~D5...寬度
DLM
、DLM+1
...資料線
g1...狹縫圖案
g11、g21...主狹縫
g12、g22...次狹縫
P1、P2...畫素
SC...訊號線
SLN
、SLN+1
...掃描線
T1~T3...薄膜電晶體
圖1為一種習知之液晶顯示面板之單一畫素的示意圖;
圖2A為依據本發明較佳實施例之一種液晶顯示面板的示意圖;
圖2B為依據圖2A之一共同電極層及其共同區的示意圖;
圖2C為依據圖2A之一畫素電極層及其畫素區的示意圖;
圖2D為依據圖2A之薄膜電晶體及線路佈設的示意圖;
圖3A及圖3B為依據本發明較佳實施例之第二狹縫圖案的變化示意圖;
圖4A為圖2A的畫素電極層與資料線相疊的局部放大示意圖;
圖4B為圖2A的畫素電極層與掃描線相疊的局部放大示意圖;以及
圖5為依據本發明較佳實施例之一種液晶顯示裝置的示意圖。
20...液晶顯示面板
30...第一基板
31...遮光層
40...第二基板
41...畫素電極層
411...第一區
412...第二區
A、B...局部放大區
A1...第一畫素區
A2...第二畫素區
B1...第一狹縫圖案
B2...第二狹縫圖案
DLM
、DLM+1
...資料線
g21...主狹縫
g22...次狹縫
P2...畫素
SC...訊號線
SLN
、SLN+1
...掃描線
T1~T3...薄膜電晶體
Claims (29)
- 一種液晶顯示面板,具有複數個畫素,該液晶顯示面板包含:一第一基板,具有一共同電極層,該共同電極層具有一第一共同區與一第二共同區;以及一第二基板,與該第一基板相對而設,並具有複數條資料線、複數條掃描線、複數條訊號線及一畫素電極層,該等資料線及該等掃描線呈陣列配置於該等畫素的周緣,各該等訊號線橫設於各該等畫素;其中,在各該等畫素中,該畫素電極層與該資料線及/或該掃描線相疊設置,並由該訊號線區分為一第一畫素區及一第二畫素區,該共同電極層之該第一共同區與該第二畫素區對應設置,該第一畫素區具有一第一狹縫圖案,該第一共同區及該第二畫素區至少其中之一具有一第二狹縫圖案,該第一狹縫圖案與該第二狹縫圖案具有不同的幾何類別;其中,在各該等畫素中,該畫素電極層具有電性隔離之一第一區及一第二區,該第一區與該資料線及/或該掃描線相疊設置,其中該第一區具有相連的一第一部及一第二部,該第一部與該資料線及/或該掃描線重疊,該第二部與該資料線及/或該掃描線不重疊。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一狹縫圖案及該第二狹縫圖案的幾何類別選自<型、>型、米字型、十字型、L型、Y型及其組合所構 成的群組。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一狹縫圖案與該第二狹縫圖案不對稱。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一畫素區與該第二畫素區的比例大於4。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該訊號線為一共同電極走線。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一區包圍該第二區。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一區及該第二區各具有複數個次狹縫相對而設。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一區重疊於相鄰的兩資料線或相鄰的兩掃描線的面積實質相等。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第二基板更具有一薄膜電晶體分別與該第一區或該第二區及下一條掃描線電性連接。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一部的一寬度大於等於2微米。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第二部的一寬度大於等於2微米。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該第一部及該第二部平行於該資料線或該掃描線。
- 如申請專利範圍第1項所述之液晶顯示面板,其中該 畫素電極層更具有一主狹縫,該第二部與該第二區位於該主狹縫的兩側。
- 如申請專利範圍第13項所述之液晶顯示面板,其中該主狹縫的一寬度大於等於2微米。
- 一種液晶顯示裝置,包含:一背光模組;以及一液晶顯示面板,設置於該背光模組的一側,並具有複數個畫素,該液晶顯示面板包含:一第一基板,具有一共同電極層,該共同電極層具有一第一共同區與一第二共同區;及一第二基板,與該第一基板相對而設,並具有複數條資料線、複數條掃描線、複數條訊號線及一畫素電極層,該等資料線及該等掃描線呈陣列配置於該等畫素的周緣,各該等訊號線橫設於各該等畫素;其中,在各該等畫素中,該畫素電極層與該資料線及/或該掃描線相疊設置,並由該訊號線區分為一第一畫素區及一第二畫素區,該共同電極層具有一第一共同區與該第二畫素區對應設置,該第一畫素區具有一第一狹縫圖案,該第一共同區及該第二畫素區至少其中之一具有一第二狹縫圖案,該第一狹縫圖案與該第二狹縫圖案具有不同的幾何類別;其中,在各該等畫素中,該畫素電極層具有電性隔離之一第一區及一第二區,該第一區與該資料線及/或 該掃描線相疊設置,其中該第一區具有相連的一第一部及一第二部,該第一部與該資料線及/或該掃描線重疊,該第二部與該資料線及/或該掃描線不重疊。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一狹縫圖案及該第二狹縫圖案的幾何類別選自<型、>型、米字型、十字型、L型、Y型及其組合所構成的群組。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一狹縫圖案與該第二狹縫圖案不對稱。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一畫素區與該第二畫素區的比例大於4。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該訊號線為一共同電極走線。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一區包圍該第二區。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一區及該第二區各具有複數個次狹縫相對而設。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一區重疊於相鄰的兩資料線或相鄰的兩掃描線的面積實質相等。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第二基板更具有一薄膜電晶體分別與該第一區或該第二區及下一條掃描線電性連接。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中 該第一部的一寬度大於等於2微米。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第二部的一寬度大於等於2微米。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該第一部及該第二部平行於該資料線或該掃描線。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該畫素電極層更具有一主狹縫,該第二部與該第二區位於該主狹縫的兩側。
- 如申請專利範圍第27項所述之液晶顯示裝置,其中該主狹縫的一寬度大於等於2微米。
- 如申請專利範圍第15項所述之液晶顯示裝置,其中該背光模組為側光式背光模組或直下式背光模組。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098104553A TWI427382B (zh) | 2009-02-12 | 2009-02-12 | 液晶顯示裝置及其液晶顯示面板 |
US12/704,752 US20100201918A1 (en) | 2009-02-12 | 2010-02-12 | Liquid crystal display apparatus and liquid crystal display panel thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098104553A TWI427382B (zh) | 2009-02-12 | 2009-02-12 | 液晶顯示裝置及其液晶顯示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201030433A TW201030433A (en) | 2010-08-16 |
TWI427382B true TWI427382B (zh) | 2014-02-21 |
Family
ID=42540161
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098104553A TWI427382B (zh) | 2009-02-12 | 2009-02-12 | 液晶顯示裝置及其液晶顯示面板 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20100201918A1 (zh) |
TW (1) | TWI427382B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI485495B (zh) * | 2011-01-26 | 2015-05-21 | Innolux Corp | 液晶顯示裝置 |
CN102253557B (zh) * | 2011-08-24 | 2014-04-02 | 华映视讯(吴江)有限公司 | 边缘场切换式液晶显示器的像素结构 |
CN104122727B (zh) * | 2014-07-29 | 2017-02-22 | 深圳市华星光电技术有限公司 | 阵列基板及液晶显示面板 |
CN105045012B (zh) * | 2015-09-10 | 2017-12-05 | 深圳市华星光电半导体显示技术有限公司 | 像素结构、阵列基板及液晶显示面板 |
TWI571686B (zh) * | 2016-09-30 | 2017-02-21 | 友達光電股份有限公司 | 畫素電極 |
CN114299894B (zh) * | 2022-01-26 | 2022-10-11 | 惠科股份有限公司 | 阵列基板及液晶显示面板 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070153188A1 (en) * | 2005-12-29 | 2007-07-05 | Lg.Philips Lcd Co., Ltd. | Liquid crystal display device |
TW200823578A (en) * | 2006-09-29 | 2008-06-01 | Samsung Electronics Co Ltd | Liquid crystal display |
KR20090014742A (ko) * | 2007-08-07 | 2009-02-11 | 삼성전자주식회사 | 액정 표시 장치 및 그의 구동 방법 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100251512B1 (ko) * | 1997-07-12 | 2000-04-15 | 구본준 | 횡전계방식 액정표시장치 |
-
2009
- 2009-02-12 TW TW098104553A patent/TWI427382B/zh not_active IP Right Cessation
-
2010
- 2010-02-12 US US12/704,752 patent/US20100201918A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070153188A1 (en) * | 2005-12-29 | 2007-07-05 | Lg.Philips Lcd Co., Ltd. | Liquid crystal display device |
TW200823578A (en) * | 2006-09-29 | 2008-06-01 | Samsung Electronics Co Ltd | Liquid crystal display |
KR20090014742A (ko) * | 2007-08-07 | 2009-02-11 | 삼성전자주식회사 | 액정 표시 장치 및 그의 구동 방법 |
Also Published As
Publication number | Publication date |
---|---|
TW201030433A (en) | 2010-08-16 |
US20100201918A1 (en) | 2010-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10288927B2 (en) | Non-rectangular shape display panel comprising a sub-pixel having three different color filters and a white color filter and display apparatus | |
US11036096B2 (en) | Liquid crystal display panel | |
JP5881057B2 (ja) | 横電界方式の液晶表示装置及びその製造方法 | |
WO2016136271A1 (ja) | タッチ検出機能付き表示パネル | |
WO2016136272A1 (ja) | タッチ検出機能付き表示パネル | |
CN107290909B (zh) | 阵列基板及液晶显示面板 | |
TWI678583B (zh) | 顯示裝置 | |
TWI427382B (zh) | 液晶顯示裝置及其液晶顯示面板 | |
TWI472835B (zh) | 液晶顯示裝置 | |
KR20160072335A (ko) | 액정 표시 장치 | |
US10095074B2 (en) | Display device | |
JP3194108U (ja) | 表示パネル及び表示装置 | |
KR20190062654A (ko) | 액정 표시 장치 | |
KR20150125160A (ko) | 액정 디스플레이 장치와 이의 제조 방법 | |
CN110716336B (zh) | 显示装置 | |
US20190139987A1 (en) | Pixel unit, array substrate and display panel | |
JP3194456U (ja) | 表示パネルおよび表示装置 | |
CN106940503B (zh) | 显示设备 | |
CN113707668B (zh) | 阵列基板及其制备方法、液晶面板和显示装置 | |
WO2021082914A1 (zh) | 显示装置及其制备方法、电子设备及控光面板 | |
EP3572869B1 (en) | Display substrate, manufacturing method therefor, and display panel | |
TW201027203A (en) | System for display images | |
JP2017097291A (ja) | 表示装置及び表示装置のカラーフィルタ基板 | |
US20200089033A1 (en) | Array substrate, display panel, and display device | |
JP6086403B2 (ja) | 横電界方式の液晶表示装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |