TWI397009B - 基本輸入輸出系統的資料處理裝置 - Google Patents
基本輸入輸出系統的資料處理裝置 Download PDFInfo
- Publication number
- TWI397009B TWI397009B TW098114408A TW98114408A TWI397009B TW I397009 B TWI397009 B TW I397009B TW 098114408 A TW098114408 A TW 098114408A TW 98114408 A TW98114408 A TW 98114408A TW I397009 B TWI397009 B TW I397009B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- read
- basic input
- output system
- control unit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/544—Buffers; Shared memory; Pipes
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
- Information Transfer Systems (AREA)
Description
本發明是有關於一種資料處理裝置,且特別是有關於一種基本輸入輸出系統(Basic Input Output System,BIOS),的資料處理裝置。
傳統基本輸入輸出系統與嵌入式控制器(Embeded Controller;EC)間傳遞資料時,必須先透過輸入/輸出埠(I/O port)測試嵌入式控制器是否處於忙碌狀態,在嵌入式控制器不為忙碌狀態時,才能與嵌入式控制器溝通,例如對嵌入式控制器下指令,或等待嵌入式控制器回傳處理資料的結果等。此外,受限於傳統工業標準架構(Industry Standard Architecture,ISA)的傳輸方式,只能以8位元的長度來傳送資料。由於中央處理器處理資料的速度往往遠快於嵌入式控制器的資料處理速度,因此傳統基本輸入輸出系統與嵌入式控制器間的溝通機制將大大地降低整個電腦的運作效能。
本發明提供一種基本輸入輸出系統的資料處理裝置,可提昇整體基本輸入輸出系統的效能,並降低控制單元指令執行錯誤之機率。
本發明提出一種基本輸入輸出系統的資料處理裝置,包括基本輸入輸出系統單元、共享記憶體以及控制單元。基本輸入輸出系統單元用以發出指令資料,其中指令資料包括識別資料及指令名稱。共享記憶體,耦接基本輸入輸出系統單元,提供基本輸入輸出系統單元寫入指令資料,且指令資料中的識別資料儲存於識別欄位。控制單元耦接共享記憶體,依據識別欄位中識別資料所表示的值讀取並執行指令資料,並將回傳資料寫入共享記憶體,以供基本輸入輸出系統單元從共享記憶體讀取回傳資料,其中回傳資料為控制單元執行指令資料的結果,且回傳資料包括識別資料。
在本發明之一實施例中,上述之識別資料所表示的值為非零值時,控制單元讀取並執行指令資料。
在本發明之一實施例中,上述之指令資料更包括待處理資料。
在本發明之一實施例中,上述之回傳資料更包括處理狀態資料以及已處理資料,其中處理狀態資料指示控制單元執行指令資料的結果。
在本發明之一實施例中,上述之共享記憶體包括寫入記憶體區塊與讀取記憶體區塊,其中基本輸入輸出系統單元將指令資料儲存至寫入記憶體區塊,控制單元儲存回傳資料至讀取記憶體區塊。
在本發明之一實施例中,上述之控制單元讀取指令資料後,將寫入記憶體區塊中的指令資料清除。
在本發明之一實施例中,上述之基本輸入輸出系統單元讀取回傳資料後,將讀取記憶體區塊中的回傳資料清除。
在本發明之一實施例中,上述之控制單元發出中斷訊號,以告知基本輸入輸出系統單元讀取回傳資料。
在本發明之一實施例中,上述之共享記憶體包括讀寫記憶體區塊,其中讀寫記憶體區塊用以儲存指令資料與回傳資料。
在本發明之一實施例中,上述之指令資料更包括讀寫狀態資料以及待處理資料,其中讀寫狀態資料儲存於讀寫狀態欄位,用以指示讀寫記憶體區塊的存取狀態。
在本發明之一實施例中,上述之讀寫記憶體區塊的存取狀態包括讀取狀態、寫入狀態及忙碌狀態,其中當基本輸入輸出系統單元寫入指令資料後,讀寫記憶體區塊的存取狀態為寫入狀態,當控制單元讀取指令資料後,讀寫記憶體區塊的存取狀態為忙碌狀態,當控制單元寫入回傳資料後,讀寫記憶體區塊的存取狀態為讀取狀態。
在本發明之一實施例中,上述之回傳資料更包括讀寫狀態資料、處理狀態資料以及已處理資料,其中處理狀態資料指示控制單元執行指令資料的結果。
在本發明之一實施例中,上述之控制單元為嵌入式控制器。
基於上述,本發明藉由共享記憶體來儲存指令資料及回傳資料,使基本輸入輸出系統單元可不須等待控制單元完成舊的指令後再給予控制單元新的指令,以提昇整體基本輸入輸出系統的效能。另外,以共享記憶體做為基本輸入輸出系統單元與控制單元溝通的媒介可進行高速的連續存取與大區塊資料的傳遞,較傳統架構的資料傳遞方式更有效率。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
以下將以文字配合圖式來說明本發明之示範實施例,其中,相同標號指示同樣或相似的元件。另外,以下的示範實施例僅是用以說明,而非用以限定本發明。
圖1為根據本發明一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。請參照圖1,資料處理裝置100包括中央處理器102、晶片組104、基本輸入輸出系統(Basic Input Output System,BIOS)單元106、共享記憶體108以及控制單元110。在電腦系統中,中央處理器102可以透過晶片組104而耦接至基本輸入輸出系統單元106,並且耦接至其它的硬體裝置,例如硬碟、光碟機、顯示器等等。共享記憶體108耦接基本輸入輸出系統單元106與控制單元110。控制單元110可受中央處理器102控制而負責電腦系統中的一些周邊設備與功能,例如鍵盤或滑鼠的連接埠等等。
其中,共享記憶體108可例如是隨機存取記憶體(DRAM)、靜態隨機存取記憶體(SDRAM)以及雙隨機存取記憶體(DDRAM)。控制單元110可例如是嵌入式控制器(Embeded Controller,EC)。另外,基本輸入輸出系統單元106則可以利用快閃記憶體來實現。
當基本輸入輸出系統單元106欲發出指令資料CMD1給控制單元110時,基本輸入輸出系統單元106將指令資料CMD1寫入共享記憶體108。其中指令資料CMD1可包括識別資料、指令名稱以及待處理資料,且識別資料儲存於識別欄位中。控制單元110則依據識別欄位中的識別資料來讀取並執行指令資料CMD1。控制單元110完成基本輸入輸出系統單元106所給予的命令後,將回傳資料RS1存回共享記憶體108。其中,回傳資料RS1包括從識別欄位讀取的識別資料、已處理資料以及處理狀態資料。其中,處理狀態資料指示了控制單元110執行指令資料CMD1的結果。基本輸入輸出系統單元106可從共享記憶體108中讀取回傳資料RS1,以確認並接收控制單元110執行指令資料CMD1的結果。
詳細來說,共享記憶體108可包括寫入記憶體區塊112與讀取記憶體區塊114。寫入記憶體區塊112負責儲存指令資料CMD1,而讀取記憶體區塊114負責儲存回傳資料RS1。另外,識別欄位中的識別資料可表示不同的值,以表示不同的指令資料CMD1與回傳資料RS1,並提供基本輸入輸出系統單元106與控制單元110辨識指令資料CMD1與回傳資料RS1的對應關係,使基本輸入輸出系統單元106與控制單元110可進行非同步溝通。值得注意的是,當識別資料所表示的值為0時,代表指令資料CMD1或回傳資料RS1已被處理完畢。
基本輸入輸出系統單元106要將指令資料CMD1存入寫入記憶體區塊112之前,基本輸入輸出系統單元106先將讀取記憶體區塊114中尚未被讀取的回傳資料RS1言讀取完畢,並將讀取記憶體區塊114中已讀取的回傳資料RS1清除(也就是將回傳資料RS1中識別欄位的識別資料值改為0)。接著,基本輸入輸出系統單元106檢查寫入記憶體區塊112中是否有尚未處理的指令資料CMD1(也就是將檢查指令資料CMD1中識別欄位的識別資料是否為非零值)。若是,則等待控制單元110將尚未處理的指令資料CMD1處理完畢;若否,則基本輸入輸出系統單元106將指令資料CMD1存入寫入記憶體區塊112。其中,存入的指令資料CMD1具有其相對應的非零的識別資料值,例如1。
值得注意的是,為詳細說明基本輸入輸出系統的資料處理裝置的基本架構,本實施例以寫入記憶體區塊112與讀取記憶體區塊114為例進行說明。在本實施例中由於只列舉兩記憶體區塊(寫入記憶體區塊112與讀取記憶體區塊114),因此基本輸入輸出系統單元106須等待控制單元110將指令資料CMD1處理完畢後才能下達新的指令資料,但本發明並不以此為限。在共享記憶體具有足夠的記憶體區塊數量時,基本輸入輸出系統單元106可直接下達新的指令資料,無須等待控制單元110將指令資料CMD1處理完畢,詳細的實施方式將於稍後的實施例中說明。控制單元110輪詢到寫入記憶體區塊112中尚未執行的指令資料CMD1(也就是指令資料CMD1中識別欄位的識別資料為非零值)時,控制單元110讀取尚未執行的指令資料CMD1,並依據指令資料CMD1中的指令名稱執行基本輸入輸出系統單元106所指定的命令。控制單元110完成指定的命令後,將執行指令資料CMD1的結果(包括已處理資料以及處理狀態資料)與識別資料(其值與控制單元110執行的指令資料CMD1的識別資料之值相同)存入讀取記憶體區塊114,並將寫入記憶體區塊112中已讀取的指令資料CMD1清除(也就是將指令資料CMD1中識別欄位的識別資料值改為0)。
如同上述,本實施例之基本輸入輸出系統單元106與控制單元110之間的資料傳遞可藉由共享記憶體108作為暫存區以儲存指令資料CMD1與回傳資料RS1,並藉由所儲存的資料格式(即識別欄位)來判別指令資料CMD1與回傳資料RS1的狀態。藉此,基本輸入輸出系統單元106不需直接將指令資料CMD1傳送至控制單元110,即可完成指令的傳遞。
此外,一般而言,共享記憶體108的工作時脈例如為667/800MHz,而中央處理器102則可達1GHz以上,嵌入式控制器的工作時脈則約為20MHz。因此,由基本輸入輸出系統單元106直接將指令資料CMD1寫入共享記憶體108的速度會比將指令資料CMD1直接寫入控制單元110還要快,而且從共享記憶體108中讀取回傳資料RS1的速度也會比直接由控制單元110中讀取還要快。換言之,由於基本輸入輸出系統單元106與共享記憶體108之間的資料傳輸速度比基本輸入輸出系統單元106與控制單元110之間的資料傳遞速度快。因此,藉由共享記憶體108作為資料緩衝區域來儲存指令資料CMD1與回傳資料RS1可大幅提昇基本輸入輸出系統單元106與控制單元110之間的資料傳遞效率,同時可傳遞較大的資料。基本輸入輸出系統單元106也不需花費額外的時間來等待控制單元110完成指令。
圖2為根據本發明一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。請參照圖2,在本實施例中,控制單元110將回傳資料RS1(包括執行指令資料CMD1的結果與識別資料)存入讀取記憶體區塊114後,控制單元110可直接發出中斷訊號INT1給基本輸入輸出系統單元106,以告知基本輸入輸出系統單元106讀取回傳資料RS1。其中,中斷訊號INT1可為系統管理中斷(System Management Interrupt,SMI)訊號或系統控制中斷(system control interrupt,SCI)訊號。本實施例之控制單元110所發出的中斷訊號INT1可使基本輸入輸出系統單元106取得控制權,以讀取回傳資料RS1。然實際應用上並非必要手段,基本輸入輸出系統單元106也可依一定的週期輪詢讀取記憶體區塊114,以讀取回傳資料RS1。
圖3為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。請參照圖3,本實施例之資料處理裝置300與資料處理裝置100的不同之處在於,在共享記憶體108中,寫入記憶體區塊112與讀取記憶體區塊114合併為本實施例的讀寫記憶體區塊302。讀寫記憶體區塊302具有寫入記憶體區塊112與讀取記憶體區塊114的功能,可儲存指令資料CMD1與回傳資料RS1。在本實施例中,指令資料CMD1與回傳資料RS1皆更包括讀寫狀態資料,讀寫狀態資料儲存於讀寫狀態欄位,利用讀寫狀態資料所表示之值的不同,來指示讀寫記憶體區塊302的存取狀態。
舉例來說,當基本輸入輸出系統單元106將指令資料CMD1寫入讀寫記憶體區塊302後,讀寫記憶體區塊302的存取狀態為寫入狀態,此時讀寫記憶體區塊302的功能相當於寫入記憶體區塊112,可設定讀寫狀態資料之值為0來表示此狀態。當控制單元110讀取指令資料CMD1後,讀寫記憶體區塊302的存取狀態為忙碌狀態,避免基本輸入輸出系統單元106在控制單元110執行指令資料CMD1時寫入新的資料,此時可設定讀寫狀態資料之值為1來表示此狀態。控制單元110執行完指令資料CMD1,並將回傳資料RS寫入讀寫記憶體區塊302後,讀寫記憶體區塊302的存取狀態為讀取狀態,此時讀寫記憶體區塊302的功能相當於讀取記憶體區塊114,可設定讀寫狀態資料之值為2來表示此狀態。值得注意的是,本實施例雖以讀寫狀態資料之值0、1、2分別表示寫入狀態、忙碌狀態及讀取狀態,但不以此為限。
本實施例之資料處理裝置300的操作方法與資料處理裝置100類似。其方法如下:在基本輸入輸出系統單元106要將指令資料CMD1存入讀寫記憶體區塊302之前,基本輸入輸出系統單元106先將讀寫記憶體區塊302中尚未被讀取的回傳資料RS1讀取完畢,並將讀寫記憶體區塊302中已讀取的回傳資料RS1清除(也就是將回傳資料RS1中識別欄位的識別資料值改為0)。接著,基本輸入輸出系統單元106將指令資料CMD1存入讀寫記憶體區塊302,此時讀寫記憶體區塊302為寫入狀態。其中,存入的指令資料CMD1具有其相對應的非零的識別資料值,例如1。
值得注意的是,為詳細說明基本輸入輸出系統的資料處理裝置的基本架構,本實施例以單一個讀寫記憶體區塊302為例進行說明。因此,基本輸入輸出系統單元106須等待控制單元110將指令資料CMD1處理完畢,並將回傳資料RS1讀取後才能下達新的指令資料,但本發明並不以此為限。在共享記憶體具有足夠的記憶體區塊數量時,基本輸入輸出系統單元106可直接下達新的指令資料,詳細的實施方式將於稍後的實施例中說明。
控制單元110輪詢到讀寫記憶體區塊302中尚未執行的指令資料CMD1(也就是指令資料CMD1中識別欄位的識別資料為非零值,且讀寫狀態資料之值為0)時,控制單元110讀取尚未執行的指令資料CMD1,並依據指令資料CMD1中的指令名稱執行基本輸入輸出系統單元106所指定的命令,此時讀寫記憶體區塊302為忙碌狀態(也就是指令資料CMD1中識別欄位的識別資料為非零值,且讀寫狀態資料之值為1)。控制單元110完成指定的命令後,將執行指令資料CMD1的結果(包括已處理資料以及處理狀態資料)、識別資料(其值與控制單元110執行的指令資料CMD1的識別資料之值相同)、與讀寫狀態資料(其值為2)存入讀寫記憶體區塊302,此時讀寫記憶體區塊302為讀取狀態。
另外,控制單元110將回傳資料RS1存入讀寫記憶體區塊302後,也可不必等待基本輸入輸出系統單元106輪詢讀寫記憶體區塊302的狀態,以讀取回傳資料RS1。控制單元110可直接發出中斷訊號INT1給基本輸入輸出系統單元106,以告知基本輸入輸出系統單元106讀取回傳資料RS1,然本發明並不以此為限。
圖4為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。請參照圖4,本實施例之資料處理裝置400與資料處理裝置300的不同之處在於,本實施例之共享記憶體108包括多個讀寫記憶體區塊402。
基本輸入輸出系統單元106要將指令資料CMD1存入共享記憶體108時,可尋找空的讀寫記憶體區塊402(也就是識別欄位中識別資料之值為0的回傳資料),以將指令資料CMD1存入空的讀寫記憶體區塊402,指令資料CMD1存入後,讀寫記憶體區塊402為寫入狀態(也就是讀寫狀態資料之值為0)。控制單元110輪詢到讀寫記憶體區塊402中尚未執行的指令資料CMD1(也就是指令資料CMD1中識別欄位的識別資料為非零值,且讀寫狀態資料之值為0)時,控制單元110讀取尚未執行的指令資料CMD1,並依據指令資料CMD1中的指令名稱執行基本輸入輸出系統單元106所指定的命令,此時被控制單元110所讀取的讀寫記憶體區塊402為忙碌狀態,(也就是讀寫狀態資料之值為1)。控制單元110完成指定的命令後,將回傳資料RS1存入原本讀取的讀寫記憶體區塊402,此時讀寫記憶體區塊402為讀取狀態,(也就是讀寫狀態資料之值為2)。基本輸入輸出系統單元106依據回傳資料RS1中識別欄位的識別資料之值,讀取回傳資料RS1並將讀寫記憶體區塊402中已讀取的回傳資料RS1清除(也就是將回傳資料RS1中識別欄位的識別資料值改為0),以得知其對應的指令資料CMD1的執行結果。
在本實施例中,由於共享記憶體108具有多個讀寫記憶體區塊402,因此基本輸入輸出系統單元106可尋找空的讀寫記憶體區塊402,直接下達新的指令資料,無須等待控制單元110將指令資料CMD1處理完畢,以提昇整體基本輸入輸出系統的效能。
另外,控制單元110將回傳資料RS1存入讀寫記憶體區塊402後,也可直接發出中斷訊號INT1給基本輸入輸出系統單元106,以告知基本輸入輸出系統單元106讀取回傳資料RS1,然本發明並不以此為限。
圖5為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。請參照圖5,本實施例之資料處理裝置500與資料處理裝置100的不同之處在於,本實施例之共享記憶體108包括多個寫入記憶體區塊502與多個讀取記憶體區塊504。
基本輸入輸出系統單元106要將指令資料CMD1存入共享記憶體108時,可尋找空的寫入記憶體區塊502(也就是識別欄位中識別資料之值為0的指令資料),以將指令資料CMD1存入空的寫入記憶體區塊502(此時指令資料CMD1中識別欄位識別資料之值為非零值)。控制單元110輪詢到寫入記憶體區塊502中尚未執行的指令資料CMD1(也就是指令資料CMD1中識別欄位的識別資料為非零值)時,控制單元110讀取尚未執行的指令資料CMD1,並依據指令資料CMD1中的指令名稱執行基本輸入輸出系統單元106所指定的命令。控制單元110完成指定的命令後,將回傳資料RS1存入讀取記憶體區塊504(此時回傳資料RS1中識別欄位識別資料之值與控制單元110所讀取之指令資料CMD1的識別資料之值相同),並將寫入記憶體區塊502中已讀取的指令資料CMD1清除(也就是將指令資料CMD1中識別欄位的識別資料值改為0)。基本輸入輸出系統單元106依據回傳資料RS1中識別欄位的識別資料之值,讀取回傳資料RS1並將讀取記憶體區塊504中已讀取的回傳資料RS1清除(也就是將回傳資料RS1中識別欄位的識別資料值改為0),以得知其對應的指令資料CMD1的執行結果。
在本實施例中,由於共享記憶體108具有多個寫入記憶體區塊502與多個讀取記憶體區塊504,因此基本輸入輸出系統單元106可尋找空的寫入記憶體區塊502,直接下達新的指令資料,無須等待控制單元110將指令資料CMD1處理完畢,以提昇整體基本輸入輸出系統的效能。
另外,控制單元110將回傳資料RS1存入讀取記憶體區塊504後,也可直接發出中斷訊號INT1給基本輸入輸出系統單元106,以告知基本輸入輸出系統單元106讀取回傳資料RS1,然本發明並不以此為限。
綜上所述,本發明藉由共享記憶體(其工作時脈約為667/800MHz)來儲存指令資料及回傳資料,解決中央處理器(其工作時脈在1GHz以上)與控制單元(例如嵌入式控制器,其工作時脈約為20MHz)間資料處理速度的落差問題,使基本輸入輸出系統單元可不須等待資料處理速度較慢的控制單元完成舊的指令後再給予控制單元新的指令,以提昇整體基本輸入輸出系統的效能。另外,以共享記憶體做為基本輸入輸出系統單元與控制單元溝通的媒介可進行高速的連續存取與大區塊資料的傳遞,較傳統架構裡只能以8位元的長度來傳送資料(時脈8.33MHz)的資料傳遞方式更有效率。
本發明的諸實施例還具有下列功效:
1.藉由控制單元與基本輸入輸出系統單元所設定的傳遞資料格式,可避免控制單元在執行指令時突然被其它岔斷(interrupt)所中斷,進而造成控制單元執行指令的動作不連貫,增加控制單元指令執行錯誤的機率。
2.共享記憶體的存取程式碼較傳統輸入/輸出方式簡潔易懂,不易出現誤寫的問題。
3.共享記憶體可規範溝通的資料格式,達成指令佇列的功能,在控制單元尚未完成舊指令時,基本輸入輸出系統單元可下達新的指令至共享記憶體,控制單元則依序完成基本輸入輸出系統單元所下達的指令。
4.控制單元可將回傳資料存入共享記憶體後,再產生系統中斷訊號給基本輸入輸出系統單元,以告知基本輸入輸出系統單元讀取回傳資料,較傳統架構的溝通方式更有效率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100~500...資料處理裝置
102...中央處理器
104...晶片組
106...基本輸入輸出系統單元
108...共享記憶體
110...控制單元
112、502...寫入記憶體區塊
114、504...讀取記憶體區塊
302、402...讀寫記憶體區塊
CMD1...指令資料
RS1...回傳資料
INT1...中斷訊號
圖1為根據本發明一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。
圖2為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。
圖3為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。
圖4為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。
圖5為根據本發明另一實施例之基本輸入輸出系統的資料處理裝置的方塊圖。
400...資料處理裝置
102...中央處理器
104...晶片組
106...基本輸入輸出系統單元
108...共享記憶體
110...控制單元
402...讀寫記憶體區塊
CMD1...指令資料
RS1...回傳資料
INT1...中斷訊號
Claims (13)
- 一種基本輸入輸出系統的資料處理裝置,包括:一基本輸入輸出系統單元,用以發出一指令資料,其中該指令資料包括一識別資料及一指令名稱;一共享記憶體,耦接該基本輸入輸出系統單元,提供該基本輸入輸出系統單元寫入該指令資料,且該指令資料中的該識別資料儲存於一識別欄位;以及一控制單元,耦接該共享記憶體,依據該識別欄位中該識別資料所表示的值讀取並執行該指令資料,並將一回傳資料寫入該共享記憶體,以供該基本輸入輸出系統單元從該共享記憶體讀取該回傳資料,其中該回傳資料為該控制單元執行該指令資料的結果,且該回傳資料包括該識別資料。
- 如申請專利範圍第1項所述之基本輸入輸出系統的資料處理裝置,其中當該識別資料所表示的值為非零值時,該控制單元讀取並執行該指令資料。
- 如申請專利範圍第1項所述之基本輸入輸出系統的資料處理裝置,其中該指令資料更包括一待處理資料。
- 如申請專利範圍第3項所述之基本輸入輸出系統的資料處理裝置,其中該回傳資料更包括一處理狀態資料以及一已處理資料,其中該處理狀態資料指示該控制單元執行該指令資料的結果。
- 如申請專利範圍第1項所述之基本輸入輸出系統的資料處理裝置,其中該共享記憶體包括一寫入記憶體區塊與一讀取記憶體區塊,其中該基本輸入輸出系統單元將該指令資料儲存至該寫入記憶體區塊,該控制單元儲存該回傳資料至該讀取記憶體區塊。
- 如申請專利範圍第5項所述之基本輸入輸出系統的資料處理裝置,其中該控制單元讀取該指令資料後,將該寫入記憶體區塊中的該指令資料清除。
- 如申請專利範圍第5項所述之基本輸入輸出系統的資料處理裝置,其中該基本輸入輸出系統單元讀取該回傳資料後,將該讀取記憶體區塊中的該回傳資料清除。
- 如申請專利範圍第4項所述之基本輸入輸出系統的資料處理裝置,其中該控制單元發出一中斷訊號,以告知該基本輸入輸出系統單元讀取該回傳資料。
- 如申請專利範圍第1項所述之基本輸入輸出系統的資料處理裝置,其中該共享記憶體包括一讀寫記憶體區塊,其中該讀寫記憶體區塊用以儲存該指令資料與該回傳資料。
- 如申請專利範圍第9項所述之基本輸入輸出系統的資料處理裝置,其中該指令資料更包括一讀寫狀態資料以及一待處理資料,其中該讀寫狀態資料儲存於一讀寫狀態欄位,用以指示該讀寫記憶體區塊的存取狀態。
- 如申請專利範圍第10項所述之基本輸入輸出系統的資料處理裝置,其中該讀寫記憶體區塊的存取狀態包括讀取狀態、寫入狀態及忙碌狀態,其中當該基本輸入輸出系統單元寫入該指令資料後,該讀寫記憶體區塊的存取狀態為寫入狀態,當該控制單元讀取該指令資料後,該讀寫記憶體區塊的存取狀態為忙碌狀態,當該控制單元寫入該回傳資料後,該讀寫記憶體區塊的存取狀態為讀取狀態。
- 如申請專利範圍第11項所述之基本輸入輸出系統的資料處理裝置,其中該回傳資料更包括該讀寫狀態資料、一處理狀態資料以及一已處理資料,其中該處理狀態資料指示該控制單元執行該指令資料的結果。
- 如申請專利範圍第1項所述之基本輸入輸出系統的資料處理裝置,其中該控制單元為嵌入式控制器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098114408A TWI397009B (zh) | 2009-04-30 | 2009-04-30 | 基本輸入輸出系統的資料處理裝置 |
US12/538,333 US8195894B2 (en) | 2009-04-30 | 2009-08-10 | Data processing apparatus of basic input/output system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098114408A TWI397009B (zh) | 2009-04-30 | 2009-04-30 | 基本輸入輸出系統的資料處理裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201039239A TW201039239A (en) | 2010-11-01 |
TWI397009B true TWI397009B (zh) | 2013-05-21 |
Family
ID=43031263
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098114408A TWI397009B (zh) | 2009-04-30 | 2009-04-30 | 基本輸入輸出系統的資料處理裝置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8195894B2 (zh) |
TW (1) | TWI397009B (zh) |
Families Citing this family (129)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8402186B2 (en) * | 2009-06-30 | 2013-03-19 | Intel Corporation | Bi-directional handshake for advanced reliabilty availability and serviceability |
US12008266B2 (en) | 2010-09-15 | 2024-06-11 | Pure Storage, Inc. | Efficient read by reconstruction |
US8468318B2 (en) | 2010-09-15 | 2013-06-18 | Pure Storage Inc. | Scheduling of I/O writes in a storage environment |
US11614893B2 (en) | 2010-09-15 | 2023-03-28 | Pure Storage, Inc. | Optimizing storage device access based on latency |
US8589625B2 (en) | 2010-09-15 | 2013-11-19 | Pure Storage, Inc. | Scheduling of reconstructive I/O read operations in a storage environment |
US8732426B2 (en) | 2010-09-15 | 2014-05-20 | Pure Storage, Inc. | Scheduling of reactive I/O operations in a storage environment |
US11275509B1 (en) | 2010-09-15 | 2022-03-15 | Pure Storage, Inc. | Intelligently sizing high latency I/O requests in a storage environment |
US8589655B2 (en) | 2010-09-15 | 2013-11-19 | Pure Storage, Inc. | Scheduling of I/O in an SSD environment |
US9244769B2 (en) | 2010-09-28 | 2016-01-26 | Pure Storage, Inc. | Offset protection data in a RAID array |
US8775868B2 (en) | 2010-09-28 | 2014-07-08 | Pure Storage, Inc. | Adaptive RAID for an SSD environment |
CN102478006A (zh) * | 2010-11-30 | 2012-05-30 | 英业达股份有限公司 | 风扇控速系统及其风扇转速读取方法 |
US8589640B2 (en) | 2011-10-14 | 2013-11-19 | Pure Storage, Inc. | Method for maintaining multiple fingerprint tables in a deduplicating storage system |
US11636031B2 (en) | 2011-08-11 | 2023-04-25 | Pure Storage, Inc. | Optimized inline deduplication |
US8719540B1 (en) | 2012-03-15 | 2014-05-06 | Pure Storage, Inc. | Fractal layout of data blocks across multiple devices |
US11032259B1 (en) | 2012-09-26 | 2021-06-08 | Pure Storage, Inc. | Data protection in a storage system |
US10623386B1 (en) | 2012-09-26 | 2020-04-14 | Pure Storage, Inc. | Secret sharing data protection in a storage system |
US8745415B2 (en) | 2012-09-26 | 2014-06-03 | Pure Storage, Inc. | Multi-drive cooperation to generate an encryption key |
US9436720B2 (en) | 2013-01-10 | 2016-09-06 | Pure Storage, Inc. | Safety for volume operations |
US11768623B2 (en) | 2013-01-10 | 2023-09-26 | Pure Storage, Inc. | Optimizing generalized transfers between storage systems |
US11733908B2 (en) | 2013-01-10 | 2023-08-22 | Pure Storage, Inc. | Delaying deletion of a dataset |
US10908835B1 (en) | 2013-01-10 | 2021-02-02 | Pure Storage, Inc. | Reversing deletion of a virtual machine |
TWI507981B (zh) * | 2013-07-05 | 2015-11-11 | Phison Electronics Corp | 指令執行方法、連接器與記憶體儲存裝置 |
US10365858B2 (en) | 2013-11-06 | 2019-07-30 | Pure Storage, Inc. | Thin provisioning in a storage device |
US11128448B1 (en) | 2013-11-06 | 2021-09-21 | Pure Storage, Inc. | Quorum-aware secret sharing |
US10263770B2 (en) | 2013-11-06 | 2019-04-16 | Pure Storage, Inc. | Data protection in a storage system using external secrets |
US9208086B1 (en) | 2014-01-09 | 2015-12-08 | Pure Storage, Inc. | Using frequency domain to prioritize storage of metadata in a cache |
US10656864B2 (en) | 2014-03-20 | 2020-05-19 | Pure Storage, Inc. | Data replication within a flash storage array |
US9779268B1 (en) | 2014-06-03 | 2017-10-03 | Pure Storage, Inc. | Utilizing a non-repeating identifier to encrypt data |
US11399063B2 (en) | 2014-06-04 | 2022-07-26 | Pure Storage, Inc. | Network authentication for a storage system |
US9218244B1 (en) | 2014-06-04 | 2015-12-22 | Pure Storage, Inc. | Rebuilding data across storage nodes |
US9218407B1 (en) | 2014-06-25 | 2015-12-22 | Pure Storage, Inc. | Replication and intermediate read-write state for mediums |
US10496556B1 (en) | 2014-06-25 | 2019-12-03 | Pure Storage, Inc. | Dynamic data protection within a flash storage system |
US10296469B1 (en) | 2014-07-24 | 2019-05-21 | Pure Storage, Inc. | Access control in a flash storage system |
US9558069B2 (en) | 2014-08-07 | 2017-01-31 | Pure Storage, Inc. | Failure mapping in a storage array |
US9495255B2 (en) | 2014-08-07 | 2016-11-15 | Pure Storage, Inc. | Error recovery in a storage cluster |
US9864761B1 (en) | 2014-08-08 | 2018-01-09 | Pure Storage, Inc. | Read optimization operations in a storage system |
US10430079B2 (en) | 2014-09-08 | 2019-10-01 | Pure Storage, Inc. | Adjusting storage capacity in a computing system |
US10164841B2 (en) | 2014-10-02 | 2018-12-25 | Pure Storage, Inc. | Cloud assist for storage systems |
US9489132B2 (en) | 2014-10-07 | 2016-11-08 | Pure Storage, Inc. | Utilizing unmapped and unknown states in a replicated storage system |
US10430282B2 (en) | 2014-10-07 | 2019-10-01 | Pure Storage, Inc. | Optimizing replication by distinguishing user and system write activity |
US9727485B1 (en) | 2014-11-24 | 2017-08-08 | Pure Storage, Inc. | Metadata rewrite and flatten optimization |
US9773007B1 (en) | 2014-12-01 | 2017-09-26 | Pure Storage, Inc. | Performance improvements in a storage system |
US9552248B2 (en) | 2014-12-11 | 2017-01-24 | Pure Storage, Inc. | Cloud alert to replica |
US9588842B1 (en) | 2014-12-11 | 2017-03-07 | Pure Storage, Inc. | Drive rebuild |
US9864769B2 (en) | 2014-12-12 | 2018-01-09 | Pure Storage, Inc. | Storing data utilizing repeating pattern detection |
US10545987B2 (en) | 2014-12-19 | 2020-01-28 | Pure Storage, Inc. | Replication to the cloud |
US10296354B1 (en) | 2015-01-21 | 2019-05-21 | Pure Storage, Inc. | Optimized boot operations within a flash storage array |
US11947968B2 (en) | 2015-01-21 | 2024-04-02 | Pure Storage, Inc. | Efficient use of zone in a storage device |
US9710165B1 (en) | 2015-02-18 | 2017-07-18 | Pure Storage, Inc. | Identifying volume candidates for space reclamation |
US10082985B2 (en) | 2015-03-27 | 2018-09-25 | Pure Storage, Inc. | Data striping across storage nodes that are assigned to multiple logical arrays |
US10178169B2 (en) | 2015-04-09 | 2019-01-08 | Pure Storage, Inc. | Point to point based backend communication layer for storage processing |
US10140149B1 (en) | 2015-05-19 | 2018-11-27 | Pure Storage, Inc. | Transactional commits with hardware assists in remote memory |
US9547441B1 (en) | 2015-06-23 | 2017-01-17 | Pure Storage, Inc. | Exposing a geometry of a storage device |
US10310740B2 (en) | 2015-06-23 | 2019-06-04 | Pure Storage, Inc. | Aligning memory access operations to a geometry of a storage device |
KR20170028825A (ko) | 2015-09-04 | 2017-03-14 | 퓨어 스토리지, 아이앤씨. | 압축된 인덱스들을 사용한 해시 테이블들에서의 메모리 효율적인 스토리지 및 탐색 |
US11269884B2 (en) | 2015-09-04 | 2022-03-08 | Pure Storage, Inc. | Dynamically resizable structures for approximate membership queries |
US11341136B2 (en) | 2015-09-04 | 2022-05-24 | Pure Storage, Inc. | Dynamically resizable structures for approximate membership queries |
US9843453B2 (en) | 2015-10-23 | 2017-12-12 | Pure Storage, Inc. | Authorizing I/O commands with I/O tokens |
KR20170089069A (ko) * | 2016-01-25 | 2017-08-03 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그의 동작방법 |
US10452297B1 (en) | 2016-05-02 | 2019-10-22 | Pure Storage, Inc. | Generating and optimizing summary index levels in a deduplication storage system |
US10133503B1 (en) | 2016-05-02 | 2018-11-20 | Pure Storage, Inc. | Selecting a deduplication process based on a difference between performance metrics |
US10203903B2 (en) | 2016-07-26 | 2019-02-12 | Pure Storage, Inc. | Geometry based, space aware shelf/writegroup evacuation |
US10756816B1 (en) | 2016-10-04 | 2020-08-25 | Pure Storage, Inc. | Optimized fibre channel and non-volatile memory express access |
US10613974B2 (en) | 2016-10-04 | 2020-04-07 | Pure Storage, Inc. | Peer-to-peer non-volatile random-access memory |
US10162523B2 (en) | 2016-10-04 | 2018-12-25 | Pure Storage, Inc. | Migrating data between volumes using virtual copy operation |
US10191662B2 (en) | 2016-10-04 | 2019-01-29 | Pure Storage, Inc. | Dynamic allocation of segments in a flash storage system |
US10481798B2 (en) | 2016-10-28 | 2019-11-19 | Pure Storage, Inc. | Efficient flash management for multiple controllers |
US10185505B1 (en) | 2016-10-28 | 2019-01-22 | Pure Storage, Inc. | Reading a portion of data to replicate a volume based on sequence numbers |
US10359942B2 (en) | 2016-10-31 | 2019-07-23 | Pure Storage, Inc. | Deduplication aware scalable content placement |
US10452290B2 (en) | 2016-12-19 | 2019-10-22 | Pure Storage, Inc. | Block consolidation in a direct-mapped flash storage system |
US11550481B2 (en) | 2016-12-19 | 2023-01-10 | Pure Storage, Inc. | Efficiently writing data in a zoned drive storage system |
US11093146B2 (en) | 2017-01-12 | 2021-08-17 | Pure Storage, Inc. | Automatic load rebalancing of a write group |
US10528488B1 (en) | 2017-03-30 | 2020-01-07 | Pure Storage, Inc. | Efficient name coding |
US11403019B2 (en) | 2017-04-21 | 2022-08-02 | Pure Storage, Inc. | Deduplication-aware per-tenant encryption |
US10944671B2 (en) | 2017-04-27 | 2021-03-09 | Pure Storage, Inc. | Efficient data forwarding in a networked device |
US10402266B1 (en) | 2017-07-31 | 2019-09-03 | Pure Storage, Inc. | Redundant array of independent disks in a direct-mapped flash storage system |
US10831935B2 (en) | 2017-08-31 | 2020-11-10 | Pure Storage, Inc. | Encryption management with host-side data reduction |
US10776202B1 (en) | 2017-09-22 | 2020-09-15 | Pure Storage, Inc. | Drive, blade, or data shard decommission via RAID geometry shrinkage |
US10789211B1 (en) | 2017-10-04 | 2020-09-29 | Pure Storage, Inc. | Feature-based deduplication |
US10884919B2 (en) | 2017-10-31 | 2021-01-05 | Pure Storage, Inc. | Memory management in a storage system |
US10860475B1 (en) | 2017-11-17 | 2020-12-08 | Pure Storage, Inc. | Hybrid flash translation layer |
US11144638B1 (en) | 2018-01-18 | 2021-10-12 | Pure Storage, Inc. | Method for storage system detection and alerting on potential malicious action |
US10970395B1 (en) | 2018-01-18 | 2021-04-06 | Pure Storage, Inc | Security threat monitoring for a storage system |
US11010233B1 (en) | 2018-01-18 | 2021-05-18 | Pure Storage, Inc | Hardware-based system monitoring |
US10467527B1 (en) | 2018-01-31 | 2019-11-05 | Pure Storage, Inc. | Method and apparatus for artificial intelligence acceleration |
US11036596B1 (en) | 2018-02-18 | 2021-06-15 | Pure Storage, Inc. | System for delaying acknowledgements on open NAND locations until durability has been confirmed |
US11494109B1 (en) | 2018-02-22 | 2022-11-08 | Pure Storage, Inc. | Erase block trimming for heterogenous flash memory storage devices |
US11934322B1 (en) | 2018-04-05 | 2024-03-19 | Pure Storage, Inc. | Multiple encryption keys on storage drives |
US11995336B2 (en) | 2018-04-25 | 2024-05-28 | Pure Storage, Inc. | Bucket views |
US10678433B1 (en) | 2018-04-27 | 2020-06-09 | Pure Storage, Inc. | Resource-preserving system upgrade |
US11385792B2 (en) | 2018-04-27 | 2022-07-12 | Pure Storage, Inc. | High availability controller pair transitioning |
US10678436B1 (en) | 2018-05-29 | 2020-06-09 | Pure Storage, Inc. | Using a PID controller to opportunistically compress more data during garbage collection |
US11436023B2 (en) | 2018-05-31 | 2022-09-06 | Pure Storage, Inc. | Mechanism for updating host file system and flash translation layer based on underlying NAND technology |
US10776046B1 (en) | 2018-06-08 | 2020-09-15 | Pure Storage, Inc. | Optimized non-uniform memory access |
US11281577B1 (en) | 2018-06-19 | 2022-03-22 | Pure Storage, Inc. | Garbage collection tuning for low drive wear |
US11869586B2 (en) | 2018-07-11 | 2024-01-09 | Pure Storage, Inc. | Increased data protection by recovering data from partially-failed solid-state devices |
US11133076B2 (en) | 2018-09-06 | 2021-09-28 | Pure Storage, Inc. | Efficient relocation of data between storage devices of a storage system |
US11194759B2 (en) | 2018-09-06 | 2021-12-07 | Pure Storage, Inc. | Optimizing local data relocation operations of a storage device of a storage system |
US10846216B2 (en) | 2018-10-25 | 2020-11-24 | Pure Storage, Inc. | Scalable garbage collection |
US11113409B2 (en) | 2018-10-26 | 2021-09-07 | Pure Storage, Inc. | Efficient rekey in a transparent decrypting storage array |
US11194473B1 (en) | 2019-01-23 | 2021-12-07 | Pure Storage, Inc. | Programming frequently read data to low latency portions of a solid-state storage array |
US11588633B1 (en) | 2019-03-15 | 2023-02-21 | Pure Storage, Inc. | Decommissioning keys in a decryption storage system |
US11334254B2 (en) | 2019-03-29 | 2022-05-17 | Pure Storage, Inc. | Reliability based flash page sizing |
US11775189B2 (en) | 2019-04-03 | 2023-10-03 | Pure Storage, Inc. | Segment level heterogeneity |
US11397674B1 (en) | 2019-04-03 | 2022-07-26 | Pure Storage, Inc. | Optimizing garbage collection across heterogeneous flash devices |
US10990480B1 (en) | 2019-04-05 | 2021-04-27 | Pure Storage, Inc. | Performance of RAID rebuild operations by a storage group controller of a storage system |
US11099986B2 (en) | 2019-04-12 | 2021-08-24 | Pure Storage, Inc. | Efficient transfer of memory contents |
US11487665B2 (en) | 2019-06-05 | 2022-11-01 | Pure Storage, Inc. | Tiered caching of data in a storage system |
US11281394B2 (en) | 2019-06-24 | 2022-03-22 | Pure Storage, Inc. | Replication across partitioning schemes in a distributed storage system |
US10929046B2 (en) | 2019-07-09 | 2021-02-23 | Pure Storage, Inc. | Identifying and relocating hot data to a cache determined with read velocity based on a threshold stored at a storage device |
US11422751B2 (en) | 2019-07-18 | 2022-08-23 | Pure Storage, Inc. | Creating a virtual storage system |
US11086713B1 (en) | 2019-07-23 | 2021-08-10 | Pure Storage, Inc. | Optimized end-to-end integrity storage system |
US11963321B2 (en) | 2019-09-11 | 2024-04-16 | Pure Storage, Inc. | Low profile latching mechanism |
US11403043B2 (en) | 2019-10-15 | 2022-08-02 | Pure Storage, Inc. | Efficient data compression by grouping similar data within a data segment |
US11675898B2 (en) | 2019-11-22 | 2023-06-13 | Pure Storage, Inc. | Recovery dataset management for security threat monitoring |
US11341236B2 (en) | 2019-11-22 | 2022-05-24 | Pure Storage, Inc. | Traffic-based detection of a security threat to a storage system |
US11720692B2 (en) | 2019-11-22 | 2023-08-08 | Pure Storage, Inc. | Hardware token based management of recovery datasets for a storage system |
US11625481B2 (en) | 2019-11-22 | 2023-04-11 | Pure Storage, Inc. | Selective throttling of operations potentially related to a security threat to a storage system |
US11500788B2 (en) | 2019-11-22 | 2022-11-15 | Pure Storage, Inc. | Logical address based authorization of operations with respect to a storage system |
US11687418B2 (en) | 2019-11-22 | 2023-06-27 | Pure Storage, Inc. | Automatic generation of recovery plans specific to individual storage elements |
US11651075B2 (en) | 2019-11-22 | 2023-05-16 | Pure Storage, Inc. | Extensible attack monitoring by a storage system |
US11520907B1 (en) | 2019-11-22 | 2022-12-06 | Pure Storage, Inc. | Storage system snapshot retention based on encrypted data |
US11657155B2 (en) | 2019-11-22 | 2023-05-23 | Pure Storage, Inc | Snapshot delta metric based determination of a possible ransomware attack against data maintained by a storage system |
US11720714B2 (en) | 2019-11-22 | 2023-08-08 | Pure Storage, Inc. | Inter-I/O relationship based detection of a security threat to a storage system |
US11755751B2 (en) | 2019-11-22 | 2023-09-12 | Pure Storage, Inc. | Modify access restrictions in response to a possible attack against data stored by a storage system |
US11615185B2 (en) | 2019-11-22 | 2023-03-28 | Pure Storage, Inc. | Multi-layer security threat detection for a storage system |
US11645162B2 (en) | 2019-11-22 | 2023-05-09 | Pure Storage, Inc. | Recovery point determination for data restoration in a storage system |
US11941116B2 (en) | 2019-11-22 | 2024-03-26 | Pure Storage, Inc. | Ransomware-based data protection parameter modification |
US11366710B1 (en) * | 2021-02-23 | 2022-06-21 | Quanta Computer Inc. | Methods and systems for reducing downtime from system management mode in a computer system |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5794054A (en) * | 1996-07-19 | 1998-08-11 | Compaq Computer Corporation | Flash ROM sharing between a processor and a controller |
US5999476A (en) * | 1997-11-21 | 1999-12-07 | Advanced Micro Devices, Inc. | Bios memory and multimedia data storage combination |
TW200813705A (en) * | 2005-12-27 | 2008-03-16 | Sony Corp | Information processing apparatus, information processing method and program |
TW200907688A (en) * | 2007-08-06 | 2009-02-16 | Nuvoton Technology Corp | Methods and apparatus of accessing memory units |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8200358B2 (en) * | 2008-11-25 | 2012-06-12 | Dell Products L.P. | Hard drive temperature control |
-
2009
- 2009-04-30 TW TW098114408A patent/TWI397009B/zh active
- 2009-08-10 US US12/538,333 patent/US8195894B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5794054A (en) * | 1996-07-19 | 1998-08-11 | Compaq Computer Corporation | Flash ROM sharing between a processor and a controller |
US5999476A (en) * | 1997-11-21 | 1999-12-07 | Advanced Micro Devices, Inc. | Bios memory and multimedia data storage combination |
TW200813705A (en) * | 2005-12-27 | 2008-03-16 | Sony Corp | Information processing apparatus, information processing method and program |
TW200907688A (en) * | 2007-08-06 | 2009-02-16 | Nuvoton Technology Corp | Methods and apparatus of accessing memory units |
Also Published As
Publication number | Publication date |
---|---|
US20100281225A1 (en) | 2010-11-04 |
US8195894B2 (en) | 2012-06-05 |
TW201039239A (en) | 2010-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI397009B (zh) | 基本輸入輸出系統的資料處理裝置 | |
JP7313381B2 (ja) | ハードウェアアクセラレーションのためのハードウェアリソースの埋込みスケジューリング | |
US20150186068A1 (en) | Command queuing using linked list queues | |
US7844752B2 (en) | Method, apparatus and program storage device for enabling multiple asynchronous direct memory access task executions | |
US20150261535A1 (en) | Method and apparatus for low latency exchange of data between a processor and coprocessor | |
US6865631B2 (en) | Reduction of interrupts in remote procedure calls | |
US7640375B2 (en) | DMA controller, method, information processing system, and program for transferring information blocks comprising data and descriptors | |
US20110252426A1 (en) | Processing batch transactions | |
US20190171392A1 (en) | Method of operating storage device capable of reducing write latency | |
WO2020177577A1 (zh) | 一种控制器加载多核固件的方法、装置及计算机设备 | |
US20080082710A1 (en) | System and method for managing system management interrupts in a multiprocessor computer system | |
US8397005B2 (en) | Masked register write method and apparatus | |
WO2023076591A1 (en) | Hardware management of direct memory access commands | |
EP2546756A2 (en) | Effective utilization of flash interface | |
WO2018000765A1 (zh) | 一种协处理器、数据读取方法、处理器系统及存储介质 | |
US10705993B2 (en) | Programming and controlling compute units in an integrated circuit | |
EP3872629B1 (en) | Method and apparatus for executing instructions, device, and computer readable storage medium | |
US7743195B2 (en) | Interrupt mailbox in host memory | |
US7805579B2 (en) | Methods and arrangements for multi-buffering data | |
US7689991B2 (en) | Bus management techniques | |
JP6123487B2 (ja) | 制御装置、制御方法及び制御プログラム | |
CN101882084B (zh) | 基本输入输出系统的数据处理装置 | |
TWI820251B (zh) | 多主機控制器及包括所述多主機控制器的半導體裝置 | |
WO2022224410A1 (ja) | アクセラレータ制御システム、アクセラレータ制御方法およびアクセラレータ制御プログラム | |
CN116860185B (zh) | Sram阵列的数据访问装置、系统、方法、设备、芯片和介质 |