TWI395185B - 用於液晶顯示器之多工驅動電路 - Google Patents
用於液晶顯示器之多工驅動電路 Download PDFInfo
- Publication number
- TWI395185B TWI395185B TW097105672A TW97105672A TWI395185B TW I395185 B TWI395185 B TW I395185B TW 097105672 A TW097105672 A TW 097105672A TW 97105672 A TW97105672 A TW 97105672A TW I395185 B TWI395185 B TW I395185B
- Authority
- TW
- Taiwan
- Prior art keywords
- clock signal
- nmos transistor
- transistor
- pmos transistor
- switching element
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Description
本發明關於一種用於液晶顯示器之多工驅動電路,且特別是有關於一種可共享同一資料線將畫素資料分時寫入不同畫素的多工驅動電路。
圖1為一習知液晶顯示器100的部分畫素單元電路圖。如圖1所示,液晶顯示器100具有彼此相交的閘極線G1-Gn及資料線D1-Dm,且於每條資料線與閘極線的交錯處設有驅動相對一資料線左側的畫素PL的第一薄膜電晶體LTFT1、第二薄膜電晶體LTFT2,及驅動相對一資料線右側的畫素PR的一薄膜電晶體RTFT,以將同一資料線的資料電壓分佈至左側畫素PL及右側畫素PR。亦即,藉由此一電路設計搭配閘極驅動訊號的分時控制方式,可將同一資料線的資料電壓輪流饋入左側畫素PL及右側畫素PR,獲得節省一半資料線的效果。
然而,上述設計雖可獲得減少資料線數量的效果,但該設計關於閘極驅動訊號的分時控制及利用資料IC傳送資料的實施方式過於複雜,且資料線數量仍有進一步縮減的空間。
本發明提供一種用於液晶顯示器之多工驅動電路,且特別是有關於一種可共享同一資料線將畫素資料分時寫入不同畫素的多工驅動電路。
本發明之一實施態樣為一種用於液晶顯示器之多工驅動電路,其同時接收一第一及一第二掃描時脈信號,以將同一資料線之畫素資料分時寫入不同畫素。第一掃描時脈信號與第二掃描時脈信號具有相同的周期脈衝寬度,且彼此具有半週期脈衝寬度的相位差。該多工驅動電路包含一第一、一第二、一第三、一第四、及一第五切換元件。第一切換元件連接第一及第二掃描時脈信號,第二切換元件之控制端連接第一切換元件,且其餘端極分別連接資料線及一第一畫素電極。第三切換元件之控制端連接第一切換元件,且其餘端極分別連接資料線及一第二畫素電極。第四切換元件連接第一及第二掃描時脈信號,且其控制端連接第三切換元件。第五切換元件之控制端連接第四切換元件,且其餘端極分別連接資料線及一第三畫素電極。
於一實施例中,第一切換元件為一第一PMOS電晶體、第二切換元件為一第一NMOS電晶體、第三切換元件為一第二NMOS電晶體、第四切換元件為一第三NMOS電晶體、及第五切換元件為一第四NMOS電晶體,且其中第一NMOS電晶體、第二NMOS電晶體、及第四NMOS電晶體之源極連接至資料線,使資料線之畫素資料於該些NMOS電晶體導通時分別寫入不同畫素。
於另一實施例中,第一切換元件為一第一NMOS電晶體、第二切換元件為一第一PMOS電晶體、第三切換元件為一第二PMOS電晶體、第四切換元件為一第三PMOS電晶體、及第五切換元件為一第四PMOS電晶體,其中第一PMOS電晶體、第二PMOS電晶體、及第四PMOS電晶體之源極連接至資料線,使資料線之畫素資料於該些PMOS電晶體導通時分別寫入不同畫素。
基於上述各個實施例之設計,同一資料線可將畫素資料分時寫入三個不同畫素(例如紅色畫素、藍色畫素及綠色畫素),使資料線數縮減為習知設計的三分之一;另一方面,於資料線寫入畫素資料的過程中,可將同一畫素資料寫入除目標畫素外的另一畫素,獲得預充另一畫素電壓的效果,使該畫素其後填入正確畫素資料的所需時間有效縮短。
本發明的其他目的和優點可以從本發明所揭露的技術特徵中得到進一步的了解。為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉實施例並配合所附圖式,作詳細說明如下。
圖2為顯示依本發明一實施例之液晶顯示器10示意圖。如圖2所示,液晶顯示器10具有彼此相交之複數資料線12(D1-Dn;n為正整數)及複數閘極線14(G1-Gm;m為正整數),一資料驅動電路16用以將畫素資料施加至複數資料線12,詳言之,資料驅動電路16鎖定數位視訊資料並將其轉換為類比γ補償電壓後施加至資料線D1-Dn,且一閘極驅動電路18依序將掃描時脈信號施加至複數閘極線G1-Gm。
依本實施例之設計,多個紅色畫素24R、綠色畫素24G及藍色畫素24B排列成多道畫素單元列,且每道畫素單元列分別由兩條閘極線14控制,例如第一畫素單元列連接閘極線G1、G2,第二畫素單元列連接閘極線G3、G4,餘此類推。再者,液晶顯示器10具有複數個多工驅動電路22,且每個多工驅動電路22對應一紅色畫素24R、一綠色畫素24G及一藍色畫素24B。
圖3為顯示一多工驅動電路實施例的電路圖,圖4為搭配圖3之多工驅動電路實施的掃描時脈信號波形圖。如圖3所示,多工驅動電路22包含第一PMOS電晶體P1、第一NMOS電晶體N1、第二NMOS電晶體N2、第三NMOS電晶體N3、及第四NMOS電晶體N4。第一NMOS電晶體N1、第二NMOS電晶體N2、及第四NMOS電晶體
N4的汲極分別連接紅色畫素24R、藍色畫素24B、及綠色畫素24G的畫素電極,且第一NMOS電晶體N1、第二NMOS電晶體N2、及第四NMOS電晶體的源極均連接至同一資料線D1。因此,資料線D1之畫素資料可於第一NMOS電晶體N1導通(ON)時寫入紅色畫素24R、於第二NMOS電晶體N2導通時寫入藍色畫素24B、且於第四NMOS電晶體N4導通時寫入綠色畫素24G。施加第一掃描時脈訊號PG1的第一閘極線G1連接第一PMOS電晶體P1的汲極、及第三NMOS電晶體N3的源極,施加第二掃描時脈訊號PG2的閘極線G2連接第一PMOS電晶體P1、第二NMOS電晶體N2及第三NMOS電晶體N3的閘極(控制端)。
如下搭配圖4不同掃描時脈訊號PG1及PG2波形說明多工驅動電路22的操作方式。第一掃描時脈信號PG1與第二掃描時脈信號PG2具有相同的周期脈衝寬度,且彼此具有半週期脈衝寬度的相位差。
首先在時間區間t1期間,掃描時脈訊號PG1為高準位且掃描時脈訊號PG2為低準位,所以第一PMOS電晶體P1為導通狀態,當第一PMOS電晶體P1為導通狀態時,因為第一NMOS電晶體N1閘極(控制端)連接第一PMOS電晶體P1源極,所以第一NMOS電晶體N1亦呈導通狀態。再者,因第二NMOS電晶體N2之閘極連接低準位掃描時脈訊號PG2,所以第二NMOS電晶體N2為關斷(OFF)狀態,且第三NMOS電晶體N3之閘極連接第二NMOS電晶體N2閘極所以亦呈關斷狀態。當第三NMOS電晶體N3關斷時,因第四NMOS電晶體N4之閘極連接第三NMOS電晶體N3汲極所以亦呈關斷狀態。故於此時間區間t1內,因第一NMOS電晶體N1導通故資料線D1
可將紅色畫素資料DR寫入紅色畫素24R。
在時間區間t2期間,掃描時脈訊號PG1為高準位且掃描時脈訊號PG2為高準位,所以此時第一PMOS電晶體P1切換為關斷狀態,當PMOS電晶體P1為關斷狀態時,因為第一NMOS電晶體N1閘極連接第一PMOS電晶體P1源極,所以第一NMOS電晶體N1亦呈關斷狀態。再者,第二NMOS電晶體N2閘極連接高準位掃描時脈訊號PG2故呈導通狀態,且第三NMOS電晶體N3閘極連接第二NMOS電晶體N2閘極所以亦呈導通狀態。當第三NMOS電晶體N3導通時,因第四NMOS電晶體N4之閘極連接第三NMOS電晶體N3汲極所以亦呈導通狀態。於此時間區間t2內,因第四NMOS電晶體N4導通,故資料線D1可將綠色畫素資料DG寫入綠色畫素24G,同時因第二NMOS電晶體N2導通,資料線D1可將綠色畫素資料DG寫入藍色畫素24B獲得預充藍色畫素24B電壓的效果。
在時間區間t3期間,掃描時脈訊號PG1為低準位且掃描時脈訊號PG2為高準位,所以此時第一PMOS電晶體P1呈關斷狀態,當第一PMOS電晶體P1呈關斷狀態時,因為第一NMOS電晶體N1閘極連接第一PMOS電晶體P1源極故亦呈關斷狀態。再者,第二NMOS電晶體N2閘極連接高準位掃描時脈訊號PG2故呈導通狀態,且第三NMOS電晶體N3閘極連接第二NMOS電晶體N2閘級故亦呈導通狀態。當第三NMOS電晶體N3導通時,因為第三NMOS電晶體N3連接低準位的掃描時脈訊號PG1,所以閘極連接第三NMOS電晶體N3汲極的第四NMOS電晶體N4呈關斷狀態。於此時間區間t3內,因第二NMOS電晶體N2導通,故資料線D1可將藍色畫素資料DB
寫入藍色畫素24B,因為在上一時間區間t2內藍色畫素24B已先被預充電壓(綠色畫素資料DG),所以於此時間區間t3內藍色畫素24B寫入正確藍色畫素資料DB的時間可大幅縮短。
接著,下一組閘極線(例如第三閘極線G3及第四閘極線G4)亦於時間區間t4、t5、t6進行下一條資料線(例如資料線D2)的相同畫素資料寫入過程。因此,依本實施例之設計,同一資料線12可將畫素資料分時寫入三個不同畫素(紅色畫素24R、藍色畫素24B、及綠色畫素24G),使資料線數縮減為習知設計的三分之一;另一方面,於資料線12寫入畫素資料的過程中,可將同一畫素資料寫入除目標畫素外的另一畫素,獲得預充另一畫素電壓的效果,使該畫素其後填入正確畫素資料的所需時間有效縮短。
圖5為顯示另一多工驅動電路實施例的電路圖,圖6為搭配圖5之多工驅動電路實施的掃描時脈信號波形圖。如圖5所示,多工驅動電路32包含第一NMOS電晶體N1、第一PMOS電晶體P1、第二PMOS電晶體P2、第三PMOS電晶體P3、及第四PMOS電晶體P4。第一PMOS電晶體P1、第二PMOS電晶體P2、及第四PMOS電晶體P4的汲極分別連接紅色畫素24R、藍色畫素24B、及綠色畫素24G的畫素電極,且第一PMOS電晶體P1、第二PMOS電晶體P2、及第四PMOS電晶體P4的源極均連接至同一資料線D1。因此,資料線D1的畫素資料可於第一PMOS電晶體P1導通時寫入紅色畫素24R、於第二PMOS電晶體P2導通時寫入藍色畫素24B、且於第四PMOS電晶體P4導通時寫入綠色畫素24G。施加第一掃描時脈訊號PG1的第一閘極線G1連接第一NMOS電晶體N1的源極及第三PMOS電晶體P3的源極,施加第二掃描時脈訊號PG2的第二閘極線G2連接第一NMOS電晶體N1、第二PMOS電晶體P2及第三PMOS電晶體
P3的閘極。本實施例與圖3之實施例差別在於將PMOS電晶體與NMOS電晶體互換,同時搭配圖6所示與圖4反相的輸出脈衝(即圖6所示之各個掃描時脈訊號的高、低準位與圖4各個對應掃描時脈訊號的高、低準位互換),如此本實例中各個電晶體的導通/關斷狀態與圖3實施例中位於同一位置的電晶體的導通/關斷狀態相同,故可獲得相同的縮減資料線數及預充電壓的效果。
再者,須注意於前述各個實施例中,連接不同電晶體的畫素種類及順序僅為例示之用而不限定。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。另外,本發明的任一實施例或申請專利範圍不須達成本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制本發明之權利範圍。
10‧‧‧液晶顯示器
12‧‧‧資料線
14‧‧‧閘極線
16‧‧‧資料驅動電路
18‧‧‧閘極驅動電路
22、32‧‧‧多工驅動電路
24B‧‧‧藍色畫素
24G‧‧‧綠色畫素
24R‧‧‧紅色畫素
100‧‧‧液晶顯示器
D1、D2、Dn‧‧‧資料線
DR‧‧‧紅色畫素資料
DG‧‧‧綠色畫素資料
DB‧‧‧藍色畫素資料
G1、G2、G3、G4、Gm-1
、Gm
‧‧‧閘極線
LTFT1、LTFT2、RTFT‧‧‧薄膜電晶體
N1、N2、N3、N4‧‧‧NMOS電晶體
P1、P2、P3、P4‧‧‧PMOS電晶體
PG1、PG2‧‧‧掃描時脈訊號
PL、PR‧‧‧畫素
t1、t2、t3、t4、t5、t6‧‧‧時間區間
圖1為一習知液晶顯示器的部分畫素單元電路圖。
圖2為顯示依本發明一實施例之液晶顯示器示意圖。
圖3為顯示一多工驅動電路實施例的電路圖,圖4為搭配圖3之多工驅動電路實施的掃描時脈信號波形圖。
圖5為顯示另一多工驅動電路實施例的電路圖,圖6為搭配圖5之多工驅動電路實施的掃描時脈信號波形圖。
22...多工驅動電路
24B...藍色畫素
24G...綠色畫素
24R...紅色畫素
D1...資料線
G1、G2...閘極線
N1、N2、N3、N4...NMOS電晶體
P1...PMOS電晶體
Claims (16)
- 一種用於液晶顯示器之多工驅動電路,該液晶顯示器包含多道畫素單元列且每道畫素單元列接收一第一掃描時脈信號及一第二掃描時脈信號,該多工驅動電路將同一資料線之畫素資料分時寫入不同畫素且包含:一第一切換元件,連接該第一及該第二掃描時脈信號,其中該第一掃描時脈訊號與該第二掃描時脈訊號分別來自不同的控制線;一第二切換元件,該第二切換元件之控制端連接該第一切換元件,且其餘端極分別連接該資料線及一第一畫素電極;一第三切換元件,其控制端連接該第一切換元件,且其餘端極分別連接該資料線及一第二畫素電極;一第四切換元件,連接該第一及該第二掃描時脈信號,且其控制端連接該第三切換元件;及一第五切換元件,其控制端連接該第四切換元件,且其餘端極分別連接該資料線及一第三畫素電極;其中該第一掃描時脈信號與該第二掃描時脈信號具有相同的周期脈衝寬度,且彼此具有半週期脈衝寬度的相位差。
- 如申請專利範圍第1項所述之多工驅動電路,其中該第一、該第二、及該第三畫素電極分別為一紅色、一藍色及一綠色畫素之畫素電極。
- 如申請專利範圍第1項所述之多工驅動電路,其中該第一切換元件為一第一PMOS電晶體、該第二切換元件為一第一NMOS電晶體、該第三切換元件為一第二NMOS電晶體、該第四切換元件為一第三NMOS電晶體、及該第五切換元件為一第四NMOS電晶體。
- 如申請專利範圍第3項所述之多工驅動電路,其中該第一 NMOS電晶體、該第二NMOS電晶體、及該第四NMOS電晶體之源極連接至該資料線,使該資料線之該畫素資料於該些NMOS電晶體導通時分別寫入該些不同畫素。
- 如申請專利範圍第4項所述之多工驅動電路,其中於該第一掃描時脈信號為高準位且該第二掃描時脈信號為低準位之區間時,該第一NMOS電晶體導通,且該第二NMOS電晶體及該第四NMOS電晶體均關斷。
- 如申請專利範圍第4項所述之多工驅動電路,其中於該第一掃描時脈信號為高準位且該第二掃描時脈信號為高準位之區間時,該第一NMOS電晶體關斷,且該第二NMOS電晶體及該第四NMOS電晶體均導通。
- 如申請專利範圍第4項所述之多工驅動電路,其中於該第一掃描時脈信號為低準位且該第二掃描時脈信號為高準位之區間時,該第一NMOS電晶體關斷,該第二NMOS電晶體導通且該第四NMOS電晶體關斷。
- 如申請專利範圍第3項所述之多工驅動電路,其中該第一掃描時脈訊號經由一第一閘極線施加至該多工驅動電路,且該第一閘極線連接該第一PMOS電晶體的汲極及該第三NMOS電晶體的源極。
- 如申請專利範圍第3項所述之多工驅動電路,其中該第二掃描時脈訊號經由一第二閘極線施加至該多工驅動電路,且該第二閘極線連接該第一PMOS電晶體、該第二NMOS電晶體及該第三NMOS電晶體的閘極。
- 如申請專利範圍第1項所述之多工驅動電路,其中該第一切換元件為一第一NMOS電晶體、該第二切換元件為一第一PMOS電晶體、該第三切換元件為一第二PMOS電晶體、該第四切換元件為 一第三PMOS電晶體、及該第五切換元件為一第四PMOS電晶體。
- 如申請專利範圍第10項所述之多工驅動電路,其中該第一PMOS電晶體、該第二PMOS電晶體、及該第四PMOS電晶體之源極連接至該資料線,使該資料線之該畫素資料於該些PMOS電晶體導通時分別寫入該些不同畫素。
- 如申請專利範圍第11項所述之多工驅動電路,其中於該第一掃描時脈信號為低準位且該第二掃描時脈信號為高準位之區間時,該第一PMOS電晶體導通,且該第二PMOS電晶體及該第四PMOS電晶體均關斷。
- 如申請專利範圍第11項所述之多工驅動電路,其中於該第一掃描時脈信號為低準位且該第二掃描時脈信號為低準位之區間時,該第一PMOS電晶體關斷,且該第二PMOS電晶體及該第四PMOS電晶體均導通。
- 如申請專利範圍第11項所述之多工驅動電路,其中於該第一掃描時脈信號為高準位且該第二掃描時脈信號為低準位之區間時,該第一PMOS電晶體關斷,該第二PMOS電晶體導通且該第四PMOS電晶體關斷。
- 如申請專利範圍第10項所述之多工驅動電路,其中該第一掃描時脈訊號經由一第一閘極線施加至該多工驅動電路,且該第一閘極線連接該第一NMOS電晶體的源極及該第三PMOS電晶體的源極。
- 如申請專利範圍第10項所述之多工驅動電路,其中該第二掃描時脈訊號經由一第二閘極線施加至該多工驅動電路,且該第二閘極線連接該第一NMOS電晶體、第二PMOS電晶體及第三PMOS電晶體的閘極。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW097105672A TWI395185B (zh) | 2008-02-19 | 2008-02-19 | 用於液晶顯示器之多工驅動電路 |
US12/389,066 US8300001B2 (en) | 2008-02-19 | 2009-02-19 | Demultiplexer drive circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW097105672A TWI395185B (zh) | 2008-02-19 | 2008-02-19 | 用於液晶顯示器之多工驅動電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200937374A TW200937374A (en) | 2009-09-01 |
TWI395185B true TWI395185B (zh) | 2013-05-01 |
Family
ID=40954672
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097105672A TWI395185B (zh) | 2008-02-19 | 2008-02-19 | 用於液晶顯示器之多工驅動電路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8300001B2 (zh) |
TW (1) | TWI395185B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI396026B (zh) * | 2009-07-22 | 2013-05-11 | Au Optronics Corp | 畫素陣列 |
KR101725341B1 (ko) * | 2009-08-13 | 2017-04-11 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
TWI412852B (zh) * | 2009-10-15 | 2013-10-21 | Chunghwa Picture Tubes Ltd | 具有電荷分享架構之顯示面板之畫素結構及其驅動方法 |
US9317151B2 (en) | 2012-05-14 | 2016-04-19 | Apple Inc. | Low complexity gate line driver circuitry |
JP6428079B2 (ja) * | 2013-11-08 | 2018-11-28 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、電気光学装置、及び電子機器 |
KR102118096B1 (ko) * | 2013-12-09 | 2020-06-02 | 엘지디스플레이 주식회사 | 액정표시장치 |
US9607539B2 (en) * | 2014-12-31 | 2017-03-28 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Display panel capable of reducing a voltage level changing frequency of a select signal and drive circuit thereof |
US10748495B2 (en) * | 2018-04-12 | 2020-08-18 | Wuhan China Star Optoelectronics Technology Co., Ltd. | Pixel driving circuit and liquid crystal display circuit with the same |
TWI711022B (zh) * | 2019-12-03 | 2020-11-21 | 友達光電股份有限公司 | 多工器電路及其顯示面板 |
TWI796138B (zh) * | 2021-03-08 | 2023-03-11 | 瑞鼎科技股份有限公司 | 低功耗的顯示驅動裝置及方法 |
CN115273725B (zh) * | 2022-08-24 | 2024-04-02 | 福建华佳彩有限公司 | 一种新型显示面板的驱动方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW535135B (en) * | 2000-11-20 | 2003-06-01 | Nec Corp | Driving circuit and driving method of color liquid crystal display, and color liquid crystal display device |
US20030179164A1 (en) * | 2002-03-21 | 2003-09-25 | Dong-Yong Shin | Display and a driving method thereof |
TWI230369B (en) * | 2003-10-01 | 2005-04-01 | Vastview Tech Inc | Driving circuit of a liquid crystal display and driving method thereof |
US20070018940A1 (en) * | 2005-07-25 | 2007-01-25 | Do-Hyeon Park | Display device using enhanced gate driver |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7173600B2 (en) | 2003-10-15 | 2007-02-06 | International Business Machines Corporation | Image display device, pixel drive method, and scan line drive circuit |
KR100583318B1 (ko) | 2003-12-17 | 2006-05-25 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 게이트 구동장치 및 방법 |
KR100604053B1 (ko) * | 2004-10-13 | 2006-07-24 | 삼성에스디아이 주식회사 | 발광 표시장치 |
-
2008
- 2008-02-19 TW TW097105672A patent/TWI395185B/zh not_active IP Right Cessation
-
2009
- 2009-02-19 US US12/389,066 patent/US8300001B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW535135B (en) * | 2000-11-20 | 2003-06-01 | Nec Corp | Driving circuit and driving method of color liquid crystal display, and color liquid crystal display device |
US20030179164A1 (en) * | 2002-03-21 | 2003-09-25 | Dong-Yong Shin | Display and a driving method thereof |
TWI230369B (en) * | 2003-10-01 | 2005-04-01 | Vastview Tech Inc | Driving circuit of a liquid crystal display and driving method thereof |
US20070018940A1 (en) * | 2005-07-25 | 2007-01-25 | Do-Hyeon Park | Display device using enhanced gate driver |
Also Published As
Publication number | Publication date |
---|---|
TW200937374A (en) | 2009-09-01 |
US20090207119A1 (en) | 2009-08-20 |
US8300001B2 (en) | 2012-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI395185B (zh) | 用於液晶顯示器之多工驅動電路 | |
US8704748B2 (en) | Gate driving circuit having improved tolerance to gate voltage ripple and display device having the same | |
KR101160836B1 (ko) | 시프트 레지스터 및 이를 포함하는 표시 장치 | |
JP4154611B2 (ja) | シフトレジスタ及び液晶表示装置 | |
JP5483517B2 (ja) | 液晶表示装置 | |
KR101337256B1 (ko) | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 | |
US7872506B2 (en) | Gate driver and method for making same | |
US7319453B2 (en) | Image display apparatus having plurality of pixels arranged in rows and columns | |
WO2009104322A1 (ja) | 表示装置および表示装置の駆動方法ならびに走査信号線駆動回路 | |
KR102020932B1 (ko) | 스캔 구동부 및 이를 이용한 표시장치 | |
US20070052658A1 (en) | Driver for display apparatus and display apparatus including the same | |
JP2007293995A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP2008146079A (ja) | ゲート駆動回路及びそれを使用する液晶表示装置 | |
US20060227628A1 (en) | Display driver and display driving method | |
KR20080099534A (ko) | 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법 | |
KR20110120705A (ko) | 게이트 구동회로 및 이를 갖는 표시장치 | |
JP2007114781A (ja) | 制御信号出力装置 | |
KR20070013013A (ko) | 표시 장치 | |
KR20070119346A (ko) | 액정표시장치의 게이트구동회로 및 그 구동방법 | |
KR101192795B1 (ko) | 액정 표시장치의 구동장치와 그의 구동방법 | |
JP2013003223A (ja) | 液晶表示装置及びその駆動方法 | |
CN101533616B (zh) | 一种用于液晶显示器的多工驱动电路 | |
KR20080030795A (ko) | 부분 화면 표시가 가능한 표시장치 및 그 구동방법 | |
JPH10171421A (ja) | 画像表示装置、画像表示方法及び表示駆動装置並びにそれを用いた電子機器 | |
JP2007140528A (ja) | 液晶表示装置の駆動装置、及びこれを有する液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |