TWI391934B - 非揮發記憶體系統及讀取非揮發儲存器之方法 - Google Patents

非揮發記憶體系統及讀取非揮發儲存器之方法 Download PDF

Info

Publication number
TWI391934B
TWI391934B TW96150645A TW96150645A TWI391934B TW I391934 B TWI391934 B TW I391934B TW 96150645 A TW96150645 A TW 96150645A TW 96150645 A TW96150645 A TW 96150645A TW I391934 B TWI391934 B TW I391934B
Authority
TW
Taiwan
Prior art keywords
data
volatile storage
storage element
read
state
Prior art date
Application number
TW96150645A
Other languages
English (en)
Other versions
TW200845011A (en
Inventor
Man Lung Mui
Seungpil Lee
Original Assignee
Sandisk Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/617,550 external-priority patent/US7616506B2/en
Priority claimed from US11/617,544 external-priority patent/US7616505B2/en
Application filed by Sandisk Technologies Inc filed Critical Sandisk Technologies Inc
Publication of TW200845011A publication Critical patent/TW200845011A/zh
Application granted granted Critical
Publication of TWI391934B publication Critical patent/TWI391934B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)

Description

非揮發記憶體系統及讀取非揮發儲存器之方法
本揭示內容之具體實施例係關於非揮發記憶體技術。
交叉參照以下申請案,並將其全文以引用的方式併入本文中:Man Mui等人的名為"在非揮發記憶體讀取操作中以有效率的資料閂指定使預制字元線完整(Complete Word Line Look Ahead With Efficient Data Latch Assignment in Non-Volatile Memory Read Operations)"之美國專利申請案第11/617,544號[代理人檔案號碼SAND-01144US0],本案在同一天申請。
半導體記憶體裝置已變得愈加流行地用於各種電子裝置。例如,在蜂巢式電話、數位相機、個人數位助理、行動計算裝置、非行動計算裝置及其他裝置中均用到非揮發半導體記憶體。電可抹除可程式化唯讀記憶體(EEPROM)(包括快閃EEPROM)與電可程式化唯讀記憶體(EPROM)均係最流行的非揮發半導體記憶體之一。
一快閃記憶體系統之一範例使用NAND結構,其包括在兩個選擇閘極之間串列配置的多個電晶體。該等串列電晶體與該等選擇閘極係稱為一NAND串。圖1係一NAND串之一俯視圖。圖2係其一等效電路。圖1及圖2所示之NAND串包括在一第一選擇閘極12與一第二選擇閘極22之間串列的四個電晶體10、12、14及16。選擇閘極12將該NAND串連 接至位元線端子26。選擇閘極22將該NAND串連接至源極線端子28。選擇閘極12係藉由經由選擇線SGD施加適當電壓至控制閘極20CG來加以控制。選擇閘極22係藉由經由選擇線SGS施加適當電壓至控制閘極22CG來加以控制。該等電晶體10、12、14及16之各電晶體包括一控制閘極與一浮動閘極,從而形成一記憶體單元之該等閘極元件。例如,電晶體10包括控制閘極10CG與浮動閘極10FG。電晶體12包括控制閘極12CG與浮動閘極12FG。電晶體14包括控制閘極14CG與浮動閘極14FG。電晶體16包括控制閘極16CG與浮動閘極16FG。控制閘極10CG係連接至字元線WL3,控制閘極12CG係連接至字元線WL2,控制閘極14CG係連接至字元線WL1而控制閘極16CG係連接至字元線WL0。
應注意,儘管圖1及2在該NAND串中顯示四個記憶體單元,但使用四個電晶體僅作為一範例。一NAND串可具有少於四個的記憶體單元或多於四個的記憶體單元。例如,一些NAND串將會包括8個記憶體單元、16個記憶體單元、32個記憶體單元等。本文論述不限於在一NAND串內的任一特定數目記憶體單元。用於一使用一NAND結構之快閃記憶體系統的一典型架構將會包括數個NAND串。相關NAND型快閃記憶體範例及其操作係提供於下列美國專利案/專利申請案中,其全部內容均以引用形式併入本文:美國專利案第5,570,315號、美國專利案第5,774,397號、美國專利案第6,046,935號、美國專利案第5,386,422號、美國 專利案第6,456,528號及美國專利申請案第09/893,277號(公告案第US2003/0002348號)。依據具體實施例還可使用除NAND快閃記憶體外的其他類型非揮發記憶體。此外,一非傳導介電材料可取代一傳導浮動閘極以一非揮發方式來儲存電荷。此類單元係說明於Chan等人所著的一論文中,"一真正單電晶體氧化物氮化物氧化物EEPROM裝置",IEEE電子裝置學報,卷EDL-8,第3號,1987年3月,第93至95頁,其全部內容係以引用形式併入本文。
當程式化一EEPROM或快閃記憶體裝置時,一般將一程式化電壓施加至控制閘極並將位元線接地。注入來自通道之電子於浮動閘極內。當電子累積於浮動閘極內時,浮動閘極變成帶負電並記憶體單元之臨限電壓升高,使得記憶體單元處於一程式化狀態下。單元之浮動閘極電荷及臨限電壓可指示一對應於儲存資料之特定狀態。關於程式化之更多資訊可見諸於2003年5月申請的美國專利申請案第10/379,608號,標題為"自增壓技術"及2003年7月29日申請的美國申請案第10/629,068號,標題為"偵測過程式化記憶體",二者全部內容均以引用形式併入本文。
儲存於一浮動閘極或其他電荷儲存區域上的表觀電荷偏移可能因為基於相鄰浮動閘極內所儲存電荷的一電場耦合而發生。此浮動閘極至浮動閘極耦合現象係說明於美國專利案第5,867,429號中,其全部內容係以引用形式併入本文。儘管並非全部如此,但該浮動閘極至浮動閘極耦合現象在多組不同時間程式化的相鄰記憶體單元之間極顯著地 發生。例如,可能程式化一第一記憶體單元以添加對應於一組資料的一電荷位準至其浮動閘極。隨後,程式化一或多個相鄰記憶體單元以添加對應於一組資料的一電荷位準至其浮動閘極。在程式化該等相鄰記憶體單元之一或多個記憶體單元之後,讀取自該第一記憶體單元之電荷位準可能因為在該(等)相鄰記憶體單元上的電荷耦合至該第一記憶體單元之效應而顯得不同於在程式化其時的電荷位準。來自相鄰記憶體單元之耦合可將讀取自一選定記憶體單元之表觀電荷位準偏移一足以引起錯誤讀取儲存資料之數量。
隨著記憶體單元尺寸不斷縮小,預期自然程式化及抹除臨限電壓分佈會由於短通道效應、更大氧化物厚度/耦合比變化及更多通道摻雜物波動而增加,從而減少相鄰狀態之間的可用間隔。減少在字元線之間及在位元線之間的空間也將會增加相鄰浮動閘極之間的耦合。該浮動閘極至浮動閘極耦合效應係多狀態裝置不斷增長的顧慮,因為該等允許臨限電壓範圍及該等禁止範圍(在表示不同記憶體狀態之二不同臨限電壓範圍之間的範圍)較在二進制裝置中更加狹窄。因此,浮動閘極至浮動閘極耦合可能導致將記憶體單元從一允許臨限電壓範圍偏移至一禁止範圍。已提出在讀取操作期間補償浮動耦合。此外,美國專利申請案第11/099,049號說明一種基於在一鄰近字元線上的一相鄰記憶體單元之狀態來施加不同讀取參考電壓至一選定字元線之技術。此外,美國專利申請案第11/377,972號說明一 種在讀取一選定記憶體單元時直接施加一補償電壓至一相鄰記憶體單元以補償來自該相鄰記憶體單元之浮動閘極耦合之技術。上述二專利申請案全部內容均以引用方式併入本文。
在一非揮發儲存元件內的一電荷儲存區域(例如一浮動閘極)所儲存之表觀電荷偏移可能會因為基於相鄰單元所儲存電荷的電場耦合而發生。為了解決該偏移,基於相鄰記憶體單元可能已程式化的不同可能狀態,在讀取時施加補償。當讀取一選定字元線時,先讀取相鄰字元線。將來自相鄰字元線之記憶體單元之資料儲存於用於各位元線的一組資料閂內。用於各位元線之一閂儲存該資料係來自相鄰字元線的一指示。接著讀取該選定字元線。基於該相鄰字元線上的該等單元之不同可能狀態,在該選定字元線處進行讀取時施加不同補償。基於用於各位元線的適當補償來個別選擇一特定感測操作之結果用於該位元線。各位元線感測模組使用儲存於該等資料閂內用於該相鄰字元線的資料來選擇該適當感測操作之結果。回應該適當感測操作,使用來自該選定字元線之資料來覆寫來自該相鄰字元線之資料。當覆寫該資料時,更新該指示以反映用於該位元線的該等閂現在儲存來自該選定字元線之資料。因而提供該等資料閂的一有效率指定,從而最小化投入補償感測的晶片空間。
在一具體實施例中,非揮發儲存器係藉由回應一要求讀 取一第一非揮發儲存元件來讀取一第二非揮發儲存元件、將讀取自該第二儲存元件之資料儲存於一組資料閂內並儲存在該等閂內的資料係來自該第二非揮發儲存元件的一第一指示來加以讀取。接著讀取該第一非揮發儲存元件。執行針對一特定狀態的複數個感測操作以讀取該第一非揮發儲存元件。各感測操作對應於可能儲存於用於該第二儲存元件之該等閂內的不同資料。若對應於在該組資料閂內所儲存之來自該第二非揮發儲存元件之資料的該等感測操作之一特定者期間該第一儲存元件傳導且存在該資料係來自該第二非揮發儲存元件的指示,則使用預定資料來替換在該組資料閂內的來自該第二儲存元件之資料。若替換來自該第二儲存元件之資料,則使用在該組資料閂內的預定資料係來自該第一非揮發儲存元件的一第二指示來替換該第一指示。
在另一具體實施例中讀取非揮發儲存器包括將來自一第一字元線之一第一組非揮發儲存元件之資料儲存作為用於一第二字元線之一第二組非揮發儲存元件之一讀取操作之部分。該第一組及該第二組係與複數個位元線通信。儲存該資料包括將用於該第一組之各儲存元件的一組資料儲存於用於一對應位元線的一組資料閂內。使用用於一特定狀態的複數個感測操作來讀取該第二組。用於該特定狀態的各感測操作係相關聯於用於該第一組之該等儲存元件之該組資料閂之各資料閂所儲存的一組潛在資料。對於各位元線,決定與該位元線通信的該第二組之一儲存元件是否在 一特定感測操作期間傳導,該特定感測操作係相關聯於在用於該位元線之該組資料閂內所儲存之資料。若該第二組之儲存元件在該特定感測操作期間傳導,則使用預定資料來覆寫用於該第一組之儲存元件的該組資料。
各種具體實施例可包括非揮發儲存元件及管理電路,該等管理電路係與該等儲存元件通信以執行各種所述程序。該管理電路可包括諸如控制電路(例如包括一狀態機)、列及行解碼器、讀取/寫入電路及/或一控制器之元件。
記憶體單元可用於透過操縱單元臨限電壓來儲存以類比或數位形式表示的資料。一記憶體單元之可能臨限電壓範圍可劃分成多個表示不同記憶體狀態的範圍。例如,兩個臨限電壓範圍可用於建立兩個記憶體狀態,其係指定邏輯1及0。一般會建立至少一電壓斷點位準,以便將記憶體單元之臨限電壓記憶體視窗分割成兩個範圍。當藉由施加對應於參考臨限電壓位準之預定、固定電壓(例如讀取參考電壓)至單元閘極來讀取單元時,係藉由比較傳導電流與一斷點位準或參考電流來建立其源極/汲極傳導狀態。若該電流高於該參考電流位準,則決定該單元"接通"並處於一邏輯狀態。若該電流小於該參考電流位準,則決定該單元"截止"並處於其他邏輯狀態。在一NAND型快閃記憶體範例中,在抹除記憶體單元之後臨限電壓為負數,並定義為邏輯1。在一程式化操作之後臨限電壓為正數,並定義為邏輯0。當臨限電壓係負數並藉由向控制閘極施加0V來 嘗試一讀取時,記憶體單元將會接通以指示正儲存邏輯1。當臨限電壓係正數並藉由向控制閘極施加0伏特來嘗試一讀取操作時,記憶體單元將不會接通以指示正儲存邏輯0。
一記憶體單元還可藉由利用兩個以上臨限電壓範圍表示不同記憶體狀態來儲存多位元數位資料。可將臨限電壓視窗劃分成所需記憶體狀態以及用以解析該等個別狀態之多個電壓斷點位準之數目。例如,若使用四個狀態,則將會有四個臨限電壓範圍,其表示四個不同記憶體狀態,該等記憶體狀態係指定資料值11、10、01及00。在程式化於記憶體單元內的資料與該等單元臨限電壓範圍之間的特定關係取決於該等記憶體單元所採用之資料編碼方案。例如,在2003年6月13日申請的美國專利第6,222,762號及美國專利申請案第10/461,244號"用於記憶體系統之循跡單元"說明用於多狀態快閃記憶體單元之各種資料編碼方案,二者全部內容均以引用形式併入本文。
圖3說明NAND串50之一範例性陣列100,例如圖1至2所示的該等串。沿各行,一位元線27係耦合至用於行之該等NAND串之位元線選擇閘極之一汲極端子26。沿各列NAND串,一源極線29可連接NAND串之一區塊之該等源極線選擇閘極之所有源極端子28。
記憶體單元陣列100劃分成大量記憶體單元區塊。如快閃EEPROM系統所共有的,區塊係抹除單位並可稱為一抹除區塊或實體區塊。各區塊可包括一起抹除的最小數目記憶體單元。在圖3中,一區塊(例如區塊30)包括連接至一組 共用字元線WL0至WLi的所有單元。各區塊一般劃分成若干頁。一頁經常係一最小程式化或讀取單位,但可在一單一操作中程式化或讀取一頁以上。可將該等個別頁劃分成多個片段,其組合作為一基本程式化操作一次寫入的最少數目單元。一般將一或多頁資料儲存於一列記憶體單元內。一頁可儲存一或多個資料區段,資料區段大小一般係由一主機系統來定義。一區段包括使用者資料與管理資料。管理資料一般包括根據區段使用者資料已經計算的一錯誤校正碼(ECC)。控制器的一部分(如下述)在程式化資料於陣列內時計算ECC,並在從陣列中讀取資料時檢查ECC。或者,儲存該等ECC及/或其他管理資料在不同於其所屬之使用者資料之該等頁或甚至不同區塊內。
一使用者資料區段通常係512個位元組,其對應於磁碟機中常用的區段容量。管理資料一般係額外的16至20個位元組。大量頁形成一區塊,不論何處均係(例如)從8頁直至32、64或更多頁。在一些具體實施例中,一列NAND串包含一區塊。
各記憶體單元區塊包括一組形成行之位元線與一組形成列之字元線。在一具體實施例中,該等位元線係劃分成奇位元線與偶位元線。沿著一共用字元線並連接至奇位元線的記憶體單元係在一時間程式化,而沿著一共用字元線並連接至偶位元線的記憶體單元係在另一時間程式化("奇/偶程式化")。在另一具體實施例中,記憶體單元係沿用於區塊內所有位元線的一字元線來加以程式化("全部位元線程 式化")。在其他具體實施例中,該等位元線或區塊可分解成其他分組(例如左及右,兩個以上分組等)。
圖4說明一記憶體裝置110,其具有讀取/寫入電路用於並行讀取及程式化一記憶體單元頁。記憶體裝置110可包括一或多個記憶體晶粒或晶片112。記憶體晶粒112包括一二維記憶體單元陣列100、控制電路120及讀取/寫入電路130A及130B。在一具體實施例中,各種周邊電路存取記憶體陣列100係在所示陣列之相對側上以一對稱方式來加以實施,使各側上的存取線及電路密度減半。在其他實施方案中,可能僅在該陣列之單側上包括各種周邊電路。該等讀取/寫入電路130A及130B包括多個感測區塊200,其允許並行讀取或程式化一記憶體單元頁。記憶體陣列100可經由列解碼器140A及140B由字元線以及經由行解碼器142A及142B由位元線來加以定址。在一典型具體實施例中,在與一或多個記憶體晶粒112相同的記憶體裝置110(例如一可移除儲存卡或封裝)內包括一控制器144。係經由線132在主機與控制器144之間以及經由線134在該控制器與一或多個記憶體晶粒112之間傳送命令及資料。
控制電路120與該等讀取/寫入電路130A及130B一起協作以在記憶體陣列100上執行記憶體操作。控制電路120包括一狀態機122、一晶片上位址解碼器124及一功率控制模組126。狀態機122提供晶片級的記憶體操作控制。晶片上位址解碼器124在主機或一記憶體控制器所使用的位址與該等解碼器140A、140B、142A及142B所使用的硬體位址之 間提供一位址介面。功率控制模組126控制在記憶體操作期間供應至該等字元線及位元線的功率及電壓。
圖5係一個別感測區塊200之一方塊圖,該區塊係劃分成一核心部分(稱為一感測模組210)與一共用部分220。在一具體實施例中,存在用於各位元線的一單獨感測模組210與用於一組多個感測模組210的一共用部分220。在一範例中,一感測區塊將包括一共用部分220與八個感測模組210。在一群組內的各感測模組將經由一資料匯流排206與相關聯共用部分進行通信。如需詳情,請參閱2004年12月29日申請的美國專利申請案第11/026,536號,標題"共用感測放大器集處理之非揮發記憶體及方法",其全部內容係以引用方式併入本文。
感測模組210包含感測電路204,其決定在一連接位元線中的一傳導電流是否高於或低於一預定臨限位準。感測模組210還包括一位元線閂202,其係用於在連接位元線上設定一電壓條件。例如,鎖存於位元線閂202內的一預定狀態將會導致將連接位元線拉引至一指定程式化禁止之狀態(例如Vdd)。
共用部分220包括一處理器212、一組資料閂214與一耦合於該組資料閂214與資料匯流排134之間的I/O介面216。處理器212執行計算。例如,其功能之一係決定儲存於被感測記憶體單元內的資料並將所決定資料儲存於該組資料閂內。該組資料閂214係用於儲存在一讀取操作期間處理器212所決定之資料位元。其還用於儲存在一程式化操作 期間從資料匯流排134匯入的資料位元。所匯入的資料位元表示試圖程式化於記憶體內的寫入資料。I/O介面216在資料閂214與資料匯流排134之間提供一介面。
在讀取或感測期間,系統操作由圖4之狀態機122控制,該狀態機控制經由字元線向已定址單元供應不同的控制閘極電壓。隨著其逐步遍歷對應於記憶體所支援之各種記憶體狀態的各種預定義控制閘極電壓,感測模組210將在該些電壓之一電壓下跳脫並經由匯流排206從感測放大器210向處理器212提供一輸出。此時,處理器212藉由考慮該感測模組之該(等)跳脫事件以及關於經由輸入線208從該狀態機施加之控制閘極電壓之資訊來決定所產生的記憶體狀態。接著其為該記憶體狀態來計算一二進制編碼並將該等產生資料位元儲存於資料閂214內。在該核心部分之另一具體實施例中,位元線閂202服務於雙重任務,同時作為一用於鎖存感測模組210之輸出的閂並還如上述作為一位元線閂。
資料閂堆疊214包含對應於該感測模組的一資料閂堆疊。在一具體實施例中,每一感測模組120存在一組資料閂,使得各位元線均相關聯於其自身的資料閂組。在各記憶體單元內支援兩個位元資料之一具體實施例中,各位元線存在三個資料閂。在該等單元儲存三個位元資料時可使用四個資料閂等。在一些實施方案(但非必要)中,該等資料閂係實施為一移位暫存器,使得將儲存於其內的並行資料轉換成用於資料匯流排134的串列資料,反之亦然。對 應於讀取/寫入記憶體單元區塊的所有資料閂可以鏈結在一起以形成一區塊移位暫存器,使得可藉由串列傳送來輸入或輸出一資料區塊。特定言之,讀取/寫入模組庫係調適使得其資料閂組之各資料閂將資料依序移入/移出該資料匯流排,如同其係用於整個讀取/寫入區塊之一移位暫存器之部分。
一般情況下,平行操作一頁的記憶體單元。因此,一對應數目的感測模組210係平行操作的。在一具體實施例中,一頁控制器(未顯示)方便地提供控制及時序信號至該等平行操作感測模組。如需關於感測放大器210及其操作之詳情,請參閱2005年4月5日申請的美國專利申請案序列號11\099,133,標題為"非揮發記憶體之讀取操作期間的耦合補償",其全部內容係以引用形式併入本文。關於非揮發儲存裝置之各種具體實施例之結構及/或操作之額外資訊可見諸於(1)2004年3月25日申請的美國專利申請公告案第2004/0057287號,"減小源極線偏壓誤差之非揮發記憶體及方法";(2)2004年6月10日公佈的美國專利申請公告案第2004/0109357號,"改良感測之非揮發記憶體及方法";(3)2004年12月16日申請的美國專利申請案第11/015,199號,標題為"用於低壓操作之改良記憶體感測電路及方法",發明人Raul-Adrian Cernea;(4)2005年4月5日申請的美國專利申請案11/099,133,標題為"在非揮發記憶體之讀取操作期間的耦合補償",發明人Jian Chen;及(5)2005年12月28日申請的美國專利申請案第11/321,953號,標題為"用於 非揮發記憶體之參考感測放大器",發明人Siu Lung Chan 與Raul-Adrian Cernea。緊接上面所列專利文件之所有五個專利文件全部內容均以引用形式併入本文。
在一成功程式化程序結束時,該等記憶體單元之臨限電壓適當時應處於用於已程式化記憶體單元的一或多個臨限電壓分佈範圍內或用於已抹除記憶體單元的一臨限電壓分佈範圍內。圖6說明在每個記憶體單元儲存兩位元資料時用於一記憶體群組的臨限電壓分佈。圖6顯示用於抹除記憶體單元的一第一臨限電壓分佈E與用於已程式化記憶體單元的三個臨限電壓分佈A、B及C。在一具體實施例中,E分佈中的臨限電壓係負數而在A、B及C分佈中的臨限電壓係正數。
圖6之各不同臨限電壓範圍對應於該組資料位元之預定值。程式化於記憶體單元內的資料與單元臨限電壓位準之間的特定關取決於該等單元所採用之資料編碼方案。在一具體實施例中,資料值係使用一格雷碼(gray code)而指定至臨限電壓範圍,使得若一浮動閘極之臨限電壓錯誤偏移至其相鄰實體狀態,則只會影響一位元。但在其他具體實施例中,並不使用格電編碼。一範例指定"11"至臨限電壓範圍E(狀態E),"10"至臨限電壓範圍A(狀態A),"00"至臨限電壓範圍B(狀態B)而"01"至臨限電壓範圍C(狀態C)。儘管圖6顯示四狀態,但依據本揭示案之具體實施例還可與其他二進制或多狀態結構一起使用,包括該等包括多於或少於四個狀態的結構。
圖6顯示用於從記憶體單元讀取資料的三個讀取參考電壓Vra、Vrb及Vrc。藉由測試一給定記憶體單元之臨限電壓是否超過或低於Vra、Vrb及Vrc,系統可決定該記憶體單元所處之狀態。若一記憶體單元由於將Vra施加至其控制閘極而傳導,則該記憶體單元處於狀態E。若一記憶體單元在Vrb及Vrc下傳導而在Vra下不傳導,則該記憶體單元處於狀態A。若該記憶體單元在Vrc下傳導而在Vra及Vrb下不傳導,則該記憶體單元處於狀態B。若記憶體單元在Vra、Vrb或Vrc下均不傳導,則該記憶體單元處於狀態C。圖6還顯示三個驗證參考電壓Vva、Vvb及Vvc。當程式化記憶體單元至狀態A時,系統測試該等記憶體單元是否具有一大於或等於Vva之臨限電壓。當程式化記憶體單元至狀態B時,系統測試該等記憶體單元是否具有一大於或等於Vvb之臨限電壓。當程式化記憶體單元至狀態C時,系統測試該等記憶體單元是否具有一大於或等於Vvc之臨限電壓。藉助非限制性範例方式,在一具體實施例中,Vra=0.0V、Vrb=1.35V、Vrc=2.6V、Vva=0.5V、Vvb=1.9V及Vvc=3.3V。
圖6還描述一全序列程式化技術。在全序列程式化中,記憶體單元係從抹除狀態E直接程式化至該等程式化狀態A、B或C之任一者。可先抹除一群欲程式化記憶體單元,使得所有記憶體單元均處於抹除狀態E。接著將一系列程式化電壓脈衝施加至該等選定記憶體單元之該等控制閘極以將該等記憶體單元直接程式化成狀態A、B或C。在一些 記憶體單元正從狀態E程式化至狀態A時,其他記憶體單元正從狀態E程式化至狀態B及/或從狀態E至狀態C。
圖7說明一種兩遍程式化多狀態記憶體單元之技術之一範例,該等多狀態記憶體單元儲存二不同頁資料:一下頁與一上頁。描述四個狀態。對於狀態E,兩頁均儲存一"1"。對於狀態A,下頁儲存一0而上頁儲存一1。對於狀態B,二頁均儲存"0"。對於狀態C,下頁儲存1而上頁儲存0。儘管各狀態係已指定特定位元模式,但可能會指定不同的位元模式。
在第一遍程式化中,單元臨限電壓位準係根據欲程式化於下邏輯頁內的位元來加以設定的。若該位元係一邏輯"1",則因為由於更早些抹除而其正處於適當狀態,故不改變臨限電壓。然而,若欲程式化的位元係一邏輯"0",則單元臨限位準增加至狀態A,如箭頭250所示。從而結束第一遍程式化。
在一第二遍程式化中,單元臨限電壓位準係根據欲程式化於上邏輯頁內的位元來加以設定。若上邏輯頁位元儲存一邏輯1,則不發生任何程式化,由於取決於下頁位元之程式化,該單元處於該等狀態E或A之一,二狀態均搭載一上頁位1。若上頁位元欲成為一邏輯0,則偏移臨限電壓。若第一遍導致單元保持於抹除狀態E下,則在第二遍中,程式化該單元,使得臨限電壓增加至狀態C內,如箭頭254所示。若單元由於第一遍程式化已程式化至狀態A,則在第二遍中進一步程式化該記憶體單元,使臨限電壓增 加至狀態B,如箭頭252所示。第二遍結果係用以將單元程式化成指定為上頁儲存一邏輯"0"的狀態而不改變下頁資料。
圖8A至8C揭示一種程式化非揮發記憶體之程序,其藉由任一特定記憶體單元在相對於一特定頁寫入該特定記憶體單元之前,先針對先前頁寫入相鄰記憶體單元來減小浮動閘極至浮動閘極耦合。此技術可在本文中稱為最後第一模式(LM)程式化。在圖8A至8C之範例中,使用四個資料狀態,各單元每記憶單元儲存兩位元資料。抹除狀態E儲存資料11,狀態A儲存資料01,狀態B儲存資料10,而狀態C儲存資料00。還可使用其他資料至實體資料狀態編碼。各記憶體單元儲存二邏輯資料頁之一部分。出於參考目的,該些頁係稱為上頁與下頁,但可給予其他標註。狀態A係編碼以儲存位元0用於上頁並儲存位元1用於下頁,狀態B係編碼以儲存位元1用於上頁並儲存位元0用於下頁,而狀態C係編碼以儲存位元0用於二頁。在一字元線WLn處記憶體單元之下頁資料係在如圖8A所示的一第一步驟中加以程式化而用於該等單元之上頁係如圖8C所示在一第二步驟中加以程式化。若下頁資料欲保留資料1用於一單元,則在第一步驟期間該單元之臨限電壓仍處於狀態E。若下頁資料欲程式化至0,則記憶體單元之臨限電壓升高至狀態B'。狀態B'係一中間狀態B,其具有一低於Vvb的驗證位準Vvb'。
在一具體實施例中,在程式化記憶體單元下頁資料之 後,將會相對於其下頁來程式化在相鄰字元線WLn+1處的相鄰記憶體單元。例如,在圖1至3中WL2處記憶體單元之下頁可在WL1處記憶體單元之下頁之後再加以程式化。若程式化記憶體單元12之後記憶體單元10之臨限電壓從狀態E升高至狀態B',則浮動閘極耦合可能會升高記憶體單元12之表觀臨限電壓。對WLn處記憶體單元的累積耦合效應將會加寬用於該等單元之臨限電壓之表觀臨限電壓分佈,如圖8B所示。表觀臨限電壓分佈加寬可在程式化感興趣字元線上頁時加以矯正,如圖8C所示。
圖8C描述程式化WLn處單元上頁之程序。若一記憶體單元處於抹除狀態E而其上頁位欲保持在1,則該記憶體單元仍處於狀態E。若該記憶體單元處於狀態E而其上頁資料欲程式化至0,則該記憶體單元之臨限電壓會升高至用於狀態A之範圍內。若記憶體單元曾在一中間臨限電壓分佈B'內而其上頁資料欲保持1,則會程式化記憶體單元至最終狀態B。若記憶體單元在一中間臨限電壓分佈B'內而其上頁資料欲變成資料0,則記憶體單元臨限電壓會升高至用於狀態C之範圍內。圖8A至8C所示之程序會減小浮動閘極耦合,因為僅相鄰記憶體單元之上頁程式化會影響一給定記憶體單元之表觀臨限電壓。此技術之一替代性狀態編碼範例係在上頁資料係1時從中間狀態B'移動至狀態C,並在上頁資料係0時移動至狀態B。儘管圖8A至8C提供關於四個資料狀態與兩個資料頁的一範例,但該等概念可適用於具有多於或少於四個狀態及不同頁數的實施方案。
圖9係一時序圖,其描述在一讀取或驗證程序疊代期間一非揮發記憶體系統之各種信號行為。圖9之程序之各疊代表示用於各單元記憶體的一單一感測操作。若該等記憶體單元係二進制記憶體單元,則可執行圖9之程序一次。若該等記憶體單元係具有四個狀態(例如E、A、B及C)的多狀態記憶體單元,則可針對各記憶體單元執行圖9之程序三次(三個感測操作)等。
一般而言,在該等讀取及驗證操作期間,選定字元線係連接至一讀取參考電壓Vcgr,其位準係指定用於各讀取及驗證操作,以便決定相關記憶單元之一臨限電壓是否已到達此位準。在施加字元線電壓之後,測量記憶體單元之傳導電流,以決定是否回應施加至該字元線之電壓來接通記憶體單元。若測量出該傳導電流大於一特定值,則假定記憶體單元接通且施加至該字元線之電壓大於該記憶體單元之臨限電壓。若測量出該傳導電流不大於該特定值,則假定該記憶體單元不接通且施加至該字元線之電壓不大於該記憶體單元之臨限電壓。
存在許多方法以在一讀取或驗證操作期間測量一記憶體單元之傳導電流。在一範例中,一記憶體單元之傳導電流係根據感測放大器中的一專用電容器的放電速率來加以測量。在另一範例中,選定記憶體單元之傳導電流允許(或不允許)包括該記憶體單元的NAND串釋放位元線電荷。在一段時間之後測量位元線上的電荷以查看其是否已放電。
圖9顯示信號SGD、WL_unsel。WLn+1、WLn、SGS、 Selected BL、BLCLAMP及Source在Vss(大約0伏特)開始。SGD係汲極側選擇閘極之閘極選擇線。SGS係源極側選擇閘極之閘極選擇線。WLn係選擇用於讀取/驗證之字元線。WLn+1係WLn汲極側相鄰字元線之未選定字元線。WL_unsel表示除該汲極側相鄰字元線外的其他未選定字元線。Selected BL係選擇用於讀取/驗證之位元線。Source係用於該等記憶體單元之源極線(參見圖3)。BLCLAMP係一類比信號,其在從該感測放大器充電時設定該位元線之值。
在時間t1,SGD升高至Vdd(例如大約3.5伏特),該等未選定字元線(WL_unsel)升高至VREAD (例如大約5.5伏特),該汲極側相鄰字元線(WLn+1)升高至VREAD X,該選定字元線WLn升高至用於一讀取操作的Vcgr(例如Vra、Vrb或Vrc)或用於一驗證操作的一驗證位準(例如Vva、Vvb或Vvc),而BLCLAMP升高至一預充電電壓以預充電選定位元線Selected BL(例如至大約0.7V)。該些電壓VREAD 及VREAD X用作傳遞電壓,因為其引起該等未選定記憶體單元接通(無論實體狀態或臨限狀態)並用作傳遞閘極。
在時間t2,BLCLAMP降低至Vss,故NAND串可控制位元線。同樣在時間t2,源極側選擇閘極由於SGS (B)升高至Vdd而接通。此點提供一用以消散位元線上電荷的路徑。若選擇用於讀取之記憶體單元之臨限電壓大於Vcgr或施加至選定字元線WLn之驗證位準,則該選定記憶體單元不會接通且位元線不會放電,如信號線260所示。若選擇 用於讀取之記憶體單元之臨限電壓小於Vcgr或小於施加至選定字元線WLn之驗證位準,則選定用於讀取之記憶體單元會接通(傳導)且位元線電壓會消散,如信號線262所示。
在時間t2之後及在時間t3之前的某時間點(由特定實施方案來決定),感測放大器會決定位元線是否已消耗一足夠數量。在t2與t3之間,BLCLAMP升高以使該感測放大器測量所評估的BL電壓,然後降低。在時間t3,該等所示信號將會降低至Vss(或用於待命或回復之另一值)。應注意,在其他具體實施例中,可改變一些信號之時序(例如偏移施加至相鄰者之信號)。如需進一步詳情,包括解釋藉由在感測放大器內一專用電容器的放電速率來測量一單元傳導電流,參見Nima Mokhlesi的美國專利申請案序列號11/377,972,標題為"用於在非揮發儲存器上執行讀取操作之具耦合補償系統",其全部內容係以引用形式併入本文。
如先前所述,在讀取操作期間,浮動閘極耦合可能會引起錯誤。儲存在一記憶體單元之浮動閘極上之電荷可能因為與儲存在一相鄰記憶體單元之浮動閘極或其他電荷儲存區(例如介電電荷儲存區)之電荷相關聯的電場耦合而經歷一表觀偏移。儘管理論上來自一記憶體陣列內任一記憶體單元之浮動閘極上電荷的電場可耦合至該陣列內任一其他記憶體單元之浮動閘極,但該效應對於相鄰記憶體單元更加顯著而值得關注。相鄰記憶體單元可能包括在相同位元線上的相鄰記憶體單元、在相同字元線上的相鄰記憶體單 元或同時在一相鄰位元線與相鄰字元線上因而在一對角線方向上相鄰的相鄰記憶體單元。當讀取一記憶體單元之記憶體狀態時,該表觀電荷偏移可能會導致錯誤。
浮動閘極耦合效應在一目標記憶體單元之後程式化相鄰該目標記憶體單元之一記憶體單元之情形下極為顯著,但還可在其他情形下看到其效應。放置於一相鄰記憶體單元之浮動閘極上的一電荷或該電荷之一部分將會透過電場耦合而有效地耦合至該目標記憶體單元,從而造成該目標記憶體單元之臨限電壓之一表觀偏移。在程式化之後,一記憶體單元之表觀臨限電壓可在程式化之後偏移至一程度,使得在希望程式化記憶體狀態下預期用於一記憶體單元的施加讀取參考電壓下,其不會接通與截止(傳導)。
一般情況下,從相鄰於源極側選擇閘極線的字元線(WL0)起程式化記憶體單元列。其後貫穿該等單元串按字元線(WL1、WL2、WL3等)依序進行程式化,使得在完成前面字元線(WLn)程式化(將該等字元線之各單元置於其最終狀態)之後,將至少一資料頁程式化於一相鄰字元線(WLn+1)內。此程式化模式由於浮動閘極耦合而造成程式化後記憶體單元的一臨限電壓表觀偏移。對於除了一NAND串之最後字元線外的每一欲程式化字元線,在完成感興趣字元線之程式化之後會程式化一相鄰字元線。添加至相鄰、稍後程式化字元線上之記憶體單元之浮動閘極之負電荷會升高感興趣字元線上的記憶體單元之表觀臨限電壓。程式化還可開始於與汲極側選擇閘極相鄰之字元線並 依次向源極側選擇閘極推進。在此情況下,浮動閘極耦合可能類似地影響記憶體單元之表觀臨限電壓。
圖10圖形解釋浮動閘極耦合之概念。圖10描述在相同NAND串上的相鄰浮動閘極302與304。浮動閘極302及304位於NAND通道/基板306上方,該NAND通道/基板具有源極/汲極區308、310及312。在浮動閘極302上方的係連接至字元線WLn的控制閘極314。在浮動閘極304上方的係連接至字元線WLn+1的控制閘極316。在一些情況下,該等控制閘極形成該等字元線,而在其他情況下,單獨形成該等字元並接著連接至該等控制閘極。儘管浮動閘極302可能受到來自多個其他浮動閘極之耦合的影響,但對於簡化,圖10僅顯示來自一相鄰記憶體單元之效應。圖10顯示三個耦合分量,其係從浮動閘極302相鄰者提供至該浮動閘極:r1、r2及Cr。分量r1係相鄰浮動閘極(302與304)之間的耦合比,並作為該等相鄰浮動閘極之電容除以浮動閘極302至其周圍所有其他電極之所有電容性耦合之和來加以計算。分量r2係相鄰浮動閘極302與汲極側相鄰控制閘極316之間的耦合比,並作為浮動閘極302與控制閘極316之電容除以浮動閘極302至其周圍所有其他電極之所有電容性耦合之和來加以計算。分量Cr係控制閘極耦合比率並作為浮動閘極304與其對應控制閘極316之間的電容除以浮動閘極302至其周圍所有其他電極之所有電容耦合之和來加以計算。
圖11顯示在程式化一列記憶體單元(例如WLn)之相鄰列 (WLn+1)之前(實曲線)與之後(虛曲線)該列記憶體單元之表觀臨限電壓分佈。各分佈係由於添加負電荷至相鄰字元線之該等記憶體單元之浮動閘極而加寬。因為浮動閘極耦合,在WLn+1上的一稍後程式化記憶體單元之負電荷將會升高在連接至相同位元線之WLn上的一記憶體單元之表觀臨限電壓。分佈320及322分別表示在程式化相鄰字元線WLn+1之前及之後在狀態A下的一選定字元線WLn之單元。分佈324及326分別表示在程式化WLn+1之前及之後在狀態B下的WLn之單元。分佈328及330分別表示在程式化WLn+1之後在狀態C下的WLn之單元。因為該等分佈被加寬,故可能錯誤地讀取記憶體單元為在一相鄰狀態下。在各分佈上端的記憶體單元可能具有在一對應讀取比較點上方之一表觀臨限電壓。例如,在施加參考電壓Vrb時,程式化至狀態A之特定記憶體單元可能因為其表觀臨限電壓偏移而無法充分傳導。該些單元可能錯誤地讀取為在狀態B,從而引起讀取錯誤。該稍後程式化單元還可影響連接至不同位元線之WLn記憶體單元(諸如連接至相鄰位元線之該等記憶體單元)的表觀臨限電壓。
圖12圖形描述可用於解決圖11所示之一些臨限電壓表觀偏移之一讀取技術。當讀取在字元線WLn上的資料時,還可讀取字元線WLn+1之資料且若在字元線WLn+1上的資料已干擾在WLn上的資料,則用於WLn之讀取程序可補償該干擾。可決定在字元線WLn+1處該等記憶體單元之狀態或電荷位準,以便選擇適當讀取參考電壓用於讀取字元線 WLn之個別記憶體單元。
描述基於字元線WLn+1處一相鄰記憶體單元之狀態來讀取WLn的個別讀取參考電壓。一般而言,可使用至正規讀取參考電壓Vra、Vrb、Vrc之不同偏移(例如0V、0.1V、0.2V、0.3V)。在不同偏移下的感測結果係作為在一相鄰字元線上的一記憶體單元之狀態的一函數來加以選擇。在字元線WLn處的該等記憶體單元係使用包括該等不同偏移的該等不同讀取參考電壓之各讀取參考電壓來加以感測。對於一給定記憶體單元,在該等讀取參考電壓之一適當者下的感測結果可基於在字元線WLn+1處的一相鄰記憶體單元之狀態來加以選擇。
當讀取字元線WLn+1時,可使用該等讀取參考電壓Vra、Vrb及Vrc。在其他具體實施例中,可在WLn+1處施加不同的讀取參考電壓。在一些具體實施例中,用於WLn+1的讀取操作決定在WLn+1處所儲存的實際資料。在其他具體實施例中,用於WLn+1之讀取操作僅決定該些單元之電荷位準,該等電荷位準可能精確或可能不精確地反映在WLn+1處所儲存的資料。在一些具體實施例中,用於讀取WLn+1之該等位準及/或位準數目可能並不與用於讀取WLn之該等位準及/或位準數目完全相同。在一些實施方案中,浮動閘極臨限值之某近似值可能足以用於WLn校正目的。在一具體實施例中,在WLn+1處的讀取結果可儲存於在各位元線處的閂214內,以在讀取WLn時使用。
感興趣字元線WLn係在正規讀取參考電壓位準Vra、Vrb 及Vrc下來加以讀取,不補償任何耦合效應。將在該等正規參考位準下的讀取結果儲存於過去決定WLn+1處相鄰單元處於狀態E之記憶體單元之位元線的該等閂內。對於其他位元線,忽略資料。使用該等讀取參考電壓之一第一組偏移來在字元線WLn處執行另一讀取操作。例如,該讀取程序可使用Vra1 (Vra+0.1V)、Vrb1 (Vrb+0.1V)及Vrc1 (Vrc+0.1V)。儲存使用該些參考值之結果用於WLn+1處相鄰記憶體單元處於狀態A之記憶體單元之位元線內。忽略用於其他位元線之資料。使用讀取參考位準Vra2 (Vra+0.2V)、Vrb2 (Vrb+0.2V)及Vrc2 (Vrc+0.2V),在一第二組偏移下再次讀取字元線WLn。儲存該等結果用於用於WLn+1處相鄰單元處於狀態B之記憶體單元之位元線之閂內。忽略用於其他位元線之資料。使用參考位準Vra3 (Vra+0.3V)、Vrb3 (Vrb+0.3V)及Vrc3 (Vrc+0.3V),在一第三組偏移下,對字元線WLn執行一最終讀取。儲存該等結果用於在WLn+1處相鄰單元處於狀態C之記憶體單元之該等位元線。在一些具體實施例方案中,因為在狀態E與狀態A之間的更大自然邊界,在Vra不使用任何偏移。此類具體實施例如圖12所示,其中在狀態A位準下描述一單一讀取參考電壓Vra。其他具體實施例還可使用用於此位準之偏移。圖12之程序可用於復原資料或用作一初始讀取程序。
該等正規讀取參考電壓之不同偏移可選擇作為在相鄰字元線上一記憶體單元之狀態之一函數。例如,一組偏移值可包括一0V偏移,其對應於在狀態E的一相鄰單元、一 0.1V偏移,其對應於在狀態A的一相鄰單元、一0.2V偏移,其對應於在狀態B的一相鄰單元、及一0.3V偏移,其對應於在狀態C的一相鄰單元。該等偏移值會依據實施方案而變化。在一具體實施例中,該等偏移值等於由於一相鄰單元程式化至一對應狀態所產生之表觀臨限電壓偏移數量。例如,0.3V可表示在程式化WLn之後將在WLn+1的一相鄰單元程式化至狀態C時在WLn的一單元的表觀臨限電壓偏移。該等偏移值不一定對於每一參考電壓均相同。例如,用於該Vrb參考電壓之該等偏移值可能係0V、0.1V、0.2V及0.3V,而用於該Vrc參考電壓之該等偏移可能係0V、0.15V、0.25V及0.35V。此外,偏移增量不一定對於每一狀態均相同。例如,在一具體實施例中的一組偏移可分別包括0V、0.1V、0.3V及0.4V用於在狀態E、A、B及C之相鄰單元。
另一種用以補償浮動閘極耦合之技術提供補償相鄰一選定記憶體單元之一記憶體單元,以便減小該相鄰記憶體單元在該選定記憶體單元上的耦合效應。一此類具體實施例包括在驗證程序期間設定稍後施加相鄰記憶體單元補償之所需條件。在此類具體實施例中,將施加至WLn+1之傳遞電壓(又稱為VREAD )從施加至各其他選定字元線的一典型值(例如)6V減小至(例如)3V。比較在程式化/驗證操作之驗證階段期間所使用之電壓,該補償由在WLn上執行的讀取操作期間施加一更高電壓至WLn+1所組成。該補償可包括一變化/差量:ΔVREAD ={[VREAD (在讀取WLn期間的 WLn+1)]-[VREAD (在驗證WLn期間的WLn+1)]}。在驗證期間使用一較低VREAD 值的優點在於,允許稍後在讀取操作期間施加合理的VREAD 值,同時維持所需ΔVREAD 。若非在驗證期間使用小於正常VREAD 值的值,允許施加足夠ΔVREAD 的在讀取期間的必要VREAD 值將會係(例如)6+3=9V,其將會係一可能引起讀取干擾條件的較大電壓。此類稍後補償設定的一範例在圖9中描述為施加VREAD X至汲極側相鄰字元線,同時其他未選定字元線接收VREAD 。一般情況下,所有未選定字元線均會接收VREAD 。在圖9之具體實施例中,除了汲極側相鄰者外,所有未選定字元線均會接收VREAD ,同時汲極側相鄰者均會接收VREAD X。
對於從源極側至汲極側程式化記憶體單元之驗證程序,(在一具體實施例中)保證在寫入字元線WLn時,在字元線WLn+1上的所有記憶體單元均處於抹除狀態(例如狀態E)(應注意:此對於全序列係真實的,但對於LM非如此。請參閱上述解釋)。字元線WLn+1將會接收一電壓位準VREAD X,其中VREAD X=VREAD LA(E)(如下述)。在一具體實施例中,VREAD LA(E)等於3.7V。在另一具體實施例中,VREAD X=VREAD 。在其他具體實施例中,還可使用其他值。在不同實施方案中,可基於裝置特性、實驗及/或模擬來決定不同VREAD LA(E)或VREAD X值。
在一具體實施例中,所需補償ΔVREAD 之數量可根據如下來計算:
其中ΔVTn+1係在程式化/驗證WLn時間與當前時間之間的汲極側相鄰記憶體單元之臨限電壓變化。ΔVTn+1及r1係此方法所減輕之字元線至字元線寄生耦合之根本原因。ΔVREAD 係用以抵制此效應之補償。
圖13係說明此類補償技術之一實施方案之一流程圖。圖13所示之程序適用於上面相對於圖6所述之全序列程式化,其中一邏輯頁之二位元係儲存於各單元內並一起讀取並報告。圖13還可用以讀取依據圖7或圖8A至8C之技術所儲存之二資料頁。在步驟350,執行一用於相鄰字元線WLn+1之讀取操作。此操作可包括施加正規讀取參考電壓Vra、Vrb及Vrc至相鄰字元線。當讀取WLn+1時其他具體實施例可使用不同參考電壓。使用在不同位準下的感測結果來決定儲存於WLn+1處各單元內的資料。在步驟352處儲存該等結果。
在步驟354,針對感興趣字元線WLn,執行一讀取操作。此操作可包括使用VREAD X=VREAD LA(C)(圖9)來執行圖9之程序。在一具體實施例中,VREAD LA(C)=VREAD 。因而,所有未選定字元線(參見圖9之WL_unsel及WLn+1)均接收VREAD 。此點提供最大補償,由於補償係藉由在讀取操作期間現在用於WLn+1上之VREAD 值與在程式化/驗證之驗證階段期間更早些所使用之VREAD 值之間的差異來加以決定。補償值compC可按如下決定:compC=VREAD LA(C)- VREAD p=5.5-3=2.5V,其中VREAD p係在程式化/驗證期間所使用的VREAD 值。步驟354之該等結果係在步驟356儲存於WLn+1處相鄰單元過去決定處於狀態C(在步驟350)之記憶體單元之位元線之資料閂內。因此,最大補償CompC係用於其汲極側相鄰者由於從狀態E程式化至狀態C而經歷最高臨限電壓變化之單元。應注意,該些汲極側相鄰者在WLn之程式化/驗證期間過去處於狀態E,但現在處於狀態C。在所有情形下所需補償的係在WLn寫入時間與WLn當前讀取時間之間所經歷的WLn+1上汲極側相鄰者狀態變化。對於其他汲極側相鄰者目前未偵測到處於狀態C之位元線,忽略在WLn+1上使用VREAD LA(C)之此WLn讀取之資料。
在步驟358,在汲極側相鄰字元線WLn+1接收VREAD LA(B)(VREAD X=VREAD LA(B))時,針對WLn執行一讀取操作;其中比較VREAD LA(C),VREAD LA(B)值更靠近在程式化驗證期間所使用的VREAD p。遞送一適用於汲極側相鄰者現處於狀態B之單元的更小補償。一補償範例係compB=VREAD LA(B)-VREAD p=4.9-3=1.9V。因而,VREAD LA(B)與VREAD p相差compB。在步驟360,儲存步驟358之該等結果用於在WLn+1處相鄰記憶體單元處於狀態B之記憶體單元之位元線。忽略用於其他位元線之資料。
在步驟362,針對字元線WLn+1接收VREAD LA(A)之WLn執行一讀取程序。(VREAD X=VREAD LA(A)),其中比較VREAD LA(B),VREAD LA(A)值更靠近在程式化期間所使用之VREAD p。遞送一適用於汲極側相鄰者現處於狀態A之單 元的更小補償數量。一補償數量範例係compA=VREAD LA(A)-VREAD p=4.3-3=1.3V。因而,VREAD LA(A)與VREAD p相差compA。在步驟364,儲存步驟362之該等結果用於在WLn+1處相鄰記憶體單元處於狀態A之記憶體單元之位元線。忽略用於其他位元線之資料。
在步驟366,針對字元線WLn+1接收VREAD LA(E)(VREAD X=VREAD LA(E))之WLn執行一讀取程序,其中VREAD LA(E)與在程式化期間所使用之VREAD p值相等。此不遞送任何適合於汲極側相鄰者現在處於狀態E之單元之補償,由於其係在程式化/驗證時間。此補償數量係compE=VREAD LA(E)-VREAD p=3-3=0.0V。在步驟368,儲存步驟366之該等結果用於在WLn+1處相鄰記憶體單元處於狀態E之記憶體單元之位元線。忽略用於其他位元線之資料。在圖13之程序期間,相鄰位元線將會接收四個電壓。然而,讀取中的WLn之各選定記憶體單元僅在一對應於其在WLn+1處相鄰單元之狀態的適當電壓下感測時利用或選擇該等結果。在不同實施方案中,可基於裝置特性、實驗及/或模擬來決定不同VREAD LA(C)、VREAD LA(B)、VREAD LA(A)及VREAD LA(E)值。如需關於圖13之技術之更多資訊,請參閱Nima Mokhlesi的美國專利申請案第11/384,057號,標題為"具耦合補償之非揮發儲存器之讀取操作",其全部內容係以引用形式併入本文。
在關於上述技術二者所述之非揮發記憶體讀取操作期間補償浮動閘極耦合效應要求在一選定字元線WLn讀取操作 期間存取讀取自一相鄰字元線WLn+1之資料。本質上,讀取/寫入電路(例如130A、130B)需要在決定WLn內儲存資料值期間存取字元線WLn+1資料。此可能向記憶體設計者呈現一挑戰,特別係在嘗試最小化專用於一特定補償技術之晶片空間時。考量具有儲存兩個位元資料之記憶體單元之一記憶體裝置。若來自相鄰字元線WLn+1之資料在選定字元線WLn讀取操作期間可用,一設計者可選擇包括足夠資料閂,以便在一讀取操作期間將來自字元線WLn+1及字元線WLn之資料同時儲存於選定字元線WLn處。若各記憶體單元儲存兩位元資料,則每一位元線必需四個資料閂。兩個資料閂可儲存來自字元線WLn+1的兩位元資料而另兩個資料閂可儲存來自字元線WLn的兩位元資料。類似地,三個額外閂可用於三位元裝置,四個額外閂用於四個位元裝置等。儘管此技術較有效,但針對每單元儲存的位元數目在各位元線處添加資料暫存器可能由於空間限制而在一些實施方案中無法接受。
圖14係說明一種依據一具體實施例讀取一選定字元線WLn之方法之一流程圖。此範例係針對每單元儲存兩位元資料之一四狀態裝置而呈現。在狀態A位準(在狀態E與A之間)、狀態B位準(在狀態A與B之間)及狀態C位準(在狀態B與C之間)執行各記憶體單元之感測。在各位準感測時提供補償以說明在隨後程式化字元線WLn+1處該等相鄰記憶體單元之四個潛在狀態之各狀態。
為了為各記憶體單元選擇適當感測操作結果,在感測 WLn處對應單元時,儲存關於字元線WLn+1上相鄰記憶體單元之資訊用於各位元線。用於位元線之處理器將會使用該資訊來選擇該等適當感測操作結果。用於各位元線的資料閂組負責儲存讀取自選定字元線之一記憶體單元之資料。用於各位元線的相同資料閂組還將會儲存關於相鄰該選定字元線之字元線之一記憶體單元的資訊。用於各位元線的一額外資料閂作為一旗標操作,儲存一關於該等資料閂是否正在儲存用於該選定字元線或該相鄰字元線之資料之指示。
因而,圖14中的技術有效率地利用用於各位元線的該等資料閂,使得不必使用一額外組閂來儲存來自相鄰字元線WLn+1之資料。在圖14之範例中,該等記憶體單元儲存兩位元資料,故使用三個資料閂。圖14呈現一範例性具體實施例。應明白,該等揭示原理可延伸至每單元具有不同數目位元(例如3、4或更多)的實施方案。一般而言,各位元線所需的資料閂數目等於各個別記憶體單元所儲存之位元數目多一。為了識別目前儲存資料起源之目的,利用一單一額外閂。
在圖14中,標註DL0及DL1之二資料閂係用於各位元線以儲存讀取自對應位元線之記憶體單元之資料。一標註DL2之第三資料閂係用以儲存一旗標,其指示目前儲存於資料閂DL0及DL1內的資料是否對應於來自選定字元線WLn之資料或該資料是否對應於來自相鄰該選定字元線之字元線WLn+1之資料。
在步驟400,該讀取操作開始於讀取相鄰字元線WLn+1。可在三個正常參考位準Vra、Vrb及Vrc下讀取該相鄰字元線,如圖12所示。在一具體實施例中在讀取WLn+1時不施加任何補償。在步驟402決定該相鄰字元線之該等記憶體單元之資料值。在步驟404,將字元線WLn+1處各位元線之記憶體單元的資料值儲存於位元線的一組對應資料閂DL0及DL1內。在步驟406,將用於各位元線的第三資料閂DL2設定至邏輯0以指示在資料閂DL0及DL1內的資料對應於來自WLn+1處一記憶體單元的資料。
在步驟408至422,針對該選定字元線WLn執行在狀態A位準(在狀態E與A之間)的一群組子讀取。在步驟408的第一子讀取不提供任何補償用以解決浮動閘極耦合。例如,若利用圖12所示之一偏移讀取參考電壓補償技術,則步驟408可包括施加讀取參考電壓Vra至選定字元線而不使用一偏移。若利用圖13所示之一補償技術,則在WLn處感測時將在WLn程式化驗證期間施加至WLn+1之相同讀取傳遞電壓VREAD p再次施加至WLn+1。例如,可將VREAD LA(E)=VREAD p施加至WLn+1,將VREAD 施加至各剩餘未選定字元線,並將Vra施加選定字元線WLn。
在步驟410,各位元線之處理器決定是否要更新用於該位元線之該等資料閂。對於在步驟408之子讀取期間選定字元線之記憶體單元不傳導的位元線,處理器不改變儲存於該等資料閂內的任何值。對於記憶體單元傳導的位元線,處理器決定資料閂DL0及DL1是否目前儲存對應於狀 態E之資料。例如,若使用圖6之資料指定,則處理器決定該等閂是否正同時儲存一邏輯1。若該等閂並未正儲存邏輯11,則該處理器不改變在該等資料閂內的該等值。若二閂正在儲存11,則該處理器決定第三資料閂DL2是否正在儲存一邏輯0。一邏輯0指示閂DL0及DL1正儲存來自WLn+1之資料且應被覆寫。在一具體實施例中,該處理器可先檢查閂DL2且在DL2正儲存一邏輯0時僅檢查閂DL0及DL1。若對於一傳導記憶體單元滿足二條件,則將DL0及DL1設定至用於抹除狀態的預定資料值。將第三資料閂DL2設定至1以指示DL0及DL1現在正儲存資料用於資料線WLn。在DL2內的一邏輯1排除在隨後子讀取期間覆寫閂DL0及DL1。
在步驟412,執行另一狀態A子讀取。此時,施加一補償,其對應於程式化至狀態A的WLn+1處相鄰記憶體單元。例如,可使用包括圖12所示之一Vra偏移之Vra1。在另一具體實施例中,可將VREAD LA(A)施加至WLn+1而將Vra施加至WLn。
在各位元線處的處理器執行另一邏輯序列以決定是否要更新用於具有一傳導記憶體單元之位元線之閂。若DL0及DL1並未儲存用於狀態A之資料(例如10),則不採取任何動作。若其正儲存,則處理器決定DL2是否正儲存一0以指示目前儲存WLn+1資料。若將DL設定至0,則處理器使用用於狀態E之資料來覆寫DL0及DL1。該處理器將DL2設定至1以指示該等閂現在儲存來自WLn之資料。
在步驟416,在WLn執行一狀態A子讀取,同時施加基於程式化至狀態B的WLn+1處單元的一補償。對於傳導記憶體單元,對應位元線處理器決定DL0及DL1是否正儲存對應於狀態B之資料(例如00)。若否,則不採取任何動作。若是,則該處理器決定DL2是否正儲存邏輯0。若否,則不採取任何進一步動作。若DL2係設定至0,則使用用於狀態E之預定資料來覆寫DL0及DL1並將DL2設定至1以指示該等閂正在儲存來自WLn之資料。
在步驟420,執行在狀態A位準的一最終子讀取。施加基於處於狀態C的WLn+1處相鄰單元的一補償。對於傳導記憶體單元,對應位元線處理器決定該等閂是否正儲存用於狀態1之資料(例如01)。若DL2係設定至2,則不採取任何動作。若DL2係設定至0,則處理器決定DL2是否正儲存0。若否,則不採取任何進一步動作。若是,則該處理器使用用於狀態E之預定資料來覆寫DL0及DL1並將DL2設定至1。
在步驟424至444,針對字元線WLn,執行在狀態B位準的一子讀取序列。在步驟424的一初始子讀取不提供任何浮動閘極耦合補償。此子讀取結果可適用於該等在WLn+1處相鄰單元處於抹除狀態E的單元。步驟424可包括施加Vrb至WLn,同時施加一VREAD 值至WLn+1,該值等於在用於WLn之程式化驗證期間所使用之值(例如VREAD LA(E)=VREAD p)。對於傳導記憶體單元,對應處理器決定用於位元線之DL0及DL1是否正儲存用於狀態E之資料。此步驟檢查以決定 在WLn感測的電流是否係應為該單元儲存資料之電流。若DL0及DL1不對應於狀態E,則不採取任何動作。若DL0及DL1對於狀態E匹配,則處理器決定DL2正儲存邏輯0以指示在DL0及DL1內的資料係用於WLn+1而不用於選定字元線WLn。若DL2係設定至1,則該處理器不覆寫在DL0及DL1內的資料。邏輯1指示該DL0及DL1資料係來自WLn,因而不應加以覆寫。若DL2係設定至0,則在步驟426,該處理器使用用於目前組子讀取的資料來覆寫在DL0及DL1內的資料。在此情況下,該處理器將DL0及DL1設定至狀態A資料(例如10)。該處理器還將DL2設定至1以指示DL0及DL1現在正儲存來自選定字元線WLn之資料且不應在WLn處的隨後子讀取期間加以覆寫。
在步驟428,在字元線WLn處執行一狀態B子讀取,同時基於在WLn+1處處於狀態A之相鄰單元來施加一補償。在一具體實施例中,將Vrb1施加至WLn。在另一具體實施例中,將Vrb施加至WLn,同時將VREAD LA(A)施加至WLn+1。對於傳導記憶體單元,用於對應位元線之處理器決定DL0及DL1是否正儲存用於狀態A之資料。若否,則不採取任何動作。若是,則該處理器決定DL2是否正儲存邏輯0。若否,則不對該位元線採取任何進一步動作。若是,則該處理器使用對應於狀態A之資料來覆寫在DL0及DL1內的資料。該處理器還將DL2設定至邏輯1。
在步驟432,讀取WLn,同時施加一補償用於在WLn+1處的一相鄰單元處於狀態B之記憶體單元。若一記憶體單 元傳導,則用於對應位元線之處理器決定用於該位元線之DL0及DL1是否正共用狀態B資料(例如00)。若是,則該處理器決定在DL0及DL2內的資料是否來自WLn (DL2=1)或WLn+1 (DL2=0)。若該資料係來自WLn+1,則該處理器使用用於狀態A之預定資料來覆寫DL0及DL1。該處理器還將DL2設定至邏輯1。若不滿足任一條件,則該處理器不會改變DL0至D12之內容。
在步驟436,在字元線WLn處執行一狀態B子讀取,同時基於處於狀態C的WLn+1處相鄰單元來施加一補償。對於傳導記憶體單元,處理器決定DL0及DL1是否正儲存用於狀態C之資料(例如01)。若否,則不採取任何動作。若是,則該處理器決定DL2是否正儲存邏輯0。若否,則不採取任何動作。若是,則該處理器使用用於狀態A之資料來覆寫在DL0及DL1內的資料並將DL2設定至邏輯1。
步驟440至456在狀態C讀取參考電壓位準下執行一組子讀取。在步驟440執行一第一子讀取,其不包括任何浮動閘極耦合補償。在一具體實施例中,可將Vrc施加WLn,同時將VREAD LA(E)施加至WLn+1。對於傳導記憶體單元,對應位元線處理器決定閂DL0及DL1是否儲存用於狀態E之資料。若否,則在該位元線處不採取任何動作。若是,則該處理器決定DL2是否正儲存邏輯0。若否,則由於該等資料閂共用用於WLn之資料,故不會改變該等資料閂。若DL2係設定至0,則對應處理器使用對應於狀態B之資料(例如00)來覆寫在DL0及DL1內的資料。該處理器還將DL2 設定至1以指示DL0及DL1正儲存WLn資料。
在步驟444,執行一狀態C子讀取,同時施加基於處於狀態A之相鄰單元的一補償。可在WLn施加Vrc1或將VREAD LA(A)施加至WLn+1,同時在WLn+1施加Vrc。對於傳導單元,位元線處理器決定DL0及DL1是否正儲存用於狀態A之資料。若否,則不採取任何動作。若是,則該處理器決定DL2是否正儲存邏輯0。若否,則不採取任何動作。若是,則該處理器使用用於狀態B之資料來覆寫閂DL0及DL1並將DL2設定至邏輯1。
在步驟448,執行一狀態C子讀取,同時施加一補償用於程式化至狀態B之相鄰單元。可將Vrc2施加至WLn或將VREAD LA(B)施加至WLn+1,同時在WLn施加Vrc。對於傳導單元,處理器決定DL0及DL1是否正儲存用於狀態B之資料。若否,則該等資料閂不受干擾。若其正儲存用於狀態B之資料,則處理器決定DL2是否正儲存邏輯0。若否,則不更新該等閂。若是,則該處理器使用用於狀態B之預定資料來覆寫在DL0及DL1內的資料。該處理器還使用一1來覆寫在DL2內的資料以指示在DL0及DL1內的資料現在對應於字元線WLn。
在步驟452,執行一最終狀態C子讀取,同時施加一補償用於處於狀態C的WLn+1處相鄰記憶體單元。在一具體實施例中,將Vrc3施加至WLn以實行補償。在另一具體實施例中,將Vrc施加至WLn,同時將VREAD LA(C)施加至WLn+1。對於傳導單元,處理器決定DL0及DL1是否正儲 存用於狀態C之資料。若否,則不採取任何動作。若是,則該處理器決定DL2是否正儲存一0。若否,則不採取任何動作。若是,則使用用於狀態B之資料來覆寫DL0及DL1並將DL2設定至1。
在步驟456執行一最終邏輯序列。該等位元線處理器決定是否將用於任一位元線的第三資料閂DL2設定至0。任一仍在DL2內儲存0的位元線在WLn處記憶體單元在任一狀態位準下的任一子讀取期間不傳導。據此,該些記憶體單元處於最高程式化狀態(即狀態C)下。用於該些位元線的該等處理器將DL0及DL1設定至用於狀態C之資料(例如邏輯01)並接著將DL2設定至1以指示該等閂現在正儲存用於WLn的資料。
圖14A至14B呈現在狀態A位準下進行讀取時使用補償之一具體實施例。在另一具體實施例中,如先前關於圖12所述,由於在抹除狀態與狀態A之間的自然發生邊界,在狀態A位準下不使用任何補償。
圖15A至15C描述依據一具體實施例之一表格,其說明用於一讀取操作之資料閂指定。行502提出各種操作或子讀取,其係作為用於選定字元線WLn之讀取操作之部分而執行。行504列出資料暫存器DL0-DL2,以及對於在行502內的各各別操作,由位元線處理器回應對應操作所執行之邏輯。行506、508、510及512提出在各操作之後該等資料閂所儲存之資料值。在用於WLn處各子讀取的各行頂部列出狀態E、狀態A、狀態B或狀態C。狀態E(行506)表示一 位元線剛好在行502內對應操作之前在其資料閂組內儲存用於WLn+1之狀態E資料(DL2=0)。狀態A表示一位元線剛好在行502內對應操作之前在其資料閂組內儲存用於WLn+1之狀態A資料(DL2=0)。狀態B表示一位元線剛好在行502內對應操作之前在其資料閂組內儲存用於WLn+1之狀態B資料(DL2=0)。狀態C表示一位元線剛好在行502內對應操作之前在其資料閂組內儲存用於WLn+1之狀態C資料(DL2=0)。各位元線之第三資料閂DL2假定剛好在WLn處在行502內的操作之前設定至0。因為不更新在WLn處操作之前在DL2內儲存一邏輯1的位元線(已儲存WLn資料),故為了解釋清楚起見,未顯示用以表示該些位元線之額外行。
在行502所列出的第一操作或子讀取係用於相鄰字元線WLn+1的一讀取操作。對於在WLn+1的讀取,在行506至512頂部的狀態表示讀取自WLn+1處單元的狀態。若在WLn+1處位元線之記憶體單元處於狀態E下,則如行506內所示,DL0及DL1係設定至11。若在WLn+1處記憶體單元處於狀態A下,則如行508內所示,DL0及DL1係設定至10。若在WLn+1處記憶體單元處於狀態B下,則如行510內所示,DL0及DL1係設定至00。若一位元線之記憶體單元處於狀態C下,則如行512內所示,DL0及DL1係設定至01。在每一情況下,DL2係設定至0以指示在該等閂內的資料係來自WLn+1。可使用其他資料編碼。
在狀態A位準的一組子讀取開始在WLn處的操作。在行 502內的第二列操作係用於選定字元線的在狀態A位準下的第一子讀取。在狀態A位準下執行該第一子讀取A(E)且不施加任何浮動閘極耦合補償。因而,該讀取A(E)子讀取可適用於在WLn+1處一單元處於狀態E之位元線。在行504內提出用於決定是否在讀取A(E)子讀取之後為一特定位元線更新DL0及DL1之該等條件或邏輯。若用於該位元線的在WLn處單元傳導,DL2係先前設定至0且DL0至DL1係先前設定至11,則更新用於該位元線的該等資料閂。在該讀取A(E)操作之前在DL0至DL1內儲存狀態E並使DL2設定至0之一位元線滿足資料鎖存準則。若在WLn的記憶體單元傳導,則為該些位元線更新DL0及DL1。緊接該讀取A(E)子讀取的在行506至512內的該等值顯示可在狀態A位準下執行該第一子讀取之後加以儲存的各種資料閂資料。更新具有一傳導單元並先前儲存WLn+1狀態E資料之位元線的該等資料閂。DL0至DL1保留11並將DL2設定至1。此點如行506內所示。如行508至512內所示之所有具有狀態A、狀態B或狀態C WLn+1資料之位元線繼續儲存相同資料。所有具有一不傳導單元之位元線均保持原樣,如同該等已儲存WLn資料之位元線(DL2=1,未顯示)。
下一子讀取讀取A(A)係一狀態A位準子讀取,其施加基於一處於狀態A之相鄰記憶體單元的一補償。在行504內的邏輯指示若在WLn的單元傳導,DL2係先前設定至0並DL0至DL1係先前設定至10,則應更新該等資料閂。在讀取A(A)操作之前儲存用於WLn+1之狀態A資料的位元線滿足 資料閂準則。行508表示一位元線剛好在子讀取之前儲存用於WLn+1的狀態A資料。在用於此類位元線之該等閂內的資料係更新以在DL0至DL1內儲存11用於狀態E。還將DL2設定至1以指示DL0及DL1正儲存WLn資料。不改變閂資料設定至用於WLn+1之狀態E、狀態B或狀態C之位元線,如行506、510或512內所示。
下一子讀取係讀取A(B)。此子讀取提供基於處於狀態B的WLn+1處相鄰記憶體單元的一補償。若單元傳導,DL0至DL1係先前儲存00且DL2係先前設定至0,則更新用於一位元線的該等資料閂。儲存用於WLn+1之狀態B資料的位元線滿足資料閂準則並在其在WLn具有一傳導單元時加以更新,如行510內所示。閂DL0及DL1係更新至11以表示狀態E資料並將DL2設定至1。不更新在子讀取之前儲存用於WLn+1之狀態E、狀態A或狀態C之位元線。
在狀態A位準的最後子讀取係讀取A(C),其提供基於在WLn+1的一相鄰單元處於狀態C的一補償。將會為該等具有一傳導單元且其閂先前在DL0至DL內儲存01並在DL2內儲存一0之位元線更新該等資料閂。用於目前具有此資料組態之位元線的該等閂係更新以在DL0至DL1內儲存11並在一DL2內儲存一1,如行512內所示。不更新儲存用於WLn+1之狀態E、狀態A或狀態B之位元線,如行506、508及510內所示。
在狀態B位準的一組子讀取開始於不施加任何補償的讀取B(E)子讀取。更新用於具有一傳導單元且目前在DL0至 DL1內儲存邏輯1並在DL2內儲存邏輯0之位元線的該等閂。對於該等位元線,其對應於設定至狀態E之WLn+1閂資料組,DL0至DL1係設定至10且DL2係設定至1。此點如行506內所示。對於該等具有一不傳導單元之位元線,不更新設定至狀態A、狀態B或狀態C之資料閂,如行508、510及512內所示。
該讀取B(A)子讀取施加基於在WLn+1的一相鄰記憶體單元處於狀態A的一補償。在此子讀取期間的邏輯更新用於具有一傳導單元且目前在閂DL0至DL1內儲存10並在DL2內儲存一0之位元線的該等資料閂。用於該些位元線之該等資料閂係更新以在閂DL0至DL1內儲存10並在DL2內儲存一邏輯1,如行508內所示。不更新儲存用於狀態E、狀態A或狀態B之WLn+1資料之位元線,如行506、510及512內所示。同樣地,不更新具有一不傳導單元或DL2=1之位元線。
該讀取B(B)子讀取施加基於在WLn+1的一相鄰記憶體單元處於狀態B的一補償。在此子讀取期間的邏輯更新用於具有一傳導單元且目前在閂DL0至DL1內儲存00並在DL2內儲存一0之位元線的該等資料閂。用於該些位元線之該等資料閂係更新以在閂DL0至DL1內儲存10並在DL2內儲存一邏輯1,如行510內所示。不更新在該子讀取之前儲存用於狀態E、狀態A或狀態C之WLn+1資料之位元線,如行506、508及512內所示。不更新具有一不傳導單元或DL2=1之位元線。
該讀取B(C)子讀取施加基於在WLn+1的一相鄰記憶體單元處於狀態C的一補償。更新用於具有一傳導單元且目前在DL0至DL1內儲存邏輯01並在DL2內儲存邏輯0之位元線的該等資料閂。用於該些位元線之該等資料閂係更新以在DL0至DL2內儲存10並在DL2內儲存邏輯1。不更新儲存用於狀態E、狀態A或狀態C之WLn+1資料之位元線,如行506、508及510內所示。不更新具有一不傳導單元或DL2=2之位元線。
在狀態C位準的一組子讀取開始於一讀取C(E)子讀取,不施加任何補償。若一位元線在感測期間具有一傳導單元,則用於該位元線的處理器決定該等位元線閂是否目前正在DL0至DL1內儲存11並在DL2內儲存0。若是,則該處理器將用於該位元線之該等閂更新至行506內所示之資料。DL0至DL1係設定至00且DL2係設定至1。對於該等具有一不傳導單元或一傳導但目前保持用於狀態A、B或C之資料(行508至512)之位元線,不更新該等閂。同樣地,不更新具有DL2設定至1之位元線,由於其已儲存WLn資料。
該讀取C(A)子讀取施加基於在WLn+1的一相鄰記憶體單元處於狀態A的一補償。用於具有一傳導單元之位元線的該等處理器決定該等位元線閂是否正在DL0至DL1內儲存10並在DL2內儲存0。若是,則該處理器更新該等閂,如行508內所示。DL0至DL1係更新至00且DL2係更新至邏輯1。不更新具有一不傳導單元或一傳導但目前不保持狀態E、狀態B或狀態C之WLn+1資料之位元線,如行506、 510及512所示。不更新具有DL2=1之位元線。
該讀取C(B)子讀取施加基於在處於狀態B之WLn+1的一相鄰記憶體單元的一補償。檢查用於具有一傳導單元之位元線的該等閂以決定其是否正在DL0至DL1內儲存00並在DL2內儲存邏輯0。如行510內所示更新用於該些位元線的該等閂以在DL0至DL1內儲存00並在DL2內儲存1。不更新具有一不傳導單元之位元線。不更新目前儲存用於WLn+1之狀態E、A或C之位元線。不更新具有DL2=1之位元線。
讀取C(C)子讀取施加基於在處於狀態C之WLn+1的一相鄰記憶體單元的一補償。檢查用於傳導位元線的該等閂以決定其是否正在DL0至DL1內儲存01並在DL2內儲存0。若是,則如行512內所示更新其以在DL0至DL1內儲存01並在DL2內儲存邏輯1。不更新具有一不傳導單元之位元線。不更新DL2設定至1或儲存用於WLn+1之狀態E、A或B資料之位元線。
行504指定在完成該等子讀取組之後執行的一最後組邏輯。若在狀態C位準的最後子讀取之後DL2正儲存一邏輯0用於任一位元線,則在該等子讀取之任一子讀取期間用於該位元線的在WLn處記憶體單元不傳導。因而,將該單元程式化成狀態C。與該位元線相關聯之處理器將會設定DL0及DL1至01,表示用於狀態C之資料。該處理器將用於該些位元線的第三資料閂DL2設定至1以指示DL0至DL1現在正儲存用於WLn的資料。
圖16係在依據一具體實施例之一讀取操作期間一記憶體 系統之各種信號之一時序圖。描述施加至一選定字元線WLn、一相鄰未選定字源線WLn+1及各剩餘未選定字元線的該等信號。還描述一選通信號,其起始感測模組進行感測。用於WLn之讀取操作之第一部分包括讀取相鄰字元線WLn+1。將該選定字元線升高至傳遞電壓VREAD ,使得其上的所有記憶體單元均作為傳遞閘極來運作。藉由施加適當讀取參考電壓Vcgr來讀取相鄰字元線。圖16說明一範例性四狀態裝置,故使用三個讀取參考電壓Vra、Vrb及Vrc。在Vra下傳導的單元處於狀態E下。在Vrb下傳導的單元處於狀態A下。在Vrc下傳導但在Vra或Vrb下不傳導的單元處於狀態B下。而且在該等電壓之任一電壓不傳導的單元處於狀態C下。針對各對應位元線,將用於WLn+1處記憶體單元之該等資料值儲存於資料閂DL0及DL1內。將一第三資料閂DL2設定至0以指示該資料係用於WLn+1。
在選定字元線處的實際子讀取在讀取相鄰字元線之後開始。先在狀態A參考電壓位準執行一組子讀取。在各子讀取過程中將狀態A讀取電壓Vra施加至選定字元線。將一第一讀取傳導電壓VREAD LA(E)施加至用於一第一子讀取的相鄰字元線WLn+1。該第一讀取傳遞電壓不提供基於浮動閘極耦合的任何補償。此子讀取之該等結果儲存用於在相鄰字元線WLn+1之一相鄰單元處於狀態E的WLn處傳導記憶體單元的狀態E資料。回應一傳導記憶體單元,位元線處理器決定閂DL0及DL1是否正儲存對應於子讀取補償位準狀態E之資料(例如11)。若是,該處理器檢查DL2以決定在 DL0及DL1內的資料是否用於WLn+1。若是,則該處理器將使用用於狀態E之資料來覆寫DL0及DL1並將DL2設定至1以指示DL0及DL1現在正儲存用於WLn+1之資料且在隨後子讀取期間不應被覆寫。
接著將一第二讀取傳遞電壓VREAD LA(A)施加相鄰位元線,同時繼續將Vra施加至WLn。此時對於傳導單元,對應位元線處理器檢查以決定閂DL0及DL1是否正儲存用於狀態A之資料以及DL2是否正儲存一0。若滿足二條件,則該處理器使用用於狀態E之資料來覆寫DL0及DL1資料並將DL2設定至1。
接著施加一第三讀取傳遞電壓VREAD LA(B)及第四讀取傳遞電壓VREAD LA(C)。在施加各讀取傳遞電壓期間重複上面所勾畫及還關於圖13所勾畫之該等步驟。
該第一組子讀取在結合Vra施加VREAD LA(C)之後結束。第二組子讀取開始於施加第二讀取參考電壓Vrb至選定字元線。由於在Vra位準的傳導單元係藉由在DL2內設定旗標而鎖定以免覆寫資料閂,故在Vrb位準的傳導單元指示處於狀態A的單元。
執行一第一子讀取,同時不施加任何補償至相鄰字元線WLn+1。對應於處於狀態E的相鄰單元,施加VREAD LA(E)。對於對應位元線資料閂正儲存用於狀態E之資料的傳導記憶體單元,在DL2係設定至0時,使用狀態A來覆寫該等資料閂。若DL2係設定至1或DL0及DL1正儲存用於另一狀態的資料,則不採取任何動作。接著藉由施加 VREAD LA(A)至相鄰字元線來執行在狀態B位準的第二子讀取。使用用於DL0及DL1設定至狀態A且DL2設定至1之傳導記憶體單元的狀態A資料來覆寫在DL0及DL1內的資料。藉由施加讀取傳遞電壓VREAD LA(B)及VREAD LA(C)來執行二額外子讀取。如圖13及圖14A至14B內所述來重複該等邏輯步驟。
在狀態C位準執行一最後組子讀取。將狀態C讀取參考電壓Vrc施加至選定字元線。依序再次施加該等四個讀取傳遞電壓至相鄰字元線。各位元線處理器執行先前所勾畫之邏輯步驟以在適當時更新該等閂並切換該第三資料閂以指示儲存WLn資料之時間。
各感測模組進行感測開始於在圖16底部所描述之選通信號。當在WLn+1讀取時在各參考位準Vra、Vrb及Vrc處使用一單一選通。當在WLn處進行感測時,使用二選通用於在各位準的第一子讀取並使用一單一選通用於三個剩餘子讀取之各子讀取。
在讀取操作期間時常使用兩個選通以最小化由於源極線內電流所引起之源極電壓錯誤。源極線具有一有限接地電限。讀取/寫入電路130A、130B在一記憶體單元頁上同時操作。各記憶體單元之傳導電流透過位元線從感測模組流入記憶體單元之汲極並從源極流出,之後穿過一源極線至接地。當使用一共用源極線並連接至某外部襯墊時,一有限電阻仍處於一記憶體單元之源極電極與該襯墊之間,即便在使用金屬帶來降低源極線電阻時。當一有限電阻存在 於一記憶體單元之源極電極與接地襯墊之間時,在該電阻上的電壓降等於所有單元之總傳導電流與該有限電阻之乘積。此點可能會引起感測錯誤。
一種用以減少錯誤之方法時常藉由多遍感測來完成。各遍有助於使用高於一給定劃分值之傳導電流來識別並關閉該等記憶體單元。依此方式,隨後遍感測將會更少受源極線偏壓影響,由於已經關閉更高電流單元。在一具體實施例中,具有一傳導電流超過該劃分點之記憶體單元係藉由將其位元線之汲極電壓設定至接地(例如藉由在位元線閂202內設定一適當值)來加以關閉。因為移除該等高電流單元,故實現更精確地感測該等剩餘單元。
當在WLn+1處讀取時,在各位準使用一單一選通,由於在決定相鄰者電荷位準或狀態資訊時讀取精度不甚關鍵。使用兩個選通用於在各位元的第一子讀取,但僅使用一選通用於在相同位準的各剩餘子讀取。圖16所示之該等兩個選通對應於所述的兩遍感測。在該第一子讀取期間傳導的記憶體單元將其位元線設定至接地用於在該位準的剩餘子讀取,以減少由於源極線偏壓所引起之電壓降。在該第一子讀取期間關閉該些記憶體單元之後,可使用單遍感測(一選通)用於在相同位準下的剩餘子讀取。因為在該第一子讀取期間已關閉的該等單元減少該源極線偏壓電壓降,故仍獲得精確感測。此表示一技術改良,其可使用在WLn+1的一第一VREAD 值來將各不同參考電壓位準施加至選定字元線,並使用在WLn+1處的不同VREAD 值來重複。 因為此類技術如此依序遞增在選定字元線處所施加之電壓,故可能需要在各子讀取處的兩遍感測。如當前所揭示之單遍感測將會使用更少能量並改良效能時間。
圖17係用於一對應於圖12所示補償之具體實施例之一時序圖。如同先前技術,先藉由施加VREAD 至選定字元線並穿過該等三個讀取參考電壓Vra、Vrb及Vrc來讀取相鄰字元線。針對各位元線,將來自相鄰字元線WLn+1之資料儲存於該等資料閂內並將該第三資料閂設定至0以指示該資料係用於字元線WLn+1。
在讀取該相鄰字元線之後,開始用於選定字元線WLn之該等子讀取組。針對該第一組子讀取之各子讀取,將該相鄰字元線升高至VREAD ,使得其上的記憶體單元作為傳遞閘極而操作。還將各其他未選定字元線升高至VREAD ,故其記憶體單元作為傳遞閘極而操作。該選定字元線具有施加用於該第一狀態位準的不同讀取參考電壓。施加一第一讀取參考電壓Vra,其不包括基於在WLn+1處一相鄰記憶體單元狀態的任何補償。儲存在此位準的感測結果用於在WLn+1處相鄰記憶體單元處於抹除狀態E之記憶體單元。對於在施加Vra下傳導的單元,對應處理器決定資料閂DL0及DL1是否正儲存用於狀態E之資料。若是,則該處理器檢查DL2是否正儲存0以指示在DL0及DL1內的資料係用於WLn+1。若滿足二條件,則該處理器使用用於目前子讀取組的資料來覆寫在DL0及DL1內的資料。在狀態A位準子讀取,該處理器設定該等閂等於狀態E資料(例如11)。對於 所有其他位元線,不採取任何動作。對於該等剩餘讀取參考電壓之各讀取參考電壓,重複該些步驟。Vra1對應於處於狀態A的相鄰記憶體單元,Vra2對應於處於狀態B的相鄰記憶體單元,而Vra3對應於處於狀態C的相鄰記憶體單元。用於各位元線之該等處理器執行邏輯步驟序列以決定是否應覆寫該等資料閂。若要覆寫資料,則對應處理器使用用於狀態E之資料來覆寫該資料並將第三資料閂設定至1以指示該等閂現在儲存用於字元線WLn之資料。
在圖17之具體實施例中,在狀態A位準(以及在以下所述狀態B及狀態C位準)的各子讀取期間使用兩個選通用於感測。因為增加在一特定位準各組子讀取期間施加至選定字元線之電壓用於各隨後子讀取,故使用兩個選通感測。
在針對選定字元線WLn執行該等狀態A位準子讀取之各子讀取之後,執行在狀態B位準下的一第二組子讀取。再次將相鄰字元線升高至VREAD 以作為一傳遞閘極運作,各其他未選定字元線亦如此。將該第一狀態B讀取參考電壓施加至字元線WLn。該第一讀取參考電壓不補償浮動閘極耦合。據此,使DL0及DL1設定至狀態E值且使DL2設定至0以指示其正儲存WLn+1資料之位元更新其資料閂。對於該些位元線,將DL0及DL1設定至用於狀態A之值(例如10)並將DL2設定至1以指示其現在正儲存用於WLn之資料。在剩餘狀態B讀取位準Vrb1、Vrb2及Vrb3重複此程序。
在狀態C位準執行一最後組子讀取。將VREAD 施加至相鄰字元線WLn+1。依序施加狀態B讀取參考電壓Vrc、Vrc1、 Vrc2及Vrc3並使用該等感測結果來覆寫用於適當位元線之該等資料閂值,如已經說明的。
關於圖14至17所述之方法係關於全序列程式化來呈現,其中儲存一邏輯頁之二位元來儲存圖6所示之各記憶體單元。依據圖7所示之一上及下頁技術所程式化之資料還可在一類似感測序列及資料閂組態來加以讀取。
可讀取相鄰字元線WLn+1並將用於各位元線之資料儲存於暫存器DL0及DL1內(假定2位元裝置)。若為選定字元線讀取下頁,則只需在狀態A(例如Vra)與狀態C(例如Vrc)參考位準下進行讀取。圖14A至14B之步驟408至420可在選定字元線處執行,隨後執行步驟440至454。由於該讀取操作僅決定一位元資料用於該選定字元線之各單元,故需要一單一資料閂來儲存來自WLn之資料。例如,可將下頁資料儲存於DL0內。步驟408至420將被修改以回應在基於來自WLn+1之資料的用於該位元線之適當感測操作期間的一傳導單元將DL0設定至邏輯1。當如先前所述儲存WLn資料時,將DL2設定至邏輯1。步驟440至454將被修改以回應在基於來自WLn+1之資料的用於該位元線之適當感測操作期間的一傳導單元將DL0設定至邏輯0。對於在狀態A及狀態C位準子讀取期間具有一不傳導單元之位元線,將DL0設定至邏輯並將DL2設定至邏輯1。
對於上頁讀取,只需在狀態B參考位準(例如Vrb)下進行讀取。需要一單一閂來儲存上頁資料。例如,可將資料儲存於DL0或DL1內。可在讀取WLn+1之後執行圖14A至14B 之步驟424至438用於選定字元線,從而將資料儲存於閂DL0及DL1內,並將DL2設定至0。若一記憶體單元在狀態B位準下的適當子讀取期間傳導,則可將DL1設定至邏輯1並將DL2設定至邏輯1。若該記憶體單元在該等狀態B子讀取之任一者期間不傳導,則將DL0設定至0用於該位元線並將DL1設定至1。
可類似地併入該等補償及資料閂指定以讀取依據圖8A至8C所述之技術所程式化之資料。當讀取依據圖8A至8C之程序所程式化之資料時,在程式化待決記憶體單元之上頁時應校正由於程式化相鄰單元之下頁所引起的來自浮動閘極耦合的任一擾動。因此,當試圖補償來自相鄰單元之浮動閘極耦合時,該程序之一具體實施例僅需考量由於程式化相鄰單元之上頁所引起之耦合效應。一程序因此可讀取用於相鄰字元線的上頁資料。若不程式化相鄰字元線之上頁,則可讀取考量頁而不補償浮動閘極耦合。若程序化相鄰字元線之上頁,則將使用一些浮動閘極耦合補償來讀取考量頁。在一些具體實施例中,針對相鄰字元線所執行之讀取操作導致決定在相鄰字元線上的電荷位準,其可能精確或可能不精確地反映其上所儲存的資料。而且,應注意欲讀取的選定字元線(即WLn)可能自身僅具有下頁資料。在未曾程式化整個區塊時此情況可能會發生。在此情形下,始終保證在WLn+1上的該等單元仍然抹除,因此沒有任何耦合效應仍困擾WLn單元。此意味著,不需要任何補償,使得一上頁仍需程式化之字元線之下頁讀取可照常進 行而不需要任何補償技術。
在一具體實施例中,一實施圖8A至8C之程式化程序之記憶體陣列將保留一組記憶體單元來儲存一或多個旗標。例如,可使用一行記憶體單元來儲存旗標,其指示各別列記憶體單元之下頁是否已經程式化,並可使用另一行記憶體單元來儲存旗標,其指示用於各別列記憶體單元之上頁是否已經程式化。在一些具體實施例中,可使用冗餘單元來儲存該旗標之副本。藉由檢查適當旗標,可決定用於相鄰字元線之上頁是否已經程式化。關於此類旗標及程式化程式之更多細節可見諸於Shibata等人的美國專利專利案第6,657,891號,"用於儲存多值資料之半導體記憶體裝置",其全部內容係以引用形式併入本文。
圖18說明一用於讀取一相鄰字元線(例如汲極側相鄰WLn+1)之上頁資料之程序之一具體實施例。在步驟600,將讀取參考電壓Vrc施加至與讀取頁相關聯之字元線。在步驟602,感測該等位元線。在步驟604,將步驟602之該等結果儲存於適當閂內。在步驟606,系統檢查指示相關聯於讀取頁之上頁程式化的旗標。在一具體實施例中,在不設定該旗標時,儲存該旗標的記憶體單元將會儲存狀態E資料,且在設定該旗標時儲存狀態C資料。因此,當在步驟602感測特定記憶體單元時,若該記憶體單元傳導(接通),則該記憶體單元不儲存處於狀態C的資料,且不設定該旗標。若該記憶體單元不傳導,則在步驟606假定該記憶體指示上頁已經程式化。可使用其他用於儲存一旗標之 構件,例如藉由在一位元組資料內儲存該旗標。
若未曾設定該旗標(步驟608),則圖18之程序中止,總結出上頁未曾程式化。可在WLn執行一不使用耦合補償的標準讀取程序。若此WLn讀取下頁資料,則在狀態B位準(例如Vrb)下進行感測足以決定下頁資料。若讀取上頁資料,則在狀態A(例如Vra)、狀態B(例如Vrb)及狀態C位準(例如Vrc)下執行感測。
若已經設定該旗標(步驟608),則假定已經程式化上頁且在步驟612將電壓Vrb施加相關聯於讀取頁之字元線。在步驟614,如上述感測該等位元線。在步驟616,將步驟614之該等結果儲存於適當閂內。在步驟618,將電壓Vra施加至相關聯於讀取頁之字元線。在步驟620,感測該等位元線。在步驟622,將步驟620之該等結果儲存於適當閂內。在步驟624,處理器212基於三個感測步驟602、612及618之該等結果來決定正在讀取該等記憶體單元之各記憶體單元所儲存之資料值。在步驟626,將在步驟624決定的該等資料值儲存於適當資料閂內。在步驟624,處理器392使用取決於所選特定狀態編碼之熟知簡單邏輯技術來決定上頁及下頁資料值。例如,對於圖8A至8C所述之編碼,下頁資料係Vrb*(當在Vrb下進行讀取時所儲存的值補數),而上頁資料係Vra*OR (Vrb AND Vrc*)。在一替代性具體實施例中使用已經說明的類似技術以在各個別感測操作之後儲存資料。
在一具體實施例中,圖18之程序包括施加VREAD 至汲極側 相鄰字元線。因此,對於圖18之程度,VREAD X=VREAD 。在圖22之程序之另一具體實施例中,VREAD X=VREAD LA(E)。
只需在讀取依據圖8A至8C之技術所程式化之單元時補償由於程式化WLn+1之上頁所引起之浮動閘極耦合。在一具體實施例中,可將來自WLn+1之完全資料儲存於該等閂內(例如儲存於DL0及DL2內的二位元)。若WLn+1的一單元處於狀態E或狀態B,則在讀取WLn處一相鄰單元時不使用任何補償。若該單元處於狀態A或狀態C,則可施加一補償。
因為只需提供一補償或不提供一補償,故在一具體實施例中儲存一單一位元資料用於WLn+1。圖19提供一流程圖,其解釋用以執行決定是否要使用一偏移用於要求一閂儲存WLn+1資料之一特定位元線的步驟。第一步驟係在字元線上使用Vra來執行一讀取程序。第二步驟係使用Vrb執行一讀取。當在Vra下進行讀取時,在記憶體單元處於狀態E時一閂儲存一1而在記憶體單元處於狀態A、B或C時儲存一0。當在Vrb下進行讀取時,該閂將會儲存一1用於狀態E及A,並儲存一0用於狀態B及C。圖19之第三步驟包括在來自第二步驟之翻轉結果與來自步驟1之結果上執行一XOR運算。在第四步驟,在字元線上使用Vrc執行一讀取。一閂儲存一1用於狀態E、A及B,並儲存一0用於狀態C。在第五步驟中,藉由一邏輯AND運算來操作步驟4及步驟3之該等結果。應注意,步驟1、2及4可作為圖18之部分來加以執行。圖19之步驟3及5可藉由專用硬體或藉由處理 器212來加以執行。在不需要任何補償時將步驟5之結果儲存於一儲存1之閂內且在需要補償時儲存於一儲存0之閂內。因而,對於該等具有在WLn+1上相鄰記憶體單元處於A或C狀態之在WLn上讀取的單元,將需要一補償。此方案僅要求一閂來決定是否要校正WLn。
在讀取並儲存來自WLn+1之資訊之後,讀取選定字元線WLn。若讀取頁係下頁,則執行圖20。若正讀取上頁,則執行圖21。圖20及21關於一僅儲存一位元資料以指示是否應基於WLn+1在WLn使用一補償之範例。其他具體實施例可儲存完全WLn+1資料。在圖20及21中,使用DL0來指示在WLn的對應單元處於狀態E/B (DL=0)或狀態A/C (DL0=1)。在DL0=1時使用一補償且在DL0=0時不使用任何補償。
可藉由在狀態B參考位準下進行讀取來決定使用圖8A至8C所示之資料編碼方案所儲存之下頁資料。在步驟650執行一第一子讀取而不施加任何補償。具有一傳導記憶體單元之位元線之該等處理器檢查以決定DL0是否正儲存邏輯0。此指示在WLn+1處的相鄰單元處於狀態E或狀態B,因而在讀取WLn DL1時不需要任何補償。若DL0係設定至0,則該處理器檢查DL1以查看其是否係設定至0,指示DL0正儲存WLn+1資料。若DL0及DL1二者係設定至1,則該處理器將DL0設定至邏輯1。該處理器還將DL1設定至邏輯1以指示DL0正儲存用於WLn之資料。
在步驟654,執行另一WLn狀態B位準子讀取,同時施加 一浮動閘極耦合補償。若在補償子讀取期間一位元線之記憶體單元傳導,且正在DL0內儲存一邏輯1且在DL1內儲存邏輯0,則在步驟656該處理器將DL0設定至0並將DL1設定至邏輯2。此指示該等閂現在正儲存用於WLn的邏輯0下頁資料。
在步驟658,決定任一位元線是否正在DL1內儲存邏輯0。此指示對應記憶體單元在各子讀取時不傳導。對於該些位元線,DL0保留在邏輯0並將DL1設定至1以指示該等閂正儲存用於WLn的邏輯0下頁資料。
若讀取頁係上頁,則執行圖21之方法。需要在狀態A、狀態B及狀態C參考位準下執行讀取以決定用於字元線之上頁資料。用於各位元線之DL0將儲存用於上頁之資料,但DL1可能儲存上頁資料而一第三閂DL2用以儲存該旗標。在步驟700,針對WLn執行在狀態A位準下的一無補償子讀取。若一位元線之記憶體單元傳導,DL0係目前設定至邏輯0且DL1係目前設定至邏輯0,則在步驟702,處理器將DL0設定至邏輯1並將DL1設定至邏輯1。在步驟704,在WLn執行一補償子讀取。若一位元線之記憶體單元傳導,DL0係目前設定至邏輯1且DL1係目前設定至邏輯0,則在步驟706,處理器將DL0設定至邏輯1並將DL1設定至邏輯1。
在步驟708,針對WLn執行在狀態B位準下的一無補償子讀取。若一位元線之記憶體單元傳導,DL0係目前設定至邏輯0且DL1係目前設定至邏輯0,則在步驟710,處理器 將DL0設定至邏輯0並將DL1設定至邏輯1。在步驟712,在WLn執行一補償子讀取。若一位元線之記憶體單元傳導,DL0係目前設定至邏輯1且DL1係目前設定至邏輯0,則在步驟714,處理器將DL0設定至邏輯0並將DL1設定至邏輯1。
在步驟716,針對WLn執行在狀態B位準下的一無補償子讀取。若一位元線之記憶體單元傳導,DL0係目前設定至邏輯0且DL1係目前設定至邏輯0,則在步驟718,處理器將DL0設定至邏輯1並將DL1設定至邏輯1。在步驟720,針對WLn執行在狀態B位準下的一補償子讀取。若一位元線之記憶體單元傳導,DL0係目前設定至邏輯1且DL1係目前設定至邏輯0,則在步驟722,處理器將DL0設定至邏輯1並將DL1設定至邏輯1。
對於在各子讀取期間具有一非傳導記憶體單元之位元線(在DL1內仍儲存邏輯0),該記憶體單元處於狀態C。因而,在步驟724,將DL0設定至邏輯0並將DL1設定至邏輯1。
圖22係說明一用於在系統不需要耦合來自一相鄰字元線之浮動閘極至浮動閘極補償時讀取考量字元線之資料之程序之一具體實施例的一流程圖。圖22可回應相鄰字元線之上頁未曾程式化的一決定(圖18之步驟610)來加以執行。在步驟750,決定該讀取是否用於相關聯於考量字元線之上頁或下頁。若該讀取係用於下頁,則在步驟754,將電壓Vrb施加至相關聯於讀取頁之字元線。在步驟756,感測該 等位元線。在步驟758,將感測步驟756之該等結果儲存於適當閂內。在步驟760,檢查旗標以決定該頁是否包含上頁資料。若不存在任何旗標,則任一當前資料將處於中間狀態B且Vrb係要使用的不正確比較電壓。該程序在步驟762繼續。在步驟762,將Vra施加至字元線並在步驟764重新感測該等位元線。在步驟766,儲存該結果。在步驟768(在步驟766或假如設定旗標步驟760之後),處理器212決定要儲存的一資料值。在一具體實施例中,當讀取下頁時,若記憶體單元回應將Vrb(或Vra)施加至字元線而接通,則下頁資料係"1"。否則,下頁資料係"0"。
若決定頁位元址對應於下頁(步驟750),則在步驟752執行一上頁讀取程序。在一具體實施例中,步驟752之上頁讀取程序包括圖18所述之相同方法。圖18包括讀取旗標及所有三個狀態,由於可能出於讀取或另外原因而定址一未寫入上頁。
在一具體實施例中,圖22之程序包括施加VREAD 至汲極側相鄰字元線。因此,對於圖22之程序,VREAD X=VREAD 。在圖22之程序之另一具體實施例中,VREAD X=VREAD LA(E)。
前述詳細說明目的在於例示及說明。其並不希望包攬無遺、或將本發明限於所揭示的精確形式。在以上教導的啟發下,可有許多修改及變更。選擇所述具體實施例係為了能最佳解釋本發明之原理及其實際應用,因而使習知此項技術者能夠採用各種具體實施例及各種適合所構思特定用途的修改來最佳地利用本發明。希望由隨附申請專利範圍 來界定本發明之範疇。
10‧‧‧電晶體
10CG‧‧‧控制閘極
10FG‧‧‧浮動閘極
12‧‧‧第一選擇閘極/電晶體
12CG‧‧‧控制閘極
12FG‧‧‧浮動閘極
14‧‧‧電晶體
14CG‧‧‧控制閘極
14FG‧‧‧浮動閘極
16‧‧‧電晶體
16CG‧‧‧控制閘極
16FG‧‧‧浮動閘極
20CG‧‧‧控制閘極
22‧‧‧第二選擇閘極
22CG‧‧‧控制閘極
26‧‧‧位元線端子/汲極端子
27‧‧‧位元線
28‧‧‧源極線端子
29‧‧‧源極線
30‧‧‧區塊
50‧‧‧NAND串
100‧‧‧二維記憶體單元陣列
110‧‧‧記憶體裝置
112‧‧‧記憶體晶粒
120‧‧‧控制電路
122‧‧‧狀態機
124‧‧‧晶片上位址解碼器
126‧‧‧功率控制模組
130A‧‧‧讀取/寫入電路
130B‧‧‧讀取/寫入電路
132‧‧‧線
134‧‧‧線
140A‧‧‧列解碼器
140B‧‧‧列解碼器
142A‧‧‧行解碼器
142B‧‧‧行解碼器
144‧‧‧控制器
200‧‧‧感測區塊
202‧‧‧位元線閂
204‧‧‧感測電路
206‧‧‧資料匯流排
208‧‧‧輸入線
210‧‧‧感測模組
212‧‧‧處理器
214‧‧‧資料閂
216‧‧‧I/O介面
220‧‧‧共用部分
302‧‧‧相鄰浮動閘極
304‧‧‧相鄰浮動閘極
306‧‧‧NAND通道/基板
308‧‧‧源極/汲極區
310‧‧‧源極/汲極區
312‧‧‧源極/汲極區
314‧‧‧控制閘極
316‧‧‧汲極側相鄰控制閘極
320‧‧‧分佈
322‧‧‧分佈
324‧‧‧分佈
326‧‧‧分佈
328‧‧‧分佈
330‧‧‧分佈
圖1係一NAND串之俯視圖。
圖2係圖1之NAND串之一等效電路圖。
圖3係一NAND快閃記憶體單元陣列之一方塊圖。
圖4係一非揮發記憶體系統之一方塊圖。
圖5係一感測區塊之一具體實施例之一方塊圖。
圖6描述一組範例性臨限電壓分佈與一全序列程式化程序。
圖7描述一組範例性臨限電壓分佈與一上頁/下頁程式化程序。
圖8A至8C描述一組範例性臨限電壓與一兩遍程式化程序。
圖9係解釋在讀取/驗證操作期間特定信號行為的一時序圖。
圖10係說明在兩個相鄰記憶體單元之間電容性耦合的一方塊圖。
圖11係說明浮動閘極耦合效應的一組範例性臨限電壓分佈。
圖12係說明可依據一具體實施例使用之一浮動閘極耦合耦合技術的一組範例性臨限電壓分佈。
圖13係說明可依據一具體實施例使用的一浮動閘極耦合耦合技術之一流程圖。
圖14A至14B描述在一具體實施例中一種用於讀取非揮 發儲存器,同時補償浮動閘極耦合之方法之一流程圖。
圖15A至15C描述在一具體實施例中說明在一讀取操作期間一資料閂指定的一表格。
圖16係說明在一具體實施例中用於執行一讀取操作之各種電壓信號之一時序圖。
圖17係說明在一具體實施例中用於執行一讀取操作之各種電壓信號之一時序圖。
圖18係說明依據一具體實施例之一讀取一相鄰字元線之方法之一流程圖。
圖19係說明用於提供一關於是否在基於相鄰字元線資料讀取一特定位元線時應使用一補償之指示之一技術的一表格。
圖20係在一具體實施例中一用於從一選定字元線讀取下頁資料,包括浮動閘極耦合補償之一流程圖。
圖21係在一具體實施例中用於從一選定字元線讀取下頁資料,包括浮動閘極耦合補償之一流程圖。
圖22係依據一具體實施例用於讀取一選定字元線而不提供補償之一流程圖。
(無元件符號說明)

Claims (20)

  1. 一種非揮發記憶體系統,其包含:一第一非揮發儲存元件;一第二非揮發儲存元件,其相鄰該第一非揮發儲存元件;一位元線,其係與該第一非揮發儲存元件及該第二非揮發儲存元件通信;一組資料閂,其係相關聯於該位元線;管理電路,其係與該第一非揮發儲存元件、該第二非揮發儲存元件、該位元線及該組資料閂通信,該管理電路回應一要求讀取該第一非揮發儲存元件之要求,將來自該第二非揮發儲存元件之資料與一第一指示儲存於該組資料閂內,該管理電路針對一特定狀態執行複數個感測操作以讀取該第一非揮發儲存元件,若在對應於該組資料閂內目前所儲存之該資料的該等感測操作之一特定者期間該第一非揮發儲存元件係傳導且若該第一指示存在於該組資料閂內,則該管理電路使用用於該特定狀態之預定資料來替換在該組資料閂內的該資料,若來自該第二非揮發儲存元件之該資料被替換,則該管理電路使用該預定資料係來自該第一非揮發儲存元件的一第二指示來替換該第一指示。
  2. 如請求項1之非揮發記憶體系統,其中該管理電路藉由以下針對該特定狀態來執行該複數個感測操作:藉由施加一第一讀取參考電壓至該第一非揮發儲存元 件同時施加一第一傳遞電壓至該第二非揮發儲存元件來執行一第一感測操作,該第一傳遞電壓對應於該第二非揮發儲存元件可能儲存的一第一組資料;以及藉由施加該第一讀取參考電壓至該第一非揮發儲存元件同時施加一第二傳遞電壓至該第二非揮發儲存元件來執行一第二感測操作,該第二傳遞電壓對應於該第二非揮發儲存元件可能儲存的一第二組資料。
  3. 如請求項2之非揮發記憶體系統,其中:若在程式化該第一非揮發儲存元件之後該第二非揮發儲存元件係程式化至一第一狀態,則該第一感測操作補償該第一非揮發儲存元件之一臨限電壓表觀增加;以及若在程式化該第一非揮發儲存元件之後該第二非揮發儲存元件係程式化至一第二狀態,則該第二感測操作補償該第一非揮發儲存元件之一臨限電壓表觀增加。
  4. 如請求項1之非揮發記憶體系統,其中:該第一及第二非揮發儲存元件係能夠處於八個資料狀態之一的多位準儲存元件;可能儲存於該組資料閂內的該不同資料包括對應於該八個資料狀態的八組個別資料;該管理電路藉由執行對應於該八個資料狀態的八個感測操作來執行該複數個感測操作,各感測操作在基於該第二非揮發儲存元件之一潛在資料狀態來感測該第一非揮發儲存元件時提供一不同數量的補償。
  5. 如請求項4之非揮發記憶體系統,其中該組資料閂包含 四個資料閂;來自該第二非揮發儲存元件之該資料係儲存於三個資料閂內且該指示係儲存於一單一資料閂內;該管理電路藉由使用該預定資料來覆寫該三個資料閂來替換該資料;該管理電路藉由覆寫儲存於該單一資料閂內的該第一指示來使用該第二指示替換該第一指示。
  6. 如請求項1之非揮發記憶體系統,其中該管理電路藉由以下針對該特定狀態執行該複數個感測操作:藉由施加一第一讀取參考電壓至該第一非揮發儲存元件來執行一第一感測操作,該第一讀取參考電壓對應於該第二非揮發儲存元件可能儲存的一第一組資料;以及藉由施加一第二讀取參考電壓至該第一非揮發儲存元件來執行一第二感測操作,該第二讀取參考電壓對應於該第二非揮發儲存元件可能儲存的一第二組資料。
  7. 如請求項1之非揮發記憶體系統,其中:該管理電路針對一不同狀態執行複數個感測操作以讀取該第一非揮發儲存元件,用於該不同狀態的各感測操作對應於可能儲存於用於該第二非揮發儲存元件之該組資料閂內的該不同資料;若在針對該特定狀態之該等感測操作之該特定者期間該第一非揮發儲存元件不傳導,則在對應於目前儲存於用於該第二非揮發儲存元件之該組資料閂內之該資料的用於該不同狀態之該等感測操作之一特定者期間該第一 非揮發儲存元件係傳導時,該管理電路使用不同預定資料來替換來自該第二非揮發儲存元件之該資料。
  8. 如請求項1之非揮發記憶體系統,其中該管理電路:針對一不同狀態來執行複數個感測操作以讀取該第一非揮發儲存元件,用於該不同狀態的各感測操作係相關聯於可能儲存於用於該第二非揮發儲存元件之該組資料閂內的該不同資料;決定在用於該不同狀態之該複數個感測操作之一第一感測操作期間該第一非揮發儲存元件是否傳導;決定該組資料閂是否正儲存該第二指示;回應決定該第一非揮發儲存元件是否傳導且該組資料閂是否正儲存該第二指示,在該組資料閂內維持來自該第二非揮發儲存元件的該資料。
  9. 如請求項1之非揮發記憶體系統,其中:當存在該資料係來自該第二非揮發儲存元件之該第一指示時,該第一非揮發儲存元件在該等感測操作之一第一感測操作期間傳導,該第一感測操作不對應於在該組資料閂內目前所儲存的該資料;以及在該第一感測操作之後,該管理電路在該組資料閂內維持來自該該第二非揮發儲存元件之該資料。
  10. 如請求項1之非揮發記憶體系統,其中:該第一非揮發儲存元件係連接至一第一字元線;該第二非揮發儲存元件係連接至一第二字元線;以及該資料係來自該第二非揮發儲存元件的該第一指示係 該資料係來自該第二字元線的一指示。
  11. 如請求項1之非揮發記憶體系統,其中:該第一及第二非揮發儲存元件係第一及第二NAND快閃記憶體單元。
  12. 一種讀取非揮發儲存器之方法,其包含:回應一要求讀取一第一非揮發儲存元件之請求來讀取一第二非揮發儲存元件;在一組資料閂內儲存讀取來自該第二非揮發儲存元件的資料;儲存在該組資料閂內的該資料係來自該第二非揮發儲存元件的一第一指示;針對一特定狀態執行複數個感測操作以讀取該第一非揮發儲存元件,各感測操作對應於可能儲存於用於該第二非揮發儲存元件之該組資料閂內的不同資料;若在對應於來自該第二非揮發儲存元件之儲存於該組資料閂內之該資料的該等感測操作之一特定者期間該第一非揮發儲存元件係傳導且若在該組資料閂內存在該資料係來自該第二非揮發儲存元件的該指示,則使用用於該特定狀態之預定資料來替換在該組資料閂內來自該第二非揮發儲存元件的該資料;以及若替換來自該第二非揮發儲存元件的該資料,則使用在該組資料閂內的該預定資料係來自該第一非揮發儲存元件的一第二指示來替換該第一指示。
  13. 如請求項12之方法,其中針對該特定狀態執行該複數個 感測操作,其包含:藉由施加一第一讀取參考電壓至該第一非揮發儲存元件同時施加一第一傳遞電壓至該第二非揮發儲存元件來執行一第一感測操作,該第一傳遞電壓對應於可能由該第二非揮發儲存元件儲存的一第一組資料;以及藉由施加該第一讀取參考電壓至該第一非揮發儲存元件同時施加一第二傳遞電壓至該第二非揮發儲存元件來執行一第二感測操作,該第二傳遞電壓對應於該第二非揮發儲存元件可能儲存的一第二組資料。
  14. 如請求項13之方法,其中:若在程式化該第一非揮發儲存元件之後該第二非揮發儲存元件被程式化至一第一狀態,則該第一感測操作補償該第一非揮發儲存元件之一臨限電壓表觀增加;以及若在程式化該第一非揮發儲存元件之後該第二非揮發儲存元件被程式化至一第二狀態,則該第二感測操作補償該第一非揮發儲存元件之一臨限電壓表觀增加。
  15. 如請求項12之方法,其中:該第一及第二非揮發儲存元件係能夠處於八個資料狀態之一的多位準儲存元件;可能儲存於該組資料閂內的該不同資料包括對應於該八個資料狀態的八組個別資料;該執行複數個感測操作包含執行對應於該八個資料狀態的八個感測操作,各感測操作在基於該第二非揮發儲存元件之一潛在資料狀態來感測該第一非揮發儲存元件 時提供一不同數量的補償。
  16. 如請求項15之方法,其中該組資料閂包含四個資料閂;來自該第二非揮發儲存元件之該資料係儲存於三個資料閂內並該指示係儲存於一單一資料閂內;該替換該資料使用該預定資料來覆寫該三個資料閂;該使用一第二指示來替換該第一指示覆寫儲存於該單一資料閂內的該第一指示。
  17. 如請求項12之方法,其中針對該特定狀態執行該複數個感測操作包含:藉由施加一第一讀取參考電壓至該第一非揮發儲存元件來執行一第一感測操作,該第一讀取參考電壓對應於該第二非揮發儲存元件可能儲存的一第一組資料;以及藉由施加一第二讀取參考電壓至該第一非揮發儲存元件來執行一第二感測操作,該第二讀取參考電壓對應於該第二非揮發儲存元件可能儲存的一第二組資料。
  18. 如請求項12之方法,其進一步包含:針對一不同狀態執行複數個感測操作以讀取該第一非揮發儲存元件,用於該不同狀態的各感測操作對應於可儲存於用於該第二非揮發儲存元件之該組資料閂內的該不同資料;若在用於該特定狀態之該等感測操作之該特定者期間該第一非揮發儲存元件係不傳導,則在對應於目前儲存於用於該第二非揮發儲存元件之該組資料閂內之該資料的用於該不同狀態之該等感測操作之一特定者期間該第 一非揮發儲存元件係傳導時,使用不同預定資料來替換來自該第二非揮發儲存元件之該資料。
  19. 如請求項12之方法,其進一步包含:針對一不同狀態執行複數個感測操作以讀取該第一非揮發儲存元件,用於該不同狀態的各感測操作係相關聯於可儲存於用於該第二非揮發儲存元件之該組資料閂內的該不同資料;決定在用於該不同狀態之該複數個感測操作之一第一感測操作期間該第一非揮發儲存元件是否傳導;決定該組資料閂是否正儲存該第二指示;回應決定該第一非揮發儲存元件是否傳導且該組資料閂是否正儲存該第二指示,在該組資料閂內維持來自該第二非揮發儲存元件的該資料。
  20. 如請求項12之方法,其中:當存在該資料係來自該第二非揮發儲存元件之該第一指示時,該第一非揮發儲存元件在該等感測操作之一第一期間係傳導,該第一感測操作不對應於在該組資料閂內目前所儲存的該資料;以及該方法進一步包含在該第一感測操作之後,在該組資料閂維持來自該該第二非揮發儲存元件之該資料。
TW96150645A 2006-12-28 2007-12-27 非揮發記憶體系統及讀取非揮發儲存器之方法 TWI391934B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/617,550 US7616506B2 (en) 2006-12-28 2006-12-28 Systems for complete word line look ahead with efficient data latch assignment in non-volatile memory read operations
US11/617,544 US7616505B2 (en) 2006-12-28 2006-12-28 Complete word line look ahead with efficient data latch assignment in non-volatile memory read operations

Publications (2)

Publication Number Publication Date
TW200845011A TW200845011A (en) 2008-11-16
TWI391934B true TWI391934B (zh) 2013-04-01

Family

ID=39472706

Family Applications (1)

Application Number Title Priority Date Filing Date
TW96150645A TWI391934B (zh) 2006-12-28 2007-12-27 非揮發記憶體系統及讀取非揮發儲存器之方法

Country Status (2)

Country Link
TW (1) TWI391934B (zh)
WO (1) WO2008083132A2 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7894269B2 (en) 2006-07-20 2011-02-22 Sandisk Corporation Nonvolatile memory and method for compensating during programming for perturbing charges of neighboring cells
US7885119B2 (en) 2006-07-20 2011-02-08 Sandisk Corporation Compensating for coupling during programming
US7660166B2 (en) 2007-01-31 2010-02-09 Sandisk Il Ltd. Method of improving programming precision in flash memory
US7652929B2 (en) 2007-09-17 2010-01-26 Sandisk Corporation Non-volatile memory and method for biasing adjacent word line for verify during programming
US7813181B2 (en) 2008-12-31 2010-10-12 Sandisk Corporation Non-volatile memory and method for sensing with pipelined corrections for neighboring perturbations
US8472246B2 (en) * 2011-03-21 2013-06-25 Skymedi Corporation Method of programming a multi-bit per cell non-volatile memory
US9336891B2 (en) * 2014-07-02 2016-05-10 Sandisk Technologies Inc. Look ahead read method for non-volatile memory

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040057287A1 (en) * 2002-09-24 2004-03-25 Sandisk Corporation Non-volatile memory and method with reduced source line bias errors
US6771536B2 (en) * 2002-02-27 2004-08-03 Sandisk Corporation Operating techniques for reducing program and read disturbs of a non-volatile memory
US6870768B2 (en) * 2002-09-06 2005-03-22 Sandisk Corporation Techniques for reducing effects of coupling between storage elements of adjacent rows of memory cells
US20050162913A1 (en) * 2004-01-26 2005-07-28 Jian Chen Method of reading NAND memory to compensate for coupling between storage elements
US20060023502A1 (en) * 2002-09-24 2006-02-02 Raul-Adrian Cernea Non-volatile memory and method with reduced neighboring field errors
US20060050562A1 (en) * 2002-09-24 2006-03-09 Raul-Adrian Cernea Non-volatile memory and method with improved sensing
US20060158935A1 (en) * 2002-09-24 2006-07-20 Chan Siu L Method for compensated sensing in non-volatile memory
US20060221696A1 (en) * 2005-04-01 2006-10-05 Yan Li Method for Non-Volatile Memory with Background Data Latch Caching During Read Operations
US20060221714A1 (en) * 2005-04-05 2006-10-05 Yan Li Read operation for non-volatile storage that includes compensation for coupling

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6771536B2 (en) * 2002-02-27 2004-08-03 Sandisk Corporation Operating techniques for reducing program and read disturbs of a non-volatile memory
US6870768B2 (en) * 2002-09-06 2005-03-22 Sandisk Corporation Techniques for reducing effects of coupling between storage elements of adjacent rows of memory cells
US20040057287A1 (en) * 2002-09-24 2004-03-25 Sandisk Corporation Non-volatile memory and method with reduced source line bias errors
US20040109357A1 (en) * 2002-09-24 2004-06-10 Raul-Adrian Cernea Non-volatile memory and method with improved sensing
US20060023502A1 (en) * 2002-09-24 2006-02-02 Raul-Adrian Cernea Non-volatile memory and method with reduced neighboring field errors
US20060050562A1 (en) * 2002-09-24 2006-03-09 Raul-Adrian Cernea Non-volatile memory and method with improved sensing
US20060158935A1 (en) * 2002-09-24 2006-07-20 Chan Siu L Method for compensated sensing in non-volatile memory
US20050162913A1 (en) * 2004-01-26 2005-07-28 Jian Chen Method of reading NAND memory to compensate for coupling between storage elements
US20060221696A1 (en) * 2005-04-01 2006-10-05 Yan Li Method for Non-Volatile Memory with Background Data Latch Caching During Read Operations
US20060221714A1 (en) * 2005-04-05 2006-10-05 Yan Li Read operation for non-volatile storage that includes compensation for coupling

Also Published As

Publication number Publication date
WO2008083132A2 (en) 2008-07-10
TW200845011A (en) 2008-11-16
WO2008083132A3 (en) 2008-10-02

Similar Documents

Publication Publication Date Title
US7616505B2 (en) Complete word line look ahead with efficient data latch assignment in non-volatile memory read operations
US7499319B2 (en) Read operation for non-volatile storage with compensation for coupling
US7436733B2 (en) System for performing read operation on non-volatile storage with compensation for coupling
US7616506B2 (en) Systems for complete word line look ahead with efficient data latch assignment in non-volatile memory read operations
EP2100307B1 (en) Margined neighbor reading for non-volatile memory read operations including coupling compensation
US7602652B2 (en) Systems for programming differently sized margins and sensing with compensations at select states for improved read operations in non-volatile memory
EP1991989B1 (en) Read operation for non-volatile storage with compensation for floating gate coupling
US7606084B2 (en) Programming differently sized margins and sensing with compensations at select states for improved read operations in non-volatile memory
US7310272B1 (en) System for performing data pattern sensitivity compensation using different voltage
US7440324B2 (en) Apparatus with alternating read mode
US7450421B2 (en) Data pattern sensitivity compensation using different voltage
US7518923B2 (en) Margined neighbor reading for non-volatile memory read operations including coupling compensation
US7606070B2 (en) Systems for margined neighbor reading for non-volatile memory read operations including coupling compensation
TWI391934B (zh) 非揮發記憶體系統及讀取非揮發儲存器之方法
US7495962B2 (en) Alternating read mode

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees