TWI382698B - 於無線通訊系統中用於資料傳輸傳送訊號之方法及裝置 - Google Patents
於無線通訊系統中用於資料傳輸傳送訊號之方法及裝置 Download PDFInfo
- Publication number
- TWI382698B TWI382698B TW96127678A TW96127678A TWI382698B TW I382698 B TWI382698 B TW I382698B TW 96127678 A TW96127678 A TW 96127678A TW 96127678 A TW96127678 A TW 96127678A TW I382698 B TWI382698 B TW I382698B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- carrier
- data transmission
- tones
- processor
- Prior art date
Links
Landscapes
- Mobile Radio Communication Systems (AREA)
Description
本揭示案大體而言係關於通訊,且更具體言之係關於用於在無線通訊系統中傳送訊號之技藝。
廣泛佈署無線通訊系統以提供各種通訊服務,諸如語音、視訊、封包資料、訊息傳遞、廣播等等。此等系統可為能夠藉由共用可用系統資源而支援多個使用者之多重存取系統。該等多重存取系統之實例包括分碼多重存取(Code Division Multiple Access,CDMA)系統、分時多重存取(Time Division Multiple Access,TDMA)系統、分頻多重存取(Frequency Division Multiple Access,FDMA)系統、正交FDMA(Orthogonal FDMA,OFDMA)系統及單載波FDMA(Single-Carrier FDMA,SC-FDMA)系統。
基地台可於任一給定時刻在前向鏈路上向一或多個終端機發射資料及/或在反向鏈路上自一或多個終端機接收資料。基地台可傳送訊號以指示哪些終端機經排程以進行資料傳輸且傳達與接收資料傳輸相關之資訊。需要盡可能有效地傳送訊號,因為此訊號表示附加項。此外,需要傳送訊號以使得終端機可可靠地接收訊號。
因此,在此項技術中存在對於在無線通訊系統中有效且可靠地傳送訊號之技藝之需要。
本發明描述用於在無線通訊系統中傳送訊號以進行資料
傳輸之技術。在一態樣中,發射器(例如,基地台)可基於區塊碼、迴旋碼、變換等等而處理用於資料傳輸之訊號。訊號可包含資料傳輸之所欲接收器(例如,存取終端機)之識別符及/或諸如資料傳輸率、資源分配等用於資料傳輸之其他資訊。可將用於資料傳輸之訊號映射至時槽中之載頻調之第一集合。可將用於資料傳輸之資料映射至時槽中之載頻調之第二集合。載頻調之第一及第二集合可在經分配以用於資料傳輸之載頻調中,該等載頻調可為可用之所有載頻調或載頻調之一子集。可在載頻調之第一集合上傳送整個訊號。或者,載頻調之第一集合可基於訊號之第一部分而自載頻調之多個集合中選擇或以偽隨機方式自所分配載頻調中選擇。接著可在載頻調之第一集合上傳送訊號之第二部分。可基於通道條件而選擇第一集合中載頻調之數目及/或訊號之傳輸功率。
在另一態樣中,接收器(例如,存取終端機)可獲得用於時槽中載頻調之第一集合的接收符號且可處理所接收符號以獲得偵測訊號。接收器可基於偵測訊號判定是否處理時槽中載頻調的第二集合以用於資料傳輸。若偵測訊號指示已傳送資料傳輸,則接收器可基於偵測訊號而判定載頻調之第二集合,且可進一步處理用於載頻調之第二集合的接收符號(例如,基於得自偵測訊號之資料傳輸率)以恢復所傳輸之資料。
下文更詳細地描述本揭示案之各種態樣及特徵。
本文描述之傳輸技藝可用於諸如CDMA、TDMA、FDMA、OFDMA及SC-FDMA系統之各種無線通訊系統。經常可交換地使用術語"系統"與"網路"。CDMA系統可實施諸如cdma2000、通用陸地無線電存取(Universal Terrestrial Radio Access,UTRA)等等之無線電技術。cdma2000包含IS-2000、IS-95及IS-856標準。UTRA包括寬頻CDMA(Wideband CDMA,W-CDMA)及低碼片速率(Low Chip Rate,LCR)。TDMA系統可實施諸如全球行動通訊系統(Global System for Mobile Communications,GSM)之無線電技術。OFDMA系統可實施諸如演進UTRA(Evolved UTRA,E-UTRA)、超行動寬頻(Ultra Mobile Broadband,UMB)、IEEE 802.11(Wi-Fi)、IEEE 802.16(WiMAX)、IEEE 802.20、Flash-OFDM®等等之無線電技術。此等各種無線電技術及標準在此項技術中已知。UTRA、E-UTRA及GSM描述於來自名叫"第三代合作夥伴計劃"(3rd Generation Partnership Project,3GPP)之組織的文件中。cdma2000描述於來自名叫"第三代合作夥伴計劃2"(3rd Generation Partnership Project 2,3GPP2)之組織的文件中。
為了清楚起見,以下關於實施IS-856之高速率封包資料(High Rate Packet Data,HRPD)系統來描述傳輸技藝之某些態樣。亦將HRPD稱作演進-資料最佳化(Evolution-Data Optimized,EV-DO)、資料最佳化(Data Optimized,DO)、高資料傳輸率(High Data Rate,HDR)等等。為了清楚起見,在下文大部分描述中使用HRPD術語。
圖1展示具有多個存取點110及多個存取終端機120之無線通訊系統100。存取點一般為與存取終端機通訊之固定台且亦可稱作基地台、節點B等等。每一存取點110提供對特定地理區域102之通訊覆蓋,且支援位於覆蓋區域內之存取終端機之通訊。存取點110可耦接至為此等存取點提供協調及控制之系統控制器130。系統控制器130可包括一或多個網路實體,諸如基地台控制器(Base Station Controller,BSC)、封包控制功能(Packet Control Function,PCF)、封包資料服務節點(PDSN)等等。
存取終端機120可遍及整個系統而分散,且每一存取終端機可為固定或行動的。亦可將存取終端機稱作終端機、行動台、使用者設備、用戶單元、台等等。存取終端機可為蜂巢式電話、個人數位助理(personal digital assistant,PDA)、無線器件、掌上型器件、無線數據機、膝上型電腦等等。在HRPD中,存取終端機可在任一給定時刻在前向鏈路上自一存取點接收資料傳輸,且可在反向鏈路上向一或多個存取點傳送資料傳輸。前向鏈路(或下行鏈路)係指自存取點至存取終端機之通訊鏈路,且反向鏈路(或上行鏈路)係指自存取終端機至存取點之通訊鏈路。
圖2展示可用於前向鏈路上之傳輸之時槽結構200。可將傳輸時刻表分割為時槽。每一時槽可具有預定持續時間。在一設計中,每一時槽具有1.667毫秒(ms)之持續時間且跨越2048個碼片,其中每一碼片對於1.2288兆碼片/秒(Mcps)之碼片速率而言具有813.8奈秒(ns)之持續時間。可將每一
時槽劃分為兩個相同之半時槽。每一半時槽可包括(i)由半時槽中央之前導片段及前導片段兩側的兩個媒體存取控制(Media Access Control,MAC)片段構成之附加項片段,及(ii)在附加項片段兩側之兩個訊務片段。亦可將訊務片段稱作訊務通道、資料片段、資料欄位等等。前導片段可具有96個碼片之持續時間,且可載運可用於初始擷取、頻率及相位恢復、定時恢復、通道估計、無線電組合等等之前導。每一MAC片段可具有64個碼片之持續時間,且可載運諸如反向功率控制(reverse power control,RPC)資訊、通道結構、頻率、傳輸功率、編碼及調變等等之訊號。每一訊務片段可具有400個碼片之持續時間,且可載運訊務資料(例如,用於特定存取終端機之單播資料、廣播資料等等)及/或訊號。
對於訊務片段可能需要使用正交分頻多工(OFDM)及/或單載波分頻多工(SC-FDM)。OFDM及SC-FDM將系統頻寬分割為多個正交副載波,亦將該等正交副載波稱作頻率槽(frequency bin)等等。可藉由資料來調變每一副載波。一般而言,對於OFDM,在頻域中傳送調變符號且對於SC-FDM,在時域中傳送調變符號。OFDM及SC-FDM具有某些所要的特徵,諸如輕易地對抗由頻率選擇性衰落引起之符號間干擾(intersymbol interference,ISI)之能力。OFDM亦可有效地支援可獨立地應用於每一副載波上之多輸入多輸出(multiple-input multiple-output,MIMO)及分域多重存取(Spatial Division Multiple Access,SDMA)。為了清楚起
見,下文描述使用OFDM來傳送訊務片段中之資料及訊號。
亦可能需要支援OFDM,同時保持與早先HRPD修訂版之回溯相容性。在HRPD中,無論何時均可藉由所有活動之終端機對前導及MAC片段進行解調變,然而僅可藉由正受到服務之終端機對訊務片段進行解調變。因此,可藉由保持前導及MAC片段且修改訊務片段而達成回溯相容性。
圖2展示使用HRPD時槽結構支援OFDM之設計。在此設計中,可在一時槽中傳送R個OFDM符號,或在每一訊務片段中傳送R/4個OFDM符號,其中R可為任何合適整數值。大體而言,可基於各種OFDM符號數字學而產生OFDM符號。每一OFDM符號數字學與諸如OFDM符號持續時間、副載波之數目、循環前置項長度等等之相關參數之特定值相關聯。表1根據一設計列出三個OFDM符號數字學且對於每一數字學給出參數值。
在表1所示之設計中,每一時槽可包括總共T=1440個載頻調。一載頻調可對應於一個符號週期中之一個副載波,且可用以傳送一個調變符號。亦可將載頻調稱作資源要素、
傳輸單元等等。可保留T個載頻調中之一些來用於前導,且其餘載頻調可用於資料及/或訊號。
存取點可在每一時槽中向一或多個存取終端機傳送資料。存取點亦可在每一時槽中傳送訊號。亦可將訊號稱作序文、排程資訊、控制資訊、附加項資訊等等。一般而言,訊號可包含用以支援前向及/或反向鏈路上之資料傳輸之任何資訊。訊號可用於任何數目之存取終端機且可包含任何類型之資訊。
在一設計中,訊號可包含指示哪一(哪些)存取終端機經排程以在給定時槽中用於前向鏈路上之資料傳輸的資訊。訊號亦可包含與經排程以接收在前向鏈路上傳送之資料傳輸之終端機相關的參數之資訊。舉例而言,訊號可包含與用於經排程之存取終端機之資料傳輸率相關的資訊。此存取終端機可估計關於存取點之前向鏈路通道品質,且可基於估計出之通道品質及/或其他因素而判定至存取終端機的資料傳輸之資料傳輸率。存取終端機可在資料傳輸率控制(data rate control,DRC)通道上向存取點傳送此資料傳輸率。存取點可使用由存取終端機傳送之資料傳輸率或可選擇另一資料傳輸率。存取點可傳送一可指示由存取點選擇之資料傳輸率與由存取終端機提供之資料傳輸率之間的差異(若存在)之速率調整。速率調整可允許存取點覆寫來自存取終端機之DRC反饋。速率調整亦可向存取終端機提供存取點所使用之實際資料傳輸率,以使得存取終端機可避免必須對於可用於資料傳輸之不同的可能之資料傳輸率而
進行解碼。
在一設計中,用於經排程之存取終端機之訊號可包括以下內容:
˙經排程之存取終端機之8位元MAC_ID,及
˙用於經排程之存取終端機之2位元速率調整。
˙可向與存取點通訊之存取終端機分配唯一MAC_ID。接著每一存取終端機可藉由其MAC_ID而加以識別。亦可基於其他類型之識別符來識別存取終端機。
在另一設計中,用於經排程之存取終端機之訊號可包括以下內容:˙經排程之存取終端機之8位元MAC_ID,˙用於經排程之存取終端機之2位元速率調整,˙2位元之分配大小指示符,及˙1位元之固著分配指示符。
可向經排程之存取終端機分配可變量之資源用於資料傳輸。分配大小指示符可傳達分配給存取終端機以用於資料傳輸之資源量。在一設計中,可以小塊為單位來授與資源,其中每一小塊包括預定數目之載頻調。舉例而言,可將一時槽分割為6個小塊,且每一小塊可包括240個載頻調。可向存取終端機分配1、2、4或6個小塊,其可由2位元之分配大小指示符來傳達。分配給存取終端機之特定小塊可基於訊號之位置而判定及/或以其他方式而傳達。可將固著分配指示符設定為1以指示當前資源分配正在進行,或將其設定為0以指示當前資源分配在當前時槽之後
終止。固著分配指示符之使用可避免在每一時槽中對於相同的繼續之資源分配傳送相同訊號之需要。
可以各種方式來傳送用於經排程之存取終端機之訊號。在一設計中,可在訊務片段期間在OFDM符號中傳送訊號。可在跨越系統頻寬而分布之載頻調上傳送訊號以達成頻率分集及/或在跨越多個符號週期而分布之載頻調上傳送訊號以達成時間分集。
圖3展示用於基於表1中之200碼片數字學1而傳送訊號之載頻調結構300之設計。在此設計中,可在可跨越整個系統頻寬且跨越一半時槽而分布之K個載頻調之集合上傳送用於存取終端機之訊號。一般而言,該集合可包括任何數目之載頻調,且K可為任何值。可基於訊號附加項與訊號可靠性之間的取捨而選擇載頻調之數目(K)。在一設計中,集合可包括K=32個載頻調,其對於表1中之200碼片數字學1可配置為每符號週期八個載頻調(如圖3所示),或對於100碼片數字學2配置為每符號週期四個載頻調,或對於400碼片數字學3配置為每符號週期16個載頻調。如圖3所示,載頻調可在不同OFDM符號週期中佔據不同副載波以增加頻率分集。一般而言,在時槽中較早傳送訊號可允許存取終端機較快接收到訊號且較早開始準備處理資料傳輸。因此可在第一OFDM符號、第一訊務片段、第一個半時槽等等中傳送訊號。
圖4A展示使用4×4小塊之訊號載頻調結構之設計。每一4×4小塊可由在兩個訊務片段中佔據相同的四個副載波之
兩個4×2小塊構成。在此設計中,可在位於兩個半時槽中之兩個4×4小塊中之32個載頻調上傳送用於存取終端機之訊號。
圖4B展示使用8×2小塊之訊號載頻調結構之設計。在此設計中,可在位於兩個半時槽中之兩個8×2小塊中之32個載頻調上傳送用於存取終端機之訊號。每一小塊可覆蓋八個副載波且可在一半時槽中跨越最先兩個符號週期。
圖4C展示使用16×1小塊之訊號載頻調結構之設計。在此設計中,可在位於兩個半時槽中之兩個16×1小塊中之32個載頻調上傳送用於存取終端機之訊號。每一小塊可覆蓋16個副載波且可在一半時槽中跨越第一個符號週期。
圖4D展示使用1×1小塊之訊號載頻調結構之設計。在此設計中,可在位於跨越兩個半時槽之32個1×1小塊中之32個載頻調上傳送用於存取終端機之訊號。每一小塊可覆蓋一個副載波且跨越一個符號週期。
圖3至圖4D展示用於在K=32個載頻調上傳送訊號之一些實例載頻調結構。亦可界定其他載頻調結構用於在不同數目之載頻調上(例如,K=16、64、128等等)及/或以K個載頻調跨越頻率及時間之不同分布而傳送訊號。在頻率及時間上將K個載頻調較為接近地置放於一起可改良關於訊號而傳送之可能碼字組之正交性,此可改良解碼效能。跨越頻率及時間而分布K個載頻調可改良分集。可基於經選擇以使用之任何載頻調結構來傳送訊號。
在一設計中,可在分配給存取終端機以用於資料傳輸之
所有載頻調中的載頻調之指定集合上傳送用於經排程之存取終端機之訊號。載頻調之此指定集合對於給定時槽可為固定但可自時槽至時槽而改變。
在另一設計中,可在載頻調之多個(S個)集合中之一者上傳送用於經排程之存取終端機的訊號。可基於可用以傳送訊號之所有載頻調(例如,分配給存取終端機以用於資料傳輸之所有載頻調)來界定S個集合。S個集合可不相交以使得每一載頻調至多屬於一個集合。集合之數目(S)可視可用載頻調之數目及每一集合中的載頻調之數目(K)而定。在一設計中,可基於表1中所示之數字學而對於左半時槽形成載頻調之S=16個集合,其中每一集合包括K=32個載頻調。可基於訊號之第一部分而選擇使用S個集合中之一者,且載頻調之所選集合可用以傳送訊號之其餘部分。訊號可剔除(puncture)(或替代)載頻調之所選集合上之資料。
圖5展示存取點110x及存取終端機120x之一設計之方塊圖,存取點110x及存取終端機120x為圖1中的存取點及存取終端機中之一者。為了簡單起見,在圖5中僅展示用於前向鏈路上之傳輸之處理單元。同樣為了簡單起見,將存取點110x及存取終端機120x各展示為具有一個天線。一般而言,每一實體可配備有任何數目之天線。
在存取點110x處,發射處理器510可接收用於一或多個經排程之存取終端機之訊務資料及用於經排程之存取終端機的訊號。發射處理器510可處理(例如,編碼、交錯及符
號映射)訊務資料、前導及訊號且分別提供資料符號、前導符號及訊號符號。資料符號為訊務資料之符號,前導符號為前導之符號,訊號符號為訊號之符號,且符號通常為複合值。OFDM調變器(Mod)520可自發射處理器510接收資料、前導及訊號符號,對此等符號執行OFDM調變且提供用於OFDM之輸出樣本。發射處理器512可接收並處理訊務資料、前導及/或附加項資訊以藉由分碼多工(CDM)而傳送。CDM調變器522可對發射處理器512之輸出執行CDM調變且提供用於CDM之輸出樣本。多工器(Mux)524可多路傳輸來自調變器520及522之輸出樣本,在傳送OFDM符號之時段(或OFDM時段)期間提供來自OFDM調變器520之輸出樣本,且在傳送CDM資料之時段(或CDM時段)期間提供來自CDM調變器522之輸出樣本。發射器(TMTR)526可處理(例如,轉換為類比、放大、濾波及升頻轉換)來自多工器524之輸出樣本且產生可經由天線528發射之前向鏈路訊號。
在存取終端機120x處,天線552可自存取點110x接收前向鏈路訊號且向接收器(RCVR)554提供所接收之訊號。接收器554可處理(例如,濾波、放大、降頻轉換及數位化)所接收之訊號且提供接收樣本。解多工器(Demux)556可在OFDM時段中向OFDM解調變器(Demod)560提供接收樣本且可在CDM時段中向CDM解調變器562提供接收樣本。OFDM解調變器560可對接收樣本執行OFDM解調變且提供所接收之訊號符號及所接收之資料符號,其為由存取點
110x傳送至存取終端機120x之訊號符號及資料符號的估計。接收處理器570可處理所接收之訊號符號以獲得用於存取終端機120x之偵測得之訊號。接收處理器570亦可處理所接收之資料符號以獲得用於存取終端機120x之經解碼之資料。CDM解調變器562可對接收樣本執行CDM解調變。接收處理器572可處理CDM解調變器562之輸出以恢復由存取點110x傳送至存取終端機120x之資訊。一般而言,由存取終端機120x進行之處理與由存取點110x進行之處理互補。
控制器/處理器530及580可分別指導存取點110x及存取終端機120x處之操作。記憶體532及582可分別儲存用於存取點110x及終端機120x之程式碼及資料。
圖6展示圖5中之存取點110x處的發射處理器510及OFDM調變器520之設計之方塊圖。在發射處理器510內,訊號處理器610可處理用於一或多個經排程之存取終端機之訊號且提供訊號符號。訊務處理器620可處理用於經排程之存取終端機之訊務資料且提供資料符號。前導處理器630可處理前導且提供前導符號。載頻調映射器640可接收訊號、資料及前導符號且將此等符號映射至適當載頻調。在每一符號週期中,載頻調映射器640可向OFDM調變器520提供用於N個副載波之N個符號。
在OFDM調變器520內,離散傅立葉逆變換(inverse discrete Fourier transform,IDFT)單元650可對用於N個副載波之N個符號執行N點IDFT且提供含有N個時域樣本之有
用部分。循環前置項產生器652可藉由複製該有用部分之最後C個樣本且將此等C個樣本附加至有用部分之前端而附加循環前置項。開窗/脈衝成形濾波器654可對來自產生器652之樣本進行濾波且提供由N+C個樣本構成之OFDM符號,其中N及C視選擇使用之數字學而定。
為了清楚起見,下文描述對用於一經排程之存取終端機(例如,存取終端機120x)之訊號進行之處理。訊號可包括P個位元,其中P可為任何整數值。在一設計中,訊號可包括P=10個位元且包含8位元之MAC_ID及2位元之速率調整。在另一設計中,訊號可包括P=13個位元且包含8位元之MAC_ID、2位元之速率調整、2位元的分配大小指示符及1位元之固著分配指示符。
圖7展示發射處理器510a之方塊圖,發射處理器510a為圖6中之發射處理器510之一設計。在此設計中,可將用於存取終端機120x之訊號分割為兩部分且在載頻調之兩個子集上對其進行傳送。一子集可包括K1個載頻調,且另一子集可包括K2個載頻調,其中K=K1+K2。在訊號處理器610a(其為圖6中之訊號處理器610之一設計)內,區塊編碼器710a可藉由(K1,M)區塊碼對訊號之M個最高有效位元(most significant bit,MSB)進行編碼且提供K1個碼位元。符號映射器712a可(例如)基於二元移相鍵控(BPSK)而將K1個碼位元映射至K1個調變符號。增益單元714a可定標K1個調變符號以獲得訊號之所要傳輸功率且提供K1個訊號符號。區塊編碼器710b可藉由(K2,L)區塊碼對訊號之L個最
低有效位元(least significant bit,LSB)進行編碼且提供K2個碼位元。符號映射器712b可將K2個碼位元映射至K2個調變符號。增益單元714b可定標K2個調變符號以獲得訊號之所要傳輸功率且提供K2個訊號符號。在一設計中,M=L=5,K1=K2=16,且每一區塊編碼器710可實施(16,5)區塊碼。對於M、L、K1及K2亦可使用其他值。
在一設計中,正交碼可用於訊號且可將B位元之訊號值映射至2B位元之碼字組。舉例而言,沃爾什碼(Walsh code)可將四個可能的2位元之訊號值映射至碼字組0000、0101、0011及0110。在另一設計中,雙正交碼可用於訊號且可將B位元之訊號值映射至2B-1位元之碼字組。舉例而言,雙正交碼可將四個可能的2位元之訊號值映射至碼字組00、11、01及10。B位元之雙正交碼可使用(B-1)位元之正交碼中的所有碼字組以及互補碼字組。如下文所述,對於訊號亦可使用其他代碼。
將訊號分割為多個部分可在訊號藉由正交碼或雙正交碼而編碼時允許減少用以傳送訊號之載頻調之數目。舉例而言,正交碼可將10位元之訊號值映射至1024位元之碼字組。可將此10位元之訊號分割為兩個5位元部分,可將每一5位元部分映射至32位元的碼字組,且對於10位元之訊號值可產生總共64位元。將訊號分割為多個部分可基於各種考慮,諸如待傳送之訊號位元之數目、待用於訊號之載頻調的數目、所要編碼增益、偵測效能等等。
在訊務處理器620內,編碼器720可基於對於存取終端機
而選擇之資料傳輸率來對用於經排程之存取終端機120x之訊務資料進行編碼且提供碼位元。符號映射器722可基於由所選資料傳輸率判定之調變機制而將碼位元映射至調變符號。增益單元724可定標調變符號以獲得訊務資料之所要傳輸功率且提供資料符號。在前導處理器630內,前導產生器730可產生前導之符號。增益單元734可定標來自產生器730之符號以獲得前導之所要傳輸功率且提供前導符號。載頻調映射器640a可將來自處理器610a之32個訊號符號映射至用於訊號之32個載頻調,將來自處理器620之資料符號映射至用於訊務資料之載頻調,且將來自處理器630之前導符號映射至用於前導之載頻調。
亦可將訊號分割為兩個以上之部分,分別對其進行編碼且在載頻調之兩個以上的子集上對其進行傳送。在一設計中,可將用於存取終端機120x之13位元之訊號分割為三個部分--可藉由(8,4)區塊碼編碼且可映射至8個載頻調的第一4位元部分,亦可藉由(8,4)區塊碼編碼且可映射至另8個載頻調之第二4位元部分及可藉由(16,5)區塊碼編碼且可映射至另16個載頻調的第三5位元部分。在另一設計中,可將13位元之訊號分割為四個部分--可藉由(4,3)區塊碼編碼且可映射至四個載頻調之第一3位元部分,亦可藉由(4,3)區塊碼編碼且可映射至另四個載頻調的第二3位元部分,亦可藉由(4,3)區塊碼編碼且可映射至另四個載頻調之第三3位元部分及可藉由(8,4)區塊碼編碼且可映射至另八個載頻調的第四4位元部分。亦可藉由單一區塊碼對
訊號進行編碼且在載頻調之一個集合上對其進行傳送。
圖8展示發射處理器510b之方塊圖,發射處理器510b為圖6中之發射處理器510之另一設計。在此設計中,可在載頻調之S個可能集合中之一者上傳送用於存取終端機120x之訊號,其中每一集合包括K個載頻調,其中S及K可為任何整數值。在訊號處理器610b(其為圖6中之訊號處理器610之另一設計)內,區塊編碼器810可藉由(K,L)區塊碼對訊號之L個LSB進行編碼且提供K個碼位元。符號映射器812可將K個碼位元映射至K個調變符號。增益單元814可定標K個調變符號且提供K個訊號符號。選擇器816可接收訊號之M個MSB且基於M個MSB而選擇載頻調之S個可能集合中之一者,其中S2M。載頻調映射器640b可將來自處理器610b之K個訊號符號映射至所選集合中之K個載頻調,且可分別將資料及前導符號映射至用於訊務資料及前導之載頻調。
表2給出圖8中之訊號處理器610b之一些實例設計。此等設計假設訊號包括P=10個位元,總共512個載頻調可用以傳送訊號,且BPSK用於訊號。對於其他訊號大小、其他調變機制等等,對於S、K、M及/或L亦可使用其他值。舉例而言,可使用QPSK來替代BPSK,且載頻調之數目可減半。
在載頻調之多個集合中之一者上傳送訊號可提供某些優勢。可經由選擇使用的載頻調之特定集合來傳送一些訊號位元,且可在載頻調之所選集合上傳送其餘訊號位元。可基於各種考慮來選擇集合之數目及每一集合中載頻調之數目,諸如待傳送之訊號位元的數目、可用於傳送訊號之載頻調之數目、所要編碼增益、偵測效能等等。
圖9展示發射處理器510c之方塊圖,發射處理器510c為圖6中之發射處理器510之又一設計。在此設計中,可在載頻調之S個可能集合中之一者上傳送用於存取終端機120x之訊號,其中每一集合包括K個載頻調。在訊號處理器610c(其為圖6中之訊號處理器610之又一設計)內,區塊編碼器910可藉由一區塊碼對訊號之L個LSB進行編碼且提供碼位元。符號映射器912可將碼位元映射至K個調變符號。離散傅立葉變換(DFT)單元914可藉由K點DFT來變換K個調變符號且提供K個頻域符號。亦可藉由可使每一調變符號
跨越載頻調中之所有或許多者而展開之某一其他單一轉換(藉由非零輸入)來替代單元914。增益單元916可定標頻域符號且提供K個訊號符號。選擇器918可接收訊號之M個MSB且基於M個MSB而選擇載頻調之S個集合中之一者。載頻調映射器640c可將來自處理器610c之K個訊號符號映射至所選集合之K個載頻調且可分別將資料及前導符號映射至用於訊務資料及前導之載頻調。
由單元914進行之DFT處理可提供用於訊號之L個LSB之頻率分集。可在接收器處使用均衡化以改良效能。
在圖8及圖9所示之設計中,可在訊號之MSB部分中傳送MAC_ID。在此情況下,可將每一存取終端機基於其MAC_ID而映射至載頻調之S個可能集合中之一者。接著每一存取終端機可僅在其所分配之載頻調集合上偵測訊號。
圖10展示發射處理器510d之方塊圖,發射處理器510d為圖6中之發射處理器510之又一設計。在此設計中,可在一具有K個載頻調之集合上傳送用於存取終端機120x之訊號。在訊號處理器610d(其為圖6中之訊號處理器610之又一設計)內,循環冗餘檢查(cyclic redundancy check,CRC)產生器1010可產生用於訊號之CRC。CRC可用於由存取終端機120x進行之誤差偵測。迴旋編碼器1012可對CRC及訊號進行編碼且提供碼位元。剔除單元1014可剔除或刪除碼位元中之一些以獲得所要數目之碼位元。符號映射器1016可將來自單元1014之碼位元映射至K個調變符號。增益單元1018可定標調變符號且提供K個訊號符號。載頻調映射
器640d可將來自處理器610d之K個訊號符號映射至所選集合之K個載頻調,且可分別將資料及前導符號映射至用於訊務資料及前導之載頻調。
在一設計中,CRC產生器1010可對於10位元之訊號產生10位元之CRC。迴旋編碼器1012可附加8個尾部位元且接著以比率為1/3之迴旋碼對總共28個位元進行編碼以獲得84個碼位元。剔除單元1014可剔除84個碼位元中之20個碼位元且提供64個碼位元。符號映射器1016可將64個碼位元映射至32個QPSK調變符號,可將該等QPSK調變符號映射至K=32個載頻調。對於訊號處理器610d亦可使用其他值。
圖11展示發射處理器510e之方塊圖,發射處理器510e為圖6中之發射處理器510之又一設計。在此設計中,可在可以偽隨機之方式而自分配給存取終端機120x之所有載頻調中選擇之K個載頻調上傳送用於存取終端機120x的訊號。
在訊號處理器610e(其為圖6中之訊號處理器610之又一設計)內,區塊編碼器1110可藉由一區塊碼對訊號之L個LSB進行編碼且提供碼位元。符號映射器1112可將碼位元映射至K個調變符號。增益單元1114可定標K個調變符號且提供K個訊號符號。載頻調選擇器1116可接收訊號之M個MSB及(可能地)其他資訊,諸如cell_ID、時槽索引等等。選擇器1116可基於輸入而以偽隨機方式自分配給存取終端機120x之所有載頻調中選擇K個載頻調。載頻調映射器640e可將來自處理器610e之K個訊號符號映射至以偽隨機方式而選擇之K個載頻調且可分別將資料及前導符號映
射至用於訊務資料及前導之載頻調。
在圖11所示之設計中,可使用以比訊務傳輸功率高(例如,6 dB或6 dB以上)之傳輸功率而在小數目之載頻調上傳送資訊的"快閃(flash)"技術來傳送訊號。可藉由在分配給每一存取終端機之載頻調上傳送用於該存取終端機之訊號而避免用於同一小區中的不同存取終端機之訊號之間的衝突。可藉由以偽隨機方式選擇載頻調而減少用於不同小區中之不同存取終端機之訊號之間的衝突。在一設計中,M個MSB可包括8位元之MAC ID,且L個LSB可包括訊號之其餘部分。對於上文所述之10位元訊號之設計,L個LSB可包括2位元之速率調整,且可以偽隨機方式選擇K=2個載頻調且使用其來傳送訊號。對於上文所述之13位元訊號之設計,L個LSB可包括2位元之速率調整、2位元之分配大小指示符及1位元的固著分配指示符,且可以偽隨機方式選擇K=5個載頻調且使用其來傳送訊號。亦可自載頻調之指定組中、自時槽中之所有載頻調中等等選擇載頻調。
圖7至圖11展示圖6中之訊號處理器610之一些實例設計。亦可藉由其他設計來建構訊號處理器610。
在上文所述之一些設計中,可藉由一或多個區塊編碼器來對整個訊號或訊號之部分進行編碼以產生碼位元。在一設計中,可藉由一或多個靜態區塊編碼器來對訊號進行編碼。靜態區塊編碼器具有預定碼簿,且將每一可能訊號值映射至一特定碼字組或輸出值。靜態區塊編碼器可實施此項技術中已知之任何區塊碼,諸如正交碼、雙正交碼、漢
明碼(Hamming code)、李得-米勒碼(Reed-Muller code)、李得-所羅門碼(Reed-Solomon code)、重複碼等等。
在另一設計中,可藉由一或多個動態區塊編碼器來對訊號進行編碼。動態區塊編碼器具有隨時間變化之時變碼簿。舉例而言,碼簿可自時槽至時槽而改變,且可在不同時槽中將給定訊號值映射至不同碼字組。動態區塊編碼器可建構偽隨機碼簿,可基於偽隨機數(pseudo-random number,PN)序列而導出該碼簿。可向每一存取終端機分配可在每一時槽開始時更新之唯一的48位元之PN序列。可基於48位元之PN序列而界定16個長度為32之碼字組,例如,第m個碼字組可包含PN序列之位元m至m+31,其中m=0,1,...,15。偽隨機碼簿中之任何兩個碼字組之間的相關性將歸因於PN序列之偽隨機性質而較小。不同碼簿可用於不同存取終端機,且可基於該等存取終端機之不同PN序列而產生。此外,用於每一存取終端機之碼簿可基於該存取終端機之PN序列而隨時間變化。可易於藉由存取點及每一存取終端機而產生此等碼簿。偽隨機碼簿之使用可減少某些通道條件下之錯誤警報。錯誤警報為碼字組在未傳送內容或訊號意欲用於不同存取終端機時之宣告。
可基於通道條件以適應性方式傳送用於存取終端機120x之訊號以確保存取終端機120x對訊號之可靠接收。在一設計中,可在可變數目之載頻調中傳送訊號,可基於通道條件來判定該數目。可(例如)基於來自存取終端機120x之DRC反饋而確定通道條件。一般而言,對於較差通道條件
(例如,低SNR)可使用較多載頻調,且對於良好通道條件(例如,高SNR)可使用較少載頻調。在一設計中,可視例如DRC反饋之通道條件而在8、16、32、64、128、256或512個載頻調上傳送訊號。可以固定訊號-前導功率比而傳送訊號。
在另一設計中,可在固定數目之載頻調中傳送用於存取終端機120x之訊號,但訊號之傳輸功率可基於通道條件而變化。一般而言,對於較差通道條件可使用較大傳輸功率(或較高訊號增益),且對於良好通道條件可使用較小傳輸功率(或較低訊號增益)。訊號傳輸功率可為DRC反饋之函數。
可自存取點處之一或多個天線傳送用於存取終端機120x之訊號。在一設計中,即使在多個傳輸天線可用時,仍可自一天線傳送訊號。在另一設計中,可藉由傳輸導引向量對訊號進行預編碼(或空間處理)且自多個天線對其進行傳送。在此設計中,可自由傳輸導引向量形成之虛擬天線來傳送訊號。在又一設計中,訊號可經空時區塊編碼且自多個天線(例如,自使用空時傳輸分集(space-time transmit diversity,STTD)之兩個天線)傳送。可以與訊務及前導類似之方式對訊號進行預編碼。
圖12展示圖5中存取終端機120x處之OFDM解調變器560及接收處理器570之設計的方塊圖。在OFDM解調變器560內,循環前置項移除單元1210可在每一OFDM符號週期中獲得N+C個接收樣本,移除循環前置項,且對於有用部分
提供N個接收樣本。DFT單元1212可對N個接收樣本執行N點DFT且對於N個副載波提供N個接收符號。解多工器1214可向資料解調變器1216提供訊務資料及訊號之接收符號,且向通道估計器1218提供前導之接收符號。通道估計器1218可基於前導之接收符號而導出通道估計。資料解調變器1216可藉由來自通道估計器1218之通道估計而對訊務資料及訊號之接收符號執行資料偵測(例如,匹配濾波、均衡化等等),且提供所接收之資料符號及所接收之訊號符號。
在接收處理器570內,載頻調解映射器1220可向訊號偵測器1230提供所接收之訊號符號,且向接收(RX)訊務處理器1240提供所接收之資料符號。載頻調解映射器1220可(例如)對於圖8、圖9及圖11所示之設計基於存取終端機120x之MAC_ID之所有或一部分且對於圖7及圖10所示的設計基於載頻調之預定集合而以與存取點110x相同之方式判定用於訊號之載頻調。訊號偵測器1230可基於所接收之訊號符號而偵測傳送至存取終端機120x之訊號且提供偵測得之訊號。在訊號偵測器1230內,量度計算單元1232可對於可用於訊號而傳送之每一碼字組計算一量度。碼字組偵測器1234可基於該量度而判定是否向存取終端機120x傳送任何碼字組,且在傳送碼字組之情況下,可提供與此碼字組相關聯之資訊作為偵測得之訊號。在RX訊務處理器1240內,單元1242可基於來自訊號偵測器1230的偵測得之訊號(例如,速率調整)而計算碼位元之對數概似比(log-
likelihood ratio,LLR)。解碼器1244可基於偵測得之訊號對LLR進行解碼且提供經解碼之資料用於存取終端機120x。
可將存取終端機120x處之所接收之訊號符號表達為:
其中s k 為在載頻調k上傳送之訊號符號,c k 為對於載頻調k之複合通道增益,E k 為在載頻調k上傳送之訊號符號之傳輸功率,n k 為載頻調k之雜訊,且r k 為對於載頻調k之所接收之訊號符號。
在一設計中,單元1232可如下而計算對於訊號之每一可能碼字組m之量度Q m :
其中為對於載頻調k之通道增益之估計,s k,m 為對於載頻調k、對於第m個碼字組之訊號符號,N t 為可加以估計之雜訊方差,且"*"表示共軛複數且"Re"表示實數部分。
等式(2)中之量度可在來自其他存取終端機之訊號之錯誤警報方面提供良好偵測效能。
在另一設計中,單元1232可如下而計算對於每一可能碼字組m之量度Q m :
等式(3)中之量度可在來自其他存取終端機之訊務資料與訊號之錯誤警報方面及亦在所接收之碼字組不為正交時提供良好偵測效能。
訊號偵測器1230可針對用於存取終端機120x之不同的可能資源分配中之每一者偵測訊號。對於每一可能資源分配,單元1232可計算可傳送至存取終端機120x以獲得信號之每一可能碼字組之量度Q m 。偵測器1234可將對於每一碼字組計算而得之量度與一臨限值進行比較,且可在量度超過臨限值之情況下宣告偵測得之碼字組。可對於所有通道情況(例如,不同功率延遲概觀、較高與較低幾何/SNR、較高與較低行動性/都蔔勒(Doppler)等等)使用單一臨限值。或者,可對於不同通道情況使用不同臨限值。可選擇臨限值以達成所要錯誤警報機率及偵測機率。
圖12展示(例如)如圖7、圖8及圖11所示之可用於藉由區塊編碼而傳送之訊號的訊號偵測器1230之設計。亦可以其他方式執行區塊解碼。若(例如)如圖9所示而藉由DFT預編碼傳送訊號,則訊號偵測器可在區塊解碼之前執行IDFT。若(例如)如圖10所示而藉由迴旋編碼傳送訊號,則訊號偵測器可執行維特比(Viterbi)解碼。
圖13展示用於傳輸資料及訊號之過程1300之設計。過程1300可由存取點執行以用於在下行鏈路上之傳輸或由存取
終端機執行以用於在上行鏈路上之傳輸。可處理用於資料傳輸之訊號,例如基於區塊碼、迴旋碼等等對其進行編碼(方塊1312)。區塊碼可為正交碼、雙正交碼、靜態區塊碼、動態區塊碼、偽隨機區塊碼等等。偽隨機區塊碼可基於將資料傳輸傳送至之接收器(例如,存取終端機)之PN序列或對於接收器為特定之PN序列。亦可將訊號分割為多個部分,且藉由各別碼對訊號之每一部分進行編碼。亦可藉由DFT或某一其他變換來處理訊號以跨越多個載頻調而展開每一訊號符號。訊號可包含接收器(例如,存取終端機)之識別符、指示資料傳輸之資料傳輸率的資訊、指示用於資料傳輸之資源分配之資訊等等。可處理(例如,編碼、交錯及符號映射)用於資料傳輸之資料(方塊1314)。
可將用於資料傳輸之訊號映射至時槽中之載頻調之第一集合(方塊1316)。可將用於資料傳輸之資料映射至時槽中之載頻調之第二集合(方塊1318)。載頻調之第一及第二集合可在經分配以用於資料傳輸之載頻調中。第一集合中之載頻調可(i)跨越系統頻寬而分布及/或(i)跨越時槽而分布或位於時槽之較早部分。可在載頻調之第一集合上傳送整個訊號(例如,如圖7及如圖10所示)。或者,訊號可包含第一及第二部分,可基於訊號之第一部分而選擇載頻調之第一集合,且可在載頻調之第一集合上傳送訊號之第二部分(例如,如圖8、圖9及圖11所示)。
可基於用於資料傳輸之通道條件而選擇第一集合中載頻調之數目及/或訊號之傳輸功率。時槽可包含連同一或多
個附加項片段而分時多路傳輸之一或多個訊務片段。載頻調之第一及第二集合可位於訊務片段中。
圖14展示用於傳送訊號之過程1400之設計。亦可藉由存取點或存取終端機來執行過程1400。可將訊號分割為包含第一部分及第二部分之多個部分(方塊1412)。訊號可包含用於資料傳輸之任何資訊,且每一部分可具有任何大小。舉例而言,訊號之第一部分可包含一資料傳輸之接收器(例如,存取終端機)之識別符的所有或一部分
可基於訊號之第一部分而自複數個載頻調中選擇載頻調之一集合(方塊1414)。複數個載頻調可為經分配以用於資料傳輸之載頻調或可用於傳送訊號之載頻調。可基於訊號之第一部分而自載頻調之多個集合中選擇載頻調之集合。亦可基於訊號之第一部分、傳送資料傳輸之發射器(例如,存取點或小區)的識別符、傳送資料傳輸所在之時槽之索引等等而以偽隨機方式自複數個載頻調中選擇載頻調之集合。
可基於靜態區塊碼、時變區塊碼、偽隨機區塊碼、迴旋碼等等而對訊號之第二部分進行編碼。亦可基於DFT或某一其他變換而處理訊號之第二部分。可在載頻調之所選集合上傳送訊號之第二部分(方塊1416)。可藉由比用於資料之傳輸功率高的傳輸功率來傳送訊號之第二部分以改良可靠性。
圖15展示用於接收資料及訊號之過程1500之設計。過程1500可由存取終端機執行以用於在下行鏈路上之傳輸或由
存取點執行以用於在上行鏈路上之傳輸。可(例如)藉由對接收樣本執行OFDM解調變而獲得用於時槽中之載頻調之第一集合的接收符號(方塊1512)。可處理用於載頻調之第一集合之接收符號以獲得偵測訊號(方塊1514)。可基於接收器(例如,存取終端機)之識別符而自載頻調之多個集合中判定載頻調之第一集合。亦可基於接收器(例如,存取終端機)之識別符、發射器(例如,存取點或小區)之識別符、時槽索引等等而自可分配以用於資料傳輸的複數個載頻調中判定載頻調之第一集合。對於方塊1514,可基於所接收之符號而對於多個碼字組中之每一者計算一量度。可基於對於每一碼字組計算而得之量度來判定是否傳送任何碼字組。可基於判定為已傳送之碼字組而獲得偵測訊號。
可基於偵測得之訊號來判定是否處理用於資料傳輸之時槽中的載頻調之第二集合(方塊1516)。若判定尚未傳送任何碼字組,則偵測訊號可指示未對於接收器傳送資料傳輸。若偵測訊號指示已傳送資料傳輸,則可處理用於載頻調之第二集合之接收符號以恢復所傳輸之資料。可自偵測訊號獲得載頻調之第二集合、資料傳輸之資料傳輸率及/或其他資訊。
熟習此項技術者將瞭解,可使用多種不同技術及技藝中之任一者來表示資訊及訊號。舉例而言,可由電壓、電流、電磁波、磁場或磁粒子、光場或光粒子或其任一組合來表示可遍及上文之描述所引用之資料、指令、命令、資訊、訊號、位元、符號及碼片。
熟習此項技術者將進一步瞭解,可將結合本文之揭示內容而描述之各種說明性邏輯區塊、模組、電路及演算法步驟實施為電子硬體、電腦軟體或兩者之組合。為了清楚地說明硬體與軟體之此可交換性,已於上文一般性地在功能性方面描述了各種說明性組件、區塊、模組、電路及步驟。將此功能性實施為硬體還是軟體視特定應用及外加於整個系統之設計約束而定。熟習此項技術者對於每一特定應用可以不同方式來實施所描述之功能性,但此等實施決策不應被解釋為導致對本揭示案之範疇的脫離。
可藉由通用處理器、數位訊號處理器(digital signal processor,DSP)、特殊應用積體電路(application specific integrated circuit,ASIC)、場可程式化閘陣列(field programmable gate array,FPGA)或經設計以執行本文描述之功能的其他可程式化邏輯器件、離散閘或電晶體邏輯、離散硬體組件或其任一組合來實施或執行結合本文之揭示內容而描述之各種說明性邏輯區塊、模組及電路。通用處理器可為微處理器,但替代地,處理器可為任何習知處理器、控制器、微控制器或狀態機。亦可將處理器實施為計算器件之組合,例如DSP與微處理器之組合、複數個微處理器、結合DSP核心之一或多個微處理器或任何其他此組態。
結合本文之揭示內容而描述之方法或演算法之步驟可直接體現於硬體、由處理器執行之軟體模組或兩者之組合中。軟體模組可常駐於RAM記憶體、快閃記憶體、ROM
記憶體、EPROM記憶體、EEPROM記憶體、暫存器、硬碟、可移式磁碟、緊密光碟-唯讀記憶體(CD-ROM)或此項技術中已知的任何其他形式之儲存媒體中。例示性儲存媒體耦接至處理器以使得處理器可自儲存媒體讀取資訊或將資訊寫入至儲存媒體。或者,可將儲存媒體整合至處理器。處理器及儲存媒體可常駐於ASIC中。ASIC可常駐於使用者終端機中。或者,處理器及儲存媒體可作為離散組件而常駐於使用者終端機中。
提供本揭示案之先前描述以使任何熟習此項技術者能夠製作或使用本揭示案。對本揭示案之各種修改對於熟習此項技術者將為顯而易見的,且可在不脫離本揭示案之範疇的情況下將本文界定之一般原理應用於其他變化。因此,本揭示案不欲限於本文描述之實例及設計,而是與本文所揭示之原理及新奇特徵最廣泛地一致。
100‧‧‧無線通訊系統
102‧‧‧地理區域
110‧‧‧存取點
110x‧‧‧存取點
120‧‧‧存取終端機
120x‧‧‧存取終端機
130‧‧‧系統控制器
200‧‧‧時槽結構
300‧‧‧載頻調結構
510‧‧‧發射處理器
510a‧‧‧發射處理器
510b‧‧‧發射處理器
510c‧‧‧發射處理器
510d‧‧‧發射處理器
510e‧‧‧發射處理器
512‧‧‧發射處理器
520‧‧‧OFDM調變器(Mod)
522‧‧‧CDM調變器
524‧‧‧多工器(Mux)
526‧‧‧發射器(TMTR)
528‧‧‧天線
530‧‧‧控制器/處理器
532‧‧‧記憶體
552‧‧‧天線
554‧‧‧接收器(RCVR)
556‧‧‧解多工器(Demux)
560‧‧‧OFDM解調變器(Demod)
562‧‧‧CDM解調變器
570‧‧‧接收處理器
572‧‧‧接收處理器
580‧‧‧控制器/處理器
582‧‧‧記憶體
610‧‧‧訊號處理器
610a‧‧‧訊號處理器
610b‧‧‧訊號處理器
610c‧‧‧訊號處理器
610d‧‧‧訊號處理器
610e‧‧‧訊號處理器
620‧‧‧訊務處理器
630‧‧‧前導處理器
640‧‧‧載頻調映射器
640a‧‧‧載頻調映射器
640b‧‧‧載頻調映射器
640d‧‧‧載頻調映射器
640e‧‧‧載頻調映射器
650‧‧‧離散傅立葉逆變換(IDFT)單元
652‧‧‧循環前置項產生器
654‧‧‧開窗/脈衝成形濾波器
710‧‧‧區塊編碼器
710a‧‧‧區塊編碼器
710b‧‧‧區塊編碼器
712a‧‧‧符號映射器
712b‧‧‧符號映射器
714a‧‧‧增益單元
714b‧‧‧增益單元
720‧‧‧編碼器
722‧‧‧符號映射器
724‧‧‧增益單元
730‧‧‧前導產生器
734‧‧‧增益單元
810‧‧‧區塊編碼器
812‧‧‧符號映射器
814‧‧‧增益單元
816‧‧‧選擇器
910‧‧‧區塊編碼器
912‧‧‧符號映射器
914‧‧‧離散傅立葉變換(DFT)單元
916‧‧‧增益單元
918‧‧‧選擇器
1010‧‧‧循環冗餘檢查(CRC)產生器
1012‧‧‧迴旋編碼器
1014‧‧‧剔除單元
1016‧‧‧符號映射器
1018‧‧‧增益單元
1110‧‧‧區塊編碼器
1112‧‧‧符號映射器
1114‧‧‧增益單元
1116‧‧‧載頻調選擇器
1210‧‧‧循環前置項移除單元
1212‧‧‧DFT單元
1214‧‧‧解多工器
1216‧‧‧資料解調變器
1218‧‧‧通道估計器
1220‧‧‧載頻調解映射器
1230‧‧‧訊號偵測器
1232‧‧‧量度計算單元
1234‧‧‧碼字組偵測器
1240‧‧‧接收(RX)訊務處理器
1242‧‧‧單元
1244‧‧‧解碼器
圖1展示無線通訊系統。
圖2展示實例時槽結構。
圖3展示用於傳送訊號之載頻調結構。
圖4A至圖4D展示用於傳送訊號之四個額外載頻調結構。
圖5展示一存取點及一存取終端機之方塊圖。
圖6展示一發射處理器及一OFDM調變器之方塊圖。
圖7展示以多個部分傳送訊號之訊號處理器。
圖8展示根據一實施例之發射處理器之方塊圖。
圖9展示在載頻調之所選集合上傳送訊號之訊號處理器。
圖10展示跨越載頻調而展開訊號符號之訊號處理器。
圖11展示在以偽隨機方式選擇之載頻調上傳送訊號之訊號處理器。
圖12展示一OFDM解調變器及一接收處理器之方塊圖。
圖13展示傳輸資料及訊號之過程。
圖14展示傳送訊號之過程。
圖15展示接收資料及訊號之過程。
110x‧‧‧存取點
120x‧‧‧存取終端機
510‧‧‧發射處理器
512‧‧‧發射處理器
520‧‧‧OFDM調變器(Mod)
522‧‧‧CDM調變器
524‧‧‧多工器(Mux)
526‧‧‧發射器(TMTR)
528‧‧‧天線
530‧‧‧控制器/處理器
532‧‧‧記憶體
552‧‧‧天線
554‧‧‧接收器(RCVR)
556‧‧‧解多工器(Demux)
560‧‧‧OFDM解調變器(Demod)
562‧‧‧CDM解調變器
570‧‧‧接收處理器
572‧‧‧接收處理器
580‧‧‧控制器/處理器
582‧‧‧記憶體
Claims (46)
- 一種用於傳送訊號之裝置,其包含:至少一處理器,其將用於一資料傳輸之訊號映射至一時槽中之載頻調之一第一集合,且將用於該資料傳輸的資料映射至該時槽中之載頻調之一第二集合;及一記憶體,其耦接至該至少一處理器,其中該至少一處理器在將該訊號映射至載頻調之該第一集合之前藉由一離散傅立葉變換(DFT)或一單一轉換對該訊號進行處理。
- 如請求項1之裝置,其中該至少一處理器分配複數個載頻調用於該資料傳輸,且基於該複數個載頻調而判定載頻調之該第一集合及該第二集合。
- 如請求項1之裝置,其中該至少一處理器基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼及一迴旋碼中之至少一者而對該訊號進行編碼。
- 如請求項1之裝置,其中該至少一處理器基於一偽隨機區塊碼而對該訊號進行編碼,該偽隨機區塊碼係基於一將該資料傳輸傳送至之存取終端機之一偽隨機數(PN)序列而判定。
- 如請求項1之裝置,其中該至少一處理器將該訊號分割為多個部分,藉由一各別碼對該訊號之每一部分進行編碼,且在載頻調之該第一集合上傳送該訊號的多個經編碼部分。
- 如請求項1之裝置,其中該至少一處理器基於該訊號之 一第一部分而自載頻調之多個集合中選擇載頻調的該第一集合,且在載頻調之該第一集合上傳送該訊號之一第二部分。
- 如請求項1之裝置,其中該至少一處理器基於用於該資料傳輸之通道條件而選擇該第一集合中載頻調之數目。
- 如請求項1之裝置,其中該至少一處理器基於用於該資料傳輸之通道條件而判定該訊號之傳輸功率。
- 如請求項1之裝置,其中該至少一處理器在經由多個天線傳輸之前藉由一傳輸導引向量或一空時區塊碼而處理該訊號。
- 如請求項1之裝置,其中該資料傳輸係對於一存取終端機,且其中該訊號包含該存取終端機之一識別符、指示該資料傳輸之一資料傳輸率的資訊及指示用於該資料傳輸之資源分配之資訊中之至少一者。
- 如請求項1之裝置,其中該第一集合中之該等載頻調跨越系統頻寬而分布。
- 如請求項1之裝置,其中該第一集合中之該等載頻調位於該時槽之一較早部分中。
- 如請求項1之裝置,其中該時槽包含與至少一附加項片段一同經分時多路傳輸之至少一訊務片段,且其中載頻調之該第一集合及該第二集合位於該至少一訊務片段中。
- 一種用於傳送訊號之方法,其包含:將用於一資料傳輸之訊號映射至一時槽中之載頻調之 一第一集合;將用於該資料傳輸之資料映射至該時槽中之載頻調之一第二集合;及在將該訊號映射至載頻調之該第一集合之前藉由一離散傅立葉變換(DFT)或一單一轉換對該訊號進行處理。
- 如請求項14之方法,其進一步包含:基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼、一迴旋碼、一離散傅立葉變換(DFT)、一單一轉換、一傳輸導引向量及一空時區塊碼中之至少一者來處理該訊號。
- 如請求項14之方法,其中該將該訊號映射至載頻調之該第一集合包含:基於該訊號之一第一部分而自載頻調之多個集合中選擇載頻調的該第一集合,及在載頻調之該第一集合上傳送該訊號之一第二部分。
- 一種用於傳送訊號之裝置,其包含:用於將用於一資料傳輸之訊號映射至一時槽中之載頻調之一第一集合的構件;用於將用於該資料傳輸之資料映射至該時槽中之載頻調之一第二集合的構件;及用於在將該訊號映射至載頻調之該第一集合之前藉由一離散傅立葉變換(DFT)或一單一轉換對該訊號進行處理的構件。
- 如請求項17之裝置,其進一步包含: 用於基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼、一迴旋碼、一離散傅立葉變換(DFT)、一單一轉換、一傳輸導引向量及一空時區塊碼中之至少一者而處理該訊號之構件。
- 如請求項17之裝置,其中該用於將該訊號映射至載頻調之該第一集合之構件包含:用於基於該訊號之一第一部分而自載頻調之多個集合中選擇載頻調的該第一集合之構件,及用於在載頻調之該第一集合上傳送該訊號之一第二部分之構件。
- 一種電腦程式產品,其包含:電腦可讀媒體,其包含:用於使一電腦將用於一資料傳輸之訊號映射至一時槽中之載頻調之一第一集合的程式碼;用於使該電腦將用於該資料傳輸之資料映射至該時槽中之載頻調之一第二集合的程式碼;及用於在將該訊號映射至載頻調之該第一集合之前藉由一離散傅立葉變換(DFT)或一單一轉換對該訊號進行處理的程式碼。
- 如請求項20之電腦程式產品,其中該電腦可讀媒體進一步包含:用於使該電腦基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼、一迴旋碼、一離散傅立葉變換(DFT)、一單一轉換、一傳輸導引向量及 一空時區塊碼中之至少一者而處理該訊號之程式碼。
- 如請求項20之電腦程式產品,其中該電腦可讀媒體進一步包含:用於使該電腦基於該訊號之一第一部分而自載頻調之多個集合中選擇載頻調的該第一集合之程式碼,及用於使該電腦在載頻調之該第一集合上傳送該訊號之一第二部分之程式碼。
- 一種用於傳送訊號之裝置,其包含:至少一處理器,其將訊號分割為包含一第一部分及一第二部分之多個部分,基於該訊號之該第一部分而自複數個載頻調中選擇載頻調之一集合,且在載頻調之該所選集合上傳送該訊號之該第二部分;及一記憶體,其耦接至該至少一處理器,其中該至少一處理器基於該訊號之該第一部分而以偽隨機方式自該複數個載頻調中選擇載頻調之該集合。
- 如請求項23之裝置,其中該訊號係用於一資料傳輸,且其中該複數個載頻調經分配以用於該資料傳輸。
- 如請求項23之裝置,其中載頻調之多個集合係基於該複數個載頻調而界定,且其中該至少一處理器基於該訊號之該第一部分而自載頻調的該多個集合中選擇載頻調之該集合。
- 如請求項25之裝置,其中該多個集合中之每一集合包含跨越系統頻寬且越過一預定時間間隔而分布之多個載頻調。
- 如請求項23之裝置,其中該訊號之該第一部分包含將該資料傳輸傳送至之一存取終端機的一識別符。
- 如請求項27之裝置,其中該至少一處理器進一步基於傳送該資料傳輸之一小區之一識別符及傳送該資料傳輸所在的一時槽之一索引中之至少一者而以偽隨機方式選擇載頻調之該集合。
- 如請求項23之裝置,其中該至少一處理器以比用於資料之傳輸功率高的傳輸功率來傳送該訊號之該第二部分。
- 如請求項23之裝置,其中該至少一處理器基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼、一迴旋碼、一離散傅立葉變換(DFT)、一單一轉換、一傳輸導引向量及一空時區塊碼中之至少一者來處理該訊號之該第二部分。
- 一種用於傳送訊號之方法,其包含:將訊號分割為包含一第一部分及一第二部分之多個部分;基於該訊號之該第一部分而自複數個載頻調中選擇載頻調之一集合;及在載頻調之該所選集合上傳送該訊號之該第二部分,其中該選擇載頻調之該集合包含自載頻調之該多個集合中選擇載頻調的該集合,或基於該訊號之該第一部分而以偽隨機方式自該複數個載頻調選擇載頻調之該集合。
- 如請求項31之方法,其進一步包含: 基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼、一迴旋碼、一離散傅立葉變換(DFT)、一單一轉換、一傳輸導引向量及一空時區塊碼中之至少一者而處理該訊號之該第二部分。
- 一種用於傳送訊號之裝置,其包含:用於將訊號分割為包含一第一部分及一第二部分之多個部分之構件;用於基於該訊號之該第一部分而自複數個載頻調中選擇載頻調之一集合之構件;及用於在載頻調之該所選集合上傳送該訊號之該第二部分的構件,其中該用於選擇載頻調之該集合之構件包含用於自載頻調之該多個集合中選擇載頻調的該集合,或基於該訊號之該第一部分而以偽隨機方式自該複數個載頻調選擇載頻調之該集合之構件。
- 如請求項33之裝置,其進一步包含:用於基於一正交碼、一雙正交碼、一區塊碼、一時變區塊碼、一偽隨機區塊碼、一迴旋碼、一離散傅立葉變換(DFT)、一單一轉換、一傳輸導引向量及一空時區塊碼中之至少一者而處理該訊號之該第二部分之構件。
- 一種用於傳送訊號之裝置,其包含:至少一處理器,其用以獲得用於一時槽中之載頻調之一第一集合之接收符號,處理該等用於載頻調之該第一集合的接收符號以獲得偵測訊號,且基於該偵測訊號判 定是否處理該時槽中之載頻調之一第二集合以用於一資料傳輸;及一記憶體,其耦接至該至少一處理器,其中該至少一處理器基於該等接收符號而對於多個碼字組中之每一者計算一量度,基於每一碼字組之該計算出之量度而判定是否傳送該多個碼字組中之任一者,且基於一判定為已傳送之碼字組來獲得該偵測訊號,該偵測訊號在判定尚未傳送該多個碼字組中之任一者的情況下指示無資料傳輸。
- 如請求項35之裝置,其中該至少一處理器基於一存取終端機之一識別符而自載頻調之多個集合中判定載頻調之該第一集合。
- 如請求項35之裝置,其中該至少一處理器基於一存取終端機之一識別符而自可分配以用於該資料傳輸的複數個載頻調中判定載頻調之該第一集合。
- 一種用於傳送訊號之裝置,其包含:至少一處理器,其用以獲得用於一時槽中之載頻調之一第一集合之接收符號,處理該等用於載頻調之該第一集合的接收符號以獲得偵測訊號,且基於該偵測訊號判定是否處理該時槽中之載頻調之一第二集合以用於一資料傳輸;及一記憶體,其耦接至該至少一處理器,其中該至少一處理器基於該偵測訊號而判定是否傳送該資料傳輸,且在判定已傳送該資料傳輸之情況下處理 用於載頻調之該第二集合的接收符號。
- 如請求項38之裝置,其中若判定已傳送該資料傳輸,則該至少一處理器基於該偵測訊號來判定載頻調之該第二集合。
- 如請求項38之裝置,其中若判定已傳送該資料傳輸,則該至少一處理器基於該偵測訊號判定該資料傳輸之一資料傳輸率,且基於該判定之資料傳輸率來處理該等用於載頻調之該第二集合的接收符號。
- 一種用於傳送訊號之方法,其包含:獲得用於一時槽中之載頻調之一第一集合的接收符號;處理該等用於載頻調之該第一集合之接收符號以獲得偵測訊號;及基於該偵測訊號判定是否處理該時槽中之載頻調之一第二集合以用於一資料傳輸,其中該處理用於載頻調之該第一集合之該等接收符號以獲得該偵測訊號包含:基於該等接收符號而對於多個碼字組中之每一者計算一量度,基於每一碼字組之該計算出的量度而判定是否傳送該多個碼字組中之任一者,及基於一判定為已傳送之碼字組獲得該偵測訊號,該偵測訊號在判定尚未傳送該多個碼字組中之任一者的情況下指示未傳送資料傳輸。
- 如請求項41之方法,其進一步包含:基於一存取終端機之一識別符而自載頻調之多個集合中或自可分配以用於該資料傳輸的複數個載頻調中判定載頻調之該第一集合。
- 一種用於傳送訊號之方法,其包含:獲得用於一時槽中之載頻調之一第一集合的接收符號,處理該等用於載頻調之該第一集合之接收符號以獲得偵測訊號,基於該偵測訊號判定是否處理該時槽中之載頻調之一第二集合以用於一資料傳輸,在判定已傳送該資料傳輸之情況下,基於該偵測訊號而判定該資料傳輸之一資料傳輸率,及基於該判定之資料傳輸率來處理該等用於載頻調之該第二集合的接收符號。
- 一種用於傳送訊號之裝置,其包含:用於獲得用於一時槽中之載頻調之一第一集合的接收符號之構件;用於處理該等用於載頻調之該第一集合之接收符號以獲得偵測訊號之構件;及用於基於該偵測訊號判定是否處理該時槽中之載頻調之一第二集合以用於一資料傳輸之構件,其中該用於處理該等用於載頻調之該第一集合之接收符號以獲得該偵測訊號之構件包含: 用於基於該等接收符號而對於多個碼字組中之每一者計算一量度之構件,用於基於每一碼字組之該計算出的量度而判定是否傳送該多個碼字組中之任一者之構件,及用於基於一判定為已傳送之碼字組而獲得該偵測訊號之構件,該偵測訊號在判定尚未傳送該多個碼字組中之任一者的情況下指示未傳送資料傳輸。
- 如請求項44之裝置,其進一步包含:用於基於一存取終端機之一識別符而自載頻調之多個集合中或自可分配以用於該資料傳輸的複數個載頻調中判定載頻調之該第一集合之構件。
- 一種用於傳送訊號之裝置,其包含:用於獲得用於一時槽中之載頻調之一第一集合的接收符號之構件,用於處理該等用於載頻調之該第一集合之接收符號以獲得偵測訊號之構件,用於基於該偵測訊號判定是否處理該時槽中之載頻調之一第二集合以用於一資料傳輸之構件,用於在判定已傳送該資料傳輸之情況下,基於該偵測訊號而判定該資料傳輸之一資料傳輸率之構件,及用於基於該判定之資料傳輸率來處理該等用於載頻調之該第二集合的接收符號之構件。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US83411806P | 2006-07-28 | 2006-07-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200816683A TW200816683A (en) | 2008-04-01 |
TWI382698B true TWI382698B (zh) | 2013-01-11 |
Family
ID=40925500
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW96127678A TWI382698B (zh) | 2006-07-28 | 2007-07-27 | 於無線通訊系統中用於資料傳輸傳送訊號之方法及裝置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN101496368B (zh) |
TW (1) | TWI382698B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101733489B1 (ko) | 2010-01-17 | 2017-05-24 | 엘지전자 주식회사 | 무선 통신 시스템에서 제어 정보의 전송 방법 및 장치 |
JP5883845B2 (ja) * | 2010-04-04 | 2016-03-15 | エルジー エレクトロニクス インコーポレイティド | 無線通信システムにおける制御情報の送信方法及び装置 |
US8638761B2 (en) * | 2010-10-06 | 2014-01-28 | Qualcomm Incorporated | Low-latency interleaving for low-density parity-check (LDPC) coding |
CN112449403B (zh) * | 2019-09-05 | 2023-10-20 | 海能达通信股份有限公司 | 低轨卫星通信中的随机接入信道传输方法及装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1638271A1 (en) * | 2004-09-20 | 2006-03-22 | Alcatel | Method and device of handling multi-user/multi-service in a wireless system |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6788963B2 (en) * | 2002-08-08 | 2004-09-07 | Flarion Technologies, Inc. | Methods and apparatus for operating mobile nodes in multiple a states |
KR100594597B1 (ko) * | 2003-10-24 | 2006-06-30 | 한국전자통신연구원 | 이동통신시스템에서의 하향링크 신호 구성 방법 및 그장치와, 이를 이용한 동기화 및 셀 탐색 방법과 그 장치 |
-
2007
- 2007-07-27 TW TW96127678A patent/TWI382698B/zh active
- 2007-07-27 CN CN200780027827.XA patent/CN101496368B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1638271A1 (en) * | 2004-09-20 | 2006-03-22 | Alcatel | Method and device of handling multi-user/multi-service in a wireless system |
Non-Patent Citations (2)
Title |
---|
ERICSSION:"E-UTRA Downlink Control Signaling ? Open Issues R1-061365"TSG-RAN WG1 45,12 May 2006,URL:http://www.3gpp.org/ftp/tsg_ran/wg1_rl1/TSGR1_45/Docs/ * |
SHARP:"UE Identity in L1/L2 Downlink Control Signaling,R1-061684"3GPP TSG-RAN WG1 AD-HOC,30 June 2006,URL:http://www.3gpp1.org/ftp/tsg_ran/WG1_RL1/TSGR1_AH/LTE_AH_June-06/Docs/ * |
Also Published As
Publication number | Publication date |
---|---|
CN101496368B (zh) | 2016-08-03 |
TW200816683A (en) | 2008-04-01 |
CN101496368A (zh) | 2009-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2658280C (en) | Method and apparatus for sending signaling for data transmission in a wireless communication system | |
EP1917748B1 (en) | Adaptive pilot structure to assist channel estimation in spread spectrum systems | |
KR100434473B1 (ko) | 직교주파수 분할 다중 시스템에서 채널 복호 장치 및 방법 | |
JP6181128B2 (ja) | シグナリングチャネルを用いたアップリンクチャネル推定 | |
US9313062B2 (en) | Transmission of acknowledge/not acknowledge (ACK/NACK) bits and their embedding in the reference signal | |
JP2005160079A (ja) | 直交周波数分割多重システムにおける副搬送波のチャンネル品質情報を送受信する方法及び装置 | |
JP2009514456A (ja) | 無線通信システムにおける逆方向リンクのための種々の信号チャネル | |
IL197038A (en) | Signal transmission with limited distribution to a particular location for wireless communication | |
JP2010539807A (ja) | 無線通信システムのための多重ビーコンシンボル | |
TWI382698B (zh) | 於無線通訊系統中用於資料傳輸傳送訊號之方法及裝置 | |
WO2010079787A1 (ja) | 無線基地局装置及び無線通信方法 |