TWI310194B - Method and apparatus to store initialization and configuration information - Google Patents

Method and apparatus to store initialization and configuration information Download PDF

Info

Publication number
TWI310194B
TWI310194B TW093136733A TW93136733A TWI310194B TW I310194 B TWI310194 B TW I310194B TW 093136733 A TW093136733 A TW 093136733A TW 93136733 A TW93136733 A TW 93136733A TW I310194 B TWI310194 B TW I310194B
Authority
TW
Taiwan
Prior art keywords
memory
polymer
software
bios
polymer memory
Prior art date
Application number
TW093136733A
Other languages
English (en)
Other versions
TW200523944A (en
Inventor
Kirk Brannock
John Garney
Richard Coulson
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200523944A publication Critical patent/TW200523944A/zh
Application granted granted Critical
Publication of TWI310194B publication Critical patent/TWI310194B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Storage Device Security (AREA)

Description

1310194 九、發明說明:
L發明所屬·^技術領域;J 發明的拮術頜域 本發明係有關一種儲存初始化及組態資訊之方法與裝 5 置。 L先前技術3 發明的拮術昔景 在某些電腦計算系統中,可把基本輸入/輪出系統(BI〇s) 軟體儲存在一種快閃電性可抹除可編程的唯讀記憶體 1〇 (EEPROM)中。快閃記憶體是一種相對昂貴的記憶體,且因 此用於BIOS軟體的可得記憶體典型來說相對較小。因此, 因為空間上的限制,某些現存的Β Ϊ 〇 s軟體在特徵以及功能 性上便受到限制。 因此,對在電腦計算系統中儲存犯〇5軟體的替代方式 15 便有著持續性的需求。 【明内】 發明的概要說明 入/輪出系統 本發明揭露一種方法,其包含:把基本輪 (BIOS)軟體儲存在一聚合物記憶體中。 圖式的簡要說明 在本發明的結論部份中將特別且破切地指出本發明所 請求的項目1而’可參照下列圖式以及下列的發明詳細 說明而最清楚地了解本發明運作的組織與方、田 ^ 成、以及目 20 1310194 的、特徵和優點,在圖式中: 第1圖為一方塊圖,其根據本發明的一實施例展示出一 種電腦計算系統; 第2圖為一方塊圖,其根據本發明的另一實施例展示出 5 一種電腦計算系統; 第3圖為一方塊圖,其根據本發明的另一實施例展示出 一種電腦計算系統; 第4圖為一方塊圖,其根據本發明的另一實施例展示出 一種電腦計算系統;以及 10 第5圖為一流程圖,其根據本發明的一實施例展示出一 種用以儲存且執行BIOS軟體的方法。 將可了解的是,僅為簡要與清楚的目的而展示出圖式中 的元件,且其大小未必與繪出的大小相同。例如,圖式中 某些元件的大小可以相對於其他元件而放大以便促進了解 15 本發明的實施例。再者,適當的話,可以重複圖式中的元 件編號以指出對應或類似的元件。 t 方包方式3 較佳實施例的詳細說明 在以下的詳細說明中,將列出多種特定的細節以便提供 20 本發明的完整說明。然而,熟知技藝者將可了解的是,不 需要該等特定細節也可以實現本發明。在其他實例中,並 不詳細地說明已知的方法、程序、部件以及電路以避免模 糊本發明的焦點。 在以下的詳細說明以及申請專利範圍中,可以使用所謂 1310194 1=2含〃㈣収錢化料,且料用語係視為 圍中,/予。此外,在以下的詳細說明以及申請專利範 式,以使用所謂的”輕合"與’'連接〃用語以及其變化形 :實3用=為彼此的同義字,切來說,在特 實體可絲表示二個紐個元件彼此直接 直接實Γ %合〃可表示二個錢—件彼此 體地或電性地接觸。麸而,"鈕人,, 數個元件並去… 表示二個或 動。此未接觸,但仍彼此互相合作或者互 10 的"次J!’在以下的詳細說明以及申請專利範圍中,所謂 貝§可用來表示資料、指令、或程式碼。 第1圖為一方塊圖,其根據本發明的一實施例展示出— 種電月自4算系统⑽。在此實施例中,電腦計算系統 =括處理器110.’其含有—個或數個—般用途或特殊用途 处理器’例如微處理器、微控制器、特定應用積體電路 (ASIC)、可編程閘陣列(pgA)、數位信號處理器(Dsp)等等。 在某些實施例中,電腦計算系統1〇〇亦可稱為電腦或資料 處理系統。 15 處理器110可耦合於主機匯流排115。可稱為記憶體控 制器的記憶體控制器集線器(MCH)120亦可耦合於主機匯 20 流排13·5。視訊控制器125玎透過加速影像處理埠(AGP) 匯流排130耦合於MCH 120。視訊控制器125可耦合於顯 示器135,其可為陰極射線管(CRT)顯示器或液晶顯示器 (LCD)。AGP匯流排130相符於1998年5月4日由位於美 國加州聖塔克莱拉市之英特爾公司所出版的加速影像處理 1310194 埠介面規格修正第二版。 系統記憶體140 1透過記憶體匯流排145搞合至MCH 120。此外,聚合物記憶體150可透過記憶體匯流排145 耦合至MCH 120。雖然本發明的範圍並不限於此’系統記 5憶體140可為一相對快速的依電性記憶體,例如靜態隨機 存取記憶體(SRAM)、動態隨機存取記憶體(DRAM)、或同 步 DRAM (SDRAM)。 在一實施例中,聚合物記憶體15 0可為包括鐵電記憶體 晶胞陣列的一種非依電性鐵電聚合物記憶體,其中各個晶 10 胞包括介於至少二條傳導線之間的一種鐵電聚合物材質。 該等傳導線係稱為位址線,並且可用以穿過該鐵電聚合物 材質而施加一電場以改變該聚合物材質的極性。 在此實施例中,聚合物記憶體150可利用某些材質的鐵 電反應以把資料呈正極以及負極形式保留在記憶體裝置 15 中’甚至可在沒有電力的狀況下。各個晶胞的鐵電可極化 材質包含保留其本身定向的相似定向電偶極磁域,除非受 到某些外部施加電力的干擾。該種材質的極化可突顯出該 等磁域受到校準的程度。此種極化方式可藉由施加具有充 分力量以及極度的電場來翻轉。在各種不同實施例中,鐵 20電聚合物材質包含聚氟乙稀(polyvinyl fluoride)、氟化聚乙 烯(polyethylene fluoride)、聚氯乙烯(p〇|yVjny| chloride)、 氯化聚乙烯(polyethylene chloride)、聚丙稀 (polyacrylonitrile)、聚醯胺(polyamide)、其共聚合物,或 該等之組合。 1310194 在一替代實施例中’聚合物記憶體150可 記憶體,例如-種電阻變化聚合物記憶體。^ 該塑膠記憶體包括夾在位址㈣_ < _ 聚合物記憶體材質_,例如三條位址線之_ 一種聚合
晶胞儲存數個位元,且可藉著堆疊層體而進—步增加資料 可為另一種塑膠 在此實施例中, 的一種非依電性 ίο 密度。
號、以及與寫入和讀取運作相關聯的資料信號。MCH 12〇 15亦包括依電性隨機存取記憶體(RAM)緩衝器121,其可用來 讀取儲存在聚合物記憶體15〇中的資訊,如以下將討論 地。例如,RAM緩衝器121可用來緩衝從聚合物記憶體15〇 讀取的資訊,並且可用來缓衝寫入到聚合物記憶體15〇的 資訊。 20 例如’ MCH 12〇亦可透過集線器鏈路155耦合到輸入/ 輸出控制器集線器(ICH)160,其係耦合到輸入/輸出(I/O) 可擴展匯流排165以及周邊部件連接介面(pci)匯流排 170(如1995年6月發表之PCI區域匯流排規格生產版第 2_1修正版)、或者到一匯流排(例如PCI Express匯流排)、 1310194 或另-種第三代I/O連接介面匯流排,擴充匯流排阳 可耦合至控制對一個或數個I/O裝置18〇之存取的ι/〇押 制器175。I/O裝置180的實例包括輪入裝置,例如鍵盤: /或滑鼠。在-替代實施例中,I/O控制$ 175可整合到la 160中,如許多其他控制功能一般。 ICH⑽亦可輕合到儲存裝置185。在—實施例中聚 合物記憶體150可為-相對大型的非依電性磁碟快取記憶 體’其適於為儲存裝£185來快速儲存資訊。儲存裝置= 為-大量儲存裝置,例如具有健存容量至少大約為十億位 10 7L組(GB)的-碟片記憶體。在各種不同實施例中储存带 置185可為一機電硬碟記憶體、光碟記憶體、或碟片:憶 體,雖然本發明的範圍並不限於此。在一實施例中,聚: 物記憶體150的儲存容量至少大約為1〇〇百萬位元組。 如,聚合物記憶體150可具有大約500百萬位元組……的 15儲存容量。聚合物記憶體可為區塊可定址/可存取的雖然 本發明的範圍並不限於此。 ‘ 20
PCI匯流排170可耗合到各種不同的部件,例如無線$ 面190’其在某些實施例巾可用來與遠端裝置進行通訊。 雖然並未展示於第i圖,無線介面19Q包括或耦合到動 或其他天線,與例如無線收發器的其他部件—起。在各毛 不同實施例中,無線介面19〇可透過外部附加卡戈嵌入」 裝置耦合到系統1〇〇。在其他實施例中,無線介面19〇 _ 完全地整合到系統100的晶片組中。 雖然本發明說明係參照系統100的特定部件,將闡述的 10 1310194 是,所說明以及展示實施例的各種不同修正以及變化方式 亦是可能的。電腦計算系統可為一種可攜式個人電腦 (pc),例如能夠以無線方式傳送資訊的筆記型電腦或膝上 型電腦。然而,應該了解的是,本發明的實施例可實現於 5 另一種無線裝置中,例如蜂巢式電話、無線個人數位助理 (PDA)等。在該種實施例中,根據一實施例的一種聚合物記 憶體可耦合到一内部匯流排,其依次地耦合到微處理器以 及周邊匯流排,其依次地耦合到無線介面以及相關聯天 線,例如雙極天線、螺旋狀天線、全球行動通訊系統(GSM) 10 天線等等。 亦應該注意的是,根據本發明另一個實施例的聚合物記 憶體150亦可實現於非無線裝置中,例如未組構成可進行 無線通訊的桌上型PC、伺服器、或工作站。 第2圖為一方塊圖,其根據本發明的另一實施例展示出 15 一種電腦計算系統200。在此實施例中,可利用耦合至PCI 匯流排170的PCI附加卡來實現聚合物記憶體150。 此外,在未顯示於圖式中的電腦計算系統200的一替代 實施例中,聚合物記憶體150包括一整合式聚合物記憶體 控制器,其包括與聚合物記憶體150整合在一起的RAM緩 20 衝器121。此聚合物記憶體控制器包括介面以及解碼邏輯, 其如以下參照第5圖所討論般地運作。 第3圖為一方塊圖,其根據本發明的另一實施例展示出 一種電腦計算系統300。在此實施例中,可把聚合物記憶 體150整合到系統300的一晶片組中,例如聚合物記憶體 1310194 150可與MCH 120整合在一起。 第4圖為一方塊圖,其根據本發明的另_實施例展示出 一種電腦計异系統40Q。在此實施例中,聚合物記情體15〇 可與系統400的其他部件一起整合在主機板上,或者可為 5 一附加卡。此外’聚合物記憶體150可透過pci-Express 鏈路195耦合至MCH 120。PCI-Express鏈路195可為系 統400之部件間的一項點對點鏈路。在一替代實施例(未顯 示)中,聚合物記憶體150可透過耦合pCI_Express鏈路耦 合至ICH 160。為了簡要的目的’第4圖中並未展示出系 10 統400的全部部件。 在各種不同實施例中,除了用來作為磁碟快取記憶體之 外,聚合物记fe體150亦可儲存勒體或啟動資訊,例如基 本輸入/輸出系統(BIOS)軟體。韌體可表示永久地包含在一 硬體裝置中的軟體或程式。 15 在當中聚合物記憶體150為一區塊可定址記憶體的實 施例中,MCH 120包括解碼及/或介面邏輯,其允許系統 100、200、300、或400能取回且執行儲存在聚合物記憶 體150之任意或固定位置上的BI0S軟體。可從聚合物記 憶體150取回BIOS軟體,並且可由處理器響應於一 2〇項電源開啟/開機或重置事件來執行BIOS軟體。 在某些電腦計算系統中,可預先界定一重置位址。例 如’在具有大約四十億位元組之位址空間的32位元處理系 統中,重置位址可為OXFFFFFFFOdMch 120包括介面邏輯 或電路’其允許電腦計算系統能響應於一項重置或電源開 12 1310194 事件而取回並且執行儲存在聚合物記憶體15q中的biqs · 軟體。 現在請參照第5圖,其中根據本發明的一實施例展示丨 : 一種用以儲存且執行BI0S軟體之方法哪的流程圖。將 : 5參照第1圖的電腦計算系統⑽來說明方法5()q。'然而, · 如可了解地,亦可利用電腦計算系統2〇〇、3〇〇、或侧來 實現方法500。 ' 方法500可藉著把基本輸入/輪出系統卿s)軟體儲存 在聚合物記憶體150中來開始(方塊51〇)。扮〇5軟體包括 鲁 H)作業系統(Ο/S)獨立、主機板特定系統初始化程式碼,其可 在系統開機時或者響應於一項重置事件而執行,並且可初 始化Ο/S的載人動作。BIQS軟體包括進行下鶴作之—項 或全部的程式碼:檢查互補金屬氧半導體(CM0S)設定或故 態資訊·,載入中斷處理程式以及裝置驅動程式;初始化暫 15存器以及電源管理;進行開機自我測試(p〇ST)以驗證該電 腦計算系統的部件能夠運作;顯示器系統設定;判定哪些 裝置是可啟動的;初始啟動程式的順序。 馨 響應於系.统100的電源開啟或重置,MCH 120包括從 聚合物記憶體150複製BI0S軟體的初始區塊到剛緩衝 器m中的邏輯(方塊520)。在一實施例中,圈緩衝器 : 121可為與MCH 120整合在-起的_個八千位元組(KB)緩 :· 衝器’雖然本發明的範圍並不限於此。較小或較大的議 緩衝器亦可用來作為_缓衝器121。例如,在不同的應 用程式中緩衝器121的大小可介於512位元組到大 13 1310194 約64 KB之間’雖然本發明的範圍並不限於此。相較於聚 合物記憶體150來說,RAM緩衝器121亦可具有相對較快 的存取時間,並且可位於聚合物記憶體控制器中,其可為 系統100之晶片組的部份或者可與聚合物記憶體15〇整合 5 在一起。 在把BIOS軟體的初始部份複製到RAM緩衝器之 後,處理器110可從RAM緩衝器121擷取Bi〇s軟體的初 始部伤且進行執行(方塊530)。BIOS的初始部份包括p〇st 運作,其令處理窃lio能後續地存取系統記憶體14〇。81〇5 1〇的初始部份亦包括把BIOS之剩餘部份從聚合物記憶體15〇 複製到系統記憶體140中的程式碼。在一替代實施例中, 可以把BIOS之初始部份的全部或部份複製到系統記憶體 140中,並且從記憶體140來執行它。 接下來,初始BIOS軟體可把BI0S影像的剩餘部份從 15聚合物記憶體15〇複製到系統記憶體140中(方塊540), 並且從系統記憶體140繼續執行BI0S軟體的剩餘部份。 換言之,在把BIOS軟體的剩餘部份複製到系統記憶體“ο 之後,處理器110可從系統記憶體14〇擷取且執行BI〇s 軟體的剩餘部份(方塊550)。 2〇 大致上,聚合物記憶體控制器(例如MCH 120)可提供一 項保護功能以避免覆寫BIOS軟體。在此實施例中,在執行 BIOS軟體的過程中,可以保護系統記憶體14〇中的BIOS 影像副本以避免覆寫BIOS軟體(方塊560)。例如,MCH 120 包括避免在BIOS程式碼的執行過程中對系統記憶體 14 1310194 寫入存取的禁止邏輯。此外’ MCH 120包括避免意外或蓄 意覆寫儲存在聚合物記憶體150中之BIOS影像(方塊570) 的保護邏輯。例如,可以使用、、寫入一次〃或〃重置清除〃保護 運作。此外’聚合物記憶體150本身包括一項〃區塊鎖定" 5 特徵,以避免聚合物記憶體150之一個或數個區段或區域 的記憶體存取動作(例如讀取、寫入或抹除)。在一實例中, 可把BIOS軟體儲存在聚合物記憶體150的一特定區塊或 區段中,並且聚合物記憶體及/或MCH 120可包括一區塊 鎖定電路以避免寫入到聚合物記憶體150的此區塊中。 10 在另一個實施例中’可把系統100組構成不允許完整地 覆寫BIOS影像,因此可能會難以更新BIOS。反之,僅可 在某些受控制狀況下覆寫BIOS。例如,一種方法包括透過 一種晶片組特徵來更新BIOS,其當呈系統管理監控程式 (SMM)時,僅允許覆寫儲存BIOS之聚合物記憶體150的一 15部份’藉此允許BIOS SMM程式碼能驗證對聚合物記憶體 150進行的任何寫入動作。另一個實例包括把適當區塊鎖 住在韌體集線器本身中。解開該等區塊而使它們成為可寫 入的將需要一項韌體集線器重置動作,而如果電路板係設 計為能支援此特徵的話,便可以利用處理器INIT(初始)來 20完成該動作。在INIT(初始)之前,可把BIOS更新複製到記 憶體中,且隨後在處理器INIT(初始)之後經過驗證並執 行。INIT(初始)並不會重置晶片組,因此記憶體内容將可 留存。 在一替代實施例中,聚合物記憶體150具有分離於系統 15 1310194 記憶體140的一記憶體控制器。聚合物記憶體150的記憶 體控制器可稱為聚合物記憶體控制器,其包括相似於上述 RAM緩衝器121的—ram緩衝器。 在某些系統中’初始化程序可稱為初始程式載入 5 (IPL)。在該等系統中’聚合物記憶體15〇可儲存初始程式 載入(IPL)資訊。 除了儲存BIOS軟體之外,在其他實施例中,聚合物記 憶體15G可儲存純_的其他初始化或組態資訊。例如, 聚合物。己憶體15G可儲存選擇唯讀記憶體(RC)M)程式碼、 10 CMOS ,组態資訊、或可擴展系統組態資料(esc⑺。例如 CMOS、選擇rqm、或ESCD資訊的資訊可稱為啟動資訊, 雖然上述列出的資訊並不是全部啟動資訊的總合。其他未 列出的資訊亦可被視為啟動資訊。 組悲貝訊大致上稱為特定硬體或軟體細節,依據附接的 15裝置、谷X或效能,以及組成該系統的成分而定。CMOS 組態資δΤΙ可稱為組態資訊,其謂存在相對較小的CM〇s RAM中,例如64位元組。⑺防組態資訊的實例包括使用 者選擇或偏好、啟動順序資訊、以及有關包括在系統中之 裝置類型的資訊,例如軟碟機、硬碟、鍵盤、滑鼠、顯示 20斋等。如果系統100適於支援隨插即用(PnP)的話,那麼 BIOS軟體亦可針對現存pnP裝置上的組態資訊來讀取 ESCD。 此外,其他一般用途非依電性資訊亦可儲存在聚合物記 憶體150中。例如,EFI變化方案可儲存在聚合物記憶體 16 1310194 150中。EFI表示由位於美國加州聖塔克萊拉市之英特爾公 司於2002年12月1日出版的可擴展韌體介面(EFI)規格第 1.10 版。 方法500將允許BIOS軟體能儲存在非依電性聚合物記 5 憶體150中’並且利用一預設重置位址而從RAM緩衝器 121及/或系統記憶體140進行存取’其中相較於聚合物記 憶體150來說,缓衝器121與記憶體140具有相對較快的 存取時間。 方法500將允許電腦計算糸統(例如包括聚合物記憶體 10 而非快閃EEPR0M的電腦計算系統100、200、300、或400) 能〃回溯相容(backward compatible)"。例如,如上所討論 地,在一實施例中,BIOS軟體可儲存在聚合物記憶體中而 不是儲存在快閃EEPR0M中’並且麵合至聚合物記憶體的 記憶體控制器'包括一相對較小的RAM緩衝器以利用儲存在 15 聚合物記憶體中的啟動資訊來使電腦計算系統啟動。 某些把BIOS儲存在快閃EEPR0M中的電腦計算系統可 使用一種〃頁面(page)"技術以允許對較可直接針對bios而 定址之位址範圍來得大的BIOS區域進行存取。在此狀況 中,如果需要針對某些功能而存取之BIOS程式碼/資料的 20 該等部份目前並無法定址的話’ BIOS可控制快閃記憶體裝 置位址範圍的對映以使其他部份成為可定址的。可以修正 MCH 120以對映並且複製BIOS聚合物記憶體15〇的部份 到''BlOSpagable〃系統記憶體區域中,以使一相似〃頁面 (page) BIOS運作可以在把bios程式碼儲存到聚合物記慎 17 1310194 體的一系統中運作。 在各種不同實施例中,可使電腦計算系統100至400 適於允許一種現場可升級、λ啟動載入器"能重新寫入B10 S 影像到聚合物記憶體150中。在另一個實施例中,為了允 5許使用聚合物記憶體150的任意部份來保留BIOS影像, 可把某些非依電性(NV)組態資料儲存在記憶體控制器120 中或者儲存在聚合物記憶體150的已知固定位置中,其描 述記憶體控制器120可在何處找到目前的BIOS影像。 上述討論的實施例可提供方法、裝置、以及系統來儲存 且執行BIOS軟體。在展示於第2圖而當_可把聚合物記憶 體150實現為耗合至pci匯流排17〇的一附加卡的實施例 中’相較於第3圖展示的實施例來說,系統啟動時間可以 較長,因為從系統200之聚合物記憶體15〇擷取到的程式 碼或資料必須要跨越過較多的匯流排介面。把聚合物記憶 15體15包括在主機板上(例如,如第1圖與第3圖所示)或使 其整合到例如MCH 120的晶片組中(例如,如第3圖所示) 的動作將可減短系統啟動的時間。 在本發明的另一個實施例中,一種方法包括在聚合物記 憶體(例如聚合物記憶體150)中儲存電腦計算系統(例如系 20統100、200、300、4〇〇)的初始化或紐態資訊。該初始化 資訊包括BIOS資訊。該組態資訊包括啟動順序資訊及/或 可擴展系統組態資料(ESCD)。 管已經展不並且S兒明本發明的某些特徵,熟知技藝者 應可了解的是,可以進行許多的修正、替代、改變以及等 18 1310194 效方案。因此,可了解的是,以下的申請專利範圍係意圖 涵蓋屬於本發明之真實精神範圍中的所有修正以及變化方 案。 C圖式簡單說明】 5 第1圖為一方塊圖,其根據本發明的一實施例展示出一 種電腦計鼻糸統, 第2圖為一方塊圖,其根據本發明的另一實施例展示出 一種電腦計算系統; 第3圖為一方塊圖,其根據本發明的另一實施例展示出 10 一種電腦計算系統; 第4圖為一方塊圖,其根據本發明的另一實施例展示出 一種電腦計算系統;以及 第5圖為一流程圖,其根據本發明的一實施例展示出一 種用以儲存且執行BIOS軟體的方法。 15 【主要元件符號說明】 100 電腦計鼻糸統 匯流排 110 處理器 135 顯示器 115 主機匯流排 140 系統記憶體 120 記憶體控制器集線器 145 記憶體匯流排 (MCH) 150 聚合物記憶體 121 依電性隨機存取記憶 155 集線器鏈路 體(RAM)缓衝器 160 輸入/輸出控制器集線 125 視訊控制器 器(ICH) 130 加速影像處理埠(AGP) 165 輸入/輸出(I/O)可擴展 1310194 匯流排 170 周邊部件連接介面 (PCI)匯流排 175 I/O控制器 180 I/O裝置 185 儲存裝置 190 無線介面 195 PCI-Express 鏈路 200 電腦計鼻糸統 300 電腦計鼻糸統 400 電腦計鼻糸統 500 方法 510〜570 步驟方塊

Claims (1)

  1. ^310194 ά年r月巧日修正替換頁 十、申請專利範圍: -- 第93136733號申請案申請專利範圍修正本97.05.23. 1. -種用於儲存初始化及組態資訊之方法,其包含下列步 驟: 5 把基本輸入/輸出系統(BI〇S)軟體儲存在一聚合物 記憶體中’其中該聚合物記憶體係經由—記憶體匯流排 耦合於一記憶體控制器; 將該BIOS軟體之—第-部份自該聚合物記憶體經 由該記憶體匯流排複製^記憶體控制器之-隨機存 10 取記憶體(RAM)緩衝器;以及 將該BIOS軟體之—第二部份自該聚合物記憶體複 製於系統記憶體以供執行之用。 2·如申睛專利範圍第1項之方法,其中該瞧緩衝器的儲 存容量至少大約為512位元組。 15 3. Μ請專利範圍第2項之方法,其中從該聚合物記憶體 稷製1 2 3亥BIOS軟體之_第一部份的動作係響應於一系統 的一開機或重置事件而發生,而該系統包括有該聚合物 記憶體,且其中該BI〇s軟體的該第1份包括開機自我 測試(POST)程式碼、以及用以從該聚合物記憶體把該 20 B10 s軟體的~第二部份複製到—依電性系統記憶體中 的程式碼。 21 1 ’如申1專利範111第1項之方法,其另包含避免在該BIOS 2 軟體的執行過程中寫人到該系統記憶體中。 3 I如申睛專利範圍第!項之方法,其中賴〇s軟體係儲存 1310194 η年r月日修正替換頁I 在該聚合物記憶體的一第一部份中,且該方法另包含避 免寫入到该聚合物記憶體的該第一部份中。 6.如申請專利範圍第1項之方法,其中該聚合物記憶體的 5 儲存容量至少大約為100百萬位元組,且該聚合物記憶 5 體為一碟片快取記憶體,該快取記憶體係針對儲存容量 至少大約為十億位元組的一碟片記憶體來快速儲存資 訊。 7·—種用於儲存初始化及組態資訊之方法,其包含下列步 驟: 1〇 把基本輸入/輸出系統(BIOS)軟體儲存在一鐵電記 隐體中,其中該鐵電記憶體係經由一記憶體匯流排耦合 於一記憶體控制器; 將该B10 S軟體之-第一部份自該鐵電記憶體經由 該記憶體匯流排複製於一記憶體控制器之一隨機存取 15 記憶體(Ram)緩衝器;以及 將该BIOS軟體之-第二部份自該鐵電記憶體複製 於系統5己憶體以供執行之用。 8.如申請專利範圍第7項之方法,其中該鐵電記憶體為一 聚合物記憶體。 20 9_如申請專利範圍第7項之方法,其中該BIOS軟體係儲存 在該鐵電记憶體的一第一部份中,且該方法另包含避免 寫入到該鐵電記憶體的該第一部份中。 10. —種用於儲存初始化及組態資訊之方法,其包含下列步 22 1310194 :1替換貢 把基本輸入/輸出系統(BIOS)軟體儲存在— ^ — % P且孿 化圮憶體中,其中該電阻變化記憶體係經由一 、 < '「思體!藤 流排耦合於一記憶體控制器; ’ 將該BI〇S軟體之-第-部份自該電阻變化記憶體 經由該記憶體匯流排複製於一記憶體控制器之一产機 存取記憶體(RAM)緩衝器;以及 通 …將該BIOS軟體之一第二部份自該電阻變化記憶體 複製於系統記憶體以供執行之用。 11 如申請專利範圍第ίο項之方法,盆φ兮* R。姐 10
    頊心乃左具中e亥電阻變化記憶體 為一聚合物記憶體。 12·如申請專利範圍第1〇項之方法,其中該咖軟體係儲 存在該電阻變化記憶體的—第—部份中,域方法另包 含避免寫入到該電阻變化記憶體的該第—部份中。
    23
TW093136733A 2003-12-18 2004-11-29 Method and apparatus to store initialization and configuration information TWI310194B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/742,386 US7424603B2 (en) 2003-12-18 2003-12-18 Method and apparatus to store initialization and configuration information

Publications (2)

Publication Number Publication Date
TW200523944A TW200523944A (en) 2005-07-16
TWI310194B true TWI310194B (en) 2009-05-21

Family

ID=34678436

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093136733A TWI310194B (en) 2003-12-18 2004-11-29 Method and apparatus to store initialization and configuration information

Country Status (5)

Country Link
US (2) US7424603B2 (zh)
EP (1) EP1695208A2 (zh)
CN (1) CN1890633B (zh)
TW (1) TWI310194B (zh)
WO (1) WO2005066772A2 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7603562B2 (en) * 2005-02-02 2009-10-13 Insyde Software Corporation System and method for reducing memory requirements of firmware
CN102200916B (zh) 2010-03-26 2014-12-31 联想(北京)有限公司 电子设备、可配置的部件及该部件的配置信息存储方法
US20120060023A1 (en) * 2010-09-06 2012-03-08 Samsung Electronics Co., Ltd. Methods for booting an operating system using non-volatile memory
US10691448B2 (en) * 2018-08-18 2020-06-23 Dell Products, L.P. Method and apparatus to execute BIOS firmware before committing to flash memory
US20220113979A1 (en) * 2019-06-27 2022-04-14 Hewlett-Packard Development Company, L.P. Storing post codes in electronic tags

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5187792A (en) * 1990-05-09 1993-02-16 International Business Machines Corporation Method and apparatus for selectively reclaiming a portion of RAM in a personal computer system
US5230052A (en) * 1990-10-01 1993-07-20 International Business Machines Corp. Apparatus and method for loading bios into a computer system from a remote storage location
IT1254937B (it) 1991-05-06 1995-10-11 Aggiornamento dinamico di memoria non volatile in un sistema informatico
DE4215063C2 (de) 1991-05-10 1999-11-25 Intel Corp Einrichtung und Verfahren zum Seitenwechsel bei einem nicht-flüchtigen Speicher
US6148441A (en) * 1994-04-06 2000-11-14 Dell Usa, L.P. Method for reprogramming flash ROM in a personal computer implementing an EISA bus system
US6421776B1 (en) * 1994-10-14 2002-07-16 International Business Machines Corporation Data processor having BIOS packing compression/decompression architecture
US5671413A (en) 1994-10-31 1997-09-23 Intel Corporation Method and apparatus for providing basic input/output services in a computer
US5737748A (en) * 1995-03-15 1998-04-07 Texas Instruments Incorporated Microprocessor unit having a first level write-through cache memory and a smaller second-level write-back cache memory
US5748912A (en) * 1995-06-13 1998-05-05 Advanced Micro Devices, Inc. User-removable central processing unit card for an electrical device
US5822581A (en) 1995-09-29 1998-10-13 Intel Corporation Method for CMOS configuration information storage and retrieval in flash
KR100568642B1 (ko) * 1996-04-11 2006-04-07 가부시끼가이샤 히다치 세이사꾸쇼 Atapi 디스크 드라이브 장치
US6122733A (en) 1997-01-02 2000-09-19 Intel Corporation Method and apparatus for updating a basic input/output system
US6128732A (en) * 1997-12-15 2000-10-03 Compaq Computer Corporation Implementing universal serial bus support with a minimum of system RAM
KR100313996B1 (ko) * 1998-01-08 2001-12-28 구자홍 컴퓨터시스템의바이오스데이터저장장치및방법
US6982702B1 (en) * 1998-06-12 2006-01-03 Hewlett-Packard Development Company, L.P. Portable computer system
US20100146256A1 (en) * 2000-01-06 2010-06-10 Super Talent Electronics Inc. Mixed-Mode ROM/RAM Booting Using an Integrated Flash Controller with NAND-Flash, RAM, and SD Interfaces
US6633976B1 (en) * 2000-08-10 2003-10-14 Phoenix Technologies Ltd. Method of storing BIOS modules and transferring them to memory for execution
US20030058681A1 (en) 2001-09-27 2003-03-27 Intel Corporation Mechanism for efficient wearout counters in destructive readout memory
JP3900467B2 (ja) * 2001-11-05 2007-04-04 インターナショナル・ビジネス・マシーンズ・コーポレーション 外部記憶装置、外部記憶装置制御方法、プログラム、及び記録媒体
US6646903B2 (en) 2001-12-03 2003-11-11 Intel Corporation Ferroelectric memory input/output apparatus
JP4034971B2 (ja) * 2002-01-21 2008-01-16 富士通株式会社 メモリコントローラおよびメモリシステム装置
US7103724B2 (en) 2002-04-01 2006-09-05 Intel Corporation Method and apparatus to generate cache data
US7013385B2 (en) * 2002-06-04 2006-03-14 International Business Machines Corporation Remotely controlled boot settings in a server blade environment
US20050041453A1 (en) * 2003-08-22 2005-02-24 Brazis Paul W. Method and apparatus for reading and writing to solid-state memory

Also Published As

Publication number Publication date
US7424603B2 (en) 2008-09-09
TW200523944A (en) 2005-07-16
US20050138266A1 (en) 2005-06-23
WO2005066772A2 (en) 2005-07-21
WO2005066772A3 (en) 2006-04-27
CN1890633B (zh) 2011-03-09
CN1890633A (zh) 2007-01-03
US8086837B2 (en) 2011-12-27
US20080294889A1 (en) 2008-11-27
EP1695208A2 (en) 2006-08-30

Similar Documents

Publication Publication Date Title
US6407949B1 (en) Mobile communication device having integrated embedded flash and SRAM memory
KR101395778B1 (ko) 메모리 카드 및 그것을 포함하는 메모리 시스템 그리고그것의 동작 방법
US8041912B2 (en) Memory devices with data protection
TWI246657B (en) System and method for booting by use of a flash memory
US11138080B2 (en) Apparatus and method for reducing cell disturb in an open block of a memory system during a recovery procedure
US20050086551A1 (en) Memory optimization for a computer system having a hibernation mode
US11755315B2 (en) Boot ROM update method and boot-up method of embedded system
CN104115136A (zh) 非易失性随机访问存储器中存储bios的装置、方法和系统
EP1797645A2 (en) Systems and methods for providing nonvolatile memory management in wireless phones
US9110784B2 (en) Nonvolatile random access memory and data management method
US20140013036A1 (en) User device having nonvolatile random access memory and method of booting the same
CN105830021B (zh) 可更新集成电路无线电
TWI237759B (en) Method for data accessing in a computer and the computer thereof
US8086837B2 (en) Method and apparatus to store initialization and configuration information
US20220374216A1 (en) Method of manufacturing information processing apparatus and mobile computer
US11269715B2 (en) Systems and methods for adaptive proactive failure analysis for memories
US8745363B2 (en) Bootable volatile memory device, memory module and processing system comprising bootable volatile memory device, and method of booting processing system using bootable volatile memory device
US7017035B2 (en) Method and apparatus for using an ACPI NVS memory region as an alternative CMOS information area
US20090307389A1 (en) Switchable access states for non-volatile storage devices
US20070198788A1 (en) Memory access methods
US9025366B2 (en) Main memory system storing operating system program and computer system including the same
US20150317181A1 (en) Operating system switching method
US20230102540A1 (en) Flash memory data protection
US20130080717A1 (en) Information processing apparatus and control method

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees