CN1890633A - 存储初始化及配置信息的方法和装置 - Google Patents

存储初始化及配置信息的方法和装置 Download PDF

Info

Publication number
CN1890633A
CN1890633A CNA2004800361235A CN200480036123A CN1890633A CN 1890633 A CN1890633 A CN 1890633A CN A2004800361235 A CNA2004800361235 A CN A2004800361235A CN 200480036123 A CN200480036123 A CN 200480036123A CN 1890633 A CN1890633 A CN 1890633A
Authority
CN
China
Prior art keywords
memory
polymer memory
bios
information
software
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004800361235A
Other languages
English (en)
Other versions
CN1890633B (zh
Inventor
K·布兰诺克
J·加内
R·库尔森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1890633A publication Critical patent/CN1890633A/zh
Application granted granted Critical
Publication of CN1890633B publication Critical patent/CN1890633B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Storage Device Security (AREA)

Abstract

简单地讲,根据本发明一实施例,提供了一种存储初始化及配置信息的装置和方法。该方法可以包括将基本输入/输出系统(BIOS)软件存储到聚合物(polymer)存储器中。该方法可以进一步包括将BIOS软件的第一部分从聚合物存储器复制到存储控制器的随机存取存储(RAM)缓冲器中,其中RAM缓冲器具有至少约2千字节(KB)的存储容量。

Description

存储初始化及配置信息的方法和装置
背景技术
在某些计算系统中,基本输入/输出系统(BIOS)软件可能存储在快速电可擦除可编程只读存储器(EEPROM)中。闪存是一种相对昂贵的存储器,因为这一点,可供BIOS软件使用的存储量通常相对较小。因此,因空间的限制,一些现存的BIOS软件可能会在其特征和功能方面受到限制。
由此,总有一种需求,用可替换的方式在计算系统中存储BIOS软件。
附图说明
被视为本发明的主题在本说明书的结论部分特别地指出并得到清晰地声明。不过,当结合附图阅读下面的详细说明时可以最佳地理解本发明的组织和操作方法以及目的、特色和优点。
图1是根据本发明一实施例示出了一计算系统的方框图;
图2是根据本发明另一实施例示出了一计算系统的方框图;
图3是根据本发明另一实施例示出了一计算系统的方框图;
图4是根据本发明另一实施例示出了一计算系统的方框图;并且
图5是根据本发明一实施例示出了存储并执行BIOS软件的方法的流程图。
应该理解,为了说明简单和清晰,没有必然地按照比例在图中画出所示的元件。例如,为了清晰,某些元件的尺寸相对其它元件放大了许多。此外,在考虑合适的地方,一些参考数字在这些图中有重复以指示相应的或相似的元件。
具体实施方式
在下面的详细描述中,为了对本发明作透彻的理解,阐明了许多特定的细节。然而,本领域的一般技术人员应该理解,本发明可以在不使用这些特定细节的情况下得到实施。在其它情况下,公知的方法、程序、组件和电路都不再详细描述,以便凸显本发明。
在以下的说明书和权利要求书中,术语“包括”和“包含”及其衍生词都可以使用,并且旨在被看作互为同义词。另外,在以下的说明书和权利要求书中,术语“耦合”和“连接”及其衍生词也可以使用,并且这些术语并不旨在被看作互为同义词。相反,在特定的实施例中,“连接”可能用来表示两个或更多个元件彼此直接以物理的方式或电的方式相互接触。“耦合”可能意味着两个或更多个元件处于直接的物理或电接触中。不过,“耦合”可能也意味着两个或更多个元件彼此并不直接接触,但仍然彼此协作或相互作用。另外,在以下的说明书和权利要求书中,术语“信息”可能用来指数据、指令或代码。
图1是根据本发明一实施例示出了一计算系统100的方框图。在该实施例中,计算系统100可以包括处理器110,处理器110可以包括一个或多个通用或专用的处理器,比如,微处理器、微控制器、专用集成电路(ASIC)、可编程门阵列(PGA)、数字信号处理器(DSP)等。在一些实施例中,计算系统100也可以被称为计算机或数据处理系统。
处理器110可以耦合到主机总线115。可以被称为存储控制器的存储控制器集线器(MCH)120也可以耦合到主机总线115。视频控制器125可以通过高级图形端口(AGP)总线130耦合到MCH 120。视频控制器125可以耦合到显示器135,显示器135可以是阴极射线管(CRT)显示器或液晶显示器(LCD)。AGP总线130遵循由位于加利福尼亚的Santa Clara的英特尔公司在1998年5月4日公布的加速图形端口接口规范。
系统存储器140可以通过存储器总线145耦合到MCH 120。此外,聚合物存储器150可以通过存储器总线145耦合到MCH 120。尽管本发明的范围并不限于该方面,但是系统存储器140可以是相对较快的易失存储器,比如,静态随机存取存储器(SRAM),动态随机存取存储器(DRAM),或同步的DRAM(SDRAM)。
在一个实施例中,聚合物存储器150可以是非易失铁电聚合物存储器,该存储器可以包括铁电存储器单元的阵列,其中各个单元可能包括位于至少两个导电线路之间的铁电聚合物材料。该导电线路可以被称为地址线路,并可以被用于将电场加在该铁电聚合物材料上以改变该聚合物材料的极化。
在该实施例中,聚合物存储器150可以使用某些材料的铁电行为按正和负极性在存储器件中保持数据,即便没有电功率存在时也如此。各个单元的铁电可极化材料可以包含相似定向的电偶极子的畴,它们保持其定向除非受某个外部强加的电力所影响。材料的极化是以这些畴对齐的程度为特征。通过施加足够强度和极性的电场,便可使该极化反转。在各种实施例中,铁电聚合物材料可以包括氟化乙烯聚合物、聚乙烯氟化物、氯化乙烯聚合物、聚乙烯氯化物、聚丙烯腈、聚酰胺、它们的共聚物、或它们的组合。
在交替的实施例中,聚合物存储器150可以是另一种类型的塑料存储器,比如,阻变聚合物存储器。在该实施例中,塑料存储器可以包括被夹在地址矩阵的节点处的非易失性聚合物存储器材料的薄膜,例如,在两条地址线路之间的聚合物存储器材料。通过在聚合物存储器材料上施加电势以使正或负的电流通过聚合物材料从而改变聚合物材料的电阻,任何节点处的电阻可以从几百欧姆变为几兆欧姆。潜在不同的阻抗等级可以在每个单元中存储几个比特,并且数据密度可以通过叠加多层进一步增大。
MCH 120可以控制着信息在系统100内的转移,例如,在处理器110、MCH120、系统存储器140以及聚合物存储器150之间。即,MCH 120可以产生控制信号、地址信号以及数据信号,这些信号可能与写或读操作相关联。MCH 120也可以包括易失性随机存取存储(RAM)缓冲器121,它可用于读取存储在聚合物存储器150中的信息。例如,RAM缓冲器121可以用来缓冲从聚合物存储器150中读取的信息,并用来缓冲向聚合物存储器150写入的信息。
MCH 120也可以例如通过集线器链路155耦合到输入/输出控制器集线器(ICH)160,输入/输出控制器集线器(ICH)160又耦合到输入/输出(I/O)扩展总线165和外围组件互连(PCI,这是由1995年6月发布的修订本2.1、产品版本的PCI局部总线规范来定义的)总线170,或像PCI专用总线这样的总线,或另一类第三代I/O互连总线。I/O扩展总线165可以耦合到I/O控制器175,I/O控制器175控制着对一个或多个I/O设备180的访问。I/O设备180的示例可以包括输入设备,比如,键盘和/或鼠标。在交替的实施例中,I/O控制器175可以集成到ICH 160中,如同其他控制功能一样。
ICH 160也可以耦合到存储设备185。在一个实施例中,聚合物存储器150可以是相对较大的非易失性磁盘高速缓冲存储器,用于高速缓存存储设备185的信息。存储设备185可以是大容量存储设备,比如,存储容量至少约为一千兆字节(GB)的磁盘存储器。在各种实施例中,存储设备185可以是机电硬盘存储器,光盘存储器、或磁盘存储器,尽管本发明的范围并不限于此。在一个实施例中,聚合物存储器150可以具有至少约100兆字节的存储容量。例如,聚合物存储器150可以具有约500兆字节(MB)的存储容量。聚合物存储器可以是可寻址的/可访问的模块,尽管本发明的范围并不限于此。
PCI总线170可以耦合到各种组件,例如,包括在某些实施例中可用于与远程设备进行通信的无线接口190。尽管图1中未示出,但无线接口190可以包括或耦合到偶极天线或其它天线以及其它组件,比如无线收发器。在各种实施例中,无线接口190可以通过外部加入卡或嵌入式器件耦合到系统100。在其它实施例中,无线接口190可以完全集成到系统100的芯片组中。
尽管说明书参照了特定的系统100的组件,但是应该理解对所描述和说明的实施例做出的许多修改和变化都是可能的。计算系统可以是便携式个人计算机(PC),比如,能够无线地发送信息的笔记本或膝上型计算机。不过,应该理解,本发明的实施例可以在另一种无线设备中得到实现,比如,手机、无线的个人数字助理(PDA)等。在这样的实施例中,根据本发明一实施例的聚合物存储器可以耦合到内部总线,该内部总线转而耦合到微处理器和外围总线,微处理器和外围总线又转而耦合到无线接口和相关的天线,比如,偶极天线、螺旋天线、全球移动通信系统(GSM)天线等。
也应该注意到,根据本发明另一实施例的聚合物存储器150也可以在非无线设备中实现,比如,并没有被配置用于无线通信的台式PC、服务器或工作站。
图2是示出了根据本发明另一实施例的计算系统200的方框图。在本实施例中,通过使用耦合到PCI总线170的PCI附加卡,便可实现聚合物存储器150。
另外,在图中未示出的计算系统200的交替实施例中,聚合物存储器150可以包括集成的聚合物存储控制器,它可以包括与聚合物存储器150集成在一起的RAM缓冲器121。参照图5,该聚合物存储控制器可以包括按下述方式操作的接口和解码逻辑。
图3是示出了根据本发明另一实施例的计算系统300的方框图。在本实施例中,聚合物存储器150可以集成到系统300的芯片组中,例如,聚合物存储器150可以与MCH 120集成在一起。
图4是示出了根据本发明另一实施例的计算系统400的方框图。在本实施例中,聚合物存储器150可以与系统400的其它组件一起集成到母板上,或可以是附加卡。另外,聚合物存储器150可以通过PCI专用链路195耦合到MCH120上。PCI专用链路195可以是系统400中各组件之间的点对点链路。在交替的实施例中(未示出),聚合物存储器150可以通过PCI专用链路耦合到ICH160。为了简便,系统400的所有组件都没有在图4中示出。
在各种实施例中,除了被用作磁盘高速缓存以外,聚合物存储器150也可以存储固件或引导信息,比如,基本输入/输出系统(BIOS)软件。固件可能指永久包含在某一硬件设备中的软件或程序。
在聚合物存储器150是程序块可寻址存储器的实施例中,MCH 120可以包括解码和/或接口逻辑,它们可能允许系统100、200、300或400检索并执行被存储在聚合物存储器150中任意或固定位置处的BIOS软件。可以从聚合物存储器150中检索出BIOS软件,并且作为对电源导通/启动或重置事件的响应可以由处理器110来执行该BIOS软件。在一些计算系统中,重置地址可能是预定义的。例如,在地址空间约为4千兆字节的32位处理系统中,重置地址可能是0XFFFFFFF0。MCH 120可以包括接口逻辑或电路,它们可以允许计算系统检索并执行存储在聚合物存储器150中的BIOS软件以作为对重置或电源导通事件的响应。参照图5,示出了展示根据本发明一实施例存储并执行BIOS软件的方法500的流程图。方法500将参照图1的计算系统100来进行说明。然而,可以理解,使用计算系统200、300或400也可以实现方法500。
方法500可以始于将基本输入/输出系统(BIOS)软件存储到聚合物存储器150中(方框510)。BIOS软件可以包括独立于操作系统(O/S)的依赖于特定母板的系统初始化代码,在系统加电时或响应于重置事件可以执行这些代码,BIOS软件还可以启动O/S的载入。BIOS软件可以包括实现下列之一或全部的代码:检查互补金属氧化物半导体(CMOS)设置或配置信息;载入中断处理程序和设备驱动;使寄存器和电源管理初始化;执行电源导通自测(POST)以检验计算系统的组件都是可用的;显示系统设置;确定哪些设备是可引导的;启动引导序列。
为了响应于系统100的电源导通或重置,MCH 120可以包括用于将BIOS软件的初始程序块从聚合物存储器150复制到RAM缓冲器121的逻辑(方框520)。在一个实施例中,RAM缓冲器121可以是与MCH 120集成在一起的8千字节(KB)缓冲器,尽管本发明的范围并不限于此。较小或较大尺寸的RAM缓冲器也可以用于RAM缓冲器121。例如,在不同的应用中,RAM缓冲器121的大小可以从大约512字节到大约64KB,尽管本发明的范围并不限于此。RAM缓冲器121也可以具有与聚合物存储器150相比相对更快的存取时间,并且可以位于聚合物存储控制器中,该聚合物存储控制器是系统100的芯片组的一部分,或可以与聚合物存储器150集成到一起。
在BIOS软件的初始部分被复制到RAM缓冲器121中之后,处理器110可以从RAM缓冲器121中取出并执行该BIOS软件的初始部分(方框530)。BIOS软件的初始部分可以包括POST操作,能使处理器110接下来可以访问系统存储器140。BIOS软件的初始部分也可以包括用于将BIOS的剩余部分从聚合物存储器150中复制到系统存储器140中的代码。在交替的实施例中,BIOS的初始部分的所有或一部分可以被复制到系统存储器140中并从存储器140中得到执行。
接下来,初始BIOS软件可以将BIOS图像的剩余部分从聚合物存储器150复制到系统存储器140中(方框540),并从系统存储器140中继续执行BIOS软件的剩余部分。即,在BIOS软件的剩余部分被复制到系统存储器140中之后,处理器110可以从系统存储器140中取出并执行该BIOS软件的剩余部分(方框550)。
通常,聚合物存储控制器(例如,MCH 120)可以提供保护功能以防止BIOS软件的盖写。在本实施例中,在BIOS软件的执行期间,系统存储器140中BIOS图像的复制可以得到保护以防止BIOS软件的盖写(方框560)。例如,MCH 120可以包括禁止逻辑,以防止在BIOS代码的执行期间对系统存储器140的写访问。此外,MCH 120可以包括保护逻辑,该保护逻辑可以防止对存储在聚合物存储器150中的BIOS图像无意或有意的盖写(方框570)。例如,可以使用“一次性写入”或“重置清除”这样的保护操作。另外,聚合物存储器150可以自身包括“模块锁”特色以防止聚合物存储器150的一个或多个部分或区域的存储器访问(例如,读取、写入或擦除)。在一个示例中,BIOS软件可以存储在聚合物存储器150的特定模块或扇区中,并且聚合物存储器和/或MCH 120可能包括模块锁电路以防止向聚合物存储器150的该模块中写入。
在另一个实施例中,系统100可以被配置成不允许BIOS图像被完全盖写,因为这会使更新该BIOS变得很难。相反,只有在受控的情况下才可以盖写该BIOS。例如,一种方法可以包括通过芯片组特征更新该BIOS,这允许存储BIOS的聚合物存储器150的一部分只有在SMM中时才可以被写入,由此允许BIOSSMM代码验证任何向聚合物存储器150的写入。另一个示例可以包括在固件集线器自身中锁住适当的模块。为这些模块解锁使它们可以写入则可能要求固件集线器重置,如果这块板被设计成支持这一点则可以用处理器INIT来实现它。BIOS更新可以在INIT之前被复制到存储器中,接着在处理器INIT之后验证并执行BIOS更新。INIT不重置芯片组,所以存储器内容存留持久。
在交替的实施例中,聚合物存储器150可以具有与系统存储器140分离的存储控制器。聚合物存储器150的存储控制器可以被称为聚合物存储控制器,它可以包括与上述RAM缓冲器121相似的RAM缓冲器。
在一些系统中,初始化过程可以被称为初始程序载入(IPL)。在这种系统中,聚合物存储器150可以存储该初始程序载入(IPL)信息。
除了存储BIOS软件之外,在其它的实施例中,聚合物存储器150可以存储系统100的其它初始化或配置信息。例如,聚合物存储器150可以存储选件只读存储器(ROM)代码、CMOS配置信息、或扩展系统配置数据(ESCD)。像CMOS、选件ROM或ESCD信息这样的信息可以被称为引导信息,尽管此处列出的并不应该被理解为所有的引导信息。此处没有列出的其它信息也可以被视为引导信息。
配置信息通常可以指特定的硬件和软件细节,比如,所连接的设备、容量或性能以及该系统是由什么构成。CMOS配置信息可以指那些可以存储在相对小的(比如,64个字节)CMOS RAM中的配置信息。CMOS配置信息的示例可以包括用户选件或偏好、引导序列信息以及关于该系统中所包括的设备类型(比如,软驱,硬盘,键盘,鼠标,显示器等)的信息。如果系统100调整成支持即插即用(PnP),则BIOS软件也可以读取关于现存的PnP设备的配置信息所对应的ESCD。
另外,其它通用非易失性信息也可以存储在聚合物存储器150中。例如,EFI变量可以存储在聚合物存储器150中。EFI是指可扩展固件接口(EFI)规范,它是位于加利福尼亚的Santa Clara的英特尔公司于2002年12月1日公布的,版本为1.10。
方法500可以允许BIOS软件被存储到非易失性聚合物存储器150中,并用来自RAM缓冲器121和/或系统存储器140的预定义的重置地址来对其访问,其中缓冲器121和存储器140可以具有与聚合物存储器150相比相对更快的存取时间。
方法500可以允许计算系统(比如,计算系统100、200、300和400,它们包括聚合物存储器,并不包括快速EEPROM)是“向后兼容的”。例如,如上所述,在一个实施例中,BIOS软件可能存储在聚合物存储器中而非快速的EEPROM中,并且耦合到聚合物存储器的存储控制器可以包括相对较小的RAM缓冲器以便能够用存储在聚合物存储器中的引导信息来引导计算系统。
将BIOS存储在快速EEPROM中的一些计算系统可以使用“标页码”技术,从而允许访问与在BIOS所允许的地址范围中可以直接寻址的相比更大的BIOS区域。在这种情况下,如果针对某项功能需要访问到的BIOS代码/数据的各个部分当前不可寻址,则BIOS可以控制闪存设备的地址范围的映射以使其它部分可寻址。可以修改MCH 120以映射并复制BIOS聚合物存储器150的各个部分到“BIOS可标页码的”系统存储器区域中,使得相似的“标页码”BIOS操作可以实现在将BIOS代码存储在聚合物存储器中的系统中。
在各种实施例中,计算系统100到400可以调整成允许字段可以升级的“引导装入程序”重新将BIOS图像写入聚合物存储器150中。在另一个实施例中,为允许聚合物存储器150的任意部分被用来保持BIOS图像,一些非易失性的(NV)配置数据可以存储在存储控制器120中或在聚合物存储器150中已知的固定的位置处,它们描述了在哪儿存储控制器120可以找到当前的BIOS图像。
上述实施例提供了方法、装置和系统以存储并执行BIOS软件。在图2所示的实施例中,其中聚合物存储器150可以作为耦合到PCI总线170的附加卡来得以实现,系统引导时间与图3所示的实施例相比可能更长一些,因为从系统200中的聚合物存储器150取出代码或数据可能必须穿越更多的总线接口。在母板上安装聚合物存储器150(例如,如图1和图3所示),或将聚合物存储器150集成到像MCH 120这样的芯片组中(例如,如图3所示),都可以减少系统引导时间。
在本发明的另一个实施例中,一种方法包括将计算系统(例如,系统100、200、300、400)的初始化或配置信息存储到聚合物存储器(例如,聚合物存储器150)中。初始化信息可以包括BIOS信息。配置信息可以包括引导序列信息和/或扩展系统配置数据(ESCD)。
尽管这里已经展示和描述了本发明的某些特征,但是对于本领域的一般技术人员而言许多修改、替代、变化或等价都是可以存在的。因此,应该理解,所附的权利要求书旨在覆盖所有这些修改和变化,只要它们落在本发明的实质精神之内。

Claims (39)

1.一种方法,它包括:
将基本输入/输出系统(BIOS)软件存储到聚合物(polymer)存储器中。
2.如权利要求1所述的方法,其特征在于还包括将所述BIOS软件的第一部分从所述聚合物存储器中复制到存储控制器的随机存取存储(RAM)缓冲器,其中所述RAM缓冲器的存储容量至少约为512个字节。
3.如权利要求2所述的方法,其特征在于,响应于包括所述聚合物存储器的系统的电源导通或重置,复制来自所述聚合物存储器的BIOS软件的第一部分,并且其中所述BIOS软件的第一部分包括电源导通自测(POST)代码以及用来将所述BIOS软件的第二部分从所述聚合物存储器复制到易失性系统存储器中的代码。
4.如权利要求2所述的方法,其特征在于还包括将所述BIOS软件的第二部分从所述聚合物存储器复制到易失性系统存储器中。
5.如权利要求4所述的方法,其特征在于还包括在所述BIOS软件的执行期间防止向所述易失性系统存储器写入。
6.如权利要求1所述的方法,其特征在于,所述BIOS软件存储在所述聚合物存储器的第一部分中,并且其中所述方法进一步包括防止向所述聚合物存储器的第一部分写入。
7.如权利要求1所述的方法,其特征在于,所述聚合物存储器的存储容量至少约为100兆字节,并且所述聚合物存储器是磁盘高速缓存,用于高速缓存其存储容量至少约为1千兆字节的磁盘存储器所对应的信息。
8.一种方法,它包括:
将基本输入/输出系统(BIOS)软件存储到铁电存储器中。
9.如权利要求8所述的方法,其特征在于,所述铁电存储器是聚合物存储器。
10.如权利要求8所述的方法,其特征在于,所述BIOS软件存储在所述铁电存储器的第一部分中,并且进一步包括防止向所述铁电存储器的第一部分写入。
11.一种方法,它包括:
将基本输入/输出系统(BIOS)软件存储到阻变存储器中。
12.如权利要求11所述的方法,其特征在于,所述阻变存储器是聚合物存储器。
13.如权利要求11所述的方法,其特征在于,所述BIOS软件存储在所述阻变存储器的第一部分中,并且进一步包括防止向所述阻变存储器的第一部分写入。
14.一种方法,它包括:
将固件存储到聚合物存储器中。
15.如权利要求14所述的方法,其特征在于,所述固件存储在所述聚合物存储器的第一部分中,并且其中所述方法进一步包括防止向所述聚合物存储器的第一部分写入。
16.如权利要求14所述的方法,其特征在于,所述聚合物存储器的存储容量至少约为100兆字节,并且所述聚合物存储器是磁盘高速缓存,用于高速缓存其存储容量至少约为1千兆字节的磁盘存储器所对应的信息。
17.一种方法,它包括:将计算系统的引导信息存储到聚合物存储器中。
18.如权利要求17所述的方法,其特征在于,所述引导信息包括BIOS信息。
19.如权利要求17所述的方法,其特征在于,所述引导信息包括非易失性可扩展固件接口(EFI)变量、CMOS配置信息、或扩展系统配置数据(ESCD)。
20.如权利要求17所述的方法,其特征在于,所述引导信息存储在所述聚合物存储器的第一部分中,并且其中所述方法进一步包括防止向所述聚合物存储器的第一部分写入。
21.一种方法,它包括:
将计算系统的初始化或配置信息存储到聚合物存储器中。
22.如权利要求21所述的方法,其特征在于,所述初始化信息包括BIOS信息,并且其中所述配置信息包括非易失性可扩展固件接口(EFI)变量、引导序列信息或扩展系统配置数据(ESCD)。
23.如权利要求21所述的方法,其特征在于还包括作为对所述计算系统的启动或重置事件的响应,检索所述初始化或配置信息。
24.一种方法,它包括:
将初始程序载入(IPL)信息存储到聚合物存储器中。
25.如权利要求24所述的方法,其特征在于,所述IPL信息存储在所述聚合物存储器的第一部分中,并且其中所述方法进一步包括防止向所述聚合物存储器的第一部分写入。
26.如权利要求24所述的方法,其特征在于,所述聚合物存储器的存储容量至少约为100兆字节,并且所述聚合物存储器是磁盘高速缓存,用于高速缓存其存储容量至少约为1千兆字节的磁盘存储器所对应的信息。
27.一种装置,它包括:
聚合物存储器,用于存储基本输入/输出系统(BIOS)软件。
28.如权利要求27所述的装置,其特征在于还包括随机存取存储(RAM)缓冲器,用于缓冲从所述聚合物存储器中读取的信息,并且用于缓冲向所述聚合物存储器中写入的信息。
29.如权利要求27所述的装置,其特征在于,所述缓冲器与所述聚合物存储器集成在一起。
30.如权利要求27所述的装置,其特征在于还包括具有耦合到所述聚合物存储器的缓冲器的存储控制器。
31.如权利要求27所述的装置,其特征在于,所述存储控制器包括用于防止盖写所述BIOS软件的电路。
32.如权利要求27所述的装置,其特征在于,所述聚合物存储器包括模块锁电路,用于防止向所述聚合物存储器存储有所述BIOS软件的模块写入。
33.如权利要求27所述的装置,其特征在于,所述聚合物存储器是铁电存储器。
34.如权利要求27所述的装置,其特征在于,所述聚合物存储器是阻变存储器。
35.一种系统,它包括:
磁盘存储器;以及
聚合物存储器,它耦合到所述磁盘存储器以高速缓存用于所述磁盘存储器的信息,其中所述聚合物存储器适合于存储基本输入/输出系统(BIOS)软件。
36.如权利要求35所述的系统,其特征在于还包括:
耦合到所述聚合物存储器的处理器;以及
耦合到所述处理器的无线接口。
37.如权利要求35所述的系统,其特征在于还包括具有耦合到所述聚合物存储器的缓冲器的存储控制器。
38.如权利要求35所述的系统,其特征在于,所述聚合物存储器的存储容量至少约为100兆字节(MB),所述磁盘存储器的存储容量至少约为1千兆字节(GB)。
39.如权利要求35所述的系统,其特征在于,所述系统是便携式计算机。
CN2004800361235A 2003-12-18 2004-11-24 存储初始化及配置信息的方法 Expired - Fee Related CN1890633B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US10/742,386 2003-12-18
US10/742,386 US7424603B2 (en) 2003-12-18 2003-12-18 Method and apparatus to store initialization and configuration information
PCT/US2004/039481 WO2005066772A2 (en) 2003-12-18 2004-11-24 Method and apparatus to store initialization and configuration information

Publications (2)

Publication Number Publication Date
CN1890633A true CN1890633A (zh) 2007-01-03
CN1890633B CN1890633B (zh) 2011-03-09

Family

ID=34678436

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2004800361235A Expired - Fee Related CN1890633B (zh) 2003-12-18 2004-11-24 存储初始化及配置信息的方法

Country Status (5)

Country Link
US (2) US7424603B2 (zh)
EP (1) EP1695208A2 (zh)
CN (1) CN1890633B (zh)
TW (1) TWI310194B (zh)
WO (1) WO2005066772A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011116621A1 (zh) * 2010-03-26 2011-09-29 联想(北京)有限公司 电子设备、可配置的部件及其配置信息存储方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7603562B2 (en) * 2005-02-02 2009-10-13 Insyde Software Corporation System and method for reducing memory requirements of firmware
US20120060023A1 (en) * 2010-09-06 2012-03-08 Samsung Electronics Co., Ltd. Methods for booting an operating system using non-volatile memory
US10691448B2 (en) * 2018-08-18 2020-06-23 Dell Products, L.P. Method and apparatus to execute BIOS firmware before committing to flash memory
CN114026539A (zh) * 2019-06-27 2022-02-08 惠普发展公司,有限责任合伙企业 在电子标签中存储post代码

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5187792A (en) * 1990-05-09 1993-02-16 International Business Machines Corporation Method and apparatus for selectively reclaiming a portion of RAM in a personal computer system
US5230052A (en) * 1990-10-01 1993-07-20 International Business Machines Corp. Apparatus and method for loading bios into a computer system from a remote storage location
IT1254937B (it) * 1991-05-06 1995-10-11 Aggiornamento dinamico di memoria non volatile in un sistema informatico
DE4215063C2 (de) * 1991-05-10 1999-11-25 Intel Corp Einrichtung und Verfahren zum Seitenwechsel bei einem nicht-flüchtigen Speicher
US6148441A (en) * 1994-04-06 2000-11-14 Dell Usa, L.P. Method for reprogramming flash ROM in a personal computer implementing an EISA bus system
US6421776B1 (en) * 1994-10-14 2002-07-16 International Business Machines Corporation Data processor having BIOS packing compression/decompression architecture
US5671413A (en) * 1994-10-31 1997-09-23 Intel Corporation Method and apparatus for providing basic input/output services in a computer
US5737748A (en) * 1995-03-15 1998-04-07 Texas Instruments Incorporated Microprocessor unit having a first level write-through cache memory and a smaller second-level write-back cache memory
US5748912A (en) * 1995-06-13 1998-05-05 Advanced Micro Devices, Inc. User-removable central processing unit card for an electrical device
US5822581A (en) * 1995-09-29 1998-10-13 Intel Corporation Method for CMOS configuration information storage and retrieval in flash
CN1178129C (zh) * 1996-04-11 2004-12-01 株式会社日立制作所 盘驱动器及计算机
US6122733A (en) * 1997-01-02 2000-09-19 Intel Corporation Method and apparatus for updating a basic input/output system
US6128732A (en) * 1997-12-15 2000-10-03 Compaq Computer Corporation Implementing universal serial bus support with a minimum of system RAM
KR100313996B1 (ko) * 1998-01-08 2001-12-28 구자홍 컴퓨터시스템의바이오스데이터저장장치및방법
US6982702B1 (en) * 1998-06-12 2006-01-03 Hewlett-Packard Development Company, L.P. Portable computer system
US20100146256A1 (en) * 2000-01-06 2010-06-10 Super Talent Electronics Inc. Mixed-Mode ROM/RAM Booting Using an Integrated Flash Controller with NAND-Flash, RAM, and SD Interfaces
US6633976B1 (en) * 2000-08-10 2003-10-14 Phoenix Technologies Ltd. Method of storing BIOS modules and transferring them to memory for execution
US20030058681A1 (en) * 2001-09-27 2003-03-27 Intel Corporation Mechanism for efficient wearout counters in destructive readout memory
JP3900467B2 (ja) * 2001-11-05 2007-04-04 インターナショナル・ビジネス・マシーンズ・コーポレーション 外部記憶装置、外部記憶装置制御方法、プログラム、及び記録媒体
US6646903B2 (en) * 2001-12-03 2003-11-11 Intel Corporation Ferroelectric memory input/output apparatus
JP4034971B2 (ja) * 2002-01-21 2008-01-16 富士通株式会社 メモリコントローラおよびメモリシステム装置
US7103724B2 (en) * 2002-04-01 2006-09-05 Intel Corporation Method and apparatus to generate cache data
US7013385B2 (en) * 2002-06-04 2006-03-14 International Business Machines Corporation Remotely controlled boot settings in a server blade environment
US20050041453A1 (en) * 2003-08-22 2005-02-24 Brazis Paul W. Method and apparatus for reading and writing to solid-state memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011116621A1 (zh) * 2010-03-26 2011-09-29 联想(北京)有限公司 电子设备、可配置的部件及其配置信息存储方法
US9304788B2 (en) 2010-03-26 2016-04-05 Lenovo (Beijing) Limited Electronic device, configurable component and configuration information storage method thereof

Also Published As

Publication number Publication date
EP1695208A2 (en) 2006-08-30
US8086837B2 (en) 2011-12-27
US20050138266A1 (en) 2005-06-23
US20080294889A1 (en) 2008-11-27
WO2005066772A2 (en) 2005-07-21
WO2005066772A3 (en) 2006-04-27
TW200523944A (en) 2005-07-16
US7424603B2 (en) 2008-09-09
TWI310194B (en) 2009-05-21
CN1890633B (zh) 2011-03-09

Similar Documents

Publication Publication Date Title
CN112596667B (zh) 在固态驱动器中组织nand块并放置数据以便于随机写入的高吞吐量的方法和系统
US7533215B2 (en) Distributed and packed metadata structure for disk cache
US8694984B2 (en) Memory apparatus and method of updating firmware of the memory apparatus
JP2008511913A (ja) 揮発性記憶装置をベースとする電源喪失回復機構
KR20080077668A (ko) 플래시 메모리 관리 시스템 및 방법
BRPI0708916A2 (pt) descriÇço e enfileiramento de regiÕes discretas de armazenamento flash
US20200225882A1 (en) System and method for compaction-less key-value store for improving storage capacity, write amplification, and i/o performance
US20190095134A1 (en) Performance enhancement of a storage device using an integrated controller-buffer
US7945762B2 (en) Method and apparatus for memory management in a non-volatile memory system using a block table
US11615025B2 (en) Encoding and decoding device for system data of storage device
US11614885B2 (en) Data processing method for improving access performance of memory device and data storage device utilizing the same
CN111625188A (zh) 一种存储器及其数据写入方法与存储系统
US8156278B2 (en) Non-volatile data storage system and method thereof
KR20190083148A (ko) 데이터 저장 장치 및 그것의 동작 방법 및 그것을 포함하는 데이터 처리 시스템
US20190369880A1 (en) Memory system and operating method thereof
US20060069848A1 (en) Flash emulation using hard disk
US8086837B2 (en) Method and apparatus to store initialization and configuration information
JP2022136962A (ja) ホスト装置とストレージ装置間の時間同期化方法及びそのシステム
US20190340060A1 (en) Systems and methods for adaptive proactive failure analysis for memories
US20090204776A1 (en) System for securing an access to flash memory device and method for the same
US20060031269A1 (en) Reliable file system and method of providing the same
KR20090093265A (ko) 비휘발성 랜덤 액세스 메모리를 이용한 스토리지 시스템,파일 시스템 및 데이터 관리 방법 그리고 기억장치
JP2005536826A (ja) 置換メモリデバイス
US11782782B2 (en) Memory system and data processing system
US12014074B2 (en) System and method for storing dump data

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110309

Termination date: 20181124

CF01 Termination of patent right due to non-payment of annual fee