TWI297459B - - Google Patents

Download PDF

Info

Publication number
TWI297459B
TWI297459B TW94147187A TW94147187A TWI297459B TW I297459 B TWI297459 B TW I297459B TW 94147187 A TW94147187 A TW 94147187A TW 94147187 A TW94147187 A TW 94147187A TW I297459 B TWI297459 B TW I297459B
Authority
TW
Taiwan
Prior art keywords
hardware
hardware version
electronic system
version
marking
Prior art date
Application number
TW94147187A
Other languages
English (en)
Other versions
TW200725398A (en
Inventor
qing-feng Pan
W H Shin
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW094147187A priority Critical patent/TW200725398A/zh
Publication of TW200725398A publication Critical patent/TW200725398A/zh
Application granted granted Critical
Publication of TWI297459B publication Critical patent/TWI297459B/zh

Links

Landscapes

  • Stored Programmes (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

1297459 九、發明說明: 【發明所屬之技術領域】 更詳而言之, 統硬體版本訊 本發明係有關於一種標示系統及方法, 係有關於一種透過GPIO接腳而提供電子系 息的標示系統及方法。 【先前技術】
,在科技一日千里的今日,資訊處理裝置的開發從桌上 型電腦、筆記型電腦、PDA至網路伺服器等,藉由資訊處 理裳置帶給人們生活及卫作上的㈣,且亦已被廣泛地應 用於每一領域,且隨著電腦及網路科技不斷進步及發展, =訊處理裝置之功能亦越來越多元化,因而該些資訊處理 衣置’特別是電腦及伺服器之硬體設計亦變得越來越複雜。 目前產品製造商在進行電腦或伺服器之硬體設計 日守,係將硬體設計工作劃分成複數部分以交由不同的硬體 口又计人員,以由該些設計人員通力合作完成一項硬體設計 工作’之後由測試人員對所設計的硬體進行性能測試,若 於测試過程中發現問題則將該些問題反饋給相關設計人員 對所設計的硬體進行修改,即重工(Re-W〇rk)作業,如 此反覆以最終完成硬體設計工作,並通過性能測試。此外, 客戶亦可能依據自身需求要求產品製造商對所製造產品之 硬體進行修改,以使產品功能增進。 為便於硬體設計人員瞭解其當前硬體的資訊,例如版 本g息’目前業界普遍採用之做法係為於該修改後的硬體 上貼上標示該硬體版本訊息之標簽(lable),以便硬體設 5 19023 1297459 -計人員於所設計的硬體性能測試過程中發現問題時,依據 該標簽上的訊息獲悉該硬體之版本,進而於其設計資料中 找到與該版本對應之硬體設計資料以進行修改。然習知於 硬體上貼上標示該硬體版本訊息之標簽做法具有如下之缺 失··研發人員需打開電腦或伺服器機箱方可於其硬體之標 簽上獲悉該硬體之版本訊息,導致研發人員操作不便;又, 由於標簽係貼在該硬體上,容易自該硬體脫落而遺失·,再 者,習知係為研發人員於標簽之多數版本訊息中勾選其中 之一者以標示硬體之版本訊息,研發人員容易忘記勾選而 • 導致後續無法得知該硬體之版本訊息之缺失。 _ 口此如何知:出一種硬體版本標示技術,以避免習知 技術之種種缺失,實已成爲目前業界亟待解決之課題。 【發明内容】 鑒於上述習知技術之種種缺點,本發明之主要目的在 於提供一種標示系統及方法,係應用於一電子系統中,以 鲁有效標示該電子系統之硬體版本訊息。 - 本發明之又一目的在於提供一種標示系統及方法,其 得具有架構簡單、易於實施之優點,且可避免習知需打開 機箱方可查看硬體版本訊息所帶來的不便、標簽易遺失、 研發人員忘記勾選硬體版本訊息等缺失。 為達上述及其他目的,本發明係揭露一種標示系統及 方法。該標示系統係應用於一具一儲存單元及多數通用輸 入輸出(general purpose input/output,GPIO)接腳(Pin) 之電子系統中,用以對該電子系統之硬體版本進行標示處 6 19023 1297459 ,理,其係包括:設置模組,係用以設置多數硬體版本訊息 及與該些硬體版本訊息分別對應之該些GPIO接腳之訊號 的組合邏輯值,並將所設置的内容儲存至該電子系統之儲 存單元;訊號讀取模組,係用以讀取該些GPIO接腳之訊 號以獲取該些訊號之組合邏輯值,並將所獲取的組合邏輯 值輸出;以及版本訊息擷取模組,係用以接收該訊號讀取 模組輸出的組合邏輯值,且依據該組合邏輯值自該儲存單 元中擷取與該組合邏輯值對應之硬體版本訊息以作標示之 •用。 本發明之標示系統,係於該電子系統開機過程中對該 電子系統之硬體版本訊息進行標示處理。 此外’本發明之標示系統復包括顯示模組,該顯示模 組係用以接收並顯示該版本訊息擷取模組擷取的硬體版本 訊息,以供使用者依據該顯示模組顯示的内容獲悉該電子 系統當前之硬體版本訊息。 _ 於本發明之另一實施例中,上述電子系統復包括一基 板官理控制器(Baseboard management controller ; BMC )。 而該版本訊息擷取模組復可將其所擷取的硬體版本訊息輸 出至該BMC,以供遠端使用者透過網路連接至該BMc以 獲悉該電子系統之硬體版本訊息。 於本發明之又一實施例中,於該電子系統開機過程 中,復可於該電子系統之BI0S Set_up介面記錄並顯示該 電子系統之硬體版本訊息。 本發明之標示方法,係應用於一具一儲存單元及多數 7 19023 1297459 .通用輸入輸出(general purpose input/output,GPI〇)接腳 (Pin)之電子系統中,用以對該電子系統之硬體版本進行 標示,其係包括步驟:設置多數硬體版本訊息及與該些硬 體版本訊息分別對應之該些GPIO接腳之訊號的組合邏輯 值,並將所設置的内容儲存至該電子系統之儲存單元;讀 取該些GPIO接腳之訊號以獲取該些訊號之組合邏輯值並 • 輸出之;以及依據該組合邏輯值自該儲存單元中擷取與該 * 組合邏輯值對應之硬體版本訊息。 _ 本發明之標示方法復包括顯示該硬體版本訊息,以供 使用者獲悉該電子系統當前之硬體版本訊息。 此外,本發明之標示方法係於該電子系統開機過程中 對該電子系統之硬體版本訊息進行標示處理。 於本發明之標示方法之另一實施例中,該電子系統係 包括一基板管理控制器(Baseboard management controller ; BMC)。相應地,該標示方法復包括將所擷取 _的硬體版本汛息輸出至該BMC,以供遠端使用者透過網路 —連接至該BMC以獲悉該電子系統之硬體版本訊息。 於本發明之標示方法之又一實施例中,該標示方法復 包括於该電子系統之BIOS Set-up介面記錄顯示該電子系 統之硬體版本訊息。 相較於習知技術,本發明之標示系統及方法主要係透 過汉置模組預先設置多數硬體版本訊息及與該些硬體版本 訊息分別對應之多數GPIO接腳之訊號的組合邏輯值,並 儲存所設置内容至電子系統之儲存單元,以便後續由讀取 19023 8 1297459 •模組讀取該些GPIO接腳之訊號以獲取該些訊號之組合邏 輯值’以供版本訊息擷取模組依據該組合邏輯值自該儲存 單το中操取與該組合邏輯值對應之硬體版本訊息以作標示 之用。因此’透過本發明可方便使用者獲悉電子系統之硬 體版本訊息’且可避免習知技術中使用標簽(laMe)對硬 體版本進行標示時’若使用者需察看硬體版本標示需打開 機箱以於硬體上察看標簽所帶來的操作不便、標簽易遺 鲁失、研發人員忘記勾選硬體版本訊息等缺失。 一此外,本發明可提供電子系統之硬體研發人員進行硬 ,設計,尤其是,當硬體測試中發現硬體設計錯誤時,可 藉由该硬體之版本訊息快速找出錯誤原因,並進行重工 (re_work )作業,因而可加快產品研發。 二又,本發明中係可將該電子系統之硬體版本訊息輸出 至,電子“之BMC,以供遠端使用者(特別是硬體研發 人員)透過網路連接至該BMC以獲悉該電子系統之硬體 鲁版本訊息,因而有利產品研發進程之控管。 【實施方式】 以下係藉由特定的具體實施例說明本發明之實施方 式,熟悉此技藝之人士可由本說明書所揭示之内容輕易地 瞭解本發明之其他優點與功效。本發明亦可藉由其他不 的具體實施例加以施行或應用,本說明書中的各項細節亦 可基於不同觀點與應用,在不悖離本發明之精神下進一’欠 種修飾與變更。 仃各 如第1圖所示者係顯示本發明之標示系統之基本架構 9 19023 1297459 方塊示意圖。如圖所示’本發明之標示系統1係應用於一 具一儲存單元20及多數通用輸入輸出(general purp〇se input/output;以下簡稱 GPi〇)接腳(Pin) (p卜 p2、p3、 P4、……Pn)之電子系統2中,用以對該電子系統之硬體 版本進行標示處理以避免習知採用貼標簽方式進行標示的 不便及標簽易遺失的問題。於本發明中,該電子系統係例 如為電腦系統或伺服系統。為簡化圖式及説明,以下即以 3亥電子系統為伺服系統,且該伺服系統具有四個閒置的 〇卩10接腳?1、1>2、1>3、1>4為例進行圖示説明,但並非以 此限制本發明。於本實施例中,該些Gpi〇接腳係選自伺 服系統2之硬體架構中的晶片所提供的接腳,例如南橋、 北橋晶片上閒置的GPI0接腳’通常情況下該些接腳係為 浮接(floating)。 ^如第1圖所示,本實施例之標示系統1係包括:設置 板組10、讀取模組12、版本訊息擷取模組14以及顯示模 組16。以下即對設置模組1〇、讀取模組12、版本訊息搁 取模組14以及顯示模組16進行詳細説明。 該設置模組10係用以設置多數硬體版本訊息及與該 些硬體版本訊息分別對應之該些晶片之GPI0接腳P1、 P詈2二Γ:訊號之組合邏輯值(vpip2p3p4),並將所設 置的内谷儲存至伺服系統2之儲存單元2 〇。 於本實施例中’硬體版本訊息係與組合邏輯值 (vP1P2P3P4)之間存在一一 s 一土 關係如下表所示: 物係’且-者之間之對應 19023 10 1297459 VP1P2P3P4 0 0 0 0 0 0 0 1 0 0 10 0 0 11 • · · 111 硬體版本訊息 No Re-Work First Re-Work 2th Re-Work 3th Re-Work 如上表所示,若上述GPIO接腳P1、P2、P3、p42 訊號的值均為邏輯訊號‘‘〇,,,則該些訊號之組合邏輯值 • VP1P2P3P4 為 “0000” ’ 若上述 GPI0 接腳 ρι、p2、、Η 之 訊號的值分別為邏輯訊號“〇,,、‘‘〇”、‘‘〇”、“丨,,,則該此 訊號之組合邏輯值Vpip2p3p4為“_「,若上述Gp^接二 腳,PbP2、P3、P4之訊號的值分別為邏輯訊號“〇”、“〇”、 “1”、‘‘〇”,則該些訊號之組合邏輯值Vpip2p3p4為“〇〇1〇”, 若上述GPI〇接腳P卜P2、P3、P4之訊號的值分別為邏輯 訊號“0”、‘‘〇,,、“Γ,、“Γ,,則該些訊號之組合邏輯值 VP1P2P3P4為“0011”,以下以此類推。 ▲纟上述可知’通常情況下該些GPIO接腳係為浮接狀 態,本發明係可預先對該些浮接的GPIO接腳進行與伺服 2統2當前之硬體版本訊息對應之程式化(例如通過硬體 &计方式或軟體設計方式,惟該等程式化係有多種且為業 界所習知,故在此不再為文贅述之),而使該些Gpi〇接 腳之訊號的組合邏輯值形成上述組合邏輯值Vpip2p3p4其中 之一者以標示伺服系統2當前之硬體版本訊息。此外,於 本實施例中,GPIO接腳數量可依據該伺服系統2硬體設 19023 11 1297459 •計過程中發生重工(Re-Work)之頻率予以設定。 碩取模組12係用以讀取上述GPI〇接腳p卜p2、ρ3、 P4上的汛號,以獲取該些訊號之組合邏輯值 V pipmiM。如上表所示,讀取模組12獲取的組合邏 輯值係為“0000”、“0001,,、“0010”、“〇〇11 ”.....或“1Ul”。 版本訊息擷取模組14係用以接收讀取模組12獲取的 組合邏輯值,且依據該組合邏輯值自伺服系統2之儲存單 兀20中擷取與該組合邏輯值對應之硬體版本訊息以作標 示之用。例如,若讀取模組丨2獲取的組合邏輯值為 〇〇1〇,則版本訊息擷取模組14依據該組合邏輯值“ 自伺服系統2之儲存單元20中擷取與該組合邏輯值對應之 硬體版本訊息為“2th Re-Work,,。 顯示模組16係用以接收並顯示版本訊息擷取模組i4 所擷取的硬體版本訊息(例如“2thRe_w〇rk”),如此,使 用f即可依據顯示模組16所顯示的内容獲悉伺服系統2 #當前之硬體版本係為第三版本(即第二次重工後的版本)。 ./此處需特別説明的是,本實施例之標示系統丨係於伺 服系統2開機過程中對其硬體版本進行標示處理。例如係 於伺服系統2開機進行P〇ST( Power on self test)過程中, 透過本實施例之標示系統】對伺服系統2之硬體版本進行 標示處理’並將硬體版本標示訊息顯示於該p〇ST顯示介 面。此外,本實施例中,亦可將該伺服系統之硬體版本訊 息記錄於該伺服系統BI〇SSet_up介面,以便使用者進入 «亥BIOS Set-up介面獲悉該硬體版本訊息,俾可避免由於 12 19023 1297459 POST工作太快而無法於該P0ST工作所提供的顯示介面 看清楚该祠服糸統之硬體版本訊息。 因此’透過本實施例之標示系統1使用者可於伺服系 統2開機過程中,及時且方便獲悉伺服系統2當前之硬體 版本訊息,俾可避免習知採用標簽標示而需打開機箱查看 標簽的不便、標簽易於遺失等缺失。 此外,於伺服系統之硬體研發過程中,若所設計的硬 體於性能測試過程中發生問題,亦可透過該硬體版本訊息 獲悉發生問題的硬體版本訊息,進而快速查找出該版本之 硬體發生問題之原因所在,俾可加快產品研發速度,且可 透過該硬體版本訊息控制產品硬體研發進程,且便於管理 產品硬體研發進度。 再者,如第2圖所示者係用以說明本發明之標示系統 應用於,服系統2,之另一實施例的基本架構方塊示意圖, 其中本貫施與第1圖所示實施例的不同處除在於本實施例 >不,顯示模組16外,本實施例的伺服系統2,另增加、一基 板:理控制态(Baseb〇ard Management Controller ;以下簡 々 )21 ’由於各構件間的運作關係與第1圖相同,故 在此不另贅述。本實施例之標示系統1,之主要目的在於可 使忒版本訊息擷取模組14所擷取到的伺服系統2,硬體版 本訊息輪出至BMC 21。 、 罘2圖所示,版本訊息擷取模組14係將其所擷取 /更體版本矾息輸出至BMC 21,以供遠端使用者透過一 、、、罔際網路或企業内網路)連接至該BMC 21以獲悉 13 19023 1297459 該當前之硬體版本訊息。此外,本地使用者可 直接接進人該伺服系統之BMC 21以獲悉該祠服系統2,之 硬體版本訊息。 透過本發明之標不系統i執行本發明之標示方法的第 -實施例之步驟流程係如第3圖所示。該方法係包括以下 實施步驟:於步驟S31中,令設置模組1〇設置多數硬體 版本訊息及與該些硬體版本訊息分別對應之GPIO接腳 Η、P2、P3、P4之訊號的組合邏輯值v ,並將所 设置的内容儲存至伺服系統2之儲存單元Μ。接著進至 驟 S32。 於步驟S 3 2中,合綠兩伊1 q上士竹 Τ 7唄取杈組12碩取伺服系統2之多 數 GPIO 接腳 pi、m t ^ P2 P3、P4之訊號以獲取該些訊號之組 5邏輯值V P1P2P3P4。接著進至步驟S33 〇
於步驟S33巾,令版本訊息擷取模組14依據讀取模 組12所獲取的組合邏輯值v刪刪自該儲存單元別中揭 取與該組合邏輯值Vpip2p3p4對應之硬體版本訊息。例如讀 =拉組12所獲取的組合邏輯值為L,則版本訊息顧取 杈組14依據該組合邏輯值“〇〇1〇”自伺服系統2之儲存單元 2〇中擷取與該組合邏輯值對應之硬體版本訊息為“^h Re_W〇rk”。接著進至步驟S34。 =步驟S34中,令顯示模組16接收並顯示版本訊息 巧取模組14所擷取的硬體版本訊息,例如“ 2thRe_w〇rk,,, ::使用者依據該顯示模組16顯示的内容獲悉伺服系統2 田則之硬體版本訊息,例如使用者可依據該顯示模組 19023 14 1297459 顯示的硬體版本訊自“9th 〜麻辨以 u work ”獲悉該飼服系統2當 則之更體版本係為第三版本(即第二次重工後版本)。 此處而特別説明的是,本實施例之方法 2開機過程中對1涵麯μΕ + & n服乐、此 / I、硬體版本進行標示處理。例如係於伺服 糸統2開機進行贈(on self test)過程中,透過 本貫施例之標示方法對伺服系統2之硬體版本進行標示處 理亚將硬體版本標示訊息顯示於該p〇sT顯示介面。此 外’本實施例中,亦可將該伺服系統2之硬體版本訊息記 錄於该伺服系統BI〇s Set,介面,以便使用者進入該 BIOS Set-up介面獲悉該硬體版本訊息,俾可避免由於 P〇ST工作太快而無法於該POST工作所提供的顯示介面 上看清楚該伺服系統2之硬體版本訊息。 透過本發明之標示系統丨,執行本發明之標示方法的 第Λ施例之步驟流程係如第4圖所示。該方法係包括以 下貝轭步驟:於步驟S41中,令設置模組1〇設置多數硬 體版本訊息及於該些硬體版本訊息分別對應之GPIO接腳 PI、P2、P3、P4之訊號的組合邏輯值v ριρ2ρ3ρ4,並將所 设置的内容儲存至伺服系統2,之儲存單元2〇。接著進至步 驟 S42 〇 於步驟S42中,令讀取模組12讀取伺服系統2之多 數GPIO接腳P1、p2、p3、p4之訊號以獲取該些訊號之組 合邏輯值V p^psp4。接著進至步驟S43。 於步驟S43中,令版本訊息擷取模組14依據讀取模 組12獲取的組合邏輯值v ριρ2ρ3ρ4自該儲存單元2〇中擷取 15 19023 1297459 與該組合邏輯值V P1P2P3P4對應之硬體版本訊息,並將該硬 體版本訊息輸出至伺服系統2,之BMC21。例如讀取模組 12所獲取的組合邏輯值為“0010”,則版本訊息擷取模組14 依據該組合邏輯值“0010”自伺服系統2之儲存單元2〇中擁 取與該組合邏輯值對應之硬體版本訊息為“2th Re_w〇rk,,, 並將該硬體版本訊息“2th Re-Work,,輸出至伺服系統2,之 BMC 21。 後續,遠端使用者可透過網路連接至BMC 21以獲系 祠服糸統2 ’當前之硬體版本訊息。此外,本地使用者亦可 直接進入飼服系統2之BMC 21以獲悉伺服系統2,當前之 硬體版本訊息(例如“2th Re-Work”即當前硬體版本係為第 二版本(第二重工版本)。因而有利於產品研發進程之控 管0 因此,本發明之標示系統及方法主要係透過設置模組 預先設置多數硬體版本訊息及與該些硬體版本訊息分別對 ⑩應之多數GPIO接腳之訊號的組合邏輯值,並儲存所設置 •内容至伺服系統之儲存單元,以便後續由讀取模組讀取該 些GPIO接腳之訊號以獲取該些訊號之組合邏輯值,以供 版本訊息擷取模組依據該組合邏輯值自該儲存單元中擷取 與該組合邏輯值對應之硬體版本訊息以作標示之用。因 此,透過本發明可方便使用者獲悉電子系統之硬體版本訊 息,且可避免習知技術中使用標簽(lable)對硬體版本進 行標示時,若使用者需察看硬體版本標示需打開機箱所帶 來的操作不便、標簽易遺失、研發人員忘記勾選硬體版本 19023 16 1297459 gfl息專缺失。 此外’本發明可提供電子系統之硬體研發人員進行硬 體設計,尤其當硬體測試中發現硬體設計錯誤時,可藉由 該硬體之版本訊息快速找出錯誤制,並進行重工 (re work )作業,因而可加快產品研發速度。 又,本發明中係可將該電子系統之硬體版本訊息輸出 至職子系統之BMC ’以供遠端使用者(特別是硬體研發 ^人貝▲)透過網路連接至該BMC以獲悉該電子系統之硬體X 版本訊息,因而有利產品研發進程之控管。 ^上述實施例僅為例示性說明本發明之原理及其功 而非用於限制本發明。任何熟習此項技藝之人士均 =違背本發明之精神及範訂,對上述實施例進行 :受化。因此,本發明之權利保護範圍,申: 專利範圍所列。 无K甲叫 【圖式簡單說明】 弟1圖係顯示本發明之標元会μ @ 士士 知不糸統應用於伺服系統之其 本架構方塊示意圖; 基 第2圖係顯示本發明之標示系統應用於伺服系 只化例之基本架構方塊示意圖; 另 苐3圖係顯示本發明之標示方法 以及 乃沄之步驟流程示意圖; 第4圖係顯示本發明之標示方法 流程示意®。 $ “例之步驟 【主要元件符號說明】 19023 17 1297459
1 > Γ 標示系統 10 設置模組 12 讀取模組 14 版本訊息擷取模組 16 顯示模組 1、1, 伺服系統 20 儲存單元 21 BMC PI、P2、P3、P4 GPIO 接腳 S31至S34 步驟 S41至S43 步驟 18 19023

Claims (1)

  1. ‘1297459 十、申請專利範圍: 1· 一種標示系統,係應用於一具一儲存單元及多數通用 輸入輸出(general purpose input/output,GPI〇)接 腳(Pin)的電子系統,用以對該電子系統之硬體版本 進行標示處理,其係包括: 設置模組,係用以設置多數硬體版本訊息及與該些 硬體版本訊息分別對應之該些卯10接腳之訊號的組: 邏輯值,並將所設置的内容儲存至該電子系統之儲存3 口口一 J 早兀; 訊號讀取模組,係用以讀取該些GPI0接腳之訊號 以獲取該些GPI0接腳之訊號的組合邏輯值,並將所ς 取的組合邏輯值輸出;以及 版本訊息擷取模組,係用以接收該訊號讀取模組所 輸出的組合邏輯值,且依據該組合邏輯值自該儲存單 凡中擷取與該組合邏輯值對應之硬體版纟訊息以作標 示之用。 ' 2. 如申請專利範圍第丨項之標示系統,其中,該電子系 統係於開機過程中對該電子系統之硬體版本訊息進行 標不處理。 3. 如申請專利範圍第i項之標示系、統,復包括顯示模《且, 該顯示模組係用以接收並顯示該版本訊息揭取模組所 掏取的硬體版本訊息’以供使用者依據該顯示模組所 顯示的内容獲悉該電子系統當前之硬體版本訊息。 .如申請專利範圍第1項之標示系統,其中,該電子系 19023 19 1297459 統復包括一基板管理控制器(Baseb〇ard management controller ; BMC)。 5·如申請專利範圍第4項之標示系統,其中,該版本訊 息擷取模組復可將其所擷取的硬體版本訊息輸出至該 BMC,以供遠端使用者透過網路連接至該MC以獲悉該 電子糸統之硬體版本訊息。 6·如申請專利範圍第!項之標示系統,其中,該些Gpi〇 接腳係撰自於設於該電子系統上的至少一晶片所提供 者。 ’、 7· —種標示方法,係應用於一具一儲存單元及多數通用 輸入輸出(general purpose input/output,GPI〇)接 腳(Pin)的電子系統,用以對該電子系統之硬體版本 進行標示處理,其係包括步驟: 設置多數硬體版本訊息及與該些硬體版本訊息分 別對應之該些GP10接腳之訊號的組合邏輯值,並將所 設置的内容儲存至該電子系統之儲存單元; 讀取該些GP10接腳之訊號以獲取該些訊號之組合 邏輯值;以及 依據所項取到的組合邏輯值自該儲存單元中操取 與該組合邏輯值對應之硬體版本訊息。 >•如申請專利範圍第7項之標示方法,於擷取與該組合 邏輯值對應之硬體版本訊息的步驟後復包括顯示該硬 體版本訊息之步驟,以供使用者獲悉該電子系統當前 之硬體版本訊息。 19023 20 1297459 9· 如申請專利範圍第7項之標示方法,係於該電子系统 開機過程中對該電子純之硬體版本訊息進行標示處 1〇.如申請專利範圍第7項之標 統係包括一基板管理控制器controller ; BMC) 〇 示方法,其中,該電子系(Baseboard management 11 ·如申睛專利範圍第10項之標示方法,於擷取與該組合 达輯值對應之硬體版本訊息的步驟後復包括將所擷取 的硬體版本訊息輸出至該BMC,以供遠端使用者透過網 路連接至该BMC以獲悉該電子系統之硬體版本訊息。 12·如申請專利範圍第7項之標示方法,其中,該些Gpi〇 接腳係撰自於设於該電子系統上的至少一晶片所提供 者0 21 19023
TW094147187A 2005-12-29 2005-12-29 Labelling system and method thereof TW200725398A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW094147187A TW200725398A (en) 2005-12-29 2005-12-29 Labelling system and method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW094147187A TW200725398A (en) 2005-12-29 2005-12-29 Labelling system and method thereof

Publications (2)

Publication Number Publication Date
TW200725398A TW200725398A (en) 2007-07-01
TWI297459B true TWI297459B (zh) 2008-06-01

Family

ID=45069105

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094147187A TW200725398A (en) 2005-12-29 2005-12-29 Labelling system and method thereof

Country Status (1)

Country Link
TW (1) TW200725398A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102945007B (zh) * 2012-10-29 2015-07-08 大连捷成实业发展有限公司 一种监看gpi动作的方法

Also Published As

Publication number Publication date
TW200725398A (en) 2007-07-01

Similar Documents

Publication Publication Date Title
TWI465901B (zh) Method and system for verification of computerized systems for cloud testing and remote monitoring of integrated circuit devices
US20090031227A1 (en) Intelligent screen capture and interactive display tool
US7293204B2 (en) Computer peripheral connecting interface system configuration debugging method and system
US20080209443A1 (en) Apparatus and method for displaying process operation
TWI453581B (zh) 偵測硬體的方法
US7720814B2 (en) Repopulating a database with document content
CN103838537A (zh) 控制装置和信息处理装置
US8898225B2 (en) Storage medium storing user information registration program and user information registration method
JP5587516B1 (ja) 管理対象物管理システム
WO2024104054A1 (zh) 一种代码检视的方法、装置、设备集群及存储介质
US20090150861A1 (en) Visualization of implicit relationships in a trace query for model driven development
WO2020024201A1 (zh) 一种贴片程序检查方法,终端设备及计算机可读存储介质
TW200424934A (en) Device information management system of application device and method thereof
TWI297459B (zh)
CN116467975B (zh) 数据处理方法、装置、电子设备及存储介质
US20070244934A1 (en) Labeling system and method
TWI244654B (en) Method for electronically testing memory modules
TWI294098B (en) Fast boot method and system
CN101334990A (zh) 信息显示设备、显示系统和信息显示方法
US8140305B2 (en) Conversion of an application program
WO2020113469A1 (zh) 开机检测方法、开机检测装置及移动终端
TWI245987B (en) Automatic error-detection voice device on motherboard
TWI393897B (zh) 整合測試方法及其系統
CN102262578A (zh) 一种机器主板芯片上的信息记录和管理方法
CN108231130B (zh) 一种eMMC测试方法及装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees