TWI297445B - Mechanism for adjusting the operational parameters of a component with minimal impact on graphics display - Google Patents

Mechanism for adjusting the operational parameters of a component with minimal impact on graphics display Download PDF

Info

Publication number
TWI297445B
TWI297445B TW093113600A TW93113600A TWI297445B TW I297445 B TWI297445 B TW I297445B TW 093113600 A TW093113600 A TW 093113600A TW 93113600 A TW93113600 A TW 93113600A TW I297445 B TWI297445 B TW I297445B
Authority
TW
Taiwan
Prior art keywords
display
blank period
period
response
vertical
Prior art date
Application number
TW093113600A
Other languages
English (en)
Other versions
TW200424889A (en
Inventor
Michael Shiuan Yi-Fang
Xinwei Yang
Jinming James Gu
Pai Iming
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Publication of TW200424889A publication Critical patent/TW200424889A/zh
Application granted granted Critical
Publication of TWI297445B publication Critical patent/TWI297445B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

1297445 九、發明說明: 【發明所屬之技術領域】 本發明係關於電腦緣圖’特別係關於一種對於圖形顯 示具有最低影響之元件操作參數調整機制。 【先前技術】 以圖形顯示為主之應用程式已日漸普及’這些應用程 式包括電腦輔助設計(Computer Aided Design,CAD)、電 腦遊戲,以及即時影像處理(real-time image processing) 等。為符合這些程式之要求,大多數現行之電腦皆配備有 一張圖形卡(亦稱為圖形加速器卡,視訊卡,或者顯示介面 卡等)。圖形卡提供了額外的計算能力以處理榮幕之緣圖功 能(render) ’亦即,圖形卡替電腦之中央處理器化印计^ processor unit,CPU)分擔了大部分關於圖形處理的工 作,據以釋放中央處理器之處理能力於其他工作上。 一典型的圖形卡係包含一特製化之處理器與一影像記 憶體,其中,上述之特製化處理器係用以處理圖形。此特 製化處理器自電腦之系統記憶體中獲取圖形資料,將圖形 資料加以處理並將結果存入上述之影像記憶體;其中上 述之電腦糸統s己憶體的内容係由中央處理哭負責填入稍 後,上述之位於影像記憶體中的資料即可用於顯示器之繪 圖工作。典型之影像記憶體通常係採用先進先出 First-Out,FIFO)的工作型態:此類影像記憶體係將資才^ 1297445 以固定之速率輸出至顯示器以供顯示器繪出適當圖幵彡。由 許多層面觀之,影像記憶體可被視為一圖形資料儲藏庫 (tank);圖形卡係以固定速率自此儲藏庫底部開始填充次 料’並偶爾自此儲藏庫頂端開始填充自電腦系統記情體所 取得之資料。在某些電腦架構中,系統記憶體係由中央_ 理裔所管理’圖形卡並不能直接存取系統記憶體而係必項 透過中央處理器的中介來對系統記憶體進行存取動作。在 此種架構中,圖形卡僅能在中央處理器間置時透過中央声 理器存取系統記憶體中之資料並用以重新填充影像記$ 體。如以下所將討論者,上述之透過中央處理器存取系統 記憶體的架構會額外增加系統對於圖形卡的要求。 電力消耗問題在許多電腦系統中皆為重要之考量因 素,譬如可攜式電腦系統(諸如筆記型電腦(n〇teb〇〇k)、手 持式電腦(hand-held),以及膝上型電腦(_七p)#)。有 些電腦系統會動態調整中域理器之操作參數(例如操作 頻率(寧咖鳴丨freq職y)與電力使用量)以將電力消 Π 最低。例如’當運算量非常少時’中央處理器會降 以減少電力消耗;反之,當執行計算量吃重之 〜用紅切’巾域理H會提升操 操作參數之調整動作需要中央声理值 且於暫停運作期間内,中央處=2暫_功能’ 处里為係無法運作的。在某些 7 1297445 電腦系統令,中央處理器會具有五個或更多個可能之操作 頻率等級。由於每次執行一典型的調整動作僅能夠將操作 頻率調整至更高一級或次低一級,因此,於一具有五個操 作頻率等級之系統中,將操作頻率自最高等級調到最低等 級或自最低等級調到最高等級需要進行四次調整;其中, 士上所述者,在母次執行調整動作時,中央處理器係無法 運作的。由於上述之調整動作的執行頻率係與電腦使用的 狀況相關,因此在一具有可動態調整操作參數之中央處理 器的電腦系統巾,巾央處理n暫停運作時期有可能會經常 發生。 -般而言’即使中央處理器暫停運作,圖形卡依然得 持續提供圖形資料至顯示器。若圖形卡不提供圖形資料, 使用者將明顯感覺到顯示失靈(glitch)現象;因此,即使 當中央處理器暫停運作時,圖形卡之影像記憶體依然需要 輸出圖形資料。影像記憶體必須被重新填充以避免完全耗 胤圖形貝料’其中’重新填充影像記憶體所需之資料則由 圖形卡自系統記憶體取得。然而,已知在某些架構中、,圖 形卡於中央處理ϋ無法運作之暫停顧並無法存取系统記 憶體’因此’在此類型架構中,圖形卡將遭遇到以下困難: 圖开/卡必齡中央處理H暫停運作時期持續自影像記憶體 中提供圖形資料至顯示H ’然關形卡卻無法於中央處理 1297445 裔暫停運作時期重新填充影像記憶體。 、為處理上述之困難狀況’必須加大圖形卡之影像記憶 體^儲存更多資料,以便於在中央處理器暫停運作時仍能 :續提供影像資料。然而影像記紐相當昂貴,因此加大 影像記憶體會顯著地增加圖形卡的成本。於圖形卡工業 中,成本係主要之競爭因素,因此,成本的增加會顯著地 降低圖形卡的競爭力。 【發明内容】 …在某些特定之時間片段中,圖形卡並不需要輸出圖形 為料至#、、、貝示器,此種特定時間片段亦稱為空白時期(b 1 ank
Peri〇d) ’ 例如水平空白期(horizontal blank peri〇d)與 垂直二白期(vertical blank period)等。水平空白期係指 、曰製如條水平線之最後一個像素(pixel)到繪製下一條 水平線之第一個像素之間的時期。垂直空白期係指繪製前 一影格(frame)之最後一個像素到繪製下一影格之第一個 像素之間的時期。若中央處理器於上述之空白時期期間調 整其操作參數,影像記憶體就不會需要在中央處理器暫停 運作之期間輪出圖形資料(至少,所需輸出的圖形資料量會 減J )’藉此則圖形卡所需之影像記憶體便可被最小化。 在本發明之一實施例中,所欲工作之對象係為一目標 糸先其中’此目標系統之圖形模組(graphics module) 1297445 =提供像素資料給多個顯示器。此實施例中,當上述之目 H充的it件(例如為中央處理器)欲調整—個或一個以 上之操作參數時(例如其操作頻率),此元件會送出一要求 至上述之®形模組的_處理機挪⑽h丨gsing Mechanic,G即隨後’上述之圖形處理機制會於一第一 以及-第二顯示器皆處於空白時期之同時,回應上述之元 件所送出之要求’以使得上述之it件得以恰於上述之顯亍 器空白時期調整其操作參數。如上所述,藉由協調元件^ 整其操作參數__,本發明可大幅減少目標系統之圖 形模組所需的影像記憶體大小。 【實施方式】 本發明在此所探討的方向為—元件操作參數之調 制。為了能徹底地瞭解本發明,將在下列的描述^ 盡的步驟及其組成。顯然地,本發_施行並未限定^ 件插作參數之調整機制之技#者_㈣㈣細節。另 方面’眾所周知的組成或步驟並未描述於細節卜 把成本U不必要之限制。本發明的較佳實施例會詳細 述如下’然而除了這些詳細描述之外,本發㈣可以廣: 地施订在其他的實施例中,且本發明的範圍不受限定:: 以之後的專利範圍為準。 > 1297445 參考第〜m y 、 圖所示,其係為根據本發明一實施例所建構 本發明、〃/ 100的方塊示意圖。緣其簡化之故,僅有與 A目+ Y述相關之元件被示於第一圖中。電腦系統100通 吊具有較筌 ^ 圖所示出者更多的元件。 一/第—圖所示,電腦系統100具有一中央處理器102、 brid e己^體1〇4、一圖形模組1〇6、一北橋晶片組(n〇rth ^ Chlpset)U〇,與複數個顯示器1〇8。中央處理器 3、電恥系統1〇〇之大部份功能,其中包括執行一個 _夕Γ儲存於系統記憶體m中之程式112。中央處理器 # 一 ^執行上述之程式112時,可能產生圖形資料114以 ,料\、、頁不給使用者觀看之視訊資訊,其中,上述之圖形 貝;、丨14所標不者係可能為試算表、數位照片,或是文字 處理槽宏| ^、 一。上述之圖形資料114係存放於系統記憶體1〇4 以下所將討論者,圖形模組10Θ會擷取並處理上述 之由中央處理器1〇2產生的圖形資料114,並將處理後之 · 圖开/資料114提供予顯示器108以供繪圖之用。 中央處理器102係透過一記憶體控制器116存取系統 記憶體104 ;此記憶體控制器116使中央處理器1〇2能夠 對系統記憶體104進行寫入或讀取動作。於此實施例之電 月包系統100中,記憶體控制器116係位於中央處理器1〇2 内’因此,當其他元件(例如圖形模組106)欲存取系統記 11 1297445 憶體104時,則需透過中央處理器ι〇2。意即,對於系統 "己隐體104之存取動作必定係經由中央處理器1 所處理。 於正¥的運作情況下,此實施例之中央處理器1 〇 2在 執行存放於系統記憶體104内之程式112的同時,亦可監 控電腦系統1〇〇之使用量。其中,上述之由中央處理器1〇2 所監控之系統使用量可能包含但不限於中央處理器1〇2本 身之負荷量,中央處理器102亦可能監控其他元件之使用 情況。根據電腦系統100現行使用量之大小,中央處理器春 2 έ么動個或多個调整動作以調整一個或多個操作參 數(例如操作頻率與操作電壓等)。在此實施例中,中央處 理器102不會單方面發動上述之調整動作,相反地,中央 處理器102係與圖形模組1〇6互動以協調發動調整動作之 寺機以便迪*可此降低因發動調整動作而對圖形顯示造成 的〜喜。在如述中已知,當中央處理器1〇2調整操作參數 蛉,並無法進行其他的作業,亦即當中央處理器1〇2調整春 操作參數時,系統記憶體104並無法被系統中之其他元件 存取。 於此實施例中,圖形模組106係透過北橋晶片組110 與中央處理器102溝通。基本上,北橋晶片組11〇係一能 介接各類週邊裝置之介面,據以使上述之週邊裝置能夠與 中央處理器102溝通;上述之週邊裝置係包括圖形模組1〇6 12 1297445 在内。本發明亦可以另-種方式實作:在北橋晶片組ιι〇 中包含-至少在功能上相當於上述之圖形模組1〇6的等效 模組。 如第一圖所示之實施例中,圖形模組106包含了一圖 形處理機制118與複數個採先進先出之工作形式的麥像記 憶體120。緣其簡化之故,第-圖中僅示出兩個影像記憶 體120 ’然而如熟習此領域者所可瞭解,上述之圖形模组 亦可包含任意個影像記憶體120 ’且每個影像記憶體鲁 120皆對應至一個或一個以上的顯示器1〇8。於此實施例 中,影像圮憶體120提供欲給使用者觀看之像素資料至顯 示器1G8;每個影像記憶體12()可能儲存不同的像貝素資料, 據此使得不同的顯示器1 〇8得以繪出不同的圖樣。 顯示器108可運用任何型態之顯示技術,包括陰極射 線官(CRT)、平面面板(flat panel)、液晶(Η叫id crystal) ’或電漿(Piasma)等型態。不同的顯示器1〇8可參 乂係為相同型態,亦可以係為不同型態(例如顯示器1 〇8( 1) 與顯示器108(2)可能皆為陰極射線管、或皆為平面面板, 或為陰極射線管且另一為平面面板)。於此實施例中,每 個顯示器108皆以描線的方式進行繪圖,意即當自其所相 連接之衫像s己憶體12〇接收到像素資料時,顯示器1 會 利用所接收之像素資料於螢幕上描繪出一條由像素組成的 13 1297445 ,平線,描1f完成前-條像素水平線後,顯示n 108會接 =描繪下-條像素水平線;上述之描繪水平線的動作會持 讀進打’直到-完整之影格(frame)被繪製完成為止。當前 -影格完成後’顯示器應之描繪點會回到榮幕的最上 端’接著繪製下-影格的第—條水平線。如上所述,顯示 器1〇8係與f彡像記Μ相配合,將視訊影料—條線接著 -條線…個影格接著—個影格的方式顯示於瑩幕上。 以上述之%®方式呈現視訊影像時,顯示器⑽於特 定的時間片段中並不進行描線動作,且於此特定時間片段 中,影像記龍120*需提供任何像素資料給顯示器1〇8。 上述之特定時間片段稱為空白時期(Mank peH〇ds),宜包 含了水平空白期(h〇rizontal Mank peri〇ds)與垂直空白 期(vertical blank periods): 條水平線之最後一個像素至下一 的時期,垂直空白期係指繪製前 水平空白期係指繪製前一 條水平線第一個像素之間 一影格最後一個像素至下 -影格第-個像素之間的時期。因顯示器1〇8於空白時期 内係不需要任何像素資料,若本實施例之中央處理器ι〇2 選於一個或一個以上的空白時期 于4調整知作參數,則當此中 央處理器102暫停運作時y月敕p 卞才U周整知作參數),影像記憶體120 的資料量較少),據此, 憶體120的大小減至最 不需輸出任何像素資料(至少倒出 本實施例即能夠將所需之影像記 1297445 低。在本實施例中’圖形模組1〇6 #圖形處理機制川係 與中央處理H 102互動,進而協調心央處理器⑽調整 插作參數的時機,以便讓中央處理器⑽之触動 落在顯示器之空白時期内,或至少部分落在顯示器之空白
除與中央處理器1〇2協調調整動作的時機以外,本$ 施例中之圖形處理機制118尚具備其他幾種功能:盆―: 係透過北橋晶片組11G與中央處理器m互動,以便 ::貧料114,其二係將自系統記憶體ι〇4獲得之圖形1 ° 制118可對圖形資料114進行任何” 運异處理(或不作任何處理)以將圖形資料 恕:
料。另一個由上述圖形處理機制118且備 成像素J 資料儲存在適當的影像記憶體12〇中:、功能係將像1
理機制m尚控制顯示器108之動 :外’圖心 對顯示謂之控制動作出現的時機係包括 私綠水平線時、當前—條水平線轉換到下 ^^10 以及當前一影格轉換到下-影格時等。因/、線日r 處理機制118可認知每-顯示器108是否落在::之_ 且此種認知可使得圖形處理機制118 :時期’ 啲協調以便於令中央處理器102之參數調整動作 15 1297445 機落於所有顯示器108之空白時期内。 本發明可使用任何技術以實作圖形處理機制118:例 如以硬體邏輯元件之方式實作,亦即圖形處理機制118可 能係為一特殊應用積體電路(Application Specif ied IntegratedCircuit);此外,圖形處理機制Π8亦可以軟 體之方式實作,亦即由處理器執行指令的方式組成圖形處 理機制118。本發明亦可使用於上述或其他等效於上述之 圖形處理機制118的實作。 參考第二圖與第三圖所示,其係為根據本發明一實施 例所建構之電腦系統100的流程示意圖。第二圖係為一图 形處理機制118協調中央處理器1〇2調整動作時期之發生 時機的流程示意圖。第三圖所示則係為第二圖之步驟 的細部流程不意圖。 先前已述,第-圖實施例之中央處理器1〇2係根據現 行系統之使用量與使用狀態調整一個或—個以上的操作參 數,其中,上述之其中-種操作參數係為中央處理器1〇2 之操作頻率。在本實施例中’當中央處理器⑽認為調整 操作參數係屬必要或希欲如此時,會送出—★周整要I (adjustment request)給圖形處理機制ΐι8,並等待回麻· 在收到來自圖形處理機制118之回應前,中央處理哭、1〇2 係以先前之操作參數持續運作,並不對操作參數進行調整 1297445 動作。 如第二圖所示,在步驟202中,當收到炎 器102之調整要求時,圖形處理機制118會決^中央^理 回應時機。在本實施例中,圖形處理機制、、田勺 選擇於當顯示器108⑴與顯示n 1〇8⑵皆彳回應夺機 (此二顯示器⑽之共同空白_)時錢空白時期 中,於決令l $ 立也 在步驟204 時辭、: 應時機後,圖形處理機制118適 寺^回應至中央處理器102。在本實施例φ 回應後,中本声神哭1η9 ν 丨中’於接到 央處理斋102便會發動操作參數 由於上述之適當回應時機係經圖形處理機制:正。 因此中央處理5§】η 9斜p 8所選定’ 落於,^ _數崎調整如切期會全部 …s夕部分洛於顯示器108⑴與顯示 同空白時期内。其中,上述之至 := 完全落在顯示3=2之參數調整動作時期並不需要 内,只需有部料⑽^ 11108(2)之_空白時期 哭108⑵之並门正動作時期落在顯示器⑽⑴與顯示 裔1⑽之共同空白時 參數進行調整動作時期無論中央處理器102對操作 ^ 1080)^11 “王部洛於,或至少部分落於顯示 态108(1)與顯示器1〇 中,第一圖中所示d共同空白時期内,在本實施例 減少。 。°己憶體120的大小皆能被有效地 1297445 第三圖係為第二圖流程204步驟之細部說明,其中所 說明者係為圖形處理機制118決定適當時機以送出回應至 中央處理器102之流程示意圖。如第三圖所示,在步驟302 中,圖形處理機制118首先需判定任一個顯示器108是否 處於一垂直空白期内)。當判定之結果為否,圖形處理機制 118會等待任一個顯示器108進入其垂直空白期;當判定 之結果為是,亦即當圖形處理機制118偵測到任一顯示器 處於垂直空白期(緣其解釋之故,假設顯示器108(1)處於 垂直空白期内)時,則接著進行步驟304以令圖形處理機制 118等待其他顯示器(在本實施例中為顯示器108(2))進入 水平空白期。最後,在步驟306中,當上述之其他顯示器 亦進入水平空白期時,圖形處理機制118即會發送回應至 中央處理器102 。在本實施例中,中央處理器102接到圖 形處理機制118所發送之回應後即會立刻開始調整動作, 據此以令調整動作時期能夠完全,或至少部份落在兩個顯 春 示器108之共同空白時期内。藉由上述之方式,本實施例 可有效地利用顯示器108之空白時期。 參考第四A圖至第四E圖所示,其係為第三圖中所示 之步驟流程的時序示意圖(timing diagram)。其中,第四 A圖所示者係為顯示器108(1)之垂直空白期402且第四B 圖所示者係為顯示器108(2)之水平空白期404。所應注意 18 4 1297445 者係為’垂直空白期4〇2诵赍 直空白地 .、吊係較水平空白期404為長(垂 外,第四Γ之:度至少持續數個水平空白期之久)。此 1所不者麵中央處理器iG2發出難 之日守序。第四D圖所示者俜. 6 408之以⑨P 圖形處理機制118送出回應 刊〇 <時序。第四E圖所示去 所不者係為中央處理器102進彳干, 正動作時期410的時序,1 仃口周 係為中+處理$ 1Q2 q/、, 整動作時期410 T央處理☆m调整—個或—個以上操作參 :當處於上述之調整動作時期41G内時,中央處理器乍 102係暫停運作的。 、、如第四A圖到第四e圖所示,中央處理器1〇2於乜時 辽出#整要求406(1)至圖形處理機制118 ;此圖形處理 機制118需等到t2時,顯示器1Q8⑴始處於_垂直空白 /月402,於t2時之後,圖形處理機制118需得等到切時, 另個顯不器1〇8(2)始處於一水平空白期4〇4(1);在此時 間點1:3 ’圖形處理機制118送出一回應408(1)至上述之中 央處理器102 ;接獲此回應408⑴後,中央處理器1〇2會 啟動一調整動作以調整一個或一個以上之操作參數,其 中,此調整動作發生於一調整動作時期410(1)。如圖所示, 上述之調整動作_ 410(1)會有部分落在顯示器⑴ 之垂直空白期402與顯示器108(2)之水平空白期404(1) 内。據此,本實施例係有效地利用上述之空白時期以減少 1297445 影像5己憶體12 〇之大小。 二二中Λ處理器102於“時送出另-個調整要 求_⑵’ § t4時因顯示器議⑴正處於1 期402内,因此此時圖形處理機制118開始 —
⑽⑵之水平空白期而㈣直空白期㈣ 器!_係於t5時開始處於一水平空白期 ^不 圖形處理機制118於^時送出另一個回應4_至口中此央 處理器m。其中,上述之回應機⑵會令中Μ理, 啟動另-㈣在調整動作時期厲2)之調整動作^圖所 不,調整動作時期41G⑵亦有部㈣在顯示器⑽⑴之垂 直空白期術與顯示器_)之水平^期4 之空白時期亦被有效地利用。 如上述之情況,中央處理器102係可於同—個垂直空 白期402内發出一系列的調整要求,且圖形處理機制118
亦可回應上叙難要求。若經由適t地排程,中央處理 器102應可於一個垂直空白期402内將其操作頻率自最低 一直調整至最高(反之亦然 參考第四β圖與第四D圖所示,圖形處理機制118依 序於水平空白期404(1)與4Q4⑵時送出回應彻⑴與 408(2),其中,此二回應導致中央處理器1〇2於水平空白 期404(1)與4G4(2)時進行操作參數之調整動作時期彻⑴ 20 1297445 /、410(2)。上述之回應方式可能對系統記憶體I” 者地^寬限制。為缓和上述回應方式所造成之頻寬限制, 可以7上述之圖形處理機制118經過每兩個、每三個,戋 每四個水平空白期404才對中央處理器102送出回應4〇二。 /、® $處理機制118可利用上述之收到要求但尚未送 回回應中間的時間,盡量從系統記憶體1G4中讀取更多圖 形資料114以應付稍後中央處理器魔的暫停運作期間^ 然而,圖形處理機制118拖遲愈久送出回應則會愈減緩回 應调正要求之反應速度。據此可知,反應速度與系統記憶 體存取頻寬係兩者不可兼得。 *在上述之圖例中,回應4〇8的送出時機係緊接著水平 空白期404的起始點;但此種緊接關係非屬必要,回應權 亦可於水平空白期404起始點之前或之後送出。例如若中 央處理器102接收回應彻到發動調整動作之間有一段時 間差’據此即可將圖形處理機制118送出回應權之時機φ 適^地調=至水平空白期4〇4起始點稍前,以便讓中央處 102知以於水平空白期4〇4開始當時或稱前啟動調整 動作。本實施例中’圖形處理機制118亦可於水平空白期 4起始點務後才送出回應4〇8;雖然此種作法會無法完全 1用X平工白期404之全部時間’但在實作中有可能發生 此種情況。在此種情況中,僅需令送出回應408之時機導 21 1297445 致調整動作時期410至少有部分落在一垂直空白期402與 一水平空白期404之共同空白時期,即可完全地有效利用 上述之空白時期。 在上述之例子中,共同空白時期係指一顯示器之垂直 空白期疊合於另一顯示器之水平空白期,此種疊合方式並 非惟一一種。在某種情況下,一顯示器之垂直空白期與另 一顯示器之垂直空白期亦有可能疊合,而本發明揭露之機 制則亦可使用於上述之疊合發生時。更精確地說,圖形處 φ 理機制118亦可於第二顯示器之垂直空白期起始點的當 時、或稍前,或稍後發出回應408,以令中央處理器102 在此兩個垂直空白期疊合之共同空白時期進行調整操作參 數的動作。與此類似之情況,一顯示器之水平空白期與另 一顯示器之水平空白期亦有可能疊合。本發明揭露之機制 亦可使用於上述之疊合發生的共同空白時期。本發明亦可 使用於已在此提出之實作與其他之實作。 鲁 在上述之例子中僅討論到的系統皆僅具有兩 個顯示器,但應注意本發明所揭露之概念亦可應用 至任何N個顯示器之系統(N係為二或更大之正整 數)。例如,本發明之圖形處理機制1 1 8可協調對 中央處理器1 0 2回應之時機以使得中央處理器 1 02於三個、四個、五個或更多個顯示器之共同空 22 1297445 。本發明亦可使用於已 白時期内進行操作參數的調整動作 在此提出之應用與其他應用。 顯然 地,依照上面實施例中的描述,本發明可能有 多的修正與差異。因此需要在其附加的權利要求項 内加以理解’除了上述洋細的描述外,本發明還可 許 之範圍 地在其他的實施例中施行。上述僅為本發明之較佳實施 例 而已,並非用以限定本發明之申請專利範圍;凡其它未脫 離本發明所揭示之精神下所完成的等效改變或修飾,均應 包含在下述申請專利範圍内。 【圖式簡單說明】
第一圖係為一根據本發明一實施例之電腦系統1〇〇的 方塊不意圖, 第二圖係為-係為根據本發明一實施例所建構之電腦 系統100的流程示意圖; 第二圖係為一第二圖之步驟204的細部流程示意圖;鲁 以及 第四圖係為一根據本發明一實施例之時序示意圖,此 圖顯示了不同信號與空白時期的相對時程。 【主要元件符號說明】 100電腦系統 1〇2中央處理器 104系統記憶體 1〇6圖形模組 23 1297445 108 顯示器 110 北橋晶片組 112 程式 114 圖形資料 116 記憶體控制器 118 圖形處理機制 120 影像記憶體 202 接收調整要求 204於適當時機送出回應至元件 302判斷任何顯示器是否處於垂直空白期 3〇4等待其他顯示器處於水平空白期 306送出回應至元件 402 垂直空白期 404水平空白期 406調整要求 408回應 410調整動作時期 24

Claims (1)

1297445 十、申請專利範圍: 1. 一種對圖形顯示具有最低影響之元件操作參數調 整的方法,該方法包含: 自一元件接受一該元件調整一操作參數之要求;以及 於一適當時機對該元件送出一回應,令該元件於一第 一顯示器與一第二顯示器皆處於一空白時期内,或者至少 處於該空白時期之部分期間内,調整該操作參數。 2. 如申請專利範圍第1項所述之方法,其中該元件包 含一中央處理器,且該操作參數包含該中央處理器之操作 頻率。 3. 如申請專利範圍第1項所述之方法,其中該適當時 機恰於該第一顯示器處於一第一空白時期内,且於該第二 顯示器之一第二空白時期的起始點。 4. 如申請專利範圍第3項所述之方法,其中該第一空 白時期包含該第一顯示器之一垂直空白期,且該第二空白 時期包含該第二顯示器之一水平空白期。 5. 如申請專利範圍第3項所述之方法,其中該第一空 白時期包含該第一顯示器之一垂直空白期,且該第二空白 時期包含該第二顯示器之一垂直空白期。 6. 如申請專利範圍第1項所述之方法,其中該適當時 機大約位於該第一顯示器處於一第一空白時期内,且於該 第二顯示器之一第二空白時期之起始點前。 25 1297445 ^如申請專利範圍第6項所述之方法,其中該第一空 白時期包含該第-顯示器之-垂直空白期,且該第二空: 時期包含該第二顯示器之一水平空白期。 其中該第一空 且該第二空白 8·如申請專利範圍第6項所述之方法, 白時期包含該第一顯示器之一垂直空白期, 時期包含該第二顯示器之一垂直空白期。
機位利料之枝,其+該適當1 -如福於n白時_,且該第二; 不為處於—第二空白時期内。 ,其中該第一 ’且該第二空 ,其中該第一 ,且該第二空 ’其中該方法
1〇·如申請專利範圍第9項所述之方法 空白時期包含該第一顯示器之一垂直空白期 白時期包含該第二顯示器之一水平空白期。 U•如申請專利範圍第9項所述之方法 工白時期包含該第一顯示器 <一垂直空白期 夺功包έ該第二顯示器之一垂直空白期。 12·如申請專利範圍第1項所述之方法 之送出回應步驟包含: H 月一 且工白期;以, 〜該第—顯示器處於一垂直空白期内, 示态處於一欢承处a 〜弟 m由始點時’則送出該回應' .如尹請專㈣〗項所述之方法,其中言 26 1297445 之送出回應步驟包含: 判斷該第一顯示器是否處於一垂直空白期;以及 當該第一顯示器處於一垂直空白期内,且該第二顯八 器處於一水平空白期之起始點前,則送出該回應。 、 14. 如申請專利範圍第丨項所述之方法,其中該方法 之送出回應步驟包含: 〆 判斷該第一顯示器是否處於一垂直空白期;以及 當該第-顯示器處於-垂直空白期内,且該第二顯示 器處於一水平空白期時,則送出該回應。 、 15. 如申請專利範圍第i項所述之方法,其中該方 之送出回應步驟包含·· 、/ / 二I二曰期;以及 ▲該第-顯示II處於m白期内,且該第二 示器處於另-垂直空白期之糾點時,則送^回^
16.如申請專利範圍第J項所述之Μ, 之送出回應步驟包含·· /、 ^ _楚........一 坐夏空白期;以及 虽該苐一顯示器處於一垂直空白 示器處於另一垂直空白期 /,且該第二侧 …… 點别,則送出該回應。 =如申請專利範圍第i項所述之 之送出回應步驟包含·· 具1P該方法 27 1297445 判斷該第一顯示器是否處於一垂直空白期内;以及 當該第一顯示器處於一垂直空白期内,且該第二顯示 器處於另一垂直空白期時,則送出該回應。 18. —種對圖形顯示具有最低影響之元件操作參數調 整的裝置,該裝置包含: 一接受要求之機制以接受一元件調整該元件之一操作 參數之要求;以及 一送出回應之機制以於一適當時機對該元件送出一回 φ 應,令該元件於一第一顯示器與一第二顯示器皆處於一空 白時期内,或者至少處於該空白時期之部分期間内,調整 該操作參數。 19. 如申請專利範圍第18項所述之裝置,其中該元件 包含一中央處理器,且該操作參數包含該中央處理器之操 作頻率。 20. 如申請專利範圍第18項所述之裝置,其中該適當 · 時機恰於該第一顯示器處於第一空白時期,且於該第二顯 示器之一第二空白時期的起始點。 21. 如申請專利範圍第20項所述之裝置,其中該第一 空白時期包含該第一顯示器之一垂直空白期,且該第二空 白時期包含該第二顯示器之一水平空白期。 22. 如申請專利範圍第20項所述之裝置,其中該第一 28 1297445 二含該第―顯示器之一垂直空白期,且該第二空 才』L3該第一顯示器之一垂直空白期。 彡巾w專利範圍第18項所述之I置,1中兮通舍 時機位於該第一顯干哭♦从咕 八中》亥適田 器處於-第-空白時期内,且該第二 …不态之一第二空白時期之起始點前。
4.如申°月專利範圍第23項所述之裝置,其中該第一 :白時期包含該第一顯示器之一垂直空白期,且該第二空 時期包含該第二顯示器之一水平空白期。 25. 如申請專利範圍第23項所述之裝 空白時期包含該第-顯示器之一垂直空白期, 白時期包含該第二顯示器之一垂直空白期。 26. 如申請專利範圍第18項所述之装置, 時機位於該第-顯示器處於一第一空白時期内,、:=: 顯不器處於一第二空白時期内。
加27·如申請專利範圍第加項所述之裝置,其中該第— 空1時期包含該第―顯示器之—垂直空白期,且該第二空 白日f期包含該第二顯示器之一水平空白期。 28. 如申請專利範圍第26項所述之裝置,其中該第— t白時期包含該第一顯示器之一垂直空白期,且該第一处 白時期包含該第二顯示器之一垂直空白期。 一二 29. 如申請專利範圍第18項所述之裝置,其中該裝置 29 1297445 之回應送出包含·· 判斷該第一顯干51 3>人 ..、、頁不為疋否處於一垂直空白期;以及 虽該弟—顯示器處於—垂直空白期内 器處於一水平空白期之起始點時,則送出該回應:弟… 之回:送專利範圍第18項所述之裝置’其中該裝置 判斷該第一顯 知w否處於—垂直空白期;以及 虽該第—顯示器處於一垂直 處於-水平空白龙… 曰』a該弟二顯# 白狀起始點前’則送出該回應。 .如申請專利範圍第18項所述之 之回應送出包含: T罝具衣1 判斷該第-顯示器是否處於一垂直 當該第-顯示器處於—垂直空 ’’以 處於-水平空白期味, 期’且該第二顯示器 /月時’則送出該回應。 之回:送=:專利範圍第18項所述之褒置’其中該裝置 :::第顯示器是否處於一垂直空白期;以及 器處於另-垂直〜 i白相’且該第二顯不 33… 起始點時,則送出該回應。 之回應送^專利_ 18項所述之I置,其中該裝置 30 1297445 判斷該第一顯示器是否處於一垂直空白期;以及 當該第一顯示器處於一垂直空白期内,且該第二顯示 器處於另一垂直空白期之起始點前,則送出該回應。 34. 如申請專利範圍第18項所述之裝置,其中該裝置 之回應送出包含: 判斷該第一顯示器是否處於一垂直空白期内;以及 當該第一顯示器處於一垂直空白期内,且該第二顯示 器處於另一垂直空白期時,則送出該回應。 35. —種對圖形顯示具有最低影響之元件操作參數調 整的方法,該方法包含: 從一元件接受一該元件調整一操作參數之第一要求; 於一第一適當時機對該元件送出一第一回應以在一第 一顯示器處於一垂直空白期内與一第二顯示器處於一第一 水平空白期内,或者至少在該空白時期之部分期間内,調 整該操作參數; · 從該元件接受一該元件調整該操作參數之第二要求, 當接受該第二要求時,該第一顯示器仍處於該垂直空白 期;以及 於一第二適當時機對該元件送出一第二回應以在該第 一顯示器處於該垂直空白期與該第二顯示器處於一第二水 平空白期,或者至少在該空白時期之部分期間内,調整該 31 1297445 操作參數; 其中,該第一水平空白期與該第二水平空白期係為不 連續之水平空白期。 3 6. —種對圖形顯示具有最低影響之元件操作參數調 整的裝置,該裝置包含: 一機制以從一元件接受一該元件調整一操作參數之第 一要求; 一機制以於一第一適當時機對該元件送出一第一回應 φ 以在一第一顯示器處於一垂直空白期與一第二顯示器處於 一第一水平空白期,或者至少在該空白時期之部分期間 内,調整該操作參數; 一機制從該元件接受一該元件調整該操作參數之第二 要求,當接受該第二要求時,該第一顯示器仍處於該垂直 空白期;以及 一機制於一第二適當時機對該元件送出一第二回應以 春 在該第一顯示器處於一垂直空白期與該第二顯示器處於一 第二水平空白期,或者至少在該空白時期之部分期間内, 調整該操作參數; 其中,該第一水平空白期與該第二水平空白期係為不 連續之水平空白期。 37. —種對圖形顯示具有最低影響之元件操作參數調 32 1297445 整的方法,該方法包含: 從一元件接受一該元件調整一操作參數之要求;以及 於一適當時機對該元件送出一回應以在全部N個顯示 器皆處於一空白時期内,或者至少在該空白時期之部分期 間内,調整該操作參數,且N為大於或等於二之正整數。 38. —種對圖形顯示具有最低影響之元件操作參數調 整的裝置,該裝置包含: 一機制以從一元件接受一該元件調整一操作參數之要 求;以及 一機制以於一適當時機對該元件送出一回應以在全部 N個顯示器皆處於一空白時期内,或者至少在該空白時期 之部分期間内,調整該操作參數,且N為大於或等於二之 正整數。
33 1297445 七、指定代表圖·· (一) 本案指定代表圖為:第(1 )圖。 (二) 本代表圖之元件符號簡單說明: 100 電腦系統 102 中央處理器 104 系統記憶體 106 圖形模組 108 顯示器 110 北橋晶片組 112 程式 114 圖形資料 116 記憶體控制器 118 圖形處理機制 120 影像記憶體 八、本案若有化學式時,請揭示最能顯示發明特徵的化學式: 5
TW093113600A 2003-08-18 2004-05-14 Mechanism for adjusting the operational parameters of a component with minimal impact on graphics display TWI297445B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/643,561 US7205957B2 (en) 2003-08-18 2003-08-18 Mechanism for adjusting the operational parameters of a component with minimal impact on graphics display

Publications (2)

Publication Number Publication Date
TW200424889A TW200424889A (en) 2004-11-16
TWI297445B true TWI297445B (en) 2008-06-01

Family

ID=34225911

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093113600A TWI297445B (en) 2003-08-18 2004-05-14 Mechanism for adjusting the operational parameters of a component with minimal impact on graphics display

Country Status (3)

Country Link
US (1) US7205957B2 (zh)
CN (1) CN1292340C (zh)
TW (1) TWI297445B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7595804B2 (en) * 2003-11-14 2009-09-29 Unisys Corporation Systems and methods for displaying individual processor usage in a multiprocessor system
TWI284808B (en) * 2005-01-21 2007-08-01 Via Tech Inc South and north bridge circuit and related computer system for supporting CPU
US7752536B2 (en) * 2005-09-09 2010-07-06 Microsoft Corporation Designating, setting and discovering parameters for spreadsheet documents
US20080301473A1 (en) * 2007-05-29 2008-12-04 International Business Machines Corporation Method and system for hypervisor based power management
US9047123B2 (en) 2007-06-25 2015-06-02 International Business Machines Corporation Computing device for running computer program on video card selected based on video card preferences of the program
US9047040B2 (en) 2007-06-25 2015-06-02 International Business Machines Corporation Method for running computer program on video card selected based on video card preferences of the program
CN102221846A (zh) * 2010-04-16 2011-10-19 鸿富锦精密工业(深圳)有限公司 计算机设备
US9747270B2 (en) 2011-01-07 2017-08-29 Microsoft Technology Licensing, Llc Natural input for spreadsheet actions
US9864647B2 (en) 2014-10-23 2018-01-09 Qualcom Incorporated System and method for dynamic bandwidth throttling based on danger signals monitored from one more elements utilizing shared resources
US20160127259A1 (en) * 2014-10-31 2016-05-05 Qualcomm Incorporated System and method for managing safe downtime of shared resources within a pcd

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5473385A (en) * 1994-06-07 1995-12-05 Tv/Com Technologies, Inc. Clock correction in a video data decoder using video synchronization signals
EP0951670A1 (en) * 1997-01-17 1999-10-27 Intergraph Corporation Multiple display synchronization apparatus and method

Also Published As

Publication number Publication date
CN1292340C (zh) 2006-12-27
TW200424889A (en) 2004-11-16
CN1547103A (zh) 2004-11-17
US7205957B2 (en) 2007-04-17
US20050052438A1 (en) 2005-03-10

Similar Documents

Publication Publication Date Title
US6160559A (en) Method and apparatus for providing frame-time feedback to graphics application programs
KR100450980B1 (ko) 데이타프로세서및그래픽프로세서
TWI297445B (en) Mechanism for adjusting the operational parameters of a component with minimal impact on graphics display
CN109992232A (zh) 图像更新方法、装置、终端及存储介质
US9530187B2 (en) Controlling element layout on a display
US20120005630A1 (en) Highly Responsive Screen Output Device, Screen Output System, and Screen Output Method
US7911470B1 (en) Fairly arbitrating between clients
CN110018874A (zh) 垂直同步方法、装置、终端及存储介质
TWI352935B (en) Work based clock management for display sub-system
US20200376375A1 (en) Method and apparatus for performing client side latency enhancement with aid of cloud game server side image orientation control
US20190182452A1 (en) Dynamic control of display refresh rate based on user interface activity
JP2009265547A (ja) 表示制御装置及び表示制御方法
US10338816B2 (en) Reducing negative effects of insufficient data throughput for real-time processing
WO2021258274A1 (en) Power demand reduction for image generation for displays
KR20100057912A (ko) 모바일 컴퓨팅 장치에서 디스플레이 장치의 해상도를 동적으로 조정하는 방법 및 장치
EP3991425A1 (en) Real-time gpu rendering with performance guaranteed power management
US6900813B1 (en) Method and apparatus for improved graphics rendering performance
US8447035B2 (en) Contract based memory management for isochronous streams
JP2006060596A (ja) 描画命令のフックを利用した画像の転送
US8749569B2 (en) Information processing apparatus, information processing method, and program
JP5042947B2 (ja) 携帯端末
WO2022242628A1 (zh) 投屏方法、装置、设备及存储介质
US7619634B2 (en) Image display apparatus and image data transfer method
TW384441B (en) Graphics processing method and apparatus thereof
JP3722202B2 (ja) 半導体集積回路装置、マイクロコンピュータ及び電子機器