TWI251416B - Digital subscriber line (DSL) modems supporting high-speed universal serial bus (USB) interfaces and related methods and computer program products - Google Patents

Digital subscriber line (DSL) modems supporting high-speed universal serial bus (USB) interfaces and related methods and computer program products Download PDF

Info

Publication number
TWI251416B
TWI251416B TW092108898A TW92108898A TWI251416B TW I251416 B TWI251416 B TW I251416B TW 092108898 A TW092108898 A TW 092108898A TW 92108898 A TW92108898 A TW 92108898A TW I251416 B TWI251416 B TW I251416B
Authority
TW
Taiwan
Prior art keywords
data
module
dmt
interface
machine
Prior art date
Application number
TW092108898A
Other languages
English (en)
Other versions
TW200306725A (en
Inventor
Jin-Tae Joo
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200306725A publication Critical patent/TW200306725A/zh
Application granted granted Critical
Publication of TWI251416B publication Critical patent/TWI251416B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9042Separate storage for different parts of the packet, e.g. header and payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/34Network arrangements or protocols for supporting network services or applications involving the movement of software or configuration parameters 
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/062Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using different frequency bands for speech and other data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/329Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the application layer [OSI layer 7]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Telephonic Communication Services (AREA)
  • Information Transfer Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

1251416 案號 92108898 五、發明說明(1) 發明所屬之技術領域 本發明是有關於一種高速網路存取技術,且較特別的 是,有關於一種數位用戶回路(digital subscriber 1 ine,以下簡稱DSL)數據機以及相關之方法與電腦程式產 品。 先前技術 對於高速網路存取技術需求大量增加的現象,可以由 像是全球網際網路(World Wide Web)所提供的對遠方資訊 源存取和資料擷取服務的成功應用所解釋。近來網際網路 (Internet)技術、資料壓縮技術等等的發展,實現了透過 通訊網路做資料、聲音和影像的即時傳輸的需求。 ° 在短時間内需要傳送大量資訊的需求,可以由像是整 體服務數位網路(Integrated Service Digital NetwQi% ISDN)、纜線數據機(cab ie m〇dem)網路、和數位用戶回路 subscriber line,DSL)網路的既有技術來提 1= ί服務*位,路可“允許電話* f料同時傳輸,但 但當網路上有眾多使用者分享I線數以= 億ΓΓ專輸率會惡化。數位用戶回路網路可以提 貝枓傳輸率,但其只在一些特定區域提供。 杈供同 第6頁 11252pifl.ptc
仰年$月I? B 修正 1251416 _ 案號 92108898 五、發明說明(2) 非對稱數位用戶回路(Asymmetric Digital Subscriber Line,以下簡稱ADSL)是一種在其上行線路 (uplink)上配置少量頻寬的雙向全雙工(匕卜 d i r e c t i ο n a 1 / d u p 1 e X )通訊媒體。舉例來說,資料可以在 其上行線路以大約是6 5 0 K b p s的傳輸率傳送。該所設定的 少量頻寬對於通常使用小頻寬的使用者要*(request)或 回應(response)來說,一般而言已經相當足夠。相反地, ADSL —般都在下行線路上配置大量頻寬,在下行線路上配 置給使用者的大量頻寬,對許多網際網路的應用程式而言 是相當有用的’特別是需要大量下載頻寬的圖形或是多媒 體的網頁資料。因此’舉例來說,可以透過電話線將影像 (video)、聲音(audio)和立體影像(3 —dimenti〇nal images )傳送到連接到使用者電腦的電視。此外,不行線 路頻寬的一部分可以專門用來作為傳送聲音/語音 (audio/speech),舉例來說,無須其他額外線路,就可以 支援電話通話(telephone call)的功能。然而,與高速的 纖線網路(cable network)不同的是,ADSL不會與其他使 用者脱爭頻I,母一個使用者都可以接收一個專用線路 (dedicated line)。為了高速處理數位資料,ADSL使用離 散多重音調(discrete multi tone,以下簡稱MT)線碼技 術服務,提供數位調變(modulation )和/或解調 (demodulation) 〇 以下將參考第1圖說明一個習知的ADSL系統的方塊圖。 如第1圖所示,一個外接式ADSL數據機UDSL m〇dem)l00包
1251416 五、發明說明 案號 92108898 (3) 括一個用來處理通訊協定的網路處理器1 0 2,一個用來儲 存程式和資料的快閃記憶體(f 1 a s h m e m 〇 r y ) 1 0 4,一個使 用DMT線碼技術調變和/或解調資料的DMT數據機(DMT modem) 106,和一個當成電話線1 1 6介面,並且提供類比到 數位(A/D)和數位到類比(D/A)轉換的類比前級(ana log front end, AFE)處理器108 °ADSL數據機100經由一條無 遮蔽對絞線(unshielded twisted pair cable)114,電性 連接到一台個人電腦(PC ) 1 1 0。個人電腦1 1 〇 —般包括一個 乙太網路卡(Ethernet card ) 1 1 2或是一個非對稱傳輸模式 (asynchronous transfer mode, ATM)卡,用來管理以太 網路的實體層裝置(physical layer device, PHY)協定 和/或媒體存取控制(media access control, MAC)協定。 網路卡一般安裝在個人電腦中,使個人電腦可以與習知的 ADSL數據機一起運作。此外,例如像是可以支援網路協定 的一個網路處理器和快閃記憶體,一般也會安裝在習知的 ADSL數據機中。 通用串列匯流排(uni versal ser iai bus,以下簡稱 USB)是一個用在周邊裝置,當成像是資料通訊電纜、印表 機、掃瞄器、鍵盤、滑鼠、遊戲操縱桿、遊戲墊、攝影 機、數位相機、數據機、紅外線裝置、丨SM網路卡、以太 網路卡、/卜接儲存裝置、和其他類似裝置所用的標準介 面:l^SB最大傳輸率大約是12 Mbps。因此,在一個具有大 約疋取大為1 2 Mbps的下行線路傳輸率的ADSL數據機中包 含一個USB埠是相當常見的。
1251416
以下將參考第2圖說明包含USB埠的一個習知的ADSL數 機。晴參考第2圖,支援usb埠212的個人電腦210經由一 電纖j電性連接到一個USB收發器(transceiver) ^ 8 ’因此會在個人電腦内部安裝不需要的額外網路卡。 然而,為了執行USB協定,ADSL數據機2 0 0 —般會包括一個 處理器’像是一個微控制器模組(1^〇厂〇^以『〇丨丨” m〇dule,MCU) 2 0 2、一個記憶體模組2〇4、和一個用來控制 處理态的軟體驅動器。因此,ADSL數據機為了容納支援 USB介面的額外電路,其體積和成本會因而增加。因此, 需要改良包含USB介面的ADSL數據機。 發明内容 本發明的實施例所提供的非對稱數位用戶回路(adsl) 數據機包括一個DMT數據機模組。該DMT數據機模組包括一 個數位訊號處理器(digi tal signal processor,以下簡 稱DSP),用來在與主機裝置(h〇st device)相關的安裝期 間,處理啟動ADSL數據機的控制訊號,並且將處理過的控 制訊號傳送到一個主機裝置的主機控制器(h〇st 工 controller) ° 在本發明的一些實施例中,該DMT數據機模組更加包括 一個程式記憶體(program memory)。該DMT數據機模組被 架構成從主機控制器下載用來操作DMT數據機模組:二^ (firmware),並且將該軔體儲存在DMT數據機模組 j 記憶體中。 、9柱式
案號 92108898
1251416 在本發明更多的實施例中,一個DMT週期具有一個第一 邛分和一個第二部分。該DSp更加被架構成在DMT週期的第 4分期間處理資料訊號’以及在DMT週期的第二部分期 間處理控制訊號。該DMT週期的第二部分是由在DSp處理完 資料訊號之後所剩下的時間定義。D μ T週期大約是2 5 0 β s 〇 在本發明更多的實施例中,數據機更加包括一個U s Β介面 模組(以下簡稱U I Μ ),該模組被架構成經由一個USb收發 器,與主機裝置互相通訊。該[Π Μ被架構成經由一個資料 和/或控制介面,與DMT數據機模組互相通訊。控制訊號可 以透過UIM和控制介面與DSP互相通訊。 在本發明的一些實施例中,主機裝置經由該收發器,使用 非對稱傳輸模式(A Τ Μ)資料封包和/或同步傳輸模式 (synchronous transfer mode,以下簡稱STM)資料封包的 至少其中一種與U I Μ互相通訊。 在本發明更多的實施例中,U I Μ更加包括一個其中包含複 數個端點(endpoints)的先進先出(first in first out, 以下簡稱F I F 0)緩衝器模組。每一該些端點具有從複數個 資料顓型(data types)中選出的一個與其相關的資料顓 型。該些資料顓型包括大容量資料、即時資料、控制資 料、和/或中斷資料。 在本發明更多的實施例中,U I Μ更加包括一個資料資訊 儲存暫存器,和一個電性連接到該資料資訊儲存暫存器的
第10頁 1251416 3±±Jn
號 9210889« 五、發明說明(6) USB核模組。該USB核心單元模組被架構 (parse)所接收到的資料,以及儲存所接收到資料的資 額$、:接收到貧料的傳送方向,與該些端點的其中之一 相關的私點位址、和在資料資訊儲存暫存器中的所 資料的貧料大小。該UIM更加被架構來 1 中’擷,,料封包,並且將該所擷取的資料1 封貝包科 存到a亥^k Λίό點的其中一個且右枝六 、 中的端點位址的端,1。八有料在貧”訊儲存暫存器 在本發明的一些實施例+ ’ UIM更加包括一個DMT介面 =.,和-個電性連接到該DMT介面模組的直接記憶體存 取(direct memory access,以下簡稱DMA)模組。該⑽ 組被架構來從具有儲存在資料資訊儲存暫存器的位 址的端點讀取資料封包,解析該資料封包,以及將= 過的貢料封包傳送到DMT介面模組。該DMT介面模組將解析 過的贫料封包傳送到DMT數據機模組。 ’ 在本發明更多的實施例中,DMT介面模組包括一 了私式唯頃圮憶體(以下簡稱EEPR0M)介面模組。該υτ〇ρΐΑ ^面模組被架構來與DMT數據機模組互相通訊資料封包。
‘ = 二面权組被架構來讀取儲存在一個外部的EEPR0M 中的數據機相關資訊,並且將該資訊傳送到主 ;。uj0PIA介面模組、控制介面模組、和EEpR〇MS面模組 可以/、用一個單一時脈(single clock)。 在本發明更多的實施例中,DMA模組更加被架構來經由
1251416 案號 92108898 曰 五、發明說明(7) 修正 該DMT介面模組,從DMT數據機模組接收一個第二資料封 包’將a亥第一資料封包儲存到該些端點的豆中之ζ ’以及 k供一個中斷訊號給U S Β核心單元模組。該υ $ β核心單元模 組更加被架構來從DMA模組,接收該中斷訊號,從該些端 點的其中之一,讀取該第二資料封包,並且將該第二資料 封包,經由該USB收發器,傳送給主機裝置。 雖然本發明的上述說明主要是參考ADSL數據機,本發 明同時也提供用來操作ADSL數據機的方法和電腦程式產 品0 的、特徵、和優點能明顯 並配合所粃圖式’作詳細 為讓本發明之上述和其他目 易懂,下文特舉一較佳實施例 說明如下。 實施方式: 以下將參考本發明較佳實施例所附圖式,^ 發明。然而,本發明也可以以許多其他不X同黯+細說明本 不以此為限。本發明的這些實施例是用來對^ ^ 1現,並 說明本發明的原理。在所附圖式中當提到丄&習此技藝者 接··(connected)或’’耗合"(COUpied)到另一元元件’•連 是直接連接或是耦合到其他元件或是有凡件時,可以 中。相反地,當提到一個元件”直接連接,,或"千插入在其 另一元件時,則代表其中不會有其他元 I直雉耦合π到 整個說明中,相同的參考號碼代表相同的元件 在圖式的 熟習此技藝者當知本發明可以使用方去、 料處理系統、和/或電腦程式產品實現。 數據機、資 囚此,4* I發明可 1251416
以抓用το全硬體的實施例、完全軟體的實施例、或混合軟 體和硬體的貝施例貫現,該些實施例在此參考為一個”電 路’,或”模組”。此外,本發明也可以用一個電腦程式產品 ,方式實現,其中該電腦程式產品是在一個具有電腦可用 程式碼的電腦可用儲存媒體上。可適用的電腦可讀取媒體 包括硬碟、CD-ROMs、光學儲存裝置、如支援網際網路或a 企業内部網路(intranet)的傳輸媒體、和/或磁性儲存裝 修正 用來貫現本發明動作的電腦程式碼可以用像是j ava或 C + +的物件導向程式語言寫成。此外,用來實現本發明動 作的電腦程式碼也可以用像是"c "程式語言喊組合語言的 習知的程序化程式語言寫成。程式碼可以是整個在使用者 電腦上執行、部分在使用者電腦上執行、當成一個獨立軟 體套件(software package)執行、部分在使用者電腦上以 及部份在遠方電腦上執行、或是整個在遠方電腦上執行。 在接下來的範例中’遠方電腦可以經由一個區域網路 (local area network, LAN)或是一個廣域網路(wide area network,WAN)連接到使用者電腦。 以下將參考根據本發明實施例的方法、裝置(系統)、 和電腦程式產品的流程圖說明、和/或方塊圖,样細說明 本發明。在流程圖說明、和/或方塊圖中的备— v v ~方塊和該 些方塊的組合,都可以使用電腦程式指令實現。這些電腦 程式指令可以提供給一般用途電腦、特殊用途電腦了或^ 其他可程式資料處理裝置中的一個處理器,以產=一二$
1251416
修正 ^ t = ^或是其他可程式資料處理裝置的處理器執行的機 ^ 以貫現在流程圖和/或方塊圖方塊或該些方塊中 所指定的動作。 k些電程式指令可以儲存在一個電腦可讀取記憶體 中’用來指式電腦或其他可程式資料處理裝置以特定方式 運作—以使得儲存在電腦可讀取記憶體中的指令產生一個 包含貫現在流程圖和/或方塊圖方塊或該些方塊中所指定 的動作的指令的製造產品。 電腦程式指令也可以載入到電腦或是其他可程式資料 處理裝置’在電腦或其他可程式裝置上執行一系列的動 乍、產生個電月匈執行處理(computer i p 1 e m e n t e d process),以使得在電腦或其他可程式裝置上執行的指 令,會提供實現在流程圖和/或方塊圖方塊或該些方塊中 所指定動作的步驟。 以下將參考第3圖到第9B圖’說明本發明的各個實施 ΐ墙i ΐ明實施例所提供的非對稱性數位用戶回路(adsl) μΪ ί 數個離散多重音調(DMT)數據機模組。dmt數 據機杈,、且已括一個數位訊號處理器(Dsp),該被 在與主機裝置相關的個人電腦(PC)安裝期間,處理用來啟 動ADSL數據機的控制㈣,並且將處理過的控制訊號 送給一個主機裝置的主機控制哭在 。 ϋ 中,該脱可以被更加被架構^主在機本^置明的更/;^施例 w,下載抆制DMT數據機模組動作的韌體。在盥主 的主機控制器通訊的DMT數據機模組中包含一個Dsp,、可以
1 1252pifl .ptc 第14頁 1251416 案號92108898_3冬年》月巧曰 條正_ 五、發明說明(10) 提供一個不需要使用昂貴微處理器的ADSL數據機。此外, 從主機控制器下載操作DMT數據機模組動作的軔體,也可 以消除在ADSL數據機中需要安裝快閃記憶體的理由。因 此,根據本發明實施例的ADSL數據機,可以比習知的ADSL 數據機具有更小的體積和更低廉的成本。 第3圖繪示一個根據本發明一些實施例包含ADSL數據機 的系統的方塊圖。如第3圖所示,ADSL數據機3 0 0支援一個 高速通用串列匯流排(USB)介面。支援高速USB介面的ADSL 數據機3 0 0經由一個USB收發器31 8,電性耦合到一個像是 支援USB的個人電腦(PC) 310的主機裝置。該USB收發器31 8 提供主機個人電腦310和ADSL數據機30 0之—間一個通訊路 徑。該USB收發器3 18經由一個主機個人電腦310的USB埠 (未繪示),電性耦合到該主機個人電腦3丨0,並且當成與 ADSL數據機3 0 0之間的介面。ADSL數據機30 0包括一個USB 介面模組(U I Μ) 3 0 2、一個包含一個數位訊號處理器(DS P) 3 04的DMT數據機模組3 0 6、和一個類比前級處理器(AFE) 308 〇 主機個人電腦3 1 0包括一個主機控制器3 1 2,該主機控 制器3 1 2提供一個U SB介面,並且使用非對稱傳輸模式 (ATM)或同步傳輸模式(Synchronous transfer mode, STM )資料封包傳送資料。換句話說,主機個人電腦3丨〇經 由USB收發器318,使用ATM或STM資料封包,與ADSL數據機 3 0 0互相通訊。此外,主機個人電腦3 1 〇經由主機控制器 312 ,與DMT數據機模組3 0 6的DSP 30 4相連接。主機個人電
11252pifl .ptc 第15頁
腦3 1 0的主機控制器3 1 2管理主機個人電腦3 i ο和a D S L數據 機3 Ο 0之間的資料流。 U I Μ 3 0 2處理從U S Β收發器3 1 8所接收到的u S Β資料, 和/或從DMT數據機模組3 0 6所接收到的資料。數據機模 組3 0 6使用數位調變模式,調變從u I M 3 〇 2所傳送的資料, 和/或解調從類比前級處理器3〇8所接收的資料。類比前級 處理器30 8將從DMT數據機模組3 0 6所輸出的數位訊號轉換 成類比訊號,以經由一電話線31 6,傳送該些類比訊號。 此外,類比前級處理器3 0 8將從該電話線3丨6所接收到的類 比訊號,轉換成數位訊號,並且將數位訊號傳送給DMT數 據機模組30 6。熟習此技藝者當知第3圖所提供的系統中的 元件構造乃作為本發明的說明範例,本發明的實施例當不 以此構造為限。 /第4圖繪示一個根據本發明其他實施例包含ADSL數據機 的系統的方塊圖。如第4圖所示,包含一個USB介面的ADSL 數據機40 0與一個主機裝置,例如是包含主機控制器412的 ,人電腦410互相通訊。DMT數據機模組4〇6包括一個訊框 器(化31^1〇4 20、一個通道編碼/解碼器((:〇1)£:(:) 422、一個 DMT處理裔424、一個DSP 40 4、一個隨機存取記憶體(RAM) 4一26、一個只言買記憶體(R〇M) 428、一個記憶體盒、第 二^第五暫存器R2、R3、R4、和R5,和一個記憶體Μ。訊 框f 42 0執行一個ADSL訊框功能(framing functi〇n)和一 個刖進錯誤檢查(forward error check, FEC)交錯功能。 Λ框态4 2 0更加包括第二暫存器r 2。通道編碼/解碼器
1251416 五、發明說明(12) (C0DEC)422將從訊框器42〇所輸出的資料編碼和/或將從 DMT#處理器424所輸出的資料解碼。通道編碼器4 22更加包 括第四暫存器R4。DMT處理器424執行作為DMT調變/解調的 反向快速傅立葉轉換(lnverse fast F〇urier transf〇rm) 和/或快速傅立葉轉換,過濾功能和回音消除功能。dmt處 理器424包括第五暫存㈣和記憶㈣。暫存器R3*記憶體 盒MBOX用來當成主機控制器412和Dsp 4〇4的介面。 DSP 404電性連接到通道⑶!)“單元422和關了處理器 424,並且被架構來處理隨了調變和/或解調動作。麗^:調變 和/或解調是在一個DMT符號週期期間内執行,舉例來說, t T個大約是25〇 "S的週期期間内執行。及AM 426儲存暫 =貧料,而ROM 42 8則儲存從主機個人電腦41〇所下載,用 來控曰制DMT數據機模組4G6動作的動體。如前所述,則 402疋田成DMT數據機模組4〇6和主機個人電腦41 〇之間的介 面塹?2理_協定。如圖中所示,UIM 4°2包括-個第 一暫存荔R1。 ,協定包括多種交易,』,舉例來說像是整批…⑴ 父易類型、同時(isochronous)交易類型、控制交易類 U::交易類型。’批交易類型和同時交易類型是用 來傳,有效負載(payload)資料。較特別的是,整批交易 =是用來傳輸大量資#,像是輪出到印表機或掃瞄器的 貝枓。同時交易類型是用來傳輸即時資料,像是聲音、影 像、和其他類似資料。控制交易類型是用來啟動裝i,二 如像是當在主機個人電腦中安裝裝置時,啟動_個⑽儿數
1251416 ^ 案號 92108898 五、發明說明(13) 據機。中斷交易類型是用來處理主機個人電腦和A D s L數據 機之間的定期控制命令。熟習此技藝者當知在此所提供的 交易類型乃作為本發明的說明範例,本發明的實施例當不 以該些交易類型為限。 在本發明的一些特定實施例中,U I Μ 4 0 2並不會處理控 制交易類型的控制訊號。處理控制訊號可能比處理其他交 易類型的δίΐ號更為複雜’並且在處理時間上可能會有相對 較小的限制。因此,DSP 40 4會處理控制交易。該些控制 命令是經由記憶體盒Μ Β Ο X和D Μ Τ數據機模組4 〇 6的暫存器 R3 ’傳送到DSP 404 °DSP 404可以在數個DMT週期的一個 第二部分執行該控制交易。該DMT週期的第二部分是由在 D Μ T调變和/或解調完成之後,在d μ τ週期中所剩餘的時間 所定義。一個DMT週期大約是2 5 0 // s。因此,在DSP 404 中處理控制訊號會提昇D Μ Τ數據機模組4 〇 6的整體性能。另 外’在D S Ρ中處理控制訊號可能會去除在本發明其他實施 例的ADSL·數據機中需要使用昂貴的微處理器的需求。 此外,在本發明的一些實施例中,用來操作DMT數據機 模、纟旦4 0 6的軔體是經由u I Μ 4 0 2,從主機個人電腦4 1 0的硬 碟中下載。因此,使用這個功能的本發明實施例可以不需 包括在習知的外接式ADSL數據機中一般使用的快閃記憶 體。因此,可以提供更小而且更價廉的0讣數據機。 第5圖繪示一個根據本發明一些實施例的ADSl數據機的 U S B介面模組(U I Μ)的方塊圖。如第5圖所示,根據本發明 的實施例,用來處理USB協定的UIM 5 0 2包括一個USB核心
11252pi f1 . ptc 第18頁 1251416 曰 修正 案號9210SM只_ΐφ年X月 五、發明說明(14) >單ί模且5 5 〇、一個具有複數個端點的先進先出(F I F 0 )缓 育器5 5 4 個直接記憶體存取(DM A )模組5 5 6、一個DM Τ介 ,模組5 64、和一個資料資訊儲存暫存器R 1 5 52。usb核心 早=模、、且5 5 0與個U S B收發器5 1 8相連。F I F 〇緩衝器5 5 4包 括複數個端點,其中每一該些端點對應於上述的USB交易 類型的其中一種賴型。DMT介面模組5 64包括一個υτ〇ρΐΑ介 面模組55 8、一個控制介面模組56〇、和一個EEpR〇M介面模 組5 6 2。 一 USB核心單元模組55〇解析US]B收發器518所傳送的串列 資料。USB核心單元模組55〇儲存所接收到資料的類型、傳 輸方向、在F I F0緩衝器5 54中的端點位址、+在資料資訊 儲存暫,器R 1 5 52中的資料大小。USB核心單元模組55〇°從 所接收資料中,擷取一個資料封包,並且將所擷取的資料 封包’儲存到具有儲存在資料資訊儲存暫存器R丨5 52中的 端點位址的FIFO緩衝器5 54的該些端點的其中一端點。USB 核心單元模組550提供一個中斷訊號給DMA模組5 5 6。 F I F 0緩衝器5 5 4配置特定的端點給特定交易顓型。舉例 來說,端點0 (控制F I F 0,E P # 0 )配置給控制資料(控制交易 類型),端點1和2(整批F IFO,EP#1和EP#2)分別配置給大 容量資料輸入和輸出(整批交易類型),端點3和4 (中斷 F I F 0, E P # 3和E P # 4 )分別配置給中斷資料輸入和輸出(中斷 交易類型),端點5和6(同時FIFO,EP#5和EP#6)分別配置 給即時資料輸入和輸出(同時交易類型)。配置給控制訊號 (EP# 0 )的端點執行雙工傳輸。以下的第1表說明ρ丨F 〇緩衝 第19頁 11252pi f1 . ptc 1251416 __案號92108898__年&月上?日 修正 五、發明說明(15) 器5 5 4各自的端點大小,以及其對應交易顓型所支援的最 大封包大小。熟習此技藝者當知第1表所列示的端點分配 和最大封包大小乃作為本發明的說明範例,本發明的實施 例當不以此架構為限。 ΕΡ#0 味點頌型 方向 FIFO大小 R ^封e 大小 0 控制 入/出 8x18 16 1 整批 入 8x128 64 2 整批 出 8x128 64 3 ψ斷 入 8x64 64 4 中斷 出 8x64 64 5 R畤 入 8x64 64 6 闫時 出 8x64 64 第1表:端點位址和最大封包大小 第6 A圖到第6 C圖繪不根據本發明一些實施例的中斷封 包結構,其繪示用來在主機控制器和DSP之間交換控制資 料的中斷資料封包結構。在第6A圖到第6C圖的實施例中, 所傳送的是具有1 6 0位元組的中斷資料。如圖中所示,中 斷資料封包被分成三個中斷封包,每一個封包可以最多傳 送6 4位元組。如第6 A圖所示,第一中斷封包包括四個1位 元組的表頭(header)和60位元組的資料,從Data(0 )到 Data (5 9)。表頭區可以包含一個1位元組的中斷要求類 型、一個在D Μ T數據機模組之内的2位元組的暫存器位址 Address(H)和Address(L)、和一個1位元組的傳輸資料大 小。如第6 B圖和第6 C圖所示,第二中斷封包包括6 0位元組 的資料,從Data(60)到Data(123)。第三中斷封包包括36 位元組的資料,從Data( 124)到Data (159)。 第7圖繪示根據本發明一些實施例用在ADSL數據機中的
11252pifl .ptc 第20頁 1251416 案號 92108898 年β月^曰 修正 五、發明說明(16) 整批資料封包和同時資料封包的内容。如第7圖所示,舉 例來說,資料封包的大小適用於一個ATM單元(A ΤΜ c e 1 1 )。該封包包括一個1位元組的路徑選擇位元組和一個 5 3位元組的A TM單元。路徑選擇位元組可以在交錯路徑
11252pifl .ptc 第21頁 1251416 修正 __案號 92108898 五、發明說明(17) (interleave path)和最快路徑(fast path)中決定選用那 個路徑。這個決定是由ATM協定所下。 請再參考第5圖,DMA模組5 5 6從USB核心單元模組5 5 0接 收一個中斷訊號。DMA模組5 5 6根據儲存在資料資訊儲存暫 存器R 1 5 5 2中的資訊,讀取來自F I F 0緩衝器5 5 4對應端點 的資料封包,以及解析該資料封包。DMA模組5 5 6將解析過 的資料封包,傳送到DMA介面模組5 6 4的適當部分,也就是 傳送到UTOPIA介面模組5 5 8、控制介面模組5 6 0、或EE PROM 介面模組5 6 2。DMT介面模組564將資料傳送到DMT數據機模 組5 0 6 或外部EEPR0M 530。
舉例來說,大量資料(整批)或即時資料ς同時)會傳送 到USB核心單元模組550。USB核心單元模組5 50將經由USB 收發器5 1 8,從主機控制器所接收到的資料封包,儲存在 一個適當端點’並且傳送一個中斷訊號給關A模組 5 5 6。D Μ A模組5 5 6接收該中斷訊號,讀取來自中斷端點的 資料封包’並且解析該資料封包。DMA模組55 6決定該資料 封包是經由交錯路徑或經由最快路徑傳送,並且將資料封 包經由UTOPIA介面模組5 58,傳送給DMT數據機模組 50 6。UTOPIA介面模組55 8經由一個標準的ATM介面,舉例 來說’經由UTOPIA levei-2,將資料傳送給DMT數據機模 組 5 0 6。 N 在再進一步的範例中,當中斷訊號被傳送之後,DMA模 組55 6接收中斷訊號,讀取來自中斷端點(Ep#3)的資料封 包’並且解析中斷封包的表頭内容。DMA模組55 6經由控制
1 1252pifl .ptc 第22頁 1251416 - 案號92108898_处m 4日_修正 五、發明說明(18) 介面模組5 6 0,將資料封包傳送到DMT數據機模組5〇6。
^在再進一步的範例中,當控制訊號傳送時,U I Μ 5 0 2是 當成一個橋接器(bridge)動作,並不解析資料封包的内 容。換句話說,USB核心單元模組5 5 0將USB收發器5 18所傳 送的主機控制命令,儲存到控制端點(Ep#〇),並且將中斷 訊號傳送到DMA模組5 5 6。DMA模組556接收中斷訊號,讀取 來自控制端點(EP# 0 )的資料封包,並且將所讀取的資料封 包 經由控制介面模組5 6 〇 ’未經解析直接傳送到ρ s p 5 0 6。D S P 5 0 6解析資料封包的内容,將主機控制器所要求 的資料包裝成資料封包,並且經由控制介面模組56〇,再 次將資料封包傳送到UIM 50 2。UIM 502經由控制端點(EP# 〇),將資料封包傳送到主機控制器。換句話說,在傳送控 制交易時,UIM 5 0 2是當成主機控制器和Dsp之間的一個橋 接器運作,而且DSP會處理控制訊號。 如前所述,U Τ Ο P I A介面模組5 5 8與整批交易類型和/或 同時交易類型相關,並且將從整批端點(EP#丨)或同時端點 (EP#5)傳送來的資料封包,傳送到DMT數據機模組5〇6。舉 例來說’當使用A Τ Μ封包傳送資料時,經由整批端點(£ p #
1 )傳送的A Τ Μ有效負載資料,是經由一個標準的a τ Μ介面, 如經由UTOPIA level-2,傳送到數據機模組5〇6。控制介 面模組5 6 0支援一個通用主機控制器介面功能,並且將從 主機控制器所傳送的控制命令,經由控制端點(EP# 〇 )和中 斷端點(EP#3 ),傳送到DMT數據機模組506。此時,如果有 一個主機控制器要求,則EE PROM介面模組5 62會讀出儲存
1 1252pifl .ptc 第23頁 1251416 修正 __案號 92108898 五、發明說明(19) 在外咅PEEPROM 5 3 0中的裝置相關資訊,並且將其傳送到主 機控制器。該裝置相關資訊包括廠商識別碼、序列號碼、 修正版號碼、和其他類似的資料。D MT介面模組5 6 4同時具 有一個如下所述的反相介面功能。 從U I Μ到D Μ T數據機模組的資料傳輸已經陳述如上。然 而資料也可以以反方向流動。在主機控制器的控制之下, DMA模組5 5 6經由DMT介面模組564,接收來自DMT數據機模 組5 0 6的一個資料封包’將所收到的資料封包儲存在ρ I ρ〇 緩衝器5 5 4該些端點的其中一端點,並且提供一個中斷訊 號給USB核心單元模組5 5 0。USB核心單元模組5 5 0接收來自 DMA模組5 5 6的中斷訊號’從該端點讀取資料封包,並且將 其級由U S B收發器5 1 8,傳送到主機個人電腦。 如上所述,DMA模組5 5 6經由UIM 502的DMT介面模組 5 64,接收和/或傳送資料從/到DMT數據機模組5〇6。本發 明提供一種共同介面(common interface),可以不管資料 類型和處理速度為何,都使用相同的時脈,在介面模組之 間共用。換句話說,如第8 A圖和第8 β圖的時序圖所示,定 義使用共同介面’經由DMT介面模組564,在DMA模組5 5 6和 DMT數據機模組5 0 6之間交換資料。 '、 第8 A圖繪不用來說明根據本發明一些實施例動作的時 序圖。第8A圖的時序圖繪示當資料經由DMT介面模組564, 從DMA模組5 5 6傳送到DMT數據機模組5〇6時的一個寫入動 作。如果DMT數據機模組50 6當成一個準備就緒可‘以 料的從屬裝置(slave)動作,也就是如果有一個共同就緒、
1251416 --案號 92108898 五、發明說明(20) 修正 (common ready)訊號產生器產生一個具有邏輯高位準的共 同就緒訊號CM一READY,則DMA模組55 6就當成一個主要裝置 (master)運作,將位址八丨和資料D1連同一個選通訊號 (strobe signai)CM 一 W —STRB,一起傳送到 DMT 數據機模組 5 0 6 °在DMT數據機模組5 0 6確認選通訊號CM —W_STRB之後, DMT數據機模組5 〇6會將共同就緒訊號CMJEADY設定成邏輯 低位準。如果資料傳輸完成,則共同就緒訊號產生器會再 次產生一個具有邏輯高位準的共同就緒訊,因 此會將D Μ T數據機模組5 〇 6設定成就緒位準(r e a d y
1 e v e 1 )。同樣地,d M A模組5 5 6會將位址A 2和資料D 2連同選 通訊號CM —W一STRB —起傳送,以啟動一個新—的資料傳輸。
第8 B圖繪示用來說明根據本發明一些實施例動作的時 序圖。第8B圖的時序圖繪示當DMA模組556從DMT數據機模 組5 0 6接收資料時的一個讀取動作。如果DMT數據機模組 5 0 6已經準備就緒,也就是如果共同就緒訊號a_readY是 在邏輯咼位準’貝D Μ A模組5 5 6將位址A1連同一個選通訊號 CM —R — STRB,一起傳送到DMT數據機模組5 0 6。在DMT數據機 模組50 6確認選通訊號CM_R—STRB之後,DMT數據機模組506 會將共同就緒訊號CM_READY設定成邏輯低位準。如果從 MA模組5 5 6傳送位址A1的處理已經完成,也就是當成一個 主要裝置的動作已經完成,則DMT數據機模組5 0 6會當成一 個從屬裝置動作,將共同就緒訊號CM —READY重置(reset) 成一個邏輯高位準。此時,當資料變成有效時,資料會維 持至少兩個時脈週期,而且共同就緒訊號CM_READY會被設
11252pifl .ptc 第25頁 1251416
定成邏輯高位準。 第9 A圖和第9 B圖繪示流程圖,用來說明根據本發明一 些實施例的ADSL數據機的動作。以下將說明經由UIM,從 主機個人電腦的硬碟下載韌體,以控制DMT數據機模組動 作,並且將軔體儲存在DMT數據機模組的一個程式記憶體 中的一個協定。在本發明的實施例中,因為可以從主機電 腦的硬碟下載韌體,所以並不需要使用安裝在習知的外接 式ADSL數據機中的快閃記憶體。 請參考第9A圖,其繪示在下載韌體期間,DMT數據機模 組的動作。D Μ T數據機模組傳送一個下載要求到主機控制 态(步驟9 0 5 )。DMT數據機模組判定是否已經從主機控制器 接收到一個確認(8〇1^(^16(^11^111;)人(:1(訊息(步驟91〇)。如 果判定還未從主機控制器接收到確認訊息(步驟9丨〇 ),則 DMT數據機模組會繼續等待從主機控制器接收確認訊息。
另一方面,如果DMT數據機模組判定已經從主機控制^接 收到確認訊息(步驟910),貝彳DMT數據機模組會將一個中斷 封包的資料有效負載部分傳送的韌體片段(firmware segment),儲存到安裝在DMT數據機模組中的一個程式記 憶體中(步驟9 1 5 )。DMT數據機模組傳送一個D〇N E訊息到主 機控制器,用以指示主機控制器DMT數據機模組已經準備 就緒可以接收下一個韌體片段(步驟92 5 )。如果判定還未 從主機控制器接收到結束訊息(end message)(步驟 93 0 ),則動作回到步驟9 〇5重覆執行,直到判定接收到結 束訊息為止。如果判定已經接收到結束訊息(步驟9 3〇 ),
11252pi f 1 . ptc 第26頁 1251416 修正
-^^921088½ ^ Μ ^ B 五、發明說明(22) 繼續回到步驟9 35 ’也就是開始啟動-般的DSP動 的動其繪示在^載勃體期間’主機控制器 要求(步驟94 0 )是否已 '經從,數據機模組接收到下載 組接收到下載要^果判定主/幾控制器還未從DMT數據機模 下載要长 要未(步驟940 ),則主機控制器會繼續等待 據機模組接收,如果半判定Q主機控制器已經從,數 整個動體Ξ Ι載要求(步驟),則主機控制器會將 分割勤體片尸2具有預定大小的數個封包,並且將包含 有效負載部—個封包,包含在中斷封包的一個資料 制器同時也^ f送到DMT數據機模組(步驟945)。主機控 含分割韌體片,二1固確認訊息,以通知DMT數據機模組包 950 )。 奴的弟—個貢料封包已經傳送出去(步驟 960)主機如控二器Λ定/否還未接收到一個D0_ 控制器繼續等fl!D0NE訊息(步驟96 0 ) ’則主機 (步驟9 60 )、則刹心。如果判定已經接收到DONE訊息 機模組(步、否整個韌體已經全部傳送到DMT數據 驟97 0 ),則動作 11果判定還未全部傳送整個韌體(步 個…出步rr並且重覆執行直到判定整 韌體已經全部傳送出i ,、、、止。另一方面,如果判定整個 -個結束訊息:二去據 以下將說明根據本^;二步驟奶)。 月只施例的ADSL數據機的啟動程
1 1252pifl .ρκ 苐27頁 案號 92108898 1251416 五、發明說明(23)
序。首先開啟ADSL數據機,接下來DMA模組會經由EEPROM 介面模組,讀取來自外部EE PROM的裝置(ADSL數據機)資 訊,並且將該裝置資訊寫入控制FIFO(EP#0)。DMA模組將 中斷訊號傳送到主機控制器。主機控制器接收中斷訊號, 從控制F I F0 ( EP# 0 )讀取裝置資訊,並且指派一個位址給該 裝置。如此即完成通訊準備動作。主機控制器和裝置之間 的控制命令,是經由中斷FIFO(EP#3,EP#4),在一個1 ms
的週期中處理。如前所述,會下載韌體以操作DΜτ數據 機。換句話說,DMA模組經由中斷f I F0,從主機控制器下 載韌體(DSP程式),並且將所下載的韌體寫入到關丁數據機 的程式記憶體。經由上述程序,會啟動一値正常的數據機 動作’並且達成上述的批次/同時交易。
如前所述參考第3圖到第9B圖,本發明可以提供一個告 含DMT數據機模組的ADSL數據機。該DMT數據機模組包含一 個DSP,該DSP在與主機裝置相關的安裝期間,處理用來抵 動AD SL數據機的控制訊號,並且將所處理的控制訊號,肩 送到主機裝置的一個主機控制器。在接下來的實施例中, 數據機模組從主機控制器下載用來操作dmt數據機模兔 的韌體,並且將該韌體儲存在DMT數據機模組的一個程式 。己隐體中因此,因為主機個人電腦的中央處理機(Cp u) 路也Λ是i處理習知的外接式〇认數據機的" 分,所以並+需要使用•貴的網與 二,二夕,因為可以從主機個人電腦的硬碟下載韌 _ 1 、,不需要使用包含在習知的ADSL數據機中的快严乂
1251416 _案號921088QS_今今年P月Θ曰 五、發明說明(24) 記憶體。因此可以提供更小而且更價廉的ADSL設備。 熟4此技藝者當知第1圖到第5圖中所繪示的方塊圖的 方塊和方塊圖中的方塊組合,可以使用離散(discrete)或 積體(integrated)電子電路實現。而且熟習此技藝者也當 知第1圖到第5圖中所繪示的方塊圖的方塊和方塊圖中的方 塊組^,也可以使用第i圖到第5圖中所繪示的組件之外的 、、且件貝現 般來說,方塊圖中的各種方塊和方塊圖中的 方塊組合可以使用特定用途硬體來實現,像是使用離散類 比和/或數位電路、積體電路的組合、或一個或多個特殊 應用積體電路(aPPUcation specific integrated circuits, ASICs)來實現。 〜 因此,第1圖到第5圖中所繪示的方塊圖的方塊以及 9==㈣圖中所繪示的流程圖,都支援電子電路和支援 由ί 一作和該些動作組合的其他裝置。熟習此技藝者當知 蚀:^塊和方塊組合所支援的電路和其他裝置,也可以 的軟體硬體、在特定或一般用途資料處理器上運作 一此π ^靭體、或是其組合實現。值得注意的是,在1中 的中,第9Α圖和第9Β圖的流程圖中所說明 的兩個連圖中的次序不$。舉例來說,圖中所示 可能是事實上可能同時執行,或是有些時候 疋Μ相反的次序執行。 神與範月;;=此ϊϊ*’在不脫離本發明之精 護範圍德;^作些許之更動與潤飾,因此本發明之保
11252pifl .ptc 第29頁 __^視後附請專利範圍所界定者為準
案號 921088QS 1251416 修正 圖式簡單說明 圖式簡單說明 ,1圖緣示一個習知的外接式ADSL數據機的方塊圖。 第2圖繪不一個包含微控制器模組的一個習知的USB -ADSL數據機的方塊圖。 /第3圖繪不一個根據本發明一些實施例包含adsl數據機 的系統的方塊圖。 /第4圖繪不一個根據本發明一些實施例包含數據機 的系統的方塊圖。 第5圖^不一個根據本發明一些實施例的adsl數據機的 U S B介面模組(u I Μ)的方塊圖。 #被第^ t圖到第6C圖#會7^根據本發明—些實^例用在ADSL 數據機中的插斷資料封包的内容。 第7圖緣示根據太获明_ ^ # 效妣二欠斗:ij X 二只知例用在A D S L數據機中的 正批貝枓封包和同時資料封包的内容。 第8 A圖和第8 B圖繪示用办J·,、αα ,Δ n Q T 、 來况明根據本發明一些實施例 的A D S L數據機動作的時序圖。 第9 A圖和第9 B圖繪示汸铲同 m ^ />ΙΛ 爪圖’用來說明根據本發明一 些貫施例從主機控制哭下恭、触, ^ ^ 的動作。 w 載初體到數位訊號處理器(DS P ) 圖式標記說明: 100’20 0’3 0 0,4 0 0 :ADSL 數據機 1 0 2 :網路處理器 1 0 4 :快閃記憶體 106,206, 306, 406, 506 :離埒夕去 * ^ 、 雕政多重音調(DMT)數據機模組
11252pifl .ptc 第30頁 1251416 案號 92108898 批年》月叫日 修正 圖式簡單說明 1 08,2 0 8,308 :類比前級(AFE)處理器 110, 2 1 0, 310, 41 0 :個人電腦(PC) 1 1 2 :乙太網路卡 1 1 4 :無遮蔽對絞線 116, 216, 316, 416 :電話線 202 204 212 微控制器模組 記憶體模組 USB埠 218, 3 1 8, 518 302,402,50 2 304, 4 0 4, 504 USB收發器 USB介面模組(UIM) 數位訊號處理器(DSP) 312, 4 12 :主機控制器 420 422 424 426 428 訊框器 通道編碼/解碼器(CODEC) DMT處理器 隨機存取記憶體(RAM)
只"t買記憶體(R 0 Μ) 430, 530 : EEPR0M 550 552 554 556 558 560 USB核心單元模組 資料資訊儲存暫存器R 1 F IF0緩衝器 DMA模組 UTOPIA介面模組 控制介面模組
11252pi f 1 . pt c 第31頁 1251416 案號 92108898 啊年<?月曰 修正 圖式簡單說明 562 : EEPROM介面模組 5 6 4 : D Μ T介面模組 9 0 5〜9 3 5 :在下載韌體期間,DMT數據機模組動作的步驟 9 4 0〜9 7 5 :在下載韌體期間,主機控制器動作的步驟
11252pifl .ptc 第32頁

Claims (1)

1251416
年c?月巧曰 動# # ^ ^ (D )據機模組,該DMT數據機模組包括一 關的61Γ理杰(DSP),該Dsp被架構成在與一主機裝置相 π制:ΐ』間,用來處理複數個用來啟動該0儿數據機的 二二虮,並且將該些處理過的控制訊號,傳送給該主機 衣置的一主機控制器。 \如申明專利範圍第1項所述之數據機,其中該DMT數 “认杈組更加包括一程式記憶體,而且其中該DMT數據機 杈組被架構來從該主機控制器,下載用來操作該dmt數據 機模、、且的韌體’並且將該軔體儲存在該DMT數據機模組 的該程式記憶體中。 〜 3·如申請專利範圍第2項所述之數據機,其中一DMT週 =具有一第一部分和一第二部分,而且其中該DSp更加被 架構成在該DMT週期的該第一部份期間,處理複數個資料 訊號’在該DMT週期的該第二部份期間,處理複數個控制 訊號’該DMT週期的該第二部份是由在該DSp處理完該些資 料訊號之後,所剩餘的一時間所定義。 4 ·如申清專利範圍第3項所述之數據機,其中該DMT週 期是 2 5 0 // s。 5 ·如申請專利範圍第2項所述之數據機,更加包括一通 用串列匯流排(U SB )介面模組(u I Μ),該U I Μ被架構成經由 一 US Β收發器,與該主機裝置互相通訊,以及經由一資料 和/或控制介面,與該DMT數據機模組互相通訊,其中該些 控制訊號是透過該UIM和該控制介面,與該DSP互相通訊。
第33頁 1251416 a 修」 A、申請專利範圍 置是透過該收圍第5項所述之數據機,其中該主機裝 料封包和/ 4、-\為,使用複數個非同步傳輸模式(ATM)資 t之一,盥個同步傳輸模式(STAO資料封包的至少其 〃该UIM互相聯絡。 加包括Α申包圍第5項所述之數據機,其中該ΙΠΜ更 緩衝器模!;;:個:點的一先進先出(以下簡顯〇) 令選出的與其相關的都具有從複數個資料類型 類申請專利範圍第7項所述之數據機,此*料 類型包括大容量資料、即時㈣ 中違些貝料 貧料的至少其中之一。、工制貝枓、和/或中斷 9 ·如申請專利範圍第7炤 〜 加包括: 、斤以之數據機,其中該U IΜ更 一資料資訊儲存暫存哭· β —“3核心單元模組Γ電性 器,該USB核心單元模組被架 口到该—貝料資訊儲存暫存 將該所接收到資料的—資士斤忒所接收的資料, 輪方向、與該些端點的其中=一忒所接收到資料的一傳 所接收到資料的一資料二二=關的7端點位址、和該 器令,從該所接收到資料中二,該資料資訊儲存暫存 擷取的資料封包,儲存到呈二二貧料封包,並且將該所 器中的該端點位址的該些端點的=在忒貝料資訊儲存暫存 1 〇 ·如申請專利範圍第q馆’ f中之一。 加包括: 、:之數據機,其中該UIΜ更
1 1252pifl .ptc 第34頁 案號 92108898 1251416 六、申請專利範圍 —D Μ T介面模組;以及 —直接記憶體存取(DMA)模組,雷从知人" u. , ...λ , 寬性麵合到該DMT介面 杈組,該DMA模組被架構成從具有儲在次 暫^器中的該端點位址的該端點’讀取該資料封包,解 該資料封包’並且將該解析過的資料封包,傳送到咳dmt 介面模組,其中該DMT介面模組將該解析過的資料封包, 傳送到該DMT數據機模組。 1 1 ·如申請專利範圍第1 0項所述之數據機,其中該D Μ τ 介面模組包括:
—U Τ Ο P I A介面模組,被架構成與該D Μ T數據機模組,傳 送及接收該些資料封包; 〜 —控制介面模組,被架構成與該D Μ Τ數據機模組,互相 通訊該些資料封包;以及 一 EEPROM介面模組,被架構來讀取儲存在一外部 EEPR0M中的一數據機相關資訊,並且將該資訊傳送到該主 機控制器。 1 2 ·如申請專利範園第1 1項所述之數據機,其中該 UTOP I A介面模組、該控制介面模組、和該EEPR⑽介面模組 共用一單一時脈。
1 3 ·如申請專利範園第11項所述之數據機,其中該D Μ A 模組更加被架構來經由該DM τ介面模組’從該DMT數據機模 組接收一第二資料封包’將該第二資料封包儲存到該些端 點的其中之一,並且提供一中斷訊號給該U S Β核心單元模 組,其中該U S Β核心單元模組更加被架構來從該D Μ Α模組接
11252pifl .ptc 第35頁 1251416 〇 Λ 號: 六、申請專利範圍 收該中斷訊號,外4 封包,並且將心點的其中之-,讀取該第二資料 到該主機裝置 _貝料封包經由該USB收發器’傳送 方二·::操作一非對稱性數位用戶回路(ADSL)數據機之 使f I包括—數位訊號處理器(dsp)的離散多重音調 機核組’在安裝期間處理複數個用來啟動該 ADSL數據機的控制訊號;以及 將/二處理過的控制訊號,傳送到一主一 機控制器。 π 1 ^ ^ 如申請專利範圍第1 4項所述之方法ι更加包括: 主機控制器下載用來操作該DMT數據機模組的一韌 體到该D Μ T數據機模組;以及 將該軔體儲存到該DMT數據機模組 16."請專利範圍第15項所述之方法,週 H有帛一部分和一第二部分’而且該方法更加包括在 中二Ό二控制訊號更加包括在該DMT週期的該第二部份 期間,處理該些控制訊號,該DMT週期的該第二 二該DSP處理完該些資料訊號之後,所剩餘的一時間所定 1 7.如申請專利範圍第15項所述之方法, 收發器,在一主機裝置和,介面模組. (U I Μ )之間互相通訊;以及
11252pifl .ptc 第36頁 1251416 一修正 案號92108898___抑年$月巧R 六、申請專利範圍 組:^由—貝料和7或控制介面,在該UIM和該DMT數據機模 制=間互相通訊,其中該些控制訊號是經由該請和該控 制介面’與該DSP互相通訊。 1 8.如申請專利範圍第17項所述之方法,更加包括: 在一 U S B核心單元模組上接收一資料; 解析該所接收到的資料; 將j玄所接收到資料的一資料類型、該所接收到資料的 2輸方向、與該些端點的其中之一相關的一端點位址、 妾收到資料的一資料大小’儲存在-資料資訊儲存 從該所接收到的資料中,擷取一資料封包;以及 將該所擷取的資料封包,儲存到—FIFo的複數個 ^有在該資料資訊储存暫存器中所储存的該端點位址 其中之一。 1 9·如申請專利範圍第18項所述之方法,更加包括: 在一DMA模組上,從一FIF0中具有儲存在該資料資訊儲 存暫存器中的該端點位址的該端點,讀取 解析該資料封包;以& 貝抖封。’ 將該解析過的資料封包,從該DMA模組傳送到一DMT介 面模組’其中該DMT介面模組將該解析過的資料封包,傳 送到該DMT數據機模組。 2 0 ·如申請專利範圍第丨9項所述之方法,更加包括: 在该D Μ A模組上,透過該d Μ T介面模組,接收來自該隨τ 介面模組的一第二資料封包;
1251416 案號 92108898 六、申請專利範圍 將該第二資料封包,儲存在該些端點的其中之一; 提供一中斷訊號到該USB核心單元模組; 在該USB核心單元模組上,接收來自該DMA模組的該 斷訊號; 從該些端點的其中之一,讀取該第二資料封包;以及 置經由該USB收發器,將該第二資料封包傳送到該主機裝 括·2 1 · —種用來操作—ADSL數據機的電腦程式產品,包 *一電腦可讀取儲存媒體,具有存放在該媒體中的電 可讀取程式碼,該電腦可讀取程式碼包括_ 電腦可讀取程式碼,使用一包括一數位訊號處理p (DSP)>的離散多重音調(DMT)數據機模組,處理在安裝 啟動該jDSL數據機的複數個控制訊號;以及 電恥可頃取程式碼,用來將所理 傳送到—主機裝置的—主機控制器。 —u㈣ 包括22:如申請專利範圍第以項所述之電腦程式產品,更加 Ϊ: L取f式碼,從該主機控制器下載-用來操作 〜雷τ ^ ί、、且的韌體到該MT數據機模組;以及 模組的一程式記憶大體^’。用來將該韌體儲存到該DMT數據機 2 3 · 士申明專利範圍第2 2項所述之電腦程弋產口 |巾 一 DMT週期具有一筮六、 电胸%式產口口,其中 有卓—部分和一第二部分,而且該方法更 1 1252pifl .ptc 第38頁 1251416
案號 9210889^ 申請專利範圍 加包括在該DMT週期的該第— 訊號,其中處理該些控制訊號更力二間’處理複數個資料 第二部份期間,處理該些押制 匕括在该DMT週期的該 部份是由在該DSP處理完該1些資就該DMT週期的該第二 時間所定義。 、’、σί1唬之後,所剩餘的一 2 4 ·如申請專利範圍第2 i項 包括: 、乂之電腦程式產品,更加 電細可讀取程式碼,經由一 和-㈣介面模組(UIM)之 ^器,在-主機裝置 電腦可讀取程式瑪,經由及 UIM和該DMT數據機模組之間互貝抖和/或控制介面,在該 是經由該UIM和該控制介面B,與f t該些控制訊號 25.如申請專利範圍第24項所通訊。 包括: 、这之電細程式產品,更加 電恥可碩取程式碼,用 一資料; 核心早元模組上接收 電腦可讀取转士 電腦可讀取f ^馬用來解析該所接收的資料; 類型、該所接收’用來將該所接收到資料的一資料 之一相關的一端%貝料的傳輸方向、與該些端點的其中 小,儲存在一資ί位址、和該所接收到資料的一資料大 電腦可讀取二賢訊儲存暫存器; 取一資料封包·工碼,用來從該所接收到的資料中,擷 ^,以及 電腦可讀取鞀今 式碼,用來將該所擷取的資料封包,儲
11252pifl . 第39頁 1251416
申請專利範圍 __ 存】F 1 F 〇的複數個端點中具有在哕資枓資邛性六击 中所储存的該端點位址的其中之^貝枓貝㈣存暫存器 包=:·如中tf專利範㈣25項所述之電腦程式產品,更加 電腦可讀取β 4 具有儲存在令^式碼,用來在一DMA模組上,從一FIFM 點,讀取該資i'封儲存暫存器'巾的該端點位址的該端 電腦可讀取妒斗、’ 電腦可讀取二ί碼,用來解析該資料封包;以及 該DMA模組傳、、=式碼’用來將該解析過的資料封包,從 該解析過的;yi;;DMT介面模組,其中該纽介面模組將 2 7 ·如申这抖封包,傳送到該DMT數據機4莫組。 包括: 叫專利範圍第26項所述之電腦程式產品,更加 電腦可讀取鞀斗s 介面模纟且技 式碼’用來在該DMA模組上’透過該DMT 電腦可雄接收來自該MT介面模組的一第二資料封包; 該些端點的"其中&之式_碼.’用來將該第二資料封包,儲存在 電月甾可言賣;^ _ 、 , 單元模組Γ貝程式碼’用來提供一中斷訊號到該USB核心 電腦可,取 、 收來自該DMA h !呈式碼,用來在該USB核心單元模組上,接 讀 電腦可讀取::该中斷訊號; 取該第-次B 壬式碼’用來從該些端點的其中之 取弟—貝料封包;以及 電腦可讀取 汉 狂式碼,用來經由該USB收發器,將該第
1251416 案號 92108898 六、申請專利範圍 資料封包傳送到該主機裝置。 28· —種支援一USB介面的數位用戶回路(DSL)數據機, 包括: 一 U SB介面模組(U I Μ ),與一電性耦合到一主機控制器 的U S Β收發态相連接,用來處理一 u § β協定,該u s β收發器 用來管理一USB資料傳輸;以及 ^ 一離散多重音調(DMT )數據機,與該υ I Μ相連接,在一 數位訊號處理器(DSP)的控制下,調變和/或解調傳送和/ 或接收的資料; 其中,該U I Μ包括一 U SB核心單元模組、一直接記憶體 存取(DMA)單元、一 FIFO單元、和一用來提〜供該DMT數據機 介面的DMT介面模組,該USB核心單元模組儲存該USB收發 器所傳送的串列資料的資料資訊,解析和/或儲存一資料 封包,並且將該DMA模組所儲存在該FIFO單元的該資料封 包,傳送到該USB收發器,該DMA模組從該USB核心單元模 組’接收一中斷訊號,解析儲存在該F丨F〇單元的該資料封 包,並且將該解析過的資料封包,經由該DMT介面模組, 傳送到該DMT數據機,或是從該DMT數據機中讀出資料,並 且經由該DMT介面模組,將所讀取的該資料,儲存到該 F I F 0單元。 2 9 ·如申請專利範圍第2 8項所述之DSL數據機,其中該 F I F 0單元包括根據一複數個u s B協定交易顗型所定義的一 雙向控制端點、複數個單向輸入/輸出整批端點、複數個 單向輸入/輸出中斷端點、和複數個單向輸入/輸出同時端
1 1252pi f 1 . ptc 第41頁 1251416 , __案號92108898_?屮年<P月口 條正 六、申請專利範圍 點’而且其中該D Μ T介面模組包括: 一 U Τ Ο Ρ I Α介面模組’將經由該整批端點和該同時端點 所傳送的該資料,經由一標準ATM介面,傳送到該DMT數據 機,或是以一相反方向傳送該資料; 一介面模組,用來支援該主機控制器介面,並且經由 該控制端點和該中斷端點,將從該主機控制器所傳送的該 控制命令,傳送到該DMT數據機,或是以一相反方向傳送 該控制命令;以及 一裝置資訊介面模組,用來讀出儲存在一外部EEpR〇M 中的一裝置相關資訊,並且將該裝置相關資訊,傳送到該 主機控制器。 ^ 3 〇·如申請專利範圍第29項所述之DSL數據機,其中在 該些USB>協定交易中的該控制交易,沒有經過該主機控制 器解析該控制命令,直接經由該控制介面模組,傳送到該 DMT數據機的該Dsp,而且該Dsp解析該控制命令,包裝該 主機控制杰所需的資訊,並且將該包裝過的資訊,經由該 U I Μ傳送到該主機控制器。 ^ 3 1 ·如申清專利範圍第30項所述之DSL數據機,其中不 官即將處理的資料類型和處理速度為何,經由該DMT介面
模組’在該DMA模組和該DMT數據機之間交換資料的動作是 藉由一共同介面執行。 3f·如申清專利範圍第31項所述之DSL數據機,其中該 DMA ^組,加包括_共同時脈—產生器和一共同寫 入/ 6貝取遥通訊號(CM j —STRB和CM —R —STRB)產生器;其中
1251416 案號 92108898 修正 六、申請專利範圍 该D Μ T數據機更加包括一共同就緒5虎(C Μ — R E A D Y )產生 器,當該共同就緒訊號(CM—READ Y )是一高位準時,該D μ a 模組連同該共同寫入選通訊號(CM一W — STRB),將一位址和 資料傳送到該DMT數據機,接下來,該共同就緒訊號 (CM一READY)被設定成一低位準,而且當資料傳輸完成時, ό玄共同就緒说號(C Μ 一 R E A D Y )被設定成一高位準,當該丘同 就緒訊號(CM —READ Y )是一低位準時,該dma模組連同該共 同讀取選通訊號(CM —R — STRB),將一位址傳送到該DMT數據 機,而且在該DM T數據機確定該共同讀取選通訊號 (CM —R 一 STRB)之後,該共同就緒訊號(CM — READY)會被維持 在一低位準,並且在該資料變成有效時,被設定到成一高 位準,該所讀取的資料被保持至少一 2時脈週期,而且該 共同就緒訊號(CM—READY )被設成一高位準。 3 3·如申請專利範圍第32項所述之DSL數據機,其中該 控制交易是使用在該Dsp處理一DMT數據機運算法則之 在一 DMT時間Jt期期間,所勝下來的該時間所處理的。 3 4·如申清專利範圍第33項所述之dSl 作該DMT數據機動作所+沾,^ H 豕戍/、f知 初1下所而的一韌體,是經由該U丨Μ,從兮屯 機控制器所下載,祐Β紗六> ^ 攸d主 體中。 亚且儲存在該DMT數據機的一程式記憶
1251416 _案號 92108898 六、指定代表圖 修正 (一) 、本案代表圖為:第____4____圖 (二) 、本案代表圖之元件代表符號簡單說明: 4 0 0 :ADSL 數據機 40 2 :USB 介面模(UIM) 4 0 4 ··數位訊號處理器(D SP ) 4 0 6 :離散多重音調(DMT)數據機模組 4 1 0 :個人電腦(PC ) 4 1 2 :主機控制器 4 1 6 :電話線4 2 0 :訊框器 4 22 :通道編碼/解碼器(CODEC) 4 24 : DMT處理器 4 2 6 :隨機存取記憶體(RAM) 4 28 :只讀記憶體(ROM) 4 3 0 :EE7R0M
11252pi f1.ptc 第4頁
TW092108898A 2002-04-18 2003-04-17 Digital subscriber line (DSL) modems supporting high-speed universal serial bus (USB) interfaces and related methods and computer program products TWI251416B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0021184A KR100444702B1 (ko) 2002-04-18 2002-04-18 고속 범용 직렬 버스 인터페이스를 지원하는 디지탈가입자 회선 모뎀

Publications (2)

Publication Number Publication Date
TW200306725A TW200306725A (en) 2003-11-16
TWI251416B true TWI251416B (en) 2006-03-11

Family

ID=29208725

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092108898A TWI251416B (en) 2002-04-18 2003-04-17 Digital subscriber line (DSL) modems supporting high-speed universal serial bus (USB) interfaces and related methods and computer program products

Country Status (4)

Country Link
US (1) US7315583B2 (zh)
KR (1) KR100444702B1 (zh)
CN (1) CN100490368C (zh)
TW (1) TWI251416B (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7324501B1 (en) 2001-12-28 2008-01-29 Cisco Technology, Inc. Method and system for multicasting over a UTOPIA bus
US20050268006A1 (en) * 2004-02-26 2005-12-01 Microchip Technology Incorporated Digital interface supporting internal and external USB transceivers
DE102004010991B4 (de) * 2004-03-03 2007-05-10 Detewe Systems Gmbh Telekommunikationseinrichtung
CN100377557C (zh) * 2004-03-13 2008-03-26 深圳市三比特技术有限公司 Adsl网络电话机及其adsl网络电话实现方法
US20060206643A1 (en) * 2004-03-24 2006-09-14 Richard Tran Computer switch assemblies
CN100530999C (zh) * 2004-04-01 2009-08-19 深圳市三比特技术有限公司 实现adsl调制解调器远程监控的方法及其系统
US20060062491A1 (en) * 2004-09-17 2006-03-23 Chen Ernest P Techniques for image processing
US7149839B2 (en) * 2004-12-03 2006-12-12 Microsoft Corporation Wireless USB hardware scheduling
EP1684174A1 (en) 2005-01-19 2006-07-26 Thomson Multimedia Broadband Belgium System and process for incremental loading of software program code, corresponding host computer and software transmission process, and associated products
KR100941465B1 (ko) * 2006-01-17 2010-02-11 주식회사 케이티테크 Usb 타입의 pc용 mbmm 무선모뎀 및 각 모뎀 전원제어 방법
US8458725B2 (en) * 2006-04-10 2013-06-04 Oracle International Corporation Computer implemented method for removing an event registration within an event notification infrastructure
CN201114114Y (zh) * 2007-07-20 2008-09-10 华为技术有限公司 调制解调器
US20090327572A1 (en) * 2008-06-30 2009-12-31 In Sung Cho Exchanging information between components coupled with an a i2c bus via separate banks
US8116333B2 (en) * 2008-06-30 2012-02-14 Sibeam, Inc. Connection control in a wireless communication system
US9264762B2 (en) * 2008-06-30 2016-02-16 Sibeam, Inc. Dispatch capability using a single physical interface
US8897719B2 (en) * 2008-06-30 2014-11-25 Sibeam, Inc. Initializing a transceiver in a wireless communication system
US20090327547A1 (en) * 2008-06-30 2009-12-31 In Sung Cho I2c bus compatible with hdmi
US8341271B2 (en) * 2008-06-30 2012-12-25 Sibeam, Inc. Device discovery in a wireless communication system
US9531986B2 (en) * 2008-06-30 2016-12-27 Sibeam, Inc. Bitmap device identification in a wireless communication system
USRE49652E1 (en) 2013-12-16 2023-09-12 Qualcomm Incorporated Power saving techniques in computing devices
US9535490B2 (en) * 2013-12-16 2017-01-03 Qualcomm Incorporated Power saving techniques in computing devices
EP3409080B1 (en) * 2016-01-27 2019-08-21 Signify Holding B.V. Peripheral device, system including the peripheral device and method
US11719822B2 (en) * 2021-07-02 2023-08-08 Bae Systems Information And Electronic Systems Integration Inc. System and method for generating three-dimensional imagery

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6021167A (en) * 1996-05-09 2000-02-01 Texas Instruments Incorporated Fast equalizer training and frame synchronization algorithms for discrete multi-tone (DMT) system
US6266715B1 (en) * 1998-06-01 2001-07-24 Advanced Micro Devices, Inc. Universal serial bus controller with a direct memory access mode
KR20000041290A (ko) * 1998-12-22 2000-07-15 김영환 피시의 유에스비 포트를 사용하는 에이디에스엘 모뎀
US6590897B1 (en) * 1999-03-08 2003-07-08 Efficient Networks, Inc. System and method for bridging universal serial bus and asynchronous transfer mode communication links
KR20000073105A (ko) * 1999-05-06 2000-12-05 김영환 에이디에스엘 가입자 모뎀
KR20010003793A (ko) * 1999-06-25 2001-01-15 홍창표 범용직렬버스 디지털가입자선로 모뎀
US6272209B1 (en) * 1999-08-16 2001-08-07 Nortel Networks Limited Lifeline telephony provision for voice over digital subscriber line
KR20010057403A (ko) * 1999-12-22 2001-07-04 박종섭 유 에스 비포트를 이용한 에이 디 에스 엘 모뎀
US6983032B2 (en) * 2001-08-28 2006-01-03 Texas Instruments Incorporated Digital timing recovery method for communication receivers

Also Published As

Publication number Publication date
KR100444702B1 (ko) 2004-08-16
KR20030082724A (ko) 2003-10-23
US20030198178A1 (en) 2003-10-23
CN100490368C (zh) 2009-05-20
TW200306725A (en) 2003-11-16
US7315583B2 (en) 2008-01-01
CN1455576A (zh) 2003-11-12

Similar Documents

Publication Publication Date Title
TWI251416B (en) Digital subscriber line (DSL) modems supporting high-speed universal serial bus (USB) interfaces and related methods and computer program products
JPH09507621A (ja) さまざまなアナログドライバ及びデジタルデータストリームの取り扱いの統一化のための通信インタフェース
US5896383A (en) System and method for encoding instruction fields within data packets
US5666362A (en) Method and apparatus for asynchronous PPP and synchronous PPP conversion
JP3506438B2 (ja) 電話回線を介して情報パケットを通信する情報ネットワーク・アクセス装置および方法
US5566169A (en) Data communication network with transfer port, cascade port and/or frame synchronizing signal
US7961712B2 (en) System and method for supporting multiple voice channels
US6868502B2 (en) Combination analog and digital modem
US6351487B1 (en) Digital subscriber line device driver using communication window size based on relative data rates of upstream and downstream communications
EP1258101B1 (en) Cable modem system and method for specialized data transfer
KR20010043790A (ko) Tcp/ip/ppp 모뎀
US9172554B2 (en) Method and network access device for enabling data forwarding between different physical mediums
US6343263B1 (en) Real-time signal processing system for serially transmitted data
TW457792B (en) System and method for context switching in an electronic network
US7876870B2 (en) Data streaming for non-DMA digital computing devices
US5983271A (en) Method for processing asynchronous low-level protocols in a communication device to off load the main processor
US6707822B1 (en) Multi-session asymmetric digital subscriber line buffering and scheduling apparatus and method
EP1073251A2 (en) Packet buffer management
JP2000151562A (ja) 全二重同時メッセ―ジ伝送
US6009101A (en) Communication access system with distributed processing
WO2002059758A2 (en) Flexible network interfaces and flexible data clocking
Bormann PPP in a Real-time Oriented HDLC-like Framing
JPH11509384A (ja) 分散処理による通信アクセス・システム
TW200422840A (en) Method and related circuit for increasing network transmission efficiency by speeding data updating rate of memory
Bormann RFC2687: PPP in a Real-time Oriented HDLC-like Framing

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees