TWI242936B - Input terminal with combined logic threshold and reset function - Google Patents
Input terminal with combined logic threshold and reset function Download PDFInfo
- Publication number
- TWI242936B TWI242936B TW093124066A TW93124066A TWI242936B TW I242936 B TWI242936 B TW I242936B TW 093124066 A TW093124066 A TW 093124066A TW 93124066 A TW93124066 A TW 93124066A TW I242936 B TWI242936 B TW I242936B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- signal
- input
- input terminal
- voltage
- Prior art date
Links
- 239000000872 buffer Substances 0.000 claims description 27
- 238000006243 chemical reaction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 230000008859 change Effects 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 241001122767 Theaceae Species 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1731—Optimisation thereof
- H03K19/1732—Optimisation thereof by limitation or reduction of the pin/gate ratio
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Description
1242936 九、發明說明: 【發明所屬之技術領域】 本發明關於接收數位輸入之電路,及特別關於包括多功 能輸入端之電路,其提供一邏輯臨限及實作一重置功能。 【先前技術】 美國專利案6,356,582(頒證日2002/03/12,申請人Mazer 等人)揭露,該案以引用方式併入本文中。一執行雙重供應 電壓操作之通用序列匯流排轉接器(下文中稱為「Mazer專 利案」)。圖1重複圖3之該Mazer專利案且繪示一通用序列 匯流排(USB)轉接器24,其用以作為一USB控制器(未示)與 一 USB匯流排18之介面。USB轉接器24會接收線30上之USB 控制器的供應電壓以作為一參考電壓VIF。USB轉接器24亦 會接收線18 c上之U S B匯流排的匯流排電壓V b u s以啟動該 轉接器之内部電路系統。USB轉接器24會使用作為控制器 供應電壓之參考電壓VIF,而設定某些轉接器之輸入及輸出 信號的切換臨限。依此方式,可以USB控制器操作USB轉接 器24,該USB控制器以與USB匯流排之匯流排電壓VBUS相異 的供應電壓操作。因此可使用利用不同内部信號層級之多 類USB控制器而使用該Mazer專利案之USB轉接器。 在數位電路中,通常需要實作一重置功能,因而核心數 位電路系統之邏輯狀態可依需求而重置為習知狀態。習用 數位積體電路典型上使用一精密的重置插腳以實作該重置 功能。然而,隨著裝置尺寸減小,積體電路上可具有的插 腳數量亦會變得越來越少。積體電路上可具有的輸入/輸出 95198.doc 1242936 插腳數量通常會限制可在單一積體電路中實作的功能總 量0 【發明内容】 根據本發明的實施例,一電路接收一第一終端上之第一 供應電壓,其用以供應電壓内的供應電路系統。該電路包 括一輸入端,其接收第一信號,及一輸入電路,其耦合至 該輸入端。該第一信號具有其值為一第二電壓之邏輯較高 值’及其值為一弟二電壓之邏輯較低值。該第二電壓用以 建立一至少些許該電路輸入及輸出信號之切換臨限。該輸 入電路會提供一重置信號至電路内之電路系統,以重置該 電路系統。當輸入端上之第一信號具有一邏輯較低值,且 该第三電壓包括一輸入電路社定觸發臨限的電壓時,則會 確立該重置信號。 根據以下詳儘描述並伴隨附圖可更了解本發明。 【實施方式】 根據本發明之原理,一電路會接收多個供應電壓,其中 一第一供應電壓用以供應電源至核心電路系統,而第二供 應電壓用以設定些許電路之輸入及輸出信號的切換臨限。 該電路包括一多功能輸入端,其耦合以接收一信號,其實 作一輸入臨限功能及一重置功能。特別地,該信號具有其 值為一第二供應電壓之邏輯較高值,及一指示重置操作之 邏輯較低值。藉由實作一多功能輸入端,在不需額外的輸 入/輸出接腳之下本發明之電路可提供增加之功能。 根據本發明之實施例,包括多功能輸入端之電路為一根 95198.doc 1242936 據上述之Mazer專利案所構成的USB轉接器。圖2是包括根 據本發明一實施例之多功能輸入端的USB轉接器示意圖。 圖2是USB轉接器1 〇〇之簡化示意圖,且主要繪示該USB轉接 器之輸入/輪出電路系統。該USB轉接器之核心電路系統並 未示於圖2中。在一實施例中,根據Mazer專利案可實作該 核心電路系統。在Mazer專利案中已完全描述且將不在下文 重複描述用於USB轉接器的核心電路系統。 USB轉接器1〇〇在一輸入端1〇2上接收一第一供應電壓。 在本實施例中,該第一供應電壓為耦合至USB轉接器1〇〇之 USB轉接器的匯流排電壓Vbus。典型上藉由υ§Β匯流排上之 另虞置長1供5亥匯流排電壓VBUS,如一主機。該第一供應 電壓VBUS作為用於USB轉接器100之核心電路系統的能源 供應電壓’且亦做為該轉接器之供應電壓Vdd。 USB轉接器1〇〇亦在輸入端11〇上接收一信號,其具有作 為一參考電壓VIF的第二供應電壓之邏輯較高值。參考電壓 VIF為耦合至USB轉接器1〇〇之USB控制器的能源供應電 壓。第—供應電壓w冑立輸入及冑出信號之邏輯切換臨 限,其耦合於轉接器與該USB控制器之間。依此方式,可 在不同於匯Λ丨L排包壓VBus之能量供應電壓上操作該USB控 制器。 在輸入端110上接收之參考電壓ViF搞合至#電放電(ESD) 保棱電路112,以避免轉接器i⑻之内部電路系、統因可能發 在輸入端之ESD事故所導致的高電壓狀況。參考電壓可 用在一節點U4上,該節點欲轉合至使用參考電壓〜之轉 95198.doc 1242936 接器100内的電路系統。在本圖例中,該ESD保護電路112 顯示為在輸入端11〇與節點114間串聯地連接。該結構僅作 為例。在其他實施例中,可連接該ESD保護電路至輸入 端與接地電位或輸入端與該轉接器之Vdd電位。該ESD保護 電路之精確結構對於本發明多重功能輸入端的實作並無關 鍵影響。 USB轉接器10〇在一輸入端1〇4上接收一輸入邏輯信號。 該輸入邏輯信號可為一資料信號,如一來自USB控制器而 對應至USB匯流排之資料信號1)+或]〇_的資料信號。該輸入 邏輯信號亦可為由該USB控制器供予轉接器的SPEED信號 或輸出致能0E信號。該輸入邏輯信號基於USB控制器供應 電壓所建立的邏輯臨限而操作,該USB控制器供應電壓與 上述叙合至轉接器100之參考電壓vIF的供應電壓是相同 的。 輸入端104耦合至一 ESD保護電路1〇5且接著耦合至緩衝 器106及107。緩衝器106及107藉由參考電壓Vif供能且具有 一相容於該輸入邏輯信號之切換臨限。緩衝之後,依該usb 轉接器核心電路系統之供應電壓(即,Vdd電壓),而提供該 輸入邏輯信號至一位階轉換器1〇8,其可操作以轉換該輸入 邏輯信號之切換臨限為一邏輯臨限。對進一步的製程而 言,可接著耦合該位階轉換器108之輸出節點1〇9上的輸入 邏輯信號至轉接器100的核心電路系統。 輸入端104及相關電路系統代表一輸入端及可包括於 USB轉接器1〇〇中之相關電路系統。uSB轉接器ι〇〇可包括用 95198.doc 1242936 以自一外部裝置(如該USB控制器)接收至少一輸入邏輯信 號之輪入端104。 根據本發明,輸入端Π0上所接收之信號可用以實作該輸 入臨限功能及一用於USB轉接器100之重置功能。因此,使 用一現行輸入端而實作該重置功能,且不需增加Usb轉接 為100之接腳量即可實作該重置功能。因藉由第一供應電壓 (電壓VBUS)供給USB轉接器1〇〇能源,且輸入端11〇上的參考 電>£ VIF僅作為用於設定某邏輯閘極之邏輯切換臨限的參 考電壓,參考電壓VlF並不如用於核心電路系統之供應電壓 那般必要。因此,可使用相同之輸入端以實作該重置功能 及該輸入臨限功能。 因此’根據本發明,當輸入端110上之信號成為一高邏輯 值日守,違輸入端會接收可用在節點114上之參考電壓的參考 電壓VIF,以供應能量至USB轉接器1〇〇中指定之邏輯電路。 然而,當需要一重置操作時,可拉低輸入端11〇以使輸入端 中之说轉變為一邏輯較低值。 欲開始一重置操作,會拉低輸入端丨丨〇。結果,藉由參考 電壓vIF所供應之邏輯電路將不再作用。然而,輸入端u〇 上之低信號會前往一重置輸入電路115,用以產生一用於該 轉接器核心電路系統之重置信號。參考圖2,重置輸入電路 115包括一耦合至反相器118的位階轉換器116。位階轉換器 116為非必須且其可包括在内以轉變輸入端11 〇上之信號 (具有依茶考包壓vIF之切換臨限)為基於Vdd電壓之切換臨 限。然而,只要參考電壓Vif之電壓位階提供至輸入端ιι〇 95198.doc 1242936 上時,足以觸發反相器118,則位階轉換器116不必要存在。 反相时11 8主要用以提供一緩衝功能。在本發明實施例 中’該重置信號為一主動較高信號,且因此一反相緩衝階 用以轉變輸入端110上之主動較低信號為一主動較高信 號。在其他實施例中,當該重置信號為-主動較低信號時, 一正相緩衝器可用以代替反相器118。在本實施例中,當拉 低輸入端110時,在反相器118輸入端由高至低的轉變會導 致反相11 8輸出、(卽點11 9)由低至高的轉變。接著確立節 點119上的彳5號(下文中稱之為輸入重置信號),且該信號可 作為一用於USB轉接器1〇〇核心電路系統的重置信號。 在本發明中,該輸入重置信號與一開動重置信號組合以 產生一用於泫轉接器之重置信號。通常藉由一電路(如一電 路124)而產生該開動重置信號,該電路為USB轉接器之 核心電路系統的部分。提供一開動重置(p〇R)信號至一節點 123上之重置輸入電路115。重置輸入電路115包括一耦合之 OR閘極120,以在一節點119上執行輸入重置信號之邏輯 「OR」功能及在節點123上執行POR信號。接著,耦合節點 12 2上之ό亥結果重置信號至u S B轉接器1 〇 〇之核心電路系 統,以令該核心電路系統重置。因此,每當確立該輸入重 置信號或該POR信號之任一時,將可確立節點122上之重置 信號。 如上述,可操作該USB轉接器100之重置功能(而藉由第 一供應電壓啟動該轉接器時)。因此,可不需關閉該轉接器 而啟動該重置電壓。當關閉該USB轉接器1〇〇且接著開啟 95198.doc -10- 1242936 時,該POR重置信號可引起該核心電路系統之重置。 在本實施例中,包括於重置輸入電路115中〇R閘極120會 提供組合該輸入重置信號與POR信號的重置信號。在其他 實施例中,當無法實作POR信號時,可省略OR閘極120且可 將節點119上之輸入重置信號作為最後重置信號。重置輸入 電路115之結構僅供示範。 上述中’以在USB轉接器中應用本發明而加以描述。這 僅供示範本發明且本發明之多功能輸入端可應用在任何電 路’其接收用以實作在該電路中之重置功能的至少二能量 供應電壓。特別地,當拉低該輸入端時,用於該供應電壓 之一的輸入端’以作為一提供重置功能之多重功能輸入端。 此外,在上述中,藉由拉低輸入端11()上之電壓而實作該 重置功能。只要輸入端上的電壓拉至低於反相器丨丨8的觸發 臨界值,輸入終端拉下所致的精確電壓位階並非關鍵。(反 相器(其中該輸出信號會改變邏輯狀態)之電壓層級就是)該 轉接器118之觸發臨限。當輸入端11〇上之電壓拉至低於轉 接器118之觸發臨限時,會確立節點U9上之輸入重置信 號。為了釋放該重置操作,輸入端11〇僅需要拉高至大於轉 接器118之觸發臨限的電壓位階。然而,在實際實作中,因 為輸入端11〇亦用以接收參考電壓Vip,故當釋放該重置電 壓呀,會拉高輸入端11〇上之電壓至參考電壓Vk。 上文洋仏“述供以示範本發明之特定實施例,且該描述 並不用以文限本發明。本發明範圍内之許多改良及改變皆 疋可订的。例如,圖2中示意圖中,反相緩衝器或反相器會 95198.doc 1242936 用於緩衝階段。在其他實施例中,可使用正相缓衝器。本 發明由後附申請專利範圍限定之。 【圖式簡單說明】 圖1重複圖3之Mazer專利案且繪示一含有雙重供應電壓 操作之通用序列匯流(USB)轉接器。 圖2是USB轉接器之示意圖,其包括根據本發明實施例的 多功能輸入端之。 【主要元件符號說明】 18 USB匯流排 24 通用序列匯流(USB)轉接器 100 USB轉接器 102 , 104 , 110 輸入端 105 , 112 ESD保護電路 106 , 107 緩衝器 108 , 116 位階轉換器 109 輸出節點 115 重置輸入電路 118 反相器 95198.doc -12-
Claims (1)
1242936 十、申請專利範圍: •一種接收第—終端±之第一供應電壓之電路,該第一供 應電壓用以供應電路内之電路系統,該電路包括: 、接收苐彳5號之輸入端,該第一信號具有一其值 為一第二電壓之邏輯較高值,及一其值為一第三電壓之 邏輯較低值,該第二電壓用以建立至少些許之電路輸入 及輸出之切換臨限;及 一巍合至該輸入端之輸入電路,該輸入電路提供一重 置信號至該電路内之電路系統以重置該電路系統, 其中當該輸入端上之第一信號具有一邏輯較低值,及 邊第三電壓包括一低於該輸入端之預設觸發臨限之電壓 時,確立該重置信號。 2·如請求項1之電路,其中該輸入電路包括一緩衝器,其包 括一輕合以接收該第一信號之輸入端,及一提供該重置 信號之輸出端,及該預設觸發臨限其包括該緩衝器之觸 發臨限。 3 ·如請求項2之電路,其中該緩衝器包括一反相緩衝器。 4_如請求項1之電路,其中該輸入電路包括: 位1¾轉換器’其|馬合以接收該第一信號及提供一輪 出k號’其表示該第一信號之邏輯狀態,及基於該第一 供應電壓而具有一切換臨限;及 一緩衝器,其包括一耦合以接收該位階轉換器輸出作 號之輸入端,及一提供該重置信號之輸出端, 其中該預設觸發臨限包括該緩衝器之觸發臨限。 95198.doc 1242936 5. 6. 如請求項4之電路,其中該緩衝器包括一反相緩衝器。 如明求項2之電路,其中該輸入電路尚包括一邏輯〇R閘, 其具有一耦合以接收該緩衝器輸出信號之第一輸入端, 及一耦合以接收一啟動重置信號之第二輸入端,該邏輯 〇R閘具有一提供該重置信號之輸出端。 一種USB收發器,包括: 一接收一第一供應電壓之第一輪入端,該第一供應電 壓用以供應該轉接器内之電路系統; 一接收一第一信號之第二輸入端,該第一信號具有一 其值為一第二電壓之邏輯較高值,及一其值為一第三電 壓之邏輯較低值,該第:電壓用以建立至少些許之該電 路輸入及輸出,信號之切換臨限;及 一耦合至該第二輸入端之輸入電路,該輸入電路提供 一重置信號至該轉接器内之電路系統,以重置該電路系 統, 其中當該第二輸入端上之第一信號具有一邏輯較低 值及4第—電壓包括一低於該輸入端之預設觸發臨限 之電壓時,會確立該重置信號。 8. 如請求項7之USB收發器,其中該輪入電路包括一緩衝 器’其包括-耦合以接收第一信號之輸入端,及一提供 該重置信號之輸出端,及該預設觸發臨限包括該緩衝器 之觸發臨限。 9. 如請求項8之USB收發器,其中該緩衝器包括一反相緩衝 器。 95198.doc 2- 1242936 1 〇.如請求項7之USB收發器,其中該輸入電路包括·· 一位階轉換器,其耦合以接收該第一信號及提供一輪 出信號,其表示該第一信號之邏輯狀態,及基於該第— 供應電壓而具有一切換臨限;及 緩衝器,其包括一麵合以接收該位階轉換 號之輸入端,及一提供該重置信號之輸出端 其中該預設觸發臨限包括該緩衝器之觸發臨限。 U·如請求項10之USB收發器,其中該緩衝器包括一反相緩衝 器。 12如請求項8之U S B收發器’其中贫^ 亥輸入電路尚包括一邏輯 OR閘,其具有一耦合以接收該緩衝哭仏, 衝裔輪出信號之第一輸 入端’及一麵合以接收' 啟動重署 垔置仏唬之第二輸入端, 該邏輯OR閘具有一提供該重置作缺夕^ 匕就之輪出端。 95198.doc
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/654,337 US6903569B2 (en) | 2003-09-02 | 2003-09-02 | Input terminal with combined logic threshold and reset function |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200516878A TW200516878A (en) | 2005-05-16 |
TWI242936B true TWI242936B (en) | 2005-11-01 |
Family
ID=34218067
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093124066A TWI242936B (en) | 2003-09-02 | 2004-08-11 | Input terminal with combined logic threshold and reset function |
Country Status (3)
Country | Link |
---|---|
US (1) | US6903569B2 (zh) |
KR (1) | KR100651514B1 (zh) |
TW (1) | TWI242936B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7034593B1 (en) * | 2003-11-13 | 2006-04-25 | Cirrus Logic, Inc. | Reset mode indication for an integrated circuit using a non-dedicated pin |
US8254069B2 (en) * | 2005-10-28 | 2012-08-28 | Fairchild Semiconductor Corporation | ESD protection for outputs |
US8545412B2 (en) * | 2009-05-29 | 2013-10-01 | Boston Scientific Scimed, Inc. | Systems and methods for making and using image-guided intravascular and endocardial therapy systems |
US10588710B2 (en) | 2016-11-15 | 2020-03-17 | Medtronic, Inc. | Medical device anchoring |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5751166A (en) * | 1996-06-04 | 1998-05-12 | Motorola, Inc. | Input buffer circuit and method |
US6356582B1 (en) | 1998-11-20 | 2002-03-12 | Micrel, Incorporated | Universal serial bus transceiver |
US6882200B2 (en) * | 2001-07-23 | 2005-04-19 | Intel Corporation | Controlling signal states and leakage current during a sleep mode |
-
2003
- 2003-09-02 US US10/654,337 patent/US6903569B2/en not_active Expired - Lifetime
-
2004
- 2004-08-11 TW TW093124066A patent/TWI242936B/zh not_active IP Right Cessation
- 2004-09-01 KR KR1020040069427A patent/KR100651514B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
US6903569B2 (en) | 2005-06-07 |
KR100651514B1 (ko) | 2006-11-29 |
US20050046443A1 (en) | 2005-03-03 |
KR20050024213A (ko) | 2005-03-10 |
TW200516878A (en) | 2005-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI406134B (zh) | 管腳共享裝置及管腳共享方法 | |
TWI394346B (zh) | 具快充手持式多媒體裝置的主機板 | |
US7805553B2 (en) | Integrated circuit device and electronic instrument | |
WO2012142119A2 (en) | Mobile device auto detection apparatus and method | |
JPH08179856A (ja) | ドッキング可能なコンピュータシステムに用いるためのポータブルコンピュータ、およびドッキングまたはドッキング解除する方法 | |
TW201329727A (zh) | Usb充電控制電路 | |
US8615610B2 (en) | Interface system and method with backward compatibility | |
KR20170113307A (ko) | Usb 커넥터의 방전방법 및 회로 | |
TWI573395B (zh) | 輸入輸出緩衝電路 | |
CN113168392A (zh) | 信号损耗检测电路 | |
CN114690882A (zh) | 低功率嵌入式USB2(eUSB2)中继器 | |
CN101470682A (zh) | Usb自调节驱动方法及电路 | |
TWI242936B (en) | Input terminal with combined logic threshold and reset function | |
JP2007538303A (ja) | ユニバーサル・シリアル・バス送信機 | |
TWI417735B (zh) | A universal serial bus hub with signal mode and charge mode | |
CN113614705A (zh) | 经由电力线的数据传输 | |
US9465759B2 (en) | Universal serializer architecture | |
US20160164342A1 (en) | Vbus power switch | |
US20080150581A1 (en) | Bidirectional signal interface and related system and method | |
TWI338840B (en) | Expandable express card and its method for isolating noise and method for combining functionalities of the express card with a non-host device | |
US6424179B1 (en) | Logic unit and integrated circuit for clearing interrupts | |
TWI323564B (en) | Initial configuration device of an integrated circuit and initializing method thereof | |
TWI458219B (zh) | 充電電源判斷電路 | |
CN108009117B (zh) | 飞腾计算机功能接口的控制装置及方法 | |
Nambiar et al. | Migrating FPGA based PCI express GENI design to gen2 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MK4A | Expiration of patent term of an invention patent |