TW476027B - Method and device for detecting and processing crash of computer systems - Google Patents

Method and device for detecting and processing crash of computer systems Download PDF

Info

Publication number
TW476027B
TW476027B TW89114061A TW89114061A TW476027B TW 476027 B TW476027 B TW 476027B TW 89114061 A TW89114061 A TW 89114061A TW 89114061 A TW89114061 A TW 89114061A TW 476027 B TW476027 B TW 476027B
Authority
TW
Taiwan
Prior art keywords
signal
controller
power supply
micro
power
Prior art date
Application number
TW89114061A
Other languages
English (en)
Inventor
Jau-Huang Jang
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW89114061A priority Critical patent/TW476027B/zh
Application granted granted Critical
Publication of TW476027B publication Critical patent/TW476027B/zh

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

476027 五、發明說明(1) 發明之範圍】 本發明係有關於一種電腦系統當機之偵測與處置的方 法及裝置’且特別係一種利用B I 0S與微控制器配合偵測是 否當機’由微控制器控制系統晶片(c h i p s e t )開關機的 方法及裝置。 ~ 、 【發明之背景】 習知一種偵測電腦系統當機的方法是採用一微控制哭、 具有監視計時(watch-dog timer)的功能,外加連接於 微電腦(microcomputer)。監視計時器上安裝的一計數 器會根據微電腦的程式所指示,以對應重置或累加計數哭 的計數’當程式處於不正常重覆執行的情況下,計數器^ 計數會超出設定值因此輸出一錯誤的訊號。此錯誤訊^可 作為一重置訊號或作為一中斷訊號以重置微電腦重新開機 二或重新實行一連串的程序改以備用的微電腦來操作。以 =種監視計時器的方式來偵測電腦是否當機,不僅能價測 得原因所導致的當機,同時也能測得是否為軟體的程 式錯誤(bug )、電路設計或記憶體與/或閘路( = =錯誤。不過這種方式係額外加於微電腦外部,製作 日卞2而包含於微控制器上裝置監視計時器,即含有監視卄 :I的微控制器成本會較高。而且,此種偵測方式需要一 ”面讓微電腦能與微控制器溝通,用以重置監視 ^ 因此線路設計較複雜。 、 =:方面,當偵測得當機的訊息後,系統一般的處置 二 是重新開機一途。傳統的關機開機方式是直接關掉
第4頁 476027 五、發明說明(2) 電源供應器而後再開啟,這種方式對於新的電腦系 ACPI (Advanced Configuration P〇Wer Interface)規柊 =曰=將產生問豸’由於直接對電源供應器的強制開關 方式g使每種系統無法讓BIOS程式載入cpu中執行(c〇de f etch ),系統將會癱瘓。 【發明之目的與概述】 有鑑於此,本發明的目的在於担μ 心 之㈣與處置的方法及腦!、統當機 ,控制器内不再含有監視計時器二改以bi: J工:: 微控制器間搭配的軟體偵測方式節省一工二人 處理不再是強制關機再開機,是’ 面當機 根據上述本發明之目的,所提供的 ,處置的裝置包含依續連接一BI〇s記憶二糸亡:=偵 器、一晶片組與一電源供應哭,並:版 仏工制 控制器連接的電路。其方::括:二该上源」共應器與該微 號由電源供應器傳回微控制器;b)好訊 由BIOS記憶體產生一第—脈衝吼赛,在一預疋4間内 輸入接腳接收第一脈衝訊號;J):微,制器透過其- 一脈衝訊號,由晶片組接收^^制帝 ….女下的第 二預定時間後微控制器再產;:;:::器關機,經-第 訊號,由晶片組接收控制丘=鍵按下的第二脈衝 削包源供應訪開機;d)微控制器
第5頁 476027 五、發明說明(3) " 未測得電源供應器傳回的電源良好訊號;e)重覆一預定 人數之上述以第二脈衝訊號輸出控制電源供應器關機開機 的動作;f)當微控制器仍未測得電源供應器傳回的電源 良好訊號,微控制器輸出一當機訊號以顯示錯誤訊息;以 及g) ~當微控制器測得電源供應器傳回的電源良好訊號, J於第-預定時間内未收到該第一脈衝訊?虎,微控制器亦 輸出當機訊號以顯示錯誤訊息。 ,讓本發明之上述和其他㈣、特徵、和優點能更明 ,易丨重,下文特舉一較佳實施例,並配合所附圖式,作 細說明如下。 【發明之說明] - bhLS「第1圖」之本發明電路的連接方式,將含有 處理哭1; “ϋ 5己憶體(通常是快閃記憶體)10連於-微 庙處理器12連接一晶片組14,由晶片組14來控 =的i;16的開關’同時電源供應器16會透過與微處 供;:讓微處理器12隨時能檢查系統電源是否有
LeL: 處於開機的狀態,另微控制器12也接至— 且以顯不異常狀態。此外,微處理哭1 2 Jt不&亩# 開關電源供應器16,所以 :;12亚不此直接 生,也就不會使具有剛晶片組的開機的情形發 接著請參照「第2圖」之本發明方法的;:程c〇de fetch。 订偵測電腦系統是否當機與後續的 :f,纟開始進 1 2會先藉著由電源供應器)6 ::’微控制器 統是否處於開•(步驟21) 決定系 …進仃下一步的當機偵 476027 五、發明說明(4) ^步驟(步驟23),若否則是重開機。在系統為 恶下,微控制器1 2將藉由B10S記憶體1 〇在固定時杜 輸入端子,如為GPIO (General purpose I/O,通 入/輪出)的接腳產生一脈衝(pulse),當微控 輸 測到此脈衝即知系、、统未當機’以此種判斷方式 。、
否當機。若微控制器12在固定時間(如1〇秒鐘)内夫伯 至:此脈衝’代表系統出現問題為當機的情況,此時如步驟 5 ’被控制益12將產生-模擬電源鍵按下的電源鍵脈衝 jpower button pulse ),並透過控制晶片組M 機’經過數秒(如為3秒鐘)後微控制器12再產生 脈衝將系統開冑,完成重開機的程序。在重開機之)"、一 =制器12仍偵測剌統未開機,即未獲得 = 16傳回的供電良好的訊號,會重覆步驟25的重開機程:: 當重開機次數超過設定值(如設定為3次)(步驟2 7 , 若3次均未開機成功則顯示當機訊息(步驟2 9 ) ,由微控制器12輸出一當機訊號傳至—UD燈2〇, 錯誤LED(d〇Uble fault LED)點亮。另—種情形下,=缺 :,制器i 2偵測到系統已開機,但還是沒有偵測到由β二s :來的脈衝,也是點亮雙重錯誤LED ’代表系統仍為昱 常。 〆、 再請參照「第3圖」,詳細將微控制器12所接收盥發 出的脈衝訊號繪出,以進一步在「第4 A〜4 c圖/中ς 明以本發明電腦系統當機之偵測與處置的方法的一 施例流程。 平乂 1土貝 友、發明說明(5) 、) 如「第3圖」所示’微控制器1 2接收的脈衝訊號除上 $「第2圖」方法流程所提及的由電源供應器丨6傳來的供 =良好訊號PWRGD (power good ),與由BIOS 10傳來的脈 衝矾號(WDTPULSE —L)之外,另有一AltRST —L 與 WDTDIS 兩 ^脈衝訊號。前者是當使用者按下電腦系統的重置鍵所產 的結果,後者則是使用者在電腦開機後於B丨〇s測試時選 曰^採用本叙明偵測當機與處置方法時所得的結果。也就 ^i本發明的方法可視使用者的需求將其功能關閉或打 二廷擇權在使用者以符合人性化設計。至於微控制器工2 的訊號部份,分別是輸出一電源鍵脈衝(uppw bn) 器將訊號緩衝為⑼屬入晶片組“,由晶片 = = = 另-輸出的訊號為雙重 號。 —) 係為重開機後仍失敗的當機訊 根據上述「H q, 哭?值ψ乐d圖」所列傳入微控制器1 2及由微控制 釋再r「第4Α〜“圖」的流程便 較佳實例對電❹續:;以簡|的說明便可瞭解本發明-如步驟J 幾之偵測與處置的作法。 2"“暗及電源J初始化-些設定,細燈 中檢查電源是否供+ 未知下電源鍵的狀態;於步驟42 回到電源檢查。在:’若是則進行下一步驟,若否則 的延遲期間(步驟— 2之後等待BIOS 10傳來脈衝訊號 (步驟44 ),以避备/ 又再一次檢查電源是否供電正常 在此延遲期間有人按下重置鍵或電腦 476027 五、發明說明(6) 系統出現供 傳來的脈衝 未傳來脈衝 衝模擬按下 驟45中等待 零(步驟4 7 步驟48 (步驟49 ) 出電源鍵脈 系統關機。 衝模擬按下 源鍵,電腦 電不正常的情況。如步 訊號,若否則進行下一 訊號的時間已超過1 0秒 電源鍵(步驟48 ),若 到B I 0 S傳來的脈衝訊號 ),重覆前述電源與脈 中送出電源鍵脈衝之後 ,若否則回到步驟4 8, 衝模擬放開電源鍵,並 經過3秒的延遲(步驟5 電源鍵、經延遲及送出 系統再開機 驟45 ’檢查是否有Bl〇s 步驟46,決定是否BIOS ’若是則送出電源鍵脈 否則繼續等待,當如步 則將等待的的計時器歸 衝訊號的檢查。 ’檢查電源是是否正常 若是則進行步驟5 〇中送 將計數器設為0,電腦 1) ’又送出電源鍵脈 電源鍵脈衝模擬放開電 於下一步驟53中又一認檢杳帝、、语& & 目丨丨、仓—丁 止抓「4 一私’原狀恶,若未開機成功 則進仃下一步驟54將計數加1,芒於T k 齡3不和、网q a , a t 右於下一步驟55中判斷計 數疋否超過3次,如是則代表3 斜岑丨f牛酽、 二丄 人重開機都失敗即點亮雙重 錯决L h 1)(步驟6 4 )。而當會關墙、風 古刀帝馮枇處不a日丨妥梁田董開機過程後,於步驟53中確 吕心違/原1、應正$貝lj重霜同卜;+、^ n 〇 N上迷步驟43〜47的程戽,如步驟 56〜60,不過於步驟59中,芒舌„ ^ ^ 序 7 伯、班η μ 士上、 右重開機後偵測到系統開機 音拉二τ:疋广本 <貞測到M〇S傳來的脈衝訊號,也是點亮雙 、’曰决 乂 ~ 6 1 ) °此外,不論是步 4中點亮 雙重錯誤LED後,都再一今扒太 a x τ ^ Η —入心查電源是否供應正常(分別 為步驟6 2與6 3 ),在步驟r 9 〇 ,^ ^ ^ 在/ ~62中若顯示是開機的狀態下,代 表開機正常但仍鉦B I 0 S僂氺μ 1 …、5得又的脈衝訊號,因此回到步驟
$ 9頁 476027 五、發明說明(7) 6 1,否則便回到重開機的原始狀態。至於步驟6 3中則相 反,若顯示是關機的狀態,代表重開機3次後仍無法開機 成功,因此回到步驟64,否則便回到重開機的原始狀態。 雖然本發明已以一較佳實施例揭露如上,然其並非用 以限定本發明,任何熟習此技藝者,在不脫離本發明之精 神和範圍内,當可作些許之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者為準。
第10頁 476027 圖式簡單說明 【圖式及符號說明】 圖式說明: 第1圖繪示本發明中電腦系統當機之偵測與處置的裝置連 接不意圖, 第2圖繪不本發明電腦糸統當機之偵測與處置的流程圖, 第3圖繪示本發明電腦系統當機之偵測與處置時微控制器 所接收與輸出的訊號;以及 第4 A〜4 C圖繪示本發明電腦系統當機之偵測與處置的 詳細流程圖。 圖示標號: 10 BIOS記憶體 12 微控制器 14 晶片組 16 電源供應器 20 LED 燈
第11頁

Claims (1)

  1. 476027 六、申請專利範圍 1 、一種電腦 提供依續 與一電源供應 電路; 系統當機之偵測與處置的方法, 連接一 B I 0 S記憶體、一微控制哭 為,並且該電源供應器與該微控 包括: 、一晶片組 制器連接的 檢 哭 · 在 訊號, 號; 當 訊號, 組接收 控制器 片組接 該 號; 重 電源供 當 好訊號 及 當就,但 控制器 查一電 一第一 由該微 源良好訊號由該電源供應器傳回該微控制 預定時間内由該B I 0 S記憶體產生 控制器透過其一輸入接腳接收該 該微控制器於該第 產生一 控制該 再產生 收控制 微控制 覆一預 應器關 該微控 ,該微 該微控 於該第 亦輸出 模擬電源鍵按 電源供應器關 該模擬電源鍵 該電源供應器 器未測得該電 定次數之上述 機開機的動作 制器仍未測得 控制器輪出一 制器測得該電 :預定時間: 該當機訊號以 預定時間内未收到 下的第二脈衝訊號 機,經一第二預定 按下的第二脈衝訊 開機; 源供應器傳回的該 一第一脈衝 第一脈衝訊 該第一脈衝 ’由该晶片 時間後該微 號,由該晶 電源良好訊 以該第二脈衝訊號輸出控制該 該電源供應器傳回 當機訊號以顯示錯 源供應器傳回的該 未收到該第一脈衝 顯示錯誤訊息。 的該電源良 获訊息;以 電源良好訊 訊號,該微
    六2申請專利範圍 處置ί:請專利範圍第1項所述的電腦系統當機之债測與 罝的方法…該輸入接腳為GPI0 (General Purp0se 通用型輸入/輸出)接腳。 !置1項所述的電腦系統當機之偵測與 號至該微控制器:步;制r:掉工^ 開機關機系統的功能。目掉❹控制器偵測當機與重 ί置π:專項所述的電腦系統當機之读測與 生兮第x t該微控制器接收-重置訊號,以產 生弟一脈衝汛號重關機開機系统。 專項所述的電腦系統當機之物 ^ ^ /、甲邊弟一預定時間為1 0秒。 處置的方:專:ΐ Ξ1項所述的電腦系統當機之偵測與 n L ^ /、中邊弟二預定時間為3秒。 1置ΠΞ專項所述的電腦系統當機之偵測與 ^ 具中该預定次數為3次。 處置的方‘專d:1項所述的電腦系統當機之偵測與 燈亮起以顯示錯控制器輸出之該當機訊號使-led 9、:,電=統當;之偵測與處置的裝置,包括: ,5己fe體’内存有BIOS程式碼; 二,控制器’連接該BIOS記憶體; =片組,連接該微控制器;以及 一電源供應器,連接該晶片組並與該微控制器連接;
    第13頁 六、申請專利範圍 藉由該電 開機狀態,於 一脈衝訊號, 脈衝訊號,當 一脈衝訊號, 该晶片組接收 後該微控制器 由该晶片組接 得該電源供應 之上述以該第 的動作,當該 源良好訊號, 息,當該微控 號,但於該第 控制器亦輪出 1 0、如申請 與處置的裝置 Purpose 1/〇 , 1 1、如申請 與處置的裝置 源供應傳回一電湄g M A t 一莖一 Μ — 士原良好訊號以確認系統處於 弟預疋蚪間内由該ΒΙ0 由該微控制器透過复一^ A = k 產生弟 兮叫k M W 、 輸入接腳接收該第一 .. 預疋日π間内未收到該第 產生一模擬電源鍵按 k W 牧下的弟二脈衝訊號,由 控制該電源供應哭關拖 f $ ^y !时關機,經一第二預定時間 ί ί生該模擬電源鍵按下的第二脈衝訊號, W工制忒包源供應器開貞,該微控制器未測 器傳回的該電源良好訊號,重覆一預定次數 =脈衝訊號輸出控制該電源供應器關機開機 微控制器仍未測得該電源供應器傳回的該電 該微控制器輸出一當機訊號以顯示錯誤訊a 制器測得該電源供應器傳回的該電源良好气 —預定時間内未收到該第一脈衝訊號,該微 該當機訊號以顯示錯誤訊息。 專利範圍第9項所述的電腦系統當機之偵剩 ,其中該輸入接腳為GPIO (General 通用型輸入/輸出)接腳。 專利範圍第9項所述的電腦系統當機之偵測 ’更包括一 L E D以顯示錯誤訊息。
    第14頁
TW89114061A 2000-07-14 2000-07-14 Method and device for detecting and processing crash of computer systems TW476027B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW89114061A TW476027B (en) 2000-07-14 2000-07-14 Method and device for detecting and processing crash of computer systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW89114061A TW476027B (en) 2000-07-14 2000-07-14 Method and device for detecting and processing crash of computer systems

Publications (1)

Publication Number Publication Date
TW476027B true TW476027B (en) 2002-02-11

Family

ID=21660407

Family Applications (1)

Application Number Title Priority Date Filing Date
TW89114061A TW476027B (en) 2000-07-14 2000-07-14 Method and device for detecting and processing crash of computer systems

Country Status (1)

Country Link
TW (1) TW476027B (zh)

Similar Documents

Publication Publication Date Title
TWI362588B (en) Monitor apparatus, a monitoring method thereof and computer apparatus therewith
TW201237753A (en) Expedited computer boot system and method
US7900091B2 (en) Method for recovering basic input output system and computer device thereof
TWI300177B (zh)
TW201109913A (en) Main system board error-detecting system and its pluggable error-detecting board
US11074148B2 (en) Method and system for visually displaying a bios message during a power-on self-test
KR20010050126A (ko) 컴퓨터에 대한 자동기술지원 방법 및 시스템
TW201321965A (zh) 開機錯誤處理方法
TW200809489A (en) BIOS damage detection and repair method and the motherboard
TW200428190A (en) Safe power-off system and method thereof
TW476027B (en) Method and device for detecting and processing crash of computer systems
TW201734779A (zh) 通知開機階段的方法及伺服器系統
CN1145104C (zh) 计算机系统意外停机的检测与处理的方法
CN112634977A (zh) 具有除错存储器接口的芯片及其除错方法
TWI668565B (zh) 相機功能的自動測試及修復方法及其電子裝置
TWI324304B (en) Method for reading data of input/output port
TWI720615B (zh) 電腦裝置及其關機及重啟方法
CN108073481B (zh) 可提供硬件运作信息的服务器系统及其处理方法
TW202238382A (zh) 主機板、主機板的外接裝置以及主機板的開機方法
CA2607435A1 (en) Software process monitor
TW201033804A (en) Computer debug method
US11907729B2 (en) Computer system and booting method thereof
TWI270782B (en) Rebooting card and its method for determining a timing of restarting a reset mechanism
TWI551983B (zh) 多中央處理單元系統之偵錯切換方法
CN217932693U (zh) 一种基于espi协议的m.2接口主板调试模块

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent